--- /srv/rebuilderd/tmp/rebuilderdlatAXP/inputs/qemu-system-riscv_10.0.8+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdlatAXP/out/qemu-system-riscv_10.0.8+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-08 15:33:55.000000 debian-binary │ -rw-r--r-- 0 0 0 1160 2026-03-08 15:33:55.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3334988 2026-03-08 15:33:55.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3333532 2026-03-08 15:33:55.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25c2b8 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbab794 0x00bab794 0x00bab794 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbab89c 0x00bab89c 0x00bab89c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbab7c0 0xbab7c0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbab8c8 0xbab8c8 R E 0x10000 │ │ │ │ LOAD 0xbafd48 0x00bbfd48 0x00bbfd48 0x1e271c 0x208f50 RW 0x10000 │ │ │ │ DYNAMIC 0xc9ac44 0x00caac44 0x00caac44 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbab7a0 0x00bab7a0 0x00bab7a0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbab8a8 0x00bab8a8 0x00bab8a8 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbafd48 0x00bbfd48 0x00bbfd48 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbafd48 0x00bbfd48 0x00bbfd48 0xf02b8 0xf02b8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008c1c4 08c1c4 0ab416 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001375da 1375da 00c196 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00143770 143770 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00143b70 143b70 10d6f0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00251260 251260 001f00 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00253160 253160 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0025316c 25316c 002e94 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00256000 256000 785554 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009db554 9db554 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009db560 9db560 1d0234 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00bab794 bab794 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00bab79c bab79c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00bab7a0 bab7a0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00256000 256000 785654 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009db654 9db654 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009db660 9db660 1d023c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00bab89c bab89c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00bab8a4 bab8a4 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bab8a8 bab8a8 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbfd48 bafd48 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbfd48 bafd48 000788 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bc04d0 bb04d0 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bc04d8 bb04d8 0ea76c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caac44 c9ac44 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caae24 c9ae24 0051dc 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 ca0000 0f2464 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1048,165 +1048,165 @@ │ │ │ │ 1044: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1045: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1046: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1047: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1048: 00dc76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1049: 00545488 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1050: 00d94198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1051: 00818a24 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1051: 00818b1c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1052: 00cbe518 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1053: 007eb138 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1053: 007eb230 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1054: 00dc7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1055: 00d9d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1056: 00da2658 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1057: 00d98c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1058: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1059: 0062ac28 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1060: 00dc627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1061: 008e73c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1061: 008e74b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1062: 00cffd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1063: 007e16a8 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1064: 0096ab20 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1063: 007e17a0 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1064: 0096ac18 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1065: 005dd410 1096 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1066: 00dc6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1067: 00dc8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1068: 00d91c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1069: 005ffeb0 596 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1070: 00c816b8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1071: 00dc75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1072: 00cffcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1073: 008eadd4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1073: 008eaecc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1074: 00618f2c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1075: 00296e60 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1076: 00dc8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1077: 00dc70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1078: 00d9d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1079: 00951a58 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1079: 00951b50 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1080: 0061904c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ 1081: 00dc790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1082: 00618f8c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1083: 00d8e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1084: 009475dc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1084: 009476d4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1085: 00dc6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1086: 0041da30 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1087: 008f7ca4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1087: 008f7d9c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1088: 00d94718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1089: 0099b550 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1090: 006a1324 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1089: 0099b648 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1090: 006a1420 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1091: 00dc6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1092: 00dc7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1093: 00d9e7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1094: 00dc63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1095: 00740c08 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1096: 0097d868 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1095: 00740d00 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1096: 0097d960 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1097: 00cffc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1098: 00d9aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1099: 00da1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1100: 00cec56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1101: 008e15d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008e16cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7e984 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d9fdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00dc6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00dc74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d8db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 00479014 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00cec3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1109: 00dc6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1110: 008226c4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1110: 008227bc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1111: 00dc7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1112: 00618fec 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1113: 00d98138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 00cec4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1115: 00dc70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1116: 00d8e858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 00cfa63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1118: 00dc6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1119: 00d998b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1120: 00528b34 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 00d94248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 00cfa4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1123: 00dc769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1124: 008d1be0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1125: 007406c8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00944ccc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1124: 008d1cd8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1125: 007407c0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00944dc4 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 00dc7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 00cfa5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1129: 00558748 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1130: 00dc69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1131: 00d94468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1132: 00514858 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1133: 008e582c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1133: 008e5924 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1134: 00dc6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1135: 00dc8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1136: 00303b14 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1137: 00cec464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1138: 0096271c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00962814 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 00dc80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 00dc706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 00d8d504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1142: 00732348 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1142: 00732440 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1143: 00429ebc 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1144: 005b0ca8 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1145: 00925a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1146: 006e7534 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1147: 0072de80 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1145: 00925b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1146: 006e762c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1147: 0072df78 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1148: 00cf1b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1149: 008c0460 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1149: 008c0558 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 00cfa534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1151: 00d95694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1152: 0083bdf0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1152: 0083bee8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1153: 00cf1c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1154: 00d8fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1155: 0077729c 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1155: 00777394 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1156: 002bb0dc 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1157: 00dc7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1158: 00da4104 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1159: 0070cdb0 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1160: 0095822c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1159: 0070cea8 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1160: 00958324 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1161: 00d8a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1162: 00dc6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1163: 0094c7a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1163: 0094c898 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1164: 00d98068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1165: 00744370 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1165: 00744468 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1166: 00dc7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1167: 00dc8646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1168: 00dc80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1169: 00919358 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1170: 00963d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1169: 00919450 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1170: 00963e64 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1171: 00cf1c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1172: 00dc72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1173: 008beaec 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1173: 008bebe4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1174: 00dc7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1175: 00569ccc 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1176: 00395a18 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1177: 00dc63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1178: 00d9ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1179: 00514574 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1180: 003ac584 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1181: 00d90cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1182: 00d8e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1183: 003327fc 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1184: 0081bdd0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1184: 0081bec8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1185: 0055bfb0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1186: 009988e4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1186: 009989dc 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1187: 00d8c3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1188: 00dc7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1189: 00dc7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1190: 00d9b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1191: 00716480 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1191: 00716578 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1192: 00dc6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1193: 00bcf1f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1194: 00d90db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1195: 002e46f0 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1196: 00dc8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1197: 00d925dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 00d9cff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0025e824 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 00cfe314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1201: 0093dce0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1201: 0093ddd8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1202: 00dc7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1203: 00d90458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1204: 00cfe188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1205: 00d94968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 00dc7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1207: 00dc7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1208: 00cfe290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1214,127 +1214,127 @@ │ │ │ │ 1210: 00dc782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 00dc6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00ce28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1214: 00501dd0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1215: 00dc6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1216: 00ce2720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1217: 0094371c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 00943814 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00d8fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 00ce2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1220: 005aebb4 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1221: 00984544 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1222: 0092e364 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1221: 0098463c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1222: 0092e45c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1223: 00d8e888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1224: 003925d4 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 0098b444 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 00b851e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 0098b53c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 00b852e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00dc7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1228: 00cfe20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1229: 00dc7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1230: 007f4938 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1230: 007f4a30 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1231: 00dc7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1232: 00da15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1233: 008e389c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1233: 008e3994 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1234: 0032b5e0 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1235: 00945ce0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1236: 008d7700 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1235: 00945dd8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1236: 008d77f8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1237: 00da03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1238: 00718dd0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1238: 00718ec8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1239: 00dc67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1240: 00ce27a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1241: 00dc81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1242: 00797edc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1242: 00797fd4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1243: 00dc60fe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1244: 00955070 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1244: 00955168 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1245: 005af3e0 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1246: 00500a4c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1247: 0029c250 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1248: 00cee774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1249: 0029b14c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1250: 00cee5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ - 1251: 0073e75c 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1251: 0073e854 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1252: 00cee6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1253: 0092d304 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1253: 0092d3fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1255: 007b9a24 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1255: 007b9b1c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1256: 00dc6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1257: 0086c36c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1257: 0086c464 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1258: 00dc8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1259: 00328ddc 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1260: 004ac7a8 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1261: 00dc6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1262: 00d9eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1263: 00372fd0 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1264: 00d8f3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1265: 00d90558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1266: 00cee66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1267: 00dc61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 008cd9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00748c38 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 0095bf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 008cdab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00748d30 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 0095c04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0033ec70 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 008cb850 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1273: 006a13f0 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1272: 008cb948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1273: 006a14ec 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1274: 005a5010 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 00d94138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 00da1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 007b34c0 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1277: 007b35b8 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1278: 0052fb10 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1279: 00dc66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1280: 009afd44 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1280: 009afe3c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1281: 00dc8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1282: 00d91fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1283: 004155e0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1284: 00976178 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1284: 00976270 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1285: 00d9b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1286: 0077f764 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1286: 0077f85c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1287: 00d8a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1288: 0092cf0c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1288: 0092d004 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1289: 00d9d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1290: 00dc6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1291: 00d98008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1292: 00822c5c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1292: 00822d54 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1293: 00d94308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1294: 002f9694 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1295: 00dc66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1296: 00da1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1297: 0088bcc4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1297: 0088bdbc 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1298: 00d0327c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1299: 00d8fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1300: 00d97264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1301: 00dc7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1302: 00910484 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1302: 0091057c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1303: 0041d944 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1304: 00d0348c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1305: 00d8cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1306: 00dc6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1307: 002c7cb4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1308: 00dc69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1309: 0060fb30 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1310: 005edea4 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1311: 00d9f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1312: 00dc7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1313: 007f7d08 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1313: 007f7e00 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1314: 00d9dc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1315: 00d90a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1316: 00933cc8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1316: 00933dc0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1317: 00dc6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1318: 00436358 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1319: 00c807b8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1320: 00ce3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1321: 00dc69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1322: 00ce350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1323: 0060fcb8 360 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1324: 00d0306c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1325: 0094acd0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1325: 0094adc8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1326: 00ce3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1327: 00d8cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1328: 00d904d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1329: 006e5af4 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1329: 006e5bec 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1330: 002ae9b8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00d8b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00dc7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00d91abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00c80e40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1335: 00da1b84 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1336: 003319f4 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1346,277 +1346,277 @@ │ │ │ │ 1342: 00dc6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1343: 00dc8c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1344: 002b2ff0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1345: 00dc762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1346: 00dc6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1347: 004d8270 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1348: 003ac51c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1349: 007f0518 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1349: 007f0610 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1350: 0030009c 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1351: 009ce250 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1352: 00814e1c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1353: 006a0ee0 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1354: 00906c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1351: 009ce348 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1352: 00814f14 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1353: 006a0fdc 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1354: 00906d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1355: 00c80fc4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1356: 00dc60bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1357: 00dc82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1358: 00798234 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1359: 0071b98c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1360: 0096e6e4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1358: 0079832c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1359: 0071ba84 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1360: 0096e7dc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1361: 00dc65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1362: 00d925fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1363: 002ac798 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1364: 0099bfa0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1364: 0099c098 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1365: 00dc7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1366: 00792fc8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1367: 00818e80 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1366: 007930c0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1367: 00818f78 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1368: 002ae6b0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1369: 00dc7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1370: 00413d60 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1371: 00dc8c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1372: 008fe77c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1372: 008fe874 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1373: 00dc662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1374: 00925c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1374: 00925d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1375: 00dc6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1376: 006d44d0 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1377: 00908904 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1376: 006d45c8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1377: 009089fc 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1378: 005ac2f0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1379: 006a1384 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1380: 00914628 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1379: 006a1480 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1380: 00914720 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 0054fc60 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 00d97c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 00d9a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 00dc785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00478fa4 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 00d9c7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 00d989a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0070dd94 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0070de8c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1389: 0063dd44 248 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1390: 0038e3d4 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1391: 00d8d794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1392: 00da23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1393: 00dc7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1394: 0054c084 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1395: 008f20cc 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1395: 008f21c4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1396: 00d921bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1397: 00da20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1398: 00d8bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1399: 00dc6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1400: 00dc7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1401: 007edee8 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1402: 00941040 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1401: 007edfe0 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1402: 00941138 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1403: 00d8ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1404: 00b85248 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1404: 00b85348 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1405: 00d9292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1406: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1407: 007845c0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1407: 007846b8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1408: 005725a0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1409: 00dc88c8 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1410: 004d6d3c 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1411: 00940d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1412: 007a4980 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1411: 00940e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1412: 007a4a78 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1413: 00d8c874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1414: 009c3120 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1415: 009bce98 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1414: 009c3218 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1415: 009bcf90 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1416: 00dc7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1417: 005bb734 168 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1418: 00d979a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1419: 00dc7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1420: 00dc8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1421: 008e1e24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1421: 008e1f1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1422: 002b4ff4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1423: 00753634 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1423: 0075372c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1424: 00dc6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1425: 00d9c6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1426: 0037244c 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1427: 00967744 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1427: 0096783c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1428: 00d95ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1429: 00dc6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1430: 00dc7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1431: 00dc6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1432: 00dc6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1433: 0094b564 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1433: 0094b65c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1434: 00dc7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1435: 00d91bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1436: 00dc826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1437: 0077f124 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1438: 009b2550 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1437: 0077f21c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1438: 009b2648 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1439: 00dc8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1440: 007b0d20 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1441: 0098b688 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1440: 007b0e18 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1441: 0098b780 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1442: 00d8a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1443: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1444: 00cf0c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1445: 00dc803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1446: 007f9ec4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1446: 007f9fbc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1447: 00d8e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1448: 00ceaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1449: 005b4870 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1450: 007a9a40 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1450: 007a9b38 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1451: 00cf0d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1452: 0031e8a4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1453: 00dc81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1454: 00dc8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1455: 005b8f2c 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1456: 00ceacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1457: 00d8f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1458: 00dc72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1459: 00d8c6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1460: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1461: 00dc6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1462: 007b9d78 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1462: 007b9e70 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1463: 00d93888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1464: 00d0138c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1465: 00dc64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1466: 0081b170 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1467: 009d2fa4 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1468: 00903bc0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1466: 0081b268 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1467: 009d309c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1468: 00903cb8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1469: 00d9d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1470: 00d985a8 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1471: 00d00cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1472: 00dc6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1473: 00dc6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1474: 009bfe04 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1475: 0098c1a4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1474: 009bfefc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1475: 0098c29c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1476: 00cf0c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1477: 00822580 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1477: 00822678 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1478: 00382d78 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1479: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1480: 00ceac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1481: 00d9b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1482: 00d8cd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1483: 00d059ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1484: 0090eecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 0090efc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 00d8fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1486: 0052899c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1487: 00514f10 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1488: 00cfa954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1489: 00d00ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1490: 00603c34 108 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1491: 00d95704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1492: 00dc7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1493: 00d8ee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1494: 00cfa8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1495: 00493200 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1496: 00934c68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1497: 00955520 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1496: 00934d60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1497: 00955618 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1498: 00d9a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1499: 00d8bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1500: 009523a8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1500: 009524a0 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1501: 00da3c30 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1502: 00dc62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1503: 0062fa2c 412 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1504: 00dc71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1505: 00636e90 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1506: 0060c640 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ - 1507: 0074424c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1507: 00744344 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1508: 00581778 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1509: 00dc8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1510: 00d047a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_tlb_flush │ │ │ │ 1511: 0060c760 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1512: 0062f714 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1513: 00da3580 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1514: 004fdc98 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1515: 00dc70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1516: 0042d8dc 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1517: 002abd3c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1518: 00869edc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00869fd4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1519: 0060c6a0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1520: 0090360c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1520: 00903704 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1521: 00d9606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1522: 002ac350 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1523: 005b29e4 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1524: 00c80ca4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1525: 00dc786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1526: 00cfa84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1527: 00d9d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1528: 00d9b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1529: 00dc7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1530: 00d94858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1531: 00938900 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1531: 009389f8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1532: 00da1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1533: 00821f4c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1533: 00822044 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1534: 00516634 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1535: 00990e18 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1535: 00990f10 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1536: 00d99f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1537: 0080733c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1538: 00740cf4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1539: 008f35ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1537: 00807434 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1538: 00740dec 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1539: 008f36e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1540: 00dc863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1541: 00637008 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ - 1542: 00742214 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1542: 0074230c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1543: 00dc833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1544: 00d9c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1545: 00517a28 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1546: 0062f8a8 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1547: 00296f5c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1548: 008e435c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1548: 008e4454 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1549: 0060c700 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1550: 00d8a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1551: 005ad350 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1552: 00dc7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1553: 00dc7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1554: 0052e05c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1555: 00dc852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1556: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 003ac4bc 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 008daf60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 008db058 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 003345d0 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1560: 0030fe14 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1561: 0054aad4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1562: 00d96c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1563: 00dc8674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1564: 00dc60eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1565: 008e8f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1566: 00965b18 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1565: 008e9024 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1566: 00965c10 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1567: 002b316c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1568: 00dc74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1569: 00dc646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1570: 00d9204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1571: 00603b5c 108 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1572: 00dc84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1573: 00543cbc 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1574: 00dc84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1575: 00dc80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1576: 008c872c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1576: 008c8824 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1577: 00dc61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1578: 0054f834 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1579: 00dc7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1580: 00d90478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1581: 00d8baf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1582: 00dc6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1583: 00c6f694 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1584: 008f7928 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1584: 008f7a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1585: 00d91eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1586: 00799e44 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1586: 00799f3c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1587: 0062a2ac 476 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1588: 009275b4 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1588: 009276ac 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1589: 00dc80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1590: 00d03594 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1591: 00ce40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1592: 007e0888 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1593: 008a8228 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1594: 00783d14 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1592: 007e0980 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1593: 008a8320 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1594: 00783e0c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1595: 00d0579c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1596: 0097a6f0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1596: 0097a7e8 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1597: 00d979c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1598: 00d90488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1599: 0061df0c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1600: 00cec908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1601: 00963458 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1601: 00963550 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1602: 00dc761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1603: 0098484c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1603: 00984944 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1604: 00d90938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1605: 005ec48c 1620 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1606: 00d8e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1607: 00296d58 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1608: 0061e02c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1609: 0040fba0 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1610: 00d03510 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ - 1611: 006cc5a4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 006cc69c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 0061df6c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_h │ │ │ │ 1613: 00d8b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1614: 0062a488 524 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_w │ │ │ │ 1615: 002ac650 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1616: 0029d710 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1617: 00d9bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1618: 00d04380 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_w │ │ │ │ @@ -1627,326 +1627,326 @@ │ │ │ │ 1623: 00da2468 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1624: 00dc8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 00dc8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 0042882c 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0032ab74 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 0029cfbc 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 00dc7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1630: 00986050 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1630: 00986148 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1631: 0040a9d8 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1632: 0061dfcc 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1633: 00dc7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1634: 00dc8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1635: 00d8e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1636: 003aaac8 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1637: 00d9ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1638: 00d94a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1639: 00d906a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1640: 002a6344 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1641: 00dc6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1642: 00dc8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1643: 0072a220 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1643: 0072a318 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1644: 00515a2c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1645: 00dc7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1646: 00dc6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1647: 00da00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1648: 00dc6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1649: 0075e560 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1650: 0090f03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1649: 0075e658 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1650: 0090f134 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1651: 00da0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1652: 002a6eac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1653: 00978c98 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1654: 009ca544 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1653: 00978d90 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1654: 009ca63c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1655: 00d9d970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1656: 00d95f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1657: 00956b48 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1657: 00956c40 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1658: 003adc44 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1659: 00d90468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1660: 008fdd10 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1660: 008fde08 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1661: 00dc831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1662: 00dc7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1663: 00dc73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1664: 008236bc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1664: 008237b4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1665: 00d97c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1666: 007b4a90 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1667: 0099aff4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1666: 007b4b88 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1667: 0099b0ec 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1668: 00dc6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1669: 005164ac 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1670: 00dc7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1671: 00dc845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1672: 00d99bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1673: 00dc79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1674: 0073f85c 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1674: 0073f954 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1675: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1676: 00558664 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1677: 00294724 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1678: 00d8e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1679: 0071aff4 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1679: 0071b0ec 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1680: 00d939f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1681: 0062799c 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_d │ │ │ │ 1682: 00dc79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1683: 00d971e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1684: 00dc80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1685: 00d8edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1686: 00dc70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1687: 00627654 436 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1688: 0095676c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1688: 00956864 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1689: 00dc7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1690: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1691: 00d9e000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1692: 00d99ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1693: 0075872c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1693: 00758824 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1694: 00d9d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1695: 00dc6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1696: 0050fc6c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1697: 00953f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1697: 00954000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1698: 00dc66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1699: 00dc650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1700: 00dc6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1701: 00ce06a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1702: 0093ee80 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1702: 0093ef78 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1703: 00d99048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1704: 009c1e68 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1704: 009c1f60 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1705: 002986ec 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1706: 00d8ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1707: 00dc78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1708: 0025e7c0 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1709: 0096dd10 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1709: 0096de08 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1710: 00dc72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1711: 00c6bdd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1712: 00819484 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1712: 0081957c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1713: 00627808 404 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1714: 00d8ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1715: 00911de8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1715: 00911ee0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1716: 00dc6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1717: 00dc6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1718: 00d8cd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1719: 00da15d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1720: 00ce5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ - 1721: 006eeec4 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1721: 006eefbc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1722: 00dc73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1723: 008b1c8c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1724: 0077b1f0 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1723: 008b1d84 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1724: 0077b2e8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1725: 00dc7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1726: 00dc6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1727: 008cac74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1727: 008cad6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1728: 00dc6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1729: 00dc699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1730: 00cf51ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1731: 0092c1d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1731: 0092c2cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1732: 00522ef8 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1733: 00d90d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1734: 00cf52b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1735: 00dc641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1736: 00934f98 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1736: 00935090 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1737: 00dc7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1738: 00da0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1739: 00d9242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1740: 0032db74 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1741: 009a4b80 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1742: 00954f0c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1741: 009a4c78 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1742: 00955004 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1743: 00dc6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1744: 00ceca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1745: 00992e08 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1746: 008dd398 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1747: 00927d14 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1748: 007ea260 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1745: 00992f00 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1746: 008dd490 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1747: 00927e0c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1748: 007ea358 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1749: 00d9ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1750: 003329c4 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1751: 00dc67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1752: 00dc67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1753: 0041b508 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1754: 0029ba90 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1755: 003ad9b8 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1756: 00cf5230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1757: 003292dc 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1758: 007a4064 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1758: 007a415c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1759: 00dc6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1760: 00d948a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1761: 00dc81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1762: 00294840 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1763: 0093e028 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1764: 00935360 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1763: 0093e120 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1764: 00935458 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1765: 00d8c764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1766: 002fb674 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1767: 00d8a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1768: 00d91418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1769: 008cac18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1770: 007b1464 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1769: 008cad10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1770: 007b155c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1771: 00dc8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1772: 009cc79c 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1772: 009cc894 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1773: 0048f100 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1774: 00dc69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1775: 00dc6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1776: 00d96f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1777: 00890fb0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 008910a8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1778: 002bac0c 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 00bcf1a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1780: 00dc7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1781: 00dc6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1782: 00d8fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1783: 009bfb1c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1784: 00853acc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1783: 009bfc14 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1784: 00853bc4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1785: 00d988d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1786: 00950618 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1786: 00950710 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1787: 00504164 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1788: 00dc826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1789: 00dc7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1790: 00c7c538 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1791: 0080c294 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1791: 0080c38c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1792: 005a97f4 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1793: 00759564 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1794: 00969ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1795: 00907f60 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1793: 0075965c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1794: 00969c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1795: 00908058 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1796: 00da0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1797: 00d91b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1798: 00d94b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1799: 00d9daf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1800: 009d8674 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1801: 0070f010 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1800: 009d876c 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1801: 0070f108 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1802: 00d8f2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1803: 009c02cc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1804: 008cda74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1803: 009c03c4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1804: 008cdb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1805: 0025e874 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1806: 00d98c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1807: 00dc7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1808: 004fdd78 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1809: 009157f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1809: 009158ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1810: 00291204 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1811: 00dc66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1812: 008f7af4 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1813: 007f8888 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1812: 008f7bec 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1813: 007f8980 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1814: 003e2074 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1815: 00ce4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1816: 00dc862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1817: 00d9209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1818: 00943cec 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1818: 00943de4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1819: 002aaaac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1820: 00d9de60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1821: 007944d0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1821: 007945c8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1822: 00d8cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00dc739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 0058eb88 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 0033b630 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00d9b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 00304590 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00d94428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 0091a148 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 0091a240 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00da2ba4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 004930f0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 00436cc8 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00dc61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1834: 002b345c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1835: 006cc5c4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1835: 006cc6bc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1836: 00d9601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1837: 00dc7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1838: 0061c1cc 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1839: 00d9a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1840: 00304a40 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1841: 008ea148 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1841: 008ea240 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1842: 00d9205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1843: 00d99138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1844: 00dc76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1845: 00c87bf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1846: 0042e4c0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1847: 0061c22c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1848: 00290a94 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1849: 00dc7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1850: 00d89fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1851: 0096b5c8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1851: 0096b6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1852: 00d9c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1853: 00d8f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1854: 0037b82c 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1855: 008ffac0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1856: 007517dc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1855: 008ffbb8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1856: 007518d4 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1857: 0058f58c 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1858: 00d8a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1859: 0073af4c 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1859: 0073b044 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1860: 00d8d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1861: 0061c28c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1862: 0048ea24 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1863: 00823a8c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1863: 00823b84 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1864: 00d8aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1865: 00dc80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1866: 002abd44 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1867: 00d98b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1868: 0094e598 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1869: 009473d8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1870: 007f9250 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1871: 007f3a0c 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1868: 0094e690 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1869: 009474d0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1870: 007f9348 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1871: 007f3b04 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1872: 00dc81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1873: 002c40f0 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1874: 00d9be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1875: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1876: 00ce3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1877: 00d91408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1878: 009d3218 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1878: 009d3310 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1879: 00dc6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1880: 0025e88c 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1881: 00dc80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1882: 008bcf68 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1882: 008bd060 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1883: 00dc858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1884: 00521b88 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1885: 00d940a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1886: 00dc82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1887: 00d95254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1888: 00c7880c 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1889: 00b85170 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1890: 008194f4 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1889: 00b85270 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1890: 008195ec 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1891: 00d909e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1892: 00dc86f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1893: 00d9fa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1894: 00cfe734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1895: 009849f0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1895: 00984ae8 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1896: 00605680 808 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1897: 00d97e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1898: 005c4bf8 48 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1899: 00dc674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1900: 00d9fe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1901: 002ab638 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1902: 00605104 804 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1903: 00cfe5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ - 1904: 0078c7bc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1905: 007296dc 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1904: 0078c8b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1905: 007297d4 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1906: 00dc802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1907: 00dc70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1908: 002aab58 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1909: 0029494c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1910: 00cfe6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1911: 00dc64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1912: 00dc6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1913: 00934e80 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1914: 0099b548 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1913: 00934f78 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1914: 0099b640 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1915: 00dc6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1916: 00da0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1917: 008dae5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1917: 008daf54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1918: 00d8bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1919: 007e546c 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1919: 007e5564 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1920: 00dc7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1921: 00dc76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1922: 008cc9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1923: 008e62c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1922: 008ccae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1923: 008e63c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1924: 00d8fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1925: 0077e6d8 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1926: 00926454 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1925: 0077e7d0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1926: 0092654c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1927: 00dc82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1928: 00d97fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1929: 00cfe62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1930: 00dc6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 008d279c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 008d2894 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 00d98f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1933: 00dc6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1934: 009d7180 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1934: 009d7278 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1935: 00d96be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1936: 00dc610d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1937: 00dc7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1938: 00dc8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1939: 00c81a18 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1940: 00d909a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1941: 009bf7f0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 009bf8e8 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00dc77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1943: 005af910 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1944: 00dc8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1945: 0059bac4 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1946: 0055d928 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1947: 00d8f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1948: 00dc7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1957,736 +1957,736 @@ │ │ │ │ 1953: 00d9b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1954: 00dc85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1955: 00dc7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1956: 00dc8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1957: 00dc6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1958: 00d9b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1959: 00d9b8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1960: 00795c34 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1961: 008c7964 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1960: 00795d2c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1961: 008c7a5c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1962: 00637f04 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1963: 00d910a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1964: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1965: 00da1c0c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1966: 00747608 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1966: 00747700 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1967: 00d9d110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1968: 00dc6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1969: 00dc825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1970: 00748c98 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1971: 007e9934 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1970: 00748d90 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1971: 007e9a2c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1972: 0063809c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1973: 00dc60e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1974: 00dc614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1975: 00dc6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1976: 00d95b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1977: 00dc785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1978: 007557fc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1979: 007960a8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1978: 007558f4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1979: 007961a0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1980: 00dc6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1981: 00d96e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1982: 00742b78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1982: 00742c70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1983: 00452454 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1984: 0075ba94 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1985: 008e7b64 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1984: 0075bb8c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1985: 008e7c5c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1986: 00da0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1987: 00dc6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1988: 009d58e8 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1988: 009d59e0 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1989: 00dc7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1990: 00d8c1ac 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1991: 0093c2d0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1992: 009678b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1991: 0093c3c8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1992: 009679ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1993: 00638220 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1994: 005edf50 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1995: 00dc7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 00393878 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00290c00 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1998: 00dc8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1999: 00608780 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2000: 0086a290 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2001: 0079677c 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2000: 0086a388 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 00796874 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2002: 00611670 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2003: 00d9b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00611d30 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2005: 00dc60f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2006: 006087e0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2007: 00dc7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2008: 00da222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2009: 006118b0 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2010: 00822170 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2011: 006b9714 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2012: 009b64ac 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2010: 00822268 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2011: 006b980c 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2012: 009b65a4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00d98a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2014: 00dc7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2015: 00da0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2016: 00c81aec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2017: 00d9ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2018: 004d7730 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2019: 00d99d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2020: 00608840 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2021: 0085eab8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2022: 00871ce0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2021: 0085ebb0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2022: 00871dd8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2023: 00dc79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2024: 00734848 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2024: 00734940 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2025: 005b4884 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2026: 00611af0 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2027: 008daecc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2028: 00816078 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2027: 008dafc4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2028: 00816170 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2029: 005a864c 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2030: 009ab950 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2031: 008cf4dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2030: 009aba48 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2031: 008cf5d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2032: 005ea3c4 28 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2033: 009ab7b8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2033: 009ab8b0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2034: 00d910f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2035: 005ead18 184 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2036: 00dc8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2037: 0038e5c4 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2038: 00814c5c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2038: 00814d54 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2039: 00dc8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2040: 00dc6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2041: 00dc6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2042: 002aac08 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2043: 00747400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2044: 0070c160 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2043: 007474f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2044: 0070c258 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2045: 005695c0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2046: 0075caf8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2046: 0075cbf0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2047: 00ce8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2048: 00dc797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2049: 00796ff8 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2049: 007970f0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2050: 00304fd4 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2051: 00dc7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2052: 00d8aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2053: 0042a980 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2054: 00d9e6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2055: 00d8af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2056: 00dc7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2057: 00ce8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_d │ │ │ │ 2058: 002b3860 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2059: 003a9df8 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2060: 00d93e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2061: 00dc86ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2062: 00d8f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2063: 007404e8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2064: 0071b440 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2063: 007405e0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2064: 0071b538 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 003852c8 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 005e9bf8 120 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2067: 0075b47c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2067: 0075b574 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2068: 00d9fa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2069: 00ce8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2070: 00dc7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00dc7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00d8fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 005faa80 1988 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2074: 002b4fa8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2075: 0078295c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2076: 009629b4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2077: 00818050 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2078: 009c629c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 008172fc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2075: 00782a54 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2076: 00962aac 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2077: 00818148 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2078: 009c6394 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 008173f4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00d9b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 009605e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0099b940 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 009606e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0099ba38 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 00d9df40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2084: 00dc8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2085: 0092a138 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2085: 0092a230 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2086: 00d8d424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2087: 00ce8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2088: 00428ab4 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2089: 009b399c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2090: 00828980 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2089: 009b3a94 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2090: 00828a78 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2091: 00dc82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2092: 0095c120 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2092: 0095c218 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2093: 002b2a18 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2094: 00ce4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2095: 00dc8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00d9e100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 007b095c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 007b0a54 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 002d0304 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00da2b50 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00d8cc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00d8dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00dc740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00dc69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00dc6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 0082598c 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 00825a84 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00d94578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00dc8c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00dc695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 009b8130 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 009b8228 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00d844a8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00d91048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00d96ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 002b3254 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 00914258 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 009ba440 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2117: 007777c8 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 007f7d64 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2115: 00914350 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 009ba538 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2117: 007778c0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2118: 007f7e5c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 002a4e78 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2120: 00748204 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2120: 007482fc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00dc85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 00c87c90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00dc71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00d99a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 0033fde4 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2126: 00dc7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2127: 00d98b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2128: 00dc60f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2129: 00423088 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2130: 002ff928 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2131: 0090dd34 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2132: 008df9b0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2131: 0090de2c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2132: 008dfaa8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2133: 00dc7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2134: 00d94598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2135: 00cfe944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2136: 00900060 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 00900158 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002f7294 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00cfe7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2139: 00d98bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2140: 00dc69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2141: 00dc7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2142: 0054467c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 00cfe8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2144: 002fd778 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2145: 00dc67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2146: 00550090 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2147: 00c8133c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2148: 00dc65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2149: 00927984 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2149: 00927a7c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2150: 00d9a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2151: 00da4ab4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2152: 002f792c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2153: 00dc6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2154: 00dc636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2155: 003324e4 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2156: 00d8b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2157: 00dc8c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2158: 00dc83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2159: 008db268 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2159: 008db360 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2160: 00dc7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2161: 00c80c6c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2162: 00ce0518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2163: 00dc8c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 00757734 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 0075782c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 0063a408 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2166: 00dc6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2167: 00dc863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2168: 008cc990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2168: 008cca88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2169: 00dc6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2170: 0099805c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 00998154 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2171: 0063a718 324 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2172: 00b0c4a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2172: 00b0c5a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2173: 00cfe83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2174: 00dc8c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2175: 0063a510 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2176: 00cf6d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2177: 00cf6bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2178: 00dc78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2179: 00dc69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2180: 00d9fddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2181: 00d009c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2182: 008c5074 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2183: 00970114 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2184: 00991978 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2182: 008c516c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2183: 0097020c 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2184: 00991a70 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2185: 00cf6d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2186: 00d94768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2187: 007e994c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2188: 009befd0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2187: 007e9a44 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2188: 009bf0c8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2189: 0029d740 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2190: 00d9dfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2191: 00d8fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2192: 0055e654 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2193: 005dcfb4 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2194: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2195: 00d9a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2196: 00d9c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2197: 00dc63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2198: 0099bc70 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2198: 0099bd68 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2199: 0063a614 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2200: 00dc713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2201: 006196ac 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2202: 00d91138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2203: 00d95314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2204: 00dc7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2205: 005b46f4 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2206: 006197cc 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2207: 00749344 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2208: 00817598 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2207: 0074943c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2208: 00817690 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2209: 00d931f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2210: 00287278 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2211: 00dc6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2212: 00cf6c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2213: 00dc6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2214: 00d8d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2215: 00d9e040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2216: 0097fd54 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2216: 0097fe4c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2217: 0061970c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2218: 00d96804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2219: 008229f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2219: 00822ae8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2220: 00dc7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2221: 002a4f1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2222: 00304f54 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2223: 007ddc24 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2223: 007ddd1c 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2224: 002fa7bc 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2225: 00818f9c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2225: 00819094 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2226: 00541054 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2227: 00d9da20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2228: 00dc856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2229: 0099dd84 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2229: 0099de7c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2230: 00521c58 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2231: 002e6c04 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2232: 002fe0c0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2233: 00d9f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2234: 00dc65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2235: 005b09a8 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2236: 00586418 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2237: 0061976c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ - 2238: 00745254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2238: 0074534c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2239: 00d9bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2240: 00d971c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2241: 009d7188 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2242: 00744d08 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2241: 009d7280 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2242: 00744e00 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2243: 00da19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2244: 00297660 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2245: 00939614 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2245: 0093970c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2246: 002ae144 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2247: 00dc74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2248: 00dc648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2249: 009707e8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2249: 009708e0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2250: 00dc7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2251: 00d99fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2252: 0099faf8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2253: 0092a820 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2254: 0091b9a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2252: 0099fbf0 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2253: 0092a918 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2254: 0091ba98 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2255: 00d95a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2256: 00dc6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2257: 00cf73b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2258: 00dc6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2259: 00d9dcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2260: 00984ab8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2260: 00984bb0 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2261: 00cf7228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2262: 00d97ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2263: 007e8738 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2264: 008185a4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2265: 007e7d54 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2263: 007e8830 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2264: 0081869c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2265: 007e7e4c 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2266: 00dc6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2267: 00d9d270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2268: 009343ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2268: 009344a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2269: 00cf7330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2270: 00d8d784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2271: 00cfd294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2272: 00722408 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2272: 00722500 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2273: 00d9223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2274: 00cfd108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2275: 00dc81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2276: 00cfce74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2277: 00d9efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2278: 00dc6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2279: 00cfd210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2280: 005ad4a8 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2281: 00dc6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2282: 00438b0c 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2283: 00dc76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2284: 00816cf4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2284: 00816dec 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2285: 004bd1ac 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2286: 0096b8d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2286: 0096b9cc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2287: 00dc8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2288: 00908224 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2288: 0090831c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2289: 00d980f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2290: 0099221c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2291: 00951708 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2290: 00992314 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2291: 00951800 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2292: 00cec35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2293: 00cf72ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2294: 008cd7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2295: 009cddf8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2294: 008cd8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2295: 009cdef0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2296: 00cec1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2297: 00d94a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2298: 00cfcdf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2299: 0094a86c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2299: 0094a964 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2300: 00389e94 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2301: 00dc81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2302: 0033a994 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2303: 00dc6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2304: 00cec2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ - 2305: 00798600 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2305: 007986f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2306: 00dc83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2307: 00cfd18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2308: 0091cdd8 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2308: 0091ced0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2309: 00dc5e88 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2310: 00dc82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2311: 00742c84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2311: 00742d7c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2312: 00da1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2313: 006ec130 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2313: 006ec228 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2314: 0029947c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2315: 00dc72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2316: 00dc7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2317: 00d9290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2318: 0052d7b0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2319: 00dc766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2320: 00cec254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ - 2321: 0077fc24 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2321: 0077fd1c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2322: 00dc6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2323: 00d93788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2324: 006ec138 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2325: 007b0c8c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2324: 006ec230 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2325: 007b0d84 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2326: 00da2ca0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2327: 00d01ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2328: 00d90a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2329: 00d8de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2330: 00cb9fe4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2331: 00dc7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2332: 0096354c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2333: 0078b4f8 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2334: 0093aa14 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2332: 00963644 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2333: 0078b5f0 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2334: 0093ab0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2335: 0061982c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2336: 00b9a574 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2337: 0074147c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2336: 00b9a67c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2337: 00741574 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2338: 002fef6c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2339: 0061994c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2340: 00da0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2341: 002ac074 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2342: 00dc727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2343: 00514634 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2344: 004d6694 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2345: 00dc7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2346: 00dc77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2347: 00dc652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2348: 00808b38 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2349: 006ec134 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2348: 00808c30 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2349: 006ec22c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2350: 0061988c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2351: 00dc64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2352: 00dc75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2353: 0075db5c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2353: 0075dc54 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2354: 00dc6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2355: 009bff80 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2356: 008febe8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2355: 009c0078 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2356: 008fece0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2357: 00d95054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2358: 00d9d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2359: 00950504 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2359: 009505fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2360: 00d94498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2361: 00dc8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2362: 00429028 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2363: 00d8de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2364: 00510fac 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2365: 00d8de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2366: 00d9fc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2367: 0062cb94 780 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2368: 00dc6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2369: 007b95e4 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2369: 007b96dc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2370: 006198ec 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2371: 0062c61c 704 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2372: 00da15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2373: 00dc798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2374: 002a4fc0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2375: 00d9d1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2376: 002684e4 204 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2377: 0082c78c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2377: 0082c884 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2378: 00dc7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2379: 0099ac84 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2379: 0099ad7c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2380: 00d99b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2381: 00dc6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2382: 00dc7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2383: 00dc74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2384: 0092a83c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2384: 0092a934 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2385: 00dc652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2386: 00999bdc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2387: 00919dac 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2388: 009298e4 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2386: 00999cd4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2387: 00919ea4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2388: 009299dc 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2389: 00dc853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2390: 0062c8dc 696 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2391: 00d9d8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2392: 00d9d950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2393: 00dc6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2394: 00da0374 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2395: 00dc6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2396: 00dc73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2397: 00dc82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2398: 00da16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2399: 00dc70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2400: 00953e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2401: 00944560 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2402: 008d6b48 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2403: 0098f1dc 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2404: 009068d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2400: 00953f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2401: 00944658 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2402: 008d6c40 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2403: 0098f2d4 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2404: 009069cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2405: 00dc74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2406: 00469abc 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2407: 00dc728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2408: 00dc8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2409: 00300fe4 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2410: 00777648 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2410: 00777740 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2411: 004ee0e8 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2412: 0055e778 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2413: 00764580 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2414: 0081411c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2413: 00764678 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2414: 00814214 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2415: 00bce888 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2416: 00d928ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2417: 00d9eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2418: 0098db48 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2418: 0098dc40 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2419: 00dc8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2420: 0049439c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2421: 00d90628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2422: 0033832c 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2423: 00dc6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2424: 00dc65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2425: 00dc7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2426: 00809754 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2426: 0080984c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2427: 00d8ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2428: 00dc8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2429: 00d8e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2430: 0072ffcc 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2431: 008c5964 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2430: 007300c4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2431: 008c5a5c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2432: 002a778c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2433: 00972cb4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2433: 00972dac 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2434: 006250e8 476 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2435: 00ce6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2436: 00dc8c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2437: 00dc8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2438: 00517acc 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2439: 00ce689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2440: 00624da4 436 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2441: 00dc690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2442: 0080cc34 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2442: 0080cd2c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2443: 0041e794 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2444: 00dc8c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2445: 00794910 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2445: 00794a08 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2446: 00d99a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2447: 00ce69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2448: 0054f21c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2449: 00dc86e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2450: 00da22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2451: 00dc7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2452: 00dc809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2453: 00d9a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2454: 0074616c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2454: 00746264 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2455: 00dc8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2456: 00763344 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2457: 0074ee98 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2458: 008151d4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2456: 0076343c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2457: 0074ef90 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2458: 008152cc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2459: 00dc697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2460: 00da1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2461: 00568218 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2462: 0057260c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2463: 00624f58 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2464: 009cd1d8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2465: 00784ed0 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2466: 0072cec8 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2464: 009cd2d0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2465: 00784fc8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2466: 0072cfc0 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2467: 00dc742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2468: 00ce6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2469: 00d950d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2470: 00d8ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2471: 00919354 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2471: 0091944c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2472: 0051a008 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2473: 0038cf20 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2474: 00da1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2475: 00dc799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2476: 00d97ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2477: 0070e3a4 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2477: 0070e49c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2478: 004ec9fc 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2479: 005ed02c 184 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2480: 00d970d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2481: 00d9d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2482: 009a086c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2482: 009a0964 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2483: 00d9279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2484: 00d95584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2485: 00dc732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2486: 00dc7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2487: 00dc66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2488: 008ae00c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2489: 008fe258 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2490: 007bdad0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2488: 008ae104 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2489: 008fe350 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2490: 007bdbc8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2491: 00d8fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2492: 00305b44 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2493: 00dc73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2494: 00d8ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2495: 0091b9bc 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2495: 0091bab4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2496: 00d9f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2497: 00749650 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2498: 009323e0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2497: 00749748 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2498: 009324d8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2499: 00dc7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2500: 007ddde4 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2500: 007ddedc 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2501: 003329cc 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2502: 00dc6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2503: 008e2a00 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2504: 0079abdc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2503: 008e2af8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2504: 0079acd4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2505: 00462e14 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2506: 002a1f58 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2507: 0060cc40 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2508: 00cfcf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2509: 005bc504 200 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2510: 003e9e28 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2511: 0060d0d0 432 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2512: 00dc61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2513: 00dc617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2514: 0073ac68 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2514: 0073ad60 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2515: 00cb9f34 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2516: 009ad534 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2516: 009ad62c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2517: 0060cdcc 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2518: 00dc815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2519: 00cb9f54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2520: 007624a0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2521: 0096d124 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2520: 00762598 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2521: 0096d21c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2522: 00cb9f94 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2523: 00558698 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2524: 00d9a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2525: 009ba64c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2525: 009ba744 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2526: 00d969b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2527: 00514598 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2528: 00d95094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2529: 008db79c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2529: 008db894 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2530: 00d9de90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2531: 002ad278 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2532: 009c8944 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2533: 00745ea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2532: 009c8a3c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2533: 00745fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2534: 0052347c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2535: 00d93aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2536: 0095089c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2536: 00950994 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2537: 00cfcef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2538: 00dc6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2539: 00d00414 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2540: 00d9c8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2541: 00dc7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2542: 0038db8c 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2543: 007f9acc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2544: 009baa7c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2543: 007f9bc4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2544: 009bab74 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2545: 0060cf58 376 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2546: 00d94038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2547: 00850674 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2547: 0085076c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2548: 00391ec8 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2549: 00780834 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2550: 0071b3dc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2551: 006eccb4 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2552: 008e0648 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2549: 0078092c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2550: 0071b4d4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2551: 006ecdac 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2552: 008e0740 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2553: 0037ae6c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2554: 0091bb08 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2554: 0091bc00 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2555: 00dc6109 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2556: 00b84128 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2556: 00b84228 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2557: 00dc6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2558: 00d93228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2559: 00dc8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2560: 008d4ed4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2561: 0075b068 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2560: 008d4fcc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2561: 0075b160 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2562: 00d9a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2563: 0073eff4 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2563: 0073f0ec 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2564: 00dc77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2565: 00dc7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2566: 007098a4 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2566: 0070999c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2567: 00d9ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2568: 00dc6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2569: 00d8cc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2570: 00ceaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2571: 00616124 624 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2572: 00dc827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2573: 00d9f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2574: 00940a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2574: 00940b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2575: 00521314 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2576: 00616874 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2577: 00da1364 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2578: 00ceab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2579: 004940f8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2580: 005684f4 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2581: 00dc6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2582: 0096eb1c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2583: 0095e1a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2582: 0096ec14 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2583: 0095e29c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2584: 002a2fa0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2585: 004ff828 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2586: 00616394 628 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2587: 0099cac0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2587: 0099cbb8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2588: 00d8c6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2589: 00d95a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2590: 0095ee40 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2590: 0095ef38 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2591: 00d97bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2592: 00dc81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2593: 00d955f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2594: 00ce5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2595: 00d8d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2596: 00dc7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2597: 00d9ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2598: 00dc6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2599: 00d9efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2600: 007949d8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2600: 00794ad0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2601: 00dc7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2602: 00dc6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2603: 00947978 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2604: 006cc384 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2603: 00947a70 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2604: 006cc47c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2605: 00dc7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2606: 005135b0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2607: 00966328 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2608: 0094f11c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2607: 00966420 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2608: 0094f214 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2609: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2610: 00ceaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2611: 00dc66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2612: 00608e40 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2613: 0096e1b4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2613: 0096e2ac 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2614: 00dc709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2615: 00616608 620 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2616: 008e65ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2616: 008e66a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2617: 00dc7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2618: 0080c790 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2619: 006b95a4 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2620: 007c737c 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2618: 0080c888 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2619: 006b969c 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2620: 007c7474 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2621: 00608ea0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2622: 00dc7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2623: 00dc81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2624: 008092bc 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2625: 0074f388 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2624: 008093b4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2625: 0074f480 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2626: 00c80c2c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2627: 002b7e2c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2628: 00da23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2629: 0078a5f8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2630: 007ea520 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2629: 0078a6f0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2630: 007ea618 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2631: 002d0804 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2632: 00c8146c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2633: 0093ff2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2634: 007b0668 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2633: 00940024 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2634: 007b0760 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2635: 00d97634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2636: 00d9ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2637: 00828998 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2637: 00828a90 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2638: 0042abd0 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2639: 00dc831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2640: 00c87b78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2641: 00608f00 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2642: 005ea7c8 24 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2643: 00d97a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2644: 00d8dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2645: 0096483c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2646: 0099d32c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2645: 00964934 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2646: 0099d424 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2647: 00d8f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2648: 00dc6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2649: 00da39ec 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2650: 00c81818 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2651: 0042a1f0 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2652: 00d9b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2653: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2654: 00dc8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2655: 005eb270 136 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2656: 00dc82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2657: 00956838 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2657: 00956930 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2658: 00ce32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2659: 0080a0ac 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2659: 0080a1a4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2660: 00dc7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2661: 0025b70c 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2662: 00ce3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2663: 00dc6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2664: 0092b8bc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2664: 0092b9b4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2665: 00d00bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2666: 00d9e2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2667: 00ce3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2668: 00d8e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2669: 00dc6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2670: 00dc7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2671: 005ea23c 108 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ 2672: 00d93c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2673: 00c87d58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2674: 00523464 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2675: 00c81c34 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2676: 00ce3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2677: 00ce0494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2678: 00d8a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2679: 00740450 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2679: 00740548 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2680: 00dc8680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2681: 00817c5c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2681: 00817d54 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2682: 00dc7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2683: 00dc7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2684: 002b21ac 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2685: 003001a8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2686: 00dc6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2687: 00298bc8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2688: 00d02304 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2694,203 +2694,203 @@ │ │ │ │ 2690: 00ce31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2691: 002fe28c 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2692: 00da1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2693: 00630368 400 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2694: 00da0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2695: 00dc72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2696: 0029d7b8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2697: 00b85140 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2698: 00744b38 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2697: 00b85240 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2698: 00744c30 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2699: 00d9c63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2700: 0063007c 384 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2701: 006dabbc 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2702: 009404ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2701: 006dacb4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2702: 009405e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2703: 00dc7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2704: 00785930 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2704: 00785a28 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2705: 00d97914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2706: 00d8a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2707: 00dc7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2708: 00dc79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2709: 00dc823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2710: 004ee29c 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2711: 00797b08 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2711: 00797c00 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2712: 00d90cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2713: 0086cc4c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2713: 0086cd44 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2714: 00d8efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2715: 00d9fdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2716: 00dc6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2717: 00dc7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2718: 00dc7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2719: 006301fc 364 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2720: 004744a8 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2721: 00dc65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2722: 00d93338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2723: 00900768 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2723: 00900860 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2724: 0037c3a0 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2725: 00dc635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2726: 0033ea1c 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2727: 00dc7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2728: 00743b18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2729: 00860784 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2730: 0097fc04 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2728: 00743c10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2729: 0086087c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2730: 0097fcfc 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2731: 00ce059c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2732: 00dc866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2733: 00d05064 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2734: 00604220 800 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2735: 00dc7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2736: 00d8dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2737: 009cd274 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2738: 008aac14 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2737: 009cd36c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2738: 008aad0c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2739: 00d9f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2740: 00dc6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2741: 007238a0 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2741: 00723998 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2742: 00dc65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2743: 00dc7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2744: 00305d50 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2745: 00b9a530 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2745: 00b9a638 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2746: 00dc6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2747: 00d8df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2748: 0061d48c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ - 2749: 0070cc94 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2749: 0070cd8c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2750: 004d6fb0 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2751: 009230b8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2751: 009231b0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2752: 0061d5ac 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2753: 0029d6c0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2754: 00759a2c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2754: 00759b24 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2755: 00d9d890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2756: 00d91ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2757: 008d67a0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2757: 008d6898 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2758: 00dc7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2759: 004ffe1c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2760: 00428d8c 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2761: 00da243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2762: 0061d4ec 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2763: 0099b6d8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2764: 0096a1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2763: 0099b7d0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2764: 0096a2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2765: 00d8bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2766: 008a95b0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2767: 0083a408 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2766: 008a96a8 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2767: 0083a500 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2768: 00492b9c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2769: 00d8bc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2770: 00d953c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2771: 008fbd40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2771: 008fbe38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2772: 00c80c84 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2773: 00d9d0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2774: 009c97b4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2775: 00760274 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2774: 009c98ac 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2775: 0076036c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2776: 00dc806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2777: 00dc8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2778: 0073ebe4 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2778: 0073ecdc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2779: 00d9a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2780: 00d93c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2781: 0061d54c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ 2782: 00d93d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2783: 006c8338 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2783: 006c8430 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2784: 0050f418 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2785: 0071e6b4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2786: 007f6ad0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2785: 0071e7ac 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2786: 007f6bc8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2787: 003de538 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2788: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2789: 00952144 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2789: 0095223c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2790: 00c81074 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2791: 00d95904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2792: 00dc7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2793: 008acd10 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2794: 0076257c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2793: 008ace08 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2794: 00762674 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2795: 00ce08b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2796: 00c81a78 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2797: 0061f58c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2798: 00d90dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2799: 00dc668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2800: 00dc681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2801: 00d9d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2802: 00d0240c 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2803: 00935638 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2803: 00935730 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2804: 00dc71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2805: 00ce09bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2806: 00da0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2807: 005ea2e0 28 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2808: 00db596c 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2809: 005ea37c 72 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2810: 0036e9c8 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2811: 00d98bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2812: 0093b034 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2812: 0093b12c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2813: 0061f5ec 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2814: 005ea950 184 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2815: 00d9edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2816: 005eac48 208 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2817: 00dc7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2818: 00dc76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2819: 00d9d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2820: 00971a10 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2821: 00944eb0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2820: 00971b08 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2821: 00944fa8 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2822: 00dc7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2823: 006131a0 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2824: 00d977b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2825: 00ce0938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2826: 005e9970 120 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2827: 005e9b68 144 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2828: 009cc7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2828: 009cc8d8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2829: 00613860 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2830: 00904e8c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2830: 00904f84 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2831: 00528ab4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2832: 0061f64c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2833: 00822a08 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2834: 008230a8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2835: 0095bef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2833: 00822b00 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2834: 008231a0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2835: 0095bff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2836: 00dc7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2837: 0049f108 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2838: 00dc8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2839: 00d9b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ 2840: 006133e0 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2841: 0095c290 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2841: 0095c388 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2842: 004907c8 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2843: 004ef9b8 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2844: 00d8be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2845: 00d910e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2846: 00d8e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2847: 00dc7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2848: 0099d030 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2848: 0099d128 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2849: 00d9c85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2850: 009d5bb4 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2851: 00960080 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2852: 009c1d18 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2853: 00722210 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2850: 009d5cac 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2851: 00960178 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2852: 009c1e10 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2853: 00722308 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2854: 00dc7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2855: 00d93548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2856: 00d98ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2857: 008c4d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2858: 0078e4a4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2859: 0073ed7c 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2857: 008c4e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2858: 0078e59c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2859: 0073ee74 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2860: 00dc664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2861: 00d8b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2862: 00c80fac 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2863: 0029bea8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2864: 00d8a1a0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2865: 00dc705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2866: 00d97df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2867: 00613620 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2868: 00dc777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2869: 00da242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2870: 00d95fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2871: 00916090 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2871: 00916188 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2872: 00da1658 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2873: 0053079c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2874: 00d98e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2875: 007403e8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2876: 00975904 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2875: 007404e0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2876: 009759fc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2877: 0031e924 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2878: 00dc823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2879: 00925dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2879: 00925ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2880: 00521620 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2881: 008c157c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2881: 008c1674 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2882: 00d9e1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2883: 00337a60 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2884: 00822e00 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2885: 009a3a4c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2884: 00822ef8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2885: 009a3b44 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2886: 00d9d200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2887: 00c82038 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2888: 003e9ea4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2889: 00594b90 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2890: 00d90c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2891: 00515a60 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2892: 004cfc00 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2899,320 +2899,320 @@ │ │ │ │ 2895: 002a3b2c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2896: 00dc6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2897: 002fba40 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2898: 00d8a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2899: 005d92d4 48 FUNC GLOBAL DEFAULT 12 satp_mode_max_from_map │ │ │ │ 2900: 00d8a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2901: 00ce38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2902: 00984dcc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2902: 00984ec4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2903: 00d98498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2904: 0072d9ac 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2904: 0072daa4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2905: 00dc7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2906: 00da1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2907: 00dc772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2908: 00d8fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2909: 00d93cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2910: 00dc7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2911: 00d8be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2912: 008c53ac 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2912: 008c54a4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2913: 00dc61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2914: 00dc7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2915: 00514d20 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2916: 00d9fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2917: 00d93848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2918: 0097ab34 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2918: 0097ac2c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2919: 00d9ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2920: 00d8c284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2921: 00d9b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2922: 00dc6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2923: 00821fe0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2924: 008cb400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2923: 008220d8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2924: 008cb4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2925: 00dc6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2926: 00dc65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2927: 0056a1bc 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2928: 00dc74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2929: 00ce9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2930: 00944174 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2931: 0094e764 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2930: 0094426c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2931: 0094e85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2932: 00ce9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2933: 00dc6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2934: 00dc783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2935: 0029d8f8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2936: 00dc6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2937: 00825e10 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2937: 00825f08 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2938: 00d9c87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2939: 00911a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2939: 00911afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2940: 00d9a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2941: 0098c144 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2941: 0098c23c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2942: 00d910c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2943: 002b3210 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2944: 0033f5a8 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2945: 00d998f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2946: 0073f1f8 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2946: 0073f2f0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2947: 00d8ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2948: 009435e0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2948: 009436d8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2949: 00d9d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2950: 007e9684 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2950: 007e977c 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2951: 00d90868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2952: 00ce9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2953: 00dc6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2954: 005dcfe4 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2955: 0094be7c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2956: 009b5268 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2955: 0094bf74 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2956: 009b5360 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2957: 005af350 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2958: 00dc8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2959: 00d9a590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2960: 00706858 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2960: 00706950 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2961: 00d8c274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2962: 00b9a588 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2962: 00b9a690 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2963: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2964: 00dc6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2965: 008ace28 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 008acf20 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002c9b90 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002fda98 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 006b60a8 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 006b61a4 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002b91f8 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00b2db44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2971: 00814b0c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2972: 0079751c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2973: 0074192c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2970: 00b2dc44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2971: 00814c04 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2972: 00797614 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2973: 00741a24 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2974: 0058258c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2975: 00721fa4 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2976: 007f50f8 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 0072209c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2976: 007f51f0 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2977: 00dc827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2978: 00d9f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2979: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2980: 00d93f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2981: 0079c294 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2982: 00995088 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 0079c38c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2982: 00995180 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2983: 00493310 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2984: 00dc7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2985: 0062f564 432 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2986: 00929120 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2986: 00929218 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2987: 0027eb38 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2988: 0041dd04 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2989: 0062f248 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2990: 00dc62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2991: 00292abc 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2992: 00dc703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2993: 00dc73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2994: 007e5148 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2994: 007e5240 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2995: 00d9f488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2996: 00dc825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2997: 00dc68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2998: 007e9b3c 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2998: 007e9c34 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2999: 00d8f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3000: 00da0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3001: 00917f30 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3001: 00918028 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3002: 00490c24 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3003: 00740b94 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3003: 00740c8c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3004: 003e61f0 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3005: 00964db8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3005: 00964eb0 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3006: 0047edcc 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3007: 00dc7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3008: 00d91cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3009: 0062f3e0 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3010: 005bccf8 208 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3011: 00dc8668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3012: 00dc7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3013: 00d971a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3014: 009a0b00 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3014: 009a0bf8 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3015: 00dc85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3016: 00dc6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3017: 00da0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3018: 0059f28c 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3019: 00dc7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3020: 00dc808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3021: 00d90dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3022: 0080c404 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3022: 0080c4fc 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3023: 00dc6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3024: 00dc7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3025: 00da0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3026: 002d76f0 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3027: 00957390 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3027: 00957488 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3028: 00dc69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3029: 006a220c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3029: 006a2308 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3030: 00d968d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3031: 00da2464 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3032: 006a226c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3032: 006a2368 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3033: 00dc7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3034: 007b17e8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3034: 007b18e0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3035: 00d93668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3036: 00c87b28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3037: 002baf28 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3038: 00dc6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3039: 00dc6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3040: 00d99980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3041: 00dc7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3042: 00cbef28 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3043: 00d9d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3044: 00dc6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3045: 009a0000 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3046: 00786210 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3047: 0092c054 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3045: 009a00f8 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3046: 00786308 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3047: 0092c14c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3048: 00dc7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3049: 00d9ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3050: 0041a6bc 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3051: 00d8ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3052: 009582c8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3052: 009583c0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3053: 00d8bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3054: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3055: 00d988e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3056: 00d99e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3057: 00629ed4 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ - 3058: 009cf908 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3059: 009cc794 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3060: 006dbc98 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3058: 009cfa00 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3059: 009cc88c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3060: 006dbd90 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3061: 00d9b908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3062: 00d95764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3063: 00d928bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3064: 00922810 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3064: 00922908 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3065: 00dc754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3066: 00c7ba48 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3067: 00c788fc 1284 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3068: 00d98518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3069: 00725b10 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3069: 00725c08 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3070: 00d945e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3071: 008d55d4 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3072: 008a73f8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3071: 008d56cc 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3072: 008a74f0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3073: 00d8b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3074: 00511970 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3075: 009667cc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3075: 009668c4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3076: 0062a0c0 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3077: 0041b26c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3078: 0095d51c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3078: 0095d614 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3079: 00d958e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3080: 008c7260 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3081: 0074f5d4 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3082: 008c42b4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3080: 008c7358 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3081: 0074f6cc 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3082: 008c43ac 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3083: 00d95104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3084: 005ea2fc 28 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3085: 00da12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3086: 005eaa08 184 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3087: 00d8af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3088: 00d97654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3089: 00dc73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3090: 00d960ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3091: 008fbdf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3091: 008fbef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3092: 0060c7c0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3093: 00dc68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3094: 00dc832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3095: 00da0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3096: 00d9a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3097: 0094feec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3097: 0094ffe4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3098: 0060c8e0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3099: 007a4360 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3099: 007a4458 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3100: 00d8bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3101: 0098b9ec 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3101: 0098bae4 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3102: 00d97ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3103: 00dc711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3104: 00dc7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3105: 00da203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3106: 00564960 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3107: 0060c820 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3108: 00990ad0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3109: 009afcfc 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3108: 00990bc8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3109: 009afdf4 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3110: 005e99e8 120 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3111: 00d96d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3112: 00d8d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3113: 00dc610a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3114: 00d8c5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3115: 00dc6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3116: 0095c400 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3117: 0075d48c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3116: 0095c4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3117: 0075d584 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3118: 005db204 584 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3119: 00dc7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3120: 00da0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3121: 0032aec0 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3122: 00dc6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3123: 005bc908 232 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ - 3124: 00741a04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3125: 00970478 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3126: 0099d27c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3124: 00741afc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3125: 00970570 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3126: 0099d374 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3127: 00dc6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3128: 00d9dd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3129: 0060c880 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3130: 0041bc2c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3131: 007f7e60 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3131: 007f7f58 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3132: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3133: 006e740c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3133: 006e7504 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3134: 00cf2c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3135: 00d93ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3136: 00dc733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3137: 00602908 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3138: 00cf2b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3139: 00d8a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3140: 00d9b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3141: 00268c84 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3142: 00dc830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3143: 008d539c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3144: 00992d48 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3143: 008d5494 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3144: 00992e40 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3145: 00cf2c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3146: 007f43b8 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3146: 007f44b0 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3147: 00dc6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3148: 00dc69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3149: 0099f550 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3150: 00735d74 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3149: 0099f648 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3150: 00735e6c 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3151: 00dc7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3152: 00d9d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3153: 008c2fa0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3154: 007bdd30 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3153: 008c3098 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3154: 007bde28 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3155: 00dc8c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3156: 00dc767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3157: 007b01e0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3157: 007b02d8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3158: 00d946d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3159: 009bf534 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3159: 009bf62c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3160: 005ae020 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3161: 00dbd9d4 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3162: 00dc698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3163: 007eb0e8 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3163: 007eb1e0 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3164: 00cf2b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3165: 00dc7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3166: 002a76e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3167: 00d96b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3168: 002e103c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3169: 005ea5d0 84 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ - 3170: 0077f384 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3170: 0077f47c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3171: 00d9e0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3172: 002b5e98 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3173: 00dc637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3174: 00940c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3174: 00940d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3175: 00d90f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3176: 00dc76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3177: 005eb0e8 164 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3178: 00978370 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3179: 008e4218 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3180: 0078b69c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3178: 00978468 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3179: 008e4310 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3180: 0078b794 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3181: 00d94868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3182: 00dc65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3183: 0093526c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3184: 0081771c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3185: 00970ffc 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3183: 00935364 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3184: 00817814 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3185: 009710f4 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3186: 00d01620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3187: 005e9eac 116 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3188: 00910be0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3188: 00910cd8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3189: 002b2db4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3190: 0056f6c4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3191: 00d959d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3192: 00d8f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3193: 002adc48 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3194: 00dc6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3195: 008e0af4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3196: 009658f8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3197: 00914d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3195: 008e0bec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3196: 009659f0 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3197: 00914e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3198: 00bd2a60 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3199: 00dc7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3200: 00388bf8 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3201: 00d8d514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3202: 008a7b34 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3202: 008a7c2c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3203: 00dc684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3204: 009593bc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3205: 008cbca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3206: 0075e7e4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3207: 00818c40 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3204: 009594b4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3205: 008cbd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3206: 0075e8dc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3207: 00818d38 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3208: 00c7e90c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3209: 00d97454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3210: 00dc83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3211: 00582168 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3212: 00d8ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3213: 00d99a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3214: 005156a0 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ @@ -3220,761 +3220,761 @@ │ │ │ │ 3216: 0052f9fc 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3217: 002d1f60 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3218: 00d8f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3219: 00d8e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3220: 00dc8c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3221: 00dc644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3222: 00dc6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3223: 008cb068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3224: 006f6b38 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3223: 008cb160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3224: 006f6c30 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3225: 00d9a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3226: 00dc83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3227: 00d8b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3228: 006a5d3c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3228: 006a5e38 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3229: 00dc7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3230: 00d8c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3231: 00dc8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3232: 00822e60 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3233: 006a5b80 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ - 3234: 00716fec 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3235: 008d68e4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3232: 00822f58 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3233: 006a5c7c 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3234: 007170e4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3235: 008d69dc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3236: 00dc836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3237: 0083b6dc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3237: 0083b7d4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3238: 00d8bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3239: 00dc74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3240: 00d93878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3241: 00da1b90 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3242: 00956658 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3242: 00956750 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3243: 00534cc0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3244: 00dc7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3245: 00dc6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3246: 00dc7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3247: 00dc86b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3248: 00d05d00 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3249: 00948f4c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3249: 00949044 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3250: 00d9faac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3251: 007b05d0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3252: 009397e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3251: 007b06c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3252: 009398d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3253: 00d9c67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3254: 00d93348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3255: 00814a34 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3255: 00814b2c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3256: 00dc81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3257: 00c80d40 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3258: 00d90848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3259: 00dc761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3260: 0028d330 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3261: 00939d74 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3261: 00939e6c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3262: 00d8fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3263: 00994d4c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3263: 00994e44 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3264: 002b4538 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3265: 009677a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3266: 0095bd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3265: 00967898 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3266: 0095be80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3267: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3268: 00ce8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3269: 00551518 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3270: 00dc7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3271: 00dc7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3272: 008c7500 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3273: 007be220 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3272: 008c75f8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3273: 007be318 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3274: 00dc7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3275: 00ce857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3276: 00da0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3277: 00dc82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3278: 00d968a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3279: 004dd9c8 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3280: 00bd1d00 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3281: 00ce8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3282: 0099a5bc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3282: 0099a6b4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3283: 00dc6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3284: 00d94098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3285: 0095a1b8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3286: 007360b0 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3285: 0095a2b0 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3286: 007361a8 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3287: 00da39fc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3288: 0054aabc 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3289: 0041f600 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3290: 00736198 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3290: 00736290 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3291: 00dc6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3292: 008b4328 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3292: 008b4420 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3293: 0055e630 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3294: 00d90728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3295: 00ce8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3296: 00dc845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3297: 0070b3f8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3297: 0070b4f0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3298: 00c6cdfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3299: 00501908 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3300: 00941f3c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3301: 0094e650 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3300: 00942034 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3301: 0094e748 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3302: 002f7148 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3303: 009a5b60 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3303: 009a5c58 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3304: 00416614 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3305: 00412bc4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3306: 00dc867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3307: 00784150 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3307: 00784248 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3308: 00d8fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3309: 0091b838 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3309: 0091b930 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3310: 006079e0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3311: 008d4d54 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3311: 008d4e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3312: 00607b00 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3313: 008af46c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3313: 008af564 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3314: 00607a40 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ - 3315: 00746c58 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3316: 0071ce0c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3315: 00746d50 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3316: 0071cf04 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3317: 00cedd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ - 3318: 0077f204 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3318: 0077f2fc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3319: 00cedb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3320: 00dc6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3321: 008bc028 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3321: 008bc120 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3322: 00cedca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3323: 00da230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3324: 008e554c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3325: 009148dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3326: 009b1310 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3327: 007b24b8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3328: 00785d94 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3324: 008e5644 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3325: 009149d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3326: 009b1408 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3327: 007b25b0 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3328: 00785e8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3329: 005aa9c8 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3330: 00986854 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3330: 0098694c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3331: 0029b100 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3332: 00d9b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3333: 00dc8c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3334: 00dc68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3335: 00c80910 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3336: 00dc838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3337: 00607aa0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ 3338: 00dc8c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3339: 0032c8d0 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3340: 00dc6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3341: 0077db40 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3341: 0077dc38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3342: 00dc85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3343: 00cedc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3344: 00dc6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3345: 0061b02c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3346: 00d91e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3347: 00d9e660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3348: 007dedd0 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3348: 007deec8 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3349: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3350: 00568e00 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3351: 0098bcf4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3351: 0098bdec 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3352: 00493c08 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3353: 0032671c 280 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3354: 00ce61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3355: 0061b08c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3356: 0029379c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3357: 009b7564 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3357: 009b765c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3358: 00dc681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3359: 009ccf48 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3359: 009cd040 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3360: 00da0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3361: 00dc6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3362: 0030515c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3363: 00dc80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3364: 00429284 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3365: 00dc63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3366: 008250f8 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3366: 008251f0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3367: 00dc83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3368: 005b40c8 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3369: 00dc7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3370: 00608300 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3371: 00dc6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3372: 0061b0ec 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3373: 00dc7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3374: 00da0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3375: 00d8a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3376: 00608360 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3377: 00dc76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3378: 0096c568 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3379: 008bd01c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3380: 0085973c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3378: 0096c660 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3379: 008bd114 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3380: 00859834 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3381: 004d7578 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3382: 0052d9a8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3383: 00dc60cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3384: 008145b0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3385: 00939950 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3386: 0099aa48 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3387: 0093e65c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3384: 008146a8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3385: 00939a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3386: 0099ab40 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3387: 0093e754 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3388: 00cff730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3389: 00dc7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3390: 009261ec 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3390: 009262e4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3391: 00d8e0b8 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3392: 00323a4c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3393: 00dc6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3394: 00cff6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3395: 0099a540 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3395: 0099a638 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3396: 006083c0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3397: 00801a58 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3398: 009567c8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3397: 00801b50 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3398: 009568c0 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3399: 00dc7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3400: 00d99900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3401: 004d55cc 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3402: 00d947a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3403: 00729d40 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3403: 00729e38 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3404: 00dc73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3405: 00dc8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3406: 00958ea8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3407: 007345b8 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3408: 00954130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3409: 0091a2b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3406: 00958fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3407: 007346b0 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3408: 00954228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3409: 0091a3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3410: 005a524c 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3411: 00dc6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3412: 00d8eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3413: 008cb1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3413: 008cb2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3414: 0033bc28 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3415: 00d8c3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3416: 00dc781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3417: 0099bf0c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3417: 0099c004 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3418: 00cff628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3419: 00d95bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3420: 00dc7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3421: 00dc7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3422: 009a03f8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3423: 007191d4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3422: 009a04f0 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3423: 007192cc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3424: 00426d00 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3425: 00d8ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3426: 006c8e60 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3426: 006c8f58 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3427: 00dc767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3428: 00da0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3429: 00718350 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3430: 0073f67c 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3429: 00718448 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3430: 0073f774 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3431: 00da1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3432: 008c2a10 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3432: 008c2b08 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3433: 00d95df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3434: 00dc69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3435: 00c76dd8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3436: 00d94a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3437: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3438: 0079b45c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3438: 0079b554 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3439: 00dc6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3440: 008bd65c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3440: 008bd754 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3441: 0048eb14 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3442: 00d8cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3443: 00d8dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3444: 00dc8c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3445: 00dc6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3446: 009846b8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3447: 00714d4c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3446: 009847b0 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3447: 00714e44 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3448: 00dc6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3449: 00d98d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3450: 00dc6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3451: 0090f7dc 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3452: 00783e9c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3451: 0090f8d4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3452: 00783f94 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3453: 00d9f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3454: 00d9ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3455: 00dc74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3456: 004214bc 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3457: 00cbfa34 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3458: 00dc7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3459: 007a4988 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3459: 007a4a80 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3460: 00dc6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3461: 007dd114 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3461: 007dd20c 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3462: 00dc6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3463: 0037b618 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3464: 00550774 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3465: 00dc63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3466: 009adf74 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3466: 009ae06c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3467: 00d93518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3468: 009b5dfc 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3469: 0095ccc4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3468: 009b5ef4 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3469: 0095cdbc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3470: 00dc7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3471: 00590f50 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3472: 008c5018 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3472: 008c5110 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3473: 00dc6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3474: 008a7ffc 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3474: 008a80f4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3475: 00d8dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3476: 00ce41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3477: 00dc7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3478: 00d93978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3479: 00da1b7c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3480: 00dc8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3481: 005b9628 548 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3482: 00dc6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3483: 0091a858 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3484: 006e6140 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3485: 0096cd00 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3483: 0091a950 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3484: 006e6238 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3485: 0096cdf8 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3486: 00269ae4 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3487: 00d99bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3488: 007820f4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3488: 007821ec 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3489: 00d8afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3490: 00dc6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3491: 00dc8c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3492: 00dc79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3493: 0095d0ac 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3493: 0095d1a4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3494: 00d8ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3495: 00dc699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3496: 003e2628 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3497: 00dc780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3498: 00d99e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3499: 00dc7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3500: 0093c40c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3500: 0093c504 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3501: 00269bf4 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3502: 00508b1c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3503: 0033f288 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3504: 00d8cc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3505: 00cdfe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3506: 0054546c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3507: 00902014 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3508: 007b313c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3509: 008dbe50 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3507: 0090210c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3508: 007b3234 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3509: 008dbf48 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3510: 00dc7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3511: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3512: 00d97af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3513: 0060b2b4 524 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3514: 00d8db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3515: 00dc6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3516: 00c822e4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3517: 0060b8dc 568 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3518: 0098d8ec 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3518: 0098d9e4 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3519: 005a0d8c 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3520: 0025eac0 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3521: 004cb450 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3522: 0098cb30 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3523: 008f31f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3522: 0098cc28 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3523: 008f32ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3524: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3525: 0040e1dc 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3526: 0060b4c0 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ - 3527: 008cab04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3527: 008cabfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3528: 00564ed4 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3529: 00dc80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3530: 009ba3fc 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3530: 009ba4f4 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3531: 00dc814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3532: 0055d8c8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3533: 00d9b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3534: 0025f7a0 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3535: 007c0a80 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3535: 007c0b78 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3536: 0041e614 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3537: 008cbfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3537: 008cc0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3538: 005ea4d8 88 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3539: 00d8bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3540: 0074447c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3540: 00744574 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3541: 005eaf00 168 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3542: 006dc1c4 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3542: 006dc2bc 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3543: 0060b6d4 520 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3544: 007b4958 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3545: 00b2db7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3544: 007b4a50 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3545: 00b2dc7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3546: 00dc794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3547: 008c80b8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3547: 008c81b0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3548: 00dc7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3549: 00dc8c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3550: 00dc685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3551: 0075c3dc 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3552: 00754ef0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3551: 0075c4d4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3552: 00754fe8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3553: 004cd92c 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3554: 00b2db74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3554: 00b2dc74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3555: 00d98940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3556: 00dc7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3557: 0061f28c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3558: 00d9bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3559: 00d8deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3560: 0061f3ac 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3561: 007b2ccc 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3561: 007b2dc4 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3562: 00d93818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3563: 0029af74 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3564: 005e9d54 120 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3565: 0091f710 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3565: 0091f808 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3566: 00cee144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3567: 00522074 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3568: 002a9674 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3569: 004d4b1c 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3570: 0061f2ec 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3571: 00d97304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3572: 00cedfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3573: 00dc6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3574: 00988168 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3574: 00988260 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3575: 004efd60 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3576: 00cee0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3577: 002eb0d0 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3578: 00dc7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3579: 00d9dbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3580: 008dda30 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3580: 008ddb28 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3581: 0048e25c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3582: 005316b0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3583: 00944034 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3583: 0094412c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3584: 0055f640 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3585: 0075b5f0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3585: 0075b6e8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3586: 0031e774 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3587: 00dc6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3588: 00dbebc0 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3589: 00dc683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3590: 009646e8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3590: 009647e0 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3591: 00cf1ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3592: 007d2ff4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3592: 007d30ec 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3593: 00d970c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3594: 0061f34c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3595: 00cf1fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ - 3596: 0073eea8 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3596: 0073efa0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3597: 00cee03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3598: 0095031c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3598: 00950414 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3599: 00d89a84 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3600: 009a5288 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3600: 009a5380 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3601: 00dc639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3602: 00dc7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3603: 0099c980 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3603: 0099ca78 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3604: 00dc8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3605: 00d9ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3606: 00300c10 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3607: 00dc7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3608: 0072ff3c 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3609: 009a6f98 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3608: 00730034 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3609: 009a7090 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3610: 00dc6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3611: 00d8d4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3612: 00dc623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3613: 00dc7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3614: 0076fce0 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3614: 0076fdd8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3615: 00cf1f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3616: 00dc7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3617: 00dc7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3618: 00d94b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3619: 00dc65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3620: 00dc76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3621: 00dc8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3622: 00d9ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3623: 0070e7b0 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3624: 00741644 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3625: 008506b8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3626: 009859dc 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3623: 0070e8a8 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3624: 0074173c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3625: 008507b0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3626: 00985ad4 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3627: 00d84b80 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3628: 00dc7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3629: 00c81860 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3630: 00d9c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3631: 00dc64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3632: 00d9e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3633: 00d9f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3634: 00dc64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3635: 0098b730 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3636: 00793654 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3635: 0098b828 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3636: 0079374c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3637: 00dc795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3638: 00dc6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3639: 00d9edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3640: 00d99eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3641: 00dc7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3642: 00340714 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3643: 005b6648 80 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3644: 00d8b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3645: 003e28fc 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3646: 009b00c8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3646: 009b01c0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3647: 00d97844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3648: 007e6928 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3648: 007e6a20 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3649: 00dc6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3650: 0088d34c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3650: 0088d444 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3651: 0025c84c 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3652: 00d8ca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3653: 00d8e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3654: 00d95a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3655: 002a973c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3656: 0098ee64 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3657: 0091bb24 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3656: 0098ef5c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3657: 0091bc1c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3658: 00dc64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3659: 0054c154 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3660: 007be164 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3660: 007be25c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3661: 00d8db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3662: 00dc85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3663: 00753eb4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3664: 0073f08c 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3663: 00753fac 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3664: 0073f184 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3665: 00dc7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3666: 0079bdac 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3666: 0079bea4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3667: 00ce42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3668: 00dc7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3669: 009c0b34 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3669: 009c0c2c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3670: 002b2b00 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3671: 005dc22c 236 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3672: 00d9c62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3673: 0071561c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3673: 00715714 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3674: 00dc7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3675: 008f256c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3675: 008f2664 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3676: 00dc649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3677: 00339154 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3678: 004fa7b4 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3679: 00dc6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3680: 008eea54 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3680: 008eeb4c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3681: 00432d60 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3682: 009a961c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3682: 009a9714 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3683: 00d90928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3684: 00925e20 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3684: 00925f18 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3685: 00cf919c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3686: 0054c318 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3687: 00da0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3688: 009ceeec 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3688: 009cefe4 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3689: 00dc6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3690: 0055a29c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3691: 00269ce8 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3692: 00dc8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3693: 00985a40 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3693: 00985b38 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3694: 002ae064 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3695: 0096bd08 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3695: 0096be00 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3696: 0056b818 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3697: 00dc7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3698: 00dc8bbb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3699: 00dc8c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3700: 00cf9118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3701: 00960b0c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3701: 00960c04 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3702: 00c7e930 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3703: 00da02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3704: 00c80948 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3705: 00c807f8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3706: 00dc7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3707: 0027faa4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3708: 0061046c 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3709: 0090fad8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3709: 0090fbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3710: 00d8dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3711: 00d8f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3712: 00621d08 448 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3713: 00610b2c 588 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3714: 00dc6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3715: 008aa798 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3716: 008efff4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3715: 008aa890 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3716: 008f00ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3717: 00da18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3718: 006106ac 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3719: 00d9abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3720: 00dc7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3721: 00940040 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3721: 00940138 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3722: 00dc651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3723: 00cf0a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3724: 0037a644 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3725: 009b4a84 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3726: 00798b48 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3725: 009b4b7c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3726: 00798c40 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3727: 00dc7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3728: 00cf9094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3729: 00cf0b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3730: 00da0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3731: 00621ec8 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3732: 00d9c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3733: 008ce150 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3733: 008ce248 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3734: 005111e0 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3735: 00d8b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3736: 00950674 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3736: 0095076c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3737: 005b0d18 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3738: 00dc70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3739: 00798ac4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3739: 00798bbc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3740: 006108ec 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3741: 00c80974 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3742: 00dc6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3743: 00d952a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3744: 00da0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3745: 002fff60 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3746: 00d8e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3747: 00d99dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3748: 00dc6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3749: 00cf0b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3750: 00d99188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3751: 00dc8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3752: 007e1cc0 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3753: 007369ac 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3752: 007e1db8 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3753: 00736aa4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3754: 00d94738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3755: 00ceca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3756: 0053c488 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3757: 00cfc8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3758: 00c809dc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3759: 00cf6754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3760: 00dc8c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3761: 00dc8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3762: 00d9b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3763: 009bf4fc 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3763: 009bf5f4 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3764: 00d8b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3765: 00581044 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3766: 00dc754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3767: 006dbb68 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3767: 006dbc60 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3768: 00dc806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3769: 00dc7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3770: 00741bb8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3770: 00741cb0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3771: 0047ec4c 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3772: 00dc85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3773: 008a694c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3773: 008a6a44 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3774: 00cfc844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3775: 00d991a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3776: 00d8e878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3777: 00cf66d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3778: 004fd0b0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3779: 00dc7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3780: 00dc78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3781: 00dc7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3782: 00dc800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3783: 00d9e140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3784: 00dc8650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3785: 00dc6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3786: 00dc69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3787: 008dfc84 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3787: 008dfd7c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3788: 005b5288 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3789: 00414cb8 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3790: 00dc7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3791: 00dc670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3792: 00da0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3793: 00d9dfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3794: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3795: 00da040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3796: 00dc78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3797: 0096afe0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3798: 007005b0 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3799: 00914938 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3797: 0096b0d8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3798: 007006a8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3799: 00914a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3800: 00dc6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3801: 00d91038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3802: 008d2ff0 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3802: 008d30e8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3803: 00d90598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3804: 008c6094 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3804: 008c618c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3805: 00dc6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3806: 00ce4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3807: 00dc6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3808: 002a97f0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3809: 00ce4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ - 3810: 0070d2fc 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3810: 0070d3f4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3811: 00d93378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3812: 003a8c30 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3813: 00da14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3814: 00ce4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3815: 00d908f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3816: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3817: 00dc7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3818: 00dc84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3819: 00d922dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3820: 00d9fd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3821: 00925694 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3821: 0092578c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3822: 00dc7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3823: 00d984f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3824: 002ae59c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3825: 00dc6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3826: 00d8eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3827: 003e9164 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3828: 0073239c 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3828: 00732494 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3829: 00dc6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3830: 00d8a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3831: 00d91d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3832: 00d8b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3833: 00dc6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3834: 002ba814 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3835: 00ce458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3836: 00dc83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3837: 004226b8 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3838: 00818aec 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3838: 00818be4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3839: 00dc7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3840: 00d9abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3841: 00748c24 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3841: 00748d1c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3842: 00d8ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3843: 00d93da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3844: 00d951b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3845: 00cf4e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3846: 00dc65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3847: 00d05cf8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3848: 008b0c88 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3848: 008b0d80 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3849: 00d96894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3850: 00d91e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3851: 0078c44c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3851: 0078c544 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3852: 00cf4d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3853: 00da257c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3854: 00dc7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3855: 00d96f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3856: 0075a134 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3857: 00823794 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3858: 009b5240 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3856: 0075a22c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3857: 0082388c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3858: 009b5338 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3859: 005ab0c4 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3860: 0073ee14 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3861: 008c4ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3860: 0073ef0c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3861: 008c4fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3862: 00d8edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3863: 00d9d820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3864: 0074348c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3865: 00765b3c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3864: 00743584 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3865: 00765c34 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3866: 0038a450 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3867: 0093dd88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3867: 0093de80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3868: 00cf4d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3869: 003ada1c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3870: 00d9e670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3871: 00d91248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3872: 00d9dec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3873: 0029b11c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3874: 00d96974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3875: 00d94008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3876: 00c81974 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3877: 00dc8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3878: 0059f034 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3879: 0092c480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3879: 0092c578 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3880: 002b10c8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3881: 00dc7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3882: 00dc7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3883: 00dc7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3884: 005af324 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3885: 00dc6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3886: 00d96ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3887: 00d9ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3888: 00d90ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3889: 00d8d6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3890: 00dc76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3891: 009234a4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3891: 0092359c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3892: 00dc7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3893: 009b64d8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3893: 009b65d0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3894: 00dc8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3895: 00d96a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3896: 00d9c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3897: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3898: 00d8cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3899: 00d998a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3900: 00d9b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3901: 00cba0b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3902: 00dc6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3903: 00cba134 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3904: 00d907e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3905: 00cba144 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3906: 00d8f358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3907: 0084df50 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3907: 0084e048 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3908: 004bc254 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3909: 0074055c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3910: 008df500 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3911: 0090d028 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3912: 007be384 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3913: 0090e5d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3909: 00740654 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3910: 008df5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3911: 0090d120 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3912: 007be47c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3913: 0090e6cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3914: 004cfcc4 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3915: 00dc7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3916: 0072212c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3916: 00722224 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3917: 00dc73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3918: 00dc65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3919: 00d8eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3920: 0054c218 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3921: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3922: 0080cbb0 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3922: 0080cca8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3923: 005ac3a8 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3924: 00dc7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3925: 0048f730 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3926: 004cd434 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3927: 00d91d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3928: 002b3afc 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3929: 00d99ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3930: 008ae93c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3930: 008aea34 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3931: 00dc63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3932: 00d93178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3933: 008097d8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3933: 008098d0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3934: 00d9ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3935: 00d8a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3936: 00d931a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3937: 009d57f0 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3937: 009d58e8 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3938: 00ce80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3939: 00d8bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3940: 008e3ac4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3940: 008e3bbc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3941: 0055b3cc 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3942: 00415f5c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3943: 00ce7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3944: 00985770 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3944: 00985868 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3945: 0055d760 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3946: 00d97874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3947: 00dc672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3948: 00d8f204 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3949: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3950: 005aad7c 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3951: 009589bc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3952: 0079af7c 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3951: 00958ab4 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3952: 0079b074 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3953: 00d98e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3954: 00ce8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3955: 006a0b74 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 3956: 00990294 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3957: 006cc630 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3955: 006a0c70 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3956: 0099038c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3957: 006cc728 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3958: 00d9dd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3959: 0054d294 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3960: 006a0e48 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3960: 006a0f44 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3961: 00dc6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3962: 00dc60fd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3963: 00ceceb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3964: 00dc86f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3965: 003e2a38 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3966: 00c819dc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3967: 00cecd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3968: 00dc792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3969: 0072b514 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3969: 0072b60c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3970: 00d912a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3971: 00cece30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3972: 0060f68c 400 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 3973: 00640684 436 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 3974: 00dc8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3975: 00ce7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 3976: 00dc6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3983,32 +3983,32 @@ │ │ │ │ 3979: 004274fc 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3980: 00292e10 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3981: 00dc656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3982: 00dc750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3983: 0060f81c 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_h │ │ │ │ 3984: 00d9e4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3985: 00d98b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ - 3986: 006eeb28 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3986: 006eec20 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3987: 00640838 420 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 3988: 00d008b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 3989: 004dda70 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3990: 00dc7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3991: 00dc7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3992: 00c80898 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3993: 0099b534 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3993: 0099b62c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3994: 00d9c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3995: 00da4128 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3996: 0025e59c 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3997: 00cecdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 3998: 00cf685c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 3999: 00dc68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4000: 009b59c0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4000: 009b5ab8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4001: 00d98810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4002: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4003: 0073aa8c 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4003: 0073ab84 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4004: 003ac008 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4005: 00d9b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4006: 00dc7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4007: 002a7aec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4008: 0060f9a4 396 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ 4009: 00d97a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4010: 00cdfde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v_mask │ │ │ │ @@ -4016,1791 +4016,1791 @@ │ │ │ │ 4012: 00d8cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4013: 00dc7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4014: 002ae470 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4015: 005b1c0c 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4016: 00dc61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4017: 00dc8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4018: 00d90448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4019: 009679d0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4020: 009c01a4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4019: 00967ac8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4020: 009c029c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4021: 00cf67d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4022: 00285cfc 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4023: 00dc75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4024: 008eae90 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4024: 008eaf88 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4025: 00d9ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4026: 00d97164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4027: 003168f8 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4028: 00dc71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4029: 008db9a0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4029: 008dba98 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4030: 0029d6f0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4031: 004d31f8 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4032: 009b1010 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4032: 009b1108 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4033: 00d948d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4034: 00dc6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4035: 00dc7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4036: 00d9194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4037: 0025d274 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4038: 00dc8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4039: 00d91368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4040: 00900ffc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4040: 009010f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4041: 00509fdc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4042: 003dd660 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4043: 00716838 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4043: 00716930 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4044: 003ae638 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4045: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4046: 00d9c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4047: 00564e54 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4048: 009cc7b4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4049: 007d9044 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4048: 009cc8ac 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4049: 007d913c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4050: 00dc7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4051: 00295f68 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4052: 008fc528 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4052: 008fc620 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4053: 00dc65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4054: 00d96d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4055: 00d99cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4056: 00dc647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4057: 00d93748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4058: 00dc7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4059: 00dc6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4060: 00813924 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4061: 009bca94 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4062: 00821370 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4060: 00813a1c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4061: 009bcb8c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4062: 00821468 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4063: 00dc85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4064: 00534d10 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4065: 00d8c414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4066: 00d95434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4067: 003aaa58 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4068: 00744570 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4068: 00744668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4069: 00d9e770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4070: 00dc6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4071: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4072: 00dc70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4073: 0096436c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4073: 00964464 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4074: 00dc677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4075: 00cfcc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4076: 0025f6fc 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4077: 00d97444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4078: 0091b6d4 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4078: 0091b7cc 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4079: 00da02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4080: 009561ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4080: 009562a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4081: 00d9b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4082: 00da04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4083: 002bbe28 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4084: 00d93de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4085: 00da1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4086: 002a7f10 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4087: 008f7700 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4087: 008f77f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4088: 00d9f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4089: 00940d8c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4089: 00940e84 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4090: 00d9a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4091: 00d8d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4092: 00cf6544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4093: 00dc6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4094: 00d93b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4095: 008db0b4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4095: 008db1ac 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4096: 00dc7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4097: 009a3130 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4097: 009a3228 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4098: 00dc6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4099: 00d9e4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4100: 0092b5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4100: 0092b6b4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4101: 00d9c230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4102: 002a7b9c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4103: 0058f0d0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4104: 006e7120 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4104: 006e7218 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4105: 00d979b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4106: 00733a8c 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4107: 008f85c0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4106: 00733b84 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4107: 008f86b8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4108: 00d9f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4109: 00304490 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4110: 00982e14 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4111: 009112b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4112: 007c8664 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4110: 00982f0c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4111: 009113a8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4112: 007c875c 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4113: 00dc725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4114: 00d99cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4115: 00514df0 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4116: 00dbda19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4117: 00753f5c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4117: 00754054 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4118: 00295c84 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4119: 00da1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4120: 00dc6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4121: 0071b4a4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4121: 0071b59c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4122: 00dc6116 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4123: 00dc6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4124: 00543ea0 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4125: 00dc6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4126: 00d8f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4127: 00dc850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4128: 00d9eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4129: 0055b70c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4130: 0071b378 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4130: 0071b470 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4131: 00dc7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4132: 0099fbe4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4133: 0093512c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4134: 009abf50 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4135: 0071b928 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4132: 0099fcdc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4133: 00935224 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4134: 009ac048 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4135: 0071ba20 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4136: 0059b718 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4137: 00d8b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4138: 00903ec0 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4138: 00903fb8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4139: 00dc666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4140: 00dc7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4141: 006a7434 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4141: 006a7530 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4142: 00dc68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4143: 00c80de8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4144: 00dc6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4145: 00dc79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4146: 00dc6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4147: 00dc7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4148: 00744358 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4148: 00744450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4149: 0062fed4 424 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ - 4150: 0071b7fc 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4150: 0071b8f4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4151: 00dc7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4152: 00708384 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4152: 0070847c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4153: 00d8e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4154: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4155: 0082842c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4155: 00828524 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4156: 0062fbc8 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4157: 009cf064 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4157: 009cf15c 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4158: 00da08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4159: 00dc65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4160: 00d9fa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4161: 00d999d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4162: 00939898 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4162: 00939990 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4163: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4164: 0071b8c4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4164: 0071b9bc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4165: 00dc62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4166: 00389ed8 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4167: 00ce0410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4168: 00c80aa8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4169: 00d96ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4170: 008dec7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4170: 008ded74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4171: 0054529c 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4172: 00d9eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4173: 002b5b5c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4174: 0090db20 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4174: 0090dc18 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4175: 0062fd5c 376 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4176: 0092cab8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4176: 0092cbb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4177: 00d8c2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4178: 00dc68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4179: 008ccd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4179: 008cce7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4180: 00d9fd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4181: 00d9fe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4182: 007f5478 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4182: 007f5570 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4183: 00dc7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4184: 00dc864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4185: 00dc6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4186: 00d980c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4187: 00d9e810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4188: 00dc7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4189: 002a7fc4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4190: 00969c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4190: 00969cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4191: 00d9f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4192: 00dc73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4193: 008cf150 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4194: 008e51a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4193: 008cf248 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4194: 008e52a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4195: 00d9a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4196: 008c614c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4196: 008c6244 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4197: 00da03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4198: 00dc7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4199: 00d9d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4200: 00dc7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4201: 00d926cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4202: 008ce9c8 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4202: 008ceac0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4203: 00c810dc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4204: 00493a80 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4205: 00dc8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4206: 0047fe84 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4207: 008bd71c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4207: 008bd814 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4208: 00dc7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4209: 00ce3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4210: 00923890 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4210: 00923988 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4211: 00d9be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4212: 00906cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4213: 0092db60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4214: 00b0c210 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4212: 00906dc0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4213: 0092dc58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4214: 00b0c310 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4215: 004184f4 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4216: 004d7e24 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4217: 00d9e240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4218: 008fbb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4218: 008fbc6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4219: 00da1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4220: 0063a85c 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4221: 009a0c24 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4221: 009a0d1c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4222: 00cf2974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4223: 005147dc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4224: 0063ab68 320 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4225: 0092546c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4225: 00925564 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4226: 00d9284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4227: 00cf27e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4228: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4229: 00d91428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4230: 00548978 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4231: 0063a958 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4232: 0096cf24 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4232: 0096d01c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4233: 00d8cb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4234: 00cf28f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4235: 002a836c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4236: 0054f31c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4237: 006e6d2c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4238: 0099c86c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4237: 006e6e24 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4238: 0099c964 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4239: 00d97aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4240: 008fab04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4240: 008fabfc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4241: 00dc72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4242: 00d924fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4243: 00701e7c 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4243: 00701f74 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4244: 00dc7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4245: 00950788 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4245: 00950880 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4246: 00dc7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4247: 00da3cc4 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4248: 00dc83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4249: 00dc685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4250: 0051076c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4251: 009c29b4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4251: 009c2aac 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4252: 00d96b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4253: 00dc691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4254: 00d94698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4255: 00dc6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4256: 0063aa60 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4257: 002ffc18 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4258: 00cf286c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4259: 00da0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4260: 0033453c 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4261: 006a48a0 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4261: 006a499c 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4262: 00da217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4263: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4264: 0093ff88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4265: 009944d0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4264: 00940080 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4265: 009945c8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4266: 00dc6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4267: 006a4d78 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4267: 006a4e74 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4268: 00d96964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4269: 00dc8be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4270: 008c5594 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4270: 008c568c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4271: 0051d28c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4272: 0052266c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4273: 006a4a68 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4273: 006a4b64 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4274: 00d93538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4275: 00dc78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4276: 00d91e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4277: 00dc7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4278: 0094e04c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4278: 0094e144 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4279: 00d8de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4280: 00d8fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4281: 0097238c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4282: 00b2db54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4281: 00972484 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4282: 00b2dc54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4283: 00d8b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4284: 00d97994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4285: 002b34e0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4286: 009b20b8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4287: 00765270 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4286: 009b21b0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4287: 00765368 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4288: 00d8d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4289: 009af828 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4290: 008ab8c4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4291: 0075bfc4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4289: 009af920 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4290: 008ab9bc 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4291: 0075c0bc 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4292: 0041e798 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4293: 008e9bf4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4294: 00829a6c 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4295: 006a4bfc 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4296: 007f6264 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4293: 008e9cec 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4294: 00829b64 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4295: 006a4cf8 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4296: 007f635c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4297: 00dc7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4298: 009ba3ac 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4299: 00814324 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4300: 00947db4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4301: 0096f450 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4298: 009ba4a4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4299: 0081441c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4300: 00947eac 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4301: 0096f548 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4302: 002fc118 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4303: 0099b5a0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4303: 0099b698 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4304: 00da10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4305: 00589118 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4306: 0094b040 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4306: 0094b138 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4307: 00d9c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4308: 0093e870 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4308: 0093e968 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4309: 00dc6120 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4310: 00dbeab0 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4311: 00426f78 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4312: 00d93a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4313: 0076fcd8 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4313: 0076fdd0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4314: 00dbd9d8 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4315: 00700760 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4316: 00983ad4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4315: 00700858 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4316: 00983bcc 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4317: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4318: 00dc7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4319: 00dc6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4320: 00dc68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4321: 00da1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4322: 0029ea60 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4323: 0091d644 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4324: 009c8a2c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4323: 0091d73c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4324: 009c8b24 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4325: 00da08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4326: 009d5b80 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4326: 009d5c78 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4327: 00d959b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4328: 008f7984 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4328: 008f7a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4329: 00d940d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4330: 00d90f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4331: 008146b0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4331: 008147a8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4332: 004fc8f8 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4333: 0050f344 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4334: 009c56c0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4335: 0079af10 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4334: 009c57b8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4335: 0079b008 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4336: 00dc7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4337: 005223a0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4338: 00dc722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4339: 00dc62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4340: 00dc771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4341: 002ac0f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4342: 00c811e0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4343: 00486ab4 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4344: 00d9f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4345: 00dc8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4346: 00dc86c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4347: 00821738 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4347: 00821830 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4348: 00d93288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4349: 0095c068 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4349: 0095c160 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4350: 00d9b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4351: 00d8a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4352: 002a8430 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4353: 00757758 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4353: 00757850 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4354: 00d9b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4355: 00d8f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4356: 00817468 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4356: 00817560 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4357: 00dc7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4358: 00dc7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4359: 0082cddc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4360: 00950840 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4359: 0082ced4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4360: 00950938 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4361: 00da0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4362: 00d00204 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4363: 00d9fadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4364: 008f7814 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4365: 00907980 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4366: 0099c65c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4364: 008f790c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4365: 00907a78 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4366: 0099c754 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4367: 005b42f0 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4368: 00d9b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4369: 00d8fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4370: 00dc6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4371: 00916694 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4372: 0082188c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4371: 0091678c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4372: 00821984 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4373: 0055e46c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4374: 0079b980 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4374: 0079ba78 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4375: 00428710 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4376: 004dda50 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4377: 00b9a510 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4377: 00b9a618 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4378: 00dc67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4379: 002f8e4c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4380: 00dc800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4381: 0070c6e0 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4382: 0070d728 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4381: 0070c7d8 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4382: 0070d820 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4383: 00d93478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4384: 00d8ad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4385: 008ab45c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4385: 008ab554 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4386: 00d90798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4387: 008ab670 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4387: 008ab768 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4388: 00d93598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4389: 00dc7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4390: 00d8eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4391: 00dc75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4392: 00d8b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4393: 009b0a20 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4393: 009b0b18 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4394: 00d9c88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4395: 00dc867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4396: 00511124 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4397: 00dc6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4398: 00dc62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4399: 009b505c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4400: 00813d6c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4401: 0094e6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4399: 009b5154 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4400: 00813e64 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4401: 0094e7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4402: 00d8b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4403: 00700238 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4403: 00700330 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4404: 00dc6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4405: 00dc7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4406: 00d9230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4407: 008bd42c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4407: 008bd524 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4408: 00dc7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4409: 0063de84 72 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4410: 005e87f4 500 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4411: 00dc6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4412: 00da1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4413: 00535af8 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4414: 00db57f4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4415: 0097bc58 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4416: 0091ac1c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4417: 0079b858 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4418: 0076fd60 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4415: 0097bd50 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4416: 0091ad14 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4417: 0079b950 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4418: 0076fe58 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4419: 00d8fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4420: 00d91358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4421: 00dc86ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4422: 00dc7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4423: 008a9ed8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4423: 008a9fd0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4424: 00d8e868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4425: 0085bb10 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4425: 0085bc08 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4426: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4427: 00dbeb40 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4428: 00da0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4429: 00dc71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4430: 00d91108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4431: 00dc7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4432: 00dc799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4433: 00da1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4434: 00dc6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4435: 008cc6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4435: 008cc7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4436: 00d8a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4437: 00d8fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4438: 009a9eb0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4438: 009a9fa8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4439: 00d96ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4440: 00d8b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4441: 008ffadc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4441: 008ffbd4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4442: 00d94828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4443: 00d91a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4444: 00b9a554 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4445: 008cce3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4444: 00b9a65c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4445: 008ccf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4446: 00d9ff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4447: 00da2c68 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4448: 007e2564 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4448: 007e265c 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4449: 00da0448 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4450: 006e790c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4450: 006e7a04 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4451: 00dc64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4452: 00cf4af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4453: 00960760 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4453: 00960858 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4454: 004257b4 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4455: 00da233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4456: 0091cfd8 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4456: 0091d0d0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4457: 005af990 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4458: 00987740 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4459: 008df860 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4460: 007ac210 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4461: 00965ca0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4462: 0073f400 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4458: 00987838 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4459: 008df958 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4460: 007ac308 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4461: 00965d98 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4462: 0073f4f8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4463: 0061a2ac 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4464: 00cf4a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4465: 00dc7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4466: 0061a3cc 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ - 4467: 0073f984 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4467: 0073fa7c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4468: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4469: 00d96d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4470: 00d8f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4471: 00dc659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4472: 00dc8c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4473: 00298acc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4474: 0078623c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4474: 00786334 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4475: 0061a30c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_h │ │ │ │ 4476: 00d93808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4477: 00dc61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4478: 00dc8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_WRITE_DSTATE │ │ │ │ 4479: 00dc6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4480: 00d8aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4481: 00c6bf18 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4482: 00dc8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4483: 00d95974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4484: 00dc738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4485: 00dc7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4486: 00cf49f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4487: 00d9d120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4488: 00968650 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4488: 00968748 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4489: 00d9b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4490: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4491: 0054f424 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4492: 00dc7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4493: 00d9beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4494: 0061a36c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4495: 00da0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4496: 003a9ee0 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4497: 00dc8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4498: 00d95144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4499: 00392054 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4500: 009939a4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4500: 00993a9c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4501: 00dc8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4502: 0090a660 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4502: 0090a758 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4503: 00dc6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4504: 00dc6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4505: 00dc7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4506: 008ec01c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4507: 007b2c8c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4508: 0070be74 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4506: 008ec114 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4507: 007b2d84 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4508: 0070bf6c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4509: 00dc6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4510: 002a36fc 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4511: 00d9c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4512: 0078ba74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4512: 0078bb6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4513: 0051d36c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4514: 00da3a00 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4515: 00dc7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4516: 00dc8700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4517: 00dc7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4518: 00d9f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4519: 00992090 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4520: 008b4124 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4519: 00992188 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4520: 008b421c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4521: 00da16d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4522: 00dc8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4523: 00dc8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4524: 00cbf3e8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4525: 00dc6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4526: 00dc721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4527: 00d999b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4528: 005ff71c 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_16_v │ │ │ │ 4529: 005ba020 464 FUNC GLOBAL DEFAULT 12 riscv_pmu_incr_ctr │ │ │ │ 4530: 00d91d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4531: 006288c8 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_d │ │ │ │ 4532: 00d8af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4533: 00742f48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4533: 00743040 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4534: 002f80a0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4535: 00d951a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4536: 00d9a4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4537: 00d983c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4538: 002afe54 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4539: 002b2674 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4540: 0094125c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4540: 00941354 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4541: 00628588 432 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4542: 00972678 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4542: 00972770 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4543: 00d8e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4544: 00d9ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4545: 0095d6dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4545: 0095d7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4546: 00cedb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4547: 00ce5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4548: 00915eb8 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4549: 00780bd4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4548: 00915fb0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4549: 00780ccc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4550: 00ced988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4551: 00dc6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4552: 009ce98c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4552: 009cea84 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4553: 00d96c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4554: 005e9598 52 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4555: 00dc7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4556: 0081b9e4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4556: 0081badc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4557: 002f8fbc 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4558: 00741734 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4558: 0074182c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4559: 00ceda90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4560: 008099ac 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4560: 00809aa4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4561: 0027f4e4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4562: 00dc85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4563: 002f7c14 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4564: 00d977a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4565: 008cda18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4565: 008cdb10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4566: 00dc81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4567: 00dc62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4568: 005e95cc 244 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ - 4569: 0070b690 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4569: 0070b788 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4570: 00da1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4571: 007f989c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4571: 007f9994 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4572: 00628738 400 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4573: 002b8fac 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4574: 00747724 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4574: 0074781c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4575: 00ce1a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4576: 00906a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4576: 00906b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4577: 00d98df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4578: 0059ba64 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4579: 00d9a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4580: 008b1cc8 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4580: 008b1dc0 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4581: 00570048 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4582: 002ba5c0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4583: 0058022c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4584: 0094fcf0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4585: 009bfe4c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4584: 0094fde8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4585: 009bff44 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4586: 005e9500 152 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4587: 00d9dc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4588: 002a5078 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4589: 003ac58c 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4590: 00ceda0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4591: 0082da5c 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4592: 007e6274 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4593: 00979d70 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4594: 00943a68 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4591: 0082db54 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4592: 007e636c 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4593: 00979e68 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4594: 00943b60 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4595: 00288924 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4596: 00d924ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4597: 00521e48 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4598: 00dc7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4599: 002c7774 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4600: 00dc82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4601: 00748c1c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4601: 00748d14 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4602: 00c7ea20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4603: 00d9d000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4604: 005ac7e4 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4605: 00d9226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4606: 008225f4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4606: 008226ec 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4607: 00d9f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4608: 0094e81c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4609: 00915964 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4608: 0094e914 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4609: 00915a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4610: 00d99c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4611: 0038ed2c 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4612: 00504870 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4613: 0075a71c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4613: 0075a814 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4614: 00dc8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4615: 00961040 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4615: 00961138 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4616: 00d8b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4617: 007585e8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4617: 007586e0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4618: 00638b28 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4619: 005ac7ac 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4620: 0076d6cc 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4620: 0076d7c4 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4621: 00d9224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4622: 00302f7c 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4623: 008ccde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4623: 008cced8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4624: 00dc7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4625: 00d9d9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4626: 002b4828 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4627: 00d94068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4628: 008cae9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4628: 008caf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4629: 006059a8 800 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4630: 0095b438 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4630: 0095b530 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4631: 00dc840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4632: 00dc72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4633: 00da0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4634: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4635: 0027f1cc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4636: 005ea2a8 28 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4637: 00ce6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4638: 00ce6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ - 4639: 00742c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4639: 00742d64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4640: 00638cac 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4641: 005ea7e0 184 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4642: 00d8ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4643: 008f79e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4643: 008f7ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4644: 00d05508 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4645: 00ce6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4646: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4647: 00d97274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4648: 0032931c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4649: 00d8c234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4650: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4651: 0071b860 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4651: 0071b958 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4652: 0048ebc0 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4653: 00919ae8 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4653: 00919be0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4654: 00d90c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4655: 00dc6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4656: 005bcb50 424 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4657: 008a813c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4658: 0099e2e0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4657: 008a8234 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4658: 0099e3d8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4659: 005e9880 120 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4660: 00dc673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4661: 00d9bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4662: 002915f0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4663: 00d8a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4664: 0056e488 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4665: 00bd0288 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4666: 00dc6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4667: 00dc6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4668: 008f7a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4668: 008f7b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4669: 00d952f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4670: 00ce6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4671: 00934ca0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4672: 0091b4ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4671: 00934d98 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4672: 0091b5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4673: 00d8f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4674: 0060cac0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4675: 005041d8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4676: 0055e5e8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4677: 00d8a070 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4678: 002a3818 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4679: 0060cbe0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4680: 00c81244 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4681: 00dc7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4682: 0060cb20 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4683: 00d8a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4684: 00748dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4684: 00748ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4685: 005f9714 112 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4686: 00dc80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4687: 00d9c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4688: 004d7274 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4689: 00d8dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4690: 0091a038 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4690: 0091a130 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4691: 003aa980 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4692: 00d93d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4693: 00dc6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4694: 0077e000 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4694: 0077e0f8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4695: 00dc61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4696: 00995380 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4696: 00995478 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4697: 00d8b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4698: 008ce888 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4699: 008e0030 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4698: 008ce980 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4699: 008e0128 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4700: 0060cb80 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4701: 00d9ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4702: 007df950 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4703: 00783b00 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4704: 00950ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4705: 007eabc8 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4706: 00821e3c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4707: 009beefc 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4708: 008d3550 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4702: 007dfa48 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4703: 00783bf8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4704: 00950c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4705: 007eacc0 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4706: 00821f34 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4707: 009beff4 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4708: 008d3648 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4709: 00dc7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4710: 00d98288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4711: 00c77170 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4712: 0025d4bc 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4713: 00971ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4713: 00971fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4714: 00d96f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4715: 0079cde0 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4716: 008ec884 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4717: 006e6cb4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4715: 0079ced8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4716: 008ec97c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4717: 006e6dac 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4718: 0041d9b0 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4719: 00dc6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4720: 0033fedc 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4721: 00da209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4722: 00829ad0 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4722: 00829bc8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4723: 00dc6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4724: 00aeafa4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4725: 0092f2e8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4726: 00950410 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4724: 00aeb0a4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4725: 0092f3e0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4726: 00950508 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4727: 005dc96c 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4728: 00d906f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4729: 00956c88 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4729: 00956d80 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4730: 00d8db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4731: 00dc6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4732: 00516270 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4733: 0097d700 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4733: 0097d7f8 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4734: 00434978 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4735: 00971f94 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4736: 009a6ea0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4737: 007a22d4 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4735: 0097208c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4736: 009a6f98 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4737: 007a23cc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4738: 00309008 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4739: 00515638 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4740: 00dc61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4741: 00dc6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4742: 00561c00 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4743: 00534cf8 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4744: 006a725c 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4745: 00929ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4744: 006a7358 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4745: 00929bc0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4746: 00dc83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4747: 00dc7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4748: 00474704 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4749: 00da3cd0 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4750: 00d9dd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4751: 00d9a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4752: 00d98b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4753: 0051911c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4754: 00d8d734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4755: 00962550 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4755: 00962648 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4756: 00543d80 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4757: 00d8b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4758: 00dc7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4759: 00dc6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4760: 00dc694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4761: 00d9271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4762: 00d9f448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4763: 007f8c10 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4764: 00942a8c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4763: 007f8d08 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4764: 00942b84 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4765: 0025d0e0 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4766: 00d8ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4767: 00dc69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4768: 009adec4 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4769: 008c5b4c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4768: 009adfbc 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4769: 008c5c44 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4770: 00d8cc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4771: 00dc6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4772: 00842134 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4772: 0084222c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4773: 00495f08 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4774: 00dc70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4775: 008eb990 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4775: 008eba88 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4776: 00dc6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4777: 009c24c0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4777: 009c25b8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4778: 00d8d484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4779: 00827a40 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4779: 00827b38 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4780: 002fdbdc 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4781: 00dc72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4782: 004225ac 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4783: 0098b58c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4784: 007e1ca4 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4785: 0073fd0c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4783: 0098b684 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4784: 007e1d9c 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4785: 0073fe04 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4786: 00d937b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4787: 00d98418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4788: 00d91f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4789: 0052dfdc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4790: 00dc7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4791: 00d9b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4792: 00d943c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4793: 009aaffc 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4793: 009ab0f4 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4794: 00dc73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4795: 00dc7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4796: 00985c8c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4796: 00985d84 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4797: 00302c3c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4798: 00dc7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4799: 0027e948 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4800: 00dc6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4801: 00db53b8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4802: 005a19b4 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4803: 002ac368 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4804: 00da35b4 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4805: 00dc6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4806: 00d00624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4807: 008226ec 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4808: 008a8314 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4809: 008c51c4 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4810: 00701ed4 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4811: 0073eb84 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4807: 008227e4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4808: 008a840c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4809: 008c52bc 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4810: 00701fcc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4811: 0073ec7c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4812: 00d97ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4813: 00dc7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4814: 0051dbdc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4815: 00dc6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4816: 00dc7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4817: 004d4b48 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4818: 00782440 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4819: 00906930 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4820: 00985e80 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4818: 00782538 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4819: 00906a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4820: 00985f78 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4821: 00d95894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4822: 00d8dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4823: 00dc7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4824: 0081611c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4824: 00816214 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4825: 00d91b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4826: 00dc75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4827: 00914fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4827: 009150a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4828: 00d8497c 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4829: 00821a68 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4830: 007e9830 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4829: 00821b60 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4830: 007e9928 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4831: 00dc66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4832: 00dc6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4833: 0033fbac 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4834: 00600ff0 632 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4835: 002d1aa8 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4836: 007b5a30 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4836: 007b5b28 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4837: 002b6448 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4838: 0047ea80 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4839: 00909f44 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4839: 0090a03c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4840: 00dc70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4841: 00dc64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4842: 007e8cc4 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4842: 007e8dbc 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4843: 00436984 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4844: 00463298 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4845: 00dc63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4846: 0055e320 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4847: 00d93ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4848: 0091545c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4848: 00915554 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4849: 00d90b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4850: 00dc714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4851: 00d8a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4852: 007c72ac 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4852: 007c73a4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4853: 00d98a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4854: 00d96f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4855: 00915234 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4856: 0071f9fc 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4855: 0091532c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4856: 0071faf4 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4857: 00dc75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4858: 0085af74 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4859: 0079a26c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4858: 0085b06c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4859: 0079a364 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4860: 00dc7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4861: 0094c38c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4861: 0094c484 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4862: 00d954f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4863: 0070bf58 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4863: 0070c050 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4864: 00dc6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4865: 00d9a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4866: 00dc617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4867: 00dc6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4868: 00d8b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4869: 00d98aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 4870: 00d90d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4871: 00dc81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4872: 00dc6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4873: 00581b90 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4874: 0041879c 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4875: 00d973b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4876: 00dc6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4877: 00581894 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4878: 0075380c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4878: 00753904 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4879: 00d9d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4880: 009b3244 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4881: 00798524 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4882: 009406b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4880: 009b333c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4881: 0079861c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4882: 009407b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4883: 00d97064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4884: 00dc67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4885: 00d8ff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4886: 00d8cbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4887: 00474244 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4888: 00623650 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4889: 00dc716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4890: 00418640 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4891: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4892: 0062332c 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4893: 005ed254 284 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4894: 009508f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4894: 009509f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4895: 00cf2e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4896: 009bc99c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4897: 006b5f54 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4896: 009bca94 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4897: 006b6050 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4898: 00d8ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4899: 00cf2d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4900: 00dc80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4901: 00d91328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4902: 008a683c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4903: 0075cdb4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4902: 008a6934 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4903: 0075ceac 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4904: 00cf2e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4905: 008cd344 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4905: 008cd43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4906: 00538150 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4907: 009bb588 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4907: 009bb680 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4908: 00c817b4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4909: 00dc8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4910: 00dc6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4911: 00dc672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4912: 008504fc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4912: 008505f4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4913: 005ada44 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4914: 00dc81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4915: 00dc7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4916: 0029ebe8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4917: 00bcf220 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4918: 008de93c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4918: 008dea34 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4919: 006234d4 380 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4920: 00d9c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4921: 00dc8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4922: 00d8f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4923: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4924: 00d96a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4925: 00dc80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4926: 00dc7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4927: 007eb4e8 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4928: 00946590 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4929: 0074156c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4930: 008d1af4 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4927: 007eb5e0 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4928: 00946688 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4929: 00741664 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4930: 008d1bec 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4931: 00dc8c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4932: 00cf2d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4933: 003a820c 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4934: 003a90e8 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4935: 00d9ffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4936: 006eed8c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4936: 006eee84 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4937: 00dc60a4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4938: 007a9280 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4939: 00b9a528 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4938: 007a9378 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4939: 00b9a630 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4940: 00522f10 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4941: 00dc82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4942: 00d929bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4943: 002d31e0 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4944: 008fb2bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4944: 008fb3b4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4945: 00dc8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4946: 007a47dc 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4946: 007a48d4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4947: 00d99228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4948: 00747eb0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4949: 00991538 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4948: 00747fa8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4949: 00991630 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4950: 00dc653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4951: 00d9f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4952: 0096997c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4953: 0094e5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4952: 00969a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4953: 0094e6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4954: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4955: 007afecc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4955: 007affc4 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4956: 00d928ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4957: 00d9ad40 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4958: 00d9c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4959: 00b852a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4959: 00b853a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4960: 00d96834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4961: 00d9d100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4962: 0031e8e4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 4963: 00d95124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4964: 00dc7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 4965: 00d9c7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 4966: 009462ec 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4966: 009463e4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4967: 0037b7a4 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4968: 002b1ae4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4969: 00dc73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4970: 009b5a5c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4970: 009b5b54 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4971: 00dc7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4972: 00d9b878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4973: 00c81a64 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4974: 00dc6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4975: 00d9f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4976: 00dc659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4977: 00d8b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4978: 00dc6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4979: 00dc8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4980: 00c81804 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4981: 008e347c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4981: 008e3574 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4982: 00d9618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 4983: 00759158 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4983: 00759250 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4984: 00dc6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4985: 00d96884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4986: 00dc6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4987: 0091780c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4987: 00917904 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4988: 00d97894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4989: 00d90968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4990: 00304fe8 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4991: 00d987e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4992: 00aeb784 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4993: 006e9b84 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4994: 0092130c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4995: 0070d2a8 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4996: 008cc3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4992: 00aeb884 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4993: 006e9c7c 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4994: 00921404 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4995: 0070d3a0 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4996: 008cc4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4997: 00dc6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4998: 006e67e0 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4998: 006e68d8 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4999: 005dd28c 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5000: 00dc6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5001: 0025d5dc 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5002: 00d8ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5003: 007c5440 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5003: 007c5538 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5004: 003e1e1c 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5005: 00941b58 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5005: 00941c50 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5006: 00d99238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5007: 00d934c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5008: 00dc7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5009: 00dc615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5010: 00cf13cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5011: 007008a0 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5011: 00700998 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5012: 00dc66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5013: 006e73b4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5013: 006e74ac 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5014: 00cf14d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5015: 00514100 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5016: 00dc73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5017: 00822a30 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5017: 00822b28 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5018: 00d8dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5019: 00dc611c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5020: 006e74f4 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5021: 00904140 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5020: 006e75ec 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5021: 00904238 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5022: 00d8cad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5023: 0095b7c8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5023: 0095b8c0 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5024: 004a0b14 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5025: 00dc6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5026: 00dc73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5027: 002fe4d4 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5028: 00d905a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5029: 00d8dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5030: 00d8ccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5031: 008cc768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5032: 008297f0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5031: 008cc860 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5032: 008298e8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5033: 00dc716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5034: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5035: 005d2ddc 272 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5036: 00dc6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5037: 00cf1450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5038: 008cb570 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5039: 00b9a590 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5040: 009086d0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5038: 008cb668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5039: 00b9a698 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5040: 009087c8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5041: 00dc6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5042: 00d8df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5043: 0071e718 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5044: 0078a5fc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 5045: 009980ec 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5046: 008d32e0 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5043: 0071e810 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5044: 0078a6f4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5045: 009981e4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5046: 008d33d8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5047: 00dc6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5048: 00dc83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5049: 00dc8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5050: 00dc85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5051: 00c7c350 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5052: 00dc6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5053: 00d9c81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5054: 008cacd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5054: 008cadc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5055: 002b43ec 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5056: 00267ebc 104 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5057: 00969a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5057: 00969b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5058: 00267f24 272 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5059: 002af80c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5060: 00639fb4 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5061: 00288b4c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5062: 0033eb44 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5063: 0063a2c4 324 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5064: 008c6fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5064: 008c70bc 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5065: 00d0492c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5066: 009ce310 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5066: 009ce408 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5067: 00493e4c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5068: 00829a48 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5068: 00829b40 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5069: 0063a0bc 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5070: 002cf660 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5071: 00dc8684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5072: 002bd244 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5073: 00716818 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5073: 00716910 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5074: 00d8c9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5075: 00943bac 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5075: 00943ca4 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5076: 002b40f4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5077: 00dc7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5078: 008ce354 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5078: 008ce44c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5079: 00d93f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5080: 00d99d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5081: 0051d9cc 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5082: 00d998d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5083: 00d9259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5084: 00268034 100 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5085: 00dc6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5086: 00dc7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5087: 00dc7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5088: 00dc7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5089: 00dc7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5090: 00d96dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5091: 00d8d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5092: 0091a33c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5092: 0091a434 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5093: 00dc79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5094: 00dc6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5095: 0091aadc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5095: 0091abd4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5096: 0063a1c0 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5097: 00d8f4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5098: 00ba7194 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5099: 0099652c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5098: 00ba729c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5099: 00996624 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5100: 0029d7f8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5101: 00d9dd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5102: 008d30ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5102: 008d31a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5103: 00dc61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5104: 00329178 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5105: 008d77e4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5105: 008d78dc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5106: 00d9bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5107: 009aa7f4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5108: 00945fa8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5109: 0077e528 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5107: 009aa8ec 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5108: 009460a0 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5109: 0077e620 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5110: 00d8b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5111: 009ab0c4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5111: 009ab1bc 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5112: 00d97a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5113: 00382f10 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5114: 009ab17c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5114: 009ab274 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5115: 00d8daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5116: 004eebac 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5117: 00929f38 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5118: 006f7064 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5117: 0092a030 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5118: 006f715c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5119: 00dc7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5120: 00915628 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5120: 00915720 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5121: 00d93638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5122: 00dc8c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5123: 00285cb4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5124: 00d957a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5125: 002b9864 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5126: 00986860 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5126: 00986958 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5127: 00d98880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5128: 00d949a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5129: 00815674 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5129: 0081576c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5130: 00dc8b78 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5131: 00932c08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5131: 00932d00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5132: 00d99850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5133: 002aeae8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5134: 008e1da4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5135: 0099a8e4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5136: 008c17d0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5134: 008e1e9c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5135: 0099a9dc 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5136: 008c18c8 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5137: 00621968 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5138: 00d00e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5139: 00d95fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5140: 007f561c 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5140: 007f5714 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5141: 00da3564 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5142: 00d95da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5143: 00dc6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5144: 00d8bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5145: 00d8eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5146: 00d9b698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5147: 007074f4 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5147: 007075ec 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5148: 00dc6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5149: 0096bffc 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5149: 0096c0f4 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5150: 00ce9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5151: 00dc6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5152: 00c7e9c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5153: 0099fc1c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5153: 0099fd14 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5154: 00dc76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5155: 00d96924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5156: 00d98ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5157: 00614de0 624 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ - 5158: 00780d34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5158: 00780e2c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5159: 00d9bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5160: 00ce9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5161: 00615530 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5162: 00621b30 472 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5163: 00615050 628 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5164: 0096c488 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5164: 0096c580 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5165: 00d90808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5166: 00d9e0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5167: 00418398 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5168: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5169: 00d8f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5170: 008fed28 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5170: 008fee20 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5171: 00dc8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5172: 00dc6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5173: 00d9f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5174: 0041dddc 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5175: 00521f6c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5176: 00dc6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5177: 00d936c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5178: 00827bf0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5179: 00992164 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5178: 00827ce8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5179: 0099225c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5180: 00ce9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5181: 00d97804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5182: 00330f68 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5183: 006152c4 620 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5184: 00d9e190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5185: 00dc73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5186: 0073fda8 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5186: 0073fea0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5187: 00d96e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5188: 00d97ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5189: 00cf60a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5190: 00dc83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5191: 00733d48 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5192: 00915570 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5191: 00733e40 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5192: 00915668 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5193: 00d9a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5194: 00dc7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5195: 00d95154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5196: 00798170 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5196: 00798268 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5197: 002c8194 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5198: 002f8c20 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5199: 00299b88 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5200: 00dc6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5201: 003e5f0c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5202: 00da1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5203: 00780c4c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5203: 00780d44 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5204: 00dc78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5205: 0092975c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5206: 009170d4 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5207: 008cc7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5205: 00929854 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5206: 009171cc 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5207: 008cc8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5208: 002ff7c8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5209: 00cf0664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5210: 008ad07c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5210: 008ad174 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5211: 00dc63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5212: 00dc7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5213: 00d8afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5214: 00dc7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5215: 00826344 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5215: 0082643c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5216: 00cf04d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5217: 00d9fb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5218: 00cf601c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5219: 00d91f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5220: 00dc6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5221: 009be588 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5222: 00750eb0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5221: 009be680 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5222: 00750fa8 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5223: 00cf05e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5224: 00dc7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5225: 008d25c8 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5225: 008d26c0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5226: 00dc7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5227: 00d8ca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5228: 00d938f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5229: 00dc6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5230: 00dc84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5231: 009b08cc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5231: 009b09c4 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5232: 00d9225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5233: 00dc6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5234: 0029fb00 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5235: 00dc7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5236: 00d93678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5237: 00cf055c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5238: 0090fd0c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5238: 0090fe04 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5239: 00d9221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5240: 003bbf44 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5241: 00705aa4 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5241: 00705b9c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5242: 00dc85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5243: 009515cc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5243: 009516c4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5244: 00c7e9b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5245: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5246: 007e8960 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5247: 00814c20 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5248: 00782724 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5249: 007098cc 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5246: 007e8a58 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5247: 00814d18 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5248: 0078281c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5249: 007099c4 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5250: 0029a818 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5251: 00d921ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5252: 00d9dbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5253: 00d8e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5254: 00dc7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5255: 003adbe0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5256: 008dd2d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5256: 008dd3c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5257: 00cf3afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ 5258: 00dc85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5259: 00d95ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5260: 00dc676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5261: 00cf3970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5262: 00dc75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5263: 00dc864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5264: 008cb73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5264: 008cb834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5265: 00d97a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5266: 00dc69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5267: 00d9d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5268: 00cf3a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5269: 00982b60 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5269: 00982c58 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5270: 00cfc424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5271: 006e55bc 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5272: 009065f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5271: 006e56b4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5272: 009066ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5273: 005dd858 376 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5274: 00304244 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5275: 002a1da8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5276: 00cfc52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5277: 00dc6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5278: 00dc736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5279: 008ccfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5279: 008cd0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5280: 00d94a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5281: 009bc0cc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5281: 009bc1c4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5282: 0029a24c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5283: 00642050 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5284: 00cf39f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5285: 00dc705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5286: 0091fe70 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5287: 0078c2ec 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5288: 009a26bc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5289: 008c9740 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5290: 0099110c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5291: 008cefe4 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5292: 00857b7c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5286: 0091ff68 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5287: 0078c3e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5288: 009a27b4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5289: 008c9838 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5290: 00991204 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5291: 008cf0dc 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5292: 00857c74 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5293: 00dc7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5294: 004ed43c 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5295: 00cfc4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5296: 00505c3c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5297: 00dc67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5298: 0074a180 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5299: 00785bb4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5298: 0074a278 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5299: 00785cac 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5300: 00dc8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5301: 00d9db80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5302: 00d8ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5303: 00c7e918 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5304: 00555560 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5305: 00d8f458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5306: 008cf374 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5306: 008cf46c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5307: 00dc74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5308: 00d94fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5309: 003dd2a0 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5310: 009bac5c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5311: 00997fec 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5310: 009bad54 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5311: 009980e4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5312: 0033b948 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5313: 00c81f9c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5314: 00dc7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5315: 00d9c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5316: 00607d40 104 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5317: 00dc675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5318: 007f8660 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5318: 007f8758 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5319: 00cecb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5320: 00d908a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5321: 00dc6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5322: 00cfd4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5323: 0093305c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5323: 00933154 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5324: 00d9c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5325: 00da09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5326: 00cfd318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5327: 00d9d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5328: 00d97c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5329: 002ec9a4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5330: 00814adc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5330: 00814bd4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5331: 00cfd420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5332: 00dc7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5333: 00d94848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5334: 00d9ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5335: 00d9cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5336: 0027f124 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5337: 00d8f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5338: 003a9470 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5339: 008f9bbc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5339: 008f9cb4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5340: 00564ee8 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5341: 00d8f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5342: 00785b0c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5343: 0092a078 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5342: 00785c04 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5343: 0092a170 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5344: 00619cac 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5345: 00dc6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5346: 00619dcc 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5347: 002a64b8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5348: 0094f9fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5348: 0094faf4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5349: 00cfd39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5350: 005ab42c 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5351: 004cb7d8 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5352: 00d93988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5353: 00619d0c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5354: 0077ed0c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5354: 0077ee04 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5355: 00d9d900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5356: 0025e574 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5357: 0093b170 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5358: 00703320 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5357: 0093b268 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5358: 00703418 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5359: 00d9a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5360: 00dc60dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5361: 00ce4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5362: 00910bc4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5362: 00910cbc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5363: 002a702c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5364: 007ee04c 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5364: 007ee144 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5365: 002ac1cc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5366: 002badf8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5367: 00d98b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5368: 0080a340 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5368: 0080a438 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5369: 00d9c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5370: 0025eeec 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5371: 00dc6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5372: 00dc7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5373: 00619d6c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5374: 00d9bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5375: 009456e8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5375: 009457e0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5376: 00dc7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5377: 00dc64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5378: 00dc6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5379: 00d8e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5380: 005dcc90 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5381: 003abf74 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5382: 00716760 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5382: 00716858 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5383: 00d97c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5384: 00c7e99c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5385: 00dc7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5386: 0097d4b4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5386: 0097d5ac 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5387: 00da1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5388: 00dc82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5389: 00dc6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5390: 00dc6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5391: 007dd030 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5391: 007dd128 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5392: 00cfdad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5393: 00635c1c 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5394: 00cfd948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5395: 00d9c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5396: 008d8b88 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5396: 008d8c80 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5397: 0058e47c 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5398: 00d8b258 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5399: 00da1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5400: 0095dd30 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5400: 0095de28 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5401: 004f8f44 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5402: 0032dc24 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5403: 00d95364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5404: 008d7a18 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5404: 008d7b10 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5405: 00635914 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5406: 00cfda50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5407: 0098b8ac 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5407: 0098b9a4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5408: 00dc6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5409: 005545a8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5410: 00607da8 100 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ - 5411: 0074270c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5412: 00b2dba8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5413: 0096368c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5414: 008dd504 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5411: 00742804 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5412: 00b2dca8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5413: 00963784 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5414: 008dd5fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5415: 00d94028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5416: 009ad7cc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5416: 009ad8c4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5417: 00317228 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5418: 00b2dba0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5418: 00b2dca0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5419: 005e89e8 828 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5420: 009943a4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5420: 0099449c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5421: 00da0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5422: 00d95ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5423: 00cfd9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5424: 00635aa8 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5425: 00cf2764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5426: 00d99c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5427: 008d2910 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5427: 008d2a08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5428: 00cf25d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5429: 00b2db98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5429: 00b2dc98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5430: 00dc7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5431: 00305d5c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5432: 007bd5f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5432: 007bd6f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5433: 00dc7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5434: 0029ab38 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5435: 00cf26e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5436: 00dc8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5437: 00871bcc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5437: 00871cc4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5438: 005804bc 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5439: 005ab3d4 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5440: 00d925bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5441: 00d8cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5442: 00dc62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5443: 0090f208 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5444: 0096be48 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5445: 00968a1c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5443: 0090f300 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5444: 0096bf40 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5445: 00968b14 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5446: 00dc7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5447: 00d90438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5448: 0075fefc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5449: 007b07bc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5448: 0075fff4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5449: 007b08b4 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5450: 00d9b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5451: 00d8b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5452: 00d98478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5453: 00338324 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5454: 00d8a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5455: 00dc8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5456: 0029eca8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5457: 0091a684 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5457: 0091a77c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5458: 00dc82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5459: 005bc7b0 188 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5460: 008630b4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5461: 0073aa3c 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5460: 008631ac 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5461: 0073ab34 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5462: 00cf265c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5463: 00ce49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5464: 00cba204 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5465: 009428a4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5465: 0094299c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5466: 00cba274 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5467: 00dc60c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5468: 00cba304 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5469: 00d97364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5470: 00d942b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5471: 00619e2c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5472: 007da7f8 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5472: 007da8f0 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5473: 00619f4c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5474: 00dc7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5475: 00dc8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5476: 00d8f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5477: 00dc8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5478: 008cbd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5479: 00749d2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5478: 008cbe50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5479: 00749e24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5480: 00d8ca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5481: 00619e8c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5482: 00d9e1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5483: 00716828 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5483: 00716920 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5484: 00dc7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5485: 003044f8 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5486: 00dc60be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5487: 00d9d860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5488: 00510ec8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5489: 007e515c 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5489: 007e5254 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5490: 00dc6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5491: 0070def0 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5491: 0070dfe8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5492: 00d96cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5493: 00da1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5494: 00d8fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5495: 00741eec 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5495: 00741fe4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5496: 00619eec 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5497: 00868cec 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5497: 00868de4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5498: 00d956b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5499: 00d9ff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5500: 00783234 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5501: 009c29f4 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5500: 0078332c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5501: 009c2aec 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5502: 00d8f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5503: 009bcfa0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5503: 009bd098 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5504: 005ea698 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5505: 00dc8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5506: 002aa248 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5507: 00d9c6ec 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5508: 00643120 184 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5509: 00d93508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5510: 00d98ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5511: 00d84988 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5512: 005eb380 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5513: 0094445c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5514: 0073fb4c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5515: 008b0888 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5513: 00944554 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5514: 0073fc44 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5515: 008b0980 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5516: 00d9b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5517: 0075e8d0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5517: 0075e9c8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5518: 00da20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5519: 003dd1b8 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5520: 008cd1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5521: 0086c7b4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5520: 008cd2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5521: 0086c8ac 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5522: 00da03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5523: 00d93c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5524: 005e9f90 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5525: 0091d0e4 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5526: 008281d8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5525: 0091d1dc 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5526: 008282d0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5527: 00dc80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5528: 00dc7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5529: 00d89a70 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5530: 00da3a1c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5531: 00dc7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5532: 00dc6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5533: 0073fee8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5533: 0073ffe0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5534: 00d8db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5535: 00d98548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5536: 00d8e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5537: 00d8a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5538: 00d94c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5539: 008e63bc 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5539: 008e64b4 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5540: 00d94bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5541: 00717f50 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5541: 00718048 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5542: 00dc62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5543: 00dc6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5544: 00dc6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5545: 0099b3dc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5545: 0099b4d4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5546: 00dc74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5547: 0074f57c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5548: 00960f4c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5549: 0072bdc8 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5547: 0074f674 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5548: 00961044 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5549: 0072bec0 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5550: 00d95e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5551: 0096d56c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5551: 0096d664 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5552: 00607e0c 116 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5553: 00dc848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5554: 009b2be8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5554: 009b2ce0 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5555: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5556: 005b0d60 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5557: 00d975f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5558: 008ddee4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5558: 008ddfdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5559: 00d959a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5560: 00d9fc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5561: 007f8178 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5562: 009b531c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5561: 007f8270 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5562: 009b5414 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5563: 00d94608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5564: 002a7638 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5565: 00dc6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5566: 00d944d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5567: 00cef7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5568: 00dc6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5569: 00dc74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5570: 00d97314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5571: 00538a4c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5572: 00cef668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5573: 002b292c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5574: 0076cd34 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5574: 0076ce2c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5575: 00da1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5576: 0055e344 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5577: 0094e708 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5578: 00914cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5577: 0094e800 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5578: 00914dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5579: 00dc6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5580: 00dc71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5581: 009c2210 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5581: 009c2308 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5582: 00d8d804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5583: 00dc744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5584: 002f7d00 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5585: 009919b4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5585: 00991aac 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5586: 00cef770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5587: 00941da0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5587: 00941e98 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5588: 00c81788 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5589: 00dc6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5590: 007bef24 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5591: 007eb920 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5590: 007bf01c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5591: 007eba18 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5592: 00dc6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5593: 00dc79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5594: 00d98578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5595: 00d8aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5596: 00da00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5597: 0054f234 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5598: 00dc8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5599: 00631f3c 596 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5600: 005b1b70 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5601: 00dc78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5602: 008cd5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5602: 008cd6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5603: 002aa2f4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5604: 00631a2c 652 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5605: 0054eb98 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5606: 00ce4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5607: 00cef6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5608: 00dc8744 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5609: 00dc6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5610: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5611: 007b5a48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5611: 007b5b40 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5612: 00dc8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5613: 00d8d6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5614: 00910968 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5614: 00910a60 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5615: 00d8a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5616: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5617: 009cc7d0 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5617: 009cc8c8 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5618: 00dc7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5619: 0081bd18 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5619: 0081be10 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5620: 00631cb8 644 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5621: 00dc7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5622: 009d3310 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5622: 009d3408 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5623: 00dc635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5624: 008b1b64 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5625: 00984eec 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5624: 008b1c5c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5625: 00984fe4 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5626: 00dc786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5627: 00d8f448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5628: 00822c1c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5628: 00822d14 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5629: 0058e094 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5630: 00da1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5631: 00cbc040 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5632: 00d9be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5633: 00d8d754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5634: 009b808c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5635: 009c5618 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5634: 009b8184 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5635: 009c5710 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5636: 00dc751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5637: 00dc7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5638: 00dc866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5639: 008eb364 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5639: 008eb45c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5640: 00d8b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5641: 00d8af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5642: 007d3be0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5642: 007d3cd8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5643: 00c6bf48 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5644: 002ba538 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5645: 008c0b78 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5645: 008c0c70 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5646: 00dc686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5647: 00dc6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5648: 00d98ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5649: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5650: 00dc6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5651: 00dc8c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5652: 003734e0 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5653: 009606a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5653: 00960798 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5654: 00290934 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5655: 00d8a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5656: 009ca228 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5656: 009ca320 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5657: 00dc7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5658: 0060df04 424 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ - 5659: 00734844 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5659: 0073493c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5660: 00dc68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5661: 0060e384 484 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5662: 00d96ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5663: 00d95754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5664: 00d9d050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5665: 00d99c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5666: 008f8cfc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5666: 008f8df4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5667: 0060e0ac 372 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5668: 005ab7d4 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5669: 00dc8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5670: 00d9c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5671: 0040e40c 5440 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5672: 00934ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5672: 00934bd8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5673: 00596644 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5674: 0096d064 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5675: 006a8880 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5674: 0096d15c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5675: 006a897c 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5676: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5677: 00d9ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5678: 00dc7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5679: 00d93ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5680: 00328f88 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5681: 008dee7c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5681: 008def74 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5682: 00d93e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5683: 0060688c 804 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5684: 00dc8c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5685: 0060e220 356 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5686: 00d93838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5687: 00dc6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5688: 0063be00 332 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5689: 002e45b0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5690: 00dc693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5691: 009c07d4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5691: 009c08cc 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5692: 00dc7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5693: 00dc818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5694: 00dc7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5695: 0063bbb8 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5696: 00dc8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5697: 0091a2cc 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5698: 00945e64 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5697: 0091a3c4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5698: 00945f5c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5699: 00500800 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5700: 00d8c614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5701: 008fe070 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5701: 008fe168 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5702: 003ad8d4 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5703: 00968404 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5703: 009684fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5704: 00d983e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5705: 00d93af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5706: 00dc7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5707: 0060240c 660 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5708: 00d9228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5709: 00dc75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5710: 009418e4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5710: 009419dc 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5711: 00d96b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5712: 00dc7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5713: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5714: 00992ee4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5714: 00992fdc 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5715: 00dc76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5716: 00b9a54c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5716: 00b9a654 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5717: 00dc71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5718: 0063bcdc 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5719: 00d8eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5720: 007f365c 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5720: 007f3754 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5721: 00d9c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5722: 007a303c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5722: 007a3134 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5723: 00dc8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5724: 0029277c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5725: 008fc750 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5725: 008fc848 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5726: 0041f040 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5727: 00d90b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5728: 00d98528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5729: 00dc7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5730: 00dc63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5731: 00d99fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5732: 00dc782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5733: 00954978 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5733: 00954a70 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5734: 00cfb638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5735: 00d9edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5736: 00dc77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5737: 00dc8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5738: 00d8d554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5739: 003936ec 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5740: 009349a4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5741: 0075ad44 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5740: 00934a9c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5741: 0075ae3c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5742: 00cfb740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5743: 005af2d8 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5744: 00dc6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5745: 00d98b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5746: 0049f7c8 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5747: 00da0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5748: 00d98458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5749: 002aa3a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5750: 004d7b08 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5751: 009587c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5752: 0079b31c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5751: 009588b8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5752: 0079b414 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5753: 00d9e740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5754: 0075d68c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5755: 0091c2d8 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5754: 0075d784 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5755: 0091c3d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5756: 00dc6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5757: 0094adc4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5758: 0094e9f0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5759: 009cc670 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5757: 0094aebc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5758: 0094eae8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5759: 009cc768 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5760: 00d90e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5761: 00543c40 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5762: 00dc7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5763: 00d8e938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5764: 00cfb6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5765: 00817aa4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5765: 00817b9c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5766: 005ad2b4 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5767: 00926734 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5767: 0092682c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5768: 002ac4d0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5769: 007c53bc 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5769: 007c54b4 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5770: 00dc7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5771: 0063b0f4 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5772: 00dc7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5773: 00dc65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5774: 005006f0 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5775: 0063b400 320 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5776: 00d049b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5777: 0063b1f0 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5778: 00cec14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5779: 00d98890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5780: 00cebfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5781: 009881e4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5782: 008e824c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5781: 009882dc 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5782: 008e8344 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5783: 005b064c 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5784: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5785: 00cec0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5786: 00995084 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5786: 0099517c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5787: 00dc7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5788: 007e6364 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5789: 009434c8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5788: 007e645c 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5789: 009435c0 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5790: 00591650 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5791: 00d954d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5792: 00dc7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5793: 00911ca0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5794: 006e6bb0 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5795: 007990b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5793: 00911d98 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5794: 006e6ca8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5795: 007991a8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5796: 00dc7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5797: 00d9b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5798: 0061b3ec 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5799: 00d8e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5800: 0063b2f8 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5801: 00dc84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5802: 00dc630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5810,470 +5810,470 @@ │ │ │ │ 5806: 00dc7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5807: 0041643c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5808: 00dc7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5809: 004fc708 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5810: 00d9eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5811: 0055b590 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5812: 00d8ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5813: 007776e0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5813: 007777d8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5814: 00dc849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5815: 00cbf3f8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5816: 00cec044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5817: 00dc8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5818: 0061b44c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5819: 0072bab0 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5820: 00722438 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5819: 0072bba8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5820: 00722530 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5821: 0056879c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5822: 00799348 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5822: 00799440 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5823: 00d9198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5824: 00602ba0 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5825: 00dc83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5826: 00dc75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5827: 007582e0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5828: 007994fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5827: 007583d8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5828: 007995f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5829: 0029ece4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5830: 00d91488 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5831: 0041ea18 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5832: 0059173c 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5833: 00826348 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5833: 00826440 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5834: 00dc773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5835: 00d9c7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 5836: 00716b6c 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5836: 00716c64 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5837: 00dc7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5838: 00966060 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5838: 00966158 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5839: 0061b4ac 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5840: 00d98a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5841: 002b993c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5842: 00340658 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5843: 002c0a0c 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5844: 00dc77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5845: 0086caa8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5845: 0086cba0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5846: 00570e90 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5847: 00dc73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5848: 00dc71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5849: 0062f0b0 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5850: 0094b9d0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5850: 0094bac8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5851: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5852: 00955b9c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5852: 00955c94 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5853: 00d94408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5854: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5855: 008fe720 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5856: 007df104 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5855: 008fe818 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5856: 007df1fc 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5857: 0062eda8 396 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5858: 00dc7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5859: 00dc7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5860: 00d9f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5861: 00da0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5862: 008261cc 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5863: 0098bc20 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5862: 008262c4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5863: 0098bd18 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5864: 00dc7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5865: 002bcfdc 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5866: 00db5410 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5867: 00d9a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5868: 00d9c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5869: 00d8b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5870: 00759304 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5870: 007593fc 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5871: 00dc6118 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5872: 00ce82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5873: 0099c704 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5873: 0099c7fc 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5874: 002fd658 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5875: 00ce815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5876: 007d9844 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5876: 007d993c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5877: 002b1538 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5878: 00934c84 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5878: 00934d7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5879: 0061d60c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5880: 00ce8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5881: 00da07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5882: 0061d72c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5883: 00dc6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5884: 0062ef34 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5885: 00dc732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5886: 00dc81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5887: 00dc60db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5888: 005081d4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5889: 0061d66c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5890: 006d5860 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5890: 006d5958 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5891: 002a5a90 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5892: 0032b590 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5893: 00d9ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5894: 00dc6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5895: 00d9ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5896: 00d8dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5897: 00dc75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5898: 009c3388 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5899: 009938f0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5900: 0099c198 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5898: 009c3480 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5899: 009939e8 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5900: 0099c290 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5901: 00dc614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5902: 00d8e8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5903: 008e9da8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 5904: 0072e01c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 5903: 008e9ea0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5904: 0072e114 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5905: 00dc7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5906: 00d9a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5907: 00ce81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5908: 00813d5c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5908: 00813e54 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5909: 0061d6cc 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 5910: 00969aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5910: 00969be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5911: 00dc7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5912: 00d9de30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5913: 00d926ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5914: 00dc7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5915: 002a3640 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5916: 009857c0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5916: 009858b8 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5917: 00d000fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 5918: 00dc6018 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5919: 00dc724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5920: 00c7ec5c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5921: 00871a5c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5922: 006e6cdc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5923: 00876900 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5921: 00871b54 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5922: 006e6dd4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5923: 008769f8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5924: 005ad96c 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5925: 00dc723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5926: 005a5410 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5927: 00dc62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5928: 004ef064 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5929: 00dc71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5930: 002ba82c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5931: 00910984 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5931: 00910a7c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5932: 0061f6ac 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ - 5933: 007479cc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5933: 00747ac4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5934: 00495c24 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5935: 00dc7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5936: 00ce3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 5937: 003de6d0 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5938: 00d95814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5939: 008c050c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5939: 008c0604 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5940: 00c80aec 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5941: 00dc8bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5942: 00dc777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5943: 0061f70c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 5944: 00377484 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5945: 003aa5c8 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5946: 00d91bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5947: 00dc620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5948: 002a3b10 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5949: 00dbd9d0 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5950: 0055d4ec 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5951: 00d8d464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5952: 00982d80 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5952: 00982e78 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5953: 00d95674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5954: 006ea5e8 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5954: 006ea6e0 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5955: 00282d2c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5956: 00dc7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5957: 005a45a8 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5958: 00dc8642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5959: 00dc84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5960: 00dc64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5961: 002ac7a0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5962: 00909d68 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5962: 00909e60 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5963: 002eaea0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5964: 00dc8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 5965: 00616ac4 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 5966: 0080c154 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5966: 0080c24c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5967: 00dc8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5968: 00617218 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 5969: 00300668 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5970: 0061f76c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 5971: 00d9f438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5972: 00492924 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5973: 0073e264 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5974: 00821c38 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5975: 008b13b4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5973: 0073e35c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5974: 00821d30 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5975: 008b14ac 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5976: 00616d38 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 5977: 0030920c 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5978: 008cba78 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5979: 00817d30 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5980: 008098ac 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5978: 008cbb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5979: 00817e28 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5980: 008099a4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5981: 00dc7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5982: 00da2ba0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5983: 00d90f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5984: 00984a90 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5984: 00984b88 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5985: 00d9d1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5986: 00dc8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5987: 00d97fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5988: 00d974b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5989: 00616fac 620 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 5990: 00dc7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5991: 005232dc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5992: 00dc765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5993: 00b85158 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5993: 00b85258 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5994: 006283bc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 5995: 00dc63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5996: 003a7e28 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5997: 00d9c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5998: 00dc67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5999: 0079b0dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5999: 0079b1d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6000: 00dc7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6001: 0047eaa4 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6002: 00628074 436 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6003: 0075eb04 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6003: 0075ebfc 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6004: 00dc66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6005: 00d9a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6006: 0073ebfc 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6006: 0073ecf4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6007: 00dc810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6008: 00d8ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6009: 0025d10c 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6010: 00da0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6011: 00828174 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6011: 0082826c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6012: 004fb938 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6013: 00d9e830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6014: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6015: 0055d7cc 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6016: 008fde50 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6016: 008fdf48 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6017: 00d9c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6018: 004fd168 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6019: 009acd70 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6019: 009ace68 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6020: 00628228 404 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6021: 00dc7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6022: 00d9264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6023: 00cf47e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6024: 00299a20 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6025: 00dc7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6026: 00d8eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6027: 009533d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6028: 0079a5e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6027: 009534cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6028: 0079a6e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6029: 00dc842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6030: 00dc6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6031: 00d8fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6032: 00d9b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6033: 00d9c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6034: 005a1a70 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6035: 00d97214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6036: 0096bafc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6036: 0096bbf4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6037: 00da4110 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6038: 00da1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6039: 0074f360 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6039: 0074f458 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6040: 00cf475c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6041: 00554124 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6042: 0090d13c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6042: 0090d234 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6043: 0046327c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6044: 00dc7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6045: 00939ce8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6045: 00939de0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6046: 00dc818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6047: 004254e8 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6048: 00dc66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6049: 008cb798 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6049: 008cb890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6050: 00586f54 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6051: 009b12f4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6052: 00779c28 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6051: 009b13ec 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6052: 00779d20 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6053: 00dc86fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6054: 00dc8662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6055: 00747620 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6055: 00747718 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6056: 00cf46d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6057: 0056aaf8 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6058: 008ffc44 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6058: 008ffd3c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6059: 00d91cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6060: 0076ff70 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6060: 00770068 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6061: 00c7aae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6062: 009b9fd8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6062: 009ba0d0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6063: 00dc6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6064: 00da0230 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6065: 002ac0e8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6066: 00d9c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6067: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6068: 00d93b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6069: 009b20dc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6069: 009b21d4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6070: 00d98048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6071: 0075dad8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6072: 008cf22c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6071: 0075dbd0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6072: 008cf324 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6073: 00d8eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6074: 00c7b69c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6075: 00dc6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6076: 0074dc10 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6076: 0074dd08 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6077: 00d91318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6078: 00dc668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6079: 0075378c 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6079: 00753884 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6080: 00dc748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6081: 007a1398 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6081: 007a1490 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6082: 00dc7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6083: 00dc6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6084: 00950de4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6084: 00950edc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6085: 00dc6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6086: 0029e7d4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6087: 009b4fc8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6088: 008c64ec 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6087: 009b50c0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6088: 008c65e4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6089: 0029b4d8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6090: 00268e7c 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6091: 00dc85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6092: 00dc80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6093: 0079915c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6093: 00799254 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6094: 00d9c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6095: 00d8d6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6096: 00dc78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6097: 005141c8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6098: 00d9ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6099: 00dc7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6100: 00dc7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6101: 009d7398 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6101: 009d7490 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6102: 00d8ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6103: 00da3918 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6104: 004fb588 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6105: 00dc633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6106: 006a81e0 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6106: 006a82dc 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6107: 00d94ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6108: 00852afc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6108: 00852bf4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6109: 00dc62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6110: 008f61d8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6110: 008f62d0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6111: 00da18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6112: 007993a8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6112: 007994a0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6113: 00dc72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6114: 00842f5c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6114: 00843054 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6115: 00389cf4 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6116: 0079953c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6116: 00799634 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6117: 00dc787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6118: 00dc6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6119: 0077f8dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6119: 0077f9d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6120: 00d8ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6121: 00cf7e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6122: 00dc7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6123: 00d8ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6124: 00cf7c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ - 6125: 00746944 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6125: 00746a3c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6126: 006026a0 616 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6127: 00d97a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6128: 00cf7d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6129: 009254c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6130: 008cc4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6129: 009255c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6130: 008cc5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6131: 00da02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6132: 00dc7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6133: 008c25ac 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6133: 008c26a4 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6134: 00dc7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6135: 0091d458 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6136: 008f78cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6135: 0091d550 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6136: 008f79c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6137: 00dc6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6138: 00dc8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6139: 00967fd8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6139: 009680d0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6140: 00dc8c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6141: 002a5798 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6142: 002a5270 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6143: 00dc8c94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6144: 00d97e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6145: 00d9f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6146: 00d95ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6147: 00dc7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6148: 009675d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6149: 00907088 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6150: 00860da0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6148: 009676cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6149: 00907180 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6150: 00860e98 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6151: 00cf7cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6152: 0063c194 332 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6153: 00d952c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6154: 00dc85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6155: 00d94918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6156: 00d98910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6157: 00da17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6158: 008e0c34 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6158: 008e0d2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6159: 00dc60d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6160: 00dc83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6161: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6162: 009260b4 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6162: 009261ac 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6163: 0063bf4c 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6164: 00591700 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6165: 00dc68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6166: 008ce500 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6166: 008ce5f8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6167: 00d97b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6168: 00dc6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6169: 00dc7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6170: 00330f08 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6171: 007634a0 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6171: 00763598 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6172: 00dc6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6173: 005ac220 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6174: 00d8e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6175: 00cec674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6176: 00ce5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6177: 004743dc 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6178: 00d9213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6179: 00b9a568 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6180: 009cc7dc 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6179: 00b9a670 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6180: 009cc8d4 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6181: 00cf2a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6182: 00d9fedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6183: 00d9bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6184: 0063c070 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6185: 005a8684 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6186: 00c80afc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6187: 005af460 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6188: 0041afbc 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6189: 0071cb78 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6190: 008fe5b8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6189: 0071cc70 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6190: 008fe6b0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6191: 00dc7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6192: 00964538 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6192: 00964630 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6193: 00dc7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6194: 00dc795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6195: 00d8bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6196: 00d9fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6197: 003404a0 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6198: 00818538 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6198: 00818630 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6199: 00d980d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6200: 00500900 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6201: 005816c8 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6202: 00d8ca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6203: 00dc6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6204: 005b489c 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6205: 007b4774 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6205: 007b486c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6206: 00dc791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6207: 0055d98c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6208: 00d9dda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6209: 005edad8 120 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6210: 00dc846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6211: 009bf62c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6212: 007f8310 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6211: 009bf724 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6212: 007f8408 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6213: 005144c8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6214: 008e62ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6215: 007eaef8 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6214: 008e63a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6215: 007eaff0 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6216: 00d957b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6217: 00dc6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6218: 0092eebc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6218: 0092efb4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6219: 00d8d5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6220: 00dc78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6221: 00427598 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6222: 00d98ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6223: 007b1974 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6224: 007d3160 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6225: 0074526c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6223: 007b1a6c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6224: 007d3258 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6225: 00745364 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6226: 005abfa0 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6227: 009db560 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6227: 009db660 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6228: 00dc6078 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6229: 008c4bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6229: 008c4cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6230: 00dc6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6231: 00dc6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6232: 00999d98 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6232: 00999e90 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6233: 00dc6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6234: 00dc79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6235: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6236: 00dc88d8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6237: 00591420 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6238: 00dc660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6239: 004d73cc 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6240: 00d932c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6241: 00d9c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6242: 00298510 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6243: 00dc77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6244: 00d96de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6245: 006cc814 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6245: 006cc90c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6246: 00bd1210 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6247: 00d9df10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6248: 007dbcf4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6248: 007dbdec 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6249: 00dc66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6250: 00d8eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6251: 0026985c 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6252: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6253: 00d90998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6254: 00dc7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6255: 00dc6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6256: 00dc7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6257: 007941f0 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6257: 007942e8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6258: 00d973c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6259: 00d8afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6260: 003897f4 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6261: 00d8e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6262: 00604abc 808 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6263: 00d97e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6264: 007847b4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6264: 007848ac 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6265: 00492c48 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6266: 005aee20 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6267: 0033bfe0 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6268: 008eaab4 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6268: 008eabac 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6269: 00d97184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6270: 002fc6b4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6271: 00d9b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6272: 00d8c674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6273: 002fc734 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6274: 00d8b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6275: 002fc7c4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6282,65 +6282,65 @@ │ │ │ │ 6278: 0051aec8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6279: 00dc61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6280: 00dc6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6281: 002fc9c8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6282: 002fca8c 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6283: 00dc6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6284: 00dc73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6285: 0098e880 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6286: 007f6744 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6285: 0098e978 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6286: 007f683c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6287: 0042d29c 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6288: 00546648 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6289: 00da1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6290: 00d9ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6291: 008d0f94 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6291: 008d108c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6292: 00dc774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6293: 00dc64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6294: 00d92a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6295: 0060d280 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6296: 00d8fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6297: 00d8463c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6298: 005824f4 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6299: 0076cab4 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6299: 0076cbac 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6300: 00da0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6301: 0060d710 432 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6302: 00d8d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6303: 0030ff40 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6304: 00d8e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6305: 0029d2f0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6306: 009ce9e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6306: 009ceae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6307: 00d93258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6308: 00da017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6309: 0099ce5c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6310: 00943388 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6309: 0099cf54 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6310: 00943480 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6311: 0060d40c 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6312: 00d8f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6313: 009143d8 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6313: 009144d0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6314: 00d9d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6315: 00d9aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6316: 009718e0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6317: 007c8128 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6318: 008d15f0 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6316: 009719d8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6317: 007c8220 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6318: 008d16e8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6319: 00d969a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6320: 00dc8c96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6321: 0076fe44 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6321: 0076ff3c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6322: 00d969e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6323: 008bea28 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6323: 008beb20 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6324: 00dc7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6325: 00ce1304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6326: 008e44d4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6326: 008e45cc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6327: 00d90b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6328: 00dc74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6329: 00382ddc 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6330: 008dfb18 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6330: 008dfc10 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6331: 0060d598 376 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6332: 00d949b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6333: 00d93a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6334: 00d9a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6335: 00914738 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6335: 00914830 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6336: 00d01cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6337: 00dc7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6338: 00d95034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6339: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6340: 00ce1280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6341: 00d9d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6342: 00d01ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6357,95 +6357,95 @@ │ │ │ │ 6353: 00dc6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6354: 00d93d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6355: 002ffc2c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6356: 00dc85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6357: 00dc627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6358: 00dc6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6359: 00d8f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6360: 009017ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6360: 009018a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6361: 00dc6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6362: 00d029b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6363: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6364: 00d8d7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6365: 00dc68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6366: 00dc6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6367: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6368: 00d9d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6369: 00623188 420 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6370: 00d8fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6371: 00d8bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6372: 00dc8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6373: 00d9f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6374: 0072a314 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6375: 0070cbc0 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6374: 0072a40c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6375: 0070ccb8 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6376: 00d9e170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6377: 005aed58 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6378: 008b1148 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6379: 009154b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6378: 008b1240 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6379: 009155b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6380: 00622e48 436 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6381: 00912158 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6382: 009b309c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6381: 00912250 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6382: 009b3194 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6383: 00d97de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6384: 00d95714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6385: 00510934 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6386: 00982d24 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6386: 00982e1c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6387: 00545a04 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6388: 002ae00c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6389: 00dc65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6390: 00940aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6390: 00940ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6391: 00dc6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6392: 00dc7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6393: 00d969d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6394: 00d9f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6395: 008174f8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6396: 0071e588 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6395: 008175f0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6396: 0071e680 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6397: 00d9fefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6398: 007f4cd4 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6398: 007f4dcc 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6399: 00d8c424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6400: 0041bc38 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6401: 00580024 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6402: 00740388 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6403: 008d8b6c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6402: 00740480 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6403: 008d8c64 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6404: 00622ffc 396 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6405: 007a4428 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6405: 007a4520 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6406: 00d9e820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6407: 007f2984 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6407: 007f2a7c 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6408: 00dc8bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6409: 00d91e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6410: 006e36d8 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6410: 006e37d0 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6411: 00cf0454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6412: 0041a4e8 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6413: 005dccf0 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6414: 002c9a70 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6415: 00dc7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6416: 00cf02c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6417: 00d98168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6418: 00dc7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6419: 00d95c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6420: 007a48ac 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6420: 007a49a4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6421: 00d9a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6422: 0055c8b4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6423: 005ad554 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6424: 00798f68 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6424: 00799060 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6425: 00cf03d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6426: 00d9f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6427: 00dc815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6428: 0079af24 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6428: 0079b01c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6429: 00d912e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6430: 00dc68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6431: 009be600 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6431: 009be6f8 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6432: 00dc661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6433: 00940268 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6433: 00940360 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6434: 00d97574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6435: 007e12ac 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6435: 007e13a4 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6436: 00d9db90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6437: 00dc6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6438: 00d8e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6439: 00d9c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6440: 006c4828 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6440: 006c4920 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6441: 002ed0f8 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6442: 00dc6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6443: 00d84684 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6444: 0058f2a4 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6445: 0030483c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6446: 00d8a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6447: 00cf034c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6454,1013 +6454,1013 @@ │ │ │ │ 6450: 00dc72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6451: 005ba26c 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6452: 00dc7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6453: 002bcd2c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6454: 00d8a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6455: 00d8f2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6456: 00dc76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6457: 009004b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6457: 009005ac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6458: 00dc7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6459: 0029e8e0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6460: 00dc7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6461: 00962830 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6461: 00962928 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6462: 0048f198 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6463: 00ce4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6464: 00dc71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6465: 00927b14 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6465: 00927c0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6466: 002fc38c 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6467: 00d945b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6468: 00da1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6469: 0055e6ec 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6470: 00958f68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6471: 00994c78 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6470: 00959060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6471: 00994d70 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6472: 00d927bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6473: 00dc7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6474: 00dc6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6475: 002baae0 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6476: 009925cc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6476: 009926c4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6477: 00dc6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6478: 0050f564 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6479: 00dc712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6480: 007c5430 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6480: 007c5528 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6481: 00d9bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6482: 00d9aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6483: 00d8af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6484: 00d99b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6485: 00dc67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6486: 00cfbf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6487: 00d8eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6488: 00dc68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6489: 00dc79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6490: 0093f288 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6490: 0093f380 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6491: 00c7f0d8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6492: 00dc74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6493: 002f9240 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6494: 00dc6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6495: 007a45ac 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6495: 007a46a4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6496: 00dc77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6497: 00cfc088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6498: 002ad294 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6499: 009808b4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6499: 009809ac 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6500: 00d99a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6501: 0063dabc 412 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6502: 0080ae6c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6502: 0080af64 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6503: 00d99a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6504: 002c7b04 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6505: 0077b134 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6506: 007b9e50 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6505: 0077b22c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6506: 007b9f48 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6507: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6508: 00dc835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6509: 00c81060 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6510: 004fd2b0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6511: 009bba7c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6511: 009bbb74 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6512: 0055d5f8 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6513: 00cfc004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6514: 00dc7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6515: 00dc7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6516: 0083a31c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6516: 0083a414 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6517: 00caab4c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6518: 00618c2c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6519: 00618d4c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6520: 00d96aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6521: 00608c00 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6522: 00968158 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6522: 00968250 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6523: 00dc77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6524: 00618c8c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ - 6525: 0075a5d4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6525: 0075a6cc 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6526: 00608c60 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6527: 005bcaac 104 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6528: 008cf968 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6529: 007f8390 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6530: 008d52fc 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6528: 008cfa60 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6529: 007f8488 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6530: 008d53f4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6531: 004cffac 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6532: 0072addc 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6532: 0072aed4 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6533: 005acfe0 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6534: 00b9a578 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6534: 00b9a680 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6535: 00dc62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6536: 00714fcc 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6536: 007150c4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6537: 0059f18c 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6538: 006f6cb4 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6539: 008f2df0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6540: 0081543c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6538: 006f6dac 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6539: 008f2ee8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6540: 00815534 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6541: 00618cec 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6542: 00608cc0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6543: 00d91dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6544: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6545: 00d945c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6546: 00da1b8c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6547: 00dc7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6548: 00d99f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6549: 00920220 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6549: 00920318 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6550: 002b0fd4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6551: 005ea76c 92 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ - 6552: 0079343c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6553: 008ad9ec 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6552: 00793534 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6553: 008adae4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6554: 00dbd9e0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6555: 00d99248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6556: 002a98c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6557: 008e4968 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6557: 008e4a60 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6558: 005eb1c8 168 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6559: 007a2f98 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6559: 007a3090 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6560: 00d904c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6561: 005af84c 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6562: 0090a3f0 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6563: 00716418 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6562: 0090a4e8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6563: 00716510 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6564: 00dc72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6565: 00939b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6565: 00939c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6566: 00d8b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6567: 00515410 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6568: 00c8165c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6569: 00dc678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6570: 0072ca98 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6570: 0072cb90 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6571: 00d9f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6572: 00d97534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6573: 00dc8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6574: 00d90ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6575: 005ea1b0 140 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6576: 00d93a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6577: 007dbe6c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6577: 007dbf64 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6578: 002b3638 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6579: 004d74ac 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6580: 00dc63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6581: 005ae960 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6582: 0052103c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6583: 0070be8c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6584: 008bbb90 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6583: 0070bf84 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6584: 008bbc88 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6585: 00d9dc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6586: 00799004 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6586: 007990fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6587: 00da231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6588: 00dc74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6589: 00d8f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6590: 005238bc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6591: 00d91008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6592: 00dc8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6593: 00293bd0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6594: 00dc6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6595: 0090d9bc 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6595: 0090dab4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6596: 00dc6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6597: 002a25b4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6598: 00d9d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6599: 00c80990 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6600: 00d95a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6601: 00d9ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6602: 0084cc04 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6602: 0084ccfc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6603: 00560824 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6604: 00d8b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6605: 0033f514 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6606: 00d8c474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6607: 007992e8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6607: 007993e0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6608: 00dc76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6609: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6610: 007994bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6610: 007995b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6611: 00d9bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6612: 008eac10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6612: 008ead08 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6613: 00dc8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6614: 00d8da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6615: 008fedec 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6615: 008feee4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6616: 0041debc 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6617: 00dc7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6618: 008296a4 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6618: 0082979c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6619: 00d8c9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6620: 007e9910 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6620: 007e9a08 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6621: 005bbaf4 804 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ - 6622: 0076c74c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6622: 0076c844 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6623: 00340fac 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6624: 00969e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6624: 00969f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6625: 00dc624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6626: 00d8bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6627: 0047a888 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6628: 00dc63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6629: 00dc6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6630: 007a4664 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6630: 007a475c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6631: 00dc7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 6632: 007180b4 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6632: 007181ac 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6633: 00dc6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6634: 00740740 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6634: 00740838 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6635: 00dc77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6636: 00d9c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6637: 00d9e51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6638: 002fc2cc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6639: 008e2c90 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6640: 008d825c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6639: 008e2d88 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6640: 008d8354 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6641: 00dc75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6642: 00d9b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6643: 00dc7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6644: 00d8f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6645: 00995bb0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6645: 00995ca8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6646: 00d8a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6647: 00dc8bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6648: 00d8c07c 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6649: 009358a0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6649: 00935998 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6650: 00d8c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6651: 00dc6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6652: 008ff68c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6653: 0098dbc0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6652: 008ff784 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6653: 0098dcb8 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6654: 00d8b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6655: 00549c98 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6656: 00c8195c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6657: 00dc804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6658: 0095e8c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6658: 0095e9b8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6659: 00d95dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6660: 002b89b8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6661: 00d8a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6662: 00dc77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6663: 004918e0 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6664: 00340754 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6665: 005ed6f0 484 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6666: 00d97c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6667: 00dc80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6668: 0093e238 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6668: 0093e330 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6669: 00da08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6670: 0059afcc 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6671: 005acc14 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6672: 00332114 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6673: 00dc844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6674: 006cc33c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6674: 006cc434 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6675: 00d9d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6676: 0094e484 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6676: 0094e57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6677: 00dc7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6678: 003ca740 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6679: 00dc76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6680: 00d90b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6681: 00d97ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6682: 0061e68c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6683: 008b0da4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6683: 008b0e9c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6684: 00dc7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6685: 00303704 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6686: 0054b64c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6687: 0077e288 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6687: 0077e380 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6688: 0061e7ac 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6689: 008f7a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6689: 008f7b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6690: 0062d324 612 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6691: 00d98128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6692: 008a5890 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6692: 008a5988 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6693: 0061e6ec 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6694: 005133b0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6695: 007f840c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6695: 007f8504 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6696: 0061f40c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6697: 002a23e4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6698: 008cb00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6698: 008cb104 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6699: 0062cea0 584 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6700: 009aef20 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6700: 009af018 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6701: 00d8c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6702: 00ceefb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6703: 0027efc4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6704: 002eab20 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6705: 0061f52c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6706: 008aff18 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6706: 008b0010 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6707: 00ceee28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6708: 00dc7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6709: 00dc6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6710: 00781028 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6710: 00781120 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6711: 00d9222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6712: 00d9d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6713: 0061f46c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6714: 00ceef30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6715: 00dc8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6716: 00dc673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6717: 00dc804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6718: 007b0554 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6718: 007b064c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6719: 00d05928 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6720: 005175c4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6721: 0061e74c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6722: 00dc85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6723: 009b7520 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6723: 009b7618 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6724: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6725: 0062d0e8 572 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6726: 005e8474 268 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6727: 00da0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6728: 00d9eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6729: 00dc7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6730: 005005dc 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6731: 00da10d8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6732: 009ac5fc 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6732: 009ac6f4 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6733: 00d96c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6734: 00632d74 592 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6735: 0061f4cc 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6736: 002bcf24 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6737: 003bce88 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6738: 00ceeeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ 6739: 0063286c 648 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6740: 0058f1a8 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6741: 00b2db5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6741: 00b2dc5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6742: 00d9a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6743: 00d8e918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6744: 00dc6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6745: 005edda4 84 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6746: 009682a0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6746: 00968398 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6747: 00da0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6748: 00dc7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6749: 00cf5af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6750: 00d942f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6751: 009363d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6751: 009364cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6752: 00dc6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6753: 0052fbc0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6754: 0033af68 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6755: 00506024 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6756: 00cf5bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ - 6757: 0071e5ec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6757: 0071e6e4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6758: 003e25dc 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6759: 00632af4 640 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6760: 00da0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6761: 00dc7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6762: 009a46f4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6762: 009a47ec 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6763: 00582260 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6764: 0033b8f0 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6765: 00dc7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6766: 00d94b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6767: 00d9e220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6768: 0090d4c4 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6768: 0090d5bc 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6769: 00dc6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6770: 00ce51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6771: 00dc74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6772: 0096ec90 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6773: 0082109c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6774: 008c14b8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6775: 00998b1c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6776: 0098dad4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6772: 0096ed88 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6773: 00821194 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6774: 008c15b0 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6775: 00998c14 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6776: 0098dbcc 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6777: 00308f78 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6778: 00d91ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6779: 00d8a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6780: 0063c528 332 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6781: 00dc6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6782: 00dc7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6783: 00d8aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6784: 00dc63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6785: 00919b7c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6785: 00919c74 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6786: 00dc6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6787: 00dc785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6788: 0063c2e0 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6789: 00cf5b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6790: 009c2478 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6791: 008150fc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6790: 009c2570 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6791: 008151f4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6792: 002adfc8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6793: 00dc6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6794: 00d94798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6795: 00da1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6796: 0027ee54 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6797: 00dc6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6798: 00dc74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6799: 00969ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6799: 0096a0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6800: 00c81aac 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6801: 002bc4b8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6802: 00d8b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6803: 006a298c 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6804: 0096d8b0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6803: 006a2a88 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6804: 0096d9a8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6805: 00509e10 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6806: 006a2ec8 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6806: 006a2fc4 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6807: 00d9c69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6808: 00d9ff2c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6809: 00da01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6810: 0063c404 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6811: 00dc8728 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6812: 00dc6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6813: 006a2b40 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6813: 006a2c3c 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6814: 00585938 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6815: 00d8e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6816: 00dc647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6817: 00da1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6818: 007bee08 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6819: 009a1374 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6818: 007bef00 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6819: 009a146c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6820: 00d9b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6821: 0077eba8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6822: 009bc988 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6821: 0077eca0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6822: 009bca80 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6823: 003284f8 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6824: 00d9cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6825: 00dc6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6826: 00d9dfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6827: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6828: 00da3a08 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6829: 007a6e44 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6830: 007c4ec0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6829: 007a6f3c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6830: 007c4fb8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6831: 00d98408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6832: 00cff8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6833: 006a2d0c 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6833: 006a2e08 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6834: 00dc8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6835: 00d95884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6836: 00d01938 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6837: 00dc77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6838: 00cff838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6839: 00dc74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6840: 00d9f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6841: 005faa10 112 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6842: 00dc7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6843: 00d98710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6844: 00958c84 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6844: 00958d7c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6845: 00613ab0 624 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6846: 00dc7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6847: 00dc65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6848: 00614200 592 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ - 6849: 00781e1c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6849: 00781f14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6850: 00d984e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6851: 00d947b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6852: 009c5178 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6852: 009c5270 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6853: 00613d20 628 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6854: 00dc6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6855: 00d9214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6856: 002b1040 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6857: 00288e68 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6858: 00dc75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6859: 00dc8c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6860: 002a5250 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6861: 002b233c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6862: 009cbb08 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6862: 009cbc00 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6863: 00dc807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6864: 00cff7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6865: 00dc6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6866: 00781684 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6866: 0078177c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6867: 00dc8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6868: 009b5120 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6868: 009b5218 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6869: 00dc6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6870: 0098516c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6871: 00904ff0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6870: 00985264 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6871: 009050e8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6872: 005711dc 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6873: 00613f94 620 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6874: 00d8b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6875: 00d919ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6876: 005552f0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6877: 00dc6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6878: 00291c34 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6879: 00776dcc 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6879: 00776ec4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6880: 00dc7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6881: 00dc85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6882: 008cf390 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6882: 008cf488 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6883: 00c7c498 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6884: 00dc6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6885: 00dbda1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6886: 00dc6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6887: 00dc6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6888: 00509e38 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6889: 00995064 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6889: 0099515c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6890: 00dc6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6891: 009273c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6892: 008f0830 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6891: 009274bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6892: 008f0928 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6893: 00d98ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 6894: 00746f6c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6894: 00747064 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6895: 00d028b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 6896: 002ffcb4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6897: 00dc8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6898: 00d02934 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 6899: 008be188 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6899: 008be280 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6900: 00dc6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6901: 0090cbd8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6901: 0090ccd0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6902: 00dc8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6903: 005aaaac 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6904: 00d8aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6905: 00bd05f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6906: 00d96c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6907: 00d0282c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 6908: 00dc6121 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6909: 00dc839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6910: 00d8b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6911: 00dc7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6912: 008e4b2c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6912: 008e4c24 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6913: 00d9f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6914: 00d99c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6915: 0054aaec 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6916: 00d931e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6917: 00dc7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6918: 0025f174 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6919: 008cb6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6920: 00813f38 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6919: 008cb7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6920: 00814030 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6921: 002d77a0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6922: 009b3b2c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6922: 009b3c24 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6923: 002adba8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6924: 008ccc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6924: 008ccd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6925: 00d8af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6926: 00d8cb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6927: 0093a0b8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6927: 0093a1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6928: 002a4bec 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6929: 00ce3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 6930: 002a51b0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6931: 009409f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6931: 00940aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6932: 00da0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6933: 00ce4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 6934: 00d8caa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6935: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6936: 00915f54 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6936: 0091604c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6937: 00ce4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 6938: 005506fc 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6939: 00908f98 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6939: 00909090 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6940: 0053b71c 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6941: 0093502c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6941: 00935124 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 6942: 00ce4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 6943: 009c64a0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6944: 007e9eb8 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6945: 00826c4c 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6943: 009c6598 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6944: 007e9fb0 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6945: 00826d44 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6946: 00dc7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6947: 00d8cd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6948: 00dc6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6949: 00781fa8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6949: 007820a0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6950: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6951: 00dc75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6952: 00d97754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6953: 00d94be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6954: 00522954 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6955: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6956: 007e1ce0 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6957: 0070c2c8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6956: 007e1dd8 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6957: 0070c3c0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6958: 00d8a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6959: 00522cac 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6960: 007ec8a8 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6960: 007ec9a0 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6961: 00d95344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6962: 007df874 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6962: 007df96c 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6963: 00ce4bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 6964: 004936bc 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6965: 003e7f04 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6966: 00c7c01c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6967: 00dc7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6968: 0058cb38 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6969: 008e4e00 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6969: 008e4ef8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6970: 005e86b0 324 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 6971: 00dc762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6972: 00cfadf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 6973: 00dc85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6974: 005dcb7c 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 6975: 00dc7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6976: 00d8bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6977: 00d93e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6978: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6979: 00cfad74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 6980: 00dc7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6981: 007f8614 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6981: 007f870c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6982: 00d9e310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6983: 00dc822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6984: 00dc6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6985: 002d79a0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6986: 00d9b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6987: 003dda24 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6988: 00d8c2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6989: 00dc7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6990: 005129c8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6991: 00d9a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6992: 00db5678 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6993: 00dc7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6994: 007b9f84 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6994: 007ba07c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6995: 00d98a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6996: 0091b098 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6996: 0091b190 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6997: 00dc7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6998: 0054408c 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6999: 00491e04 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7000: 0099bd18 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7001: 008db2d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7000: 0099be10 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7001: 008db3d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7002: 00cfacf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7003: 00dc6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7004: 00dc6114 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7005: 00512c10 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7006: 009cc8a0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7007: 00776f00 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7008: 00816068 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7006: 009cc998 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7007: 00776ff8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7008: 00816160 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7009: 00dc8bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7010: 00dc8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7011: 0094f460 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7012: 007577c4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7011: 0094f558 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7012: 007578bc 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7013: 00dc6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7014: 00d94518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7015: 00db58f8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7016: 00dc6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7017: 0042aec4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7018: 002a4c8c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7019: 00dc6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7020: 00dc746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7021: 00dc74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7022: 00509e60 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 7023: 0077f654 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7023: 0077f74c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7024: 00d95fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7025: 00dc7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7026: 00da13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7027: 008d2a04 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7027: 008d2afc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7028: 00c80960 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7029: 0049456c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7030: 00dc65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7031: 00dc82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7032: 00d9a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7033: 002b39c8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7034: 00cba354 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7035: 00dc69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7036: 00cba3b4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7037: 00da03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7038: 0054cdfc 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7039: 00dc7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7040: 00cba3d4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7041: 00dc6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7042: 007afea8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7042: 007affa0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7043: 004d3624 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7044: 00dc7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7045: 00d9dae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7046: 0086c35c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7046: 0086c454 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7047: 00d8d544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7048: 00716810 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7049: 008e8cdc 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7048: 00716908 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7049: 008e8dd4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7050: 00d90f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7051: 00868338 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7051: 00868430 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7052: 00dc84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7053: 00533210 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7054: 00d93ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7055: 00dc7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7056: 00da00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7057: 00d9aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7058: 00d93658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7059: 0062dd90 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7060: 005184a4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7061: 007516e0 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7061: 007517d8 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7062: 00d9a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7063: 00d8b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7064: 00da1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7065: 006317dc 592 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7066: 00dc7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7067: 00dc6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7068: 00dc7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7069: 0062da6c 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7070: 00631344 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7071: 008c9f70 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7071: 008ca068 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7072: 00d8bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7073: 0030428c 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7074: 0039cfc8 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7075: 00d9602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7076: 003dd654 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7077: 002a5108 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7078: 009a3218 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7078: 009a3310 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7079: 00dc0620 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7080: 00dc7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7081: 005ea360 28 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7082: 009cbadc 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7082: 009cbbd4 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7083: 00dc7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7084: 00dc7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7085: 004358a4 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7086: 005eab90 184 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7087: 009cc7d8 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7087: 009cc8d0 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7088: 0062dc14 380 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7089: 00d9b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7090: 00dc640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7091: 00baa074 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7091: 00baa17c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7092: 00631590 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7093: 00d977e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7094: 00d91c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7095: 0098e334 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7095: 0098e42c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7096: 005e9af0 120 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7097: 00d98820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7098: 00dc61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7099: 0060fff4 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7100: 00d9c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7101: 00dc6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7102: 0078c038 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7103: 008c7bf4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7104: 007464d8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7102: 0078c130 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7103: 008c7cec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7104: 007465d0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7105: 00508de4 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7106: 00dc634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7107: 00dc7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7108: 00dc7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7109: 0061017c 360 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7110: 008142b8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7110: 008143b0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7111: 005b302c 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7112: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7113: 00dc83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7114: 00308e14 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7115: 00983acc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7116: 008ea2e8 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7115: 00983bc4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7116: 008ea3e0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7117: 00372a18 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7118: 0055d8a4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7119: 00dc6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7120: 00d99f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7121: 00dc856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7122: 00d976f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7123: 00415724 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7124: 008fbeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7124: 008fbfa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7125: 00dc6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7126: 0080a780 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7126: 0080a878 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7127: 00d91128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7128: 00dc728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7129: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7130: 002b23d8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7131: 006102e4 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7132: 00dc7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7133: 00d949f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7134: 00dc7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7135: 002a8738 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7136: 00dc6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7137: 0041e2d8 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7138: 00915068 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7138: 00915160 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7139: 00d8f2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7140: 00817928 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7140: 00817a20 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7141: 00d8c7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7142: 00d9238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7143: 0073ebcc 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7144: 009080a0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7143: 0073ecc4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7144: 00908198 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7145: 002af878 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7146: 008f9698 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7146: 008f9790 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7147: 00dc6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7148: 00d8f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7149: 00dc61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7150: 00d953f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7151: 00d9a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7152: 00dc6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7153: 0075aadc 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7153: 0075abd4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7154: 00dc6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7155: 00c807e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7156: 00dc621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7157: 00d9b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7158: 008dbd10 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7158: 008dbe08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7159: 002f5ed4 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7160: 002a4d2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7161: 007df8b4 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7161: 007df9ac 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7162: 00d9fbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7163: 00532f8c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7164: 00784474 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7164: 0078456c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7165: 00d8faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7166: 00dc7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7167: 0075b95c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7167: 0075ba54 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7168: 00dc64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7169: 005ddc84 252 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7170: 00dc775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7171: 009bc56c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7171: 009bc664 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7172: 00334534 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7173: 0076c8b8 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7174: 00935ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 7175: 0075fb60 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7173: 0076c9b0 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7174: 00935fec 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7175: 0075fc58 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7176: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7177: 00821154 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7178: 009a1238 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7177: 0082124c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7178: 009a1330 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7179: 005af150 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7180: 00dc7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7181: 00d91098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7182: 00915850 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7182: 00915948 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7183: 00dc8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7184: 005a46f4 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7185: 00d9de80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7186: 008d5a40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7186: 008d5b38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7187: 00d9a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7188: 00dc73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7189: 002a0024 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7190: 0099b320 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7190: 0099b418 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7191: 0063534c 400 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7192: 00dc6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7193: 00333ed4 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7194: 00635068 384 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7195: 00900998 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7195: 00900a90 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7196: 00d8e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7197: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7198: 003bb428 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7199: 0098e1b4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7199: 0098e2ac 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7200: 00d8fc84 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7201: 009cf8b8 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7201: 009cf9b0 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7202: 00d8e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7203: 00d8a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7204: 00d98eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7205: 00dc6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7206: 00714d28 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7207: 008b016c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7208: 0077f828 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7206: 00714e20 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7207: 008b0264 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7208: 0077f920 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7209: 0026868c 156 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7210: 0098b574 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7210: 0098b66c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7211: 00da49f8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7212: 00d8cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7213: 0042d8f0 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7214: 0029d760 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7215: 00d9e200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7216: 00609950 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7217: 00903554 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7217: 0090364c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7218: 002a3414 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7219: 006351e8 356 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7220: 008b1354 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7220: 008b144c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7221: 00609c64 308 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7222: 00dc677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7223: 002d774c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7224: 00da1488 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7225: 007dd834 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7226: 00993948 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7225: 007dd92c 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7226: 00993a40 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7227: 002a7838 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7228: 0074d654 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7229: 00746184 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7228: 0074d74c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7229: 0074627c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7230: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7231: 00609a54 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7232: 00d00f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7233: 008ff974 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7234: 007bdb70 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7233: 008ffa6c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7234: 007bdc68 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7235: 00d8d4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7236: 005b8f24 8 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7237: 00c81408 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7238: 005ff9a0 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ - 7239: 0076cecc 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7240: 008d7240 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7239: 0076cfc4 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7240: 008d7338 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7241: 003ca4b4 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7242: 00dc8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7243: 002a87f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7244: 008b2ff4 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7244: 008b30ec 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7245: 00dc8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7246: 004d1634 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7247: 00ce5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7248: 0063970c 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7249: 00dc83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7250: 002fbfc0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7251: 0042db68 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7252: 00639a1c 324 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7253: 008cc318 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7253: 008cc410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7254: 00d8e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7255: 00609b60 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7256: 00d97114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7257: 00639814 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7258: 004cb554 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7259: 00d99ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7260: 008c6204 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7261: 008cf644 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7260: 008c62fc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7261: 008cf73c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7262: 00dc6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7263: 00dc6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7264: 005852a8 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7265: 00939c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7265: 00939d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7266: 00d97fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7267: 00d90408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7268: 002a2538 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7269: 009aea88 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7270: 00b83dc0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7271: 008cdb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7269: 009aeb80 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7270: 00b83ec0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7271: 008cdc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7272: 00dc7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7273: 00639918 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7274: 00dc6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7275: 00dc844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7276: 00d8c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7277: 00da0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7278: 0075bbd4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7278: 0075bccc 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7279: 00dc68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7280: 00d8e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7281: 00302160 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7282: 00cb9c90 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7283: 00dc6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7284: 00758714 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7284: 0075880c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7285: 0029d1f8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7286: 0094ce10 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7286: 0094cf08 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7287: 0037ae74 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7288: 00d8bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7289: 00dc848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7290: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7291: 0071ed24 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7291: 0071ee1c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7292: 00dc7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7293: 00d9acf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7294: 0099c848 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7295: 0094b6e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7294: 0099c940 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7295: 0094b7dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7296: 00dc64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7297: 00d8dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7298: 00dc74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7299: 00dc805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7300: 00292c68 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7301: 005b6d24 420 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7302: 00dc6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7303: 00309148 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7304: 00dbda18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7305: 00dc7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7306: 00da1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7307: 00dc7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7308: 0062ebfc 428 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7309: 00758038 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7309: 00758130 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7310: 0049f5f8 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7311: 006b64a8 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7312: 008e3594 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7311: 006b65a4 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7312: 008e368c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7313: 00d8def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7314: 009535a0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7315: 0096c2d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7314: 00953698 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7315: 0096c3d0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7316: 00dc6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7317: 00911e04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7317: 00911efc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7318: 0062e8e8 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7319: 00d9a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7320: 007c7550 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7321: 00953f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7320: 007c7648 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7321: 0095405c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7322: 002ca4f4 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7323: 00823c5c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7323: 00823d54 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7324: 00d8e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7325: 00dc80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7326: 00974ca8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7326: 00974da0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7327: 00dc8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7328: 00d9cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7329: 00d98930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7330: 002a78e4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7331: 00dc8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7332: 004e2fa0 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7333: 00742084 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7333: 0074217c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7334: 0062ea80 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7335: 00814dfc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7335: 00814ef4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7336: 00d9cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7337: 00d8c834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7338: 008d8990 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7339: 008e6cd0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7338: 008d8a88 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7339: 008e6dc8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7340: 00dc60f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7341: 00876a50 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7341: 00876b48 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7342: 00dc773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7343: 00da1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7344: 007847a4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7344: 0078489c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7345: 00d9b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7346: 00d91a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7347: 00d9f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7348: 00d8dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7349: 00d8e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7350: 00d9e4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7351: 002b0fe4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7352: 0029d978 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7353: 00d8bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7354: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7355: 0080d6b4 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7355: 0080d7ac 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7356: 00d8f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7357: 00bcf2c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7358: 005f9784 112 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7359: 008acf64 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7359: 008ad05c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7360: 005fa1f0 112 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7361: 0081557c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7361: 00815674 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7362: 00d998e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7363: 00dc8670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7364: 00dc640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7365: 0098b6e0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7365: 0098b7d8 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7366: 00dc86f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7367: 008cbf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7367: 008cc01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7368: 005544b8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7369: 00d8bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7370: 00d9fe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7371: 008fe014 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7372: 007409b4 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7373: 00871c28 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7371: 008fe10c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7372: 00740aac 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7373: 00871d20 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7374: 00d98328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7375: 009525dc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7375: 009526d4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7376: 00d90f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7377: 0056bbe8 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7378: 005bb8fc 408 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7379: 00dc65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7380: 00dc676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7381: 007c4f9c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7381: 007c5094 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7382: 00dc7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7383: 0081bdc0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7384: 0083a324 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7383: 0081beb8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7384: 0083a41c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7385: 002fec1c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7386: 005709c0 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7387: 0070e158 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7387: 0070e250 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7388: 00dc6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7389: 00d9608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7390: 005714e8 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7391: 00dc6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7392: 0032abe4 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7393: 007aff0c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7394: 00707540 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7395: 00743b30 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7393: 007b0004 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7394: 00707638 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7395: 00743c28 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7396: 00500b6c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7397: 00913440 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7397: 00913538 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7398: 005ab2e0 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7399: 0098de44 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7399: 0098df3c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7400: 0050908c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7401: 00dc751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7402: 003702e8 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7403: 0097c000 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7403: 0097c0f8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7404: 00dc7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7405: 00d91bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7406: 00d8a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7407: 003aa620 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7408: 00d9619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7409: 00dc6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7410: 0093ddf8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7411: 007ec470 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7410: 0093def0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7411: 007ec568 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7412: 00dc71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7413: 005ac2a4 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7414: 00dc734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7415: 004d7a20 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7416: 00d8a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7417: 00969cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7418: 00759dfc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7417: 00969db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7418: 00759ef4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7419: 00d959c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7420: 00dc6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7421: 00dc6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7422: 00d8c3f4 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7423: 00474310 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7424: 0042b5c4 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7425: 0029eed8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7426: 00dc82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7427: 0032b818 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7428: 0091500c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7428: 00915104 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7429: 00da21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7430: 00dc8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7431: 008bbde4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7432: 007d305c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7433: 00940828 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7431: 008bbedc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7432: 007d3154 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7433: 00940920 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7434: 00d9f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7435: 008c44c4 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7435: 008c45bc 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7436: 00d9fa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7437: 006ac3f8 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7438: 008e391c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7439: 008a579c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7437: 006ac4f4 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7438: 008e3a14 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7439: 008a5894 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7440: 00517a48 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7441: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7442: 00817a38 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7443: 0094bbd4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7442: 00817b30 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7443: 0094bccc 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7444: 00dc65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7445: 00973b84 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7445: 00973c7c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7446: 00d9abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7447: 00dc6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7448: 00d9263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7449: 00dc674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7450: 00dbd9d9 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7451: 00d93248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7452: 00523434 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7453: 002eb004 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7454: 0080c35c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7455: 009d8224 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7454: 0080c454 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7455: 009d831c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7456: 00dc850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7457: 00dc6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7458: 002b5260 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7459: 0042d984 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7460: 0025c594 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7461: 00d9dcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7462: 0055e420 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7470,146 +7470,146 @@ │ │ │ │ 7466: 00553e6c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7467: 005b2f3c 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7468: 00515810 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7469: 00dc66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7470: 00d94118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7471: 00ce16a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7472: 00d9c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7473: 0091cf18 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7474: 00825550 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7473: 0091d010 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7474: 00825648 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7475: 00d91aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7476: 00d9615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7477: 002bab60 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7478: 00dc7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7479: 00dc70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7480: 00dc7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7481: 009092a4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7481: 0090939c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7482: 00ce161c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7483: 0032902c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7484: 002b5460 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7485: 0092969c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7486: 009c1120 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7485: 00929794 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7486: 009c1218 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7487: 00d9a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7488: 00bcf248 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7489: 00dc72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7490: 002a412c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7491: 008ff810 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7491: 008ff908 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7492: 003e217c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7493: 007f3f84 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7493: 007f407c 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7494: 00c7c368 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7495: 00dc86c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7496: 0075185c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7496: 00751954 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7497: 00511434 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7498: 00816c60 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7498: 00816d58 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7499: 00d91c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7500: 00dc77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7501: 00d91fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7502: 00d8abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7503: 00db5954 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7504: 00ce1598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7505: 00d99a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7506: 00951534 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7506: 0095162c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7507: 00308110 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7508: 00906764 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7508: 0090685c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7509: 004cb074 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7510: 00492fe4 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7511: 00dc7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7512: 00d9241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7513: 00759c30 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7513: 00759d28 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7514: 00dc8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7515: 00940b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7515: 00940c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7516: 00d9c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7517: 00dc6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7518: 00d8fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7519: 007357b8 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7520: 008abaec 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7519: 007358b0 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7520: 008abbe4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7521: 00333cb0 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7522: 0070dcd4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7522: 0070ddcc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7523: 00d93798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7524: 00dc66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7525: 00501224 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7526: 009a0864 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7526: 009a095c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7527: 00d90958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7528: 00d95744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7529: 00dc66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7530: 00d91a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7531: 00d91e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7532: 0025f214 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7533: 0075d3f8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7534: 00740a44 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7533: 0075d4f0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7534: 00740b3c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7535: 00d9a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7536: 0078bef0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7537: 0074635c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7538: 008bce04 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7539: 0098cd8c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7536: 0078bfe8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7537: 00746454 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7538: 008bcefc 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7539: 0098ce84 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7540: 003c9bd8 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7541: 00954dc0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7541: 00954eb8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7542: 00d98c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7543: 008fc2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7543: 008fc39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7544: 00dc6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7545: 0054aa98 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7546: 007e8468 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7547: 008f7870 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7548: 006e7338 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7546: 007e8560 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7547: 008f7968 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7548: 006e7430 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7549: 0050806c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7550: 00d8cb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7551: 0041eeec 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7552: 00dc7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7553: 00d9f478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7554: 00dc7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7555: 00dc7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7556: 00d8e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7557: 00dc7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7558: 005171b0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7559: 00822b68 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7560: 009940f4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7561: 008cc42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7559: 00822c60 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7560: 009941ec 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7561: 008cc524 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7562: 00514b88 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7563: 00d8d5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7564: 00d94448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7565: 00d93ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7566: 00dc6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7567: 00dc7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7568: 00d99d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7569: 00da0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7570: 00d970f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7571: 008dd210 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7572: 0075cff4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7571: 008dd308 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7572: 0075d0ec 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7573: 00ce17a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7574: 00dc868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7575: 002a41d4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7576: 0058f44c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7577: 0077f9f8 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7577: 0077faf0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7578: 004ddb34 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7579: 00d9b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7580: 008cdad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7580: 008cdbc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7581: 00d96a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7582: 006e5588 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7582: 006e5680 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7583: 005aba84 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7584: 00dc6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7585: 00435058 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7586: 0033933c 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7587: 0085486c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7587: 00854964 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7588: 00dc7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7589: 00dc71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7590: 00dc691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7591: 0032b2ac 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7592: 007987e8 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7593: 007220f8 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7592: 007988e0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7593: 007221f0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7594: 00d91a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7595: 0061a8ac 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7596: 00428e34 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7597: 0051cfe0 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7598: 00508b8c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7599: 005a7f4c 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7600: 004fe260 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7601: 00da0a18 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7602: 0061a9cc 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7603: 00dc778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7604: 009850e4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7604: 009851dc 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7605: 00516d84 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7606: 00ce1724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7607: 00d9b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7608: 00dc6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7609: 005b60c0 436 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7610: 0061a90c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7611: 00d99a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7631,16 +7631,16 @@ │ │ │ │ 7627: 00dc76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7628: 003346bc 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7629: 0025f570 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7630: 00d9294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7631: 00d9a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7632: 0061a96c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7633: 0029d700 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7634: 00917c64 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7635: 007491e0 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7634: 00917d5c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7635: 007492d8 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7636: 00d8c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7637: 00d9c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7638: 005a4668 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7639: 00dc60d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7640: 00d8df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7641: 00da1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7642: 00dc82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -7648,529 +7648,529 @@ │ │ │ │ 7644: 00d9f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7645: 00d8f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7646: 00d979e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7647: 00d90418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7648: 00543e24 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7649: 00d95c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7650: 002eab98 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7651: 0071fc60 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7652: 009531a8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7651: 0071fd58 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7652: 009532a0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7653: 00d9bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7654: 009505bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7655: 0091b1d8 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7654: 009506b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7655: 0091b2d0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7656: 00dc6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7657: 0032ce78 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7658: 00dc6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7659: 00dc857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7660: 00dc67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7661: 0085b870 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7661: 0085b968 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7662: 00cdff6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7663: 00ce227c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7664: 00d97024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7665: 0052df80 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7666: 008e0308 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7666: 008e0400 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7667: 00ce2384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7668: 00750d64 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7668: 00750e5c 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7669: 0030461c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7670: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7671: 008deaf0 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7672: 009cd334 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7673: 00957740 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7671: 008debe8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7672: 009cd42c 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7673: 00957838 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7674: 00d8f4d8 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7675: 005adb54 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7676: 00d94058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7677: 0063decc 72 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7678: 00505818 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7679: 00dc6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7680: 00dc708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7681: 002fbeb0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7682: 002b8b44 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7683: 009542fc 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7683: 009543f4 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7684: 00dc673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7685: 00906afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7685: 00906bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7686: 00dc6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7687: 0081ea1c 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7687: 0081eb14 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7688: 00dc7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7689: 005862a0 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7690: 00ce2300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7691: 00d96c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7692: 0096f678 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7692: 0096f770 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7693: 00dc60e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7694: 0050a000 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7695: 00dc7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7696: 00d95284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7697: 0075d618 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7697: 0075d710 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7698: 0056ae0c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7699: 009b4e4c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7699: 009b4f44 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7700: 00d9b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7701: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7702: 0051a528 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7703: 00d96944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7704: 0029d8b8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7705: 00d8df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7706: 0070e088 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7707: 00748c6c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7708: 0074d61c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7706: 0070e180 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7707: 00748d64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7708: 0074d714 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7709: 0048ecf0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7710: 00d8cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7711: 00dc6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7712: 00dc7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7713: 00dc80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7714: 00917194 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7714: 0091728c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7715: 00d8bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7716: 005db004 124 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7717: 007ee138 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7718: 008c6e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7717: 007ee230 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7718: 008c6f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7719: 005046fc 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7720: 00dc66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7721: 0031e904 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7722: 00d8d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7723: 00d9d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7724: 0098811c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7724: 00988214 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7725: 00d968e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7726: 00d8d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7727: 00d919bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7728: 0078b4f4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7728: 0078b5ec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7729: 005bb658 144 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7730: 0029e018 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7731: 00dc866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7732: 00dc7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7733: 0041aec8 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7734: 00dc7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7735: 00dc8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7736: 002a4280 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7737: 004ec99c 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7738: 00784c10 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7738: 00784d08 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7739: 005ee094 188 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7740: 0032ba34 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7741: 005ee2c8 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7742: 0095ff8c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7742: 00960084 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7743: 00d95b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7744: 005ee150 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ - 7745: 009627d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7745: 009628cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7746: 00da0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7747: 00d8b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7748: 00d8ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7749: 00dc6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7750: 00ce48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7751: 00dc804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7752: 009b0064 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7752: 009b015c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7753: 00ce4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7754: 00dc6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7755: 00dc7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7756: 00dc772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7757: 00dc7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7758: 00513a84 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7759: 00d04170 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7760: 00ce4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7761: 0072bbb4 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7762: 0098d978 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7763: 0099094c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7761: 0072bcac 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7762: 0098da70 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7763: 00990a44 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7764: 00cefc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7765: 00d9c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7766: 00d04278 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7767: 002b54d0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7768: 007578dc 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7768: 007579d4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7769: 00dc6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7770: 0041e254 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7771: 00d9b978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7772: 00748398 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7772: 00748490 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7773: 005ee210 184 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7774: 00ce1ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7775: 00cefa88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7776: 00d9a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7777: 00d98148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7778: 0029d6e0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7779: 00504498 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7780: 00d9273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7781: 007a34d4 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7781: 007a35cc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7782: 00ce1bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7783: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7784: 00cefb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7785: 006af584 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7785: 006af680 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7786: 00c7c4e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7787: 007b14c0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7788: 0070ca80 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7787: 007b15b8 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7788: 0070cb78 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7789: 00dc6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7790: 00d9f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7791: 0033bd78 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7792: 007f9568 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7792: 007f9660 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7793: 00d04068 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7794: 00ce479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7795: 0054ebc8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7796: 00d984d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7797: 00d8fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7798: 0076626c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7798: 00766364 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7799: 00da21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7800: 00dc8c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7801: 007df858 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7801: 007df950 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7802: 00dc8c97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7803: 008176c0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7803: 008177b8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7804: 00ce1b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7805: 00d9b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7806: 00dc8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7807: 00cefb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7808: 008287b4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7809: 0099c960 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7808: 008288ac 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7809: 0099ca58 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7810: 00d9fe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7811: 008ff6a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7811: 008ff7a0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7812: 00cdfd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7813: 009cd918 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7813: 009cda10 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7814: 002fa5cc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7815: 0097accc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7815: 0097adc4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7816: 00dc6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7817: 00754888 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7818: 0082ce98 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7817: 00754980 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7818: 0082cf90 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7819: 00580388 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7820: 00dc8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7821: 00d8c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7822: 00dc8bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7823: 00d93b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7824: 00298354 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7825: 004dde40 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7826: 00d9d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7827: 0095be9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7828: 00939a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7827: 0095bf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7828: 00939b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7829: 002b0da8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7830: 00780a58 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7830: 00780b50 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7831: 00dc6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7832: 00ce3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7833: 00dc6124 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7834: 00d8a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7835: 00c81b20 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7836: 00821fb4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7836: 008220ac 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7837: 002a5610 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7838: 00da213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7839: 00dc7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7840: 00d8cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7841: 007b0b1c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7841: 007b0c14 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7842: 00d8f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7843: 009c531c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7844: 008bbc18 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7843: 009c5414 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7844: 008bbd10 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7845: 00298414 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7846: 00d89fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7847: 00da011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7848: 00dc6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7849: 00d9eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7850: 00da0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7851: 00dc7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7852: 002a22d8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7853: 00dc7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7854: 00854544 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7854: 0085463c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7855: 00d8de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7856: 00dc6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7857: 00532db8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7858: 00715750 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7858: 00715848 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7859: 002a5b44 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7860: 004eed90 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7861: 0060c4c0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7862: 0060c5e0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7863: 00d9b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7864: 00dc770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7865: 0050224c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7866: 00d8c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7867: 0098b6ec 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7867: 0098b7e4 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7868: 00d97134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7869: 00871ab8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7869: 00871bb0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7870: 0060c520 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 7871: 002ffe88 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7872: 009d71c4 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7872: 009d72bc 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7873: 00d01410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 7874: 00d8a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7875: 00dc6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7876: 00d8c554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7877: 00d94618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7878: 00d975c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7879: 00c7f224 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7880: 0098b698 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7880: 0098b790 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7881: 00dc78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7882: 005ac87c 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7883: 00dc7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 7884: 00d0558c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 7885: 008fbbd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7885: 008fbcc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7886: 00d97b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7887: 00d90ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7888: 008eaf50 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7888: 008eb048 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7889: 00545a54 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7890: 004875ac 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7891: 00dc743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7892: 00dc8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7893: 0060c580 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 7894: 00d00d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 7895: 00954304 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7896: 009461a8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7895: 009543fc 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7896: 009462a0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7897: 00dc6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7898: 008c0940 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7898: 008c0a38 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7899: 00dc821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7900: 00d00de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 7901: 00dc8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7902: 007b46f4 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7902: 007b47ec 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7903: 00dc80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7904: 0063760c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 7905: 00dc854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7906: 006c8de8 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7906: 006c8ee0 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7907: 00dc7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7908: 00dc76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7909: 00d8df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 7910: 00637790 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 7911: 008e0db4 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7911: 008e0eac 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7912: 002af0a4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7913: 00915120 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7913: 00915218 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7914: 0058bd08 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7915: 0029f094 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7916: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7917: 00dc78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7918: 00d9d880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7919: 00dc69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7920: 00d9ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7921: 00426a98 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7922: 00dc7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7923: 00dc7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7924: 00dc75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7925: 00904668 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7925: 00904760 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7926: 00dc77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 7927: 008d078c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7928: 007f9468 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7927: 008d0884 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7928: 007f9560 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7929: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7930: 00dc610c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 7931: 006a3a6c 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 7931: 006a3b68 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 7932: 00637908 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 7933: 00dc60e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7934: 0048f378 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7935: 0096db10 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7935: 0096dc08 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7936: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7937: 006a3fc8 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 7938: 00895540 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7937: 006a40c4 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 7938: 00895638 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7939: 00d905b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7940: 00d8fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7941: 006a3c1c 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 7942: 0098c31c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7943: 00986c38 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7941: 006a3d18 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 7942: 0098c414 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7943: 00986d30 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7944: 00cf5650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 7945: 005809f8 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7946: 00dc8652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7947: 00d94a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7948: 00dc7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7949: 00dc65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7950: 00dc7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7951: 00cf5758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 7952: 00d957f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7953: 009051a4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7954: 007de3b4 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7953: 0090529c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7954: 007de4ac 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7955: 00d9b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7956: 00d97864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7957: 0090c7ac 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7957: 0090c8a4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7958: 00dc6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7959: 00dc78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7960: 0056f07c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7961: 009586dc 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7961: 009587d4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7962: 0027eda8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7963: 00da1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7964: 006a3dfc 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 7965: 00715de4 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7966: 007c744c 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7964: 006a3ef8 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 7965: 00715edc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7966: 007c7544 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7967: 00dc6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7968: 00988170 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7968: 00988268 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7969: 00d9d170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7970: 00d8a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7971: 00cf56d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 7972: 00d991d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7973: 00c80bcc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7974: 007be450 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7975: 0099e2b0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7974: 007be548 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7975: 0099e3a8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7976: 0029cfcc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7977: 00783630 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7977: 00783728 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7978: 00d95534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7979: 0029ed20 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7980: 008d5eb0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7980: 008d5fa8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7981: 00d989f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7982: 00435064 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7983: 00d9be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7984: 00d9f8c0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7985: 00751204 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7985: 007512fc 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7986: 0042d1b0 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7987: 00dc6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7988: 00dc67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 7989: 00b85350 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7989: 00b85450 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7990: 00292384 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7991: 00941c94 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7992: 009840c4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7993: 009cd684 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7991: 00941d8c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7992: 009841bc 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7993: 009cd77c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7994: 00dc7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7995: 0074257c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7995: 00742674 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7996: 00d9a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7997: 00904a18 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 7998: 009afbb0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7997: 00904b10 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7998: 009afca8 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7999: 00519fd0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8000: 00dc6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8001: 00dc6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8002: 00d96b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8003: 00291d90 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8004: 00da0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8005: 00dc79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8006: 005b1770 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8007: 00927484 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8007: 0092757c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8008: 00da0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8009: 008ef6f8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8010: 0099e38c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8009: 008ef7f0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8010: 0099e484 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8011: 00dc6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8012: 0052dee8 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8013: 0094935c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8013: 00949454 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8014: 00c811c4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8015: 005e7340 72 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8016: 00dc7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8017: 00da1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8018: 00492b28 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8019: 00dc6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8020: 007e1a58 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8020: 007e1b50 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8021: 00dc7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8022: 00d98468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8023: 009b4984 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8024: 007ea9c8 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8023: 009b4a7c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8024: 007eaac0 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8025: 00d9b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8026: 0096dbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8026: 0096dcc8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8027: 00d90c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8028: 0074a2a8 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8028: 0074a3a0 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8029: 00dc8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8030: 002f7654 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8031: 008cce98 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8032: 008690d8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8033: 008f1028 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8031: 008ccf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8032: 008691d0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8033: 008f1120 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8034: 006187ac 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8035: 00d8b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8036: 006188cc 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8037: 00cf71a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8038: 0095ce00 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8039: 009ba1c4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8038: 0095cef8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8039: 009ba2bc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8040: 00cf7018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8041: 00dc7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8042: 0061880c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8043: 00dc6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8044: 00dc61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8045: 008645b4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8045: 008646ac 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8046: 0055d6f4 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8047: 00dc73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8048: 00cf7120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8049: 00d9a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8050: 00dc8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8051: 002b5a38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8052: 00dc701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8053: 00d8caf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8054: 0057266c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8055: 00417200 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8056: 00dc6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8057: 009506d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8057: 009507c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8058: 002a352c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8059: 0029dcc8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8060: 0098bfd8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8060: 0098c0d0 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8061: 00d8d524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8062: 007944d4 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8063: 00b9a580 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8062: 007945cc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8063: 00b9a688 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8064: 00d8e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8065: 002f8348 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8066: 0061886c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8067: 00dc6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8068: 00d9a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8069: 00da0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8070: 003ca4f8 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8071: 00d9d090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8072: 00cf709c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8073: 0029d738 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8074: 008b3014 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8074: 008b310c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8075: 0056ed78 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8076: 00dc6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8077: 0076cb7c 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8078: 0073f7cc 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8077: 0076cc74 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8078: 0073f8c4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8079: 00581460 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8080: 00dc7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8081: 00d95ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8082: 00955f98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8082: 00956090 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8083: 00dc829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8084: 00da39f8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8085: 008d3ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8085: 008d40f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8086: 00554b30 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8087: 00423928 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8088: 00dc6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8089: 00dc6103 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8090: 00dc769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8091: 0078b304 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8091: 0078b3fc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8092: 00dc78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8093: 00d8eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8094: 005b6698 852 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8095: 008ad174 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8096: 008d4ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8095: 008ad26c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8096: 008d4bd8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8097: 002ad280 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8098: 00da0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8099: 005145bc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8100: 005b495c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8101: 004cf6c4 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8102: 00d8d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8103: 005a9c08 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8104: 00d8bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8105: 00dc7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8106: 00dc7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8107: 005ea63c 68 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8108: 00dc7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8109: 0099beb4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8109: 0099bfac 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8110: 00d8ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8111: 00d91118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8112: 00dc7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8113: 0098b57c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8113: 0098b674 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8114: 00dc8bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8115: 00d8d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8116: 00da1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8117: 00395c30 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8118: 007be4f0 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8118: 007be5e8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8119: 00d94358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8120: 0074dbe8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8120: 0074dce0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8121: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8122: 0037b428 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8123: 00569848 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8124: 00512ccc 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8125: 00da3568 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8126: 00d956f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8127: 005eb7ec 120 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8128: 002d7628 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8129: 00291fb0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8130: 009399ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8131: 0095c514 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8132: 00900784 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8130: 00939aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8131: 0095c60c 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8132: 0090087c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8133: 00d8bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8134: 00983c98 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8134: 00983d90 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8135: 00ce437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8136: 00dc7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8137: 0056e750 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8138: 0094a8c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8138: 0094a9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8139: 002a24e4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8140: 00da2c98 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8141: 00d91c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8142: 00dc84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8143: 00dc85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8144: 00c70570 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8145: 00d007b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8146: 00dc863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8147: 00d97f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8148: 0090698c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8148: 00906a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8149: 00d91438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8150: 00d949e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8151: 00d00498 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8152: 0082b4a8 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8152: 0082b5a0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8153: 00cffeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8154: 00dc7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8155: 006ead80 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8155: 006eae78 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8156: 002abd64 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8157: 00569e38 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8158: 00808b4c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8158: 00808c44 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8159: 00d8d4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8160: 00622adc 424 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8161: 0095f368 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8161: 0095f460 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8162: 00dc6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8163: 002b2c20 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8164: 00d9a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8165: 00927544 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8165: 0092763c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8166: 00632620 588 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8167: 00cffe68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8168: 00632190 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8169: 00dc86f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8170: 00d01494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8171: 005a9624 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8172: 00dc7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ @@ -8182,652 +8182,652 @@ │ │ │ │ 8178: 002a43e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8179: 00622c84 452 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8180: 00dc8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8181: 00dc7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8182: 00dc68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8183: 00cffde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8184: 00dc6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8185: 009bca4c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8185: 009bcb44 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8186: 00dc6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8187: 00d8aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8188: 006323d8 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8189: 007f9e1c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8189: 007f9f14 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8190: 002b5798 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8191: 00dc60bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8192: 002b57f8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8193: 008216c0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8193: 008217b8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8194: 00da041c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8195: 00dc64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8196: 009bde24 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8196: 009bdf1c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8197: 00dc6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8198: 0081536c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8198: 00815464 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8199: 0051584c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8200: 005700b0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8201: 00d9d9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8202: 00d8d604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8203: 0095c17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8203: 0095c274 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8204: 00cfcad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8205: 0074f67c 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8206: 0096e42c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8205: 0074f774 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8206: 0096e524 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8207: 00514fcc 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8208: 00dc68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8209: 0084ee64 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8210: 008f6df8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8211: 00801b10 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8209: 0084ef5c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8210: 008f6ef0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8211: 00801c08 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8212: 004e35a8 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8213: 008cbc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8213: 008cbd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8214: 00dc7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8215: 00b2b2e8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 8216: 00746dcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8217: 009a47cc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8215: 00b2b3e8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8216: 00746ec4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8217: 009a48c4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8218: 00dc7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8219: 00dc6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8220: 00d91e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8221: 00dc8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8222: 00d90ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8223: 0081b72c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8224: 0084d7f4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8223: 0081b824 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8224: 0084d8ec 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8225: 0025c420 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8226: 00dc61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8227: 00dc847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8228: 00d99f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8229: 0096d338 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8229: 0096d430 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8230: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8231: 00d97a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8232: 00cfca54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8233: 00990bf4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8234: 009b25ac 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8235: 008bd988 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8233: 00990cec 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8234: 009b26a4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8235: 008bda80 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8236: 00dc766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8237: 004efe14 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8238: 00da010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8239: 00c818d4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8240: 0029d6d0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8241: 00ba9ff4 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8241: 00baa0fc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8242: 002fcfbc 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8243: 00dc6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8244: 00dc8c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8245: 00748c80 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8245: 00748d78 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8246: 00d9251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8247: 00dc84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8248: 0081b71c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8249: 0070ebe0 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8248: 0081b814 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8249: 0070ecd8 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8250: 00d97354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8251: 00d90ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8252: 00dc63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8253: 009609d4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8253: 00960acc 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8254: 00dc64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8255: 00dc620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8256: 002ff740 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8257: 005ec160 416 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8258: 00dc75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8259: 00d954b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8260: 00d93fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8261: 00d9dd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8262: 0061d048 264 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8263: 00dc7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8264: 00d9a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8265: 0074d8c0 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8265: 0074d9b8 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8266: 00da1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8267: 005e9758 52 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8268: 0061d360 300 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8269: 00dc7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8270: 00dc6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8271: 0096f7e0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8272: 00753bd4 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8271: 0096f8d8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8272: 00753ccc 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8273: 002a448c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8274: 005e978c 244 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8275: 0061d150 268 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8276: 00dc6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8277: 007eb0d0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8278: 00780b6c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8277: 007eb1c8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8278: 00780c64 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8279: 00d9603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8280: 00281ac4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8281: 00dc6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8282: 00dc7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8283: 006f654c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8284: 0095b300 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8283: 006f6644 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8284: 0095b3f8 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8285: 00dc7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8286: 0092bc18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8286: 0092bd10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8287: 00dc7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8288: 0096a108 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8288: 0096a200 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8289: 00d93ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8290: 00dc84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8291: 0074129c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8291: 00741394 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8292: 0032b630 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8293: 00dc830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8294: 006d6048 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8294: 006d6140 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8295: 005e96c0 152 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8296: 008c2664 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8296: 008c275c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8297: 002ac0d0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8298: 00da0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8299: 002a656c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8300: 0061d25c 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8301: 00dc6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8302: 00dc67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8303: 00da12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8304: 00d98c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8305: 007dbda0 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8305: 007dbe98 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8306: 00c80ee8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8307: 00cf8854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8308: 0042af84 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8309: 00dc7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8310: 00dc7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8311: 00d9c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8312: 00d933b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8313: 00dc6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8314: 002a70e4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8315: 00dc6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8316: 00cf87d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8317: 00b0c730 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8318: 00944b8c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8319: 0085c830 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8320: 0090653c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8317: 00b0c830 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8318: 00944c84 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8319: 0085c928 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8320: 00906634 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8321: 00d90988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8322: 002ae2c4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8323: 007471f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8323: 007472f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8324: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8325: 0098c9e8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8325: 0098cae0 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8326: 00556e78 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8327: 008ad274 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8327: 008ad36c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8328: 00d9f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8329: 00d03618 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8330: 00384334 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8331: 004cf83c 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8332: 00d016a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8333: 00dc7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8334: 00dc7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8335: 0092ab54 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8335: 0092ac4c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8336: 00d9fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8337: 00940154 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8337: 0094024c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8338: 00cf874c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8339: 00dc752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8340: 0085ac1c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8340: 0085ad14 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8341: 00d8d684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8342: 00d8f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8343: 00dc71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8344: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8345: 00dc7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8346: 00dc860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8347: 0073e454 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8347: 0073e54c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8348: 00d017ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8349: 00dc70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8350: 005bc2d4 560 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8351: 008f83c0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8351: 008f84b8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8352: 00dc6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8353: 0098bcd8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8353: 0098bdd0 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8354: 00d9275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8355: 00d9f418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8356: 008fef28 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8356: 008ff020 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8357: 00da22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8358: 00d9d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8359: 00dc6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8360: 009c34bc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8360: 009c35b4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8361: 00d9a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8362: 00dc65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8363: 003bbf38 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8364: 0090d848 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8365: 0071c8d0 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8364: 0090d940 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8365: 0071c9c8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8366: 00dc6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8367: 009afe14 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8367: 009aff0c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8368: 00dc79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8369: 00bcf270 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8370: 00d9d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8371: 00970f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8372: 009ae1c4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8371: 00971034 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8372: 009ae2bc 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8373: 00d999f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8374: 00d913b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8375: 00d91b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8376: 0090f984 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8376: 0090fa7c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8377: 005b1658 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8378: 00d9d060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8379: 007f9240 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8379: 007f9338 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8380: 00d04e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ - 8381: 0070c000 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8381: 0070c0f8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8382: 00d9f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8383: 00d9c86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8384: 002faae8 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8385: 00cfb428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8386: 003e2984 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8387: 00741180 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8387: 00741278 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8388: 00561adc 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8389: 00d8dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8390: 008e7540 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8390: 008e7638 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8391: 00418794 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8392: 00cfb29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8393: 002aff08 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8394: 00dc809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8395: 00cf08f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8396: 002bb024 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8397: 00cfb3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8398: 009106e8 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8398: 009107e0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8399: 00dc6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8400: 00d8bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8401: 0074049c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8401: 00740594 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8402: 005d92c0 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8403: 00dc7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8404: 00cf0a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8405: 00d93428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8406: 00d8b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8407: 00dc6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8408: 00b0c358 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8408: 00b0c458 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8409: 00586d7c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8410: 00d9215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8411: 00da0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8412: 00dc84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8413: 00d9e5ac 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8414: 0095df40 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8414: 0095e038 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8415: 002a4530 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8416: 00850510 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8416: 00850608 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8417: 00d91dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8418: 0078390c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8418: 00783a04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8419: 00563fe8 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8420: 00642b2c 556 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8421: 006a0db0 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8421: 006a0eac 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8422: 00cfb320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8423: 00642d58 556 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8424: 00d9f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8425: 00cf097c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8426: 003390ec 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8427: 00dc66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8428: 0029d758 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8429: 00dc7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8430: 00dc79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8431: 00c7bf50 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8432: 00cfc7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ - 8433: 0070031c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8433: 00700414 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8434: 00d97374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8435: 0053b820 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8436: 00dc6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8437: 0029d748 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8438: 0076c9b4 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8439: 0075b1a4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8438: 0076caac 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8439: 0075b29c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8440: 00d91b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8441: 00dc768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8442: 00dc709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8443: 00d93e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8444: 0081bd04 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8444: 0081bdfc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8445: 00dc7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8446: 00581384 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8447: 002b5918 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8448: 00dc7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8449: 00dc7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8450: 00d99ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8451: 00d8a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8452: 00d91288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8453: 0079d394 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8454: 0072be2c 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8453: 0079d48c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8454: 0072bf24 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8455: 00cfc73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8456: 00dc7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8457: 00957aec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8458: 008ff3bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8457: 00957be4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8458: 008ff4b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8459: 00d9d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8460: 00dc8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8461: 0078bc60 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8461: 0078bd58 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8462: 00d9621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8463: 00dc622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8464: 00549d94 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8465: 00d8b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8466: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8467: 00438704 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8468: 00d97244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8469: 00dc735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8470: 00dc6119 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8471: 0050817c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8472: 00dc6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8473: 00b2db64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8474: 007b4430 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8473: 00b2dc64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8474: 007b4528 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8475: 00dc847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8476: 00d9ddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8477: 0027eac0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8478: 007bdfe8 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8478: 007be0e0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8479: 00dc66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8480: 00d90608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8481: 00dc775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8482: 00dc6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8483: 005173e0 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8484: 00dc670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8485: 0054996c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8486: 00dc7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8487: 0079b7c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8487: 0079b8bc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8488: 00dc683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8489: 008c15bc 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8489: 008c16b4 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8490: 00dc7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8491: 00967630 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8491: 00967728 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8492: 00dc81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8493: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8494: 00ce59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8495: 007488fc 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8496: 008aa9c8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8495: 007489f4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8496: 008aaac0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8497: 00dc60d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8498: 00427504 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8499: 00cf75c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8500: 0097c87c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8500: 0097c974 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8501: 005060d0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8502: 002ea4a8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8503: 0071e128 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8503: 0071e220 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8504: 00d95e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8505: 00cf7438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8506: 00dc644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8507: 0062d8c8 420 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8508: 0095d21c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8509: 0085cf60 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8510: 0080cb64 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8508: 0095d314 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8509: 0085d058 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8510: 0080cc5c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8511: 00cf7540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8512: 004f8cf8 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8513: 0062d588 436 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8514: 00d8cc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8515: 00dc6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8516: 00339150 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8517: 003a9048 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8518: 00dc6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8519: 00516d14 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8520: 0070e718 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8520: 0070e810 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8521: 00d8c844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8522: 008bcff8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8523: 007e8014 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8524: 00982a1c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8522: 008bd0f0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8523: 007e810c 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8524: 00982b14 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8525: 00dc83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8526: 00d99b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8527: 00dc633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8528: 00dc7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8529: 00c7f138 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8530: 0096a8f8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8530: 0096a9f0 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8531: 00269ad4 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8532: 00cf74bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8533: 00dc725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8534: 00dc817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8535: 0062d73c 396 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ - 8536: 0079b8ec 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8536: 0079b9e4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8537: 00d8c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8538: 008c6624 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8538: 008c671c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8539: 002f937c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8540: 0029c9c8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8541: 00d8d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8542: 0052e13c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8543: 00dc6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8544: 007c6900 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8544: 007c69f8 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8545: 00d9e860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8546: 00d90a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8547: 008fc698 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8547: 008fc790 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8548: 00d90588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8549: 0072b0ec 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8550: 008f90d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8549: 0072b1e4 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8550: 008f91c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8551: 00d9c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8552: 00d9d990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8553: 00d96ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8554: 0090f31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8555: 008005c0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8554: 0090f414 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8555: 008006b8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8556: 0059344c 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8557: 00db5978 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8558: 00dc793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8559: 008eb17c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8560: 008229f8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8559: 008eb274 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8560: 00822af0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8561: 00dc8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8562: 00d8bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8563: 00dc6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8564: 00dc6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8565: 00763460 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8565: 00763558 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8566: 00dc7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8567: 00d8bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8568: 00297e18 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8569: 0094c2cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8570: 0082c688 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8569: 0094c3c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8570: 0082c780 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8571: 00dc8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8572: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8573: 00da241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8574: 00dc7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8575: 00328440 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8576: 006b5d54 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8576: 006b5e50 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8577: 00dc80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8578: 008d7cf0 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8578: 008d7de8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8579: 00dc77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8580: 0053b074 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8581: 008d661c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8581: 008d6714 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8582: 00dc6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8583: 00d998c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8584: 007b2fbc 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8584: 007b30b4 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8585: 00dc6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8586: 00dc8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8587: 002ba89c 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8588: 00d95964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8589: 00340148 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8590: 00d96a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8591: 009cbc18 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8591: 009cbd10 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8592: 0032a72c 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8593: 00dc726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8594: 00727c94 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8594: 00727d8c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8595: 00d9258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8596: 00dc63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8597: 00d90d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8598: 00dc859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8599: 00dc6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8600: 00d8ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8601: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8602: 00dc6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8603: 00d9c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8604: 00dc7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8605: 00d8e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8606: 00c7e9e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8607: 0097ca44 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8607: 0097cb3c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8608: 00cba3e4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8609: 0090d9d8 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8609: 0090dad0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8610: 00dc6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8611: 00cba404 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8612: 003729f8 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8613: 00cba444 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8614: 004289b0 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8615: 008ad7e0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8615: 008ad8d8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8616: 00da10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8617: 009966c8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8618: 00900d50 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8617: 009967c0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8618: 00900e48 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8619: 00d8a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8620: 00dc61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8621: 00389170 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8622: 00d988f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8623: 0098453c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8624: 0078614c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8623: 00984634 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8624: 00786244 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8625: 00d9db20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8626: 00d9b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8627: 00328e5c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8628: 00295980 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8629: 0090384c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8629: 00903944 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8630: 00dc6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8631: 00da12c0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8632: 007f5eb4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8633: 0077ef18 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8632: 007f5fac 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8633: 0077f010 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8634: 00dc8c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8635: 0042b7bc 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8636: 007f8320 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8636: 007f8418 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8637: 00ce3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8638: 009cbb2c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8638: 009cbc24 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8639: 00d95c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8640: 008ca824 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8640: 008ca91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8641: 00dc67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8642: 0055d640 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8643: 007b46ec 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8643: 007b47e4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8644: 00d98be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8645: 00d97044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8646: 00429708 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8647: 008cbb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8647: 008cbc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8648: 0038e578 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8649: 00d9a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8650: 00dc8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8651: 00dc8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8652: 009cba10 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8653: 009c0474 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8652: 009cbb08 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8653: 009c056c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8654: 00d90ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8655: 00971580 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8655: 00971678 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8656: 00dc7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8657: 00dc8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8658: 00d91d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8659: 00da03f0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8660: 00d975a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8661: 00dc6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8662: 002a7338 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8663: 00dc747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8664: 00297f24 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8665: 0091517c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8666: 008fc808 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8665: 00915274 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8666: 008fc900 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8667: 005ae884 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8668: 00982e78 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8668: 00982f70 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8669: 002b42cc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8670: 0098440c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8671: 007f5f18 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8670: 00984504 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8671: 007f6010 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8672: 00dc86d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8673: 00dc6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8674: 00dc6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8675: 00dc6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8676: 00d90718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8677: 0029b5fc 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8678: 003413f0 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8679: 00dc7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8680: 002b9a9c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8681: 00dc7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8682: 00941704 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8682: 009417fc 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8683: 002fbc90 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8684: 00d8aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8685: 00db584c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8686: 00d99e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8687: 0095ea40 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8687: 0095eb38 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8688: 00384830 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8689: 00dc6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8690: 00d982e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8691: 00d9fb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8692: 00906e48 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8693: 008af00c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8692: 00906f40 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8693: 008af104 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8694: 0051a3f0 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8695: 00ce84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8696: 00dc754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8697: 007973bc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8698: 006cdb14 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8697: 007974b4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8698: 006cdc0c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8699: 00ce836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8700: 00383914 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8701: 009b22a8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8701: 009b23a0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8702: 00514660 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8703: 007614b8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8703: 007615b0 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8704: 0039d048 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8705: 0099fb9c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8705: 0099fc94 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8706: 00ce8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8707: 00939b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8708: 008c62c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8709: 008dfeec 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8707: 00939c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8708: 008c63bc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8709: 008dffe4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8710: 00da0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8711: 00c81c48 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 8712: 0078b888 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8712: 0078b980 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8713: 00d8f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8714: 00d9fcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8715: 00d9e010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8716: 0077d9f4 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8716: 0077daec 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8717: 004eee18 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8718: 00d94a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8719: 00ce83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8720: 0088cc0c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8720: 0088cd04 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8721: 00d8f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8722: 008c23a4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8722: 008c249c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8723: 00dc61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8724: 00d920ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8725: 003e28f8 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8726: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8727: 0095c0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8727: 0095c1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8728: 0037b258 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8729: 00dc831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8730: 0076d4b8 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8730: 0076d5b0 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8731: 00dc6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8732: 00d8b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8733: 0033338c 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8734: 00dc675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8735: 00607ce0 96 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8736: 00dc7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8737: 006e5e00 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8737: 006e5ef8 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8738: 00dc8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8739: 00d946b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8740: 0051508c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8741: 0097cc04 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8742: 0092b008 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8741: 0097ccfc 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8742: 0092b100 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8743: 002b9d70 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8744: 00972238 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8744: 00972330 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8745: 00d9f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8746: 00d93918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8747: 007e6e44 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8747: 007e6f3c 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8748: 00dc7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8749: 003e91c8 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8750: 00da13e0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8751: 008cfc4c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8751: 008cfd44 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8752: 00dc720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8753: 00da1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8754: 00d0030c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8755: 00d9b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8756: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8757: 003048bc 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8758: 00829130 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8758: 00829228 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8759: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8760: 00dc7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8761: 0093a0d4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8761: 0093a1cc 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8762: 005b21c4 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8763: 00dc623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8764: 0094f5e0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8764: 0094f6d8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8765: 005b64fc 80 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8766: 00dc7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8767: 00d9190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8768: 003378d8 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8769: 00b2e880 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8770: 0078333c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8769: 00b2e980 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8770: 00783434 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8771: 00d8f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8772: 002fdf78 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8773: 00dc7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8774: 00948b10 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8774: 00948c08 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8775: 00552a4c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8776: 00dc6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8777: 00d95b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8778: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8779: 00b9a550 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8779: 00b9a658 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8780: 00d95474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8781: 006a7348 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8781: 006a7444 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8782: 00dc8c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8783: 00d934b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8784: 00dc60c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8785: 00dc6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8786: 00da14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8787: 009334b0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8788: 006e6b64 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8787: 009335a8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8788: 006e6c5c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8789: 00d8be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8790: 00d90668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8791: 004e345c 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8792: 00903b00 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8792: 00903bf8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8793: 00d9d8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8794: 007f7dd4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8794: 007f7ecc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8795: 00d9d030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8796: 00dc68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8797: 0099c788 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8797: 0099c880 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8798: 00d8f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8799: 0092b9b0 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8800: 008efba0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8801: 0091d914 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8799: 0092baa8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8800: 008efc98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8801: 0091da0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8802: 00d943a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8803: 00d8dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8804: 00d9d960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8805: 00dc6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8806: 00d96a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8807: 00298024 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8808: 00dc7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 8809: 00745be4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8810: 009d5634 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8809: 00745cdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8810: 009d572c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8811: 00dc6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8812: 00d978a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8813: 00806804 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8814: 007864dc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8813: 008068fc 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8814: 007865d4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8815: 00dc7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8816: 00dc7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8817: 007280a4 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8818: 007e6e10 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8817: 0072819c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8818: 007e6f08 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8819: 00dc6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8820: 00dc63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8821: 0079aa80 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8822: 00915a78 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8821: 0079ab78 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8822: 00915b70 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8823: 00d98a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8824: 00d9a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8825: 00dc6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8826: 00d8ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8827: 00dc8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8828: 00dc73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8829: 00dc707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8837,728 +8837,728 @@ │ │ │ │ 8833: 00d99bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8834: 00dc6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8835: 0055e550 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8836: 00d99ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8837: 00dc8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8838: 002bdbe8 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8839: 00d9ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8840: 007f6e48 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8840: 007f6f40 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8841: 00dc64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8842: 00d987f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8843: 007d2f18 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8843: 007d3010 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8844: 00d9239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8845: 0079b15c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8845: 0079b254 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8846: 00d8ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8847: 00dc67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8848: 00dc8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8849: 00d9c6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8850: 00486b3c 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 8851: 0084f428 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8852: 007ea714 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8853: 009101e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8854: 00781230 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8851: 0084f520 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8852: 007ea80c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8853: 009102d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8854: 00781328 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8855: 00dc88d0 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8856: 00904200 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8856: 009042f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8857: 00dc647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8858: 009644dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8859: 009c2d5c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8858: 009645d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8859: 009c2e54 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8860: 0058f214 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8861: 00918be4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8862: 0095c7b8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8861: 00918cdc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8862: 0095c8b0 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8863: 00d9cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8864: 009adeb8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8864: 009adfb0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8865: 00da13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8866: 00dc8c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8867: 00dc6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8868: 00dc7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8869: 0095aa6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8869: 0095ab64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8870: 00dc69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8871: 006ea520 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8871: 006ea618 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8872: 00dc7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8873: 00b8edf8 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ - 8874: 0079aee8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8873: 00b8eef8 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 8874: 0079afe0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8875: 00d9b928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8876: 00dc7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8877: 00386e58 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8878: 00da160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8879: 0058ed5c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8880: 002b55bc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8881: 0058e3c8 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8882: 00d8f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8883: 00d8ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8884: 00b9a558 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8884: 00b9a660 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8885: 00d91b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8886: 00d9f458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8887: 00dc84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8888: 00d9c7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 8889: 00dc7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 8890: 00dc714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8891: 00dc6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8892: 00d90e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8893: 0055b2d8 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8894: 00d990f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8895: 00717e74 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8896: 007c4ea0 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8895: 00717f6c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8896: 007c4f98 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8897: 00d8d654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8898: 00dc68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8899: 00d8cd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8900: 002a03b8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8901: 002eadd8 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8902: 00dc7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8903: 0079a694 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8903: 0079a78c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8904: 00c80cf0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8905: 00dc857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8906: 007f540c 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8906: 007f5504 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8907: 00d922ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8908: 00dc68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8909: 009257a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8910: 00955340 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8909: 009258a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8910: 00955438 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8911: 002bc228 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8912: 008dfd18 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8912: 008dfe10 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8913: 002b41b0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8914: 0090f3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8915: 00949fa8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8916: 00969e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8914: 0090f4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8915: 0094a0a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8916: 00969f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8917: 00cf2554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 8918: 00cf23c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 8919: 00da0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8920: 00d8f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8921: 003292e4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8922: 00d9d800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8923: 009cd6f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8923: 009cd7ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8924: 002dfd10 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8925: 00cf24d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 8926: 00d992d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8927: 0041ae90 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8928: 002d3068 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8929: 009625ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8929: 009626a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8930: 002b6250 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8931: 00780ad0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8931: 00780bc8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8932: 00dc78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 8933: 0098e728 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8934: 009aac98 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8933: 0098e820 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8934: 009aad90 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8935: 002aa514 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8936: 009cc250 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8936: 009cc348 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8937: 0061b9ec 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ - 8938: 00707180 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8938: 00707278 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 8939: 0061bb0c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 8940: 0080c58c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8940: 0080c684 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8941: 00dc83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8942: 00601268 616 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 8943: 00d98058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8944: 00290678 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8945: 00cf244c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 8946: 0061ba4c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 8947: 00604de4 800 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ 8948: 003921c8 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8949: 0029bcc0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8950: 0079804c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8950: 00798144 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8951: 00dc83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8952: 005aec44 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8953: 00dc7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8954: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8955: 00d9d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8956: 00813a00 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8956: 00813af8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8957: 00d8e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8958: 0080cc30 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8958: 0080cd28 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8959: 00dc837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8960: 00dc83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8961: 00d8acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8962: 00dc6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8963: 0061baac 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 8964: 00d8ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 8965: 00962eac 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8965: 00962fa4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 8966: 00dc7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 8967: 0091c0f0 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8968: 008f775c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8967: 0091c1e8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8968: 008f7854 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8969: 00d9e410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8970: 00dc616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8971: 004258d8 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8972: 0080c530 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8972: 0080c628 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8973: 00d9b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8974: 00d8fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8975: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8976: 008f95e4 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8976: 008f96dc 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8977: 00d913a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8978: 00d90878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8979: 00d8fef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8980: 00dc671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8981: 00328b28 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8982: 00dc784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8983: 007be970 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8984: 0078377c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8985: 0097cda0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8986: 0098528c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8983: 007bea68 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8984: 00783874 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8985: 0097ce98 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8986: 00985384 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8987: 00dc74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8988: 0041de04 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8989: 00786474 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8990: 009423a4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8989: 0078656c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8990: 0094249c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8991: 0042c614 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8992: 006a707c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 8993: 00b9a51c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8994: 009b4ca4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8992: 006a7178 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 8993: 00b9a624 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8994: 009b4d9c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8995: 00d8bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8996: 00280aa0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8997: 00dc6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8998: 00dc6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8999: 00d8b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9000: 00295774 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9001: 00296480 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9002: 00c812d8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9003: 006b5e18 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9003: 006b5f14 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9004: 00dc7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9005: 00920eb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9006: 00954814 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9005: 00920fb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9006: 0095490c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9007: 00dc7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9008: 00da0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9009: 00d96eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9010: 00cbdd5c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9011: 00d8f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9012: 00505e00 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9013: 00514110 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9014: 00919594 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9014: 0091968c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9015: 00dc6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9016: 007d39e8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9016: 007d3ae0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9017: 00dc6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9018: 00744028 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9019: 0096fee4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9018: 00744120 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9019: 0096ffdc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9020: 002aa5c0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9021: 0095c8f0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9021: 0095c9e8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9022: 00bceed4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9023: 002fa9a0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9024: 00744ed0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9025: 00984608 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9024: 00744fc8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9025: 00984700 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9026: 00568600 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9027: 00d97124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9028: 0099e3a0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9028: 0099e498 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9029: 00dc6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9030: 00d9b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9031: 0041242c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9032: 00dc7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9033: 00dc6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9034: 00dc7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9035: 0054d27c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9036: 002fc080 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9037: 00dc7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9038: 004cb1d8 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9039: 0079b3dc 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9039: 0079b4d4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9040: 00d8d434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9041: 00960d74 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9041: 00960e6c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9042: 0029c4dc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9043: 0059b1b0 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9044: 00748c64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9044: 00748d5c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9045: 00dc6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9046: 00dc67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9047: 00d98d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9048: 00dc8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9049: 00815510 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9049: 00815608 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9050: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9051: 00d8d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9052: 00da1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9053: 0071fc68 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9053: 0071fd60 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9054: 00d934f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9055: 007bddc8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9055: 007bdec0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9056: 005086a0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9057: 00300a34 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9058: 00d97734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9059: 00dc63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9060: 00d00390 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9061: 00d8f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9062: 00dc611f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9063: 00d9a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9064: 0050546c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9065: 00d06764 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9066: 00dc69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9067: 0094d800 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9067: 0094d8f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9068: 0033ba60 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9069: 00d96934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9070: 00d9f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9071: 00da1b88 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9072: 0074d97c 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9073: 0093cdd4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9072: 0074da74 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9073: 0093cecc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9074: 002f7f7c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9075: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9076: 00d8ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9077: 00dc7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9078: 007836ec 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9078: 007837e4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9079: 0061e98c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ - 9080: 0071ea24 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9080: 0071eb1c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9081: 00422264 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9082: 0061eaac 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9083: 0096fb78 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9083: 0096fc70 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9084: 00d9b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9085: 00c7e990 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9086: 0070c450 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9086: 0070c548 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9087: 00d9b898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9088: 00dc73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9089: 0061e9ec 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9090: 00d9d920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9091: 00dc73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9092: 002f9660 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9093: 0092e714 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9094: 007002b0 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9095: 0075c9d0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9093: 0092e80c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9094: 007003a8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9095: 0075cac8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9096: 00c80dd0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9097: 00970928 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9098: 00934350 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9099: 0098b900 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9097: 00970a20 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9098: 00934448 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9099: 0098b9f8 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9100: 00dc82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9101: 005b0d98 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9102: 00dc8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9103: 00dc7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9104: 009457a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9104: 0094589c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9105: 002b555c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9106: 00869aa4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9107: 00814ccc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9106: 00869b9c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9107: 00814dc4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9108: 0027ec5c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9109: 002b984c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9110: 0042adc8 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9111: 00dc77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9112: 00dc8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9113: 0041b5ec 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9114: 00d98508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9115: 0093c950 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9115: 0093ca48 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9116: 00dc66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9117: 0079ad34 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9118: 008de458 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9119: 008b1a64 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9117: 0079ae2c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9118: 008de550 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9119: 008b1b5c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9120: 0061ea4c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9121: 00da1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9122: 009258bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9123: 00719020 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9122: 009259b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9123: 00719118 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9124: 0032d254 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9125: 00dc73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9126: 00d98850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9127: 009d3120 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9127: 009d3218 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9128: 002aa1a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9129: 00dc808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9130: 00d8eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9131: 00d97b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9132: 00d8c744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9133: 00dc6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9134: 00d9cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9135: 00dc7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9136: 00d944a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9137: 00754974 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9137: 00754a6c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9138: 004fc77c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9139: 003736f4 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9140: 002b2cac 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9141: 00dc6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9142: 00dc72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9143: 004126ac 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9144: 00d93768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9145: 00dc6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9146: 00dc69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9147: 009b26c0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9147: 009b27b8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9148: 00dbd9f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9149: 0038e884 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9150: 00d920dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9151: 006e6cc8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9151: 006e6dc0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9152: 00ce4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9153: 005bcb14 60 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9154: 00372680 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9155: 004cde40 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9156: 00dc7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9157: 00dc7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9158: 00d98800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9159: 00502290 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9160: 00929954 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9161: 009545f0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9160: 00929a4c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9161: 009546e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9162: 00c7070c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9163: 00915908 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9164: 00906c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9165: 0079b5e0 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9163: 00915a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9164: 00906d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9165: 0079b6d8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9166: 00dc65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9167: 006e36f8 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9168: 008ab030 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9167: 006e37f0 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9168: 008ab128 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9169: 00dc6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9170: 00dc679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9171: 00cfaae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9172: 00d05820 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9173: 00dc646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9174: 00d9ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9175: 00568c80 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9176: 00d9a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9177: 007b9a3c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9178: 0099c8a8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9177: 007b9b34 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9178: 0099c9a0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9179: 00d05610 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9180: 00d9c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9181: 009ae6d4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9181: 009ae7cc 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9182: 00cfaa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9183: 009408e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9183: 009409d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9184: 00d90508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9185: 009b95ec 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9186: 006ac4c0 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9185: 009b96e4 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9186: 006ac5bc 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9187: 00d94208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9188: 00da1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9189: 002aa670 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9190: 00dc76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9191: 00757864 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9191: 0075795c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9192: 00634340 600 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9193: 0056f674 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9194: 0090315c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9195: 0084f744 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9194: 00903254 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9195: 0084f83c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9196: 00600ae0 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9197: 00633e28 656 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9198: 00dc70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9199: 002b34f4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9200: 00d05a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ 9201: 00dc84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9202: 00dc724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9203: 00dc80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9204: 00da3cbc 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9205: 00d9d8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9206: 00d8af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9207: 00909510 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9207: 00909608 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9208: 00d924cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9209: 00d95b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9210: 002a3a98 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9211: 008f45cc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9211: 008f46c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9212: 00dc774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9213: 0088c6dc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9213: 0088c7d4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9214: 00d8eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9215: 00cfa9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9216: 00d8ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9217: 008e9e70 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9218: 0072d244 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9217: 008e9f68 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9218: 0072d33c 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9219: 002b9860 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9220: 00b2db48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9220: 00b2dc48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9221: 0029cc54 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9222: 009cd458 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9222: 009cd550 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9223: 0040bd08 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9224: 0096a38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9225: 009cda8c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9224: 0096a484 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9225: 009cdb84 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9226: 00393884 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9227: 007597d4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9227: 007598cc 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9228: 00426f80 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9229: 008dafec 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9229: 008db0e4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9230: 00dc64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9231: 002df08c 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9232: 00822e40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9232: 00822f38 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9233: 006340b8 648 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9234: 00915348 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9234: 00915440 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9235: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9236: 003825f8 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9237: 003936f4 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9238: 008c4df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9239: 00706818 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9238: 008c4ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9239: 00706910 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9240: 00dc62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9241: 00d8e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9242: 00c81ad4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9243: 0079cd30 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9243: 0079ce28 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9244: 00dc7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9245: 00308100 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9246: 00d977d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9247: 009655ec 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9247: 009656e4 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9248: 003e0d8c 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9249: 00d8c2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9250: 00dc7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9251: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9252: 00491ef4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9253: 00d8b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9254: 00823da8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9255: 007f856c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9254: 00823ea0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9255: 007f8664 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9256: 00d8ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9257: 00dc63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9258: 0073ac74 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9259: 006ee7e4 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9258: 0073ad6c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9259: 006ee8dc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9260: 00d93c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9261: 00d9e060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9262: 007a6bb0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9262: 007a6ca8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9263: 00590e10 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9264: 00dc73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9265: 005ad98c 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9266: 00da19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9267: 00dc85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9268: 00945094 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9269: 008dd8ec 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9270: 0097a880 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9271: 0090f48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9268: 0094518c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9269: 008dd9e4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9270: 0097a978 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9271: 0090f584 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9272: 00d928fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9273: 00d904b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9274: 00815e48 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9275: 008a9a38 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9276: 008bcc8c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9274: 00815f40 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9275: 008a9b30 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9276: 008bcd84 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9277: 00dc756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9278: 00d9bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9279: 00da0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9280: 00cfe524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9281: 0093b51c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9281: 0093b614 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9282: 00dc8be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9283: 00cfe398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9284: 009c2354 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9284: 009c244c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9285: 00dc72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9286: 00cfe4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9287: 00dc6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9288: 005ad184 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9289: 00dc687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9290: 0099c7c4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9291: 009d71b8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9290: 0099c8bc 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9291: 009d72b0 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9292: 005ff228 652 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9293: 00987900 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9293: 009879f8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9294: 005a4b20 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9295: 009ba1f4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9295: 009ba2ec 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9296: 00305d60 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9297: 0096a9b8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9297: 0096aab0 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9298: 00d8c384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9299: 00dc7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9300: 00d8f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9301: 0033b494 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9302: 00dc793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9303: 00dc64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9304: 009be7f0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9304: 009be8e8 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9305: 005af30c 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9306: 00dc6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9307: 00dc7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9308: 00dc8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9309: 00da0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9310: 005bb6e8 76 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9311: 00909928 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9312: 007e8a9c 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9311: 00909a20 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9312: 007e8b94 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9313: 0041292c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9314: 00cfe41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9315: 0058c93c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9316: 00914318 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9317: 00969868 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9316: 00914410 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9317: 00969960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9318: 00da1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9319: 00c81b74 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9320: 00d8c754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9321: 00da21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9322: 00d9243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9323: 00dc86d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9324: 005dc318 44 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9325: 00dc82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9326: 00d925ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9327: 009259d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9327: 00925ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9328: 00dc7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9329: 0075ea84 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9330: 00780dac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9329: 0075eb7c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9330: 00780ea4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9331: 00620bc4 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9332: 00dc8bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9333: 00dc8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9334: 008d3690 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9334: 008d3788 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9335: 00dc81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9336: 00781160 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9336: 00781258 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9337: 006208a0 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9338: 00dc77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9339: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9340: 00da3594 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9341: 009b130c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9341: 009b1404 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9342: 00486b40 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9343: 00dc768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9344: 0051d434 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9345: 002a5320 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9346: 00ce560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9347: 0090f378 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9348: 00910320 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9347: 0090f470 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9348: 00910418 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9349: 00dc6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9350: 00b9a514 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9350: 00b9a61c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9351: 00dc70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9352: 00dc7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9353: 002b53f4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9354: 00c87b50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9355: 00620a48 380 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9356: 004ff748 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9357: 00d97cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9358: 00dc7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9359: 003e9ae0 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9360: 009cf420 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9360: 009cf518 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9361: 00d94528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9362: 00dc6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9363: 00591834 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9364: 00c8184c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9365: 005ba7a0 44 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9366: 00d93738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9367: 002a3aa8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9368: 00dc8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9369: 00740dec 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9369: 00740ee4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9370: 00dc86e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9371: 005b0778 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9372: 008d4a70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9373: 00780cc0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9372: 008d4b68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9373: 00780db8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9374: 00dc8672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9375: 00b0c0c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9375: 00b0c1c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9376: 00d95d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9377: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9378: 009bc0f4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9378: 009bc1ec 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9379: 00d8abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9380: 0052f600 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9381: 00d8fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9382: 0075da4c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9383: 007f9248 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9382: 0075db44 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9383: 007f9340 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9384: 00d9e030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9385: 00d8f2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9386: 00dc79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9387: 0075b364 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9387: 0075b45c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9388: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9389: 0059b2e0 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9390: 008e979c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9390: 008e9894 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9391: 00295bc4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9392: 00dc8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9393: 008dc584 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9394: 008ed5c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9393: 008dc67c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9394: 008ed6bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9395: 00dc69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9396: 00d90fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9397: 008e3fcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9398: 0080c254 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9397: 008e40c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9398: 0080c34c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9399: 002abfcc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9400: 00d9ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9401: 00d8c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9402: 00dc7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9403: 009cb974 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9403: 009cba6c 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9404: 00d9e150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9405: 00dc7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9406: 00dc869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9407: 008c3b90 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9407: 008c3c88 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9408: 0063d920 412 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9409: 00dc6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9410: 008e8644 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9410: 008e873c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9411: 00dc8c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9412: 00dc71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9413: 0091c534 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9413: 0091c62c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9414: 00dc68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9415: 007517fc 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9415: 007518f4 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9416: 002a4688 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9417: 00d93dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9418: 00dc7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9419: 0079ade0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9419: 0079aed8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9420: 002b5af8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9421: 00d90d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9422: 0041f350 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9423: 00dc745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9424: 00d8ff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9425: 00d8c6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9426: 00994a7c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9426: 00994b74 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9427: 00dc8c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9428: 006e7110 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9429: 008c9348 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9430: 00748968 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9428: 006e7208 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9429: 008c9440 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9430: 00748a60 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9431: 00dc71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9432: 00d9c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9433: 0060e568 424 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9434: 005a86e0 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9435: 00dc7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9436: 00d97c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9437: 00d9b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9438: 0060e9e8 484 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9439: 005a9ea0 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9440: 00d9a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9441: 00dc7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9442: 00d8b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9443: 009ce10c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9443: 009ce204 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9444: 00dc67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9445: 006a5558 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9445: 006a5654 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9446: 00dc6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9447: 0060e710 372 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9448: 00dc6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9449: 00dc7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9450: 007ac2e4 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9450: 007ac3dc 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9451: 00dc78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9452: 00d8c334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9453: 00dc61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9454: 00dc6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9455: 006a55b8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9455: 006a56b4 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9456: 00dc7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9457: 0096e9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 9458: 00785c04 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9457: 0096eae4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9458: 00785cfc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9459: 00422080 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9460: 00ce7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9461: 00ce7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9462: 00522eb0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9463: 00ce5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9464: 00dc60d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9465: 00dc6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9466: 00781988 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9466: 00781a80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9467: 00d90a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9468: 008c141c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9468: 008c1514 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9469: 00ce7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9470: 006a59c8 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9470: 006a5ac4 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9471: 00d9facc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9472: 0060e884 356 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9473: 00724ee4 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9473: 00724fdc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9474: 002fc378 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9475: 0074f064 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9476: 0079ce14 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9477: 006a580c 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9475: 0074f15c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9476: 0079cf0c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9477: 006a5908 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9478: 003adb78 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9479: 00d8d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9480: 006a5618 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9480: 006a5714 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9481: 00dc6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9482: 00d8f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9483: 00588554 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9484: 00740aa0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9484: 00740b98 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9485: 00dc6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9486: 008e906c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9486: 008e9164 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9487: 00cea0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9488: 00b2e878 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9488: 00b2e978 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9489: 002afaf8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9490: 00ce7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9491: 00d8e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9492: 00cea1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9493: 00dc6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9494: 0071fc48 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9495: 008d4138 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9494: 0071fd40 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9495: 008d4230 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9496: 00d9d020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9497: 00dc76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9498: 00785b60 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9498: 00785c58 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9499: 00d96bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9500: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9501: 002a4730 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9502: 009a274c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9502: 009a2844 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9503: 00d8f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9504: 00d93468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9505: 00d99218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9506: 00da1b94 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9507: 00d910d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9508: 00dc7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9509: 00cea154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9510: 00dc8c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9511: 00d8ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9512: 00d9b338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9513: 00d9f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9514: 008ce28c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9514: 008ce384 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9515: 00423288 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9516: 00d8c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9517: 00dc69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9518: 00d8f4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9519: 00d97e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9520: 005a85fc 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9521: 00d8ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9522: 00dc6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9523: 00748c34 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9524: 0097137c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9523: 00748d2c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9524: 00971474 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9525: 002aaa04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9526: 00294418 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9527: 0061abac 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9528: 00ce5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9529: 00985ab8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9529: 00985bb0 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9530: 00d9206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9531: 0028d130 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9532: 00d8d874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9533: 00d9f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9534: 008e1018 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9534: 008e1110 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9535: 00d8da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9536: 0063d5e8 412 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9537: 009c0c74 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9537: 009c0d6c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9538: 00dc84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9539: 0061ac0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9540: 00393838 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9541: 00d9dfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9542: 003abfb4 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9543: 00627488 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9544: 006094c0 284 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9545: 00dc7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9546: 00d9a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9547: 00dc698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9548: 0060981c 308 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9549: 0029ebe0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9550: 00627148 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9551: 00819164 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9551: 0081925c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9552: 00d99a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9553: 009cc1f8 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9553: 009cc2f0 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9554: 006095dc 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9555: 00dc758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9556: 00dc7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9557: 00dc84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9558: 0053ba54 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9559: 002d1910 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9560: 00dc6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ @@ -9566,83 +9566,83 @@ │ │ │ │ 9562: 003e0e70 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9563: 005dc4a4 708 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 9564: 00dc838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9565: 00d95004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9566: 00dc78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9567: 00339c64 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9568: 0059189c 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9569: 009294c4 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9569: 009295bc 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9570: 006272f8 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9571: 006096fc 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9572: 00d04614 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9573: 00d907c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9574: 00dc6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9575: 00dc776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9576: 00d95a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9577: 00dc82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9578: 00dc7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9579: 00568f44 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9580: 00d9b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9581: 003bbc2c 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9582: 00778044 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9582: 0077813c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9583: 002bacb8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9584: 00702030 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9584: 00702128 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9585: 00d9e340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9586: 00d95594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9587: 00d8fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9588: 00dc7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9589: 00dc8c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9590: 00dc6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9591: 00d99e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9592: 00493f3c 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9593: 00d9db50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9594: 00858e34 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9595: 007ee378 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9596: 009ba07c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9597: 00776c40 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9598: 008e6974 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9594: 00858f2c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9595: 007ee470 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9596: 009ba174 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9597: 00776d38 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9598: 008e6a6c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9599: 00dc7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9600: 0028ce50 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9601: 00d9a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9602: 0075fda0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9602: 0075fe98 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9603: 00514790 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9604: 00748b8c 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9605: 00747314 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9604: 00748c84 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9605: 0074740c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9606: 00554798 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9607: 00dc7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9608: 00d9fa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9609: 00c819a4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9610: 00d91a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9611: 00dc6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9612: 0071688c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9613: 007b3ef0 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9614: 00748c78 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9612: 00716984 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9613: 007b3fe8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9614: 00748d70 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9615: 00d9ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9616: 005167e8 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9617: 00294528 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9618: 00944a8c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9619: 007bdc10 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9618: 00944b84 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9619: 007bdd08 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9620: 00dc820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9621: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9622: 0095bde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9622: 0095bedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9623: 00dc6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9624: 00dc865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9625: 00862660 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9626: 008d9154 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9627: 0077e100 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9625: 00862758 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9626: 008d924c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9627: 0077e1f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9628: 005dc7dc 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9629: 0031b400 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9630: 00da1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9631: 00dc6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9632: 0095c348 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9632: 0095c440 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9633: 00dc85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9634: 00d95cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9635: 0098402c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9635: 00984124 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9636: 00dc657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9637: 0096c418 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9637: 0096c510 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9638: 00d93408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9639: 002cf5fc 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9640: 00dc63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9641: 00dc65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9642: 00dc6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9643: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9644: 00dc74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9653,477 +9653,477 @@ │ │ │ │ 9649: 00514954 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9650: 00dc6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9651: 00d9d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9652: 00ce72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9653: 002a47dc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9654: 00dc7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9655: 00dc7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9656: 0071fc58 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9657: 009ccb68 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9656: 0071fd50 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9657: 009ccc60 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9658: 00dc7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9659: 00ce73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9660: 0061922c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ - 9661: 0073b098 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9661: 0073b190 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9662: 00d93ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9663: 0096d1e4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9663: 0096d2dc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9664: 0061934c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9665: 00dc6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9666: 00dc7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9667: 005ab4ac 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9668: 008175cc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9668: 008176c4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9669: 00d9d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9670: 0082dba8 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9670: 0082dca0 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9671: 00dc7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9672: 0061928c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9673: 0051a33c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9674: 002fd6e0 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9675: 00dc7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9676: 00622914 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9677: 00d8cb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9678: 00dc7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9679: 006d42e4 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9679: 006d43dc 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9680: 00d8ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9681: 00d9200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9682: 002a8af4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9683: 00c7e954 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9684: 004d7cec 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9685: 00ce7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9686: 0094516c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9687: 0091e664 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9686: 00945264 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9687: 0091e75c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9688: 00d8ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9689: 0075886c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9689: 00758964 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9690: 00d8c374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9691: 00d9288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9692: 0061952c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9693: 006192ec 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9694: 00d9e2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9695: 0061964c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9696: 0075a09c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9697: 006ead00 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9696: 0075a194 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9697: 006eadf8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9698: 00d8db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9699: 00ce8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ - 9700: 0077e2f0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9701: 00759fac 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9700: 0077e3e8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9701: 0075a0a4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9702: 0061958c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9703: 00dc6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9704: 00cf63b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9705: 00ce8bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9706: 00dc6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9707: 00dc6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9708: 005491f0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9709: 00ce8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9710: 002d7a24 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9711: 00d9227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9712: 00d987b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9713: 009626c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9713: 009627b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9714: 00bc610c 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9715: 0093d330 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9715: 0093d428 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9716: 00dc784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9717: 00dc790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9718: 009cbdf4 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9719: 00747210 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9720: 007e0ecc 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9718: 009cbeec 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9719: 00747308 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9720: 007e0fc4 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9721: 00d9d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9722: 009ad6a0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9722: 009ad798 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9723: 006195ec 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9724: 00cf6334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9725: 00d9a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9726: 009688dc 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9727: 008cc820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9728: 0097337c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9726: 009689d4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9727: 008cc918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9728: 00973474 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9729: 00d9e6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9730: 00ce8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9731: 00da0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9732: 0051d058 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9733: 009bac48 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9733: 009bad40 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9734: 00dc6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9735: 00dc7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9736: 00dc696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9737: 00957c9c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9737: 00957d94 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9738: 0049620c 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9739: 00dc825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9740: 0029e510 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9741: 00437d8c 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9742: 008d0b9c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9743: 0093c1d0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9744: 009c0a70 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9742: 008d0c94 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9743: 0093c2c8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9744: 009c0b68 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9745: 00dc70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9746: 00dc649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9747: 0098d814 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9747: 0098d90c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9748: 00d8a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9749: 00dc82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9750: 0051aa60 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9751: 0081ccb0 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9751: 0081cda8 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9752: 00dc6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9753: 00d9a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9754: 00d920bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9755: 00d8bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9756: 00dc6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9757: 00797f74 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9757: 0079806c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9758: 00dc6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9759: 00dc6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9760: 00dc8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9761: 002a8ebc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9762: 00294628 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9763: 00dc64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9764: 00d923ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9765: 00c7c6c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9766: 00d903c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9767: 00dc8bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9768: 00938040 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9769: 00727798 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9770: 00aeb3c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9768: 00938138 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9769: 00727890 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9770: 00aeb4c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9771: 00d8dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9772: 0091dd68 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9773: 00781d70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9772: 0091de60 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9773: 00781e68 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9774: 00562294 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9775: 00dc68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9776: 002b4764 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9777: 007983d0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9777: 007984c8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9778: 00dc703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9779: 00425504 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9780: 009c1dc0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9780: 009c1eb8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9781: 00d8b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9782: 002a56d4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9783: 00dc788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9784: 00dc654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9785: 009270b8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9786: 0090f0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9785: 009271b0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9786: 0090f1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9787: 00dc6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9788: 00b2db80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9788: 00b2dc80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9789: 00dc6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9790: 003e78ec 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9791: 00d9ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9792: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9793: 00d98448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9794: 00dc6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9795: 00d9a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9796: 0052e9f0 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9797: 00dc6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9798: 00dc62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9799: 006eebe8 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9800: 009c2940 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9801: 008cad88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9799: 006eece0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9800: 009c2a38 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9801: 008cae80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9802: 00dc820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9803: 00dc7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9804: 00dc6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9805: 002ae200 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9806: 00501d6c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9807: 00dc7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9808: 005ad1cc 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9809: 00dc8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9810: 006e5574 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9810: 006e566c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9811: 00dc859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9812: 00d934e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9813: 0096a21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9814: 0095c1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9813: 0096a314 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9814: 0095c2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9815: 00437204 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9816: 0033bcb0 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9817: 0061e80c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9818: 00dc65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9819: 002ac720 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9820: 007d327c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9820: 007d3374 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9821: 00501ed0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9822: 0061e92c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9823: 00dc706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9824: 00dc83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9825: 002ada9c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9826: 006e4ba0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9826: 006e4c98 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9827: 00d9b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9828: 00d8ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9829: 009562c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9829: 009563b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9830: 00d99e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9831: 0061e86c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ - 9832: 007824a8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9832: 007825a0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9833: 00d98980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9834: 009618bc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9834: 009619b4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9835: 00dc76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9836: 009b34b4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9836: 009b35ac 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9837: 00da244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9838: 00dc7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9839: 00903edc 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9839: 00903fd4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9840: 00dc7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9841: 00dc7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9842: 00869974 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9843: 009d572c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9844: 0096f310 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9842: 00869a6c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9843: 009d5824 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9844: 0096f408 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9845: 00299388 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9846: 002eaa60 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9847: 00dc6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9848: 00d84a88 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9849: 00dc7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9850: 00745428 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9850: 00745520 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9851: 00dc60e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9852: 00dc7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9853: 00d9e090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9854: 00dc6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 9855: 00718050 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9855: 00718148 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9856: 00d0516c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 9857: 0061e8cc 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 9858: 00dc73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 9859: 00643068 184 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 9860: 006e5cfc 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9860: 006e5df4 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9861: 00dc7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9862: 00dc67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9863: 00d97bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9864: 00dc7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9865: 007327a0 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9865: 00732898 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9866: 002f5d84 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9867: 00dc7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9868: 006ebb80 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9869: 008c259c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9868: 006ebc78 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9869: 008c2694 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9870: 00581dbc 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9871: 0099e31c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9871: 0099e414 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9872: 002b24b8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9873: 00da1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9874: 0084f21c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9874: 0084f314 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9875: 00dc60cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9876: 00d9a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9877: 00d8ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9878: 009b17ac 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9878: 009b18a4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9879: 00dc69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9880: 00bd2898 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9881: 00ce95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 9882: 00dc7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9883: 0088d5ac 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9884: 006ebd10 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9883: 0088d6a4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9884: 006ebe08 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 9885: 00ce9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 9886: 00950ea4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9886: 00950f9c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9887: 0052f518 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9888: 00dc6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9889: 00d8c9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9890: 004d53e8 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9891: 00d9a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9892: 00938d1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9893: 007de330 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9892: 00938e14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9893: 007de428 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9894: 0041edcc 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9895: 00d95af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9896: 0095eb80 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9896: 0095ec78 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9897: 005fdbf4 1900 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ - 9898: 006ebc18 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9898: 006ebd10 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9899: 00d8ca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9900: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9901: 005aa674 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9902: 002a926c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9903: 007347a8 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9903: 007348a0 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9904: 00ce9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_w │ │ │ │ 9905: 00dc7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9906: 00d9b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9907: 0055d6ac 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9908: 00463268 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9909: 0070d948 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9909: 0070da40 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9910: 00cf5e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 9911: 00544ed4 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9912: 0077f18c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9912: 0077f284 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9913: 00dc8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9914: 0081b9ec 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9914: 0081bae4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9915: 00dc666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9916: 00dc7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9917: 00d99e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9918: 00dc7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9919: 0098d7c0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9919: 0098d8b8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9920: 00300008 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9921: 00dc75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9922: 00dc7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9923: 00dc623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9924: 00dc6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9925: 009cba08 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9925: 009cbb00 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9926: 0025f884 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 9927: 0070d954 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9927: 0070da4c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9928: 00cf5e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 9929: 002cf634 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9930: 006e78e4 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9931: 0096813c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9930: 006e79dc 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9931: 00968234 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9932: 003e2c7c 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9933: 00dc6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9934: 00d9d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9935: 005aeaf8 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9936: 00da1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9937: 00d8b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9938: 00d9607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9939: 00dc84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9940: 00501384 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9941: 00996c18 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9942: 0081439c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9941: 00996d10 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9942: 00814494 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9943: 00da206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9944: 0027fd9c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9945: 00983f78 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9945: 00984070 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9946: 005ed1ac 168 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 9947: 00da1b48 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9948: 00d95cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9949: 005ed4bc 564 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 9950: 00dc8c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9951: 0041442c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9952: 009649bc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9952: 00964ab4 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9953: 0027f720 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9954: 00c87ba0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9955: 00d9aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9956: 00dc8678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9957: 009919b8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9957: 00991ab0 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9958: 00603bc8 108 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 9959: 002aec90 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9960: 00cebb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ - 9961: 00780e24 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9961: 00780f1c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9962: 00415650 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9963: 00798300 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9963: 007983f8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 9964: 00ceb990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 9965: 0099ab84 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9966: 008d9d84 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9965: 0099ac7c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9966: 008d9e7c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9967: 00dc8bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 9968: 005dc768 116 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 9969: 00d04fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 9970: 00813a1c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9970: 00813b14 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9971: 00ceba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 9972: 004f931c 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9973: 00db53c0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9974: 00d9e880 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9975: 009b00b8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9975: 009b01b0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9976: 00d94748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9977: 00dc8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9978: 00d843f8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9979: 00dc859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9980: 00d936b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9981: 00d9aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9982: 0042e7e0 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 9983: 006f70b0 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9983: 006f71a8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9984: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9985: 008db61c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9985: 008db714 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9986: 00ceba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 9987: 00522c40 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9988: 00da234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9989: 00500c34 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9990: 00dc60da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9991: 007dd068 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9992: 008e6d40 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9991: 007dd160 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9992: 008e6e38 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9993: 00dc702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9994: 00dc8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9995: 00dc7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9996: 0079406c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9997: 007e858c 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9996: 00794164 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9997: 007e8684 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9998: 0030fda8 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9999: 00dc6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10000: 0098aaf4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10001: 0096a278 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10000: 0098abec 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10001: 0096a370 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10002: 00dc8af0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10003: 00c80ed0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10004: 009a71c4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10004: 009a72bc 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10005: 00289010 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10006: 00d8b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10007: 0095e594 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10007: 0095e68c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10008: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10009: 0096c98c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10009: 0096ca84 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10010: 00dc6115 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10011: 0061d78c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ - 10012: 0073b1f0 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10013: 009a3a70 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10012: 0073b2e8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10013: 009a3b68 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10014: 0061d8ac 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10015: 007b6390 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10015: 007b6488 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10016: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10017: 00dc67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10018: 00d990b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10019: 00dc8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10020: 0061d7ec 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10021: 006d578c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10022: 008cecb8 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10021: 006d5884 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10022: 008cedb0 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10023: 0027f1d4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10024: 00934464 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10024: 0093455c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10025: 00d8b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10026: 00744970 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10027: 009aee14 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10026: 00744a68 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10027: 009aef0c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10028: 002bad78 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10029: 00606244 808 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10030: 00d96ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10031: 0092b188 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10031: 0092b280 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10032: 00dc735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10033: 00750948 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10033: 00750a40 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10034: 00da1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10035: 00d967f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10036: 00d9c530 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10037: 00dc865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10038: 00d8f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10039: 002b95f4 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10040: 00427524 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10041: 00c8193c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10042: 007516ac 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10042: 007517a4 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10043: 00dc6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10044: 0072dcd0 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10044: 0072ddc8 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10045: 0061d84c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10046: 00dc6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10047: 00dc6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10048: 00cf0d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10049: 00722338 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10050: 009530e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10049: 00722430 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10050: 009531e0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10051: 00dc786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10052: 0041d9c4 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10053: 00ce371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10054: 00601eec 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10055: 00cf0ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10056: 00dc7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10057: 00ce4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10058: 008216a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10059: 0096f52c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10058: 008217a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10059: 0096f624 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10060: 00d8c6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10061: 00dc8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10062: 00d97744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10063: 00903c80 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10063: 00903d78 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10064: 00d8ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10065: 00cf1558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ - 10066: 00783dc0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10067: 008dafd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10066: 00783eb8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10067: 008db0c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ 10068: 00d02bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10069: 00cf1660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10070: 007defc0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10070: 007df0b8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10071: 00dc7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10072: 008d0a5c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10072: 008d0b54 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10073: 00dc7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10074: 00532e10 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10075: 00dc704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10076: 00d93e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10077: 009aa930 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10077: 009aaa28 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10078: 00d02c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10079: 003e60f4 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10080: 00cf0e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10081: 0094b280 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10081: 0094b378 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10082: 00dc7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10083: 00da12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10084: 00dc7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10085: 004bcf94 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10086: 008c4738 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10087: 00734208 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10086: 008c4830 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10087: 00734300 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10088: 002a35cc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10089: 00dc6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10090: 00d02b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10091: 003e21bc 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10092: 00cf15dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10093: 009223bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10093: 009224b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10094: 00d9b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10095: 00dc6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10096: 004382a4 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10097: 008afae4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10097: 008afbdc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10098: 00412c9c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10099: 0093ba3c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10099: 0093bb34 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10100: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10101: 00dc69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10102: 00dc640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10103: 00822380 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10104: 009940f0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10103: 00822478 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10104: 009941e8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10105: 00dc6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10106: 00741ba0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10106: 00741c98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10107: 002a7284 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10108: 00785c54 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10109: 0098f280 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10110: 00911a60 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10108: 00785d4c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10109: 0098f378 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10110: 00911b58 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10111: 00dc79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10112: 00822888 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10112: 00822980 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10113: 005b49e0 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10114: 00ba8694 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10115: 0074a418 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10114: 00ba879c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10115: 0074a510 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10116: 00dc7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10117: 00316e0c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10118: 00989780 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10118: 00989878 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10119: 00d9fdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10120: 00dc6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10121: 004a7628 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10122: 00dc755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10123: 00d97f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10124: 00d9236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10125: 003e26b4 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10131,1116 +10131,1116 @@ │ │ │ │ 10127: 002fc364 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10128: 00dc780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10129: 00dc7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10130: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10131: 00d8f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10132: 0057d754 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10133: 002b4dc8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10134: 00901c00 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10135: 009165d8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10136: 007bddb8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10137: 008cf660 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10134: 00901cf8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10135: 009166d0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10136: 007bdeb0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10137: 008cf758 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10138: 00d97074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10139: 0072b948 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10139: 0072ba40 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10140: 00da208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10141: 00918c80 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10141: 00918d78 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10142: 00d91dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10143: 00dc8c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10144: 007f2c90 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10144: 007f2d88 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10145: 003dd1b4 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10146: 00dc824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10147: 0096de04 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10147: 0096defc 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10148: 00dc6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10149: 004146d0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10150: 00dc6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10151: 00d8bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10152: 00dc7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10153: 00586e0c 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10154: 008c15a4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10155: 00744588 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10156: 00716b1c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10154: 008c169c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10155: 00744680 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10156: 00716c14 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10157: 00dc759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10158: 00d9191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10159: 00d8af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10160: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10161: 00dc667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10162: 005146b4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10163: 00d93828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10164: 00d95524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10165: 00d8c2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10166: 002b5c88 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 10167: 0091824c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10167: 00918344 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10168: 00490950 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10169: 00d9255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10170: 00dc6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10171: 00d9a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10172: 00d9c78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10173: 00d97be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10174: 00d9bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10175: 00972f54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10175: 0097304c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10176: 00d96bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10177: 00d8b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10178: 00dc5f74 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10179: 007e69cc 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10179: 007e6ac4 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10180: 00d9b3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10181: 00da06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10182: 00d90ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10183: 00d946e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10184: 00cba484 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10185: 00cba4a4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10186: 00cba514 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10187: 00dc6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10188: 00d00a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10189: 00dc6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10190: 00590b48 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10191: 0085ac94 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10192: 008cafb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10193: 0090a1c8 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10191: 0085ad8c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10192: 008cb0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10193: 0090a2c0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10194: 00dc807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10195: 0096dfa0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10196: 007e904c 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10195: 0096e098 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10196: 007e9144 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10197: 00dc6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10198: 00d98348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10199: 00533038 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10200: 00dc75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10201: 0093cf14 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10201: 0093d00c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10202: 00dc6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10203: 00dc6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10204: 00dc738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10205: 00d91348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10206: 00978a78 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10207: 0092ba4c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10206: 00978b70 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10207: 0092bb44 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10208: 00dc73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10209: 00d9ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10210: 0025d200 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10211: 008fd554 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10212: 00742890 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10213: 00874668 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10214: 0077e254 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10211: 008fd64c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10212: 00742988 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10213: 00874760 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10214: 0077e34c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10215: 002b5da4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10216: 0041ed6c 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10217: 00dc7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10218: 00815014 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10218: 0081510c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10219: 002b2360 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10220: 00309094 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10221: 00d8a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 10222: 007437d0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10222: 007438c8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10223: 00dc7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10224: 00dc60e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10225: 0031e7e0 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10226: 002b3b68 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10227: 0081b1b4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10227: 0081b2ac 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10228: 00dc7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10229: 00c80cd8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10230: 00618aac 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10231: 00dc7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10232: 00618bcc 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10233: 005ed370 212 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10234: 00dc633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10235: 00d94508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10236: 007ee4f0 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10236: 007ee5e8 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10237: 005ea768 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10238: 00dc7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10239: 00dc63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10240: 00d95064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10241: 00d8c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10242: 0098e59c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10242: 0098e694 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ 10243: 00618b0c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10244: 008cdc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10244: 008cdd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10245: 00d90818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10246: 00d9e020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10247: 005eb18c 60 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10248: 009c4468 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10248: 009c4560 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10249: 00d96d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10250: 0070cf3c 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10250: 0070d034 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10251: 00dc8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10252: 00dc6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10253: 00da3cd4 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10254: 00dc6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10255: 00da3cb0 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10256: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10257: 00951778 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10257: 00951870 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10258: 00dc6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10259: 00785fc0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10259: 007860b8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10260: 00dc8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10261: 0096f694 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10261: 0096f78c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10262: 005ea180 48 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10263: 00dc6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10264: 00d8ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10265: 00618b6c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10266: 00c87d08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10267: 00913c30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10267: 00913d28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10268: 0042ab2c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10269: 00d9dc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10270: 00591bd4 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10271: 00dc701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10272: 00798858 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10272: 00798950 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10273: 00dc7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10274: 0099e29c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10275: 00797ae0 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10276: 0084f200 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10277: 00780748 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10278: 009d0ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10274: 0099e394 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10275: 00797bd8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10276: 0084f2f8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10277: 00780840 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10278: 009d0be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10279: 003a9338 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10280: 0074362c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10280: 00743724 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10281: 00dc728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10282: 008e8970 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10282: 008e8a68 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10283: 002c9c64 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10284: 0097d110 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10284: 0097d208 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10285: 00d8dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10286: 00761408 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10287: 00702098 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10286: 00761500 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10287: 00702190 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10288: 002a39d0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10289: 00dc75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10290: 00983964 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10291: 007768a4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10290: 00983a5c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10291: 0077699c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10292: 00dc8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10293: 00702100 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10293: 007021f8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10294: 00da1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10295: 006a6790 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10296: 00914880 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10297: 00b86c20 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10295: 006a688c 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10296: 00914978 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10297: 00b86d20 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10298: 00da1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10299: 007dc030 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10299: 007dc128 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10300: 00dc8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10301: 007dc794 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10301: 007dc88c 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10302: 00d05484 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10303: 00d9f408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10304: 00dc7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10305: 006e7a30 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10305: 006e7b28 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10306: 00dc7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10307: 00dc60f7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10308: 00dc6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10309: 00dc77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10310: 00dc7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10311: 008ca9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10311: 008caae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10312: 00dc8bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10313: 002a9bcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10314: 00d97f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10315: 009119a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10316: 008e99d8 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10317: 00b9a548 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10315: 00911aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10316: 008e9ad0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10317: 00b9a650 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10318: 00dc7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10319: 00d8c254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10320: 008cbdb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10320: 008cbeac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10321: 00dc634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10322: 00957254 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10323: 0077e5dc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10322: 0095734c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10323: 0077e6d4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10324: 00c6b098 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10325: 00743cc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10325: 00743dbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10326: 00d943e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10327: 00914d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10327: 00914e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10328: 0033a57c 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10329: 007f9ad4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10329: 007f9bcc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10330: 003bc254 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10331: 00d05718 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10332: 006e3eb4 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10333: 009954d4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10332: 006e3fac 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10333: 009955cc 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10334: 00d9db60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10335: 005f99b4 112 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10336: 00d939a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10337: 00798278 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10337: 00798370 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10338: 00d95374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10339: 00d90aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10340: 0094d34c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10341: 00944f20 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10342: 0096a050 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10343: 00990334 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10340: 0094d444 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10341: 00945018 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10342: 0096a148 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10343: 0099042c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10344: 00d97f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10345: 00d90738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10346: 0090061c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10347: 00917a40 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10348: 008219ac 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10346: 00900714 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10347: 00917b38 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10348: 00821aa4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10349: 00dc6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10350: 0097b054 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10351: 008d469c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10350: 0097b14c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10351: 008d4794 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10352: 00d97504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10353: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10354: 00d8c434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10355: 00dc815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10356: 00dc8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10357: 00d8aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10358: 0048bdc8 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10359: 00d9295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10360: 00783ca0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10360: 00783d98 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10361: 00c80c10 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10362: 00d9fbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10363: 008f3ddc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10364: 008ea83c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10363: 008f3ed4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10364: 008ea934 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10365: 00d9c64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10366: 00603860 656 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10367: 00dc73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10368: 00dc8686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10369: 00492a14 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10370: 00dc858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10371: 002a3720 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10372: 00d942a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10373: 00d8b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10374: 0098ba90 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10375: 008aa52c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10374: 0098bb88 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10375: 008aa624 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10376: 002fec88 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10377: 00dc63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10378: 007f28cc 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10378: 007f29c4 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10379: 00dc7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10380: 00985b4c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10381: 00777c84 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10382: 00b2db84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10380: 00985c44 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10381: 00777d7c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10382: 00b2dc84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10383: 00d9a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10384: 00d93488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10385: 002b6530 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10386: 00dc7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10387: 008d6940 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10387: 008d6a38 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10388: 00d9a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10389: 006eebe0 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10389: 006eecd8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10390: 0041c9a4 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10391: 00553b3c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10392: 00d91398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10393: 00d9c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10394: 005d4b28 560 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10395: 00dc788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10396: 00817734 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10396: 0081782c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10397: 00500470 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10398: 00434cc8 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10399: 003e2cac 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10400: 002b8cbc 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10401: 00d9d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10402: 00dc8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10403: 00dc7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10404: 007b1544 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10404: 007b163c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10405: 00dc7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10406: 009187e8 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10406: 009188e0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10407: 00438550 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10408: 00d91c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10409: 00962608 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10410: 0078577c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10411: 008eb5c8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10409: 00962700 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10410: 00785874 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10411: 008eb6c0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10412: 00d93c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10413: 00dc7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10414: 00744140 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10415: 0082593c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10416: 0078c5ac 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10414: 00744238 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10415: 00825a34 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10416: 0078c6a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10417: 0041b218 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10418: 0073e334 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10418: 0073e42c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10419: 00dc696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10420: 002a3a48 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10421: 006e1578 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10422: 00986b2c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10423: 00872cb4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10421: 006e1670 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10422: 00986c24 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10423: 00872dac 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10424: 00d8f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10425: 008ccccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10425: 008ccdc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10426: 0029174c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10427: 00c80f84 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10428: 00dc6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10429: 00295264 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10430: 00d9d850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10431: 00dc7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10432: 008d0384 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10432: 008d047c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10433: 00dc7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10434: 007f9728 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10434: 007f9820 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10435: 00dc7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10436: 00dc7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10437: 00dc78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10438: 00912460 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10439: 008c70f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10438: 00912558 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10439: 008c71ec 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10440: 00dc649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10441: 00dc7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10442: 00dc6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10443: 00d96c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10444: 00dc67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10445: 00dc8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10446: 00d95c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10447: 00d9252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10448: 0096ba10 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10449: 0081bdb0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10448: 0096bb08 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10449: 0081bea8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10450: 003ac26c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10451: 00d9cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10452: 00dc741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10453: 00d8ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10454: 00782848 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10455: 007447a0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10456: 007e1fa0 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10454: 00782940 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10455: 00744898 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10456: 007e2098 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10457: 00dc6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10458: 009aac10 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10458: 009aad08 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10459: 0061b56c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10460: 00dc60e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10461: 002bb574 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10462: 0061b68c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10463: 00dc68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10464: 0093c090 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10464: 0093c188 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10465: 00d8fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10466: 00dc8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10467: 00dc60b8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10468: 00dc6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10469: 0073f288 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10469: 0073f380 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10470: 00d950f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10471: 0061b5cc 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10472: 0090460c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10472: 00904704 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10473: 00c81b48 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10474: 0071e4c0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10474: 0071e5b8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10475: 00dc7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10476: 0086461c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10476: 00864714 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10477: 00dc730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10478: 00d98388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10479: 00d9c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10480: 00dc79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10481: 00c81bf4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10482: 009754f4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10482: 009755ec 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10483: 00dc8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10484: 003176b4 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10485: 00d8dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10486: 00d956c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10487: 008db6dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10488: 00902924 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10487: 008db7d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10488: 00902a1c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10489: 00d96ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10490: 00dc6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10491: 00d8a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10492: 00dc7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10493: 00dc7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10494: 00d95194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10495: 00dc7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10496: 00da0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10497: 008c7c90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10497: 008c7d88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10498: 004fc1f0 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10499: 002a2338 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10500: 00dc80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10501: 00581a08 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10502: 0074206c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10502: 00742164 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10503: 00da008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10504: 0061b62c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10505: 0081bc24 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10505: 0081bd1c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10506: 00d9aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10507: 00d932d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10508: 00dc6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10509: 0071f94c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10509: 0071fa44 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10510: 0056e418 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10511: 00d97334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10512: 00dc7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10513: 002a3840 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10514: 00d8b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10515: 008c8f4c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10516: 008e03d0 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10515: 008c9044 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10516: 008e04c8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10517: 00dc694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10518: 00987a68 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10519: 008cdfe0 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10518: 00987b60 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10519: 008ce0d8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10520: 002e9d9c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10521: 00994748 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10522: 00777d74 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10521: 00994840 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10522: 00777e6c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10523: 00ce3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10524: 00d943d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10525: 0055b854 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10526: 00778134 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10526: 0077822c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10527: 00dc6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10528: 00960820 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10528: 00960918 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10529: 00d90538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 10530: 0079a750 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10530: 0079a848 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10531: 002bc120 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10532: 00dc7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10533: 00969d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10533: 00969e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10534: 00514690 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10535: 00ba8794 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10536: 008ffd90 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10535: 00ba889c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10536: 008ffe88 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10537: 0056b44c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10538: 00814e2c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10538: 00814f24 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10539: 00c81a2c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10540: 00da17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10541: 00dc7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10542: 00dc88bc 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10543: 00d9aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10544: 0032b99c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10545: 00d95f10 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10546: 00dc7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10547: 00dc864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10548: 0052ffb4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10549: 00d8bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10550: 00638e24 396 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10551: 0058f048 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 10552: 00777774 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ - 10553: 006a7ac8 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10552: 0077786c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10553: 006a7bc4 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10554: 002b8f68 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10555: 00580cec 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10556: 00dc6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10557: 00516a90 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10558: 00dc6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10559: 0095418c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10560: 00814960 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10559: 00954284 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10560: 00814a58 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10561: 00d8c444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10562: 00d9b8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10563: 00b87110 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10563: 00b87210 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10564: 00d91adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10565: 00d9a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10566: 00298eec 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10567: 00dc8910 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10568: 00985b5c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10568: 00985c54 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10569: 003e1e24 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10570: 00dc8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10571: 008e46f8 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10572: 0072c4f8 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10571: 008e47f0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10572: 0072c5f0 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10573: 00cbf974 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10574: 00291914 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10575: 00d9b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10576: 00dc6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10577: 00d90428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10578: 00d8c824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10579: 00d9ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10580: 00979d00 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10580: 00979df8 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10581: 00638fb0 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10582: 0092a62c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10582: 0092a724 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10583: 00dc7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10584: 008b0964 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10585: 007b18d8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10586: 00ba7294 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10584: 008b0a5c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10585: 007b19d0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10586: 00ba739c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10587: 0059ba04 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10588: 00dc6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10589: 00db56cc 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10590: 0050f554 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10591: 00dc63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10592: 00304390 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10593: 00d91e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10594: 008e1858 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10594: 008e1950 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10595: 00d9a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10596: 00d95b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10597: 005010a4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10598: 002fc058 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10599: 0086c5a0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10599: 0086c698 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10600: 005ab6fc 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10601: 00373734 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10602: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10603: 009b6074 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10603: 009b616c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10604: 00d999a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10605: 00d02724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10606: 00dc6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10607: 00dc64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10608: 008eaa40 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10608: 008eab38 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10609: 00da161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10610: 00d027a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10611: 00dc637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10612: 002a5c98 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10613: 00d9d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10614: 008c577c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10614: 008c5874 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10615: 00dc62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10616: 00c82280 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10617: 00942df0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10617: 00942ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10618: 005b8208 236 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10619: 00dc635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10620: 005a9d4c 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10621: 00dc63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10622: 00d9b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10623: 00d026a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10624: 00c7e960 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10625: 00dc6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10626: 00dc7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10627: 002a433c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10628: 002a67b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10629: 00d9d220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10630: 0056f570 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10631: 008bbe9c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10631: 008bbf94 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10632: 00642f84 56 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10633: 00904b74 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10633: 00904c6c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10634: 00dc8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10635: 004d49dc 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10636: 0093a310 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10636: 0093a408 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10637: 00cbdd90 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10638: 00d9600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10639: 0053bb74 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10640: 002a3914 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10641: 0062bd94 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10642: 00d9e070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10643: 006f6db0 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10643: 006f6ea8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10644: 00dc6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10645: 0092ae24 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10645: 0092af1c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10646: 00330bb0 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10647: 007551c8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10648: 009717a0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10647: 007552c0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10648: 00971898 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10649: 0063fbe8 396 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10650: 00dc76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10651: 00dc7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10652: 00ce6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10653: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10654: 00d9b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10655: 00ce6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10656: 0063fd7c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10657: 00d8a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10658: 008d7180 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10658: 008d7278 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10659: 00d987c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10660: 00d95ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10661: 00d8aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10662: 00dc83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10663: 006a1190 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10663: 006a128c 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10664: 00ce6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10665: 0063fd74 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ - 10666: 008a55b8 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10667: 00990f00 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10666: 008a56b0 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10667: 00990ff8 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10668: 0062bf70 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10669: 002abd58 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10670: 008f98f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10671: 0091a12c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10672: 00939c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10673: 007f99e8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10670: 008f99ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10671: 0091a224 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10672: 00939d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10673: 007f9ae0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10674: 00d8bea8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10675: 005023d0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10676: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10677: 00d98dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10678: 0054b6fc 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10679: 00d8bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10680: 00dc7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10681: 00ce6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10682: 0063fd78 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10683: 00d9d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10684: 00dc8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10685: 00d92a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10686: 0083a370 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10686: 0083a468 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10687: 00d8e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10688: 0037a918 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10689: 00d8c604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10690: 0055ab9c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10691: 00dc82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10692: 0094e7c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10692: 0094e8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10693: 00dc79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10694: 008b121c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10695: 0075ba40 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10696: 007d9b90 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10694: 008b1314 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10695: 0075bb38 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10696: 007d9c88 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10697: 00d98f38 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10698: 00dc8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10699: 0051a2dc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10700: 00b9a55c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10701: 00747810 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10700: 00b9a664 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10701: 00747908 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10702: 00d97764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10703: 00d9bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10704: 00d90c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10705: 0033833c 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10706: 005ace4c 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10707: 0093dcfc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10708: 0096c628 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10707: 0093ddf4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10708: 0096c720 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10709: 002bcdd4 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10710: 009046c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10711: 008cdbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10712: 007ea974 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10710: 009047bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10711: 008cdcdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10712: 007eaa6c 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10713: 00da19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10714: 004175d4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10715: 009b30ec 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10715: 009b31e4 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10716: 00dc7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10717: 008cf4f8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10717: 008cf5f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10718: 00c7f264 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10719: 00d8a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10720: 0098485c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10720: 00984954 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10721: 00d9e250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10722: 00989e3c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10722: 00989f34 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10723: 00d99940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10724: 00d970a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10725: 00dc7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10726: 008e830c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10726: 008e8404 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10727: 00d96a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10728: 00dc7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10729: 00d89d70 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10730: 00d93fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10731: 007980cc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10732: 006e4ee8 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10731: 007981c4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10732: 006e4fe0 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10733: 00592108 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10734: 0070d290 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10735: 007e9a90 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10734: 0070d388 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10735: 007e9b88 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10736: 006206fc 420 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ - 10737: 007627d0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10737: 007628c8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10738: 00dc6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10739: 002fa65c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10740: 005212e4 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10741: 00900f00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10742: 008cb684 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10741: 00900ff8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10742: 008cb77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10743: 00d93d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10744: 0079808c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10744: 00798184 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10745: 006203bc 436 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10746: 00972aa0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10746: 00972b98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10747: 00639b60 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10748: 00d9211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10749: 008a5170 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10749: 008a5268 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10750: 00584f3c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10751: 00dc74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10752: 0055d7f0 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10753: 00639e70 324 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10754: 00d9c7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10755: 00da06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10756: 008c1780 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10756: 008c1878 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10757: 004f02a0 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10758: 00dc7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10759: 00d9dc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10760: 00639c68 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10761: 006b7a78 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10761: 006b7b70 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10762: 00dc64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10763: 002e9f3c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10764: 009cd590 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10764: 009cd688 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10765: 004cfe1c 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10766: 00620570 396 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10767: 009902b8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10768: 006e7128 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10767: 009903b0 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10768: 006e7220 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10769: 002afe98 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10770: 00dc6107 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10771: 008e619c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10771: 008e6294 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10772: 00387740 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10773: 00778828 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10773: 00778920 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10774: 00d9bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10775: 002fbae0 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10776: 00c80838 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 10777: 006f6c64 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10778: 0096f018 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10777: 006f6d5c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10778: 0096f110 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10779: 00d84660 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10780: 00639d6c 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10781: 006e91c8 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10781: 006e92c0 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10782: 00dc6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10783: 00748b4c 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10783: 00748c44 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10784: 00ce9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10785: 00dc8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10786: 00907208 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10786: 00907300 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10787: 00ce8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10788: 00d95f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10789: 00ce2174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10790: 00dc7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10791: 0080c370 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10791: 0080c468 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10792: 00dc706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10793: 00d9605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10794: 00915290 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10794: 00915388 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10795: 00dc7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10796: 0092fb08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10797: 0075c03c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10796: 0092fc00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10797: 0075c134 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10798: 00ce90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10799: 00dc835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10800: 0070c218 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10800: 0070c310 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10801: 00d91b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10802: 00dc77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10803: 00dc80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10804: 003dd65c 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10805: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10806: 0029d100 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10807: 004efd84 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10808: 00d944e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10809: 00dc641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10810: 00829968 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10811: 006e5c50 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10812: 0098ee00 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10810: 00829a60 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10811: 006e5d48 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10812: 0098eef8 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10813: 003341e4 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10814: 00dc65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10815: 00533218 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10816: 006a76a8 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10816: 006a77a4 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10817: 00d9e290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10818: 00dc82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10819: 00d9f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10820: 00d929fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10821: 0099d1bc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10821: 0099d2b4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10822: 00ce21f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 10823: 00ce9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 10824: 00d9f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10825: 00916ccc 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10825: 00916dc4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10826: 00dc6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10827: 00d8d3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10828: 007dd79c 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 10829: 00993fb0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10830: 007328e0 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10828: 007dd894 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10829: 009940a8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10830: 007329d8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10831: 00d8a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10832: 0056825c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10833: 007b9dd8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10833: 007b9ed0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10834: 00d04404 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 10835: 00d03c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 10836: 003ac57c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10837: 00dc6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10838: 00dc67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10839: 00d9d240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10840: 006e6b9c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10840: 006e6c94 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10841: 00dc6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10842: 003401ac 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10843: 00d03edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 10844: 00d8cbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10845: 00417350 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10846: 00dc74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10847: 007b8d90 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10847: 007b8e88 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10848: 00d8fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10849: 00985e38 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10850: 009001e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10851: 00747504 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10852: 009d0ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10849: 00985f30 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10850: 009002dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10851: 007475fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10852: 009d0c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10853: 00dc707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10854: 0055d5b0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10855: 006f6c84 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10855: 006f6d7c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10856: 00da12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10857: 00dc7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10858: 0055d784 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10859: 00d9ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10860: 00dc71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10861: 00d039b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 10862: 00dc7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10863: 00dc6100 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10864: 005015c8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10865: 009580ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10865: 009581e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10866: 003329d4 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10867: 008f03fc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10868: 00745ce8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10867: 008f04f4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10868: 00745de0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10869: 00dc65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10870: 006ec2ec 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10870: 006ec3e4 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10871: 004477a0 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10872: 00dc72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10873: 00d8a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10874: 00513b2c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10875: 00dc7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10876: 00748d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10877: 006e563c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10876: 00748e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10877: 006e5734 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10878: 00d9d810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10879: 00d9b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10880: 002f6ed4 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10881: 007bda80 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10882: 0096f158 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10881: 007bdb78 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10882: 0096f250 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10883: 00d948c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10884: 00742990 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10884: 00742a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10885: 00dc7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10886: 00d9d130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10887: 00dc7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10888: 00dc642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10889: 009cf1a0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10889: 009cf298 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10890: 00dc63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10891: 008f41d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10891: 008f42cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10892: 00dc8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10893: 00d9e2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10894: 009abb14 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10894: 009abc0c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10895: 002f7ae8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10896: 009ab888 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10897: 008cffa8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 10898: 009155cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10896: 009ab980 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10897: 008d00a0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10898: 009156c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10899: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10900: 00d8b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10901: 00330ec0 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10902: 005ddbe4 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 10903: 00dc70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10904: 00dc6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10905: 00dc66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10906: 00780ef0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10907: 008eab74 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10906: 00780fe8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10907: 008eac6c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10908: 00dc7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10909: 00d9a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10910: 00d97ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10911: 00b9a520 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10912: 009b08c0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10911: 00b9a628 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10912: 009b09b8 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10913: 00dc61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10914: 00cdfb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 10915: 00d9b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10916: 002c7ed8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10917: 00dc747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 10918: 00dc6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10919: 00d8f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10920: 007e6ca4 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10920: 007e6d9c 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10921: 00d9db10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10922: 00d8a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10923: 0091830c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10923: 00918404 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10924: 003a4b58 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10925: 00d91f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10926: 00908360 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10927: 0070caf0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10926: 00908458 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10927: 0070cbe8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10928: 00dc7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10929: 009af31c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10929: 009af414 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10930: 00dc763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10931: 00942fb0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10931: 009430a8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10932: 00dc74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10933: 007b9898 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10933: 007b9990 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10934: 00dc67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10935: 007b0564 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10936: 00961494 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10935: 007b065c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10936: 0096158c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10937: 00dc6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10938: 00414b98 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10939: 00d91198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10940: 00c7ea14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10941: 0070d938 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10941: 0070da30 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10942: 00dc7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10943: 00c7c650 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10944: 0041d458 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10945: 00d9eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10946: 0096e0ec 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10946: 0096e1e4 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10947: 00dc6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10948: 007a8aa0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10948: 007a8b98 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10949: 00dc7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10950: 00d94a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10951: 00d95c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10952: 00da1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10953: 00305160 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10954: 007edd54 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10954: 007ede4c 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10955: 003290cc 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 10956: 0072d3e8 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10956: 0072d4e0 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10957: 0025e9f0 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10958: 00903a40 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10958: 00903b38 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10959: 00dc601c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10960: 00d93148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10961: 008ea004 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10961: 008ea0fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10962: 0052f700 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10963: 00d9bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10964: 003cb14c 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10965: 00957074 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10966: 008c42ec 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10965: 0095716c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10966: 008c43e4 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 10967: 00dc77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 10968: 00dc7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 10969: 009d5570 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10969: 009d5668 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10970: 00d8af68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10971: 00dc6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10972: 005145e0 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10973: 00907cc0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10973: 00907db8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10974: 0060c940 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 10975: 00626f6c 476 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 10976: 00dc60a8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10977: 009be850 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 10978: 006a6424 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 10977: 009be948 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10978: 006a6520 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 10979: 00dc69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10980: 00dc639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10981: 0060ca60 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 10982: 00341fd8 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 10983: 006a6268 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 10984: 00816ad0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10983: 006a6364 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 10984: 00816bc8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10985: 0047325c 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10986: 00d9db40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10987: 00626c28 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 10988: 005b2ff0 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10989: 00dc7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10990: 00dc8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10991: 0060c9a0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 10992: 00d8bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10993: 00929824 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10993: 0092991c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10994: 00d96a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10995: 00d91eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10996: 00dc6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10997: 00dc6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10998: 009bd2f4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10998: 009bd3ec 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10999: 005725d4 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11000: 002f8600 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11001: 005906d0 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11002: 00d9c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11003: 0040fb98 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11004: 00dc797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11005: 00bcf158 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11006: 00d93f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11007: 00d843c0 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11008: 00d91fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11009: 00950d24 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11009: 00950e1c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11010: 002bca8c 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11011: 00762ec8 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11012: 007b476c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11011: 00762fc0 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11012: 007b4864 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11013: 00626ddc 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11014: 0060ca00 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11015: 0075cc40 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11015: 0075cd38 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11016: 00d8eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11017: 0096edb4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11017: 0096eeac 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11018: 0058cd78 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11019: 008e9b1c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11019: 008e9c14 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11020: 005da84c 664 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11021: 002eb1a8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11022: 00d9bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11023: 00dc70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11024: 00dc758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11025: 00da0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11026: 0086c668 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11027: 006e5a74 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11026: 0086c760 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11027: 006e5b6c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11028: 00da1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 11029: 0077ec10 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11030: 007e869c 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11029: 0077ed08 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11030: 007e8794 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11031: 0051e9b4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11032: 00815204 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11033: 00748ca0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11032: 008152fc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11033: 00748d98 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11034: 00d9d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11035: 0025d2b4 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11036: 0099a78c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11037: 009b4bec 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11036: 0099a884 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11037: 009b4ce4 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11038: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11039: 00d941c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11040: 00dc8c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11041: 00dc667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11042: 00d9a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11043: 00dc7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11044: 00762704 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11044: 007627fc 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11045: 00387d20 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11046: 006ecaec 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11046: 006ecbe4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11047: 00d8e8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11048: 0085786c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11048: 00857964 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11049: 00d90688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11050: 00dc817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11051: 00dc6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11052: 00d9b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11053: 007d3bd4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11054: 00781484 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11053: 007d3ccc 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11054: 0078157c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11055: 00dc6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11056: 008c6718 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11056: 008c6810 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11057: 00d97674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11058: 00333f90 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11059: 00d9a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11060: 007548c0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11060: 007549b8 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11061: 00dc67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11062: 008be35c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11063: 0078c9cc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11062: 008be454 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11063: 0078cac4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11064: 00d94c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11065: 00dc80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11066: 00dc72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11067: 00d8efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11068: 00518274 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11069: 00c6ad74 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11070: 00d8f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11071: 00d8edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11072: 00dc6112 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11073: 007861e0 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11073: 007862d8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11074: 00dc70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11075: 00dc6104 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11076: 00dc7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11077: 00ce52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11078: 00639128 388 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11079: 00dc74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11080: 0029f5c8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11081: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11082: 00c7c600 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11083: 00dc6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11084: 00868458 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11084: 00868550 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11085: 00da2b8c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11086: 00c7c5d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11087: 00dc83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11088: 00d968b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11089: 00d918ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11090: 00dc7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11091: 00826310 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11091: 00826408 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11092: 00dc6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11093: 00dc7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11094: 00d9dee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11095: 00415984 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11096: 00d97fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11097: 0096a780 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11097: 0096a878 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11098: 00d8b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11099: 00dc624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11100: 00dc7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11101: 00868c08 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11101: 00868d00 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11102: 00d8bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11103: 005289e4 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11104: 00dc8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11105: 00570240 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11106: 006cdb0c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11106: 006cdc04 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11107: 005a7fb8 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11108: 00dc7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11109: 00dc8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11110: 00d98e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11111: 00dc714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11112: 00d99e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11113: 00dc7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11114: 0090a720 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11115: 008e5f5c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11114: 0090a818 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11115: 008e6054 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11116: 00dc8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11117: 008cbe6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11117: 008cbf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11118: 00dc7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11119: 00d92a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11120: 002ec870 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11121: 00983a3c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11121: 00983b34 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11122: 00da1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11123: 00d94a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11124: 00dc6113 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11125: 00dc7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ 11126: 00d983a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11127: 00915bf8 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11127: 00915cf0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11128: 00dc7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11129: 00d9dc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11130: 004ee334 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11131: 00dc6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11132: 00d9a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11133: 009411c0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11134: 008d9870 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11133: 009412b8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11134: 008d9968 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11135: 002d1c74 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11136: 00d8b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11137: 00415c04 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11138: 009710f0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11138: 009711e8 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11139: 002b9d80 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11140: 00305d58 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11141: 00dc65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11142: 003ac268 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11143: 007f8354 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11143: 007f844c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11144: 00d8d494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11145: 00dc7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11146: 00cecb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11147: 00606bb0 620 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11148: 00d8b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11149: 00d94808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11150: 00d9cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11151: 00dc78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11152: 00dc7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11153: 00d8c354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11154: 00dc7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11155: 00618dac 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_b │ │ │ │ 11156: 00dc75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11157: 00d9c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11158: 00765d9c 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11158: 00765e94 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11159: 0058ed00 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11160: 00cfd8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_b │ │ │ │ 11161: 00618ecc 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11162: 00cf19fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11163: 00cfd738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ - 11164: 00783020 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11164: 00783118 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11165: 00d8cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11166: 00dc740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11167: 00618e0c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11168: 007596bc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11168: 007597b4 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11169: 00dc7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11170: 0072d038 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11170: 0072d130 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11171: 00cf1b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11172: 003899dc 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11173: 005d4980 424 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11174: 00cfd840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11175: 007fa710 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11176: 007432e8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11175: 007fa808 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11176: 007433e0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11177: 00d91468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11178: 00746344 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11178: 0074643c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11179: 005b640c 204 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11180: 00d8a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11181: 00d95e08 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11182: 0058ef64 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11183: 008fc5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11184: 008cd28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11183: 008fc6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11184: 008cd384 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11185: 00dc7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11186: 00917ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11186: 00917c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11187: 00dc75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11188: 005bb550 264 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11189: 0094c9c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11189: 0094cab8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11190: 005ac568 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11191: 00493b7c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11192: 00d9a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11193: 0096d9a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11193: 0096da9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11194: 00dc6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11195: 00618e6c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11196: 00d96b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11197: 00522b20 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11198: 00dc84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11199: 008f9190 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11199: 008f9288 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11200: 00dc660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11201: 00cf1a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11202: 00cfd7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11203: 0061b26c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11204: 00dc82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11205: 00c81020 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11206: 00dc824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11207: 00d943f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11208: 0061b38c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11209: 003e0d18 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11210: 0098de50 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11210: 0098df48 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11211: 002a3bd0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11212: 00d8d444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11213: 0061b2cc 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11214: 0094fac4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11214: 0094fbbc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11215: 0025d308 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11216: 009b9794 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11216: 009b988c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11217: 00dc61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11218: 00dc6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11219: 00d94c58 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11220: 00d8a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11221: 00814ba0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11222: 00986b64 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11221: 00814c98 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11222: 00986c5c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11223: 00dc8644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11224: 00ceb2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11225: 00903e00 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11225: 00903ef8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11226: 00d94b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11227: 009069e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11227: 00906ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11228: 002b4f28 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11229: 0094f18c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11229: 0094f284 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11230: 00d93618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11231: 00dc702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11232: 00dc778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11233: 007582cc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11233: 007583c4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11234: 00ceb150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11235: 0080b074 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11235: 0080b16c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11236: 004151cc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11237: 00d926fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11238: 00d9d8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11239: 00d041f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11240: 00da35c4 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11241: 0061b32c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11242: 00da35d8 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11249,1072 +11249,1072 @@ │ │ │ │ 11245: 00bcf3b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11246: 00d924dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11247: 00d042fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11248: 00d942e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11249: 00dc850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11250: 00d8fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11251: 00d84470 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11252: 0095c2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11252: 0095c3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11253: 00d95504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11254: 00d9ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11255: 005ad6d0 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11256: 005ecefc 200 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11257: 0056400c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11258: 00dc7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11259: 008be2c0 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11259: 008be3b8 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11260: 00dc78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11261: 00d040ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11262: 005ecfc4 104 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11263: 0042c2f4 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11264: 00dc6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11265: 00d8cd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11266: 00ceb1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11267: 00d90d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11268: 00dc7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11269: 00d8e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11270: 008e029c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11270: 008e0394 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11271: 00d90ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11272: 002f74c0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11273: 00d94348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11274: 00dc6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11275: 0055e38c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11276: 002a59d4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11277: 00da0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11278: 00c815f8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11279: 0072fe70 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11279: 0072ff68 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11280: 00da3588 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11281: 00dc813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11282: 00534c8c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11283: 0029d6e8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11284: 005aa32c 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11285: 0063ca08 328 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11286: 009c0dac 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11286: 009c0ea4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11287: 00dc7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11288: 00d8c734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11289: 00985910 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11290: 0071a680 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11289: 00985a08 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11290: 0071a778 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11291: 005ba94c 84 FUNC GLOBAL DEFAULT 12 th_register_custom_csrs │ │ │ │ 11292: 00502210 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11293: 00dc6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11294: 00dc7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11295: 00dc7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11296: 002fd19c 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11297: 002b119c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11298: 00822e58 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11298: 00822f50 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11299: 00da0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11300: 00dc6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11301: 0058f0dc 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11302: 00906d88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11302: 00906e80 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11303: 00dc60c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11304: 0063cb50 368 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11305: 00d8d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11306: 00994894 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11306: 0099498c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11307: 00d8f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11308: 00dc643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11309: 008d64d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11309: 008d65d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11310: 00dc8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11311: 004f732c 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11312: 002a3c78 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11313: 00dc8bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11314: 00d9b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11315: 00d8e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11316: 009b3310 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11316: 009b3408 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11317: 005382fc 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11318: 00742f60 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11319: 00718830 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11318: 00743058 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11319: 00718928 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11320: 00dc746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11321: 0055e2d8 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11322: 003735a8 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11323: 00750e60 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11323: 00750f58 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11324: 00495fd0 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11325: 007cfcac 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11325: 007cfda4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11326: 00d8f398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11327: 00dc7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11328: 00d90b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11329: 00d9ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11330: 00c80934 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11331: 00d9fa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11332: 0049120c 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11333: 007be788 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11333: 007be880 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11334: 00dc6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11335: 008d3784 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11335: 008d387c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11336: 00d8ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11337: 00d95544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11338: 00751068 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11338: 00751160 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11339: 00dc66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11340: 00d9d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11341: 00745f94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11341: 0074608c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11342: 00dc6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11343: 00861ea0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11344: 009c514c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11343: 00861f98 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11344: 009c5244 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11345: 00dc85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11346: 008e1718 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11346: 008e1810 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11347: 00d8a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11348: 0033b88c 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11349: 002f6b3c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11350: 0063ff68 492 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11351: 00640490 500 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11352: 00d8cc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11353: 008254e0 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11353: 008255d8 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11354: 00dc682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11355: 007b9ec8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11355: 007b9fc0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11356: 00dc63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11357: 00dc8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11358: 00640154 420 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11359: 00d97144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11360: 00d94148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11361: 00d97714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11362: 00ce0284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11363: 0072b8a8 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11363: 0072b9a0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11364: 00dc6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11365: 00dc829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11366: 00d922fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11367: 0056b944 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11368: 00733abc 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11368: 00733bb4 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11369: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11370: 00733b38 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11370: 00733c30 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11371: 00dc614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11372: 00334468 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11373: 0052eb08 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11374: 00dc6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11375: 003e78b0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11376: 0090d084 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11377: 00916788 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11376: 0090d17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11377: 00916880 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11378: 00dc7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11379: 006402f8 408 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11380: 0055429c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11381: 00dc68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11382: 00d8e988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11383: 008e7480 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11383: 008e7578 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11384: 00d936a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11385: 00dc6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11386: 002e1ba0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11387: 00dc66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11388: 00dc788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11389: 008c6b84 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11390: 00b85290 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11389: 008c6c7c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11390: 00b85390 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11391: 00dc7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11392: 00dc86cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11393: 007b03f8 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11394: 0071d0a0 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11395: 007faca8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11393: 007b04f0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11394: 0071d198 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11395: 007fada0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11396: 00dc6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11397: 00860f48 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11397: 00861040 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11398: 0061e08c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11399: 00d8d5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11400: 0061e1ac 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11401: 00d98860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11402: 00925d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11402: 00925e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11403: 0061e0ec 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ 11404: 00dc7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11405: 007f5fcc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11405: 007f60c4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11406: 00dc6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11407: 008cd008 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11408: 0090c3b0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11407: 008cd100 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11408: 0090c4a8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11409: 002a26f8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11410: 009b4eb0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11411: 0094dc54 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11410: 009b4fa8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11411: 0094dd4c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11412: 0055d880 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11413: 008d2ad0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11413: 008d2bc8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11414: 0029bdb4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11415: 0037a994 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11416: 00b84130 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11416: 00b84230 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11417: 0063b540 268 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11418: 0075adf4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11418: 0075aeec 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11419: 00d8c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11420: 00570ba8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11421: 00d97e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11422: 007a8a80 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11423: 0093c624 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11422: 007a8b78 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11423: 0093c71c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11424: 00da13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11425: 00dc60bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11426: 008cd064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11426: 008cd15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11427: 0063b64c 264 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11428: 00911dcc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11428: 00911ec4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11429: 00d911c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11430: 00da1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11431: 007e989c 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11431: 007e9994 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11432: 00da1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11433: 00dc60e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11434: 00d8ccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11435: 00581cac 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11436: 0061e14c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11437: 0055a120 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11438: 008c6a48 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11439: 009a10f0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11440: 008d7b0c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11438: 008c6b40 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11439: 009a11e8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11440: 008d7c04 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11441: 00d99830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11442: 00d93b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11443: 00d9faec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11444: 00334540 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11445: 00dc7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11446: 00ce1388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11447: 00d95ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11448: 00ce4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11449: 009c036c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11449: 009c0464 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11450: 00c87c18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11451: 002d7664 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11452: 002df040 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11453: 00dc6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11454: 0063b754 288 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11455: 00d98d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11456: 007f3bb4 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11456: 007f3cac 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11457: 003bc6e0 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11458: 0099f974 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11458: 0099fa6c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11459: 00dc75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11460: 002ab530 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11461: 00911be0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11461: 00911cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11462: 00da0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11463: 00d8ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11464: 0054572c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11465: 00dc7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11466: 009b08d4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11466: 009b09cc 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11467: 00d99b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11468: 00996bfc 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11469: 0073ff88 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11468: 00996cf4 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11469: 00740080 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11470: 00587d58 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11471: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11472: 00dc7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11473: 00d9ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11474: 00cfef74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ - 11475: 007409fc 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11476: 0071548c 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11475: 00740af4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11476: 00715584 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11477: 002a3d24 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11478: 00d8ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11479: 00dc6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11480: 00d9dce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11481: 00dc60e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11482: 00305164 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11483: 00dc8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11484: 00cfeef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11485: 0029291c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11486: 00d8ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11487: 00dc8c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11488: 00dc6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11489: 00dc7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11490: 00939a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11491: 007e8c04 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11492: 008fbf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11490: 00939b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11491: 007e8cfc 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11492: 008fc004 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11493: 00dc8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11494: 00c81298 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11495: 00985978 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11496: 00822cd4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11495: 00985a70 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11496: 00822dcc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11497: 00cfee6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11498: 004d2788 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11499: 00dc67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11500: 00db596d 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11501: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11502: 0029c5f8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11503: 00dc88cc 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11504: 00dc86fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11505: 0085c5a8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11505: 0085c6a0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11506: 003dd0dc 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11507: 004d31a0 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11508: 0073f0d8 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11509: 006c48c0 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11510: 0096da30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11508: 0073f1d0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11509: 006c49b8 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11510: 0096db28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11511: 00ce9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ - 11512: 00715f24 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11513: 007fabf0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11512: 0071601c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11513: 007face8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11514: 00dc65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11515: 00d90648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11516: 00d93708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11517: 00cea04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11518: 00607fa0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11519: 00dc7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11520: 00d98e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11521: 00758720 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11522: 006ebe08 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11523: 0071e650 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11521: 00758818 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11522: 006ebf00 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11523: 0071e748 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11524: 00608000 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11525: 004250d8 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11526: 00c80f98 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11527: 00dc6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11528: 0077f620 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11529: 0075d37c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11528: 0077f718 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11529: 0075d474 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11530: 00d8aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11531: 0039388c 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11532: 00dc7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11533: 00dc7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11534: 00dc7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11535: 00d933c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11536: 006ebfec 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11537: 0071ddb8 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11536: 006ec0e4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11537: 0071deb0 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11538: 00ce9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ 11539: 00d8ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11540: 00c77bf8 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11541: 00da1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11542: 00d9fc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11543: 00608060 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ 11544: 00dc7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11545: 00dc828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11546: 00dc67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11547: 00dc805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11548: 0055e3f8 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 11549: 006ebeb4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11549: 006ebfac 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11550: 0052296c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11551: 002bbb48 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11552: 0073ab50 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11552: 0073ac48 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11553: 00da1434 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 11554: 00742e6c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11554: 00742f64 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11555: 00430fdc 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11556: 009b4d80 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11556: 009b4e78 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11557: 00d8ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11558: 00dc7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11559: 00dc8c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11560: 009cad78 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11560: 009cae70 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11561: 00d955c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11562: 0070b31c 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11562: 0070b414 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11563: 00cf86c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11564: 0099fc54 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11565: 008b100c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11564: 0099fd4c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11565: 008b1104 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11566: 00dc7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11567: 005b3238 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11568: 00da0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11569: 00935ad4 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11569: 00935bcc 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11570: 00d96b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11571: 00cf8644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11572: 009c4028 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11572: 009c4120 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11573: 00dc69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11574: 00dc645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11575: 00d8da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11576: 00c80dbc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11577: 005238d4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11578: 00d99f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11579: 00619fac 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11580: 00dbd9e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11581: 00dc7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11582: 00919954 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11582: 00919a4c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11583: 00d9a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11584: 0061a0cc 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11585: 00dc810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11586: 00da1390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11587: 008ff958 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11587: 008ffa50 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11588: 00dc73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11589: 00d95874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11590: 0061a00c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11591: 00cf85c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11592: 00d9fccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11593: 009b9c38 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11593: 009b9d30 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11594: 00d904e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11595: 005cc1dc 456 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11596: 0090d0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11597: 008f97d8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11596: 0090d1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11597: 008f98d0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11598: 00cba730 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11599: 0061a06c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11600: 00dc6111 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11601: 00969f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11601: 0096a034 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11602: 00d8dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11603: 002b1844 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11604: 002a73f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11605: 0058ff2c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11606: 0062a87c 448 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11607: 00d90758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11608: 00d8d394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11609: 00dc827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11610: 00d8d864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11611: 005158e8 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11612: 00734288 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11613: 00759b8c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11612: 00734380 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11613: 00759c84 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11614: 00dc834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11615: 00d93a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11616: 00d8c714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11617: 00dc8bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11618: 0044707c 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11619: 00dc6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11620: 00d8ccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11621: 00d8c304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11622: 00298120 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11623: 0062a694 488 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11624: 00da1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11625: 00743148 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11625: 00743240 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11626: 00d8d774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11627: 009cd8a8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11627: 009cd9a0 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11628: 00d99870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11629: 00dc6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11630: 00b0bec8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11630: 00b0bfc8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11631: 00d905d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11632: 0029cd70 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11633: 00798a48 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11633: 00798b40 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11634: 00d89fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11635: 00d8c5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11636: 00d9629c 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11637: 006a3114 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11638: 007554d4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11637: 006a3210 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11638: 007555cc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11639: 005d9174 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11640: 00dc71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11641: 009ac26c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11642: 006a35c8 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11641: 009ac364 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11642: 006a36c4 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11643: 00d95b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11644: 00cfdce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11645: 00cfdb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11646: 00dc79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11647: 002a1fe4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11648: 00c81bc0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11649: 00d94838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11650: 006a32ac 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11650: 006a33a8 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11651: 00dc81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11652: 00d9ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11653: 00b2dbac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11653: 00b2dcac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11654: 00dc83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11655: 00cfdc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11656: 0042b050 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11657: 00786374 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11658: 00950560 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11657: 0078646c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11658: 00950658 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11659: 00dc7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11660: 00b2dba4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11661: 0094538c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11662: 007842fc 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11660: 00b2dca4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11661: 00945484 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11662: 007843f4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11663: 00d94898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11664: 00587dd4 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11665: 0052f1f4 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11666: 006a343c 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11666: 006a3538 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11667: 004f9c8c 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11668: 00dc63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11669: 00814e0c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11669: 00814f04 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11670: 00dc7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11671: 00d99ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11672: 00dc764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11673: 00d93318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11674: 0058ed30 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11675: 005fbb5c 1836 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11676: 00dbd9dc 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11677: 00cfdbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11678: 008de59c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11678: 008de694 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11679: 005bae44 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11680: 0032e4c8 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11681: 00da221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11682: 00dc7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11683: 00dc7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11684: 007bdcb0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11685: 0070d404 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11686: 0097baa0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11687: 009caac8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11684: 007bdda8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11685: 0070d4fc 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11686: 0097bb98 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11687: 009cabc0 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11688: 00d9c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11689: 00d90c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11690: 007f454c 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11691: 00917a5c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11690: 007f4644 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11691: 00917b54 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11692: 00dc7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11693: 00dc6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11694: 00d8e8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11695: 0081e8b0 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11695: 0081e9a8 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11696: 00dc730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11697: 00dc6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11698: 00d9b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11699: 00dc6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11700: 008d8878 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11700: 008d8970 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11701: 002b27d4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11702: 00d98378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11703: 008221e8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11703: 008222e0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11704: 00dc652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 11705: 00733e14 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11705: 00733f0c 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11706: 00dc62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11707: 00d9a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11708: 00700890 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11708: 00700988 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11709: 00dc77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11710: 0083b0e8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11710: 0083b1e0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11711: 00d8e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11712: 00da1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11713: 008d758c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11713: 008d7684 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11714: 00607560 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11715: 00d9d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11716: 00d9c79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11717: 00d947d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11718: 00d8d644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11719: 00d961ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11720: 00914bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11720: 00914cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11721: 00607680 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11722: 008e2424 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11722: 008e251c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11723: 00db550d 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11724: 00dc77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11725: 00d9e790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11726: 006ecfc8 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11726: 006ed0c0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11727: 006075c0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ 11728: 005e8f74 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11729: 00d9d0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11730: 00d98b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11731: 00dc6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11732: 003e7170 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11733: 008f29e4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11734: 008d5d64 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11733: 008f2adc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11734: 008d5e5c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11735: 00dc74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11736: 00cba554 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11737: 00cba5b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11738: 00607620 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11739: 00cba5c4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11740: 005b31a8 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11741: 007b39f0 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11741: 007b3ae8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11742: 0063ccc0 328 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11743: 00d9277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11744: 00268098 368 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11745: 00dc6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11746: 00dc7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11747: 00d9d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11748: 00d9daa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11749: 00d93938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11750: 00dc6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11751: 00d95c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11752: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11753: 009cc7b0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11754: 008cb628 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11755: 006e55a4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11756: 00975d24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11757: 008d9ec8 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11753: 009cc8a8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11754: 008cb720 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11755: 006e569c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11756: 00975e1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11757: 008d9fc0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11758: 00d8cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11759: 00dc74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11760: 0063ce08 368 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11761: 006a22cc 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11762: 00815044 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11761: 006a23c8 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11762: 0081513c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11763: 00d98368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11764: 00dc660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11765: 008dc10c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11766: 0088ca54 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11767: 009105f4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11765: 008dc204 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11766: 0088cb4c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11767: 009106ec 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11768: 00d8cb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11769: 006a232c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11769: 006a2428 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11770: 00d90678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11771: 009b26b0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11771: 009b27a8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11772: 0029823c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11773: 00d8c624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11774: 00dc697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11775: 002b30d8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11776: 0041688c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11777: 00dc8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11778: 00c768d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11779: 00338334 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11780: 00dc62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11781: 00dc7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11782: 00dc6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11783: 00d8d7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11784: 00989db4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11784: 00989eac 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11785: 00dc7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11786: 00dc860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11787: 00d8bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11788: 00dc67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11789: 00dc7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11790: 009d7190 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11790: 009d7288 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11791: 00d9bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11792: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11793: 00d8e8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11794: 00d9a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11795: 00c80b18 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11796: 00d006a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 11797: 00935b44 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11798: 008b0a2c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11797: 00935c3c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11798: 008b0b24 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11799: 00d8f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11800: 00dc69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11801: 00aeaa44 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11802: 007bdec8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11801: 00aeab44 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11802: 007bdfc0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11803: 00dc7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11804: 00b9a57c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11805: 00906f08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11804: 00b9a684 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11805: 00907000 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11806: 00dc69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11807: 00da22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11808: 007a307c 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11808: 007a3174 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11809: 00d9c83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 11810: 00dc631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11811: 00d98760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11812: 003413a8 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11813: 00935544 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11813: 0093563c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11814: 0041b7b0 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11815: 00cee354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ - 11816: 007357f4 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11816: 007358ec 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11817: 00cee1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 11818: 00da1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11819: 0090ef84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11819: 0090f07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11820: 00561af8 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11821: 007520e8 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11821: 007521e0 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11822: 00dc7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11823: 00dc7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11824: 00940bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11824: 00940cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11825: 00553e90 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11826: 00db5970 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11827: 00cee2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 11828: 00dc631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11829: 0079af38 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11829: 0079b030 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11830: 00dc7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11831: 004f9018 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11832: 00dc7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11833: 00dc82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11834: 00d9f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11835: 007f6068 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11835: 007f6160 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11836: 00dc7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11837: 00d8fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11838: 00dc77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11839: 008fc0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11839: 008fc1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11840: 00d999c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11841: 00da1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11842: 00817b50 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11842: 00817c48 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11843: 00da04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11844: 00cee24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 11845: 003e1c4c 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 11846: 008f8898 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11846: 008f8990 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11847: 005ee388 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ - 11848: 00786274 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11848: 0078636c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11849: 00dc60a1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11850: 009cf43c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11850: 009cf534 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11851: 00d8d3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11852: 00da14b4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11853: 00d951f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11854: 00dc7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 11855: 00cec884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 11856: 0097288c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11856: 00972984 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11857: 00cec6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 11858: 00dc6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11859: 00c7e9cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11860: 00d94048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11861: 00d955b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11862: 0058eff0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11863: 00cec800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 11864: 0099af8c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11864: 0099b084 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11865: 00600d68 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 11866: 00389e70 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11867: 009064e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11867: 009065d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11868: 00dc6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11869: 00d99d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11870: 0093461c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11871: 00777518 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11870: 00934714 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11871: 00777610 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11872: 00dc7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11873: 0077b000 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11873: 0077b0f8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11874: 00dc6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11875: 00dc6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11876: 0054cea0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11877: 00dc787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11878: 003a7c8c 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11879: 008cc038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11879: 008cc130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11880: 0053b788 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11881: 00d977f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11882: 008ac358 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11882: 008ac450 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11883: 00dc6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11884: 00cec77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 11885: 00d90f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11886: 005301b8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11887: 00dc7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11888: 00d98b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11889: 0032728c 540 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 11890: 00537e8c 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11891: 00dc816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11892: 00d91dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11893: 0051d0a8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11894: 00dc611b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 11895: 00d9f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 11896: 008a97e0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11896: 008a98d8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11897: 00dc7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11898: 00dc708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11899: 003e206c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11900: 00dc7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11901: 00d9b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11902: 00d9f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11903: 0099b8b4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11903: 0099b9ac 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11904: 00dc7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11905: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11906: 009a081c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11906: 009a0914 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11907: 00302f14 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11908: 00297b34 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11909: 00da1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11910: 00dc7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11911: 00dc8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11912: 00dc6105 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11913: 00dc6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11914: 0041b0d8 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11915: 00d95864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11916: 00cfc298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 11917: 00dc7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11918: 0093cfd4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11919: 0099b08c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11918: 0093d0cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11919: 0099b184 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11920: 00cfc3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 11921: 0090bb98 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11921: 0090bc90 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11922: 00d98598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 11923: 00dc6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11924: 004e30a8 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11925: 00dc632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11926: 00dc6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11927: 00785d48 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11928: 00967c04 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11927: 00785e40 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11928: 00967cfc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11929: 00d99008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11930: 00798744 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11930: 0079883c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11931: 004ffd10 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11932: 002ae388 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11933: 00d8da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11934: 00748c68 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11935: 00909650 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11934: 00748d60 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11935: 00909748 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11936: 00dc77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 11937: 00dc65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11938: 006e6888 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11938: 006e6980 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11939: 005aca18 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11940: 00d9c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11941: 00d973f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11942: 00d97904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11943: 00798c24 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11943: 00798d1c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11944: 0055b37c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11945: 0080c9c4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11946: 00904720 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11945: 0080cabc 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11946: 00904818 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11947: 00cfc31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 11948: 00d8f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11949: 002af158 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11950: 00817fb0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11950: 008180a8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11951: 00dc83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11952: 00d9e050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11953: 0094e878 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11953: 0094e970 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11954: 00dc7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11955: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11956: 002c8390 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11957: 00962fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11957: 009630e0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11958: 00d99098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11959: 00d9297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11960: 00da0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11961: 00798ba4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11961: 00798c9c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11962: 005544a4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11963: 008e8c1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11963: 008e8d14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11964: 00dc781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11965: 00d93758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11966: 0032ae24 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11967: 00554110 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11968: 00dc715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11969: 00dc782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11970: 00d93ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11971: 00d94078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11972: 00d8f338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11973: 00dc757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11974: 00d8c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11975: 00dc70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11976: 00dc7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11977: 0055e5c4 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11978: 00940f08 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11979: 009a0150 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11978: 00941000 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11979: 009a0248 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11980: 00dc8c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11981: 008fc1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11981: 008fc2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11982: 00d9f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11983: 002d7644 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11984: 00786058 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11984: 00786150 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11985: 00d9193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11986: 0063b874 268 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 11987: 00dc8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11988: 0038ed90 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11989: 00d9d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11990: 002e8dc4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11991: 00d8cd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11992: 005abe28 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11993: 00dc79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11994: 0063b980 264 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 11995: 00dc8c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11996: 0041a60c 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11997: 00dc6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11998: 0079d7cc 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11998: 0079d8c4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11999: 00d9f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12000: 00d99dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12001: 009cdeb8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12002: 006f6d38 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12003: 007e556c 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12001: 009cdfb0 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12002: 006f6e30 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12003: 007e5664 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12004: 00297c34 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12005: 0055a93c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12006: 0079d18c 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12006: 0079d284 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12007: 00dc618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12008: 00716848 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12008: 00716940 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12009: 0063ba88 304 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12010: 002f73b8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12011: 009b23c8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12012: 008cb2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12011: 009b24c0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12012: 008cb3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12013: 00d8fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12014: 00d8be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12015: 00d91d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12016: 002a242c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12017: 00d9b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12018: 0093cab4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12018: 0093cbac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12019: 00d912b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12020: 00d94638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12021: 00d95b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12022: 007775b0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12022: 007776a8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12023: 00d9b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12024: 00993de4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12024: 00993edc 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12025: 00dc79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12026: 0027e8a8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12027: 00dc615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12028: 00d8d834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12029: 00dc7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12030: 00d90e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12031: 007789fc 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12031: 00778af4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12032: 00cf1870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12033: 003ac2d0 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12034: 00c80c58 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12035: 00dc7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12036: 00cf1978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12037: 009b00c0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12037: 009b01b8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12038: 00d9ffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12039: 00d9254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12040: 003bd790 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12041: 00dc60fc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12042: 002bd058 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12043: 00912858 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12043: 00912950 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12044: 00dc71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12045: 00dc6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12046: 00dc7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12047: 0072a2b8 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12048: 0090ea28 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12049: 00987c08 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12047: 0072a3b0 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12048: 0090eb20 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12049: 00987d00 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12050: 00473c54 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12051: 00626a5c 460 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12052: 00dc7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12053: 00d8ca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12054: 00cf18f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12055: 0062671c 432 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12056: 0090f150 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12057: 006cc568 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12056: 0090f248 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12057: 006cc660 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12058: 00dc656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12059: 008ceb7c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12060: 0075b318 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12059: 008cec74 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12060: 0075b410 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12061: 00d8ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12062: 005023a4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12063: 00d90be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12064: 0099d9d0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12065: 00814a18 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12066: 0072db3c 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12064: 0099dac8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12065: 00814b10 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12066: 0072dc34 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12067: 00dc7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12068: 007801a4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12068: 0078029c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12069: 0060d8c0 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12070: 00dc7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12071: 00dc6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12072: 00dc79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12073: 0060dd50 436 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12074: 009b65c0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12074: 009b66b8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12075: 00bcf3f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12076: 00d97c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12077: 006268cc 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ - 12078: 0077f3ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12078: 0077f4e4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12079: 0046328c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12080: 00d9dac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12081: 0060da4c 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12082: 005de5ec 5260 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ 12083: 00dc63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12084: 00ce581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12085: 00d96e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12086: 006d4900 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12086: 006d49f8 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12087: 00dc72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12088: 00d8ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12089: 00ceaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12090: 00d941b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12091: 008ff7f4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12091: 008ff8ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12092: 0062b9bc 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12093: 0029d6f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12094: 00776024 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12094: 0077611c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12095: 00cead30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12096: 0094a358 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12097: 008e0504 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12098: 009066ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12096: 0094a450 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12097: 008e05fc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12098: 009067a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12099: 00ceae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12100: 00dc7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12101: 009542a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12102: 00722cbc 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12101: 00954398 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12102: 00722db4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12103: 00d9a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12104: 00dc6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12105: 00dc638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12106: 0060dbd8 376 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12107: 0030517c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12108: 00c78860 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12109: 008df66c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12109: 008df764 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12110: 00d93398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12111: 00d99da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12112: 0062bba8 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12113: 00dc85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12114: 00d91238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12115: 0042a128 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12116: 00757954 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12116: 00757a4c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12117: 00dc7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12118: 0070d358 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12118: 0070d450 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12119: 00ceadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12120: 002f910c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12121: 00d8cbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12122: 0071a9d0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12122: 0071aac8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12123: 0030fecc 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12124: 00dc6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12125: 00d8e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12126: 00dc6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12127: 00dc7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12128: 007280a8 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12128: 007281a0 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12129: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12130: 0032b024 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12131: 00dc7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12132: 00d9bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12133: 00dc68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12134: 00297d28 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12135: 0029f764 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12136: 008c4c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12137: 009420a4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12136: 008c4d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12137: 0094219c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12138: 00da0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12139: 00d93ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12140: 00dc6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12141: 009cbd18 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12142: 008b1088 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12141: 009cbe10 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12142: 008b1180 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12143: 00dc834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12144: 008e66f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12144: 008e67e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12145: 0055c040 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12146: 0084dd2c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12146: 0084de24 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12147: 002939bc 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12148: 00d94ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12149: 00d9d0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12150: 0099c6d0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12150: 0099c7c8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12151: 00dc7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12152: 00983c44 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12153: 009446a0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12152: 00983d3c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12153: 00944798 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12154: 00dc7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12155: 00dc82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12156: 00dc6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12157: 004ef16c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12158: 007afe84 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12159: 0097b4d8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12160: 008ccbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12161: 00748c10 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12162: 007e986c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 12163: 007483b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12158: 007aff7c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12159: 0097b5d0 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12160: 008cccb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12161: 00748d08 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12162: 007e9964 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12163: 007484a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12164: 00d8d5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12165: 0070d258 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12166: 007864b0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12167: 0094751c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12165: 0070d350 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12166: 007865a8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12167: 00947614 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12168: 00cf3d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12169: 00dc72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12170: 00dbd9d6 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12171: 00cf3b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12172: 00d8d3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12173: 00dc7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12174: 00cf94b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12175: 00d9e400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12176: 00dc7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12177: 00cf3c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12178: 00da17a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12179: 00dc7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12180: 00942b34 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12180: 00942c2c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12181: 00dc6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12182: 0058115c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12183: 007b59e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12183: 007b5ae0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12184: 00cf9430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12185: 00815fa4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12185: 0081609c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12186: 00295168 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12187: 00389d58 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12188: 009b4f1c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12188: 009b5014 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12189: 00dc8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12190: 00dc700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12191: 0061eb0c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12192: 00428ac0 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12193: 00916ef4 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12194: 007e5104 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12193: 00916fec 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12194: 007e51fc 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12195: 00cf3c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12196: 008de0e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12196: 008de1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12197: 0061ec2c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12198: 00d9b8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12199: 00d9ff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12200: 00d98af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12201: 00759c7c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12201: 00759d74 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12202: 00d9212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12203: 002fc5a4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12204: 00797bc8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12204: 00797cc0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12205: 0061eb6c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12206: 00dc6102 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12207: 00cf93ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12208: 0051a514 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12209: 0063718c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12210: 00dc741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12211: 00dc8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12212: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 12213: 00784954 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12213: 00784a4c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12214: 00dc61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12215: 008ad5d4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12215: 008ad6cc 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12216: 00dc7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12217: 00d9a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12218: 00dc8c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12219: 0081bc38 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12219: 0081bd30 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12220: 00637310 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12221: 00d9e3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12222: 0073fc78 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12223: 007841d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12222: 0073fd70 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12223: 007842cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12224: 00dc61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12225: 007807cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12225: 007808c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12226: 0025e584 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12227: 00393728 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12228: 007207f8 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 12229: 0079beb8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12228: 007208f0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12229: 0079bfb0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12230: 004cc004 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12231: 00d9203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12232: 0095c234 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12233: 007f96a0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12232: 0095c32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12233: 007f9798 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12234: 00dc621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12235: 00604864 600 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12236: 0061ebcc 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12237: 00512364 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12238: 00434a2c 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12239: 00dc636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12240: 009c3d28 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12241: 0081bdb8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12240: 009c3e20 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12241: 0081beb0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12242: 00d99fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12243: 00637488 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12244: 00d9e280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12245: 00ce5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12246: 00dc811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12247: 00d97944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12248: 00d93cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12249: 002fb768 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12250: 004347b4 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12251: 007981b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12251: 007982a8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12252: 00dc737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12253: 0037b830 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12254: 0099bdbc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12254: 0099beb4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12255: 00dc85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12256: 00dc8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12257: 009c9c70 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12257: 009c9d68 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12258: 00295564 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12259: 00dc8704 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12260: 00dc7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12261: 00da1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12262: 00c80efc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12263: 0027fbfc 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12264: 00822934 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12264: 00822a2c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12265: 00d9e710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12266: 00dc84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12267: 00d9ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12268: 00dc60ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12269: 007bdc5c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12270: 008cb45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12269: 007bdd54 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12270: 008cb554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12271: 00dc8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12272: 00d96874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12273: 00c8230c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12274: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 12275: 0078c39c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12276: 008f8698 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12277: 0080caf4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12275: 0078c494 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 12276: 008f8790 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12277: 0080cbec 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12278: 00dc8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12279: 0029d728 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12280: 00dc7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12281: 005baa4c 460 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12282: 0031b194 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12283: 0055e60c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12284: 00d93298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12285: 007bcdec 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12285: 007bcee4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12286: 00d9f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 12287: 007402f0 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 12287: 007403e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 12288: 00d9d1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12289: 005f9550 340 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12290: 00dc76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12291: 00905cdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12291: 00905dd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12292: 0029a23c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12293: 00469718 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12294: 0041dd48 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12295: 008e6eb4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12295: 008e6fac 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12296: 00571380 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12297: 00dc78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12298: 00939d58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12298: 00939e50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12299: 00d8f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12300: 00922c64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12301: 0090f4e8 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12300: 00922d5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12301: 0090f5e0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12302: 005382d8 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12303: 00da0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12304: 003a4688 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12305: 009b5960 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12305: 009b5a58 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12306: 00dc6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12307: 00dc6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12308: 00dc6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12309: 009c11c8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12309: 009c12c0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12310: 005fcac8 112 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12311: 00d9eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12312: 00d93fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12313: 00d8d354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12314: 00dc60b0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12315: 00da015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12316: 0026966c 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12322,842 +12322,842 @@ │ │ │ │ 12318: 00d9d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12319: 00d9b958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12320: 00dc6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12321: 00d939c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12322: 00dc66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12323: 00d9eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12324: 00dc768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12325: 008c7e98 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12325: 008c7f90 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12326: 00dbd9e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12327: 00993024 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12327: 0099311c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12328: 00d9d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12329: 00748c70 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12329: 00748d68 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12330: 00dc6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12331: 00dc60e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12332: 00d90c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12333: 00d91c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12334: 00d8c2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12335: 00dc7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12336: 00dc794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12337: 002afcac 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12338: 004d4cfc 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12339: 009b7fbc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12340: 00906598 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12339: 009b80b4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12340: 00906690 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12341: 00d93f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12342: 00d95d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12343: 00dc8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12344: 00dc6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12345: 00d94438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12346: 003bd784 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12347: 00dc7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12348: 007407b4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12348: 007408ac 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12349: 00dc88c0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12350: 00cfbdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ - 12351: 0078e4f0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12352: 00814428 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12351: 0078e5e8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12352: 00814520 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12353: 00dc723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12354: 008cd904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12355: 008daa58 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12354: 008cd9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12355: 008dab50 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12356: 00cfbefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12357: 00dc7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12358: 00dc72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12359: 007e9704 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12359: 007e97fc 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12360: 00d910b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12361: 00850630 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12361: 00850728 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12362: 00da1600 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12363: 007b9d88 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12363: 007b9e80 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12364: 00d9be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12365: 00785898 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12365: 00785990 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12366: 00dc74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12367: 00dc6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12368: 0078172c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12368: 00781824 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12369: 0048bed8 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12370: 00dc7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12371: 00dc685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12372: 0041094c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12373: 00dc85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12374: 00da0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12375: 003e2964 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12376: 00dc751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12377: 00dc76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12378: 008d3e1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12378: 008d3f14 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12379: 00cfbe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12380: 00dc8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12381: 007e1b40 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12382: 009a53cc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12381: 007e1c38 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12382: 009a54c4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12383: 00dc8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12384: 006eed18 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12384: 006eee10 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12385: 00dc671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12386: 00761294 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12386: 0076138c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12387: 00d8f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12388: 00dc7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12389: 009b2118 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12390: 0074165c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12389: 009b2210 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12390: 00741754 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12391: 00dc7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12392: 00963814 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12393: 007523dc 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12392: 0096390c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12393: 007524d4 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12394: 00d926ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12395: 00d050e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12396: 00dc63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12397: 009c3604 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12397: 009c36fc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12398: 00dc73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12399: 00dc6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12400: 00521480 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12401: 008b0e34 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12401: 008b0f2c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12402: 00dc78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12403: 009b5fe0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12403: 009b60d8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12404: 00d99068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12405: 008f1424 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12405: 008f151c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12406: 00284718 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12407: 00d9a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12408: 00d8ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12409: 00dc855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12410: 00d93dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12411: 00749468 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12412: 009b84c0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12411: 00749560 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12412: 009b85b8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12413: 00d8adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12414: 007d321c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12414: 007d3314 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12415: 00d9c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12416: 00dc787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12417: 002b8048 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12418: 008ec454 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12419: 009a964c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12420: 0077d9b0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12421: 00718788 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12422: 0097d314 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12418: 008ec54c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12419: 009a9744 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12420: 0077daa8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12421: 00718880 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12422: 0097d40c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12423: 00d9c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12424: 00dc83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12425: 008cc094 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12425: 008cc18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12426: 00d021fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12427: 008cd6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12427: 008cd7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12428: 002afd78 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12429: 00d8c724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12430: 00dc6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12431: 0095f90c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12431: 0095fa04 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12432: 00d8e8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12433: 002acf7c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12434: 0092b248 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12434: 0092b340 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12435: 00dc658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12436: 00dc77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12437: 00d907f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12438: 00d9b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12439: 00997750 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12440: 006c88ac 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12439: 00997848 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12440: 006c89a4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12441: 00dbd9e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12442: 00dc8c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12443: 007a2d04 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12443: 007a2dfc 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12444: 00dc82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12445: 00dc7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12446: 0071ba54 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12447: 0095aec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12446: 0071bb4c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12447: 0095afb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12448: 0048ffac 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12449: 009b0fd0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12449: 009b10c8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12450: 00d93e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12451: 008fdbfc 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12451: 008fdcf4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12452: 00dc81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12453: 00d02514 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12454: 00d84440 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12455: 00da03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12456: 0090f430 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12456: 0090f528 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12457: 0029d718 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12458: 00983eec 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12458: 00983fe4 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12459: 00dc79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12460: 00dc6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12461: 00dc6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12462: 003e2038 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12463: 00dc6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12464: 006e71e8 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12464: 006e72e0 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12465: 00c81bd8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12466: 00d9f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12467: 007942c0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12468: 00724bc8 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12469: 00957fe0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12467: 007943b8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12468: 00724cc0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12469: 009580d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12470: 00dc7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12471: 0048f490 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12472: 0063d2b0 412 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12473: 009b5288 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12474: 00958de8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12473: 009b5380 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12474: 00958ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12475: 0058f01c 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12476: 00d8f318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12477: 008b28c4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12477: 008b29bc 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12478: 00d91d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12479: 00443d4c 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12480: 00d8ab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12481: 00740288 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12481: 00740380 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12482: 00dc716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12483: 00dc60c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12484: 00733e00 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12484: 00733ef8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12485: 00d8dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12486: 004211c4 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12487: 00dc6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12488: 005add10 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12489: 00d01518 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_bf16_s │ │ │ │ 12490: 003aac88 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12491: 00dc6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12492: 00dc6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12493: 00d8fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12494: 00dc8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12495: 00dc733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12496: 00d97394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12497: 00715ba4 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12497: 00715c9c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12498: 00dc6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12499: 00dc7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12500: 006244cc 432 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12501: 00b0c0c8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12501: 00b0c1c8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12502: 00da3a20 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12503: 00c80fe0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12504: 00dc7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12505: 00dc8658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12506: 002a5bf8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12507: 006241a8 424 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12508: 00d93bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12509: 00dc7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12510: 00dc66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12511: 0097cf70 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12511: 0097d068 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12512: 00d90658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12513: 005abe74 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12514: 00958050 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12514: 00958148 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12515: 004eee8c 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12516: 002a48a0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12517: 008e135c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12518: 0099c294 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12517: 008e1454 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12518: 0099c38c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12519: 00d91bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12520: 00dc6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12521: 003aadd4 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12522: 002a6708 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12523: 00624350 380 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12524: 00dc6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12525: 009642b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12525: 009643ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12526: 00dc6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12527: 008f7f9c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12527: 008f8094 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12528: 00da0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12529: 00dc7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12530: 00d9ffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12531: 009b5a04 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12532: 006a5678 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12531: 009b5afc 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12532: 006a5774 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12533: 00c81988 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12534: 00dc7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12535: 00d93d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12536: 0071fb28 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12537: 00746270 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12536: 0071fc20 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12537: 00746368 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12538: 005ee420 132 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12539: 00da0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12540: 00d951e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12541: 009bfdbc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12542: 006a56d8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12541: 009bfeb4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12542: 006a57d4 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12543: 00dc8c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12544: 00d95044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12545: 00dc6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12546: 0096a610 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12546: 0096a708 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12547: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12548: 00827d1c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12548: 00827e14 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12549: 00d984b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12550: 0037bd4c 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12551: 00d90568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12552: 009a2984 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12552: 009a2a7c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12553: 002a3774 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12554: 004971e0 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12555: 00dc8c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12556: 005dac60 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12557: 0091af30 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12558: 006a5738 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12559: 00b0bccc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12560: 009a0294 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12557: 0091b028 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12558: 006a5834 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12559: 00b0bdcc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12560: 009a038c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12561: 00d02178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12562: 00d9ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12563: 00c808e8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12564: 00dc7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12565: 00dc6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12566: 00d8ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12567: 00c822c8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12568: 00979bc0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12568: 00979cb8 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12569: 00d95424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12570: 0075bd00 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12570: 0075bdf8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12571: 00d94978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12572: 008f7ddc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12572: 008f7ed4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12573: 00dc76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12574: 00dc7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12575: 0091bc70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12576: 007be238 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12577: 0080acdc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12575: 0091bd68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12576: 007be330 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12577: 0080add4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12578: 00dc7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 12579: 0077f944 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12579: 0077fa3c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12580: 00586050 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12581: 00d9625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12582: 009a0884 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12582: 009a097c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12583: 005a194c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12584: 0029d720 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12585: 00798cbc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12585: 00798db4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12586: 00cea88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12587: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12588: 00da205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12589: 00da03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12590: 00dc6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12591: 00dc89d0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12592: 00cea994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12593: 0094b100 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12593: 0094b1f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12594: 00d8ff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12595: 002e147c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12596: 00dc7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12597: 00dc61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12598: 00d94818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12599: 008cb5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12599: 008cb6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12600: 0061af0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12601: 00dc7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12602: 00dc6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12603: 00d983d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12604: 00969a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12604: 00969b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12605: 005140c8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12606: 00d91168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12607: 00d8bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12608: 00969c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12608: 00969d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12609: 00dc84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12610: 0060aa80 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12611: 0095308c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12611: 00953184 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12612: 0061af6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12613: 00dc79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12614: 00dc7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12615: 007f7140 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12616: 00914c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12617: 00990cac 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12615: 007f7238 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12616: 00914d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12617: 00990da4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12618: 0060b08c 552 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12619: 00dc8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12620: 005e93d8 52 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12621: 00da1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12622: 00dc8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12623: 00cea910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12624: 0060ac84 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12625: 008186a8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12625: 008187a0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12626: 00d9e1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12627: 00dc74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12628: 00d968f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12629: 005e940c 244 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ - 12630: 00741554 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12630: 0074164c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12631: 0062b5d4 476 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ - 12632: 00785f2c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12632: 00786024 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12633: 00d9dd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12634: 00d84410 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12635: 00dc836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12636: 00502068 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12637: 00d9eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12638: 009563d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12638: 009564cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12639: 00d9f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12640: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12641: 00923c7c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12641: 00923d74 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12642: 0061afcc 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12643: 00dc7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12644: 00dc752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12645: 00992390 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12645: 00992488 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12646: 005817e4 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12647: 00718ef8 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12647: 00718ff0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12648: 00d9f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12649: 005e9340 152 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12650: 00967b44 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12650: 00967c3c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12651: 00da11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12652: 008ca7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12652: 008ca8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12653: 0060ae88 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12654: 00868590 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12654: 00868688 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12655: 00d95f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12656: 00ce7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12657: 007221c0 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12657: 007222b8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12658: 00bc050c 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12659: 00d978e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12660: 0081612c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12660: 00816224 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12661: 00d98c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12662: 00d8fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12663: 00ce70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12664: 0062b7b0 524 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12665: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12666: 0029bf9c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12667: 00d8ccd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12668: 00999eb4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12668: 00999fac 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12669: 00d8b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12670: 00d052f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12671: 00ce71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ - 12672: 00735834 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12672: 0073592c 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12673: 00d9617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ - 12674: 00733c60 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12674: 00733d58 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12675: 002938a0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12676: 0096c764 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12676: 0096c85c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12677: 00dc721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12678: 00dc853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12679: 007c1140 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12679: 007c1238 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12680: 00d956d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12681: 00d9253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12682: 00dc710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12683: 008fc7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12683: 008fc8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12684: 0057eab4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12685: 00d929ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12686: 00ce7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12687: 0060656c 800 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12688: 00d95cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12689: 0029e368 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12690: 00d9a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12691: 00dc7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12692: 0074eec0 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12692: 0074efb8 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12693: 00ce2594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12694: 0055d814 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12695: 0095c00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12695: 0095c104 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12696: 00ce0620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12697: 00dc6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12698: 00ce269c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12699: 00da1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12700: 00dc7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12701: 00808e50 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12701: 00808f48 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12702: 0060217c 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12703: 0054670c 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12704: 0054c438 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12705: 0025ec68 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12706: 00dc832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12707: 00970628 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12707: 00970720 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12708: 00da1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12709: 00d9f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12710: 00936828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12711: 006eb108 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12710: 00936920 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12711: 006eb200 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12712: 00dc7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12713: 00dc7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12714: 005917b8 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12715: 00dc771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12716: 00387b70 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12717: 009d2534 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12717: 009d262c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12718: 005544ac 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12719: 00ce2618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12720: 009ce750 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12720: 009ce848 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12721: 005b654c 252 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12722: 00dc7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12723: 00dc71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12724: 008f87d8 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12725: 007e8a04 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12724: 008f88d0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12725: 007e8afc 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12726: 00dc68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12727: 006a423c 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12728: 00924454 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12727: 006a4338 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12728: 0092454c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12729: 002a36d4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12730: 005b186c 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12731: 006a46fc 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12731: 006a47f8 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12732: 00dc658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12733: 00ced4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12734: 00d9a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12735: 0081bbb8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12735: 0081bcb0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12736: 00dc65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12737: 00ced358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12738: 0094a7b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12739: 006a43fc 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12738: 0094a8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12739: 006a44f8 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12740: 00d8f3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12741: 00dc807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12742: 00ced460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12743: 00dc719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12744: 0078493c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12745: 007e0880 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12744: 00784a34 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12745: 007e0978 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12746: 005b5208 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12747: 009c3558 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12748: 007935e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12749: 00914de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12747: 009c3650 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12748: 007936d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12749: 00914edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12750: 00ce8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12751: 00942c70 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12752: 0094aaa4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12751: 00942d68 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12752: 0094ab9c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12753: 00ce878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12754: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12755: 00dc86a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12756: 00991ffc 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12756: 009920f4 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12757: 00d96844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12758: 0047fe88 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12759: 00d8e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12760: 00da06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12761: 0094093c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12761: 00940a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12762: 00ce8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ - 12763: 00744788 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12763: 00744880 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12764: 00305168 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12765: 00dc796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12766: 002a7c4c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12767: 009bcb50 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12767: 009bcc48 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12768: 004185cc 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12769: 00dc7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12770: 00da0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12771: 006a4588 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12771: 006a4684 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12772: 00d8a4e0 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12773: 00dc8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12774: 00ced3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12775: 008dd0cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12775: 008dd1c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12776: 00dc869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12777: 00cf8e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12778: 008fc3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12778: 008fc4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12779: 0033b4f4 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12780: 002ffa5c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12781: 008e0ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12781: 008e0fd0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12782: 00dc8c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12783: 0029a9a8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12784: 00733cb4 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12784: 00733dac 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 12785: 00619b2c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 12786: 0094d5ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12786: 0094d6e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12787: 00da0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12788: 00cf8e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 12789: 00619c4c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 12790: 00dc81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12791: 00da15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12792: 00d8b414 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 12793: 00ce8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 12794: 00cee984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 12795: 008cade4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12795: 008caedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12796: 00619b8c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 12797: 00dc661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12798: 00d8a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12799: 00cee7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 12800: 00dc851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12801: 00dc83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12802: 005fd314 112 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 12803: 00d8e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12804: 00914f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12804: 0091504c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12805: 00cee900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 12806: 00d97254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12807: 00dc6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12808: 00dc7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12809: 009bf0a4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12809: 009bf19c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 12810: 00cf8d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 12811: 0099c1e4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12811: 0099c2dc 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12812: 00d98720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12813: 00d91aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12814: 00d97774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12815: 00619bec 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 12816: 00dc6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12817: 0029f254 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12818: 00d98ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 12819: 00dc86a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12820: 0055e710 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12821: 00dc7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12822: 005a96e8 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12823: 00cee87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 12824: 00dc662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12825: 006e7404 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 12826: 00903d40 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12825: 006e74fc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12826: 00903e38 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12827: 003344d4 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12828: 00da012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12829: 002a45e4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12830: 00dc8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12831: 00302eb0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12832: 0096ffd8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12832: 009700d0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12833: 002fc1b0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12834: 00d91ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12835: 00dc68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12836: 00dc73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 12837: 00968f64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12838: 00969b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12837: 0096905c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12838: 00969c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12839: 00ce30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 12840: 00dc7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12841: 00ce2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 12842: 00dc812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12843: 00700248 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12843: 00700340 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12844: 00d9d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12845: 002c9bac 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12846: 00ce3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 12847: 005fc288 112 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 12848: 00d8cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12849: 00da220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12850: 00dc7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12851: 0079840c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12852: 0098f16c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12851: 00798504 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12852: 0098f264 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12853: 00414f48 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12854: 002a8078 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12855: 002989c4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12856: 008bcc18 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12857: 0092acac 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12858: 00967858 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12856: 008bcd10 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12857: 0092ada4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12858: 00967950 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12859: 00d8f428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12860: 007d3840 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12860: 007d3938 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12861: 00dc7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12862: 00cdfbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 12863: 00d98900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12864: 007b0db4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12864: 007b0eac 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12865: 00d96fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12866: 00c80818 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12867: 00d942c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12868: 005dd378 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 12869: 0033fc9c 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12870: 00ce2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 12871: 00dc7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12872: 003a9d58 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12873: 008cb0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12874: 0070e1a4 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12873: 008cb1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12874: 0070e29c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12875: 00d8d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12876: 00dc6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12877: 00dbebc4 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12878: 00871b14 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12878: 00871c0c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12879: 00ce6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 12880: 00d8cca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12881: 0061b6ec 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 12882: 00dc7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12883: 00cf0034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 12884: 00dc7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12885: 009b3c54 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12885: 009b3d4c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12886: 00ce668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 12887: 00511c5c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12888: 0061b80c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 12889: 00cefea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 12890: 00dc8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12891: 009140e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12891: 009141d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12892: 00545444 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12893: 00dc6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12894: 00965240 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12895: 008f65e4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12894: 00965338 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12895: 008f66dc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12896: 00dc68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12897: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 12898: 00ceffb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 12899: 008fcc34 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12899: 008fcd2c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12900: 002fedbc 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12901: 002a37e8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12902: 00ce6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 12903: 0061b74c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 12904: 0058e364 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12905: 00dc688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12906: 00dc6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12907: 0090a520 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12907: 0090a618 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12908: 00493490 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12909: 00528bc8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12910: 00dc7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12911: 00dc737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12912: 0029b13c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12913: 0094ba90 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12913: 0094bb88 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12914: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12915: 00cfc9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 12916: 00d9d180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12917: 0090fc18 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12918: 00744464 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12917: 0090fd10 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12918: 0074455c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12919: 00d8cd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12920: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12921: 00ceff2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 12922: 00d8ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12923: 00ce6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 12924: 0061b7ac 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 12925: 00dc84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12926: 00d9d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12927: 00d8ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12928: 00dc7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12929: 0075105c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12929: 00751154 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12930: 00d98b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12931: 00588c8c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12932: 00748c60 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12932: 00748d58 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12933: 00dc73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12934: 00d8e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12935: 00cfc94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 12936: 00438888 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12937: 00976974 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12938: 009ce810 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12937: 00976a6c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12938: 009ce908 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12939: 003e6c04 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12940: 005ac33c 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12941: 00740d74 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12941: 00740e6c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12942: 003e0d78 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12943: 00dc7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12944: 00797cf8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12944: 00797df0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12945: 005ac7fc 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12946: 00d93628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12947: 009c00e0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12948: 007a2b84 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12949: 0099b930 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12950: 007be9f0 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12947: 009c01d8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12948: 007a2c7c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12949: 0099ba28 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12950: 007beae8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12951: 00d8c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12952: 002b2b60 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12953: 00b2db60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12953: 00b2dc60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12954: 00486ce8 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 12955: 009beafc 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12955: 009bebf4 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12956: 00480e5c 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 12957: 004ce630 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12958: 008f8484 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12958: 008f857c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12959: 00d8eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12960: 00517518 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12961: 00c80e8c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12962: 009a1378 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12962: 009a1470 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12963: 00607b60 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 12964: 0055eac4 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12965: 00d93418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12966: 00607c80 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 12967: 00dc753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12968: 00dc7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12969: 00925524 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12969: 0092561c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12970: 002b5bc0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12971: 00985198 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12971: 00985290 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12972: 00537f70 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12973: 00607bc0 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 12974: 00393800 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12975: 00501f34 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12976: 008279f8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12976: 00827af0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12977: 00c7ea08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12978: 0055a458 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12979: 00dc7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12980: 00dc86d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12981: 00dc6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12982: 00d9c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12983: 002ade6c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12984: 00c81b0c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12985: 00dc8c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12986: 008220f8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12987: 0073fe50 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12986: 008221f0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12987: 0073ff48 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12988: 005593a4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12989: 0032b764 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12990: 00dc70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12991: 009c9ad0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12992: 0096f510 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12991: 009c9bc8 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12992: 0096f608 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12993: 004cf024 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12994: 0073dfd4 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12995: 0091471c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12994: 0073e0cc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12995: 00914814 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12996: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12997: 0027f1dc 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 12998: 00607c20 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 12999: 009bd090 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12999: 009bd188 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13000: 00dc7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13001: 00d90618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13002: 00d95184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13003: 00d9f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13004: 00d91f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13005: 00dc85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13006: 00dc7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13007: 00748e28 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13007: 00748f20 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13008: 00dc7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13009: 00dc8c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13010: 00d9a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13011: 008c02b4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13011: 008c03ac 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13012: 00554024 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13013: 008aa0d8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13013: 008aa1d0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13014: 00d9f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13015: 0091c9c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13015: 0091cabc 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13016: 00c80924 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13017: 0094273c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13017: 00942834 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13018: 00cf853c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13019: 00da1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13020: 009648fc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13021: 0075a418 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13020: 009649f4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13021: 0075a510 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13022: 00dc6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13023: 00d8b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13024: 00428410 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13025: 0094e53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13026: 009c10b4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13025: 0094e634 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13026: 009c11ac 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13027: 00cf84b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13028: 002a84f4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13029: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13030: 002907e0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13031: 00dc7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13032: 007d9900 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13033: 00766334 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13032: 007d99f8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13033: 0076642c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13034: 00dc6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13035: 00280f78 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13036: 00935d90 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13037: 006a716c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13038: 00815440 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13039: 008b0e08 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13036: 00935e88 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13037: 006a7268 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13038: 00815538 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13039: 008b0f00 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13040: 00d9dc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13041: 002fecfc 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13042: 003bbea0 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13043: 00dc842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13044: 009415f4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13044: 009416ec 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13045: 00d9612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13046: 00d9e3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13047: 00d94398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13048: 00954244 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13048: 0095433c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13049: 00d95604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13050: 00cf8434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13051: 00814540 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 13052: 00715030 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13051: 00814638 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13052: 00715128 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13053: 00dc7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13054: 00416068 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13055: 002a3e84 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13056: 00dc8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13057: 005dd3bc 84 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13058: 00d95624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13059: 00d93df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13060: 00dc7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13061: 0051bd44 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13062: 009643c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13062: 009644c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13063: 00d93e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13064: 002a7a40 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13065: 00dc7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13066: 0054d1cc 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13067: 00c7e9fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13068: 00dc6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13069: 002c9ce4 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13070: 00765294 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13071: 009844e0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13072: 0091c3e8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13070: 0076538c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13071: 009845d8 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13072: 0091c4e0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13073: 00d90e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13074: 008f49cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13074: 008f4ac4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13075: 0061a12c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13076: 007be8d4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13076: 007be9cc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13077: 00d909c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13078: 00463278 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13079: 006e727c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13079: 006e7374 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13080: 0061a24c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13081: 00dc64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13082: 00dc715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13083: 00997894 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13083: 0099798c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13084: 00d8d7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13085: 00942f30 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13086: 007b1e5c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13085: 00943028 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13086: 007b1f54 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13087: 00c81f24 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13088: 00999e0c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13088: 00999f04 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13089: 0061a18c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13090: 00dc7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13091: 007f7da0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13091: 007f7e98 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13092: 00522098 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13093: 007abce0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13094: 007b1cc4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13093: 007abdd8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13094: 007b1dbc 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13095: 00305cfc 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13096: 005aa714 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13097: 008cef74 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13097: 008cf06c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13098: 002a661c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13099: 002b112c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13100: 00929260 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13100: 00929358 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13101: 00d956a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13102: 00d99cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13103: 0029d768 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13104: 003817bc 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13105: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13106: 0095c3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13107: 0095b8bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13106: 0095c49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13107: 0095b9b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13108: 0061a1ec 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13109: 00dc69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13110: 00dc6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13111: 009a4438 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13111: 009a4530 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13112: 002b3f14 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13113: 005ba1f0 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13114: 002a7198 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13115: 0033fdfc 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13116: 0032c854 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13117: 008c5f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13117: 008c6014 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13118: 00334070 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13119: 00509e9c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13120: 006c3b20 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13120: 006c3c18 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13121: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13122: 00da0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13123: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13124: 00dc60ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13125: 00dc85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13126: 00d96954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13127: 00331ad4 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13128: 008c1bb4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13128: 008c1cac 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13129: 00dc8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13130: 00748890 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13131: 0070bbac 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13132: 0079cb20 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13130: 00748988 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13131: 0070bca4 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13132: 0079cc18 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13133: 00d8a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13134: 00519118 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13135: 00d98730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13136: 0032d834 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13137: 002a226c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13138: 0074f4b8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13138: 0074f5b0 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13139: 00d8daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13140: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13141: 0061d90c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13142: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13143: 0055e678 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13144: 00dc6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13145: 0061da2c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13146: 00dc6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13147: 004cb6a0 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13148: 00d96a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13149: 00901358 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13150: 0096a558 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13149: 00901450 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13150: 0096a650 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13151: 0061d96c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13152: 0081576c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13152: 00815864 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13153: 00d04d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13154: 002a3f30 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13155: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13156: 00dc6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13157: 00d98770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13158: 00dc839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13159: 00d908c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13167,2966 +13167,2966 @@ │ │ │ │ 13163: 00d8b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13164: 00ce1514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13165: 00d8b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13166: 003e2914 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13167: 00d93238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13168: 00ce1490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13169: 00dc7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13170: 009c6250 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13170: 009c6348 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13171: 0061d9cc 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13172: 00d94158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13173: 00dc86f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13174: 00dc62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13175: 00dc62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13176: 0070d4c4 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13177: 0092b33c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13176: 0070d5bc 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13177: 0092b434 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13178: 00d94938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13179: 00d94368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13180: 005805a0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13181: 00dc7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13182: 003e8094 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13183: 005ad890 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13184: 00b851b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13184: 00b852b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13185: 0029c714 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13186: 00c80f28 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13187: 00501e88 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13188: 002a2138 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13189: 00dc654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13190: 00d96e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13191: 005a9518 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13192: 00d8dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13193: 00dc75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13194: 009044d4 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13194: 009045cc 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13195: 00d8aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13196: 00dc80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13197: 00ce140c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13198: 00d9b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13199: 00d90b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13200: 00dc8c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13201: 00d95464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13202: 009008d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13202: 009009c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13203: 00dc67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13204: 00d9ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13205: 00d8a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13206: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13207: 0097a4e0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13207: 0097a5d8 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13208: 00dc73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13209: 00dc7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13210: 00dc86b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13211: 00d8ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13212: 005232bc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13213: 00d93e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13214: 009d516c 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13214: 009d5264 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13215: 00d94688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13216: 00dc7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13217: 0096a2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13217: 0096a3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13218: 00d93e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13219: 00d99078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13220: 00d9b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13221: 00dc670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13222: 00d95db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13223: 00d909f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13224: 00dc85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13225: 00c7e9d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13226: 00dc82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13227: 00da0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 13228: 007694cc 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13228: 007695c4 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13229: 00267eb4 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13230: 00293148 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13231: 0040d24c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13232: 009bc0ec 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13233: 00700434 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13232: 009bc1e4 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13233: 0070052c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13234: 00d9e3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13235: 00dc6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13236: 00dc7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13237: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13238: 00da13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13239: 00914c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13239: 00914d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13240: 00d94bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13241: 008bbb80 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13241: 008bbc78 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13242: 00d9a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13243: 00dc86ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13244: 0029b844 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13245: 008c5e28 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 13246: 0071d358 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 13245: 008c5f20 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13246: 0071d450 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13247: 00dc75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13248: 00dc65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13249: 00984808 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13249: 00984900 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13250: 00d8ff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13251: 00d93908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13252: 00dc6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13253: 00d95914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13254: 00dc79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13255: 00da23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13256: 00dc75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13257: 007f2870 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13257: 007f2968 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13258: 00da16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13259: 0032e51c 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13260: 002b4f18 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13261: 009b9b9c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13261: 009b9c94 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13262: 00422a14 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13263: 00d8d4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13264: 0050f990 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13265: 004f9210 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 13266: 00743130 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 13266: 00743228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13267: 0032b0ec 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13268: 00d8ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13269: 002a8bb8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13270: 009b5988 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13270: 009b5a80 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13271: 00dc6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13272: 0090534c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13273: 00b8f138 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13272: 00905444 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13273: 00b8f238 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13274: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13275: 00926f94 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13276: 009413a0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13277: 00749790 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13275: 0092708c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13276: 00941498 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13277: 00749888 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13278: 00d923bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13279: 008f8e38 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13279: 008f8f30 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13280: 00429700 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13281: 00331610 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13282: 008fd188 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13283: 008cc14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13282: 008fd280 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13283: 008cc244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13284: 00d98750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13285: 0099cf58 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13285: 0099d050 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13286: 00d9289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13287: 00dc8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13288: 0041e6f0 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13289: 00dc6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13290: 0096058c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 13291: 007783fc 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 13290: 00960684 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13291: 007784f4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13292: 006369fc 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13293: 00984cf4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13293: 00984dec 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13294: 0051ab2c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13295: 002a3fd4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13296: 00d8c394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13297: 00d9a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13298: 00d8a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13299: 009719a0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13299: 00971a98 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13300: 00dc6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13301: 006366f4 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13302: 00dc7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13303: 002a82a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13304: 00cebf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13305: 008e199c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13305: 008e1a94 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13306: 00cebdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13307: 0033f1a4 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13308: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13309: 00d96904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13310: 00cebeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13311: 00d99b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13312: 00d9b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13313: 00dc7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13314: 009159c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13315: 00945b9c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13314: 00915ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13315: 00945c94 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13316: 004872bc 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 13317: 004cd9e4 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 13318: 007f5e28 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13318: 007f5f20 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13319: 00dc80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13320: 00636888 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13321: 006a6b30 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13321: 006a6c2c 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13322: 00436320 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13323: 00cbef4c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13324: 00d8bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13325: 00dc748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13326: 008cd0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13326: 008cd1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13327: 00571080 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13328: 00d9e230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13329: 00dc6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13330: 00d9db70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13331: 008dba60 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13331: 008dbb58 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13332: 0058f6b0 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13333: 00cebe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13334: 009b24a8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13334: 009b25a0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13335: 00d90b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13336: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13337: 00517614 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13338: 00d9d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13339: 00908e58 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13339: 00908f50 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13340: 00da218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13341: 00d99a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13342: 004473dc 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13343: 00d8a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13344: 00dc7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13345: 00dc6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13346: 007e95dc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13346: 007e96d4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13347: 002b13c4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13348: 00dc7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13349: 006190ac 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13350: 008ddaf8 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13350: 008ddbf0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13351: 00dc6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13352: 006191cc 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13353: 0062c484 408 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13354: 00dc679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13355: 00dc64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13356: 00746de4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13356: 00746edc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13357: 0061910c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13358: 0062c17c 404 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13359: 002a8f74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13360: 0042ffa4 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13361: 0097fca0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13361: 0097fd98 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13362: 00cfd084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13363: 002b64d8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13364: 0095072c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13364: 00950824 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13365: 00dc88b8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13366: 007ec7c8 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13366: 007ec8c0 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13367: 00da00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13368: 00925638 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13368: 00925730 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13369: 00305d48 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13370: 002abda8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13371: 00d9ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13372: 00d948e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13373: 00dc8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13374: 009403d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13375: 0073e960 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13374: 009404d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13375: 0073ea58 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13376: 0048efd4 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13377: 0062c310 372 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13378: 0061916c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13379: 004239b4 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13380: 00cfd000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13381: 00dc7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13382: 00cf5968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13383: 008d1238 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13384: 009507e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13383: 008d1330 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13384: 009508dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13385: 00414b90 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13386: 002bceec 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13387: 00cf5a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13388: 00d9dc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13389: 00418978 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13390: 003e2a00 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13391: 00301418 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13392: 00dc6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13393: 00562928 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13394: 008af23c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13394: 008af334 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13395: 00dc62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13396: 00940434 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13396: 0094052c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13397: 005a517c 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13398: 00d9267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13399: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13400: 00762878 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13400: 00762970 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13401: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13402: 00742d60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13402: 00742e58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13403: 0059b314 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13404: 008dd7c8 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13405: 008aae18 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13404: 008dd8c0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13405: 008aaf10 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13406: 00428ba4 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13407: 00d9d210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13408: 00dc6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13409: 00d9ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13410: 00d97e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13411: 0054f97c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13412: 008fcad0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13412: 008fcbc8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13413: 00cf59ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13414: 0096b41c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13415: 00740e60 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 13416: 0094a924 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13414: 0096b514 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13415: 00740f58 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13416: 0094aa1c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13417: 00d90f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13418: 006aa764 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ - 13419: 00b8f128 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ - 13420: 008d6aac 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13418: 006aa860 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13419: 00b8f228 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13420: 008d6ba4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13421: 00dc70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13422: 00d8f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13423: 0082d3e0 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13423: 0082d4d8 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13424: 0025e100 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13425: 0029e6c8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13426: 0032aabc 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13427: 008d2eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13427: 008d2fa8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13428: 00d99258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13429: 00dc7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13430: 00dc6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13431: 00798448 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13432: 0075e384 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13431: 00798540 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13432: 0075e47c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13433: 00dc7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13434: 00dc824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13435: 0097b1f0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13435: 0097b2e8 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13436: 00d90708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13437: 00dc6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13438: 00dc8c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13439: 00dc70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13440: 009a4464 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13440: 009a455c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13441: 00da1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13442: 00dc81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13443: 005eda90 72 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13444: 0090ace4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13445: 0092adec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13446: 007f60d4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13444: 0090addc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13445: 0092aee4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13446: 007f61cc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13447: 00dc7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13448: 00508bd0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13449: 008cb908 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13449: 008cba00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13450: 00c7c148 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13451: 00d9d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13452: 00961d60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13453: 00755338 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13452: 00961e58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13453: 00755430 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13454: 00da0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13455: 0029d6c8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13456: 006a8d34 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13456: 006a8e30 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13457: 00d91c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13458: 007e61b4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13458: 007e62ac 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13459: 00c809b8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13460: 00dc7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13461: 00c807cc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13462: 00d98558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13463: 00758954 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13464: 006a8b30 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13463: 00758a4c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13464: 006a8c2c 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13465: 00d8f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13466: 00da1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13467: 00dc7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13468: 00d8b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13469: 007bd640 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13470: 007c3c04 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13469: 007bd738 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13470: 007c3cfc 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13471: 00d9c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13472: 00829a9c 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13473: 00985b34 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13472: 00829b94 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13473: 00985c2c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13474: 00da1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13475: 00617468 624 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ - 13476: 00963e60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13476: 00963f58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13477: 00dc6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13478: 00617bb8 592 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13479: 00d8d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13480: 00d9fd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13481: 00dc86dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13482: 0033fd04 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13483: 006176d8 628 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13484: 005d2c00 24 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13485: 0099550c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13486: 007183f4 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13485: 00995604 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13486: 007184ec 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13487: 00dc83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13488: 00d9f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13489: 00dc734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13490: 00c7e978 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13491: 0078a5f4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13491: 0078a6ec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13492: 0038fd74 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13493: 00da1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13494: 007f84a4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13494: 007f859c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13495: 00dc841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13496: 00dc6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13497: 00cea700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ - 13498: 0071f16c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13498: 0071f264 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13499: 00d9e850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13500: 00dc82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13501: 002a9344 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ 13502: 0061794c 620 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13503: 009a0be4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13503: 009a0cdc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13504: 00cea808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13505: 00984e5c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13505: 00984f54 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13506: 00dc7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13507: 00dc7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13508: 00861f60 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13508: 00862058 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13509: 00d9a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13510: 00dc6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13511: 00dc7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13512: 009b0914 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13513: 009cc4fc 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13514: 008dc280 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13515: 0097c1b4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13516: 00822e48 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13512: 009b0a0c 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13513: 009cc5f4 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13514: 008dc378 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13515: 0097c2ac 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13516: 00822f40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13517: 00d9624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13518: 00d9b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13519: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13520: 00d8ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13521: 00d95214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13522: 002b3184 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13523: 00dc613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13524: 00626540 476 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13525: 00305cb4 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13526: 0063e5f4 360 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13527: 00cea784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13528: 00dc62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13529: 006261fc 436 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13530: 008d4bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13530: 008d4ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13531: 0063ea20 420 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13532: 009ce734 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13532: 009ce82c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13533: 00582074 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13534: 002b2f74 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13535: 0090f2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13535: 0090f3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13536: 0063e75c 364 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13537: 00d934a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13538: 00dc6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13539: 008c6ba0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13539: 008c6c98 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13540: 00d98f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13541: 00da0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13542: 0092a78c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13542: 0092a884 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13543: 00d96ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13544: 006a4f18 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13545: 0080cb14 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13544: 006a5014 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13545: 0080cc0c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13546: 00c80790 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13547: 00dc729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13548: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13549: 006a53d4 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13550: 00951824 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13549: 006a54d0 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13550: 0095191c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13551: 005daf28 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13552: 0090f264 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13552: 0090f35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13553: 00dc74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13554: 0055b8ec 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13555: 0096f964 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13555: 0096fa5c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13556: 006263b0 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ - 13557: 006a50b4 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13557: 006a51b0 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13558: 00d8dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13559: 00b0c20c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13559: 00b0c30c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13560: 00d8d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13561: 00d8c564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13562: 00d8c634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13563: 007b9b90 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13563: 007b9c88 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13564: 00d948f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13565: 0063e8c8 344 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ 13566: 002b3364 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13567: 00d9a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13568: 002a5d3c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13569: 00d9a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13570: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13571: 00dc8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13572: 00926d94 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13572: 00926e8c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13573: 00d91f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13574: 00d90cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13575: 00797ddc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13576: 007e9690 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13577: 008fdeac 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13575: 00797ed4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13576: 007e9788 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13577: 008fdfa4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13578: 00305d54 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13579: 0052ef48 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13580: 006a5254 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13580: 006a5350 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13581: 00dc6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13582: 0063cf78 412 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13583: 0038fa14 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13584: 00dc72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13585: 00dc689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13586: 00dc6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13587: 002a685c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13588: 009839b8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13588: 00983ab0 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13589: 00dc7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13590: 0041d8a8 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13591: 00486af0 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13592: 008d272c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13592: 008d2824 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13593: 00d8f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13594: 0085fef8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13594: 0085fff0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13595: 0052265c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13596: 00dc6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13597: 00873328 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13597: 00873420 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13598: 00dc692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13599: 00d93858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13600: 0061bb6c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13601: 00d90a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13602: 00d8f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13603: 00dc6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13604: 00b8fe88 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13604: 00b8ff90 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13605: 00dc7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13606: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13607: 0094c570 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13608: 0097c36c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13607: 0094c668 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13608: 0097c464 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13609: 0061bc8c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13610: 005fed20 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13611: 00d97614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13612: 00d9a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13613: 00d9a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13614: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13615: 0095f528 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13615: 0095f620 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13616: 00d94558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13617: 008c1a14 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13617: 008c1b0c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13618: 00da1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13619: 0061bbcc 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13620: 00d9a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13621: 00d8e978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13622: 00d8dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13623: 0058fc64 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13624: 00dc6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13625: 00d8ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13626: 00da0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13627: 0077d90c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ - 13628: 006a0ca8 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13627: 0077da04 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13628: 006a0da4 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13629: 004290e8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13630: 00dc7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13631: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13632: 006a0964 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13632: 006a0a60 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13633: 00d8b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13634: 007dec78 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13634: 007ded70 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13635: 0061bc2c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13636: 00d8b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13637: 009aac44 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13637: 009aad3c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13638: 00d9d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13639: 00d95ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13640: 00817abc 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13640: 00817bb4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13641: 00d90bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13642: 0042d744 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13643: 00dc6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13644: 00cf202c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13645: 00d94af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13646: 00d9a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13647: 00d8c224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13648: 00985650 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13649: 008c4fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13648: 00985748 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13649: 008c50b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13650: 00d8a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13651: 00cf2134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13652: 00dc726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13653: 00dc6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13654: 009af9f0 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13654: 009afae8 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13655: 0032b6f0 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13656: 0099fc8c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13657: 008eb714 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13656: 0099fd84 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13657: 008eb80c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13658: 0032d000 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13659: 00d8a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13660: 008c6ce8 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13660: 008c6de0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13661: 00dc82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13662: 00ce5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13663: 00dc8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13664: 00dc627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13665: 00d91028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13666: 00dc85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13667: 00814f30 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13667: 00815028 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13668: 00dc7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13669: 007a3e64 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13670: 009b3b00 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13669: 007a3f5c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13670: 009b3bf8 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13671: 00cf20b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13672: 002acf80 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13673: 00d974a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13674: 003e6318 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13675: 004ac630 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13676: 00dc7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13677: 0056dd3c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13678: 00c81fb0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13679: 00ce53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13680: 00822424 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13680: 0082251c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13681: 00dc6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13682: 00dc8c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13683: 00d95bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13684: 00d9e6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13685: 008cd230 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13685: 008cd328 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13686: 005baf00 1492 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13687: 00dc738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13688: 007e83e0 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13688: 007e84d8 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13689: 00dc7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13690: 00d99c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13691: 00d8c3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13692: 009d7ee4 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13693: 009ce3d8 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13694: 00b852c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13695: 009a4594 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13692: 009d7fdc 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13693: 009ce4d0 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13694: 00b853c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13695: 009a468c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13696: 00d97934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13697: 00d9b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13698: 00dc6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13699: 00d9dc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13700: 00da0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13701: 00dc7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13702: 00956264 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13702: 0095635c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13703: 0051188c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13704: 00dc6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13705: 007a34a0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13705: 007a3598 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13706: 0042b690 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13707: 00585f54 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13708: 0037ae7c 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13709: 00753bac 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13709: 00753ca4 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13710: 005dc9cc 184 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13711: 00501b04 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13712: 00dc8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13713: 00dc757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13714: 00915d80 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13714: 00915e78 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13715: 00d8c654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13716: 00db5688 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13717: 00dc60c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13718: 00c81920 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13719: 00d8d374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13720: 00dc7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13721: 00d93c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13722: 00dc82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13723: 0079ab68 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13723: 0079ac60 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13724: 00dc7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13725: 0041b7d4 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13726: 00dc7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13727: 00da1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13728: 0092a25c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13728: 0092a354 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13729: 00dc6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13730: 009ad8c0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13731: 00921f68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13730: 009ad9b8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13731: 00922060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13732: 00d9f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13733: 00d8d3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13734: 00d8ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13735: 00dc7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13736: 00dc746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13737: 00dc6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13738: 00dc6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13739: 00d9fe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13740: 00dc71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13741: 0078c23c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13741: 0078c334 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13742: 00dc7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13743: 00d8fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13744: 0097c520 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13744: 0097c618 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13745: 00dc88d5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13746: 0080a1c0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13746: 0080a2b8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13747: 002ac130 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13748: 00dc7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13749: 00d8a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13750: 00d96b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13751: 0098e65c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13751: 0098e754 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13752: 00581438 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13753: 00d9a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13754: 00dc7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13755: 00dc7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13756: 009d4c58 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13756: 009d4d50 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13757: 002b103c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13758: 008718ec 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13758: 008719e4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13759: 00d8d344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13760: 00dc7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 13761: 006f63dc 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13761: 006f64d4 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13762: 00dc638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13763: 0079db44 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13763: 0079dc3c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13764: 005dcf98 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 13765: 00d93158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13766: 00d9bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13767: 009aa170 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13767: 009aa268 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13768: 0056f9b4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13769: 00d8cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13770: 009ce498 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13771: 00984a28 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13772: 00744158 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13770: 009ce590 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13771: 00984b20 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13772: 00744250 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13773: 00d935c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13774: 003e950c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13775: 00dc6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13776: 0054f794 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13777: 00dc66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13778: 00dc6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13779: 00dc8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13780: 00962664 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13780: 0096275c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13781: 00dc7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13782: 00d9e270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13783: 00dc68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13784: 00d94648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13785: 00ce5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 13786: 00cefa04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 13787: 00dc7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13788: 00cef878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 13789: 007f54e4 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13789: 007f55dc 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13790: 00dc743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13791: 00dc692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13792: 00753cb4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13792: 00753dac 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13793: 00dc6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13794: 00d9286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13795: 00cef980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 13796: 00dc79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13797: 0058f8ac 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13798: 00958ca0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13799: 00719d28 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13800: 0075e118 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13798: 00958d98 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13799: 00719e20 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13800: 0075e210 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13801: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13802: 00ca9ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13803: 00821eb0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13803: 00821fa8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13804: 00dc60ff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13805: 00d9248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13806: 00d9e180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13807: 00dc8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13808: 00d9f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13809: 00591de4 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13810: 007e9534 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13811: 00939784 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13810: 007e962c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13811: 0093987c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13812: 00dc7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13813: 00d95324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ 13814: 0061adec 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 13815: 00cef8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 13816: 00cf54c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 13817: 0095d944 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13818: 008d5ff4 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13817: 0095da3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13818: 008d60ec 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13819: 0061ae4c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 13820: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13821: 007b0e80 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13821: 007b0f78 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13822: 00d9280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13823: 00d96f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13824: 00d8c3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13825: 00cf55cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 13826: 00d97204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13827: 008fc584 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13828: 007b0bc0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13829: 00930b54 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13827: 008fc67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13828: 007b0cb8 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13829: 00930c4c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13830: 00d8bdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13831: 00dc81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13832: 00817418 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13832: 00817510 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13833: 00dc7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13834: 0047eacc 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 13835: 00bd02b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13836: 008f92ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13836: 008f93a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13837: 00dc629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 13838: 00637a8c 380 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 13839: 0075b27c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13839: 0075b374 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13840: 00d98dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 13841: 0078a7d4 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13842: 00748c2c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13841: 0078a8cc 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13842: 00748d24 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13843: 00dc7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13844: 007aa03c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13844: 007aa134 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13845: 0061aeac 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 13846: 00dc7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13847: 00815860 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13848: 00979fd4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13847: 00815958 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13848: 0097a0cc 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13849: 00cf5548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 13850: 009bcd64 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13851: 0072a250 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13850: 009bce5c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13851: 0072a348 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13852: 00d8fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13853: 0099b3ec 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13853: 0099b4e4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13854: 0058f838 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13855: 00dc6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13856: 0025f824 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13857: 0033c0d4 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13858: 0038f9c0 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13859: 00dc8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13860: 00637c08 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 13861: 0055a24c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13862: 00b9a538 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13862: 00b9a640 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13863: 00dc66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13864: 0054efe4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13865: 0041cabc 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13866: 008d5bf0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13867: 007f64f4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13866: 008d5ce8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13867: 007f65ec 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13868: 0055d2c8 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13869: 00d97794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13870: 00985058 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13870: 00985150 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13871: 00dc69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13872: 00dc6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13873: 00dc65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13874: 007d93d0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13875: 0071c1a0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13874: 007d94c8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13875: 0071c298 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13876: 00dc6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13877: 00958474 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13877: 0095856c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13878: 00d9220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13879: 00dc756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13880: 00d932f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 13881: 0078c70c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13881: 0078c804 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13882: 00d9df60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13883: 00d9fd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13884: 0094431c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13884: 00944414 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13885: 00d90a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13886: 007f9f3c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13886: 007fa034 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13887: 00d90b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13888: 00d96c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13889: 00d84bd0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13890: 00dc84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13891: 00dc6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13892: 0095329c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13892: 00953394 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13893: 00da1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13894: 00d90fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13895: 002a5f48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13896: 0095d81c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13896: 0095d914 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13897: 00d8c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13898: 009645f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13899: 009559a8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13900: 006e50d8 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13901: 0084f7f4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13898: 009646e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13899: 00955aa0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13900: 006e51d0 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13901: 0084f8ec 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13902: 003cb348 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13903: 00dc6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13904: 00991e40 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13904: 00991f38 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13905: 00d8a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13906: 008b0660 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13906: 008b0758 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13907: 002b215c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13908: 007b1c7c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13909: 00931358 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13908: 007b1d74 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13909: 00931450 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13910: 00d9b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13911: 006e55ec 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13911: 006e56e4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13912: 00dc8c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13913: 007e6bbc 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13913: 007e6cb4 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13914: 006081e0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 13915: 006a65dc 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 13915: 006a66d8 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 13916: 002a6a80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13917: 008dd648 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13918: 0081785c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13917: 008dd740 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13918: 00817954 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13919: 00dc7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 13920: 00d956e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13921: 005aef5c 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13922: 00813628 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13922: 00813720 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13923: 00608240 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 13924: 00d96824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13925: 00d958f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13926: 00dc8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13927: 00dc79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13928: 00d96fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13929: 00d90e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13930: 00514c10 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13931: 00332038 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13932: 00da15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13933: 00cf0874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 13934: 006d49a8 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13934: 006d4aa0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 13935: 00cf06e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 13936: 008d8410 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13936: 008d8508 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13937: 006082a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 13938: 00cf07f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 13939: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13940: 00d9c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13941: 0029de70 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13942: 00d9c430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13943: 00545458 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13944: 008e399c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13945: 008a68a4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13944: 008e3a94 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13945: 008a699c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13946: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13947: 00dc7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13948: 0052d9fc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 13949: 00912020 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13949: 00912118 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13950: 00d9e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13951: 00dc7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13952: 00da1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13953: 007b005c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13953: 007b0154 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13954: 00d8d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13955: 00dc80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13956: 00d90908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13957: 00d04824 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 13958: 00dc77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 13959: 00dc6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13960: 00d9fb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13961: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13962: 006d4a88 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13962: 006d4b80 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13963: 00c87bc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13964: 00cf076c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 13965: 00dc83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13966: 00dc7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13967: 00522140 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13968: 009cc248 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13968: 009cc340 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13969: 00d9dab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13970: 00dc85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13971: 00d8e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13972: 00d93498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13973: 003819bc 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13974: 00d99fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13975: 00da1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13976: 00dc8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13977: 009b998c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13977: 009b9a84 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13978: 005a1a1c 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13979: 009d7ba0 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13979: 009d7c98 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13980: 00d8c3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13981: 002b016c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13982: 00dc79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13983: 00d99118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13984: 009677fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13984: 009678f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13985: 00dc6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 13986: 0079aa0c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13986: 0079ab04 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13987: 002b94c0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13988: 00d9b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13989: 005690d8 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13990: 00d9b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13991: 0051bf94 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13992: 0071572c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13992: 00715824 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13993: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13994: 002ff630 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13995: 00534c60 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13996: 00dc7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13997: 00dbeb3c 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13998: 00dc7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13999: 00d8c594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14000: 00dc8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14001: 00da0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14002: 00d97c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14003: 00d98c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14004: 0098f31c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14004: 0098f414 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14005: 00d97b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14006: 00d96bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14007: 00dc7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14008: 00501ce0 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14009: 00dc61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14010: 00dc74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14011: 009a28ac 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14011: 009a29a4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14012: 002ed088 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14013: 00dc85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14014: 00dc69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14015: 00d9fe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14016: 00dc8c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14017: 00d96854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14018: 00dc7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14019: 00dc6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14020: 00dc7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14021: 00dc653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14022: 00798c7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14022: 00798d74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14023: 005abcb0 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14024: 00393794 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14025: 00d9de00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14026: 0055e074 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14027: 00d8ca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14028: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14029: 00d8f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14030: 00d90b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14031: 00dc8c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14032: 009a5b1c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14032: 009a5c14 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14033: 00dc72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14034: 00dc63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14035: 0071bed8 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14036: 0072fe48 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14035: 0071bfd0 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14036: 0072ff40 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14037: 00dc629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14038: 0058ca7c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14039: 0055b694 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14040: 00ce7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14041: 0088d308 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14041: 0088d400 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14042: 00dc638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14043: 00ce770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14044: 00d9be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14045: 00d8a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14046: 00d99f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14047: 00906650 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14047: 00906748 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14048: 00da0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14049: 00292fac 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14050: 008eafec 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14050: 008eb0e4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14051: 00ce7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ 14052: 00505878 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14053: 00dc7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14054: 00295468 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14055: 00dc612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14056: 00dc6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14057: 00dc7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14058: 009bc918 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14058: 009bca10 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14059: 00435190 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14060: 00d9c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14061: 00c808c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14062: 002fcb5c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14063: 00dc6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14064: 00dc76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14065: 00dc77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14066: 00dc6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14067: 00d923fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14068: 0095af1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14069: 008afcf0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14070: 007dd020 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14068: 0095b014 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14069: 008afde8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14070: 007dd118 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14071: 00dc6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14072: 00dc7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14073: 00dc7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14074: 00d91cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14075: 009a2c3c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14075: 009a2d34 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14076: 00297758 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14077: 0080207c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14077: 00802174 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14078: 00dc85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14079: 00ce7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14080: 00d97a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14081: 00dc7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14082: 005a4d60 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14083: 00d8e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14084: 00d9b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14085: 00755404 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14085: 007554fc 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14086: 00da1380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14087: 00d9aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14088: 009ab214 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14088: 009ab30c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14089: 00dc7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14090: 00dc7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14091: 00dc81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14092: 00dc7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14093: 00dc7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14094: 00778314 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14094: 0077840c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14095: 0040afd4 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14096: 0094ef08 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14096: 0094f000 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14097: 00dc6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14098: 006c8f78 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14098: 006c9070 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14099: 00414600 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14100: 00d96864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14101: 00dc7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14102: 00517488 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14103: 00dc778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14104: 009b3814 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14104: 009b390c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14105: 00c813dc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14106: 0096b838 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14106: 0096b930 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14107: 005238d0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14108: 00570fe4 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14109: 009bcc44 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14109: 009bcd3c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14110: 00da1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14111: 00c7d5ec 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14112: 009a106c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14112: 009a1164 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14113: 00d8de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14114: 005af368 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14115: 0086c218 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14115: 0086c310 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14116: 00dc7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14117: 00da0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14118: 0077d9a0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14118: 0077da98 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14119: 00d9f6b0 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14120: 002b1864 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14121: 00dc8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14122: 00d9b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14123: 00d058a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14124: 002ac154 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14125: 00748878 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14125: 00748970 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14126: 0062b1fc 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14127: 00da21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14128: 00dc842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14129: 00940cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14129: 00940dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14130: 00d05694 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14131: 002a3798 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14132: 00dc8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14133: 00966234 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14133: 0096632c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14134: 00d90e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14135: 00d97384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14136: 005fb244 112 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14137: 00c7e924 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14138: 006ee6d4 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14139: 00816750 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14140: 007775fc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14138: 006ee7cc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14139: 00816848 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14140: 007776f4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14141: 00d8d824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14142: 00dc6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14143: 008fd718 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14143: 008fd810 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14144: 00d05ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14145: 006a268c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14145: 006a2788 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14146: 00dc810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14147: 00dc82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14148: 0062b3e8 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14149: 006a27ac 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14149: 006a28a8 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14150: 00c6fdf4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14151: 00dc85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14152: 006a26ec 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14153: 0090aaf8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14152: 006a27e8 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14153: 0090abf0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14154: 00dc86fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14155: 00dc8b68 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14156: 008d4e14 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14156: 008d4f0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14157: 00dc8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14158: 00904d1c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14158: 00904e14 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14159: 00d8f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14160: 00987de4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14160: 00987edc 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14161: 00dc70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14162: 00544440 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14163: 002a6158 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14164: 00d9e1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14165: 00d9c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14166: 00559cf0 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14167: 00dc7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14168: 00dc81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14169: 00da0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 14170: 00d94888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14171: 00da00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 14172: 0079355c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14173: 008caa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14172: 00793654 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 14173: 008cab44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14174: 00dc6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14175: 00dc6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14176: 00dc763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14177: 00417e38 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14178: 00d8cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14179: 002d0454 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14180: 00dc72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14181: 006a274c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14181: 006a2848 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14182: 00dc65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14183: 005a4f40 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14184: 00dc68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14185: 0096bc38 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14186: 0096e7d8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14185: 0096bd30 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14186: 0096e8d0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14187: 00d9d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14188: 00dc75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14189: 00dc75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14190: 00415ac0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14191: 0052d8e4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14192: 002a6ca8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14193: 00d981a8 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14194: 002b567c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14195: 005ba3f4 456 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14196: 007ac468 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14196: 007ac560 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14197: 00d9bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14198: 00902d64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14199: 00753b20 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14198: 00902e5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14199: 00753c18 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14200: 00dc625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14201: 00dc64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14202: 0099dd34 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14203: 00917438 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14202: 0099de2c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14203: 00917530 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14204: 00dc721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14205: 003dd650 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14206: 00dc63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14207: 0029ce8c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14208: 00303b0c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14209: 00dc7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14210: 0038e3ec 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14211: 00d9a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 14212: 0078b9d0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14213: 00813868 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14214: 00963b88 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14212: 0078bac8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 14213: 00813960 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14214: 00963c80 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14215: 00d96cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14216: 00548fdc 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14217: 00dc5f9c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14218: 009d0b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14219: 0098d9cc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14218: 009d0c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14219: 0098dac4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14220: 00dc7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14221: 00da39e8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14222: 005b9120 320 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14223: 00572bf0 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14224: 00dc7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14225: 00dc62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14226: 00d947c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14227: 00dc63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14228: 0090bfb4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14228: 0090c0ac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14229: 00d9f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14230: 0081b230 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14230: 0081b328 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14231: 00dc6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14232: 0091725c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14232: 00917354 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14233: 00dc8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14234: 00d9d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14235: 00d9a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14236: 008db418 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14237: 00996b1c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14238: 008d5720 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14236: 008db510 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14237: 00996c14 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14238: 008d5818 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14239: 00dc801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14240: 005b1704 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14241: 00984290 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14241: 00984388 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14242: 00dc7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14243: 002ff6b8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14244: 005b57f4 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14245: 00911e20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 14246: 00778360 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 14247: 0070c99c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 14245: 00911f18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14246: 00778458 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 14247: 0070ca94 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14248: 00dc8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14249: 00d8e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14250: 00ce0074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ 14251: 00417550 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14252: 002acfcc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 14253: 00793720 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 14253: 00793818 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14254: 00dc7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14255: 00d91acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14256: 0092bf60 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14257: 008cd510 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14256: 0092c058 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14257: 008cd608 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14258: 002a3510 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14259: 00d9c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14260: 00d8f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14261: 00ce7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ - 14262: 0073f718 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 14262: 0073f810 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14263: 00dc6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14264: 00910ad0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14264: 00910bc8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14265: 00d98158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14266: 00d978f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14267: 00ce74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14268: 00d9d930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14269: 00dc795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14270: 00dc861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14271: 00ce7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14272: 00d9e370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14273: 00dc78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14274: 008a9c90 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14275: 007bef48 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14274: 008a9d88 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14275: 007bf040 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14276: 0052ec70 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 14277: 0073ab24 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 14277: 0073ac1c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14278: 00d8efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14279: 00dc7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14280: 00553fc0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14281: 00d9ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14282: 00c87c68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14283: 00c6beb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14284: 00bd20ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14285: 00ce7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14286: 009b4e08 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14287: 009bdc84 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14286: 009b4f00 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14287: 009bdd7c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14288: 00d903b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 14289: 0078cb2c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 14289: 0078cc24 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14290: 005f9864 112 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14291: 00dc7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14292: 0095d35c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14293: 007dbc48 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14292: 0095d454 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14293: 007dbd40 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14294: 00d9d1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14295: 00dc78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14296: 00d9a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14297: 0076d59c 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 14297: 0076d694 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14298: 00dc777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14299: 00d9acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14300: 008df440 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 14301: 007945a8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14302: 0086a4b8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14303: 00940770 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14300: 008df538 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14301: 007946a0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 14302: 0086a5b0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14303: 00940868 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14304: 00dc63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 14305: 0079aefc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 14305: 0079aff4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14306: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14307: 00925b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14308: 0082c634 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14307: 00925c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14308: 0082c72c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14309: 00ce017c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14310: 00dc690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14311: 00dc679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14312: 0073f024 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 14312: 0073f11c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14313: 002ca598 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14314: 00d921cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14315: 00dc789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14316: 0074dcd8 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14317: 008df380 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14316: 0074ddd0 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14317: 008df478 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14318: 0056a10c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14319: 003e29f8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14320: 00dc6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14321: 00dc803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14322: 00dc8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14323: 00964ca8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14323: 00964da0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14324: 00c8104c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 14325: 008a8044 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14326: 009750a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14325: 008a813c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14326: 00975198 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14327: 00d91f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14328: 00d8aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14329: 0046326c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14330: 00d9de40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14331: 00cbdf8c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14332: 007c6030 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14332: 007c6128 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14333: 00dc6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14334: 00d9e7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14335: 0041e948 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14336: 00dc690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14337: 00d8e958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14338: 00463280 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14339: 00c81b5c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 14340: 0056a098 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 14341: 006019f0 660 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ - 14342: 00715070 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 14342: 00715168 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14343: 00d8c804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14344: 00d95454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14345: 00d97494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14346: 00d8acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14347: 00dc8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14348: 008d0558 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14348: 008d0650 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14349: 002fac00 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14350: 0061b86c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14351: 0055d94c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 14352: 0070dbb4 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 14352: 0070dcac 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14353: 0061b98c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14354: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14355: 00d8ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14356: 0099429c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14357: 008bceb4 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14358: 00751250 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14356: 00994394 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14357: 008bcfac 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14358: 00751348 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14359: 00da09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14360: 0061b8cc 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14361: 009b2338 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14362: 00822e24 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14361: 009b2430 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14362: 00822f1c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14363: 002a3de0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14364: 0095f3e8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14365: 00b9a570 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14366: 0094d138 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14364: 0095f4e0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14365: 00b9a678 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14366: 0094d230 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14367: 00dc6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14368: 00dc7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14369: 00dc82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14370: 00d95dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14371: 0025c52c 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14372: 00dc7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14373: 00d99aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14374: 00dc665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14375: 002ffb5c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14376: 0075aa10 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14377: 00b851a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14376: 0075ab08 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14377: 00b852a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14378: 0061b92c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14379: 00dc74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14380: 00570e34 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14381: 00ce605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14382: 0074f20c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14382: 0074f304 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14383: 00d967e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14384: 00dc7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14385: 0093ab54 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14385: 0093ac4c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14386: 00546724 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14387: 00d8aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14388: 00c81874 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14389: 00926750 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14389: 00926848 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14390: 00da09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14391: 00cf62b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14392: 005b181c 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14393: 00d990a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14394: 00dc7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14395: 007a3bf8 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14395: 007a3cf0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14396: 00508c0c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14397: 0096980c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14397: 00969904 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14398: 00dc6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14399: 00cbdd88 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14400: 00dc75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14401: 00806814 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14401: 0080690c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14402: 00dc6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14403: 00d9a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14404: 00dc7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14405: 00dc8c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14406: 00dc60d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14407: 00d99268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14408: 008bd050 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14408: 008bd148 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14409: 00dc6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14410: 00431834 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14411: 00d93be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14412: 009a5aec 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14412: 009a5be4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14413: 00307b3c 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14414: 00dc8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14415: 00cf622c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14416: 00dc86a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14417: 00517400 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14418: 009c23d0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14418: 009c24c8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14419: 00dc729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14420: 00dc6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14421: 00dc7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14422: 00d9f3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14423: 009c1da4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14423: 009c1e9c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14424: 0036e230 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14425: 00414268 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14426: 009c1f80 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14427: 007a4694 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14426: 009c2078 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14427: 007a478c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14428: 00d8d364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14429: 00809e24 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14429: 00809f1c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14430: 00d940e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14431: 00dc6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14432: 00d99ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14433: 00514f8c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14434: 00da1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14435: 00d8ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14436: 0093702c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14436: 00937124 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14437: 002b5d1c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14438: 00d96814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14439: 00d8dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14440: 005ad748 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14441: 00dc6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14442: 009afb80 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14443: 00914198 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14444: 008de848 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14442: 009afc78 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14443: 00914290 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14444: 008de940 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14445: 00d9fe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14446: 0052252c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14447: 0098693c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14448: 008d02c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14447: 00986a34 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14448: 008d03bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14449: 00d9b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14450: 003856c8 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14451: 00d9d1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14452: 00dc7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14453: 00dc71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14454: 00515100 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14455: 00da0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14456: 005223c0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14457: 00d98d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 14458: 00514d24 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14459: 006424e0 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14460: 00d925cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14461: 00dc7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14462: 00d8e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14463: 0098c0b4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14463: 0098c1ac 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14464: 006421f0 384 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14465: 00aeb898 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14465: 00aeb998 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14466: 00d9c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14467: 0079b21c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14467: 0079b314 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14468: 00c8223c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14469: 00dc6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14470: 00dc8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14471: 0058f4c4 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14472: 00dc769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14473: 00dc7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14474: 00446ef4 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14475: 00dc68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14476: 00da212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14477: 00dc626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14478: 0074f264 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14478: 0074f35c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14479: 00640d5c 480 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14480: 002c7934 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14481: 0029d708 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14482: 005b5eb4 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14483: 00dc6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14484: 006412a8 444 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14485: 002ac830 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14486: 00dc7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14487: 00ce3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbf_m │ │ │ │ 14488: 00dc6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14489: 00d8a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 14490: 00642370 368 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_w │ │ │ │ - 14491: 0077efe4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14491: 0077f0dc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14492: 00dc8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14493: 0041defc 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14494: 00640f3c 440 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14495: 00dc6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14496: 00dc72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14497: 00d9dbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14498: 0071d5d4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14499: 009ce718 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14498: 0071d6cc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14499: 009ce810 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14500: 00da0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14501: 004940fc 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14502: 00c80f3c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14503: 005466ec 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14504: 00d90a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14505: 00dc845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14506: 00d9ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14507: 002e40e0 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14508: 00dc7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14509: 009569a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14509: 00956a9c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14510: 0029d770 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14511: 009cc7bc 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14511: 009cc8b4 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14512: 00dc7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14513: 00dc84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14514: 00dc7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14515: 00523a48 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14516: 00915400 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14516: 009154f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14517: 00dc610f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14518: 00dc6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14519: 0099da84 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14519: 0099db7c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14520: 00dc8c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14521: 006410f4 436 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14522: 00d9ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14523: 00dc71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14524: 00da39d4 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14525: 0029e6c0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14526: 00d9a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14527: 008fcf2c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14528: 0095dbf4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14527: 008fd024 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14528: 0095dcec 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14529: 00d96914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14530: 00dc8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14531: 007a474c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14532: 008a7e88 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14533: 007e884c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14531: 007a4844 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14532: 008a7f80 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14533: 007e8944 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14534: 00dc8be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14535: 00da0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14536: 0061e20c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14537: 00d9ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14538: 0061e32c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14539: 00dc767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14540: 00dc7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14541: 00291adc 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14542: 008f55c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14542: 008f56bc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14543: 00d9ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14544: 00dc67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14545: 0098ceb4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14545: 0098cfac 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14546: 00dbd9a0 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14547: 0096ad5c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14547: 0096ae54 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14548: 0061e26c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14549: 0036ec6c 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14550: 00aeb894 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14551: 0077f2f4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14550: 00aeb994 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14551: 0077f3ec 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14552: 00d988c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14553: 00d8fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14554: 00da0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14555: 0032adb8 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14556: 00dc765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14557: 00372bf4 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14558: 00dc8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14559: 002b7eb8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14560: 005b0940 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14561: 0054a42c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14562: 00d9a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14563: 00ce2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14564: 0094e8d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14564: 0094e9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14565: 00ce2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14566: 00d8e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14567: 0061e2cc 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14568: 009cc7c8 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14569: 0085250c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14570: 0092c114 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14568: 009cc8c0 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14569: 00852604 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14570: 0092c20c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14571: 00ce2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14572: 00d93778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14573: 003e2630 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14574: 009565fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14575: 0097b388 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14574: 009566f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14575: 0097b480 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14576: 00dc71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14577: 00d9cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14578: 00dc7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14579: 0079c22c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14580: 0091a998 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14579: 0079c324 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14580: 0091aa90 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14581: 002adb60 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14582: 00d9b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14583: 00d99920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14584: 009cb8e8 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14584: 009cb9e0 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14585: 00dc745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14586: 00376a58 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14587: 005ab74c 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14588: 00ce2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14589: 00d91a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14590: 00dc7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14591: 00dc7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14592: 00507b10 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14593: 00758308 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14593: 00758400 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14594: 00dc7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14595: 00d8a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14596: 00d9e6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14597: 00d95be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14598: 00dc82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14599: 00d9ff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14600: 008dbf5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14600: 008dc054 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14601: 00dc6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14602: 00d90888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14603: 009af220 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14604: 006ec250 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14603: 009af318 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14604: 006ec348 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14605: 0029b0e0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14606: 005714d0 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14607: 00746080 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14607: 00746178 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14608: 00dc82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14609: 00d037a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14610: 00d8add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14611: 0095401c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14611: 00954114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14612: 00dc7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14613: 00d03828 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14614: 00ceb6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14615: 00dc6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14616: 00591244 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14617: 002b8f1c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14618: 00ceb570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14619: 0074f310 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14619: 0074f408 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14620: 00dc70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14621: 007583fc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14621: 007584f4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14622: 00ceb678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14623: 008e7d9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14623: 008e7e94 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14624: 002d0684 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14625: 002c7ee4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14626: 00d93ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14627: 007833c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14627: 007834b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14628: 00dc808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14629: 009661a0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14629: 00966298 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14630: 00dc80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14631: 00dc7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14632: 00dc6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14633: 00748c0c 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14633: 00748d04 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14634: 00d91178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14635: 00d03720 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14636: 008c8b3c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14637: 007b5a00 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14636: 008c8c34 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14637: 007b5af8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14638: 00d8be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14639: 005bba94 96 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ - 14640: 00707360 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14640: 00707458 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14641: 003295a8 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14642: 00dc62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14643: 00700240 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14643: 00700338 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14644: 006088a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14645: 009a4720 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14645: 009a4818 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14646: 00dc8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14647: 00ceb5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14648: 00d9c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14649: 007e6794 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14649: 007e688c 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14650: 00d8fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14651: 00d9a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14652: 00d9e7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14653: 00d9a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14654: 007b3500 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14654: 007b35f8 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14655: 00608900 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14656: 00dc7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14657: 00d9b298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14658: 007a3f6c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14658: 007a4064 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14659: 00d9d9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14660: 002c96e8 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14661: 00dc5fd4 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14662: 00ce416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14663: 0047fe8c 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14664: 007a47a8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14665: 00991fa0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14664: 007a48a0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14665: 00992098 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14666: 005f98d4 112 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14667: 005a4e70 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14668: 00d972c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14669: 00dc81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14670: 0099a660 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14671: 008cad2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14670: 0099a758 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14671: 008cae24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14672: 00518a64 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14673: 00dc6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14674: 0032af4c 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14675: 00dc6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14676: 00608960 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14677: 0084dbcc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14678: 007e8b20 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14677: 0084dcc4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14678: 007e8c18 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14679: 00dc7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14680: 00784054 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14680: 0078414c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14681: 004257ac 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14682: 003e2904 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14683: 0055e6c4 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14684: 008fbf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14684: 008fc060 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14685: 00dc67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14686: 00d943b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14687: 00d8b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14688: 0061c64c 180 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14689: 00cfede8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14690: 00d8cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14691: 00dc7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14692: 0070f49c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14692: 0070f594 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14693: 0061c878 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14694: 007e0ae8 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14694: 007e0be0 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14695: 00603330 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14696: 0061c700 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14697: 00cfed64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14698: 007bd610 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14698: 007bd708 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14699: 00da0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14700: 00d927ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14701: 00911db0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14702: 007be0b8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14701: 00911ea8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14702: 007be1b0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14703: 005a4d9c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14704: 00dc680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14705: 006eed94 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14705: 006eee8c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14706: 00d98870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14707: 0061a5ac 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14708: 008216b0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14709: 009a4cc8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14708: 008217a8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14709: 009a4dc0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14710: 0061a6cc 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14711: 00c80e24 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14712: 00c8207c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14713: 00d922cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14714: 00d8d7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14715: 00b2db6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14715: 00b2dc6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14716: 0061a60c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14717: 00d97a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14718: 0061c7bc 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14719: 00cfece0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14720: 008590a8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14720: 008591a0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14721: 00dc76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14722: 00934128 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14722: 00934220 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14723: 00d020f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14724: 00b9a50c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14725: 00b2db68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14724: 00b9a614 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14725: 00b2dc68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14726: 00d95e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14727: 0074d8bc 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14728: 009a1e78 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14729: 008caf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14727: 0074d9b4 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14728: 009a1f70 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14729: 008cb04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14730: 00dc6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14731: 00818ef4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14731: 00818fec 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14732: 00dc8664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14733: 00dc645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14734: 0098b584 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14734: 0098b67c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14735: 005b7758 308 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 14736: 005b8184 96 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 14737: 00dc6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14738: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14739: 00da1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14740: 00dbebb8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14741: 00dc7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14742: 005154fc 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14743: 007de830 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14743: 007de928 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14744: 00dc79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14745: 0061a66c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 14746: 00501fa0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14747: 00d8cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14748: 00dc83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14749: 00d8a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14750: 00d91efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14751: 00d94088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14752: 00d8a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14753: 007a2c80 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14753: 007a2d78 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14754: 005b4280 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14755: 00dc6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14756: 00d90ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14757: 00267ea4 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 14758: 00dc684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14759: 0071895c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14759: 00718a54 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14760: 00dc6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14761: 00d95244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14762: 009156e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14762: 009157d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14763: 00d93c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14764: 009556e8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14764: 009557e0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14765: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14766: 00d8f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14767: 00d9c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14768: 00d95444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14769: 0099c284 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14769: 0099c37c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14770: 00dc76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 14771: 006a6914 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 14771: 006a6a10 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 14772: 00dc6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14773: 00dc70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14774: 00dc8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14775: 0038ebe8 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14776: 00dc81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14777: 00741284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14777: 0074137c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14778: 00d9eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14779: 00b0c0c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14779: 00b0c1c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14780: 00340fb0 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14781: 00dc628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14782: 005a4c50 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14783: 009616a8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14783: 009617a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14784: 00d96e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14785: 00951964 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14785: 00951a5c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14786: 005ab530 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14787: 00d86af8 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14788: 00d9fcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14789: 00dc6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14790: 00d9d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14791: 00d95a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14792: 00dc792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14793: 00305d40 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14794: 0077df98 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14794: 0077e090 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 14795: 00dc77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 14796: 008c61a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14796: 008c62a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14797: 0025eb08 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14798: 0029d938 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14799: 00919cb8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14800: 0094edcc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14801: 009afee4 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14802: 007a4974 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14799: 00919db0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14800: 0094eec4 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14801: 009affdc 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14802: 007a4a6c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14803: 00d99b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14804: 002ac07c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14805: 00dc74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14806: 00d9f3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14807: 00778e54 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14807: 00778f4c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14808: 00da23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14809: 00428c84 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14810: 002b5a98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14811: 00dc6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14812: 00dc7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14813: 0041b334 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14814: 00cf6964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 14815: 00d9bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14816: 00d97324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14817: 00d96e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14818: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14819: 00da2468 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14820: 00dc7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14821: 009557dc 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14821: 009558d4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14822: 003e6084 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14823: 00871b70 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14824: 006f5d80 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14825: 007a6da8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14826: 007b0310 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14823: 00871c68 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14824: 006f5e78 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14825: 007a6ea0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14826: 007b0408 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14827: 00d9272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 14828: 006cc5e4 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14828: 006cc6dc 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14829: 00cf0244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 14830: 00cf68e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 14831: 00373414 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14832: 00bd085c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14833: 00414040 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14834: 00607860 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ 14835: 00cf00b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_d │ │ │ │ 14836: 002b1854 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14837: 00c74d84 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14838: 00607980 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 14839: 004291a8 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14840: 00c808fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14841: 007800ac 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14841: 007801a4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14842: 00dc75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14843: 00cf01c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 14844: 0099fa1c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14844: 0099fb14 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14845: 006078c0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 14846: 00c80e68 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14847: 00916e34 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14847: 00916f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14848: 00dc7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14849: 00dc75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14850: 00d98438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 14851: 00dc6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14852: 00dc75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14853: 00dc80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14854: 007fae98 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14854: 007faf90 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14855: 00dc6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14856: 00dc64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14857: 0091c160 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14858: 006e36a4 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14859: 0078bda8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14857: 0091c258 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14858: 006e379c 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14859: 0078bea0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14860: 00dc66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14861: 00d960bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14862: 0099fd94 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14862: 0099fe8c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14863: 00dc64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14864: 00dc8c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14865: 005a9f70 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 14866: 00cf013c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 14867: 009a9cb0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14868: 00762e80 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14867: 009a9da8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14868: 00762f78 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14869: 00d8ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14870: 00607920 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 14871: 0092dfb4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14871: 0092e0ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14872: 00d99880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14873: 0086ca70 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14873: 0086cb68 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14874: 00d912d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14875: 007512e4 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14875: 007513dc 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14876: 00d9eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14877: 00da0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14878: 0041e57c 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14879: 00d8c684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14880: 00dc833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14881: 00745998 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14881: 00745a90 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14882: 00dc6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14883: 00d97284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14884: 00d9fd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 14885: 009cbab4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14885: 009cbbac 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14886: 00d8ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14887: 007bdf4c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14888: 00825984 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14887: 007be044 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14888: 00825a7c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14889: 00dc67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14890: 003bcd60 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14891: 00dc6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14892: 00989e8c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14892: 00989f84 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14893: 00dc7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14894: 00d93328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14895: 00d95b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14896: 0070c0a8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14896: 0070c1a0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14897: 00d98b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 14898: 0094b624 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14898: 0094b71c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 14899: 00267eac 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 14900: 009c1d88 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14901: 0096f948 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14902: 0070b724 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14903: 0074dc80 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14900: 009c1e80 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14901: 0096fa40 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14902: 0070b81c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14903: 0074dd78 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14904: 00d8df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14905: 00bd1ccc 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14906: 00dc82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14907: 00d941f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14908: 00d8f418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14909: 0028f984 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14910: 00d8c7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14911: 008da918 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14911: 008daa10 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14912: 00dc8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14913: 0090d610 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14913: 0090d708 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14914: 00553ed8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14915: 00dc742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14916: 00dc6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14917: 00d8ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14918: 008dfe58 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14918: 008dff50 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14919: 0041b7b8 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14920: 005ab330 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14921: 00d8ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14922: 00294a54 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14923: 00c6b320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14924: 00d8d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14925: 00d8a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14926: 007e1e80 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14926: 007e1f78 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14927: 00dc7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14928: 00d8ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14929: 00781cc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14929: 00781dbc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14930: 002b48f4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14931: 00d9ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14932: 002b1a58 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14933: 00dc86b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14934: 005b374c 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14935: 00d91f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14936: 00d9f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14937: 00dc71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14938: 00dc830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14939: 00927844 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14940: 008693d4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 14941: 00742564 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14942: 0078b310 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 14943: 008a54b0 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14939: 0092793c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14940: 008694cc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14941: 0074265c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14942: 0078b408 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14943: 008a55a8 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14944: 005548c0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14945: 008094b0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14945: 008095a8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14946: 0033fc18 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14947: 0041b584 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14948: 00dc73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14949: 004252fc 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14950: 00742a9c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14950: 00742b94 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14951: 00d8bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14952: 00700244 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14952: 0070033c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14953: 00c81b34 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14954: 00d9b9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14955: 008d09c0 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14956: 007806c4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14955: 008d0ab8 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14956: 007807bc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14957: 00dc74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14958: 00dc6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14959: 00dc86bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14960: 004a0eb8 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14961: 008259ec 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14962: 0088c730 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14963: 00749120 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14961: 00825ae4 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14962: 0088c828 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14963: 00749218 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14964: 00d849a0 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14965: 00dc779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14966: 00d9219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14967: 00dc72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14968: 00dc79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14969: 004edf50 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14970: 00d9d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14971: 007bd628 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14971: 007bd720 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14972: 00d8a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14973: 00523a94 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14974: 00dc6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14975: 00d8b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14976: 003379d8 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14977: 008fbe54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14977: 008fbf4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14978: 00d9dd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14979: 00dc63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14980: 00d9a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14981: 00427804 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14982: 005ed444 60 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ - 14983: 00785490 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14983: 00785588 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14984: 00cf10b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 14985: 0096f7fc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14985: 0096f8f4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14986: 00d8ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14987: 00d8ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14988: 0074805c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14988: 00748154 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14989: 00dc8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14990: 00cf11bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 14991: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14992: 00752444 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14992: 0075253c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14993: 00d8bce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14994: 00638398 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 14995: 00572b34 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14996: 0033b9d4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14997: 00817aac 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14997: 00817ba4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14998: 00dc8bbd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14999: 003bce90 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15000: 00638530 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15001: 007f4494 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15001: 007f458c 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15002: 00dc62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15003: 00d8b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15004: 00dc6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15005: 00d9fbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15006: 00332e18 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15007: 00cf1138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15008: 00dc7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15009: 00dc809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15010: 0094f8b0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15010: 0094f9a8 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15011: 00d90e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15012: 00914b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15012: 00914bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15013: 00dc611e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15014: 002ad740 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15015: 002c0990 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15016: 007530f8 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15016: 007531f0 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15017: 00dc8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15018: 00dc83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15019: 00d9d0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15020: 00dc7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15021: 00dc6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15022: 00719970 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15023: 0098e4dc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15022: 00719a68 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15023: 0098e5d4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15024: 006386b4 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15025: 00d8a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15026: 00dc76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15027: 008b14f0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15027: 008b15e8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15028: 00dc7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15029: 00da1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15030: 00d939e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15031: 00da0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15032: 00dc701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15033: 00dc86a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15034: 00d91458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15035: 00d9a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15036: 00d950a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15037: 0042aa88 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15038: 00296780 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15039: 0096a6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15039: 0096a7c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15040: 00dc7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15041: 00dc855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15042: 002e1f54 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15043: 00294b7c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15044: 00dc83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15045: 00cfcd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15046: 00dc7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15047: 00522b84 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15048: 00dc6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 15049: 00dc7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15050: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15051: 003a7fb8 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15052: 0078ccdc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15052: 0078cdd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15053: 00d972d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15054: 00d9b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15055: 00d97644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15056: 00dc774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15057: 00dc6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15058: 002b5cec 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15059: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15060: 00cfcce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15061: 00dc630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15062: 00d91188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15063: 0051152c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15064: 008e3c08 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15064: 008e3d00 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15065: 00d94128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15066: 00dc6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15067: 00da223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15068: 003aa1ec 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15069: 0025c50c 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15070: 00d931d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15071: 003328e8 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15072: 008c7d00 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15073: 009b3770 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15074: 0077e40c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15072: 008c7df8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15073: 009b3868 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15074: 0077e504 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15075: 003a9e34 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15076: 00dc7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15077: 00d93698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 15078: 007855e0 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 15078: 007856d8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15079: 00d8de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15080: 00dc6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15081: 00d9bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15082: 00dc6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15083: 002b9344 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15084: 00dc712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15085: 008e3e54 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15085: 008e3f4c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15086: 00dc7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15087: 0096fab0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15088: 007a944c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15087: 0096fba8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15088: 007a9544 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15089: 00d9f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15090: 002adad0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15091: 00d9a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15092: 008cc59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15092: 008cc694 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15093: 00d94958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15094: 00dc72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15095: 00d9293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15096: 00751588 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15097: 00943ba8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15096: 00751680 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15097: 00943ca0 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15098: 00d8f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15099: 00dc7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15100: 00da3c24 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15101: 00d9bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15102: 0099cd64 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15103: 008c2aac 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15104: 00822d88 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 15105: 00706a78 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15106: 009085d8 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15102: 0099ce5c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15103: 008c2ba4 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15104: 00822e80 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15105: 00706b70 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 15106: 009086d0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15107: 002988d8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15108: 00da265c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15109: 00dc77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15110: 009bbe7c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15110: 009bbf74 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15111: 00d9d1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15112: 004eec64 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15113: 002a7990 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15114: 00dc84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15115: 00dc6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15116: 003017cc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15117: 00bd13b0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15118: 0098bcbc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15118: 0098bdb4 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15119: 00dc6123 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15120: 00586978 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15121: 0041521c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15122: 00d9b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15123: 006a06e0 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15124: 00941ee0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15123: 006a07dc 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15124: 00941fd8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15125: 00d8aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15126: 005646fc 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15127: 00500d1c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15128: 00d9bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15129: 00dc800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15130: 00d9c68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15131: 00d974c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15132: 0098c05c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15132: 0098c154 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15133: 00dc6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15134: 00dc6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15135: 008ccef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15135: 008ccfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15136: 00581f80 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15137: 00ce6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15138: 00ce647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15139: 008c6384 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15139: 008c647c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15140: 004125ec 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15141: 00ce5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15142: 00ce6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ - 15143: 00785de0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15144: 007e10bc 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15143: 00785ed8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 15144: 007e11b4 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15145: 00dc8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15146: 0029410c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15147: 00dc6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15148: 006e9180 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15149: 007a32b0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15148: 006e9278 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15149: 007a33a8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15150: 00494294 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15151: 0049409c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15152: 00925a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15153: 007f65f8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15154: 00999f28 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15152: 00925b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15153: 007f66f0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15154: 0099a020 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15155: 00d8d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15156: 00d935d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 15157: 00dc7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 15158: 007d38b4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15159: 0090d748 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15160: 00818354 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15158: 007d39ac 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15159: 0090d840 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15160: 0081844c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15161: 00da1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15162: 00512050 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15163: 004ecaa4 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15164: 00d9d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15165: 007bef30 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15165: 007bf028 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15166: 0057be78 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15167: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15168: 00dc70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15169: 00d9192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15170: 00ce6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15171: 00dc7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15172: 00dc6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15173: 009bfa2c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15173: 009bfb24 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15174: 0029b3b4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15175: 00c810bc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15176: 00dc8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15177: 00d97564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15178: 00dc7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15179: 0077de58 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15180: 00822794 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15179: 0077df50 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 15180: 0082288c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15181: 00da39d8 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15182: 00d9e2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15183: 00dc703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15184: 008fc9dc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15185: 0083b564 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15184: 008fcad4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15185: 0083b65c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15186: 0060ebcc 424 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15187: 009b5f00 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15187: 009b5ff8 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15188: 00d9d7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15189: 00d8aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15190: 0060f04c 412 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15191: 00927e08 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15192: 00969f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15191: 00927f00 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15192: 0096a090 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15193: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15194: 00dc799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15195: 006215e0 448 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15196: 00826370 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15197: 0099b508 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15196: 00826468 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15197: 0099b600 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15198: 00d975e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15199: 0060ed74 372 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15200: 00da226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15201: 0052e3b4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15202: 00dc72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15203: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15204: 00dc75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15205: 002a7dac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15206: 009630dc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15207: 0092a858 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15206: 009631d4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15207: 0092a950 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15208: 00d01fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15209: 0032d624 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15210: 00dc74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15211: 00950c64 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15211: 00950d5c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15212: 00d01f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15213: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15214: 00d90fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15215: 005147b0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15216: 002fee10 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15217: 006217a0 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ - 15218: 007825fc 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15219: 00937c48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15218: 007826f4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 15219: 00937d40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15220: 005d92a8 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15221: 0060eee8 356 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ - 15222: 00765bc8 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 15222: 00765cc0 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15223: 00dc7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15224: 00cf38ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15225: 00968b10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15225: 00968c08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15226: 00dc7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15227: 00cf3760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15228: 00dc7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15229: 003ca1a0 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15230: 00984f58 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15231: 008140b0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15232: 008c21f8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15230: 00985050 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15231: 008141a8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15232: 008c22f0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15233: 00514d4c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15234: 00dc64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15235: 002fb7f0 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15236: 00cf3868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15237: 00dc6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15238: 00d950e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15239: 00dc7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15240: 00384230 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15241: 00dc63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15242: 009167a4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15242: 0091689c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15243: 0041286c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15244: 00dc6108 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15245: 00d94c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15246: 00d9c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15247: 00d8fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15248: 008152f8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15249: 006d58cc 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15248: 008153f0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15249: 006d59c4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15250: 00dc6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15251: 002abf30 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15252: 002fde94 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 15253: 0077da70 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 15253: 0077db68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15254: 00610d78 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15255: 0029421c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15256: 0041a708 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 15257: 00d8d664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 15258: 00d8aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 15259: 0061142c 580 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_d │ │ │ │ 15260: 00da358c 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 15261: 00dc6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 15262: 00610fb4 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15263: 00dc6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15264: 00d9e360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15265: 00d91268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15266: 00da1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15267: 00c6cc9c 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 15268: 00765a0c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15269: 0098c23c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15268: 00765b04 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 15269: 0098c334 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15270: 00cf37e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15271: 0094ea60 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15272: 008e1b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15271: 0094eb58 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15272: 008e1c14 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15273: 00dc7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15274: 00d9b968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15275: 00da0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15276: 002fe88c 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 15277: 0071645c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 15277: 00716554 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15278: 00dc6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15279: 005f9a90 1888 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15280: 00d97694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15281: 006111f0 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15282: 00d8c264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15283: 00991980 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15283: 00991a78 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15284: 00dc6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15285: 00dc84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15286: 00d9dff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15287: 00d9a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15288: 006d4474 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15288: 006d456c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15289: 00dc784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15290: 00dc79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15291: 00502424 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15292: 008d738c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15292: 008d7484 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15293: 00d8e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15294: 002685b0 220 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15295: 00dc7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15296: 00cfa00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15297: 005692f0 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15298: 00973784 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15298: 0097387c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15299: 00cf9e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15300: 00c6b828 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15301: 00d8f2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15302: 009040e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15303: 009d0a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15304: 0096b344 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15305: 008e4cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15302: 009041dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15303: 009d0b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15304: 0096b43c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15305: 008e4db8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15306: 00cffbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15307: 00dc84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15308: 00d9f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15309: 00cf9f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15310: 00d9c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15311: 008a5704 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15311: 008a57fc 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15312: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15313: 008cc5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15313: 008cc6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15314: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15315: 00d97f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15316: 00dc7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15317: 00cffb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15318: 0027fe64 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15319: 00c7e9f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15320: 00dc7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 15321: 005edc0c 172 FUNC GLOBAL DEFAULT 12 helper_wrs_nto │ │ │ │ 15322: 00da04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 15323: 00d9fc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 15324: 0070debc 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 15324: 0070dfb4 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15325: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15326: 00dc7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15327: 00d8f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 15328: 0070f5ec 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 15329: 0096464c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15328: 0070f6e4 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 15329: 00964744 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15330: 00dc86a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 15331: 00707104 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 15331: 007071fc 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15332: 00cf9f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15333: 00cec98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15334: 00582414 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15335: 00dc74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15336: 0061da8c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15337: 0059bb50 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15338: 00dc62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15339: 007eaad0 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15339: 007eabc8 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15340: 00dc6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15341: 00da17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15342: 0061dbac 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15343: 007fae6c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15343: 007faf64 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15344: 00d93bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15345: 00dc6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15346: 0095ca18 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15346: 0095cb10 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15347: 00cffacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15348: 00dc661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 15349: 0078240c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15350: 00aeb1c4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15349: 00782504 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 15350: 00aeb2c4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15351: 00c7e948 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15352: 0061daec 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15353: 002904e8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15354: 006e6bdc 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15354: 006e6cd4 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15355: 00d97554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15356: 00931b00 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15356: 00931bf8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15357: 0051d6a4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15358: 00d9e7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15359: 007c0e9c 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15359: 007c0f94 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15360: 00dc6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15361: 00518b64 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 15362: 007184bc 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15363: 008fe3f4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15364: 00917754 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15362: 007185b4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 15363: 008fe4ec 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15364: 0091784c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15365: 00d9fe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15366: 004ee4e8 1732 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15367: 007f3860 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15367: 007f3958 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15368: 00dc8c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15369: 002a81e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15370: 00dc83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15371: 00dc7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15372: 008d0c90 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15373: 00931f34 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15372: 008d0d88 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15373: 0093202c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15374: 0061db4c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15375: 00da1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15376: 00480d78 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15377: 00dc865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15378: 00904ea8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15379: 0090efe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15378: 00904fa0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15379: 0090f0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15380: 00587314 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 15381: 009a4710 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15382: 0088d634 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15381: 009a4808 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15382: 0088d72c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15383: 00d8b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15384: 0086c19c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15385: 007faeac 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15384: 0086c294 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15385: 007fafa4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15386: 0045f04c 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15387: 00d95784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15388: 00964480 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15389: 00943828 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15388: 00964578 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15389: 00943920 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15390: 00c81450 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15391: 00dc8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15392: 0058c728 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15393: 00996854 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15393: 0099694c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15394: 00cf34cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15395: 009b8454 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15396: 00913048 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15395: 009b854c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15396: 00913140 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15397: 00cf3340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15398: 00dc791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15399: 00dc822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15400: 003ddc20 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 15401: 0048ee10 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15402: 00dc81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15403: 007ac208 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15404: 0099d170 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15403: 007ac300 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15404: 0099d268 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15405: 00d93f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15406: 00412afc 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15407: 00cf3448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15408: 00d8d894 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15409: 00dc6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15410: 00dc7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 15411: 007813d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15411: 007814d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15412: 00dc67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15413: 00dc80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15414: 0029431c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15415: 007b0f58 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 15416: 00747cf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15415: 007b1050 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15416: 00747df0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15417: 00d9ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15418: 00581acc 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15419: 00d8b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15420: 0090007c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15420: 00900174 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15421: 00d9c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15422: 00d96f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15423: 0048f230 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15424: 008c4224 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15425: 00b2db4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15426: 007e6010 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15427: 007a2ebc 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15424: 008c431c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15425: 00b2dc4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15426: 007e6108 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15427: 007a2fb4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15428: 00d8a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15429: 009876ec 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15430: 0098dd30 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15431: 0092a398 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15429: 009877e4 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15430: 0098de28 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15431: 0092a490 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15432: 00dc7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15433: 00cf33c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15434: 002fd508 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15435: 008ddc24 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15436: 008cb3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15435: 008ddd1c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15436: 008cb49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15437: 00dc6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15438: 007a8dfc 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15439: 007a34b8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15438: 007a8ef4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15439: 007a35b0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15440: 00d98038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15441: 00dc733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15442: 0080224c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15442: 00802344 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15443: 0033f0c8 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15444: 0075e5f4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15444: 0075e6ec 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15445: 00d94458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15446: 00dc6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15447: 00d9dbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15448: 00dc7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15449: 00dc79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15450: 00d90548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15451: 00dc7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15452: 00dc8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15453: 0059b858 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15454: 00d91258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15455: 007f8718 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15455: 007f8810 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15456: 00dc821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15457: 00d9c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15458: 00d8eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15459: 005bc090 580 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15460: 00991f94 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15461: 009b6658 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15462: 007479b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15460: 0099208c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15461: 009b6750 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15462: 00747aac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15463: 00dc7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15464: 00dc783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15465: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15466: 00dc83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15467: 00dc7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15468: 00d9eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15469: 0085b178 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15469: 0085b270 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15470: 00d9cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15471: 00da232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15472: 00581240 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15473: 00b851d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15473: 00b852d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15474: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15475: 00dc7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15476: 0055d7a8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15477: 00d9c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15478: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15479: 009b5ee8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15479: 009b5fe0 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15480: 00dc8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15481: 00744694 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15481: 0074478c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15482: 00d93448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15483: 00dc6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15484: 00dbd9e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15485: 00dc8c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15486: 00d8be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15487: 005af61c 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15488: 00d03174 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15489: 00d8dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15490: 00d9da00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15491: 00554038 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15492: 00d9e390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15493: 0099c09c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15493: 0099c194 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15494: 00dc6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15495: 00d03384 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15496: 009adc2c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15497: 00915b38 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15496: 009add24 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15497: 00915c30 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15498: 00516c60 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15499: 009042c0 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15499: 009043b8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15500: 004d72e0 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15501: 00da0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15502: 00906130 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15502: 00906228 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15503: 003e2860 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15504: 00da0564 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15505: 00ca2268 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15506: 00dc7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15507: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15508: 00d90e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15509: 00dc7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15510: 00d8dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15511: 00d9db30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15512: 00dc8c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15513: 009aaa20 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15514: 007f5314 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15513: 009aab18 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15514: 007f540c 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15515: 00dc74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15516: 00d02f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15517: 00d9299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15518: 004d31c0 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ 15519: 005eb568 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15520: 00814ea4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15520: 00814f9c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15521: 00dc85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15522: 0072fcf8 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15522: 0072fdf0 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15523: 00d95664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15524: 00d9f428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15525: 00dc6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15526: 0025e778 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15527: 009b645c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15528: 00994298 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15527: 009b6554 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15528: 00994390 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15529: 00dc6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15530: 008d83a0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15530: 008d8498 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15531: 00d8ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15532: 00d94b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15533: 00d8abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15534: 00dc85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15535: 008d19b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15535: 008d1aac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15536: 0025e544 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15537: 0096d9c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15537: 0096dab8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15538: 00dc6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15539: 00900498 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15539: 00900590 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15540: 00432224 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15541: 0058f0a4 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15542: 00dc6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15543: 00c70128 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 15544: 0078bf94 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15544: 0078c08c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15545: 0040a538 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15546: 00940320 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15546: 00940418 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15547: 003e721c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15548: 00463288 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15549: 00513214 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15550: 00dc6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15551: 003e268c 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15552: 0071db0c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15552: 0071dc04 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15553: 00dc6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15554: 00dc618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15555: 00d9d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15556: 00d8f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15557: 00581e78 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15558: 0058fe74 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15559: 00949ba8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15559: 00949ca0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15560: 00d9244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15561: 00d904f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15562: 002c823c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15563: 00da1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15564: 00d90bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15565: 00990ff8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15565: 009910f0 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15566: 00d9250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15567: 00d93278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15568: 007ec2e0 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15568: 007ec3d8 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15569: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15570: 00da39f0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15571: 006f5d24 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15571: 006f5e1c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15572: 00d8b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15573: 00c7c588 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15574: 008e5dcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15574: 008e5ec4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15575: 00d9a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15576: 0070dec4 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15576: 0070dfbc 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15577: 00d8fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15578: 008caaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15579: 00927a78 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15580: 008c5fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15581: 008c78a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15578: 008caba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15579: 00927b70 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15580: 008c60d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15581: 008c799c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15582: 00dc7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15583: 008fc07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15584: 0070bc44 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15583: 008fc174 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15584: 0070bd3c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15585: 00dc68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15586: 005b5250 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15587: 00dc628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15588: 0092ae08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15588: 0092af00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15589: 00da0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15590: 006e5518 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15590: 006e5610 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15591: 00299cd0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15592: 00514a68 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15593: 0077004c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15593: 00770144 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15594: 00cbddf0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15595: 00dc67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15596: 0092ff00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15596: 0092fff8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15597: 0063d784 412 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15598: 003ddc90 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15599: 00dc6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15600: 00dc78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15601: 00959860 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15602: 009654ac 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15603: 007bdd50 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15601: 00959958 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15602: 009655a4 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15603: 007bde48 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15604: 00dc740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15605: 00dc6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15606: 00dc60fa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15607: 00d8d814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15608: 00d9f3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15609: 00417578 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15610: 00300148 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15611: 00821998 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15612: 0088d3cc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15613: 00976574 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15611: 00821a90 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15612: 0088d4c4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15613: 0097666c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15614: 003926bc 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15615: 00518548 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15616: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15617: 009111bc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15617: 009112b4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15618: 00d95484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15619: 00822be0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15619: 00822cd8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15620: 00da0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15621: 00dc7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15622: 0033c134 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15623: 00dc7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15624: 00dc67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15625: 00334140 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15626: 00d9f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15627: 00dc7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15628: 005ea530 80 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15629: 0093de14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15629: 0093df0c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15630: 00dc7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15631: 009407cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15631: 009408c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15632: 005eafa8 160 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15633: 00dc64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15634: 0099b270 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15634: 0099b368 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15635: 0062e740 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15636: 007b1830 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15636: 007b1928 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15637: 002a4b54 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15638: 003ada70 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15639: 007423bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15639: 007424b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15640: 00330a3c 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15641: 00da1580 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15642: 0062e41c 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ - 15643: 0079a568 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15643: 0079a660 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15644: 00dc7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15645: 00dc7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15646: 00dc8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15647: 005e9dcc 112 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15648: 0094cc6c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15648: 0094cd64 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15649: 00dc70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15650: 00716820 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15650: 00716918 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15651: 00559d70 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15652: 006e6b94 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15653: 00727508 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15652: 006e6c8c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15653: 00727600 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15654: 00606e1c 620 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15655: 00dc7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15656: 00591f8c 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15657: 00cf6f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15658: 002a4088 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15659: 00925410 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15659: 00925508 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15660: 00cf6e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15661: 007d9320 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15662: 00956544 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15661: 007d9418 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15662: 0095663c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15663: 00d8b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15664: 00ceb90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15665: 002a758c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15666: 00cf6f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15667: 0062e5c4 380 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15668: 00dc8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15669: 00995a00 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15670: 009c0224 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15669: 00995af8 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15670: 009c031c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15671: 00dc6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15672: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15673: 00ceb780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15674: 00d95634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15675: 00d8fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15676: 00d98e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15677: 008ee650 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15677: 008ee748 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15678: 00d9eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15679: 00822b50 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15679: 00822c48 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15680: 00dc68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15681: 00ceb888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15682: 0081766c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15683: 006e4a70 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15684: 009327fc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15685: 008d2488 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15682: 00817764 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15683: 006e4b68 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15684: 009328f4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15685: 008d2580 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15686: 00d8ab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15687: 0029a3b8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15688: 00dc6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15689: 005223e4 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15690: 00cf6e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15691: 002e018c 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15692: 00736750 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15693: 007b9aa8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15694: 00b85230 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15692: 00736848 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15693: 007b9ba0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15694: 00b85330 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15695: 00d8a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15696: 00ce038c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15697: 00518fe4 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15698: 0073ea74 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15698: 0073eb6c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15699: 00d99058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15700: 00d84970 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15701: 00dc6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15702: 0085965c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15702: 00859754 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15703: 00ceb804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15704: 00871948 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15704: 00871a40 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15705: 005acfa4 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15706: 008ccb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15706: 008ccbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15707: 00dc849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15708: 007c6064 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15708: 007c615c 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15709: 00d97294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15710: 00dc6110 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15711: 009afe84 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15711: 009aff7c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15712: 00d8a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15713: 00dc8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15714: 0056bf80 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15715: 0096b104 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15716: 0080a734 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15715: 0096b1fc 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15716: 0080a82c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15717: 00d8c464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15718: 00555468 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15719: 00d90ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15720: 00dc736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15721: 00d982d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 15722: 00dc6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15723: 00dc7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15724: 00995240 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15725: 00825f30 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15724: 00995338 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15725: 00826028 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15726: 00da3590 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 15727: 004215a8 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15728: 00753c30 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15729: 007e5234 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15728: 00753d28 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15729: 007e532c 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15730: 00d9e720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15731: 00d9a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15732: 0053bc3c 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15733: 00cf83b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 15734: 00dc7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15735: 00dc6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15736: 00dc672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15737: 00dc78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 15738: 00d99860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15739: 00d8b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15740: 005ea480 88 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 15741: 00dc6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15742: 00299668 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15743: 00947700 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15743: 009477f8 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15744: 00d9b9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15745: 00cf832c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 15746: 002e1324 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15747: 005eae58 168 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 15748: 004216e8 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15749: 00751678 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15749: 00751770 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15750: 00570290 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15751: 00d991f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15752: 0095c45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15753: 0093fb24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15752: 0095c554 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15753: 0093fc1c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15754: 00dc783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15755: 00dc84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15756: 0098785c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15756: 00987954 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15757: 002a585c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15758: 00d8d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15759: 00951124 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15759: 0095121c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15760: 00cbdd80 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15761: 005e9cdc 120 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 15762: 00d8b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15763: 00cec5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 15764: 00cf82a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 15765: 00dc78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15766: 006eae80 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15767: 007a4ab8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15766: 006eaf78 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15767: 007a4bb0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15768: 00d9eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15769: 0032ae68 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15770: 003e2830 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15771: 00d9d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15772: 009703a0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15772: 00970498 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 15773: 00cf29f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 15774: 007e9380 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15774: 007e9478 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15775: 005b18d0 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15776: 00da04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15777: 009bb8a0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15777: 009bb998 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15778: 00d9b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15779: 00dc7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15780: 00d9d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15781: 00d923cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15782: 00dc7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15783: 0058bc44 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15784: 00820fe4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15784: 008210dc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15785: 00dc8c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15786: 008e5f10 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15787: 00921b68 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15788: 008ca880 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15786: 008e6008 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15787: 00921c60 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15788: 008ca978 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 15789: 00d02598 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 15790: 0090fdd0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15791: 0090a8a0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15790: 0090fec8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15791: 0090a998 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15792: 004d560c 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15793: 00d0261c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 15794: 00cf412c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 15795: 00d8e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15796: 00dc6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15797: 00dc693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15798: 00d8f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15799: 0070d4fc 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15799: 0070d5f4 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15800: 00305d4c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15801: 00d99108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15802: 00d9da60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15803: 00421ca4 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15804: 008138c4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15804: 008139bc 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 15805: 00cbfa1c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 15806: 00cf3fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 15807: 008c6f04 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15807: 008c6ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15808: 00d8cc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15809: 00934298 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15809: 00934390 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15810: 00dc6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 15811: 00d9c8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 15812: 00cf40a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 15813: 0098c28c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15813: 0098c384 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15814: 00d94b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15815: 00d8aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15816: 00755290 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15816: 00755388 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15817: 00d95ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15818: 00d8f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15819: 007f3f1c 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15819: 007f4014 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15820: 00317000 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15821: 00c81108 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15822: 00dc7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15823: 00dc74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15824: 00dc60d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15825: 008c52b8 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15825: 008c53b0 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15826: 00d982f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 15827: 00317a74 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15828: 004ffd04 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15829: 00dc6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15830: 00987cf8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15830: 00987df0 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15831: 00dc76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15832: 00d94fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15833: 00d99bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15834: 00ce4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 15835: 002df0d8 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15836: 0090abc0 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15836: 0090acb8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15837: 00dc6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15838: 009036cc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15838: 009037c4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15839: 00cf4024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 15840: 00d8a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15841: 00d9d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15842: 00cf77d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 15843: 00dc77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 15844: 00338408 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15845: 0053b8e8 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 15846: 00cf7648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 15847: 00d9c77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 15848: 0094065c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15848: 00940754 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15849: 00dc64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15850: 00dc8c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15851: 00dc6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15852: 00cf7750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 15853: 00d93b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15854: 00d9c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15855: 0029aca4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15856: 00d9aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15857: 00d94228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15858: 00ced2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 15859: 0025f380 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15860: 008cedac 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15860: 008ceea4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15861: 00dc6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15862: 00d9f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15863: 00ced148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 15864: 00dc67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15865: 00dc72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15866: 005f96a4 112 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 15867: 00dc8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 15868: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15869: 00817f00 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15869: 00817ff8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15870: 002a207c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15871: 00ced250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 15872: 00dbda29 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15873: 00d844b4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15874: 00dc844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 15875: 009c123c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15875: 009c1334 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15876: 00dc6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15877: 00748c08 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15877: 00748d00 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15878: 00dc7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15879: 0048f2d8 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15880: 00cf76cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 15881: 00d8c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15882: 00dc761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15883: 00792e28 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15883: 00792f20 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15884: 00d99d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15885: 00dc80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15886: 00dc63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15887: 008dc644 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15887: 008dc73c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15888: 0037ae5c 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15889: 007f6fd8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15889: 007f70d0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15890: 003e0f88 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15891: 00962b20 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15891: 00962c18 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15892: 00d8f478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15893: 00983d3c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15893: 00983e34 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15894: 00dc6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15895: 0053b948 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15896: 00d0051c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 15897: 008ca8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15897: 008ca9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15898: 00dc6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15899: 0059afe8 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15900: 00ced1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 15901: 00dc60d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15902: 008fc300 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15902: 008fc3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15903: 00d9c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15904: 00dc7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15905: 00c81674 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15906: 008c1c4c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15907: 009cecc0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15906: 008c1d44 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15907: 009cedb8 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15908: 00dc73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15909: 00ce248c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 15910: 00d8ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15911: 00dc668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15912: 00919ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15912: 00919ff0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15913: 00c80d2c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15914: 00d96b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15915: 00991c94 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15915: 00991d8c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15916: 00c8115c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15917: 00970ac0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15918: 007e8368 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15917: 00970bb8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15918: 007e8460 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15919: 00d8f3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15920: 00969920 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15921: 009cdc40 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15920: 00969a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15921: 009cdd38 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15922: 00dc7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15923: 009b337c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15923: 009b3474 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15924: 00d97464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15925: 00d9ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15926: 006cdb1c 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15926: 006cdc14 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15927: 00dc7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15928: 00941774 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15928: 0094186c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15929: 00dc6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15930: 0071f388 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15930: 0071f480 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15931: 00dc843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15932: 00dc6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15933: 00ce2510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 15934: 005b858c 2456 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ - 15935: 007467b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15935: 007468ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15936: 00381954 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15937: 007947c8 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15938: 00907dfc 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15939: 007bf894 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15937: 007948c0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15938: 00907ef4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15939: 007bf98c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 15940: 00ce0a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 15941: 007e9d9c 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15941: 007e9e94 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15942: 00dc852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15943: 00d9fbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15944: 00da0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15945: 00dc642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15946: 00ce0b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 15947: 00d9f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15948: 00d93578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15949: 008cc260 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15950: 0071f7f0 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15949: 008cc358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15950: 0071f8e8 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15951: 005c4c28 20 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ 15952: 0058edcc 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15953: 00c81f84 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15954: 00427724 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15955: 002fda10 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15956: 00dc66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15957: 009ad530 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15957: 009ad628 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15958: 005640e4 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15959: 00dc61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15960: 00d93948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15961: 00822b60 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15961: 00822c58 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15962: 00d8c364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15963: 003e2334 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15964: 00dc60ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15965: 00da0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15966: 00dc64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15967: 00c7c4c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15968: 00d941a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15969: 005b4890 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15970: 00ce0ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 15971: 0097be08 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15971: 0097bf00 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15972: 002fe39c 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15973: 00d95d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15974: 0074f078 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15974: 0074f170 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15975: 0041de60 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15976: 00d91b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15977: 002a88b8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15978: 008553cc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15979: 009a6ba8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15978: 008554c4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15979: 009a6ca0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15980: 00cff5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 15981: 00d8ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15982: 009047d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15983: 007f04d8 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15984: 00822524 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15985: 007464c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15982: 009048d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15983: 007f05d0 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15984: 0082261c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15985: 007465b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15986: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15987: 0073fbe0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15987: 0073fcd8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15988: 00d8d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15989: 00d9bac8 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 15990: 00cff520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 15991: 0095631c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15991: 00956414 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15992: 00511774 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15993: 00909c00 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15993: 00909cf8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15994: 00d96a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15995: 00dc80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15996: 00dc6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15997: 0091ef0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15997: 0091f004 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15998: 00d9ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15999: 00d8a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16000: 00c80bfc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16001: 00d8adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16002: 00564b74 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16003: 00dc7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16004: 00dc77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16005: 00869518 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16005: 00869610 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16006: 00dc7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16007: 0055ca20 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16008: 00d01c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16009: 0072cb00 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16009: 0072cbf8 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16010: 00dc84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16011: 00d01a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16012: 00443f8c 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16013: 00d93458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16014: 00cff49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16015: 0094f318 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16015: 0094f410 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16016: 00dc7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16017: 006e70ec 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16017: 006e71e4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16018: 00d93b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16019: 0049282c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16020: 00dc7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16021: 0077f7c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16021: 0077f8b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16022: 00d9f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16023: 00d9bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16024: 009151d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16025: 009b1694 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16024: 009152d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16025: 009b178c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16026: 00dc6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16027: 00dc6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16028: 00d929ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16029: 00da0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16030: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16031: 00d8f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16032: 00608420 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16033: 00dc6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 16034: 0078be4c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 16034: 0078bf44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16035: 00d903e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16036: 00dc8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16037: 00b85308 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16037: 00b85408 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16038: 00dc7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16039: 005226bc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16040: 00dc801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16041: 00dc6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16042: 005dae4c 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16043: 00608480 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16044: 007dda64 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16044: 007ddb5c 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16045: 00dc6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16046: 00c7a030 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16047: 0054a088 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16048: 00511358 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16049: 00dc62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16050: 008ed11c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16050: 008ed214 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16051: 00dc776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16052: 00ce0bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16053: 007b1ea8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16053: 007b1fa0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16054: 00d9210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16055: 00dc6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16056: 00d9eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16057: 00dc6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16058: 00513468 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16059: 00d95ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16060: 00ce0cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16061: 00dc8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16062: 00dc7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16063: 006084e0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ - 16064: 0070bb10 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 16064: 0070bc08 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16065: 00d8f3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16066: 00391ab8 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16067: 00817764 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 16068: 0071a9f8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16069: 007f8520 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16067: 0081785c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16068: 0071aaf0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 16069: 007f8618 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16070: 00da1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 16071: 00740228 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 16071: 00740320 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 16072: 00d97174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16073: 00573674 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16074: 00dc7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16075: 008d43e0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 16076: 0071ab00 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16077: 009344c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16075: 008d44d8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16076: 0071abf8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 16077: 009345b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16078: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16079: 00d8f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16080: 00967124 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16080: 0096721c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16081: 00dc86ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16082: 00ce0c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16083: 002dff4c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16084: 00cf8cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16085: 0061bcec 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16086: 00753da0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16086: 00753e98 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16087: 002bb630 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16088: 00cef5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16089: 005eb4b0 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16090: 0061be0c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16091: 00dc7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16092: 0054ff68 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16093: 00cef458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16094: 00cf8c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16095: 0058c30c 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16096: 00d03d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16097: 00cef560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16098: 00dc7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16099: 0061bd4c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16100: 00d93a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16101: 0090f714 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16102: 008e8048 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16101: 0090f80c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16102: 008e8140 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16103: 00d03fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16104: 009d4df4 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16104: 009d4eec 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16105: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16106: 0070f0a8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16107: 009b23b0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16106: 0070f1a0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 16107: 009b24a8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16108: 0032e628 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16109: 00dc63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16110: 00d95c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16111: 00dc77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16112: 00d8d584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16113: 00dc66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16114: 00dc67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 16115: 0071e1f0 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 16115: 0071e2e8 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16116: 00d03abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16117: 00cf8bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ 16118: 00cef4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16119: 0061bdac 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16120: 00d98e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16121: 00724760 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16121: 00724858 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16122: 002ac2a0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16123: 00dc666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16124: 00d9bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16125: 00dc8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16126: 00dc8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16127: 00dc639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16128: 00dc6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16140,536 +16140,536 @@ │ │ │ │ 16136: 00548e20 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 16137: 00c7a990 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 16138: 00dc6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 16139: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 16140: 00da0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 16141: 002901fc 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 16142: 00dc6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 16143: 0078c18c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 16143: 0078c284 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 16144: 00d8d724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 16145: 002fe748 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 16146: 00c7c510 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 16147: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 16148: 00dc66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 16149: 005b3028 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16150: 00d90578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16151: 00d98a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16152: 00491efc 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16153: 00d952e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16154: 00d8f468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16155: 00dc7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16156: 0090a084 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16156: 0090a17c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16157: 00dc7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16158: 0094c0cc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16158: 0094c1c4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16159: 00564bcc 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16160: 00990bfc 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16160: 00990cf4 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16161: 00dc7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16162: 00c808ac 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16163: 00dc655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16164: 00414d28 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16165: 008ffdac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16166: 008cb348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16167: 007bcdd4 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16165: 008ffea4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16166: 008cb440 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16167: 007bcecc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16168: 00dc6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16169: 008f0c2c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16169: 008f0d24 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16170: 00dc7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 16171: 0077b2b8 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 16171: 0077b3b0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16172: 00dc83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16173: 00d94788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 16174: 0078461c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16175: 007f68c4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16174: 00784714 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 16175: 007f69bc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16176: 00d9f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16177: 00809ae4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16177: 00809bdc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16178: 002ca3fc 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16179: 00dc700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16180: 00dc7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16181: 00da227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16182: 008c46ac 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16182: 008c47a4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16183: 002b535c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16184: 00dc719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16185: 00d9616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16186: 007c617c 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16186: 007c6274 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16187: 00dc860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16188: 00b85128 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16188: 00b85228 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16189: 00d8e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16190: 00dc60f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16191: 008cfd8c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16192: 007bdf34 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16191: 008cfe84 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16192: 007be02c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16193: 00cfcbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16194: 00dc7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16195: 00d91d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16196: 00522f48 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16197: 005a37fc 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16198: 00dc79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16199: 00dc7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16200: 00429a84 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16201: 00d97924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16202: 00dc66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16203: 005906dc 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16204: 008f9ec0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16204: 008f9fb8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16205: 00da18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16206: 00dc689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16207: 00dc70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16208: 00d9eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16209: 00dc7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16210: 0091413c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16210: 00914234 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16211: 00dc82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16212: 00d9f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16213: 00dc6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16214: 00da01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16215: 00d8c6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16216: 0051ac08 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16217: 008dc444 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16217: 008dc53c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16218: 00dc6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16219: 00dc86be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16220: 00cfcb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16221: 00cfec5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16222: 00dc617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16223: 008b1b1c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16223: 008b1c14 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16224: 00dc7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16225: 00dc851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16226: 00d8eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16227: 00d96e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16228: 00cfebd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16229: 00cf1240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16230: 00d99b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16231: 0084f598 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 16232: 00746ad0 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 16231: 0084f690 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16232: 00746bc8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16233: 00d95684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16234: 00dc8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16235: 00cf1348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16236: 00d8fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16237: 00d8bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16238: 0092aa14 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16238: 0092ab0c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16239: 0061f7cc 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16240: 00dc6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16241: 0099eb40 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16242: 008eb1ec 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16241: 0099ec38 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16242: 008eb2e4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16243: 00dc6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16244: 00316ca8 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16245: 00dc6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16246: 00ce7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16247: 0061f82c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16248: 00748cb0 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16248: 00748da8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16249: 00ce791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16250: 00cfeb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16251: 00dc683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16252: 0098d804 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16252: 0098d8fc 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16253: 00ce7a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16254: 007a02a0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16254: 007a0398 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16255: 00cf44c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16256: 00dc7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16257: 00cf12c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16258: 0042d8ac 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16259: 00330b50 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16260: 00dbda1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16261: 005bcdc8 168 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16262: 00dc6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16263: 00d8dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16264: 00818438 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16264: 00818530 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16265: 00cf4444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16266: 00490074 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16267: 0075930c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16267: 00759404 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16268: 0061f88c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16269: 007f9400 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16269: 007f94f8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16270: 00dc7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16271: 008fe55c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16271: 008fe654 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16272: 00d9a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16273: 004eefe8 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16274: 00745980 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 16274: 00745a78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16275: 0051423c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16276: 005b4878 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16277: 002c9de8 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16278: 005ad238 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16279: 0072bf6c 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16279: 0072c064 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16280: 0033c174 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16281: 002b35cc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16282: 00ce79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16283: 0063d114 412 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16284: 00da4bec 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16285: 008cb8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16286: 00b0bcc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16285: 008cb9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16286: 00b0bdc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16287: 0061a72c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16288: 0050d0d8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16289: 00dc64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16290: 00cf43c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16291: 00dc60f6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16292: 0053b6c0 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16293: 0061a84c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16294: 00dc66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16295: 00c7e900 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16296: 0061a78c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16297: 00dc8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16298: 00d97b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16299: 007d99ec 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16299: 007d9ae4 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16300: 00d988b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16301: 0060088c 596 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16302: 00da200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16303: 003ac444 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16304: 003dd2a8 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16305: 00da1700 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16306: 00dc7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16307: 00d9e55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16308: 009a0874 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16308: 009a096c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16309: 00dc61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16310: 00d90978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16311: 00d9604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16312: 00dc711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16313: 00d9ddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16314: 0029ec4c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16315: 00b9a518 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16315: 00b9a620 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16316: 00dc6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16317: 0061a7ec 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16318: 00dc83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16319: 009b7610 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16319: 009b7708 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16320: 00d9b938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16321: 00d9c76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16322: 00dc8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16323: 008d4ef0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16323: 008d4fe8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16324: 00dc75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16325: 00269d90 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16326: 0099eef0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16326: 0099efe8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16327: 00dc71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16328: 00dc7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16329: 0051d4e0 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16330: 00dc7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16331: 00dc7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16332: 00d9df70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 16333: 007405d4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 16333: 007406cc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 16334: 0058237c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16335: 00333f08 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 16336: 00745440 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 16336: 00745538 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16337: 004d7d24 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 16338: 00dc7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16339: 00d9d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16340: 00d9d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16341: 00d98950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16342: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16343: 00ce9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16344: 00dc7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16345: 00dc7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16346: 00dc76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16347: 00ce91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ - 16348: 007185e4 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16349: 008ae254 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 16350: 0071a958 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 16348: 007186dc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 16349: 008ae34c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16350: 0071aa50 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16351: 00dc7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16352: 0095bfb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16352: 0095c0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16353: 00ce92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16354: 00dc629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 16355: 0070e334 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16356: 00b9a53c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 16357: 0077693c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 16355: 0070e42c 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 16356: 00b9a644 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16357: 00776a34 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16358: 00dc85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16359: 00dc8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16360: 008e47c8 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16360: 008e48c0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16361: 005ff4b4 616 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16362: 005fefa4 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16363: 00d9e760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16364: 00da1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16365: 00d8a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16366: 00916f64 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16367: 0092bb8c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16366: 0091705c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16367: 0092bc84 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16368: 00d8c5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16369: 00562b94 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16370: 00dc8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16371: 00dc6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16372: 008adbfc 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16372: 008adcf4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16373: 00d8a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 16374: 007193f0 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 16374: 007194e8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16375: 002bc8a0 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16376: 00ce9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16377: 009540d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16377: 009541cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16378: 00dc6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16379: 00dc658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16380: 0051ace8 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16381: 00dc812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16382: 00d9ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 16383: 00762bc8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 16383: 00762cc0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16384: 00d9b988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16385: 008b0fac 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16386: 0099ca20 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16385: 008b10a4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16386: 0099cb18 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16387: 00d9b9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16388: 0080c680 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16388: 0080c778 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16389: 00dc7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16390: 00909ba4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16391: 0073efb8 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 16390: 00909c9c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16391: 0073f0b0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16392: 0050f8b8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16393: 00815aec 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16393: 00815be4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16394: 00d8ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16395: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16396: 0050217c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16397: 00382ea4 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16398: 00dc6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16399: 0061c0ac 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16400: 00532e74 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16401: 00d93968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16402: 00d98920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16403: 00ce5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ - 16404: 0074174c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16405: 008e6290 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16404: 00741844 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 16405: 008e6388 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16406: 00553fd8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16407: 00987d78 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16407: 00987e70 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16408: 0061c10c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16409: 0094105c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16409: 00941154 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16410: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16411: 002abeec 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16412: 00d8ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16413: 00dc6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16414: 00d98f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16415: 00c80c44 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16416: 0058c62c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 16417: 0056f83c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 16418: 00d8b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 16419: 00741464 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 16419: 0074155c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 16420: 0058c5c0 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 16421: 00d9d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 16422: 0052de80 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 16423: 00d8d7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 16424: 00d9197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 16425: 00706940 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 16425: 00706a38 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16426: 005dfa78 920 FUNC GLOBAL DEFAULT 12 riscv_cpu_exec_interrupt │ │ │ │ 16427: 00d96f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16428: 00dc6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16429: 00d8fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16430: 00d987a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16431: 0061c16c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16432: 00d9ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16433: 00d8ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16434: 00d8b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16435: 0093451c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16435: 00934614 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16436: 005b3748 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16437: 0041f168 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 16438: 00d8faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16439: 00945570 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16439: 00945668 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16440: 00d95bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16441: 00d9a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16442: 00954c5c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16442: 00954d54 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16443: 00d9281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16444: 00dc75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16445: 00dc6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16446: 005e9218 52 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16447: 00cef1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16448: 007e09fc 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16448: 007e0af4 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16449: 00611f80 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16450: 00cef038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16451: 00559240 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16452: 002ff50c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16453: 00612640 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16454: 005e924c 244 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16455: 00d8cab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16456: 00425740 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16457: 00cef140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16458: 002b9120 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16459: 00d8ca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16460: 006121c0 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16461: 002a74a0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16462: 00904024 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16463: 00822944 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16462: 0090411c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16463: 00822a3c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16464: 002a7cfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16465: 00d9f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16466: 00d93188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16467: 00d8ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16468: 005e9180 152 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16469: 00924068 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16469: 00924160 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16470: 004d77ec 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16471: 005d9304 272 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16472: 00387c5c 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16473: 00d93d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16474: 00cef0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16475: 00612400 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16476: 00549be4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16477: 00dc6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16478: 00d8be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16479: 0058c47c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16480: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16481: 00da1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16482: 007c43dc 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16482: 007c44d4 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16483: 00da0048 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16484: 00519e7c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16485: 00dc6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16486: 00914994 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16487: 00757af0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16486: 00914a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16487: 00757be8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16488: 00d98568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16489: 007e5658 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16489: 007e5750 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16490: 00d9a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16491: 002d7938 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16492: 008cc8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16492: 008cc9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16493: 00ce5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16494: 00cf2344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ - 16495: 0077da24 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16495: 0077db1c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16496: 00cf21b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16497: 00d8e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16498: 00da1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 16499: 007986a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16499: 00798798 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16500: 00cf22c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_h │ │ │ │ 16501: 00463294 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16502: 00d8e998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16503: 00413d0c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16504: 002ac0dc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16505: 0076ccb8 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16505: 0076cdb0 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16506: 00cea3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_d │ │ │ │ 16507: 00d9e380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16508: 002683b4 180 FUNC GLOBAL DEFAULT 12 decode_xtheadfmv │ │ │ │ - 16509: 007989ec 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16509: 00798ae4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16510: 00cea4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16511: 00dc7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16512: 00d9bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16513: 00d8c644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16514: 0077e7e4 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16514: 0077e8dc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16515: 00dc76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16516: 00984b90 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16516: 00984c88 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16517: 0051a8bc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16518: 00d8df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16519: 00d9260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16520: 00dc86e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16521: 00dc759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16522: 00d90f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16523: 00798968 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16523: 00798a60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16524: 00cf223c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16525: 00d9b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16526: 0042d8f8 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16527: 00dc8c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16528: 007a4c38 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16528: 007a4d30 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16529: 00d8ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16530: 0078bd04 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16530: 0078bdfc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16531: 00d8b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16532: 00cea46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16533: 003de560 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16534: 00dc7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16535: 007b0278 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16535: 007b0370 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16536: 004cddfc 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16537: 008cf210 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16537: 008cf308 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16538: 00da0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16539: 005ea3e0 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16540: 0032e578 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16541: 005808d4 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16542: 009879c0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16542: 00987ab8 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16543: 005eb648 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16544: 002a812c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16545: 004cfd80 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16546: 00cf36dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16547: 008df700 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16547: 008df7f8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16548: 003a4750 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16549: 00d93f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16550: 00dc82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16551: 00cf3550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16552: 005ea0e0 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16553: 00d90c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16554: 00d8d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16555: 00cf3658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16556: 007b1a08 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16556: 007b1b00 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16557: 00dc6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16558: 00da3cc0 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16559: 00dc7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16560: 00dc76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16561: 0041e64c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16562: 00d91e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16563: 005ea050 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16564: 00d97eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16565: 00dc6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16566: 00dc7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16567: 00958a50 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16567: 00958b48 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16568: 0041e1d0 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16569: 005ad8f8 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16570: 0075b954 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16570: 0075ba4c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16571: 00cf35d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16572: 00cf664c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16573: 0025ecac 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16574: 00d8a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16575: 00d9c6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16576: 002f8828 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16577: 0079957c 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16577: 00799674 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16578: 00522434 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16579: 00d9a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16580: 00d98840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 16581: 00dc6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16582: 00dc68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16583: 00dc7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16584: 00dc76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16585: 0079b25c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16586: 0070742c 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16585: 0079b354 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16586: 00707524 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16587: 00cf65c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16588: 0072ae48 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16588: 0072af40 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16589: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16590: 00dc7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16591: 00d91068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16592: 00dc76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16593: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16594: 009b44cc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16594: 009b45c4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16595: 00dc6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16596: 00dc63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16597: 0082dae8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16597: 0082dbe0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16598: 00d93bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16599: 00d8a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16600: 0031e7fc 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16601: 00d961dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16602: 005a4538 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16603: 0079ba14 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16603: 0079bb0c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16604: 00c78e00 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16605: 008c6d04 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16605: 008c6dfc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16606: 00dc834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16607: 0072bd28 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16608: 008c2cf0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16607: 0072be20 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16608: 008c2de8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16609: 004ecbd0 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16610: 00ce1070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16611: 00d8e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16612: 0058f9a4 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16613: 00dc62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16614: 00d9614c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16615: 00d8bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16616: 007098e4 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16617: 00748bcc 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16616: 007099dc 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16617: 00748cc4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16618: 00ce0fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16619: 005af0b8 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16620: 0072bed0 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16620: 0072bfc8 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16621: 00dc713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16622: 00dc806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16623: 0041f99c 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16624: 003ca410 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16625: 00781294 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16625: 0078138c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16626: 00dc6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16627: 00d91d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16628: 008de704 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16629: 008b0e18 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16630: 009bd108 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16628: 008de7fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16629: 008b0f10 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16630: 009bd200 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16631: 00d8d694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16632: 00d8f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16633: 00b2db90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16633: 00b2dc90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16634: 00d9234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16635: 008eeee8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16635: 008eefe0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16636: 00dc6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16637: 004fe36c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16638: 008ad3a0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16639: 00b2db88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16638: 008ad498 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16639: 00b2dc88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16640: 005eb728 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16641: 00ce5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16642: 00ce0f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16643: 0048bec4 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16644: 00dc62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16645: 00dc7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16646: 00d8466c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16647: 0093dba0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16647: 0093dc98 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16648: 005ea740 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16649: 00d9da10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16650: 00d8e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16651: 00d8b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16652: 00dc8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16653: 00782a88 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16653: 00782b80 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16654: 00603af0 108 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16655: 008d708c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16655: 008d7184 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16656: 0031e81c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16657: 00dc7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16658: 00dc7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16659: 00cfb4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16660: 008d5b80 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16660: 008d5c78 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16661: 005ea430 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16662: 0097be50 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16662: 0097bf48 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16663: 00d99c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16664: 008d3f5c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16664: 008d4054 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16665: 00dc727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16666: 00629d08 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16667: 00dc78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16668: 00d9b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16669: 00dc6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16670: 00cfb5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16671: 005ea718 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ @@ -16678,701 +16678,701 @@ │ │ │ │ 16674: 006299c8 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16675: 00dc691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16676: 00dc8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16677: 00da0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16678: 00dc83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16679: 00d8a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16680: 00d84678 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16681: 0071687c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16681: 00716974 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16682: 00dc8bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16683: 002a85b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16684: 00dc60f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16685: 0094ab98 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16686: 009ce930 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16685: 0094ac90 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16686: 009cea28 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16687: 00cfb530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16688: 0094b890 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16688: 0094b988 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16689: 00dc7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16690: 00da1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16691: 00dc7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16692: 00629b78 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 16693: 00dc6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16694: 00d8d3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16695: 00340fb4 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16696: 0072d5f8 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 16697: 00743054 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16696: 0072d6f0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16697: 0074314c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16698: 00dc816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16699: 00d9bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16700: 00d8f408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16701: 00d903d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16702: 0058e4ec 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16703: 00dc641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16704: 004ce3b4 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16705: 0095bd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16706: 008260d4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16705: 0095be24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16706: 008261cc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16707: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16708: 00d98a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16709: 00d8cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16710: 00dc6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16711: 00298fac 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16712: 00d9ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16713: 00dc79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16714: 00dc6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16715: 00d99930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16716: 00dc60d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16717: 00dc645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16718: 00dc610b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16719: 00742e54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16720: 0075b958 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16719: 00742f4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16720: 0075ba50 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 16721: 00d00288 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 16722: 0072b028 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16722: 0072b120 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16723: 00c8086c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16724: 002eb178 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16725: 00d9e49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16726: 00934184 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16727: 00b9a58c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16726: 0093427c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16727: 00b9a694 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 16728: 00621240 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 16729: 009af138 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16729: 009af230 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16730: 00d91448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16731: 0093ea80 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 16732: 007bddd0 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16731: 0093eb78 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16732: 007bdec8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16733: 00dc6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16734: 00d9b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16735: 00dc68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16736: 00d9282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16737: 00dc69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 16738: 005e9024 348 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 16739: 0026827c 312 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 16740: 008f7e38 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16740: 008f7f30 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16741: 00d9a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16742: 0083b944 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16742: 0083ba3c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16743: 00d96b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16744: 00dc68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16745: 004215b8 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16746: 009cf294 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16746: 009cf38c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16747: 00dc7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16748: 0095c4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16748: 0095c5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16749: 00621408 472 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 16750: 00dc6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16751: 009541e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16752: 009551d8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16753: 008dfb34 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16751: 009542e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16752: 009552d0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16753: 008dfc2c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16754: 00d8f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16755: 00d8b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16756: 0058704c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16757: 00dc80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16758: 00d9def0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16759: 00da01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16760: 003e2184 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16761: 00722898 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16761: 00722990 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16762: 00d89fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16763: 00dc77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16764: 0052f2d0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16765: 00970260 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16765: 00970358 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16766: 00dc6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16767: 00dc732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16768: 00dc6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16769: 00dc837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16770: 0079a91c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16771: 009a0350 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16772: 009b1a68 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16773: 008acbcc 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16770: 0079aa14 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16771: 009a0448 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16772: 009b1b60 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16773: 008accc4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16774: 00dc80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16775: 00d96f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16776: 00968790 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16776: 00968888 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16777: 0055e5a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16778: 0030514c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16779: 00b85320 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16779: 00b85420 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16780: 00c81a44 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 16781: 005bc6cc 44 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 16782: 00d98e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 16783: 0092a48c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16783: 0092a584 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16784: 00d97ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16785: 00d8f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16786: 00d97f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16787: 00719df8 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16787: 00719ef0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16788: 00dc7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16789: 0097897c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16789: 00978a74 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16790: 00d91dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16791: 0078089c 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16791: 00780994 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16792: 00dc70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16793: 00d91f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16794: 00dc6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16795: 00aeb3c8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16796: 0095648c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16795: 00aeb4c8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16796: 00956584 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16797: 002b59d8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16798: 00d8a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16799: 005ae89c 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16800: 0056eefc 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16801: 00dc8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16802: 002b56dc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16803: 0063d44c 412 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 16804: 00dc770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16805: 00d93fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16806: 00d96ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16807: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16808: 00d98d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 16809: 00d9fc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16810: 008d4c94 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16811: 0093bbec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16810: 008d4d8c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16811: 0093bce4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16812: 00dc7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16813: 00633bd0 600 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 16814: 005b4938 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16815: 00dc7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16816: 00dc7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16817: 0048ef64 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ 16818: 006336b8 656 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 16819: 008235e4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16819: 008236dc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16820: 00d99910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16821: 00dc67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16822: 00dc62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16823: 00748c14 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16823: 00748d0c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16824: 00d9b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16825: 00da14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16826: 00d9207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 16827: 00d9c8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 16828: 0098ba10 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16828: 0098bb08 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16829: 00dc6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16830: 00dc68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16831: 00dc83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16832: 0082d440 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16832: 0082d538 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16833: 0029fb9c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 16834: 00633948 648 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 16835: 008c27c4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16835: 008c28bc 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16836: 00dc609c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16837: 00727904 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16838: 008cc374 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16837: 007279fc 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16838: 008cc46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16839: 00dc67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16840: 0082825c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16841: 00b88470 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16840: 00828354 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16841: 00b88570 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16842: 00dc6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16843: 0056aa88 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16844: 00dc7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16845: 00927304 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16846: 00994400 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16845: 009273fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16846: 009944f8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16847: 00dc6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16848: 00d8449c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16849: 006e3c94 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16850: 0093bd2c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16851: 009838b0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16849: 006e3d8c 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16850: 0093be24 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16851: 009839a8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16852: 00d95b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16853: 00d95394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16854: 00d913d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16855: 00926318 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16856: 006d5acc 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16855: 00926410 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16856: 006d5bc4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16857: 00dc80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16858: 00dc60c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16859: 0058f074 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16860: 007dfa40 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16860: 007dfb38 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16861: 00d9d190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16862: 002a5fec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16863: 00d9dfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16864: 00da0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16865: 00d8b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16866: 00dc84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16867: 00d957e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16868: 00d929dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 16869: 00964594 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16869: 0096468c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16870: 00dc8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16871: 00491284 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16872: 00dc7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16873: 00dc7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16874: 002a6b2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16875: 00dc61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16876: 00dc7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16877: 00822e30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16877: 00822f28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16878: 0053c1cc 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16879: 00dc6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16880: 00da216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16881: 00dc76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16882: 0091d244 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16882: 0091d33c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16883: 00d8bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16884: 00d97cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16885: 00d8ed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16886: 00dc7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16887: 00dc6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16888: 00dc6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16889: 004e368c 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16890: 00269b84 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16891: 00d90fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16892: 00463290 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16893: 0042b4f4 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16894: 003a93c4 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16895: 009abebc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16895: 009abfb4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16896: 00c81830 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16897: 004f8fac 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16898: 00dc6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16899: 00dc6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16900: 00722820 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16900: 00722918 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16901: 00dc63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16902: 007c5080 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16903: 008c26c4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16904: 008fd5b0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16905: 00935fb4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16902: 007c5178 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16903: 008c27bc 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16904: 008fd6a8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16905: 009360ac 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16906: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16907: 00dc6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16908: 0090e180 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16908: 0090e278 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16909: 00d8d764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16910: 00dc7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16911: 00d8b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16912: 003fdc14 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16913: 00dc84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16914: 00d953d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16915: 007859c8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16915: 00785ac0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16916: 00dc8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16917: 00dc6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16918: 00802164 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16918: 0080225c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16919: 00d8af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16920: 003e2a58 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16921: 00dc62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16922: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16923: 00600614 632 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 16924: 00877b9c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16924: 00877c94 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16925: 004fa294 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16926: 00d8d6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16927: 00d9a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16928: 00434a18 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16929: 00d938d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16930: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16931: 00dc803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16932: 00d99278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16933: 00dc6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16934: 008dcdb0 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16934: 008dcea8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16935: 00d9d8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16936: 002987e8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16937: 0078bbbc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16937: 0078bcb4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16938: 00dc773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16939: 0074f988 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16940: 006eae00 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16941: 008cd56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16942: 009152ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16943: 00877ab0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16939: 0074fa80 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16940: 006eaef8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16941: 008cd664 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16942: 009153e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16943: 00877ba8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16944: 00d989e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16945: 00dc7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16946: 00297850 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16947: 008cbec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16947: 008cbfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16948: 00dc657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16949: 00dc75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16950: 00d9e6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16951: 008bc0bc 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16952: 008cbbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16951: 008bc1b4 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16952: 008cbce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16953: 005ee4a4 80 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 16954: 00dc8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16955: 00d8aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16956: 00dc789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16957: 00b85278 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16958: 009a3948 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16957: 00b85378 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16958: 009a3a40 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16959: 002ec968 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16960: 0038a494 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16961: 00269470 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16962: 00561ac8 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16963: 00dc6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16964: 00930f04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16964: 00930ffc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16965: 00d9f468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16966: 008cd624 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16966: 008cd71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16967: 00dc6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16968: 00dc6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16969: 0032b584 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16970: 00410800 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16971: 00338344 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16972: 00718800 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16972: 007188f8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16973: 00d96bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16974: 00da18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16975: 00dc7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16976: 0029a09c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16977: 003383d0 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16978: 00c81c7c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16979: 00952008 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16979: 00952100 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16980: 0061b14c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 16981: 00dc7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16982: 0041576c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16983: 002e0f48 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16984: 00d8a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16985: 00dc7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16986: 00d8bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16987: 0061b1ac 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 16988: 00dc83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16989: 00d989c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 16990: 005b9260 160 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 16991: 009447e4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16992: 00b9a508 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16991: 009448dc 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16992: 00b9a610 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16993: 004cf34c 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16994: 007e9bf0 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16994: 007e9ce8 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16995: 00d96d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16996: 00914aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16996: 00914ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16997: 00dc76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16998: 00dc7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16999: 0095f78c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16999: 0095f884 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17000: 0058f52c 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17001: 00dc630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17002: 00dc6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17003: 00d8df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17004: 00d93928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17005: 005aed44 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17006: 00d9d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17007: 00d9e3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17008: 0061b20c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17009: 00801ea8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17009: 00801fa0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17010: 00dc7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17011: 00dc7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17012: 00d8fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17013: 008fea28 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17014: 0099b518 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17015: 008c4b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17013: 008feb20 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17014: 0099b610 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17015: 008c4c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17016: 005711bc 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17017: 00700234 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17018: 00957ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17017: 0070032c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17018: 00957f98 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17019: 00dc6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17020: 00d9ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17021: 00d92a6c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17022: 00c7a960 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17023: 00da11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17024: 00dc7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17025: 008d10d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17025: 008d11c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17026: 00d95e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17027: 00dc84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17028: 00823c00 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17028: 00823cf8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17029: 00d02dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ 17030: 00d8f3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17031: 00911554 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17031: 0091164c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17032: 00da19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17033: 00d01074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17034: 0051a39c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17035: 00dc6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17036: 00297950 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17037: 00d9fbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17038: 002d05b8 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17039: 008ee254 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17039: 008ee34c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17040: 00cba690 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 17041: 007400c0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 17041: 007401b8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 17042: 003e6154 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17043: 00dc6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17044: 0099dbdc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17044: 0099dcd4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17045: 00dc7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17046: 00d8f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17047: 00757ddc 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17048: 0096e92c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17049: 0091fac0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17047: 00757ed4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17048: 0096ea24 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17049: 0091fbb8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17050: 00d8db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17051: 004924ac 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17052: 00b9a534 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17052: 00b9a63c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17053: 00da1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17054: 00dc7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17055: 00d01200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17056: 00d9c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17057: 0027fbec 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17058: 00bcf1d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17059: 00dc8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17060: 0055e368 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17061: 0047e954 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 17062: 0070dc14 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 17062: 0070dd0c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17063: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17064: 00dc62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17065: 00d9229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17066: 00dc6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17067: 00d933e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17068: 00d9a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17069: 007e096c 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17069: 007e0a64 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17070: 00608ae0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17071: 00514774 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17072: 002aacd0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17073: 0084b198 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17073: 0084b290 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17074: 0041f6ac 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17075: 00da202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17076: 00c80d58 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17077: 00912c50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17077: 00912d48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17078: 00d8c584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17079: 00608b40 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17080: 00d99990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17081: 00cbfb4c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17082: 00dc6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17083: 00d908e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17084: 009682bc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17084: 009683b4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17085: 0043642c 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17086: 008b0400 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17087: 00952b84 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17086: 008b04f8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17087: 00952c7c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17088: 00d8fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17089: 00502684 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17090: 00da2b98 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17091: 00ce20f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17092: 00dc80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17093: 009585e8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17093: 009586e0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17094: 00dc717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17095: 009938d4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17095: 009939cc 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17096: 00532d08 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17097: 00dc8bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17098: 00608ba0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ - 17099: 007486f0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 17099: 007487e8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17100: 00d9fc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17101: 00749884 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 17102: 00741014 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 17101: 0074997c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17102: 0074110c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17103: 00dc63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17104: 00722368 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17104: 00722460 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17105: 00dc6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17106: 009a5b58 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17106: 009a5c50 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17107: 00dc7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17108: 00862b28 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17109: 00892198 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17108: 00862c20 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17109: 00892290 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17110: 00d9e700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 17111: 00c7a808 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 17112: 008cd84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17113: 007bf380 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17112: 008cd944 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17113: 007bf478 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17114: 00da17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17115: 00dc687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17116: 0075cf28 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17116: 0075d020 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17117: 00d8c5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17118: 0062e278 420 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17119: 0075cd0c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17119: 0075ce04 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17120: 00dc7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17121: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17122: 008dcc70 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 17123: 0078c86c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 17122: 008dcd68 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17123: 0078c964 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17124: 0062df38 436 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17125: 007b5a60 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17125: 007b5b58 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17126: 002ac49c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17127: 00da1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17128: 00473998 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 17129: 0071c634 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 17129: 0071c72c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17130: 00d9246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17131: 003cb3e8 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17132: 00334674 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17133: 008c76ac 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17133: 008c77a4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17134: 003347a4 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17135: 00dc86de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17136: 00dc7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 17137: 00735250 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 17137: 00735348 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17138: 00ce4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17139: 00dc8660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17140: 00d97b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17141: 00d945f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 17142: 00dc86e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17143: 00dc6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 17144: 00707474 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 17144: 0070756c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17145: 005bc6f8 184 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17146: 00dc78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17147: 0062e0ec 396 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17148: 00d99ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17149: 00d9b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17150: 00dc76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17151: 007a74a8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17151: 007a75a0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17152: 00416bac 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17153: 0051ab04 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17154: 00d923dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17155: 00970dfc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17155: 00970ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17156: 00dc867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17157: 00d9cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17158: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17159: 00dc6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17160: 00dc6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17161: 00dc70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17162: 005fd384 2160 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17163: 0094fe2c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17164: 009a3290 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17163: 0094ff24 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17164: 009a3388 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17165: 00c8189c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17166: 00dc687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17167: 0025e800 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17168: 006a07c0 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17168: 006a08bc 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17169: 00dc70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17170: 008d41d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17171: 009149f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17170: 008d42cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17171: 00914ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17172: 004d4424 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17173: 00d8bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17174: 002b93e8 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17175: 005a87a8 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17176: 0074d8f4 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17176: 0074d9ec 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17177: 00dc7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17178: 0041f4ac 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17179: 00d9e120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17180: 00d97014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17181: 00d8aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 17182: 006cc4d4 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 17182: 006cc5cc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 17183: 00d90de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17184: 00d9a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17185: 007e1cfc 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17185: 007e1df4 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17186: 00dc71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17187: 007f627c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17187: 007f6374 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17188: 00d9f3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 17189: 0078b7e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17190: 009c1e0c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17191: 00956208 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17189: 0078b8dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 17190: 009c1f04 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17191: 00956300 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17192: 00dc77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17193: 00d9ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17194: 00dc7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17195: 009930cc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17195: 009931c4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17196: 00d9249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17197: 00d8dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17198: 00954adc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17198: 00954bd4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17199: 00297a44 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17200: 00da207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17201: 00962944 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17201: 00962a3c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17202: 00da1820 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17203: 00d9627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17204: 0030316c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17205: 00dc6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17206: 005acaf4 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17207: 00dc650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17208: 00da228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17209: 009b22b8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17209: 009b23b0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17210: 005e8fc4 96 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17211: 00d8cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17212: 00dc6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17213: 0081bca0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17214: 00962778 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17213: 0081bd98 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17214: 00962870 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17215: 00dc7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17216: 0099afa4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17217: 009657b8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17216: 0099b09c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17217: 009658b0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17218: 00ced904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ 17219: 00dc7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 17220: 00822b58 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17220: 00822c50 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17221: 00ced778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17222: 00dc73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17223: 00dc73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17224: 00d9ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17225: 00dc7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17226: 00ced880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17227: 008fbfc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17227: 008fc0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17228: 00dc8bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17229: 009373dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17229: 009374d4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17230: 00dc7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17231: 00974854 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17231: 0097494c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17232: 00dc6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17233: 00d9c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17234: 009422e4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 17235: 0073f554 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 17234: 009423dc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17235: 0073f64c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17236: 00dc707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17237: 005ec300 396 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17238: 009bf994 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17238: 009bfa8c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17239: 00dc6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17240: 00dc80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17241: 00d97ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17242: 00dc8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17243: 00d8a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17244: 00914a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17245: 007b4754 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17244: 00914b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17245: 007b484c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17246: 00505b14 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17247: 0032aaac 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17248: 0095afd4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17248: 0095b0cc 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17249: 00474574 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17250: 00ced7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17251: 00dc723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17252: 00dc8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17253: 00da22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17254: 00dc75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17255: 008fcaec 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17256: 008145bc 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17255: 008fcbe4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17256: 008146b4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17257: 0054f490 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17258: 006a60b0 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17258: 006a61ac 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17259: 00d8cb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17260: 00877bf4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 17261: 0079b11c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17262: 006a5ef4 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17263: 0075b0cc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17260: 00877cec 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17261: 0079b214 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 17262: 006a5ff0 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17263: 0075b1c4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17264: 00372a08 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17265: 007556c4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17265: 007557bc 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17266: 00d9f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17267: 002eb0cc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17268: 00dc7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17269: 005b4940 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17270: 0099a014 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17270: 0099a10c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17271: 00cdfcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17272: 007bcca0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17272: 007bcd98 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17273: 00297054 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17274: 00dc6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17275: 004941ac 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17276: 002c9ac0 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17277: 00dc7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17278: 00da18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17279: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17280: 00dc6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17281: 00d9e3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17282: 0028e204 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17283: 006e5590 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17284: 00983b40 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17285: 008df51c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17283: 006e5688 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17284: 00983c38 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17285: 008df614 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17286: 00d8c454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17287: 00d8b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17288: 00330ac8 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17289: 007ebd50 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17290: 008dc09c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17289: 007ebe48 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17290: 008dc194 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17291: 00d940b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17292: 0088d44c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17292: 0088d544 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17293: 00dc60df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17294: 00d935f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17295: 00dc6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17296: 00d8a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 17297: 00798cf8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 17297: 00798df0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17298: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17299: 002a21b0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17300: 00d8ff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17301: 00dc8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17302: 00821744 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17302: 0082183c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17303: 00dc7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17304: 00dc7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17305: 00dc8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17306: 00dc78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 17307: 00716f04 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 17307: 00716ffc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17308: 00dc68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17309: 00d8c7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17310: 00d9278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17311: 00dc6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17312: 006a280c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ - 17313: 00799228 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17314: 006a292c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17312: 006a2908 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17313: 00799320 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 17314: 006a2a28 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17315: 00dc727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17316: 00dc82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 17317: 0079943c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 17317: 00799534 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17318: 00d8d594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17319: 008aeddc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17319: 008aeed4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17320: 002adb18 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17321: 006a286c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17321: 006a2968 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17322: 00d9b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17323: 00d94298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17324: 00d8bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17325: 00381718 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17326: 00dc6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17327: 00dc6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17328: 00dc797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17329: 00815c98 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17329: 00815d90 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17330: 00da1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17331: 0029c100 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17332: 00da0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17333: 00d96cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17334: 00dc73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17335: 006a28cc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17335: 006a29c8 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17336: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17337: 00754ba8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17337: 00754ca0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17338: 00d8ce50 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17339: 00c87cb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17340: 00dc7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17341: 00d9a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17342: 00dc7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17343: 00dc79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17344: 00c81420 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17345: 00dc6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17346: 00dc67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17347: 00dc7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17348: 0072e810 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17348: 0072e908 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17349: 00d97f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17350: 00d9c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17351: 009af2c8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17351: 009af3c0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17352: 00d94988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17353: 00d975d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17354: 00d8bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17355: 00dc66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17356: 005681e8 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17357: 0031e83c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17358: 00d8a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17359: 002a1c8c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17360: 007221ac 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17360: 007222a4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17361: 0031e85c 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17362: 008eb5ac 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17362: 008eb6a4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17363: 00dc81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17364: 00dc6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17365: 00dc6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17366: 00dc7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17367: 009843ac 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17367: 009844a4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17368: 00dc6125 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17369: 00d8f378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17370: 00d94ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17371: 00533228 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17372: 00dc75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17373: 00dc60e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17374: 005f9944 112 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17381,34 +17381,34 @@ │ │ │ │ 17377: 00cbdf38 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17378: 00d8fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17379: 00d90838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17380: 00d91c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17381: 00dc6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17382: 00d95414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17383: 00dc85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17384: 007ddfa4 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17384: 007de09c 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17385: 00338354 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17386: 007a3ae4 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17387: 00757d8c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 17388: 008e5690 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17389: 00813e18 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17386: 007a3bdc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17387: 00757e84 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17388: 008e5788 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17389: 00813f10 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17390: 00d91308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17391: 00da1b80 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17392: 00cecc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17393: 00dc63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17394: 006e7424 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17394: 006e751c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17395: 00dc8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17396: 006035c8 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17397: 00ced6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17398: 00ced568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17399: 00d84488 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17400: 002f7dec 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17401: 008fbc88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17401: 008fbd80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17402: 00ced670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ - 17403: 0096a4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17403: 0096a598 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17404: 00dc8676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17405: 002f8224 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17406: 002a95bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17407: 00dc7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17408: 00dc861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17409: 00dc6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17410: 00d8b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17422,214 +17422,214 @@ │ │ │ │ 17418: 00427208 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17419: 005aabb0 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17420: 00d9d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17421: 00d9cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17422: 00dc8c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17423: 00dc64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17424: 00512d30 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17425: 009b5a94 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17425: 009b5b8c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17426: 0029565c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17427: 009356f8 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 17428: 00706ee4 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 17427: 009357f0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17428: 00706fdc 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17429: 00d9f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17430: 00d9f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17431: 002ff0b0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17432: 00d942d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17433: 00dc8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17434: 0029a688 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17435: 00c87d30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17436: 008ac79c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17437: 007e50b0 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17438: 008ede24 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17439: 00918040 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17436: 008ac894 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17437: 007e51a8 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17438: 008edf1c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17439: 00918138 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17440: 00dc71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17441: 00d9e52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 17442: 00743cdc 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 17442: 00743dd4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17443: 00dc61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17444: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17445: 00d9623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17446: 008cd2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17446: 008cd3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17447: 00d99be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17448: 0099d4f8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17448: 0099d5f0 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17449: 00dc7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17450: 008fc63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 17451: 0071a0a0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 17450: 008fc734 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17451: 0071a198 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17452: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17453: 00c814a4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17454: 008f8284 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17454: 008f837c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17455: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17456: 00dc6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17457: 00d8ab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17458: 002ac35c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17459: 00dc686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17460: 00dc86ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17461: 00dc731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17462: 00983dcc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17462: 00983ec4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17463: 0051a20c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17464: 002f965c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17465: 00373674 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17466: 005b0b1c 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 17467: 00765a00 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17468: 008ccf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17469: 009c1228 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17467: 00765af8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 17468: 008cd048 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17469: 009c1320 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17470: 00d93688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17471: 009aa4d4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17471: 009aa5cc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17472: 00d9febc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17473: 0075b890 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17473: 0075b988 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17474: 00dc7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17475: 004916b0 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17476: 0033ed68 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17477: 0039d2cc 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17478: 00934bd4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17478: 00934ccc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17479: 00d94b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17480: 00d93868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17481: 0075b6ec 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17481: 0075b7e4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17482: 00d93558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17483: 0072e0b4 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 17483: 0072e1ac 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17484: 00da238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 17485: 0070d498 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17485: 0070d590 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17486: 00dc68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17487: 005b7404 476 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17488: 007efae8 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17489: 0094c3fc 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17488: 007efbe0 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17489: 0094c4f4 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17490: 003ca93c 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17491: 00d93a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17492: 00305170 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17493: 00dc7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17494: 00299754 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17495: 0072234c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17496: 00744cf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17495: 00722444 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17496: 00744de8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17497: 00d8bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17498: 007b0a00 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17498: 007b0af8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17499: 00cf8b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17500: 00d9b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17501: 00d8e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17502: 0098bba4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17503: 00735388 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17504: 0082d028 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17502: 0098bc9c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17503: 00735480 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17504: 0082d120 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17505: 00dc8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17506: 0095b68c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17506: 0095b784 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17507: 00dc7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17508: 00d8bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17509: 00dc6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17510: 00cf8ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17511: 00d9dcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17512: 00dc8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17513: 00813ec8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17513: 00813fc0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17514: 00d9dad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17515: 008cab60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17515: 008cac58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17516: 00dc8656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17517: 002a61f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17518: 00d9b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17519: 00dc74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17520: 00dc6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17521: 00da2b4c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17522: 00dc80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17523: 007624fc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17523: 007625f4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17524: 00d02388 132 OBJECT GLOBAL DEFAULT 24 helper_info_unzip │ │ │ │ 17525: 00dc7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17526: 00d8b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17527: 005d9414 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17528: 00dc6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17529: 00d9b948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17530: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17531: 005729e8 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17532: 00dc6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17533: 00983b48 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17534: 00939728 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17533: 00983c40 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17534: 00939820 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17535: 00cf8a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17536: 00d95a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17537: 00d9d080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17538: 00dc69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17539: 00dc62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17540: 002a6d50 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17541: 00744958 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17541: 00744a50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17542: 00dc6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17543: 003270e0 428 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17544: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17545: 00da0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17546: 007dfcb0 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17547: 00718890 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17546: 007dfda8 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17547: 00718988 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17548: 00d9b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17549: 00d976a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17550: 006e7830 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17550: 006e7928 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17551: 00dc6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17552: 0033bcc0 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17553: 00d90788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17554: 00798e1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17554: 00798f14 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17555: 00dc6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17556: 007daac4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17556: 007dabbc 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17557: 00dc7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17558: 0095e780 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17559: 00731f50 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17558: 0095e878 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17559: 00732048 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17560: 00dc77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17561: 00d8e898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17562: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17563: 00d8d884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17564: 00d97c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17565: 00dc7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17566: 00cdfff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ - 17567: 00799288 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17567: 00799380 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17568: 00dc6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17569: 002ac338 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17570: 0079947c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17570: 00799574 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17571: 00d927cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17572: 009b57a8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17572: 009b58a0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17573: 00d8e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17574: 00dc85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17575: 00dc7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17576: 00dc7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17577: 008eaa44 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17577: 008eab3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17578: 00d8cba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17579: 0095d65c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17579: 0095d754 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17580: 00d93308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17581: 006427e8 388 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ - 17582: 00719f04 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17582: 00719ffc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17583: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17584: 00dc68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17585: 00d8ecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17586: 00da0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17587: 00cf64c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ - 17588: 00745dd4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17588: 00745ecc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17589: 00d98c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17590: 00da09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17591: 00926898 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17592: 009beb74 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17591: 00926990 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17592: 009bec6c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17593: 00d9c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17594: 009458e8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17594: 009459e0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17595: 005ea130 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17596: 008cca48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17596: 008ccb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17597: 00c803bc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17598: 00d97984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17599: 00dc73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17600: 00d91078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17601: 002affb8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17602: 00971c44 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17602: 00971d3c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17603: 00d9f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17604: 00d99198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17605: 008cd3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17605: 008cd4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17606: 00dc71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17607: 002fc63c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17608: 002abd4c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17609: 00d91d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17610: 00305d38 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17611: 00dc7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17612: 00ce0ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17613: 00dc84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17614: 00dc8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17615: 00d8fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17616: 0081774c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17616: 00817844 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17617: 00cf643c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17618: 0064267c 364 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17619: 00d95e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17620: 008c5a58 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17620: 008c5b50 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17621: 00dc83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17622: 00939170 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17622: 00939268 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17623: 0051541c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17624: 007bdd40 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17624: 007bde38 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17625: 005ecbe0 340 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17626: 00cea574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17627: 00d99178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17628: 00dc74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17629: 00d8ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17630: 00cea67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17631: 00dc8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17637,359 +17637,359 @@ │ │ │ │ 17633: 00da1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17634: 00d9d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17635: 003aa9f0 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17636: 00dc71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17637: 00dc6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17638: 006310f0 596 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17639: 003ad858 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17640: 0095af78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17640: 0095b070 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17641: 00630be0 652 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17642: 00329248 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17643: 00d928dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17644: 002aef2c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17645: 00cea5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17646: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17647: 005fe360 1880 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17648: 005b0de4 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17649: 00717e20 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17649: 00717f18 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17650: 005138c4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17651: 00d99fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17652: 0098b52c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17652: 0098b624 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17653: 00dc6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17654: 00d9b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17655: 00504700 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17656: 00dc7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17657: 00929584 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17657: 0092967c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17658: 00630e6c 644 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ - 17659: 007981f0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17660: 008cc540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17661: 007f54b4 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17659: 007982e8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17660: 008cc638 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17661: 007f55ac 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17662: 00dc8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17663: 0073f8f0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17663: 0073f9e8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17664: 003a8ab4 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17665: 00dc79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17666: 00605fec 600 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17667: 00925580 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17668: 008d74cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17667: 00925678 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17668: 008d75c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17669: 00d9d8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17670: 00dc8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17671: 00d8b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17672: 00816534 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17672: 0081662c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17673: 0027fccc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17674: 00d971b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17675: 00d98ca0 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 17676: 004cdee8 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17677: 008c5870 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17677: 008c5968 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17678: 00d8a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17679: 00d9c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17680: 008f9a80 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17680: 008f9b78 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17681: 00d9d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17682: 00dc620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17683: 007b5a18 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17683: 007b5b10 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17684: 00dc69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17685: 00ceb0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 17686: 0055ea10 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17687: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17688: 0061ec8c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 17689: 00ceaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 17690: 009256f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17690: 009257e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17691: 00dc6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17692: 00dc6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17693: 0061edac 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 17694: 00dc74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17695: 0055c760 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17696: 00ceb048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 17697: 0061ecec 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 17698: 006a5798 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 17698: 006a5894 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 17699: 002bafa0 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17700: 00330edc 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 17701: 00d96e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17702: 00340234 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17703: 00dc792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17704: 00d8cbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17705: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 17706: 008076d0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17706: 008077c8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17707: 00d9f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17708: 009d7d8c 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17708: 009d7e84 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17709: 00d9a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17710: 0041df60 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17711: 00dc6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17712: 00dc755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17713: 00dc61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17714: 00ceafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 17715: 00dc6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17716: 00c80e0c 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 17717: 0061ed4c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_w │ │ │ │ 17718: 00d93718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17719: 00d8efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17720: 0051c12c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17721: 003bca54 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ - 17722: 0073e10c 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17722: 0073e204 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17723: 00dc653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17724: 00d9bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17725: 00dc7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17726: 00969d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17727: 008fbb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17728: 00993084 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17729: 009340cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17726: 00969e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17727: 008fbc10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17728: 0099317c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17729: 009341c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17730: 00d9e0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17731: 0041b228 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17732: 00dc750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17733: 008d2a60 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17734: 008cd178 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17733: 008d2b58 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17734: 008cd270 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17735: 00d937f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17736: 00dc6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17737: 00919814 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17738: 00904ad8 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17737: 0091990c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17738: 00904bd0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17739: 00dc78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 17740: 0032bacc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17741: 00dc718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17742: 00dc86ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 17743: 006e6d68 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17743: 006e6e60 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17744: 005afc08 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17745: 00dc63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17746: 00dc6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17747: 00d9c66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17748: 0042b348 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17749: 00900600 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17750: 00778a1c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17749: 009006f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17750: 00778b14 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17751: 00dc6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17752: 00778a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17752: 00778b1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17753: 00dc744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17754: 00d97684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17755: 004348ec 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17756: 00778a64 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17756: 00778b5c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17757: 00296070 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17758: 00dc79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17759: 00778af8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17760: 00778b94 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17761: 00915a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17759: 00778bf0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17760: 00778c8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17761: 00915b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17762: 00dc7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17763: 00c7015c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 17764: 00778c38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17764: 00778d30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17765: 00dc712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17766: 00778ce4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17767: 0077d8f8 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17768: 00911d94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17769: 00778d98 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17766: 00778ddc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17767: 0077d9f0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17768: 00911e8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17769: 00778e90 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17770: 0042cf3c 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17771: 0077b24c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17771: 0077b344 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17772: 00d90858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17773: 00562eac 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17774: 0055c310 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17775: 00d95934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17776: 0029c878 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17777: 0056bd28 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17778: 00743e90 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17779: 0093d72c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17778: 00743f88 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17779: 0093d824 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17780: 00dc8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17781: 00798da4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17781: 00798e9c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17782: 00dc61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17783: 007e9e98 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17783: 007e9f90 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17784: 00dc66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17785: 0078a600 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17785: 0078a6f8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17786: 00dc66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17787: 0054ec64 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17788: 00510c0c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17789: 00dc6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17790: 00dc7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 17791: 0037a73c 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17792: 00d9d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17793: 00dc6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17794: 008ca938 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17794: 008caa30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17795: 004f8d58 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17796: 00dc642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17797: 00d9d7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17798: 00d8c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17799: 00d9ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17800: 00956ab4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17801: 007a4a60 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17802: 0096e5a4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17803: 0098cca4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17800: 00956bac 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17801: 007a4b58 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17802: 0096e69c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17803: 0098cd9c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17804: 00dc631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17805: 00817e48 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17805: 00817f40 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17806: 0061c934 200 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 17807: 00dc8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17808: 00940490 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17808: 00940588 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17809: 0041ef50 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17810: 00cfc10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 17811: 0061cb80 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 17812: 00d8bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17813: 008c0664 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17814: 00996a60 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17815: 0098c3f8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17813: 008c075c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17814: 00996b58 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17815: 0098c4f0 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17816: 00d9cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17817: 00d8fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17818: 0098c754 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17818: 0098c84c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17819: 00cfc214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 17820: 0061c9fc 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 17821: 00cbe4c0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17822: 00636b94 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 17823: 00d99d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17824: 00910074 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17825: 007819f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17824: 0091016c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17825: 00781ae8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17826: 002a8c7c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17827: 00d8f438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17828: 003e2598 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17829: 0081922c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17829: 00819324 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17830: 00d907d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17831: 008cbad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17832: 00762d2c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17831: 008cbbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17832: 00762e24 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17833: 00da1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17834: 00dc6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17835: 00dc64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17836: 00d9d910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17837: 00d8df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17838: 002d0254 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17839: 0032bb64 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17840: 008f51cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17840: 008f52c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17841: 00d91a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17842: 00393870 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17843: 00d9dca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17844: 00dc6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 17845: 00636d0c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 17846: 008c5c40 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17846: 008c5d38 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17847: 0061cac0 192 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 17848: 00cfc190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 17849: 0029b970 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17850: 0048ec58 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17851: 007a1370 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17851: 007a1468 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17852: 00dc6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17853: 00906b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17853: 00906c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17854: 00d04ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 17855: 00dc6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17856: 00797474 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17856: 0079756c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17857: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17858: 00da359c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 17859: 00dc8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17860: 003e2828 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17861: 00572c9c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17862: 00296180 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17863: 00d97b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17864: 006c8c94 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17865: 00817134 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17864: 006c8d8c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17865: 0081722c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17866: 00dc6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17867: 00dc6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17868: 00984a5c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17868: 00984b54 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17869: 00dc8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17870: 00da1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17871: 00dc6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17872: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17873: 00ce1dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 17874: 005b4a78 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17875: 007b3d4c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17876: 00777e64 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17875: 007b3e44 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17876: 00777f5c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17877: 00d9b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17878: 00b2dbb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17878: 00b2dcb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17879: 00ce1ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 17880: 002eaf40 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17881: 00dc6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17882: 00d8beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17883: 00749060 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17883: 00749158 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17884: 00d9feac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17885: 009ad674 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17886: 009b02a8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17885: 009ad76c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17886: 009b03a0 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17887: 00dc6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17888: 00da07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17889: 00989e98 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17889: 00989f90 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17890: 00dc7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 17891: 00ce5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 17892: 0096ae34 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17892: 0096af2c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17893: 00dc6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17894: 00dc674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17895: 008cc204 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17895: 008cc2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17896: 00c81b84 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17897: 00d97bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17898: 007b0838 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17899: 008225f0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17898: 007b0930 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17899: 008226e8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17900: 00ce1e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 17901: 00d9e7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17902: 00d04f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 17903: 00d91a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17904: 00d93168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17905: 0041a56c 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17906: 0071bfa8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17906: 0071c0a0 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17907: 00dc828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17908: 00dc6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17909: 00d8ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17910: 00d96d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17911: 00d8fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17912: 0056998c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17913: 00d97624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17914: 00dc61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17915: 005e72f8 72 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 17916: 00280e34 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17917: 002a902c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17918: 009ce5e0 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17919: 00934408 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17918: 009ce6d8 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17919: 00934500 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17920: 00480b8c 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 17921: 00dc6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17922: 0097be64 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17922: 0097bf5c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17923: 00d9ff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17924: 00dc6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17925: 00dc7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17926: 00c81210 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17927: 008e1f68 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17928: 00801f4c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17929: 0083af74 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17927: 008e2060 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17928: 00802044 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17929: 0083b06c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17930: 00d8c794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17931: 002990a4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17932: 007931f8 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17933: 00850398 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17932: 007932f0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17933: 00850490 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 17934: 005bb4d8 120 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 17935: 0093b900 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17935: 0093b9f8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17936: 00d90638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17937: 00c8122c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17938: 002ad9b0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17939: 0088c344 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17940: 0079cb0c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17941: 006e552c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17939: 0088c43c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17940: 0079cc04 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17941: 006e5624 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17942: 00d95834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17943: 00637d8c 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 17944: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17945: 00dc70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17946: 00dc61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17947: 00d9b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17948: 00dc6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17949: 00d8b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17950: 00da02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17951: 004b7c64 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17952: 00d8d384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17953: 007166ac 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17954: 0072b1a4 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17953: 007167a4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17954: 0072b29c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17955: 00dc6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17956: 00dc7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17957: 00dc8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17958: 00871a00 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17958: 00871af8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17959: 00d9a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17960: 00511a14 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17961: 00d95a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17962: 00d97544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17963: 00dc69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17964: 0028cfc0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17965: 00859248 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17966: 009b15b8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17965: 00859340 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17966: 009b16b0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17967: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17968: 00d9276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17969: 0055c904 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17970: 0099b170 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17970: 0099b268 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17971: 002fb95c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17972: 0080a288 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 17973: 009466d4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17972: 0080a380 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17973: 009467cc 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17974: 00417174 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17975: 00743614 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17975: 0074370c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17976: 00dc7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17977: 00765278 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17977: 00765370 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17978: 00dc6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17979: 00dc7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17980: 00dc67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17981: 00dc828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17982: 00d8fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17983: 00d9b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17984: 00907478 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17984: 00907570 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17985: 003936f0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17986: 00cf3f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 17987: 00dc6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17988: 00da07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17989: 00dc756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17990: 00cf3d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ 17991: 00d92a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ @@ -17997,599 +17997,599 @@ │ │ │ │ 17993: 00dc6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17994: 00dc8bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17995: 00d8dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17996: 00cf3e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 17997: 00d9e650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17998: 00d8b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17999: 00d8f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18000: 00915514 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 18001: 007974c8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 18000: 0091560c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18001: 007975c0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18002: 00dc6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18003: 002bb6fc 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18004: 00dc6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18005: 00dc6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18006: 00d90bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18007: 00ce5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18008: 006cdc98 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18008: 006cdd90 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18009: 00cfbc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18010: 00916184 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18010: 0091627c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18011: 00296280 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 18012: 00763500 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 18012: 007635f8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18013: 00d9f3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 18014: 007432d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18015: 008e95bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18016: 00954da4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18014: 007433c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 18015: 008e96b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18016: 00954e9c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18017: 0042947c 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18018: 00d9fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18019: 00cfbd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18020: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18021: 0063aca8 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18022: 00d98a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18023: 00cf3e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18024: 00d9baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 18025: 0063afb4 320 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18026: 00dc6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18027: 009cf2b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18027: 009cf3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18028: 00dc62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18029: 008c4d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18029: 008c4e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18030: 00299e14 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18031: 00940998 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18031: 00940a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18032: 0063ada4 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18033: 00d9d0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18034: 002991a4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18035: 00dc86d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18036: 009076fc 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18036: 009077f4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18037: 00dc6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18038: 00da0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18039: 00cfbcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18040: 00dc6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18041: 002ad660 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18042: 00914e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18042: 00914f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18043: 0041503c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18044: 004ac158 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18045: 00dc76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18046: 008e8788 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18046: 008e8880 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18047: 00dc7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18048: 00dc6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18049: 00d94998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18050: 00d8d474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18051: 0063aeac 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18052: 006357b4 352 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ - 18053: 0074033c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 18053: 00740434 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 18054: 00dc68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18055: 00dc6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18056: 0091a544 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18056: 0091a63c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18057: 00dc6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18058: 00dc6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18059: 004cd1cc 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18060: 00dc66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18061: 006354dc 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18062: 00dc73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18063: 00372474 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18064: 00dc8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18065: 0091082c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18065: 00910924 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18066: 00d93eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18067: 00dc6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18068: 009050e4 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18069: 0093be54 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18068: 009051dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18069: 0093bf4c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18070: 00d93368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18071: 00d8abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18072: 00412214 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18073: 0094a758 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18074: 0098a1b0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18073: 0094a850 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18074: 0098a2a8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18075: 002a941c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18076: 00750cfc 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18076: 00750df4 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18077: 00d95264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18078: 009a1e24 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18078: 009a1f1c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18079: 00cf4e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18080: 0054bf8c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18081: 002f94a0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18082: 00635648 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18083: 00dc7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18084: 00d9a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18085: 006297fc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18086: 00d9e320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18087: 00d9e870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18088: 00cf4f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18089: 006ba514 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18089: 006ba60c 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18090: 00dc7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18091: 00dc857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18092: 006294b4 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18093: 00dc6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18094: 00d95804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18095: 00d04cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18096: 00d9e130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18097: 008c4cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18097: 008c4dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18098: 005a531c 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18099: 003e1f3c 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18100: 008a6328 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18101: 008f9cb0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18100: 008a6420 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18101: 008f9da8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18102: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18103: 00da0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18104: 00d9ffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18105: 00d9285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18106: 00d91388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18107: 00cf4f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18108: 00dc6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18109: 00629668 404 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18110: 00754f40 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18111: 0079baec 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 18110: 00755038 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18111: 0079bbe4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18112: 0044211c 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18113: 00dc6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18114: 002b9cf0 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18115: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18116: 004d6738 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18117: 008cbcfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18117: 008cbdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18118: 003e60bc 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18119: 007e0a74 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18119: 007e0b6c 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18120: 0029a520 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18121: 00dc69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18122: 00dc7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 18123: 005ea098 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18124: 00984c80 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18125: 009aec6c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18124: 00984d78 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18125: 009aed64 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18126: 00463274 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18127: 00d94478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18128: 00d99df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18129: 002fdcd0 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18130: 00d9620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18131: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18132: 00aeb570 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18133: 009a44cc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18132: 00aeb670 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18133: 009a45c4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18134: 00d98488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18135: 003e2040 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18136: 00d9a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18137: 00d8e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18138: 00d8d564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18139: 00d97fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18140: 005ed8d4 444 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18141: 00d8edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18142: 00d9c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18143: 00d98028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18144: 009d7c84 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18144: 009d7d7c 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18145: 00da00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18146: 0096a444 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18146: 0096a53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18147: 00d9b8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18148: 00d973d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18149: 00dc7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18150: 00dc61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18151: 00dc6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18152: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18153: 00939ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18154: 008d31ec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18153: 00939bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18154: 008d32e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18155: 00d9f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18156: 00c80f4c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18157: 00d91088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18158: 00bc6ae4 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18159: 0060a224 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18160: 00915684 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18160: 0091577c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18161: 005dda64 384 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18162: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18163: 0037a700 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18164: 0060a838 584 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18165: 009608e0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18165: 009609d8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18166: 00dc6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18167: 00d952b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18168: 0060a438 540 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18169: 00299298 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18170: 00cbef04 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18171: 00dc7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18172: 00dc63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18173: 008fff14 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18173: 0090000c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18174: 005a96ec 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18175: 00d8c7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18176: 00dc7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18177: 008c7818 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18177: 008c7910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18178: 00dc74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18179: 007f8bf8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18180: 00964cc4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18179: 007f8cf0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18180: 00964dbc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18181: 00d8e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18182: 009035b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 18183: 007629a0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 18182: 009036a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18183: 00762a98 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18184: 00d8e948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18185: 00d9d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18186: 0051ae54 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18187: 00d8dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18188: 0060a654 484 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18189: 0047ea10 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18190: 00dc61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18191: 00dc6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18192: 00d05cfc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18193: 00dc6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18194: 003a86fc 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18195: 00dc7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18196: 009c35a4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18196: 009c369c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18197: 00d97854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 18198: 00798de0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18199: 00823dac 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18198: 00798ed8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 18199: 00823ea4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18200: 00dc6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18201: 00304aa0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18202: 0075d14c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18203: 008cd3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18202: 0075d244 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18203: 008cd498 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18204: 00dc78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18205: 00ce7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18206: 00d973a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18207: 00ce7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18208: 007eb160 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18208: 007eb258 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18209: 00dc793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18210: 00d906e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18211: 00ce3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18212: 009bf818 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18212: 009bf910 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18213: 00d97a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18214: 0099e3d0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 18215: 00778458 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 18214: 0099e4c8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18215: 00778550 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18216: 00da22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18217: 00ce7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18218: 00dc7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18219: 00d94628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18220: 009712bc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18220: 009713b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18221: 0055b6e4 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18222: 008ff014 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18222: 008ff10c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18223: 00c77ec8 1668 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ - 18224: 0072fc68 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 18224: 0072fd60 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18225: 00dc7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18226: 00dc6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18227: 00dc7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18228: 008f89f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18228: 008f8af0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18229: 00507e74 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18230: 00d8a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18231: 00d9dba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18232: 00716864 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 18232: 0071695c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18233: 00633464 596 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18234: 00d8bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18235: 00632fc4 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18236: 00dc8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18237: 007513bc 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18237: 007514b4 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18238: 0055bfd8 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18239: 00dc7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 18240: 00745fac 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 18240: 007460a4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18241: 00dc6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18242: 00da16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18243: 00ce7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18244: 00dc81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18245: 00d8a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18246: 009d5b58 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18247: 008ecaa0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18246: 009d5c50 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18247: 008ecb98 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18248: 00d8f498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18249: 00d9a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18250: 00dc6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18251: 00d8e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18252: 009a46e0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18253: 0081708c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18252: 009a47d8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18253: 00817184 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18254: 00633214 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18255: 00dc7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18256: 0029ae0c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18257: 0053cbac 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18258: 003e12d4 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18259: 00dc6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18260: 00dc798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18261: 0056e640 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18262: 00b9a584 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18262: 00b9a68c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18263: 00d9ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18264: 00d9b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 18265: 0077f464 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 18265: 0077f55c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18266: 00548e30 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18267: 00dc8c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18268: 008135b4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18268: 008136ac 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18269: 00dc6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18270: 0063fd80 452 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18271: 00d90518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18272: 008c6ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18272: 008c6fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18273: 0063ff4c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18274: 0091bfb0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18274: 0091c0a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18275: 00d90d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18276: 0075c5fc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18276: 0075c6f4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18277: 00d95014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18278: 00dc70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18279: 005c4c3c 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18280: 0063ff44 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18281: 0056bdd8 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18282: 009c2184 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18282: 009c227c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18283: 00d9e690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18284: 00d9e4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18285: 00da3c2c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18286: 00d96a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18287: 002a867c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18288: 0075d59c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18289: 00918728 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18288: 0075d694 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18289: 00918820 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18290: 00dc6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18291: 00491520 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18292: 004246a8 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18293: 00957c2c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18293: 00957d24 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18294: 00dc6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18295: 007c5a7c 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18295: 007c5b74 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18296: 00d9e1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18297: 00c8154c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18298: 009b59b0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18299: 008ceabc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18298: 009b5aa8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18299: 008cebb4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18300: 00c81c90 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18301: 00d94658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18302: 00dc6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18303: 005ba7cc 300 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18304: 00972d40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18304: 00972e38 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18305: 0063ff48 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18306: 004fc6c4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18307: 00d95924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18308: 008182d8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18309: 008ccb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18308: 008183d0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18309: 008ccc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18310: 002fc49c 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18311: 00d8ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18312: 00dc7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18313: 009414dc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18313: 009415d4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18314: 00dc6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18315: 00dc7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18316: 00cef3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18317: 00d937c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18318: 00cef248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18319: 00dc76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18320: 00d9262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18321: 00dc710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18322: 003adf60 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18323: 00d02490 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18324: 009d5ccc 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18325: 008190b0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18326: 008ac57c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18324: 009d5dc4 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18325: 008191a8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18326: 008ac674 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18327: 00dc62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18328: 00ce4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18329: 00d9a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18330: 00d8eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18331: 00cef350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18332: 00d8afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18333: 00973fac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 18334: 0079b09c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 18333: 009740a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18334: 0079b194 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18335: 00dc6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18336: 00dc8be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18337: 0092b0c8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 18338: 00748540 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 18337: 0092b1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18338: 00748638 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18339: 00d97004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18340: 00d992a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18341: 00dc651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18342: 007a3890 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18342: 007a3988 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18343: 00d8fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18344: 00d99a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18345: 007e9134 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18345: 007e922c 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18346: 0025efa0 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18347: 00d95b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18348: 00dc664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18349: 00cef2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18350: 007bcd10 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18351: 008ca378 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18350: 007bce08 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18351: 008ca470 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18352: 00dc6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 18353: 0078b740 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18354: 009bbd14 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18353: 0078b838 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 18354: 009bbe0c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18355: 00dc702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18356: 0032b15c 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18357: 00dc6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18358: 00dc6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 18359: 00793280 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 18360: 007e702c 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18359: 00793378 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 18360: 007e7124 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18361: 00d99208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18362: 00d8ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 18363: 0079800c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 18363: 00798104 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18364: 00dc6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18365: 002a5de4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18366: 00dc7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18367: 007e0728 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18367: 007e0820 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18368: 00dc7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18369: 00d9eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18370: 00d9f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 18371: 0070b910 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 18371: 0070ba08 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18372: 00490b30 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18373: 00dc6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18374: 00dc7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18375: 00d8abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18376: 00dc69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18377: 00d8b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18378: 00dc73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18379: 00dc71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18380: 002a690c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18381: 0029637c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18382: 00500ce8 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18383: 008d972c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18384: 009cf964 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18383: 008d9824 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18384: 009cfa5c 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18385: 00dc6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18386: 009446a4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18386: 0094479c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18387: 00c822f4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18388: 00ce0308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18389: 008e0cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18390: 008dafb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18389: 008e0dec 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18390: 008db0ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18391: 00dc6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18392: 00dc7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 18393: 007652d0 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 18393: 007653c8 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18394: 00ce0200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18395: 00bcf298 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18396: 00304a58 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 18397: 0077e9c4 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 18397: 0077eabc 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18398: 0042c61c 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18399: 00dc78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 18400: 00765c14 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 18400: 00765d0c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ 18401: 00cf9dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18402: 00987804 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18402: 009878fc 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18403: 00608660 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18404: 00993c40 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18404: 00993d38 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18405: 00cf9c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18406: 0027f360 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18407: 00d93208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18408: 0094b348 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 18409: 007423d4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 18408: 0094b440 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18409: 007424cc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18410: 00cf9d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18411: 006086c0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18412: 00dc6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18413: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18414: 00dc67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18415: 00dc6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 18416: 00614450 620 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18417: 00d9f374 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18418: 00dc6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18419: 00614b94 588 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ - 18420: 00784278 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18421: 00967910 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18420: 00784370 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 18421: 00967a08 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18422: 00cedf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18423: 00dc6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18424: 00dc6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18425: 00cedda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18426: 00dc7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18427: 002f6a68 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18428: 00d9eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18429: 009b7760 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18429: 009b7858 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18430: 006146bc 624 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18431: 00990200 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18432: 0099c370 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18431: 009902f8 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18432: 0099c468 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18433: 00304214 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18434: 009c226c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18434: 009c2364 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18435: 00dc82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18436: 003ad948 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18437: 00ce4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18438: 00d982c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18439: 00cedeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18440: 008cd738 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18440: 008cd830 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18441: 00d90748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18442: 00cf9cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18443: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18444: 008e818c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18445: 009ceb7c 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18444: 008e8284 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18445: 009cec74 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18446: 00608720 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18447: 00dc7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18448: 009302f8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18449: 0099b9ac 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18448: 009303f0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18449: 0099baa4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18450: 00d8f298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18451: 00dc6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18452: 00dc6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18453: 008e87f8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18454: 0086375c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18453: 008e88f0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18454: 00863854 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18455: 00dc74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18456: 00d98a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18457: 00dc7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18458: 0055875c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18459: 00d99cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18460: 0047403c 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18461: 0061492c 616 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18462: 00cede2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18463: 00832a38 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18463: 00832b30 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18464: 00d90768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18465: 00dc8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18466: 005554c0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18467: 00dc80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18468: 009c8b44 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18469: 00906708 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18470: 0082bc50 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18468: 009c8c3c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18469: 00906800 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18470: 0082bd48 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18471: 00d9de20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18472: 00d8b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18473: 00dc86e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18474: 004d4d64 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18475: 00dbda68 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18476: 00d98ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18477: 00dc77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18478: 00dc7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18479: 00dc73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18480: 0095e07c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18481: 009190c8 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18480: 0095e174 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18481: 009191c0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18482: 00dc68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18483: 0032c7e0 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18484: 008d0184 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18484: 008d027c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18485: 002fdd48 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18486: 00294004 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18487: 00dc65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18488: 00c87b00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18489: 00dc74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18490: 003e2a50 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18491: 0055d838 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18492: 00d8ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18493: 00d961ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18494: 00dc7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18495: 008ca994 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18496: 0074a1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 18495: 008caa8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18496: 0074a2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18497: 00dc8690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18498: 008692d4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18499: 0092bdec 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18500: 0073e5b0 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 18501: 0076c804 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18502: 009a34a0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18498: 008693cc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18499: 0092bee4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18500: 0073e6a8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18501: 0076c8fc 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18502: 009a3598 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18503: 00480d74 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18504: 00dc80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18505: 00dc67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18506: 009c746c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18506: 009c7564 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18507: 00dc6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18508: 0061dc0c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18509: 0061dd2c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18510: 00d926dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18511: 0075d26c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18511: 0075d364 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18512: 00609d98 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18513: 0060a0e8 316 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18514: 0061dc6c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18515: 00dc7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18516: 0080c594 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18516: 0080c68c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18517: 00609eb0 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18518: 00d922bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18519: 00d93a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18520: 00dc8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18521: 004874e4 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18522: 00d8ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18523: 008cd8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18523: 008cd9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18524: 00437d08 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18525: 00d90778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18526: 00d909d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18527: 00dc6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18528: 002b42b4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18529: 00d8c784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18530: 00d99960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18531: 005a9a24 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18532: 0079a834 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18532: 0079a92c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18533: 0061dccc 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18534: 00995c98 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18534: 00995d90 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18535: 00d94728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18536: 00718818 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18536: 00718910 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18537: 00dc6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18538: 00d9bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18539: 00609fd0 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18540: 0096a3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18540: 0096a4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18541: 00d991c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18542: 00dc78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18543: 0034057c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18544: 0059570c 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18545: 00dc7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18546: 00da19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18547: 00d8cce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18548: 00782e14 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18548: 00782f0c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18549: 00da07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18550: 00dc74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18551: 00dc636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18552: 00cfb008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18553: 00d97cf4 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18554: 00cfae7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18555: 00dc6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18556: 0091c628 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18556: 0091c720 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18557: 00dc7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18558: 002b9d84 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18559: 00cfaf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18560: 00da1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18561: 008df23c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18561: 008df334 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18562: 004357fc 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18563: 00591eb4 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18564: 00dc6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18565: 00925024 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18565: 0092511c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18566: 00db5408 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18567: 005b4b2c 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18568: 00dc764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18569: 00dc6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18570: 00dc6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18571: 004efd14 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18572: 00297564 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18573: 00d990c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18574: 00871d3c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18574: 00871e34 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18575: 002b0e1c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18576: 00d9a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18577: 00994f10 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18578: 00aeae60 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18579: 0099a238 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18580: 007e9ec8 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18577: 00995008 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18578: 00aeaf60 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18579: 0099a330 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18580: 007e9fc0 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18581: 00293370 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18582: 00dc7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18583: 0056473c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18584: 009b643c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18584: 009b6534 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18585: 00d97ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18586: 00d95fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18587: 0029db20 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18588: 0029695c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18589: 003e9e98 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18590: 00cfaf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18591: 00d93ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -18598,198 +18598,198 @@ │ │ │ │ 18594: 00dc7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18595: 00dc78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18596: 00d9d940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18597: 00dc632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18598: 002b2e48 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18599: 0051310c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18600: 00d9208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18601: 00994e98 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18602: 006ebb44 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18601: 00994f90 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18602: 006ebc3c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18603: 00d98108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18604: 00dc7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18605: 00d9d980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18606: 004d7654 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18607: 00d8cc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18608: 00d99af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18609: 005304f4 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18610: 00538868 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18611: 008298ac 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18611: 008299a4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18612: 00dc611a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18613: 00dc681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18614: 00d979d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18615: 004e34b8 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18616: 00510de4 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18617: 007e0934 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18617: 007e0a2c 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18618: 00dc7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18619: 00d9233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18620: 00d8d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18621: 007168bc 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18622: 008b29e0 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18621: 007169b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18622: 008b2ad8 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18623: 00332cb8 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18624: 007dbb6c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18624: 007dbc64 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18625: 003845e0 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18626: 00dc742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18627: 0050e524 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18628: 00533200 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18629: 00d9a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18630: 0092c8a8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18630: 0092c9a0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18631: 004cde94 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18632: 00956710 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18632: 00956808 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18633: 00d8c314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18634: 006080c0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18635: 00953fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18636: 008e5970 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18635: 009540b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18636: 008e5a68 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18637: 00d9c84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18638: 003733a0 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18639: 002a5554 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18640: 0063ebc4 424 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18641: 00d90948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18642: 0094ffb4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18642: 009500ac 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18643: 00dc8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18644: 00492cbc 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18645: 00384aa8 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18646: 00608120 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18647: 0063f088 400 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18648: 00c81090 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18649: 006c871c 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18649: 006c8814 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18650: 00dc6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18651: 00dc81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18652: 00d9d7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18653: 0063ed6c 408 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 18654: 00dc6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18655: 00d978d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18656: 00d8f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18657: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18658: 0041822c 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18659: 00dc7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18660: 003e28e4 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18661: 002b5978 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18662: 008cdc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18662: 008cdd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18663: 00dc6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18664: 00d9ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18665: 00d9ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18666: 0094009c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18666: 00940194 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18667: 00dc6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18668: 002a5920 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18669: 0095fd38 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18670: 008a851c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18669: 0095fe30 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18670: 008a8614 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18671: 00d8ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18672: 00d9f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 18673: 00608180 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 18674: 0098580c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18674: 00985904 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18675: 0031e8c4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 18676: 00d976d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18677: 00d9235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18678: 009699d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18678: 00969ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18679: 00505f78 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18680: 0063ef04 388 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 18681: 0099de4c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18682: 0073efe0 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18683: 009cee24 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18684: 008d54e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18681: 0099df44 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18682: 0073f0d8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18683: 009cef1c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18684: 008d55d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18685: 002fab9c 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18686: 00dc75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18687: 00437b50 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18688: 00dc7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 18689: 0072dde8 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 18689: 0072dee0 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18690: 00d9a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18691: 00800698 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18691: 00800790 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18692: 00c81304 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18693: 006014d0 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 18694: 00dc78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18695: 0086cce0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18695: 0086cdd8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18696: 005b4bf0 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18697: 0099a148 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18697: 0099a240 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18698: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18699: 005fb2b4 2108 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 18700: 00dc8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18701: 003cb350 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18702: 002fa888 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18703: 00d9217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18704: 007b23a4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18704: 007b249c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18705: 00dc821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18706: 00dc684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18707: 002f6cb4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18708: 007be208 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18709: 00814d54 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18710: 0075af6c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18711: 008fdabc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18712: 007b06f4 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18708: 007be300 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18709: 00814e4c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18710: 0075b064 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18711: 008fdbb4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18712: 007b07ec 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18713: 0033ebd0 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18714: 00dc6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18715: 00269228 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18716: 00dc66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18717: 00dc724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18718: 00d8bcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18719: 008fe8e4 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18720: 0081516c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18719: 008fe9dc 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18720: 00815264 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18721: 00d8b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18722: 00908428 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18722: 00908520 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18723: 00d93cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18724: 00da10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18725: 00954994 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18725: 00954a8c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18726: 00507f24 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18727: 00d9e730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18728: 00dc7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18729: 004d0070 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18730: 00da1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18731: 006e5484 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18731: 006e557c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18732: 00dc6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 18733: 006d44c8 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18734: 008ff2fc 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18733: 006d45c0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18734: 008ff3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18735: 00d95aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18736: 00d9da70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18737: 00973168 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18737: 00973260 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18738: 00d9f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18739: 00d8cb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18740: 00dc6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18741: 00ce6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 18742: 00d9fff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18743: 007943b4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18743: 007944ac 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18744: 00dc8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18745: 00d8b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18746: 0029d750 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18747: 002f7060 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 18748: 00480de4 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 18749: 009341e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18749: 009342d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18750: 00492b40 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18751: 00da0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18752: 009af334 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18753: 008f815c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18754: 00921760 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18752: 009af42c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18753: 008f8254 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18754: 00921858 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18755: 00dc682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18756: 00999e60 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18756: 00999f58 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18757: 00dc6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18758: 00dc7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18759: 00da1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18760: 008e52ec 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18760: 008e53e4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 18761: 00642ffc 108 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 18762: 008cc654 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18763: 00926538 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18762: 008cc74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18763: 00926630 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18764: 004353ec 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18765: 005b75e0 376 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 18766: 00c82228 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18767: 007a2d80 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18767: 007a2e78 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18768: 00d976c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18769: 00554068 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18770: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18771: 0047a8c0 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18772: 00dc6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18773: 0073ed14 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18773: 0073ee0c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18774: 00d911b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18775: 0052f410 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 18776: 005dc82c 156 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 18777: 006e6e58 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18777: 006e6f50 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18778: 002c0680 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18779: 00dc6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18780: 005003e0 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18781: 002d78b4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18782: 00d8d674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18783: 0075a944 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18784: 008dedbc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18783: 0075aa3c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18784: 008deeb4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18785: 00d9c6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18786: 00dc8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18787: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18788: 00d9aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18789: 002fd998 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18790: 00c813f0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18791: 00373488 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ @@ -18803,299 +18803,299 @@ │ │ │ │ 18799: 00dc720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18800: 00d8d5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18801: 00dc7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18802: 00dc6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18803: 00cfd6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 18804: 00cfd528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 18805: 00dc6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18806: 008bde78 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18807: 0082293c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18806: 008bdf70 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18807: 00822a34 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18808: 00dc8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18809: 00d94b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18810: 00dc7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18811: 00dc811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18812: 00cfd630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 18813: 00dc6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18814: 004ac3f0 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18815: 0042d4d8 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18816: 00d9e3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18817: 0094f5c4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18818: 00746f54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18817: 0094f6bc 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18818: 0074704c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18819: 00d8d574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18820: 00442580 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18821: 005210b4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18822: 00d8dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18823: 00d8f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18824: 00d95824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 18825: 009416e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18825: 009417e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18826: 00d844e0 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18827: 00cfd5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 18828: 00dc7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18829: 008095b0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18830: 0070eed0 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18829: 008096a8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18830: 0070efc8 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18831: 00d8f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18832: 00d9ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18833: 00990b78 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18833: 00990c70 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18834: 00521768 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18835: 003dd294 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18836: 00958404 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18836: 009584fc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18837: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18838: 00d02280 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 18839: 00d95d14 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18840: 00d0450c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 18841: 00813b1c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18842: 0088c6c4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18843: 008f59c4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18841: 00813c14 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18842: 0088c7bc 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18843: 008f5abc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18844: 00332b1c 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18845: 00da0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18846: 00b85260 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18846: 00b85360 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18847: 00d955a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18848: 00d04590 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 18849: 00d958d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18850: 0050082c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18851: 00dc6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18852: 00d97404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18853: 007b5a74 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18853: 007b5b6c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18854: 00538414 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18855: 00dc6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18856: 002a8d40 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18857: 00d8a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18858: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18859: 009cd7b4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18860: 00814768 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18861: 0078c4fc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18859: 009cd8ac 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18860: 00814860 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18861: 0078c5f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18862: 00d84648 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18863: 00d04488 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 18864: 00434684 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18865: 00d906b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18866: 009405a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18867: 00900330 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18868: 006eeba8 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18869: 0070c370 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18866: 0094069c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18867: 00900428 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18868: 006eeca0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18869: 0070c468 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18870: 00dc6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18871: 00dc77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 18872: 00b2b388 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18872: 00b2b488 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18873: 00d983b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 18874: 00d936e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18875: 00cfead0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 18876: 00d9b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18877: 00d948b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18878: 00dc86aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18879: 008a7d00 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18879: 008a7df8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18880: 00d95114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18881: 00da224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 18882: 00cfea4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 18883: 00909058 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18884: 0094cf28 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18883: 00909150 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18884: 0094d020 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18885: 00d95e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18886: 009a0894 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18886: 009a098c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18887: 004efe98 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18888: 00dbebbc 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18889: 00da3c28 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18890: 002fed70 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18891: 00dc6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18892: 00d8c574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18893: 007dfb10 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18893: 007dfc08 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18894: 00d933a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18895: 00dc6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18896: 00dc60dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18897: 007582e8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18898: 008eac80 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18897: 007583e0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18898: 008ead78 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18899: 00c80ac0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18900: 00512278 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18901: 0090a7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18902: 0097b924 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18901: 0090a8d8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18902: 0097ba1c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18903: 00d9e680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18904: 00cfe9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ - 18905: 00809f94 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18906: 0097c6bc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18907: 009a65e0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18905: 0080a08c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18906: 0097c7b4 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18907: 009a66d8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18908: 00546488 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18909: 00dc6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18910: 0031b410 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18911: 00dc76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18912: 008ebbc8 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18912: 008ebcc0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18913: 004172d8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18914: 00d93d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18915: 00491464 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18916: 00904834 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18916: 0090492c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18917: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18918: 00d8c5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18919: 007549b4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18919: 00754aac 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18920: 00dc7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18921: 009c2ba4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18922: 0093a21c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18921: 009c2c9c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18922: 0093a314 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18923: 00dc6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18924: 00d98ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 18925: 00dc779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18926: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18927: 00dc6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18928: 00dc7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18929: 0082dc78 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18929: 0082dd70 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18930: 00dc8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18931: 00cfa42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 18932: 00d934d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18933: 00822e38 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18934: 008d8808 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18933: 00822f30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18934: 008d8900 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18935: 00d9be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18936: 00cfa2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 18937: 003730e0 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18938: 00d02e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 18939: 00d031f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 18940: 007b1af8 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18941: 008aeb84 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18940: 007b1bf0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18941: 008aec7c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18942: 00dc749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18943: 0099699c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18943: 00996a94 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18944: 00da1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18945: 00d8e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18946: 005ab3b4 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18947: 00d010f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 18948: 002a39f8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18949: 00cfa3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 18950: 00d03408 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 18951: 00d92a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18952: 00c81594 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18953: 00dc8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18954: 003dd5b4 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18955: 006072f4 620 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 18956: 005025c8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18957: 00dc6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18958: 006dc410 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18958: 006dc508 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18959: 00dc76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18960: 0061a42c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 18961: 00dc719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18962: 0090681c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18962: 00906914 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18963: 00dc7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18964: 0061a54c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 18965: 007e59c0 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18965: 007e5ab8 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18966: 00dc81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18967: 00720984 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18967: 00720a7c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18968: 00dc6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18969: 00dc8bb4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18970: 00dc752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18971: 0041b7f0 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18972: 002a90e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18973: 0061a48c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 18974: 00da1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18975: 00d04698 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 18976: 00d01284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 18977: 00d02fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 18978: 00dbeb48 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18979: 00d974f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18980: 009922ac 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18980: 009923a4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18981: 00d8e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18982: 006b19f8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18982: 006b1af4 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18983: 00cfa324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 18984: 00cfdef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 18985: 00d95614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18986: 00cfdd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 18987: 00dc7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18988: 005b08d0 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18989: 00dc747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 18990: 00dc7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18991: 00cfde70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 18992: 0061a4ec 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 18993: 00dc78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18994: 008db55c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18994: 008db654 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18995: 00dc75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18996: 00dc7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18997: 004d4b58 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18998: 00742724 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18999: 007ac4d8 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18998: 0074281c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18999: 007ac5d0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19000: 00428aa8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19001: 0050071c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19002: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19003: 006abb7c 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19004: 009bf594 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19005: 00815280 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 19006: 00717c30 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 19003: 006abc78 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19004: 009bf68c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19005: 00815378 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19006: 00717d28 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19007: 00da3a18 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19008: 00dc757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19009: 00d9e440 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19010: 00dc6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19011: 005bce70 304 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19012: 00b85188 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19013: 009169b4 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 19014: 0094b1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19012: 00b85288 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19013: 00916aac 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 19014: 0094b2b8 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19015: 00d924bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19016: 00d90fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 19017: 007809f0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19018: 0099b774 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19017: 00780ae8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 19018: 0099b86c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19019: 00cfddec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19020: 00dc84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19021: 009566b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19021: 009567ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19022: 005622d4 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19023: 00d9abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19024: 00da11a4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19025: 00dc776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19026: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19027: 00d9a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19028: 007e6adc 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19028: 007e6bd4 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19029: 0037a710 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19030: 00d9a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19031: 00ce3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19032: 00d91378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19033: 0049159c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19034: 00992ee8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19034: 00992fe0 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19035: 00d9298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19036: 007e07a8 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19036: 007e08a0 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19037: 005230dc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19038: 00dc851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19039: 00d9fc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19040: 00dc7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19041: 00dc7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19042: 00dc699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19043: 0033ed04 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19044: 00d9e1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19045: 00b95ae0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19045: 00b95be8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19046: 004103f0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19047: 00d93588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19048: 00d94288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19049: 003a890c 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19050: 00dc7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 19051: 0079b19c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 19051: 0079b294 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19052: 003e6200 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19053: 0029d838 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19054: 00dc669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19055: 00cbe4c4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19056: 00dc6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19057: 007a3bd0 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19057: 007a3cc8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19058: 00dc79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19059: 00dc71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19060: 009168ec 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 19061: 0096c4f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19062: 007aba70 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19063: 009534e4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19060: 009169e4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 19061: 0096c5f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19062: 007abb68 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19063: 009535dc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19064: 0041b490 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19065: 00dc856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19066: 0063df14 444 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19067: 00dc7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19068: 002ad398 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19069: 009ba1e4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19069: 009ba2dc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19070: 0063e430 452 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19071: 0075ce80 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19071: 0075cf78 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19072: 002d779c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19073: 007c5ea4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19074: 00904cac 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19073: 007c5f9c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19074: 00904da4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19075: 00da013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 19076: 0074183c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19077: 00aeb788 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19078: 009a59c8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19076: 00741934 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 19077: 00aeb888 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19078: 009a5ac0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19079: 0063e0d0 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19080: 00dc7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19081: 00d97ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19082: 008c4f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19082: 008c4ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19083: 005bc9f0 188 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19084: 00d8d844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19085: 00d048a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19086: 00d9ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19087: 0091224c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19087: 00912344 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19088: 00da229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19089: 0054d0e0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19090: 008f4dd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19090: 008f4ecc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19091: 00dc65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19092: 00dc6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19093: 00d9622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19094: 00293478 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19095: 00d97704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19096: 0063e280 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19097: 00d9c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19104,525 +19104,525 @@ │ │ │ │ 19100: 00dc6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19101: 004f9a30 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19102: 0029fc64 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19103: 00cf9748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19104: 00dc72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19105: 0053aee4 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19106: 00d8d3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19107: 009271f4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19107: 009272ec 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19108: 00d955e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19109: 00da0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19110: 009067c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19110: 009068b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19111: 00dc6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19112: 00dc7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19113: 00dc6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19114: 008e7280 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19114: 008e7378 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19115: 00d921dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 19116: 00765828 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 19116: 00765920 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19117: 00d8e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 19118: 007450a4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19119: 0083c380 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19120: 008dce20 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19118: 0074519c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 19119: 0083c478 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19120: 008dcf18 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19121: 00dbda1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 19122: 00d8b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19123: 0041744c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19124: 00d89ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19125: 002a94ec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19126: 00dc72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19127: 00cf96c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19128: 00d99298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19129: 00d9a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19130: 00928834 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19131: 006cdcd0 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19130: 0092892c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19131: 006cddc8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19132: 00630990 592 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19133: 00dc835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 19134: 0073470c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 19134: 00734804 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19135: 00d9a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19136: 00d9acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19137: 00d8cac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19138: 0058c368 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19139: 00d9a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19140: 00d992e8 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19141: 00d04bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19142: 006304f8 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19143: 00d941d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19144: 00dc8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19145: 00305180 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19146: 00da0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19147: 0029745c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19148: 008c4e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19148: 008c4f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19149: 005b0cdc 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19150: 00dc62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19151: 00514d28 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19152: 007e14ac 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19152: 007e15a4 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19153: 00dc8bbe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19154: 005bac18 200 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19155: 00dc6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19156: 003cb2b8 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19157: 00293258 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19158: 00dc8bbc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19159: 009965a4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19159: 0099669c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19160: 00d9c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19161: 00d8da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19162: 00514b1c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19163: 00d8d714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19164: 00dc6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19165: 002a9f6c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 19166: 0072fd68 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 19166: 0072fe60 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 19167: 00db4df0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 19168: 002a3614 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19169: 00dc6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 19170: 0077dbf4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 19170: 0077dcec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19171: 00295df8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19172: 00dc8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19173: 00608d20 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ - 19174: 00783444 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 19174: 0078353c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19175: 00630744 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19176: 00d97cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19177: 00906aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19177: 00906b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19178: 00d9d260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19179: 00dc8c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19180: 00608d80 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19181: 00dc62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19182: 009a540c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19182: 009a5504 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19183: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19184: 00d9e080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19185: 00dc6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19186: 00581d3c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19187: 00ce58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19188: 00d8eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19189: 002ac990 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19190: 0098b854 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19190: 0098b94c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19191: 004150e8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19192: 00d8b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19193: 00418e10 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19194: 0029149c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19195: 003423a4 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19196: 00dc61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19197: 009a64ac 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19197: 009a65a4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19198: 00dc6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19199: 00d91148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19200: 00dc749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19201: 009b1614 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19201: 009b170c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19202: 00dc790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19203: 00dc86ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19204: 008d8cd8 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19204: 008d8dd0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19205: 00d9c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19206: 00608de0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19207: 006292e8 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19208: 0082392c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19208: 00823a24 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19209: 0041b2f4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19210: 0084a658 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19210: 0084a750 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19211: 00d946f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19212: 002ac344 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19213: 008ccc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 19214: 00780fc0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 19213: 008ccd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19214: 007810b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19215: 00628fa8 432 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19216: 00ce37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ - 19217: 007357d4 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 19217: 007358cc 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19218: 00cff418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19219: 00c80850 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19220: 00dc65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19221: 00c81434 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19222: 00dc677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19223: 00dc644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19224: 008bd698 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19225: 00908bec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19224: 008bd790 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19225: 00908ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19226: 00d8f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19227: 00cff394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19228: 005d91cc 28 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19229: 00dc826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19230: 008af69c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19230: 008af794 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19231: 00dc816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19232: 004ed694 2236 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19233: 00ce5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19234: 00dc6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19235: 00dc7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19236: 00dc85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19237: 00d990e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19238: 00629158 400 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19239: 0093bf90 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19239: 0093c088 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19240: 00334730 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19241: 00dc7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19242: 00dc6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19243: 007f502c 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19243: 007f5124 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19244: 00dc725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 19245: 007071dc 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 19245: 007072d4 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19246: 00d8a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19247: 00dc81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19248: 00d95724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19249: 0054fbbc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19250: 00dc60fb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19251: 0092d758 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19251: 0092d850 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19252: 00d02ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19253: 008e3d10 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19253: 008e3e08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19254: 00cff310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19255: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19256: 00dc6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19257: 00d0117c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19258: 002aa018 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19259: 0054425c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19260: 007c51c8 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19260: 007c52c0 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19261: 005db080 388 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19262: 00d9a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19263: 00dc7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19264: 00d96df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19265: 00dc83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19266: 0050e194 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19267: 0032cc28 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19268: 00dc75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19269: 00517090 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19270: 007b99a8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19270: 007b9aa0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19271: 002fc414 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19272: 00dc7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19273: 00603ca0 600 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19274: 00dc717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19275: 00d01308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19276: 00d970e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19277: 00dc7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19278: 0054c6dc 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19279: 00cecca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19280: 005040f4 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 19281: 00748a3c 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 19281: 00748b34 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19282: 00d98960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19283: 007f868c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19284: 00948660 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19283: 007f8784 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19284: 00948758 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19285: 00494ed0 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19286: 00916b64 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19286: 00916c5c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19287: 00634ab0 600 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19288: 005dca84 248 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19289: 00c82258 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19290: 00d932a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19291: 003e5db8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19292: 005b3400 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19293: 00d99d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19294: 00724e54 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19294: 00724f4c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19295: 00da009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19296: 0041a854 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19297: 00d84690 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19298: 00634598 656 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19299: 00d8e908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19300: 00ce7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19301: 0095508c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19301: 00955184 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19302: 00ce6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19303: 00c80f10 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19304: 00d9ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19305: 00b9a56c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19305: 00b9a674 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19306: 00dc81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19307: 00dc6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19308: 00d93528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 19309: 00740b04 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 19309: 00740bfc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 19310: 00ce6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19311: 00d9b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19312: 00dc7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19313: 00969dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 19314: 0076c71c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 19313: 00969ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19314: 0076c814 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19315: 00d9fabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19316: 00d9df20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19317: 00d9f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19318: 00d97964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19319: 009cf2cc 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19320: 00852698 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19319: 009cf3c4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19320: 00852790 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19321: 00ceb4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19322: 00dc81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 19323: 0076623c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 19323: 00766334 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19324: 00ceb360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19325: 00dc78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19326: 00634828 648 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19327: 00d9a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19328: 00dc7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 19329: 00781b88 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 19329: 00781c80 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19330: 00ceb468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19331: 00d99970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19332: 00d9ddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19333: 00dc76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 19334: 0096a5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19334: 0096a6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19335: 00dc7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19336: 00d9fc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19337: 00d8c7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19338: 00ce6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19339: 00d99c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19340: 00d9609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19341: 00d933f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19342: 00d8bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 19343: 006f6aec 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 19343: 006f6be4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19344: 003044c0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19345: 0056ba00 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19346: 0058c040 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19347: 003894cc 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19348: 00dc66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19349: 00cf57dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19350: 00d04dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19351: 0059ed58 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19352: 009cdb4c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19352: 009cdc44 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19353: 00d9eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19354: 00dc80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19355: 00925b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19356: 009abcdc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19355: 00925c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19356: 009abdd4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19357: 00cf58e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19358: 00ceb3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19359: 00d9df90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19360: 00809d18 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 19361: 007408f4 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 19360: 00809e10 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19361: 007409ec 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 19362: 00dc64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19363: 00dc7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19364: 00d8c884 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 19365: 00d84458 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19366: 005eb770 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19367: 00c80ad8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19368: 00d9b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19369: 00ce5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19370: 0050ec50 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19371: 003aaf9c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19372: 00d970b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19373: 00d98780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 19374: 007815d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19375: 006b95b8 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19376: 00723148 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19374: 007816d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 19375: 006b96b0 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19376: 00723240 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19377: 00d991b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19378: 00918024 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19378: 0091811c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19379: 0061f8ec 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19380: 00cf5860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19381: 00dc6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19382: 007f3d4c 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19383: 008f1c24 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19382: 007f3e44 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19383: 008f1d1c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19384: 002b5738 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19385: 008dd708 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19385: 008dd800 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19386: 0058825c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19387: 0061f94c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19388: 00604540 804 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ - 19389: 00781090 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 19389: 00781188 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19390: 00d98bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19391: 00dc7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19392: 0096e364 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19392: 0096e45c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19393: 00581c70 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19394: 00cfa7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19395: 00d00ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19396: 00d9a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19397: 00dc6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19398: 0027ece8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19399: 00dc813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19400: 00da21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19401: 00dc6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 19402: 009c8e18 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19402: 009c8f10 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19403: 00d8aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 19404: 00748558 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 19404: 00748650 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19405: 00cfa744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19406: 00dc6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19407: 00d8f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19408: 0061f9ac 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19409: 00d9f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19410: 0038338c 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19411: 0056f4f0 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19412: 00d9ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19413: 009c8150 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19413: 009c8248 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19414: 00490fbc 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19415: 00d8de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19416: 00d9ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19417: 00d9a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19418: 009d0bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19418: 009d0cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19419: 00d95774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19420: 00d94ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19421: 00da02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 19422: 00735edc 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19423: 00939670 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19422: 00735fd4 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 19423: 00939768 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19424: 002aa0c8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19425: 005232f0 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19426: 00dc7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19427: 00d96c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19428: 006a0e9c 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19429: 009989a8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19430: 008193a4 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19428: 006a0f98 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19429: 00998aa0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19430: 0081949c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19431: 00cfa6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19432: 009af7c4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19432: 009af8bc 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19433: 00d94568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19434: 00dc6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19435: 00514440 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19436: 00940600 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19436: 009406f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19437: 00512c98 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19438: 003e2048 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19439: 00d98298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19440: 00d9df30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19441: 0099e37c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19441: 0099e474 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19442: 00dc796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19443: 00331ee4 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19444: 002bb3f0 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19445: 0096eef4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19446: 00b9a524 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 19447: 00735fc4 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 19445: 0096efec 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19446: 00b9a62c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19447: 007360bc 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 19448: 00dc6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19449: 00d8d4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19450: 00d8db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 19451: 0079b35c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19452: 00925860 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19453: 008cbb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19454: 0094f748 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19451: 0079b454 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 19452: 00925958 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19453: 008cbc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19454: 0094f840 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19455: 00d8a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19456: 00d8cc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19457: 00d9b2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19458: 00dc84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19459: 0054f768 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19460: 00d938e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19461: 006193ac 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19462: 00d9e7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19463: 00308104 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19464: 006194cc 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19465: 009a25c8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19465: 009a26c0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19466: 00dc7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19467: 00d8b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19468: 00c81f54 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19469: 00517650 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19470: 00641464 244 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19471: 0061940c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19472: 003400c4 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19473: 00641754 264 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19474: 00d94588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19475: 007182d0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19476: 007f497c 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19475: 007183c8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 19476: 007f4a74 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19477: 00dc6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19478: 00dc7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19479: 00641558 260 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19480: 00d8fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19481: 00d91c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19482: 00d96ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19483: 00572570 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19484: 00290f3c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19485: 00d9ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19486: 00ceeb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19487: 00dc74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19488: 00ceea08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19489: 00994dbc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19489: 00994eb4 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19490: 0061946c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ - 19491: 0073ab30 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 19491: 0073ac28 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19492: 0051d790 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19493: 00ceeb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19494: 00d936d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19495: 008c5688 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19495: 008c5780 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19496: 0054509c 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19497: 0064165c 248 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19498: 00dc671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19499: 00dc66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19500: 00d8bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19501: 00d8eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19502: 00bcf180 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19503: 00d984a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19504: 00d9ded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19505: 00d8f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19506: 00d9c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19507: 00869778 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19507: 00869870 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19508: 00d911d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19509: 00dc760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 19510: 0071c398 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 19510: 0071c490 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19511: 00586f18 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19512: 008d4318 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19513: 0083a32c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19512: 008d4410 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19513: 0083a424 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19514: 00333458 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19515: 00c7ad10 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19516: 00ceea8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19517: 0097be3c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19518: 009a7300 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19517: 0097bf34 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19518: 009a73f8 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19519: 005d4d58 496 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19520: 0046325c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19521: 00940b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19521: 00940c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19522: 00d848ac 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19523: 00d8e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19524: 0025d620 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19525: 00dc7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19526: 00c81c14 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19527: 00dc6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19528: 00d8e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 19529: 00701dd4 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 19529: 00701ecc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19530: 00d94b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19531: 008cbf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19531: 008cc078 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19532: 00d8f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 19533: 00766228 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 19533: 00766320 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19534: 00514610 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19535: 00d95a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19536: 0099a6fc 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19536: 0099a7f4 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19537: 00d99d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19538: 00c6b064 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19539: 00dc76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19540: 00d9eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19541: 00d913e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19542: 0074e000 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 19543: 00781880 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19544: 009a2a38 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19545: 0090477c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19542: 0074e0f8 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19543: 00781978 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 19544: 009a2b30 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19545: 00904874 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19546: 00d9a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19547: 00508cd0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19548: 00d958c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19549: 00dc6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19550: 00d8e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19551: 00cf5338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19552: 009153a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19552: 0091549c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19553: 00dc6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19554: 00dc68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19555: 00dc7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19556: 00cf5440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19557: 00dc61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19558: 008cd4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19558: 008cd5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19559: 00d9b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19560: 0061c40c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19561: 00d8ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19562: 00dc6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19563: 00293ac8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19564: 00dc6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19565: 00d940c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19566: 0061c46c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19567: 005adf9c 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19568: 00dc7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19569: 009c9928 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19569: 009c9a20 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19570: 002f5bec 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19571: 00c819c4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19572: 008258f0 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19572: 008259e8 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19573: 00d8a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19574: 00d9f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19575: 00cf53bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19576: 008c54a0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19576: 008c5598 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19577: 00515aa4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19578: 008abd04 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19579: 009d76c0 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19578: 008abdfc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19579: 009d77b8 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19580: 00d99890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19581: 007d3e04 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19582: 007805d4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19581: 007d3efc 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19582: 007806cc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19583: 002910b0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19584: 00dc6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19585: 00815e64 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19585: 00815f5c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19586: 0061c4cc 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19587: 00d8f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19588: 0056a4bc 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19589: 00d84560 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19590: 005fbaf0 108 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19591: 00641bb8 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19592: 006b76c0 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19592: 006b77b8 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19593: 00d959e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19594: 008644c8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19594: 008645c0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19595: 00d91afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19596: 00963950 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19596: 00963a48 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19597: 0032ad7c 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19598: 00d98078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19599: 00dc60de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19600: 006418c8 384 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19601: 00dc67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19602: 0078c91c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19603: 009bb63c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19604: 0073f5e8 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19602: 0078ca14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19603: 009bb734 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19604: 0073f6e0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19605: 00d051f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ - 19606: 0078a994 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19606: 0078aa8c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19607: 00615780 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19608: 00da1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19609: 00dc7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19610: 0071faa8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19610: 0071fba0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19611: 00615ed4 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19612: 00d9cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19613: 00dc8682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19614: 009c7f68 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19614: 009c8060 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19615: 00dc6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19616: 006159f4 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ - 19617: 00741824 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19617: 0074191c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19618: 00d98e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19619: 00d91c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19620: 004935ac 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19621: 00da1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19622: 00dc60ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19623: 00d8c6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19624: 00d9a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ @@ -19630,1036 +19630,1036 @@ │ │ │ │ 19626: 00c80f74 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19627: 00d95c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19628: 00641a48 368 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 19629: 002a8974 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19630: 00d9efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19631: 00dc7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19632: 003e2650 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19633: 0095be40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19633: 0095bf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19634: 00d9232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19635: 005a861c 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19636: 00b85218 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19637: 00747e98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19638: 00b0c738 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19636: 00b85318 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19637: 00747f90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19638: 00b0c838 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19639: 00615c68 620 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 19640: 00dc61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19641: 007e59e0 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19642: 008cc87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19641: 007e5ad8 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19642: 008cc974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19643: 00d8ff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19644: 00331864 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19645: 00b0c734 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19645: 00b0c834 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19646: 00dc70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19647: 00d9c95c 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19648: 0090f1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19648: 0090f2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19649: 003f4cb8 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19650: 00dc7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19651: 00828700 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19651: 008287f8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19652: 00dc868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19653: 005dc938 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 19654: 0056f60c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19655: 008eb4b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19656: 009a30e0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19655: 008eb5b0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19656: 009a31d8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19657: 00d93a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19658: 00dc7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19659: 009d5df4 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19659: 009d5eec 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19660: 002f5bf8 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19661: 00941150 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19661: 00941248 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19662: 005b0bb4 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19663: 00d9c80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 19664: 006a238c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 19664: 006a2488 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 19665: 00dbd9db 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19666: 00da1bb8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19667: 00b0c5e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19667: 00b0c6e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19668: 00cf30ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 19669: 006a24ac 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 19669: 006a25a8 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 19670: 0056b888 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19671: 00dc7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19672: 00d8db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19673: 00cf2f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ - 19674: 0073f320 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19674: 0073f418 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19675: 0055e69c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ - 19676: 006a23ec 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 19676: 006a24e8 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 19677: 00dc710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19678: 006e6478 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19678: 006e6570 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19679: 00cf3028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 19680: 009a5240 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19681: 009255dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19680: 009a5338 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19681: 009256d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19682: 002b5004 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19683: 00da219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19684: 00747b54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19684: 00747c4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19685: 00dc8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19686: 008aa2d4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19686: 008aa3cc 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19687: 003a4a4c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19688: 00d9c65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19689: 00d8f488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19690: 006a244c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 19691: 009d5160 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19690: 006a2548 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 19691: 009d5258 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19692: 00da1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19693: 00dc71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19694: 008cb514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19694: 008cb60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19695: 00cf2fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ - 19696: 0098a924 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19697: 0074115c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19698: 00706d78 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19696: 0098aa1c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19697: 00741254 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19698: 00706e70 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 19699: 00d9626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 19700: 00900f70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19700: 00901068 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19701: 00dc841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19702: 00da1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19703: 003a4884 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19704: 008fc248 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19705: 007226b0 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19704: 008fc340 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19705: 007227a8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19706: 00d8aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19707: 0055d85c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19708: 00dc67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19709: 009b22c0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19710: 00962da4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19709: 009b23b8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19710: 00962e9c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19711: 00c7c6f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19712: 009286f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19713: 00962158 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19714: 008b1604 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19712: 009287ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19713: 00962250 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19714: 008b16fc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19715: 00cfb218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 19716: 00cfb08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 19717: 00d8e928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19718: 00d9f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 19719: 00cf496c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 19720: 008159bc 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19720: 00815ab4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19721: 00dc7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19722: 0090a2b4 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19722: 0090a3ac 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19723: 00dc6117 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19724: 002ac79c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19725: 00cfb194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 19726: 00dc8a78 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19727: 0032d904 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19728: 007662d0 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19728: 007663c8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19729: 00cf48e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 19730: 00da0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19731: 00dc744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19732: 008fc190 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19732: 008fc288 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19733: 00dc72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19734: 00785598 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19734: 00785690 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19735: 00d935e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19736: 007593c4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19736: 007594bc 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19737: 00d03ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 19738: 00dc7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19739: 00dc7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19740: 008423b0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19740: 008424a8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19741: 00dc79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19742: 00dc84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19743: 00d03f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 19744: 007be6c8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19744: 007be7c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19745: 005b6274 408 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ - 19746: 00741a1c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19746: 00741b14 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 19747: 00cfb110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 19748: 00945ab0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19748: 00945ba8 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19749: 00d9f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19750: 008f39e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19750: 008f3adc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19751: 00d95384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19752: 00dc7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19753: 00293694 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19754: 002f6528 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19755: 00dc6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19756: 00cf4864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 19757: 00d8e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19758: 007a3048 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19758: 007a3140 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19759: 00d9283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19760: 00dc6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19761: 00dc780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 19762: 00d97224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19763: 004958c0 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19764: 0078ae84 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19764: 0078af7c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19765: 00dc7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19766: 00d03a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 19767: 00d8a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19768: 008cc0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19768: 008cc1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19769: 00dc6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19770: 0093778c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19770: 00937884 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19771: 0058c804 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19772: 00dc612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19773: 0099f888 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19773: 0099f980 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19774: 00dc8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19775: 00d96cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19776: 00dc616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19777: 00930700 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19777: 009307f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19778: 00d9fc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19779: 00d9fcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19780: 007bdc2c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19780: 007bdd24 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19781: 002b7d90 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19782: 008bbe20 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19783: 0095b4f8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 19784: 0078bb18 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19782: 008bbf18 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19783: 0095b5f0 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19784: 0078bc10 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19785: 00d9b8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19786: 00d93d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19787: 007de674 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19788: 00925cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19787: 007de76c 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19788: 00925da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19789: 00dc6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19790: 00c817d0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19791: 0095da84 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19791: 0095db7c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19792: 005a4dd8 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19793: 00d95134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19794: 00d96ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19795: 009447e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19796: 00998718 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19797: 00907550 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19795: 009448e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19796: 00998810 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19797: 00907648 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19798: 00dc7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19799: 00d98428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 19800: 00705bc0 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19800: 00705cb8 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19801: 00dc69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19802: 00622400 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 19803: 008caef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19804: 0075eaa0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19803: 008caff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19804: 0075eb98 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19805: 00dc833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19806: 00da235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19807: 005ddd80 2156 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 19808: 00d9256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19809: 00dc6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19810: 005b69ec 824 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 19811: 00c80884 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19812: 009d75e4 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19812: 009d76dc 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19813: 005dc344 352 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 19814: 00dc697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19815: 00dc6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19816: 00298dd8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19817: 00d9f754 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19818: 00d94a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19819: 00754cf0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19819: 00754de8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19820: 00516120 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19821: 006ee8c4 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19822: 0086cc34 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19821: 006ee9bc 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19822: 0086cd2c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19823: 00dc8654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19824: 00722910 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19824: 00722a08 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19825: 00d99f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19826: 00d9f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 19827: 006225a8 452 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 19828: 007a9868 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 19829: 0085bad0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19828: 007a9960 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19829: 0085bbc8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19830: 0038577c 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19831: 00979e48 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19831: 00979f40 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19832: 002a2480 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19833: 00939f80 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19833: 0093a078 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19834: 00d9aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19835: 008d8a2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19835: 008d8b24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19836: 00dc7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19837: 0082d204 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19837: 0082d2fc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19838: 00dc7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19839: 00d8e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19840: 00956f34 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19841: 00967d78 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19842: 008507b8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19840: 0095702c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19841: 00967e70 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19842: 008508b0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19843: 00dc6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19844: 00d968c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19845: 008bbf6c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19846: 0073681c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19845: 008bc064 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19846: 00736914 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19847: 00d95d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 19848: 00d960cc 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 19849: 0096eaac 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19849: 0096eba4 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19850: 00d9cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19851: 00da240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19852: 0058ea18 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19853: 00d9d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19854: 008ce62c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19855: 0094ebcc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19854: 008ce724 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19855: 0094ecc4 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19856: 00d98398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 19857: 00dc6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19858: 007b9c6c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19859: 009b06d0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19858: 007b9d64 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19859: 009b07c8 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19860: 00d8e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19861: 00dc7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19862: 00dc678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19863: 00d96e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19864: 0070de54 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19865: 0090a088 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19864: 0070df4c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19865: 0090a180 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19866: 00d9b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19867: 00d9f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19868: 00954078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19868: 00954170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19869: 00d8e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19870: 00268728 120 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 19871: 00dc62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19872: 00586c98 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19873: 008def3c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19874: 009a96d4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19873: 008df034 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19874: 009a97cc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19875: 00dc81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19876: 006e6904 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19877: 009b54d4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19876: 006e69fc 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19877: 009b55cc 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19878: 00ce19b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 19879: 00634f48 288 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 19880: 0055e444 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19881: 00dc65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19882: 00d91d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19883: 00d9d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19884: 00634d08 296 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 19885: 00951dd0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19885: 00951ec8 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19886: 00dc7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 19887: 003e2b14 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19888: 00dc69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19889: 009799b8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19889: 00979ab0 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19890: 00d99028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19891: 00561cd4 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19892: 00dc7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19893: 009093e4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19893: 009094dc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19894: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19895: 0052fa8c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19896: 00d95954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19897: 00d8b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19898: 002b6440 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19899: 00828868 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19899: 00828960 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19900: 00d9ffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19901: 002bc710 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19902: 00d8a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19903: 00d8e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19904: 00ce1934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 19905: 00634e30 280 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 19906: 00dc6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19907: 00d9e350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19908: 00d9b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19909: 00dc6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19910: 0029b110 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19911: 00d957c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19912: 0098f424 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19913: 00960644 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19914: 00707454 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19915: 009d719c 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19912: 0098f51c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19913: 0096073c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19914: 0070754c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19915: 009d7294 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19916: 00dc60c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 19917: 006e7414 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19917: 006e750c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19918: 00d9aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19919: 00da16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19920: 00da0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19921: 00dc7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19922: 008153e0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19923: 008cc70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19922: 008154d8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19923: 008cc804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19924: 00d945a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19925: 005af7c0 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19926: 0055d688 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19927: 00900ab0 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19928: 0073aa90 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19927: 00900ba8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19928: 0073ab88 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19929: 00d93d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19930: 00587fe8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19931: 00591c3c 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19932: 0075c310 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19933: 0079b05c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19934: 009a6874 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19935: 00987b28 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19936: 00801f8c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19937: 007988c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19938: 009659dc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19932: 0075c408 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19933: 0079b154 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19934: 009a696c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19935: 00987c20 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19936: 00802084 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19937: 007989bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19938: 00965ad4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19939: 00d8b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19940: 00d8c9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19941: 00d93a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19942: 002ab780 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19943: 008cb9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19943: 008cbab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19944: 00d97054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19945: 00900fe0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19946: 006e6890 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19945: 009010d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19946: 006e6988 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19947: 0032b3d4 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19948: 0096d478 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19948: 0096d570 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19949: 003a4990 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19950: 00d9d140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19951: 005ab6a8 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19952: 00dc7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19953: 00d9ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19954: 002aca38 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19955: 00d927ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19956: 007faf40 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19956: 007fb038 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19957: 004ce9fc 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19958: 003a47e0 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19959: 004ef1f4 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19960: 00d953b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19961: 00d90ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19962: 00d03300 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 19963: 00d8a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19964: 00dc6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19965: 00dc689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19966: 009551f4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19966: 009552ec 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19967: 00d018b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 19968: 00910de8 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19969: 0074d8b4 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 19970: 0093c4e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19968: 00910ee0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19969: 0074d9ac 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19970: 0093c5dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19971: 00445d18 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19972: 008db860 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19972: 008db958 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19973: 00d030f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ - 19974: 00777694 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19974: 0077778c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19975: 002ec8e0 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19976: 00dc7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19977: 0054c220 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19978: 00809c80 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19978: 00809d78 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19979: 00dc7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19980: 00ce4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 19981: 00cdfc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 19982: 003a38c4 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19983: 00dc771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19984: 002a5260 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19985: 005a9898 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19986: 00dc6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19987: 00da4124 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19988: 00d978b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19989: 0029cfec 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19990: 009a2b90 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19990: 009a2c88 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19991: 00dc8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19992: 00d94318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19993: 0077d4b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19993: 0077d5ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19994: 00d90e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19995: 0077d4f4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19996: 00962c68 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19995: 0077d5ec 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19996: 00962d60 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19997: 00dc7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19998: 0077d53c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19999: 0077d6a4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 20000: 0077d6fc 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19998: 0077d634 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19999: 0077d79c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 20000: 0077d7f4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20001: 00d9aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20002: 00d9e0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 20003: 0077d75c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20004: 00748d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20003: 0077d854 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 20004: 00748e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20005: 00dc8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20006: 00d9d9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 20007: 00707434 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 20007: 0070752c 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20008: 00dc7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20009: 007bef40 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20009: 007bf038 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20010: 00d9aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20011: 00dc731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20012: 00d9df50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20013: 00d978c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20014: 0095fe50 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20014: 0095ff48 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 20015: 00dc695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20016: 002f8fe0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20017: 0090d1fc 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20017: 0090d2f4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20018: 00d91b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20019: 00dc8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20020: 0073ab3c 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 20020: 0073ac34 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20021: 00d99288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20022: 008abf10 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20023: 0072794c 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20022: 008ac008 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20023: 00727a44 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20024: 00dc613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20025: 00911b20 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20026: 007e8f64 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20025: 00911c18 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20026: 007e905c 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20027: 00d97814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20028: 00d907a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20029: 00642fbc 64 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20030: 00d9a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20031: 0093d8f8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20031: 0093d9f0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20032: 00d949c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20033: 00d9e53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20034: 00554098 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20035: 00dc8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20036: 0033ffc4 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20037: 00d8d1ec 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20038: 0094f894 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20039: 007ac0a4 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20038: 0094f98c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20039: 007ac19c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20040: 00d98318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20041: 00d9b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20042: 0055e4bc 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20043: 00950954 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20044: 008192e0 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20043: 00950a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20044: 008193d8 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20045: 00d9e50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20046: 00d94548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20047: 00c8157c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20048: 004fe290 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 20049: 00778890 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 20049: 00778988 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20050: 005b64f0 12 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20051: 00dc6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20052: 00d95994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20053: 00d97954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20054: 009c9040 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20055: 006d8eb0 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20054: 009c9138 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20055: 006d8fa8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20056: 00dc61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 20057: 0071e0c4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 20057: 0071e1bc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20058: 00dc6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20059: 005d9220 136 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ - 20060: 00792de4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 20060: 00792edc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20061: 00dc6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20062: 005a3864 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20063: 0055bf4c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20064: 0042e880 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20065: 0055d8ec 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20066: 009400f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20066: 009401f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20067: 00dc6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20068: 0063882c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20069: 00dc60ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20070: 00dc7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20071: 00dc692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20072: 007bdbc0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20073: 007d90b0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20074: 00963bf8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20075: 007e8cb4 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20072: 007bdcb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20073: 007d91a8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20074: 00963cf0 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20075: 007e8dac 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20076: 00d906c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 20077: 0074692c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20078: 0074d994 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20077: 00746a24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 20078: 0074da8c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20079: 005e7738 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20080: 00987d38 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20080: 00987e30 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20081: 00dc8bb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20082: 002d0520 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20083: 00da1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20084: 00d8c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20085: 00d00b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20086: 006389b0 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20087: 00d9e56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20088: 00d8cc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20089: 00914ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20089: 00914ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20090: 00dc7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20091: 008285f8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 20092: 00740834 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 20091: 008286f0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20092: 0074092c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 20093: 00dc6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20094: 008f5dc0 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20094: 008f5eb8 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20095: 005ea6d8 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20096: 00300e30 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20097: 0099b3e4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20098: 0098dfa4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20097: 0099b4dc 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20098: 0098e09c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20099: 00dc7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20100: 00d927fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20101: 005eb3ec 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ - 20102: 00748044 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 20102: 0074813c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20103: 00dc730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20104: 00dc6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20105: 0058e294 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20106: 00dc78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20107: 00544e50 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20108: 007bef38 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20109: 007cfc80 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20108: 007bf030 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20109: 007cfd78 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20110: 00d9db00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 20111: 00746638 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 20111: 00746730 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20112: 00469e3c 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20113: 005e9ff0 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20114: 00d9b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20115: 00d990d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20116: 00da21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20117: 00d9f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20118: 009b08d0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20119: 007517bc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20118: 009b09c8 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20119: 007518b4 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20120: 00d9c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20121: 002b4f3c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20122: 00d8a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20123: 00dc8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20124: 00828350 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20124: 00828448 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20125: 00dc7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20126: 00dc7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20127: 0059afe4 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20128: 0061e38c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ - 20129: 007068a4 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20130: 00945500 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20129: 0070699c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 20130: 009455f8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20131: 0061e4ac 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20132: 00d98ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20133: 00dc6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20134: 00dc6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20135: 00dc80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 20136: 00780a24 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 20136: 00780b1c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20137: 00d8b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20138: 005bc86c 156 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20139: 00564c14 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20140: 0061e3ec 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20141: 00dc6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20142: 00dc6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20143: 008cc2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20143: 008cc3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20144: 00294d60 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20145: 00813ff0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20145: 008140e8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20146: 00dc722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20147: 00dc7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20148: 00d936f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20149: 00dc686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20150: 00d9aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20151: 00dc6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20152: 00d9dea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20153: 009858b4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 20154: 00716830 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 20153: 009859ac 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20154: 00716928 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20155: 005182c4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20156: 0093489c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20156: 00934994 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20157: 00dc7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20158: 00dc7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20159: 00dc7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20160: 007df8ec 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20160: 007df9e4 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20161: 00da2660 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20162: 00dc7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20163: 00d97f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20164: 00d8e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20165: 00305178 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20166: 0061e44c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20167: 0088c8a0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20168: 00920a9c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20167: 0088c998 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20168: 00920b94 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20169: 004efd3c 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20170: 00945944 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20170: 00945a3c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20171: 00d9f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20172: 00d9dcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20173: 00934d10 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20174: 0074f868 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20173: 00934e08 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20174: 0074f960 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20175: 00c7e96c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20176: 00d90d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20177: 00568b3c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20178: 00d93e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20179: 00d8fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20180: 00dc82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 20181: 0077d01c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 20181: 0077d114 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20182: 00d8acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20183: 009d50dc 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20183: 009d51d4 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20184: 00d97a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20185: 00d8e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20186: 00d95d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20187: 0072215c 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20187: 00722254 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20188: 00dc7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20189: 00dc7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20190: 00d983f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 20191: 00d9b8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20192: 00dc7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20193: 0096a66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 20194: 00783584 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 20193: 0096a764 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20194: 0078367c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20195: 00d8a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20196: 00dc81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20197: 008137ac 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20198: 009b36a0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20197: 008138a4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20198: 009b3798 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20199: 00dc6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20200: 0029d4ec 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20201: 00d969f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20202: 00dc611d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20203: 007d91e0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20203: 007d92d8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20204: 00c6c0d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20205: 003e6520 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20206: 00dc6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20207: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20208: 009aaf30 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 20209: 0074138c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20210: 007235c4 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20208: 009ab028 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20209: 00741484 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 20210: 007236bc 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20211: 005dac9c 432 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20212: 00929cf8 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20212: 00929df0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20213: 0025f1bc 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 20214: 0071bf54 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 20214: 0071c04c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20215: 00dc63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20216: 00d94bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20217: 003a8e20 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20218: 00d95274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20219: 0037b08c 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 20220: 006f6cf8 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 20220: 006f6df0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20221: 00d94948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20222: 0091cb08 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20222: 0091cc00 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20223: 00da1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20224: 0083c174 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20224: 0083c26c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20225: 00d9fd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20226: 00d9269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20227: 00c87ce0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20228: 0032d6f8 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20229: 00dc8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20230: 002ad5a4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20231: 0093d9ec 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20231: 0093dae4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20232: 00da18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20233: 008e6b8c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20233: 008e6c84 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20234: 00dc6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20235: 0025c2b8 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20236: 0037298c 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20237: 00dc60d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20238: 00dc6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20239: 00dc632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20240: 00c81130 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 20241: 00dc82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 20242: 00dc68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 20243: 00d8a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 20244: 0029357c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 20245: 00dc7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20246: 00d8e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20247: 005d2c40 412 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ - 20248: 0071641c 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 20248: 00716514 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20249: 00d97154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20250: 00da08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20251: 00cf89e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20252: 002abe44 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20253: 00dc8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20254: 00861f18 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20254: 00862010 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20255: 002bd030 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20256: 00dc6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 20257: 0098abe4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20257: 0098acdc 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20258: 00dc84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20259: 00dc74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20260: 009a2c04 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20261: 009513f0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20260: 009a2cfc 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20261: 009514e8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20262: 00cf895c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20263: 00304228 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20264: 003aaf58 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20265: 00d90f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20266: 008fe1d8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20266: 008fe2d0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20267: 00dc62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20268: 008ddd68 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20268: 008dde60 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20269: 00d8a570 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20270: 00dc7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20271: 008cdcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20271: 008cddf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20272: 00dc6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20273: 00dc6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20274: 00dc775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20275: 00dc7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20276: 002b7f88 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20277: 008503f0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20277: 008504e8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20278: 002c0a6c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20279: 0096dec4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20279: 0096dfbc 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20280: 00d8ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20281: 002a3acc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20282: 0090f098 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20282: 0090f190 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20283: 00316598 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20284: 00d931b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20285: 0054ebfc 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20286: 00dc6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20287: 0091b56c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20287: 0091b664 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20288: 00cf88d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ - 20289: 007834e4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 20289: 007835dc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20290: 0054e8b4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20291: 00dc6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20292: 00d972b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20293: 0075207c 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20293: 00752174 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20294: 00dbd9d5 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20295: 0095a674 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20295: 0095a76c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20296: 00da0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20297: 00294ee0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20298: 00dc6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20299: 00dc858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20300: 009c0ac8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20300: 009c0bc0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20301: 00dc634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20302: 00dc8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20303: 0091140c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20303: 00911504 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20304: 00d980e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20305: 00491d44 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 20306: 0074397c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 20306: 00743a74 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20307: 00dc68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 20308: 00ba5e8c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20308: 00ba5f94 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20309: 00d88fe4 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20310: 00dc794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20311: 005b64d8 24 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20312: 00302fa8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20313: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20314: 009097ec 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20314: 009098e4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20315: 00d9265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20316: 0063de3c 72 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20317: 00dc7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20318: 00584e40 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20319: 008c1ad8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20319: 008c1bd0 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20320: 00dc841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20321: 00dc6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20322: 00d9a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20323: 009512fc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20324: 0091818c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20323: 009513f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20324: 00918284 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20325: 00dc69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20326: 00dc7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20327: 008fa6fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20327: 008fa7f4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20328: 00dc64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20329: 008508e4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 20330: 00706c10 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 20329: 008509dc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20330: 00706d08 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20331: 00bcefac 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20332: 00dc8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20333: 00dc66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20334: 00d9f498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20335: 00d8d634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20336: 0063dc58 236 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20337: 00d951d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20338: 007f8780 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20338: 007f8878 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20339: 00dc7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20340: 00d95984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20341: 00d8f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20342: 00815dcc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20342: 00815ec4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20343: 00d9e2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 20344: 00740160 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 20344: 00740258 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 20345: 00d9e330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20346: 005624c8 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20347: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20348: 0096a164 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20348: 0096a25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20349: 00dc70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20350: 00dc66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20351: 00842284 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 20352: 00706ac4 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 20351: 0084237c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20352: 00706bbc 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20353: 00dc741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20354: 007bfff0 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20354: 007c00e8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20355: 00dc802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20356: 00dc6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20357: 00dc8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20358: 00dc7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20359: 00dc7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 20360: 00731d48 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 20360: 00731e40 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20361: 00d8dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20362: 00817704 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20362: 008177fc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20363: 0027f058 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20364: 00d95bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20365: 00822e50 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 20366: 00925804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20365: 00822f48 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20366: 009258fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20367: 00dc70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20368: 00dc682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20369: 00d972a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20370: 00dc61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20371: 00dc7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20372: 00dc6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20373: 00d8f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20374: 0099a77c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 20375: 009396cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 20376: 00736960 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 20374: 0099a874 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20375: 009397c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20376: 00736a58 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20377: 0038cf00 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20378: 00dc7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20379: 00981824 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20379: 0098191c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20380: 002a3870 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20381: 00dc6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20382: 008e7edc 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20383: 006f5c60 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20384: 009b7bb0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20382: 008e7fd4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20383: 006f5d58 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20384: 009b7ca8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20385: 00dc7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20386: 00dc6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20387: 0091c3cc 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 20388: 007470cc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 20387: 0091c4c4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20388: 007471c4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20389: 00d9b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20390: 00dc86b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20391: 002b38f8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20392: 00d9e840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20393: 008fbce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20394: 00929328 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20393: 008fbddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20394: 00929420 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20395: 00dc6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20396: 00d9a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20397: 00dc6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20398: 00dc6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20399: 00dc676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20400: 007b9738 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20400: 007b9830 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20401: 00dc6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 20402: 00b2db40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 20402: 00b2dc40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 20403: 00dc85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20404: 00dc781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 20405: 00d9e6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20406: 00d98a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20407: 009bead4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20408: 0091a164 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20409: 009564e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20407: 009bebcc 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20408: 0091a25c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20409: 009565e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20410: 00c81b94 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20411: 00914084 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20411: 0091417c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20412: 00d8b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20413: 00dc6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20414: 00963218 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20415: 009693b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20414: 00963310 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20415: 009694b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20416: 00dc81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20417: 00dc76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20418: 00da1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20419: 00d9efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20420: 00da39f9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20421: 00d8ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20422: 00dc7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20423: 00d9f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20424: 00da2648 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20425: 002a3aec 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20426: 007afa08 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20427: 009b5230 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20428: 008dcfa8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20426: 007afb00 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20427: 009b5328 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20428: 008dd0a0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20429: 005dd394 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20430: 00dc763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20431: 005ea468 24 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20432: 00dc6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20433: 009676e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20434: 006f5420 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20433: 009677e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20434: 006f5518 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20435: 00dc64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20436: 008fb6c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20436: 008fb7bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20437: 00dc8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20438: 00d9a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 20439: 00914b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 20439: 00914c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 20440: 005eadd0 136 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20441: 00dc6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20442: 0080d7bc 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20442: 0080d8b4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20443: 00dc688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20444: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20445: 0058ed08 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 20446: 007455f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 20446: 007456e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20447: 00423c94 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20448: 004ed14c 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20449: 00d9d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20450: 00d8f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20451: 0099491c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20451: 00994a14 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20452: 00dc78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20453: 002b3960 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20454: 00d9b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20455: 00dc748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20456: 00954f28 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20456: 00955020 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20457: 005e9c70 108 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20458: 0098380c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20458: 00983904 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20459: 00dc7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20460: 00dc8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20461: 00d90df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20462: 00d9a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20463: 00911e3c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20463: 00911f34 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20464: 00d949d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20465: 00d9c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20466: 00dc61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20467: 00dc7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20468: 00d8c9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20469: 00dbd9ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 20470: 003e61e8 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20471: 005af48c 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20472: 00b0c214 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20472: 00b0c314 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20473: 00dc7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20474: 0079d4f0 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20474: 0079d5e8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20475: 00d95794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20476: 005b05d8 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20477: 00d9d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 20478: 00dc663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20479: 00534d08 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20480: 00dc83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20481: 00d8bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20482: 00d8c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20483: 00511de0 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20484: 008f1820 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20484: 008f1918 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20485: 00d9bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20486: 00dc7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20487: 008f77b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20487: 008f78b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20488: 00d8ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20489: 00dc7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20490: 00dc7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20491: 007508dc 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20491: 007509d4 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20492: 0038531c 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 20493: 0077e3a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 20493: 0077e49c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20494: 00dc8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20495: 00c81640 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20496: 00d9d230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20497: 0038f688 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20498: 002f7a14 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20499: 00dc7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20500: 00d8f348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20501: 007bfed8 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20501: 007bffd0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20502: 00dc66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20503: 00dc6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20504: 0099f998 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20504: 0099fa90 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20505: 00d929cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20506: 00d04a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ - 20507: 008d1d1c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20507: 008d1e14 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20508: 00d05274 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20509: 00dc7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20510: 002a629c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20511: 00d93218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20512: 006b95ac 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20512: 006b96a4 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20513: 004cd874 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 20514: 002b6470 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20515: 00dc62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20516: 00d04ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20517: 00dc73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20518: 00d946a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20519: 00d8cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20520: 006e5d74 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20520: 006e5e6c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20521: 00dc66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20522: 0032b41c 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20523: 0050ec94 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 20524: 00765b70 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 20524: 00765c68 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20525: 00dc7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20526: 002a6dfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20527: 007f7e70 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20527: 007f7f68 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20528: 00d84994 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 20529: 0071af9c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 20529: 0071b094 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20530: 00d9c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20531: 009c244c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20531: 009c2544 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20532: 00d8e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20533: 005dd104 392 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20534: 008ea4ac 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20534: 008ea5a4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20535: 00d04b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20536: 004e32f8 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20537: 008f936c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20537: 008f9464 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20538: 00585710 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20539: 00871d98 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20539: 00871e90 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20540: 00da0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20541: 004fa4a4 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20542: 009c8670 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20542: 009c8768 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20543: 00dc89f4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20544: 00514330 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20545: 00330f2c 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 20546: 00745bfc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 20546: 00745cf4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20547: 005b9004 284 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20548: 00d8dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 20549: 00744264 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 20549: 0074435c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20550: 00dc68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20551: 009604d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20551: 009605cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20552: 005b8418 372 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20553: 00dc86ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20554: 002f95e0 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20555: 00473724 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20556: 00d9ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20557: 00d9e420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20558: 00d93998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20559: 00dc7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20560: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20561: 00d8efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20562: 002a53dc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20563: 00dc7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20564: 002b16a8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 20565: 009b65ac 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20565: 009b66a4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20566: 002b2884 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20567: 00dc6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20568: 00748f28 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20568: 00749020 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20569: 005b788c 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20570: 00d911f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20571: 00dc85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20572: 00d9dde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20573: 00815f10 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20573: 00816008 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20574: 00d95a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20575: 00da0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20576: 007946a0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20576: 00794798 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20577: 002ad274 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20578: 00dc6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20579: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20580: 00746ab8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20580: 00746bb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20581: 00dc7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20582: 0090034c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20582: 00900444 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20583: 00d91fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20584: 008e2220 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20584: 008e2318 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20585: 00dc7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 20586: 0074222c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20586: 00742324 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20587: 00dc8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20588: 00c80d10 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20589: 00dc802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20590: 00d8df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20591: 00d8f3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20592: 003936e8 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20593: 0075a36c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20594: 007be58c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20595: 00931750 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20593: 0075a464 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20594: 007be684 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20595: 00931848 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20596: 0031e880 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20597: 00dc80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20598: 0096df84 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20598: 0096e07c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20599: 00d9e48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20600: 00d905f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 20601: 0079ac88 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20601: 0079ad80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20602: 00d8c704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20603: 007957f0 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20604: 007963dc 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20603: 007958e8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20604: 007964d4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20605: 00dc6101 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20606: 008fd070 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20607: 00868798 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20608: 00796bd0 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20606: 008fd168 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20607: 00868890 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20608: 00796cc8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20609: 00d9e750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20610: 003bcf1c 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20611: 00da1e68 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20612: 009ce0f0 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20612: 009ce1e8 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20613: 00d95eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20614: 0085ba54 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20614: 0085bb4c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20615: 004913ac 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20616: 00dc7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20617: 00c703c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20618: 00da1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20619: 00dc6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20620: 00d9f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20621: 0047463c 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20622: 003024bc 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20623: 00781ea0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20623: 00781f98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20624: 00417a30 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20625: 00dc7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20626: 008dea30 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20626: 008deb28 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20627: 00d8b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20628: 00d9c7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 20629: 007a9e24 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20629: 007a9f1c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20630: 002a12c4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20631: 00986b9c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20631: 00986c94 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20632: 00d8fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 20633: 005d4f48 752 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 20634: 0094aeb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20634: 0094afb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20635: 00d93f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20636: 00d98018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20637: 00d9d160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20638: 007a36ec 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20638: 007a37e4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20639: 00d99148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20640: 005ac970 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20641: 005ecee4 24 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20642: 00d99ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20643: 00dc829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20644: 00dc7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20645: 00340030 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20646: 00538b14 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20647: 0033e8dc 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20648: 0048fd14 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20649: 00628ddc 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 20650: 00d9202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20651: 00753b28 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20652: 009bfcc8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20651: 00753c20 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20652: 009bfdc0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20653: 00dc8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20654: 00963318 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20654: 00963410 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20655: 00dc6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20656: 002c9ad8 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20657: 002b2bc0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20658: 00dc69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20659: 00628a94 436 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 20660: 0058ece8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20661: 00dc6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ @@ -20668,224 +20668,224 @@ │ │ │ │ 20664: 00d9fecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20665: 004fc260 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20666: 00422d68 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20667: 00dc621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20668: 0029505c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20669: 00d8f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20670: 00dc853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20671: 009cc7ac 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20672: 007d471c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20671: 009cc8a4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20672: 007d4814 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20673: 00dc7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20674: 008d47d8 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20674: 008d48d0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20675: 00cff28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 20676: 008c50d0 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20676: 008c51c8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20677: 00dc82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20678: 00628c48 404 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 20679: 00dc749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 20680: 00d8afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20681: 007b5a68 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20681: 007b5b60 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 20682: 00cff208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 20683: 009adf18 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 20684: 00916498 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20685: 009b1700 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20683: 009ae010 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 20684: 00916590 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20685: 009b17f8 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20686: 00dc7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20687: 00ce2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 20688: 00d94878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20689: 007ecfd4 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20689: 007ed0cc 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20690: 002fe9e4 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20691: 00d8b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20692: 00ce2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 20693: 00dc6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20694: 00d9c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20695: 006d1274 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20695: 006d136c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20696: 0058871c 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 20697: 0077dad8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20697: 0077dbd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20698: 0041ddcc 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 20699: 00ce2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 20700: 009524e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20701: 007ea684 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20700: 009525e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20701: 007ea77c 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20702: 00dbd9d7 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20703: 0088d5a8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20703: 0088d6a0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20704: 00c7c334 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20705: 0095ed00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20705: 0095edf8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20706: 00d8d7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20707: 00cff184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 20708: 00dc6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20709: 00da07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 20710: 00d0369c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 20711: 007c5560 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20711: 007c5658 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20712: 002aa46c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20713: 00dc7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20714: 00dc734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20715: 00d9b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20716: 00dc622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20717: 00d01728 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 20718: 00c814cc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 20719: 00747418 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20719: 00747510 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20720: 00dc79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20721: 00ce2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 20722: 00c7407c 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20723: 00918668 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20723: 00918760 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20724: 003e8104 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20725: 0075a7cc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20725: 0075a8c4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20726: 00ce18b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 20727: 0051abe4 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20728: 0029ebf0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20729: 00d01830 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 20730: 00d922ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20731: 0053b32c 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20732: 00dc8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20733: 00797a94 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20733: 00797b8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20734: 00dc849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20735: 00dc79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20736: 00584ec0 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20737: 00d9ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20738: 002adeb4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20739: 0081e230 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20740: 007dd614 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20741: 007e5458 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20739: 0081e328 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20740: 007dd70c 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20741: 007e5550 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20742: 00ce5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 20743: 00d941e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 20744: 00cf9328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 20745: 0080c1cc 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20745: 0080c2c4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20746: 00ce182c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 20747: 00d8d454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20748: 00d05c50 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20749: 0075578c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20749: 00755884 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20750: 00dc8694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20751: 00469a1c 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20752: 00cf92a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 20753: 00dc7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 20754: 00776d20 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20755: 006eac80 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20756: 009a3154 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20754: 00776e18 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20755: 006ead78 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20756: 009a324c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20757: 00d8cbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20758: 002bb014 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20759: 00dc8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20760: 00d8ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20761: 002baeb0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20762: 00d9fc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20763: 00dc6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20764: 00dc86da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20765: 00d8f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20766: 007a4b78 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20766: 007a4c70 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20767: 00d9b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20768: 008cc1a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20769: 0092bc88 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20768: 008cc2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20769: 0092bd80 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20770: 00d9d010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20771: 00d02d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 20772: 0093b3dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20773: 009b875c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20772: 0093b4d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20773: 009b8854 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20774: 00dc6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20775: 00dc66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20776: 00dc67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20777: 00d9e2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20778: 00cf9220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 20779: 00d8a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20780: 0080cd04 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20781: 0094a9e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20782: 0094cd84 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20780: 0080cdfc 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20781: 0094aadc 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20782: 0094ce7c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20783: 00dc60f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20784: 00dc7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 20785: 00d00ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 20786: 008d7924 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20786: 008d7a1c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20787: 00dc7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20788: 00c81194 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20789: 00d9c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 20790: 00dc615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20791: 00d97f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20792: 00d8cb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20793: 00d8b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20794: 00dc81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20795: 008e1218 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20795: 008e1310 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20796: 00dc8bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20797: 00797c60 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20797: 00797d58 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20798: 00dc6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20799: 00d9da40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20800: 0056f474 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20801: 00dc72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20802: 00d957d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20803: 00d8bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20804: 006c9954 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20804: 006c9a4c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20805: 00dc8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20806: 008f8b38 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20806: 008f8c30 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20807: 00dc70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 20808: 00d02cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 20809: 0090b73c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20809: 0090b834 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20810: 00dc6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20811: 008fd2c4 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20811: 008fd3bc 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 20812: 00cf16e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 20813: 0099dc98 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20813: 0099dd90 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20814: 00564b3c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20815: 0077edd8 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20816: 00999b40 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20815: 0077eed0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20816: 00999c38 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 20817: 00cf17ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 20818: 009001c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20819: 009342f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20818: 009002c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20819: 009343ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20820: 00d8d614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20821: 00d8c864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20822: 00d84654 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20823: 00dc6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20824: 00d94aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 20825: 006a376c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 20825: 006a3868 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 20826: 00dc77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 20827: 006a388c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 20827: 006a3988 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 20828: 005feab8 616 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 20829: 00d97084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20830: 006a37cc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 20831: 0090ff28 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20830: 006a38c8 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 20831: 00910020 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20832: 00dc7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20833: 005224ec 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20834: 00dc6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20835: 0032ae40 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20836: 00d9ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20837: 00dc80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20838: 00d97104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20839: 00cf1768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 20840: 0050253c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20841: 0055e574 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20842: 008c82d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20842: 008c83d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20843: 00c6ada8 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20844: 00dc6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20845: 00855344 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20846: 009a0f0c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20845: 0085543c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20846: 009a1004 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20847: 002a220c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 20848: 006a382c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ - 20849: 00765dac 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20850: 00781af8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20851: 00929344 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20848: 006a3928 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 20849: 00765ea4 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20850: 00781bf0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20851: 0092943c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20852: 00dc655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20853: 00d9274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20854: 00478e38 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20855: 009a39cc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20856: 009cb32c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20855: 009a3ac4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20856: 009cb424 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20857: 00dc610e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20858: 00d8c5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20859: 00d8db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20860: 008ffef8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20861: 00940548 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20862: 0096a7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20863: 0095e2e4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20864: 007d97b4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20860: 008ffff0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20861: 00940640 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20862: 0096a8d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20863: 0095e3dc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20864: 007d98ac 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20865: 00da1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 20866: 00745ad0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20866: 00745bc8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20867: 00d9fe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20868: 009bfd74 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20868: 009bfe6c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20869: 0030485c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20870: 003dd5b0 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20871: 00925bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20871: 00925cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20872: 00d9b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20873: 0093d5ec 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20873: 0093d6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20874: 003382c8 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20875: 00d9fb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20876: 0091d228 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20876: 0091d320 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20877: 00416828 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20878: 0061ee0c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 20879: 0061ef2c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ - 20880: 0071aba8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20880: 0071aca0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20881: 00d9a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20882: 0058c208 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20883: 00dc765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20884: 00d9feec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20885: 00620214 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_d │ │ │ │ 20886: 004388d0 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20887: 0061ee6c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_h │ │ │ │ @@ -20896,305 +20896,305 @@ │ │ │ │ 20892: 0061fef0 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 20893: 00dc86c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20894: 00dc7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20895: 00d9268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20896: 00dc8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20897: 00dc7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20898: 00dc61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20899: 00954530 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20899: 00954628 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20900: 00dc7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20901: 0098e7f4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20902: 009a3870 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20901: 0098e8ec 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20902: 009a3968 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20903: 00d96b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20904: 0096a724 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20904: 0096a81c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20905: 00d8ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20906: 0074f7f8 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20906: 0074f8f0 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20907: 00ce9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 20908: 00dc6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20909: 00ce93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 20910: 009a6960 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20910: 009a6a58 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20911: 00dc7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20912: 00d95294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20913: 003033c8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20914: 009c5070 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20914: 009c5168 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20915: 00d9f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20916: 00d99128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20917: 0061eecc 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 20918: 00ce94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 20919: 00ce3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 20920: 00d984c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 20921: 00620098 380 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 20922: 00d95fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20923: 005adb88 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20924: 00514940 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20925: 0096b688 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20925: 0096b780 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20926: 00cf79e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 20927: 006d62ac 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20927: 006d63a4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20928: 00cf7858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 20929: 00da0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20930: 00d8b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20931: 00cba750 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20932: 008e9684 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20932: 008e977c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20933: 00d97234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20934: 003321c4 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20935: 00cf7960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 20936: 00d8bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20937: 00dc7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20938: 00d97414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20939: 00d9a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20940: 00329670 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 20941: 00c80cc4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20942: 00dc84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20943: 002b4fc0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20944: 00d97664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20945: 00743e78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20945: 00743f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20946: 00d933d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20947: 00dc7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20948: 00ce9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 20949: 00d99c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20950: 00dc7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20951: 008fc134 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20951: 008fc22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20952: 002b62ec 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20953: 008cd960 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20953: 008cda58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20954: 00dc7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20955: 00dc7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20956: 00dc7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20957: 00d91058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20958: 00cf78dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 20959: 00d97b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20960: 00d9e4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20961: 00c79e6c 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 20962: 00d9fdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20963: 009ba208 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20963: 009ba300 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20964: 00dc85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20965: 008e2b4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20965: 008e2c44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20966: 00d96f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20967: 0059079c 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20968: 00dc6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20969: 00727f10 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20970: 00964b6c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20969: 00728008 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20970: 00964c64 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20971: 00dc7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20972: 00dc7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20973: 007832b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20973: 007833b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20974: 00dc7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20975: 00929c30 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20975: 00929d28 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20976: 00d8ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20977: 009bf198 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20977: 009bf290 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20978: 00dc8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20979: 00d94378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20980: 009c951c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20981: 00863478 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20982: 00924c2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20980: 009c9614 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20981: 00863570 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20982: 00924d24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20983: 00dc6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20984: 006a0e04 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 20984: 006a0f00 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 20985: 00c8148c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20986: 00293df8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20987: 00dc84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20988: 0029735c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20989: 00d95024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20990: 00dc8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20991: 005b3120 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20992: 00dc7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20993: 00dc6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20994: 00b2db78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20995: 009b5610 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20996: 009ad994 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20997: 0094774c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20998: 008fc4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20999: 00918e94 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20994: 00b2dc78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20995: 009b5708 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20996: 009ada8c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20997: 00947844 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20998: 008fc5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20999: 00918f8c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21000: 00da214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21001: 00940884 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21001: 0094097c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21002: 0029b0f0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21003: 00d93ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21004: 00b2db70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21005: 00825b54 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21004: 00b2dc70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21005: 00825c4c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21006: 003e1e14 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21007: 00d9a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21008: 00cf4c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21009: 0028a600 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21010: 00dc7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21011: 00dc73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21012: 00d97784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21013: 0091b6f0 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21013: 0091b7e8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21014: 00d98118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21015: 00940714 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21016: 008d2c44 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21015: 0094080c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21016: 008d2d3c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21017: 00cf4c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21018: 00dc7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21019: 00d9ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21020: 007d3054 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21020: 007d314c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21021: 002ae04c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21022: 00332c14 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21023: 00d9d040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 21024: 0071af44 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 21024: 0071b03c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21025: 00dc61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21026: 00d9e780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21027: 00dc77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21028: 00d98088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21029: 00748c3c 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21029: 00748d34 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21030: 0041760c 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21031: 0081b7b0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21031: 0081b8a8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21032: 00dc6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21033: 0027ebc0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21034: 00dc6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21035: 00d9efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21036: 00dc72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21037: 00dc85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21038: 0092eac4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 21039: 007195c4 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 21038: 0092ebbc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21039: 007196bc 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21040: 00dc6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21041: 0058ead0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21042: 00dc60c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21043: 00cf4b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21044: 00d94758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 21045: 006cdf00 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 21045: 006cdff8 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 21046: 00dc7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21047: 00d9ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21048: 00da1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21049: 00d8fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21050: 007ac548 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21050: 007ac640 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21051: 00549cd8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21052: 00dc619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21053: 00dc82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21054: 009a6734 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21054: 009a682c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21055: 00d8d704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21056: 00d951c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21057: 00d9fe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21058: 00c74604 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 21059: 00d97194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21060: 002a36b0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21061: 00dc7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21062: 008bd6dc 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21062: 008bd7d4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21063: 0031b408 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21064: 00d98e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21065: 00dc6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21066: 00dc65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21067: 002bbfd4 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21068: 00c7c560 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21069: 00d8b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 21070: 0079a7bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 21070: 0079a8b4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21071: 00d91278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 21072: 00733fa0 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 21072: 00734098 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21073: 00d9c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21074: 0095fa4c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21075: 0099a79c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21074: 0095fb44 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21075: 0099a894 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21076: 002b5c24 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21077: 0029d730 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21078: 00517670 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21079: 00dc64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21080: 00ba5c8c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21080: 00ba5d94 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21081: 005ba2e8 268 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21082: 00dc8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 21083: 00777168 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 21083: 00777260 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21084: 0052267c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21085: 00d97724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21086: 00da0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21087: 0070f140 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 21087: 0070f238 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21088: 00d9a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21089: 00990bec 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21090: 007b5600 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21089: 00990ce4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21090: 007b56f8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21091: 0051d5e8 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21092: 00d9d9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21093: 00956a98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21093: 00956b90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21094: 00dc662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21095: 00dc8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21096: 00da06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21097: 00d94ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21098: 00d8dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 21099: 0079a998 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21100: 009be6ac 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21101: 0075210c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21099: 0079aa90 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 21100: 009be7a4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21101: 00752204 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21102: 0058f710 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 21103: 00715ef0 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 21103: 00715fe8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21104: 00dc6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21105: 009d08f8 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21105: 009d09f0 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21106: 00bcf528 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21107: 00dc64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21108: 00805ed8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21109: 0079d278 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21108: 00805fd0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21109: 0079d370 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21110: 00d84b54 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21111: 002f6c00 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21112: 008d701c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 21113: 00700e68 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 21112: 008d7114 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21113: 00700f60 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21114: 00dc7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21115: 007f9d6c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21115: 007f9e64 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21116: 0055c010 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21117: 00dc8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21118: 00983cec 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21118: 00983de4 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21119: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21120: 00d8d744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21121: 00dc8bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21122: 00519ec0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21123: 00722c18 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21124: 0096a838 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21123: 00722d10 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21124: 0096a930 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21125: 00dc6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 21126: 007011ec 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 21126: 007012e4 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21127: 00dc7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21128: 0092574c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21128: 00925844 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21129: 00dc6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21130: 007f5768 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21130: 007f5860 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21131: 00d9fa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21132: 00dc83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21133: 00dc862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21134: 009b478c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 21135: 0073ed64 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21136: 0074a50c 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 21137: 00701024 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 21134: 009b4884 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21135: 0073ee5c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 21136: 0074a604 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21137: 0070111c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21138: 00da0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21139: 00d9b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21140: 00d93f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21141: 00dc700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21142: 00dc6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21143: 00d9ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21144: 00dc60d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21145: 0094b7ac 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21146: 009d573c 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21145: 0094b8a4 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21146: 009d5834 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21147: 00dc81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21148: 0090fa44 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21149: 0096cc0c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21148: 0090fb3c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21149: 0096cd04 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21150: 00519f20 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21151: 0074f1b4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21152: 007ea388 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21153: 00956430 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21154: 007c5330 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21151: 0074f2ac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21152: 007ea480 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21153: 00956528 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21154: 007c5428 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21155: 002fbb98 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 21156: 00765264 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21157: 008f7ff8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 21158: 00740c80 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 21156: 0076535c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 21157: 008f80f0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21158: 00740d78 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 21159: 00dc798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21160: 0094020c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21161: 00971d94 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21160: 00940304 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21161: 00971e8c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21162: 00d95354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21163: 00d9abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21164: 007f9258 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21164: 007f9350 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21165: 00d9de70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21166: 00cbdf78 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21167: 003e61d8 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21168: 0054cd58 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 21169: 0093cbf4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21169: 0093ccec 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21170: 00dc637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21171: 00dc7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21172: 009949b8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21172: 00994ab0 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21173: 00564cc4 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21174: 008fa2f4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21175: 008b0628 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21176: 007ed0c0 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21174: 008fa3ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21175: 008b0720 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21176: 007ed1b8 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21177: 00428f68 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21178: 00759700 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21178: 007597f8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21179: 00cfa21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21180: 003a8fb0 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21181: 00d9f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21182: 00cfa090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21183: 00dc7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21184: 00dc7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21185: 007e6e1c 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21185: 007e6f14 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21186: 00dc8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21187: 00cfa198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21188: 002a37c0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21189: 008ef2f0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21189: 008ef3e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21190: 00dc7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21191: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21192: 00492ec8 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21193: 00dc84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21194: 0053bae0 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21195: 00dc6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21196: 004bd414 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21203,370 +21203,370 @@ │ │ │ │ 21199: 00dc6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21200: 00d8f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21201: 00dc7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21202: 00dc60c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21203: 00dc6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21204: 00dc7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21205: 00cfa114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21206: 00954c40 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21206: 00954d38 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21207: 00d9c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21208: 00dc7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 21209: 007457cc 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 21209: 007458c4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21210: 00da0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21211: 00d00180 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21212: 00dc8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21213: 00585f00 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21214: 008daf98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21214: 008db090 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21215: 005ed0e4 200 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21216: 00622090 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21217: 009b0fe4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21217: 009b10dc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21218: 00d8bd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21219: 0041b9c4 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21220: 00dc8c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21221: 004226d4 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21222: 005a365c 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21223: 0098532c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21223: 00985424 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21224: 00c817e4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21225: 0025d7dc 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21226: 00d8f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21227: 00868710 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21228: 008fc8a4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21227: 00868808 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21228: 008fc99c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21229: 00dc6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21230: 00d8cb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21231: 00911080 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 21232: 00708208 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 21231: 00911178 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21232: 00708300 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21233: 002ad8b8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21234: 00486b80 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21235: 00622238 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21236: 00dc7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 21237: 00d8b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21238: 00dc7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21239: 00dc7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21240: 00d9be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21241: 00d9d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21242: 00d9b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21243: 009d514c 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21243: 009d5244 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21244: 00cf32bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21245: 00d8b8f0 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21246: 00d8c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21247: 00605cc8 804 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21248: 00cf3130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21249: 0037ae64 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21250: 005ea754 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21251: 00d905c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21252: 00d9df80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 21253: 0071fc50 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 21253: 0071fd48 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 21254: 00cf3238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21255: 00d8fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21256: 007594dc 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21256: 007595d4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21257: 00dc6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21258: 00da1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21259: 00dc7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21260: 00740950 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 21260: 00740a48 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 21261: 00d98c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21262: 008cb290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21262: 008cb388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21263: 00d9c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21264: 00dc7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21265: 004284dc 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21266: 00d8be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21267: 00944944 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21267: 00944a3c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21268: 00cf31b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21269: 00d98970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21270: 00d9c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21271: 00dc83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21272: 00d947f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21273: 00dc64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21274: 00dc7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21275: 006e6514 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21275: 006e660c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21276: 00569b34 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21277: 0038ec58 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21278: 0025d040 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21279: 00d99b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21280: 00dc65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21281: 00600104 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21282: 00d937e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21283: 007f6f30 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21283: 007f7028 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21284: 00d9fb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 21285: 007555cc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21285: 007556c4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21286: 00d8e968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21287: 002f957c 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21288: 00dc6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21289: 00dc81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21290: 00d8f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21291: 00298600 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21292: 00dc7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21293: 00dc694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21294: 00d98830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21295: 00d9a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21296: 009b4ce8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21297: 009bf860 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21298: 008fc414 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21296: 009b4de0 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21297: 009bf958 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21298: 008fc50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21299: 00dc6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21300: 00dc720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21301: 00d9a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21302: 00d8acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21303: 00d9c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21304: 00dc7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21305: 007fa090 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21305: 007fa188 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21306: 00d9aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21307: 00dc760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21308: 0042a950 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21309: 00dc7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21310: 00c7877c 144 OBJECT GLOBAL DEFAULT 21 riscv_cpu_deprecated_exts │ │ │ │ 21311: 00d9c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21312: 00d9e640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21313: 00944d3c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21313: 00944e34 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21314: 005b33c0 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21315: 00d97344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21316: 00d8be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21317: 00333aa0 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21318: 00dc753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21319: 008b2718 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21319: 008b2810 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21320: 00dc6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21321: 00d93b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21322: 00387bc8 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21323: 008c6878 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21323: 008c6970 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21324: 00dc71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21325: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21326: 00d938c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21327: 00dc6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21328: 00750de0 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21328: 00750ed8 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21329: 00da236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 21330: 00775fc4 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 21331: 00765f2c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 21330: 007760bc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 21331: 00766024 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21332: 00d93c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21333: 00dc85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21334: 00d8ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 21335: 00d8bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21336: 00dc7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21337: 00292638 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21338: 00dc72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21339: 0094ca4c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21339: 0094cb44 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21340: 00d97094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21341: 006030c8 616 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21342: 00da3cc8 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21343: 00b82f64 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21343: 00b83064 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21344: 00da1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21345: 007c6168 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21345: 007c6260 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21346: 005dd0bc 72 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21347: 007e505c 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 21348: 0071ab54 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 21347: 007e5154 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21348: 0071ac4c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21349: 005edd44 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21350: 0099dbf8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21350: 0099dcf0 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21351: 00dc80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21352: 00d976b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21353: 0095cb54 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21354: 008e0174 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21353: 0095cc4c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21354: 008e026c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21355: 0054f824 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21356: 00dc6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21357: 00d99b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21358: 00d96d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21359: 00753398 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21360: 00917614 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21361: 0093f680 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21359: 00753490 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21360: 0091770c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21361: 0093f778 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21362: 00dc669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21363: 00d8a2c0 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21364: 00d8e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21365: 0096c850 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21365: 0096c948 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21366: 00dc7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21367: 00dc7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21368: 00dc70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21369: 003e2ab8 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21370: 008ff3d8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21370: 008ff4d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21371: 00304ae0 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21372: 00dbd9e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 21373: 00d90e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21374: 00d0159c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21375: 009628e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21375: 009629e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21376: 00dc6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21377: 00dc6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21378: 0053b8e0 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21379: 00dc6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21380: 0098447c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21380: 00984574 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21381: 00d98790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21382: 0096a330 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21382: 0096a428 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21383: 00dc626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21384: 00ce5bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21385: 00d99950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21386: 00dc7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21387: 00d8b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21388: 00d8be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21389: 00dc665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 21390: 0077f27c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 21390: 0077f374 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21391: 00dc7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21392: 00dc72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21393: 00dc72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21394: 00601c84 616 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21395: 00601760 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21396: 009bee28 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21396: 009bef20 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21397: 00dc70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21398: 00d94c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21399: 00c77c78 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21400: 005629c4 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21401: 0061ef8c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21402: 009b5548 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21402: 009b5640 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21403: 00d9240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21404: 0061f0ac 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21405: 00d93b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21406: 00dc848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21407: 00dc7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21408: 00dc8698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21409: 00dc6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21410: 008b0bcc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21410: 008b0cc4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21411: 002a35f8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21412: 0094bd40 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21412: 0094be38 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21413: 0061efec 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21414: 00585f7c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21415: 00d9b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21416: 002d792c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21417: 00751064 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21417: 0075115c 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21418: 00501e54 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21419: 00dc67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21420: 00d97e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21421: 002b1010 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21422: 005554b8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21423: 007c3bf4 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 21424: 006ec124 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 21423: 007c3cec 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21424: 006ec21c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21425: 00dc6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21426: 00d8b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21427: 00d98de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21428: 00d96d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 21429: 007a3d60 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21430: 008ff540 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 21431: 00741d50 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 21429: 007a3e58 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21430: 008ff638 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21431: 00741e48 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21432: 002e1584 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21433: 00dc7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21434: 00d907b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21435: 00d9d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21436: 009a6958 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 21437: 006ec12c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 21436: 009a6a50 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21437: 006ec224 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21438: 00d95084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21439: 00d9195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21440: 0061f04c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21441: 00d90af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21442: 009cc7c0 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21443: 009997cc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21442: 009cc8b8 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21443: 009998c4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21444: 00da1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21445: 00293f00 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21446: 004215b0 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21447: 00ce5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21448: 00dc7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21449: 002b5858 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21450: 00ce60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21451: 0094af80 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21451: 0094b078 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21452: 00d9bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21453: 00b85338 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21453: 00b85438 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21454: 00d9218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21455: 00d99088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21456: 00807ba8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21456: 00807ca0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21457: 00d925ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 21458: 006ec128 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 21458: 006ec220 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21459: 004916bc 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 21460: 0070d320 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21461: 0098ad08 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 21462: 007168a4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 21460: 0070d418 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 21461: 0098ae00 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21462: 0071699c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21463: 00d8fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21464: 00dc7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21465: 00dc7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21466: 00d9dd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21467: 0059b1dc 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 21468: 002fc2b8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 21469: 00dc8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 21470: 00581458 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21471: 00d96d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 21472: 00700554 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 21472: 0070064c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21473: 00dc7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21474: 00dc61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21475: 00dc6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21476: 008de028 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21476: 008de120 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21477: 00dc6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21478: 00d8fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21479: 00d912c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21480: 00da06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21481: 002ecd74 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21482: 002eb1d8 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21483: 00d93608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21484: 00332d5c 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21485: 0081c478 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21485: 0081c570 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21486: 00d976e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21487: 00d0471c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21488: 00d90c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21489: 0094efe0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21489: 0094f0d8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21490: 00dc62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21491: 007582f8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21492: 008cb120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21491: 007583f0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21492: 008cb218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21493: 00d97514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21494: 00dc75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21495: 00dc8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21496: 00305150 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21497: 00d939b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21498: 0063ff64 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21499: 00dc7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21500: 00dc63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21501: 0080c744 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21501: 0080c83c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21502: 00dc7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21503: 00d91edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21504: 0037a894 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21505: 0063ff5c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21506: 00d8e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 21507: 0071f8a0 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 21507: 0071f998 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21508: 00dc7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21509: 00dc6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21510: 00d8ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21511: 00d01e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21512: 00d9c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21513: 009a44c4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21514: 007e2384 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21513: 009a45bc 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21514: 007e247c 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21515: 00d8f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21516: 00293ce0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21517: 005fc2f8 2000 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21518: 005b81e4 12 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21519: 00d91b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21520: 00d8bcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21521: 00d8a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21522: 00d98da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 21523: 0079b39c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 21523: 0079b494 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21524: 00d8c344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21525: 00da09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21526: 00d91bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21527: 00d9f4b8 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21528: 00d96fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21529: 00d95234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21530: 00dc7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21531: 0059bbcc 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21532: 00d8baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21533: 0063ff60 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21534: 0096768c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 21535: 008ac9b4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21534: 00967784 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21535: 008acaac 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21536: 0061bf8c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21537: 00ce0728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21538: 00dc70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 21539: 007098ac 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 21539: 007099a4 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21540: 00da19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21541: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21542: 00ce0830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ 21543: 00da0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 21544: 0061bfec 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_h │ │ │ │ 21545: 00d93d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 21546: 00d8fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 21547: 00d90d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 21548: 004d2a80 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 21549: 0048eecc 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21550: 00dc80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21551: 00c812bc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21552: 00d979f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21553: 00d9b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 21554: 00783f78 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 21554: 00784070 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21555: 0050595c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21556: 00298cc0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21557: 008cbe10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21557: 008cbf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21558: 00dc69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21559: 00dbebb9 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21560: 00d8d854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21561: 009426e0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21561: 009427d8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21562: 00da0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21563: 00ce07ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21564: 0061c04c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21565: 003e61e0 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21566: 0040cb54 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21567: 00dc8c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21568: 00dc7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21579,38 +21579,38 @@ │ │ │ │ 21575: 00dc80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21576: 00608fc0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21577: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21578: 0032e474 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21579: 00cf9640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21580: 00d97f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21581: 00d8ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21582: 009196d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21582: 009197cc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21583: 00cf95bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21584: 00dc624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21585: 00dc6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21586: 0061892c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21587: 00dc81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21588: 005d91e8 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21589: 00d9b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21590: 00da07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21591: 00618a4c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 21592: 00dc7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21593: 00da0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21594: 00d93bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21595: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 21596: 0061898c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 21597: 008fc020 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21598: 0099c970 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21597: 008fc118 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21598: 0099ca68 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21599: 00dc65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 21600: 00609020 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 21601: 008154a8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21601: 008155a0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21602: 00d98358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 21603: 00d95ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21604: 0029a22c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21605: 006e7284 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21605: 006e737c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21606: 00d9e210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21607: 00dbd9da 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21608: 00cf9538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ 21609: 00da0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21610: 00d8aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21611: 00dc84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21612: 00dc71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ @@ -21624,203 +21624,203 @@ │ │ │ │ 21620: 00dc73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21621: 00d8b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21622: 002fa588 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21623: 00417314 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21624: 00d98308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 21625: 0032ac9c 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21626: 00cf433c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 21627: 00825034 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21628: 00924840 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21629: 007e23b0 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21627: 0082512c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21628: 00924938 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21629: 007e24a8 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21630: 00cf41b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 21631: 00d9deb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21632: 002fe800 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21633: 00dc6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21634: 00dc86b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21635: 00cf42b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 21636: 00dc822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21637: 00d935b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21638: 00dc6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21639: 00dc6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21640: 00d99ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21641: 008ccaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21642: 0071abfc 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21641: 008ccb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21642: 0071acf4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21643: 00d8b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21644: 00d8bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21645: 00cbe548 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21646: 008e9968 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21646: 008e9a60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21647: 00dc70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21648: 00da0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21649: 00cf4234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 21650: 00dc7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21651: 00dc78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21652: 00dc8730 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21653: 008ebdf8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21654: 009a567c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21655: 009ceb60 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21653: 008ebef0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21654: 009a5774 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21655: 009cec58 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21656: 00dc83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21657: 00d98740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21658: 00d9e260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21659: 0025c54c 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21660: 00797e1c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21660: 00797f14 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21661: 00d9c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21662: 0060bb14 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ 21663: 0060c120 544 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_d │ │ │ │ 21664: 00d8aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21665: 00da0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21666: 0071aeec 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21666: 0071afe4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21667: 00dc819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21668: 0058f178 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21669: 00744eb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21669: 00744fb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21670: 00d98ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21671: 00da16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21672: 003e16d8 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21673: 0060bd18 520 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 21674: 00dc6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21675: 00dc7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21676: 002a6094 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21677: 0033792c 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21678: 008e99dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21679: 00753eb8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21678: 008e9ad4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21679: 00753fb0 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21680: 00dc8666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21681: 00d905e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21682: 0042d344 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21683: 00da239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21684: 00c80f60 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21685: 00d9da30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21686: 00741ed4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21686: 00741fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21687: 00dc6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21688: 00d9a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21689: 00d8dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21690: 00d97594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21691: 00dc7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21692: 00da1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21693: 0060bf20 512 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 21694: 002a6bdc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21695: 002bb1d0 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21696: 002aee10 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21697: 00dc82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21698: 00b2db50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21698: 00b2dc50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21699: 00cf7bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 21700: 00cf7a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 21701: 00dc789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21702: 00555398 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21703: 00dc6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21704: 00dc84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21705: 00701e68 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21705: 00701f60 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21706: 00511af8 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21707: 004370b8 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21708: 0071ec08 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21708: 0071ed00 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21709: 00cf7b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 21710: 00d93c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21711: 00dc7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21712: 00744b20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21713: 009b3bf8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21714: 00742b90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21715: 008ab248 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21712: 00744c18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21713: 009b3cf0 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21714: 00742c88 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21715: 008ab340 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21716: 005ab7b0 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21717: 00dc78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21718: 00da1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21719: 00424fe0 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21720: 00dc77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 21721: 009c9f50 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21721: 009ca048 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21722: 00dc838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21723: 00d97c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21724: 0059b154 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21725: 00dc772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21726: 00dc64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21727: 00d8a1cc 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21728: 0075d098 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21728: 0075d190 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21729: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21730: 00d924ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21731: 00ce3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 21732: 00dc63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21733: 00d8bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21734: 00cf7aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 21735: 00510a64 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21736: 00522580 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21737: 00dc78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 21738: 00dc6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21739: 00dc7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21740: 003dd1ac 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21741: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21742: 007efa5c 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21742: 007efb54 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21743: 00dc811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21744: 008b0644 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21744: 008b073c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21745: 00dc6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21746: 00dc7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21747: 00901018 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21747: 00901110 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21748: 00d91478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21749: 00dc8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21750: 00d8ff80 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21751: 008c9b3c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21751: 008c9c34 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21752: 0033c124 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21753: 00ce8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ - 21754: 0079ae48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21755: 0080a96c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21754: 0079af40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21755: 0080aa64 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21756: 00dc72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21757: 00ce899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 21758: 002b561c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21759: 00dc837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21760: 00591ccc 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21761: 00dc7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21762: 00d94418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 21763: 00ce8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 21764: 00905888 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21764: 00905980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 21765: 005ea72c 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 21766: 006ecbe0 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21767: 007491fc 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21766: 006eccd8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21767: 007492f4 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21768: 00d9e4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21769: 0099a388 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21769: 0099a480 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21770: 00d8e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21771: 00d8bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21772: 00dc7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21773: 007470f0 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21774: 0070b484 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21775: 0093d114 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21773: 007471e8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21774: 0070b57c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21775: 0093d20c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21776: 00d8e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21777: 00d8ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21778: 00964424 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21779: 00817394 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21778: 0096451c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21779: 0081748c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21780: 005187c0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21781: 00dc6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21782: 00dc6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21783: 00dc8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21784: 00822e1c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21784: 00822f14 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21785: 00d9a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21786: 007c5078 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21786: 007c5170 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21787: 00dc72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21788: 00ce8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 21789: 002ac1c4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21790: 00331cc0 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21791: 00cee564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 21792: 00824dcc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21792: 00824ec4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21793: 00d8b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21794: 006089c0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 21795: 0051cf38 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21796: 004ee294 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21797: 00cee3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 21798: 00d9a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21799: 00716854 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21799: 0071694c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21800: 00dc69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21801: 00d954e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21802: 00dc7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21803: 00758aa4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21803: 00758b9c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21804: 00608a20 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 21805: 00cee4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 21806: 00dc61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21807: 00995ac8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21807: 00995bc0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21808: 00dc7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21809: 0056bbac 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21810: 002fe178 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21811: 0058fd84 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21812: 009bd584 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21812: 009bd67c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21813: 00dc6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21814: 00d8bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21815: 00792f7c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21815: 00793074 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21816: 00d95854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21817: 00da1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21818: 005868bc 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21819: 00d9be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21820: 00ce9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_d │ │ │ │ 21821: 00d9a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21822: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ @@ -21828,675 +21828,675 @@ │ │ │ │ 21824: 00608a80 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 21825: 00dc7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21826: 00dc7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21827: 00514c50 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21828: 00ce9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 21829: 0060f1e8 400 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 21830: 00d8bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21831: 007d9af0 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21832: 009b4884 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21833: 00995520 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21831: 007d9be8 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21832: 009b497c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21833: 00995618 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21834: 00dc8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21835: 00dc770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21836: 00816f0c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21836: 00817004 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21837: 002eb174 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21838: 00747d10 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21838: 00747e08 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 21839: 0060f378 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 21840: 009908f4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21840: 009909ec 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21841: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21842: 00dc8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21843: 008f8f90 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21843: 008f9088 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21844: 00dc7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21845: 007a2290 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21845: 007a2388 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21846: 0042b044 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21847: 0063c8bc 332 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 21848: 00ce980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 21849: 00d9b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21850: 0063c674 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 21851: 00d94328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21852: 0054770c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21853: 00dc8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21854: 005edcb8 140 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 21855: 002a5498 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21856: 00d8e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21857: 00984d60 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21858: 007ea77c 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21859: 0095fbcc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21857: 00984e58 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21858: 007ea874 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21859: 0095fcc4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21860: 0060f500 396 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 21861: 00d8c324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21862: 007489d4 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21862: 00748acc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21863: 00d9b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21864: 00435144 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21865: 00d8c2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21866: 00d94928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21867: 00d9b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21868: 0038d470 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21869: 00917df0 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21870: 0077ddf0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21869: 00917ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21870: 0077dee8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21871: 00dc6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21872: 00da0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21873: 00dc81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21874: 0063c798 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 21875: 0086a0d0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21876: 007d3958 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21875: 0086a1c8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21876: 007d3a50 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21877: 00dc62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21878: 0042b95c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21879: 006e3ed0 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21880: 009897f0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21879: 006e3fc8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21880: 009898e8 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21881: 00dc722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21882: 002bc594 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21883: 009c91e8 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21884: 007a8a90 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21885: 009401b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21883: 009c92e0 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21884: 007a8b88 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21885: 009402a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21886: 00518e14 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 21887: 00745ec0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21888: 009869d4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21887: 00745fb8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21888: 00986acc 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21889: 00dc85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21890: 00dc6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21891: 00d9c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21892: 00d97524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21893: 00dc801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21894: 00dc6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21895: 0059da00 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21896: 005b0af0 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21897: 00d8aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21898: 008ce768 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21898: 008ce860 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21899: 0048ed80 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21900: 00dc6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21901: 00609080 264 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 21902: 004186fc 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21903: 00d945d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21904: 0033f480 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21905: 009d7174 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21905: 009d726c 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21906: 006093a0 288 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 21907: 00dc6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21908: 007b5a58 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21908: 007b5b50 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21909: 00dc7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21910: 005454a4 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21911: 005b5b24 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21912: 008d5040 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21912: 008d5138 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21913: 00609188 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 21914: 00d845f0 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21915: 00d8ff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21916: 00dc81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21917: 00748ca8 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21917: 00748da0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21918: 00d9270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21919: 00d9a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21920: 002add30 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21921: 00d98538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 21922: 00522f88 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21923: 00c80eb8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21924: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21925: 0099b938 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21926: 007af808 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21927: 009cea44 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21925: 0099ba30 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21926: 007af900 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21927: 009ceb3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21928: 00dc739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21929: 0050e0e4 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21930: 0070ba00 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21930: 0070baf8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21931: 00dc680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21932: 007486d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21932: 007487d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21933: 002d0728 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21934: 0054f278 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21935: 00d98d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 21936: 00dc71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21937: 00d9d250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21938: 00dc7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21939: 00dc654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21940: 00dc7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21941: 00415310 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21942: 00609294 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 21943: 00d8b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 21944: 006e43d4 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21944: 006e44cc 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21945: 00514550 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21946: 00dc68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21947: 0027f95c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21948: 00d91158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21949: 00dc6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21950: 00d8b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21951: 0052f978 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21952: 00d91ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21953: 00d97ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21954: 00dc7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21955: 007b39d8 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21955: 007b3ad0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21956: 00d9ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21957: 009b98b8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 21958: 0074770c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21957: 009b99b0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21958: 00747804 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21959: 00605428 600 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 21960: 00d8ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21961: 002a5ea8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21962: 00dc7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21963: 00970c70 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21963: 00970d68 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21964: 00d8c244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21965: 002b4370 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21966: 0091a4b0 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21966: 0091a5a8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21967: 00dc7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21968: 00dc8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21969: 00d9b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21970: 00dc696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21971: 0071e524 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21971: 0071e61c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21972: 00dc7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21973: 008ea920 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21973: 008eaa18 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21974: 002ab428 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21975: 009346f4 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21975: 009347ec 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21976: 005d7914 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 21977: 002a69d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21978: 00dc8c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21979: 007f54ac 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21980: 006e7600 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21979: 007f55a4 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21980: 006e76f8 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21981: 00dc62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21982: 00dc66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21983: 00dc6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21984: 00935cb8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21984: 00935db0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21985: 00dc72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21986: 009546cc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21986: 009547c4 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21987: 00d9aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21988: 00955a9c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21989: 009478ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21988: 00955b94 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21989: 009479a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21990: 00d9b9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21991: 00d95574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21992: 0077dc5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21993: 009877b8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21992: 0077dd54 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21993: 009878b0 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21994: 00dc8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21995: 009338bc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21996: 00781c18 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21997: 0096daa0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21995: 009339b4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21996: 00781d10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21997: 0096db98 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21998: 00d98278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 21999: 0079b29c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21999: 0079b394 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22000: 00dc7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22001: 00dc7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22002: 00d99ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22003: 004ecae4 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 22004: 00798ec8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 22004: 00798fc0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22005: 0054ee74 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22006: 00958900 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22007: 008eccc8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22006: 009589f8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22007: 008ecdc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22008: 00410180 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22009: 00dc76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22010: 0057f2c4 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22011: 0098bcec 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22011: 0098bde4 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22012: 00dc6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22013: 00dc7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22014: 00d9216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22015: 0086c354 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22016: 00816114 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22015: 0086c44c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22016: 0081620c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22017: 00617e08 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22018: 00d9fa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22019: 0094ce9c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22020: 00920674 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22019: 0094cf94 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22020: 0092076c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22021: 00d91fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 22022: 00983e58 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22022: 00983f50 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22023: 0061855c 592 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22024: 00da0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22025: 00dc72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 22026: 0077e4c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 22026: 0077e5b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22027: 00dc61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22028: 00cf4654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22029: 00c8179c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22030: 0061807c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22031: 00d940f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22032: 00dc83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22033: 00999c7c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22034: 008d455c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22033: 00999d74 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22034: 008d4654 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22035: 00dc62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22036: 00d95334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22037: 00cf45d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22038: 0028d474 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22039: 00dc6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22040: 008284f0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22041: 00b852d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22040: 008285e8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22041: 00b853d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22042: 00d950c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22043: 00985e88 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22044: 008216a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22043: 00985f80 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22044: 00821798 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22045: 00dc6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22046: 007d9618 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22046: 007d9710 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22047: 00dc81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22048: 008ff524 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22049: 0086c5b8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22048: 008ff61c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22049: 0086c6b0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22050: 00c746a0 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22051: 00d9f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22052: 009533f0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 22053: 00740648 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 22052: 009534e8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22053: 00740740 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 22054: 00d9fb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22055: 0092ae94 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22055: 0092af8c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22056: 00dc78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22057: 00d8c7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22058: 00dc68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22059: 009724cc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22059: 009725c4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22060: 00dc7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22061: 008e6834 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22061: 008e692c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22062: 006182f0 620 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22063: 005900d8 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22064: 00dc7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22065: 00cf454c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22066: 00dc6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22067: 00da20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22068: 00d9f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22069: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22070: 00dc6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22071: 003294ac 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22072: 00508734 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22073: 00513330 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22074: 00dc7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22075: 006e6fac 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22075: 006e70a4 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22076: 002aa7e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22077: 00dc6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22078: 0082261c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22078: 00822714 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22079: 00d977c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22080: 00dc7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22081: 00dc76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22082: 0084cedc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22083: 009cecdc 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22082: 0084cfd4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22083: 009cedd4 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22084: 00d8a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 22085: 0071aaa8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 22085: 0071aba0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22086: 00d8a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22087: 00dc77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22088: 004cf580 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22089: 0091eab8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 22090: 0073aa9c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22091: 0075aba4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22089: 0091ebb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22090: 0073ab94 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 22091: 0075ac9c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22092: 00dc75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22093: 00dc7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22094: 00dc7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22095: 00856f18 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22096: 009cfa04 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22095: 00857010 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22096: 009cfafc 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22097: 0058fedc 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22098: 00d95304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22099: 00493d20 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22100: 004fa490 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22101: 00d9d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22102: 00dc7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22103: 00d94b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22104: 00da39f4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22105: 00d903f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 22106: 0056f5dc 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22107: 005330ec 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22108: 00d953e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 22109: 0073af04 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 22109: 0073affc 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22110: 00dc7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22111: 002d1c84 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22112: 008cd794 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22112: 008cd88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22113: 00dc75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22114: 0061aa2c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22115: 00dc779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22116: 00da0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22117: 0027e9a4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22118: 00d90528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22119: 0061ab4c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22120: 00626030 460 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22121: 00421c38 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 22122: 00780f58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 22122: 00781050 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22123: 0061aa8c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22124: 00dc7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22125: 00d9ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22126: 00625cf0 432 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22127: 007ec908 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22128: 007e0cdc 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22127: 007eca00 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22128: 007e0dd4 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22129: 00d9bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22130: 00dc731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22131: 007be6e0 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22131: 007be7d8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22132: 00dc7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22133: 00dc6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22134: 00dc64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22135: 00545f08 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22136: 009922bc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 22137: 00741914 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22138: 007a410c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22136: 009923b4 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22137: 00741a0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 22138: 007a4204 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22139: 0051386c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22140: 0061dd8c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22141: 0061deac 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22142: 00dc6126 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22143: 0037a83c 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22144: 00984854 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22144: 0098494c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22145: 0061aaec 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22146: 00dc6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22147: 007f7d44 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22147: 007f7e3c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22148: 00d906d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22149: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22150: 00625ea0 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22151: 0061ddec 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22152: 00dc7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22153: 00dc6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22154: 00c809a4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22155: 00da0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22156: 007437b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 22156: 007438b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22157: 0058f170 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22158: 002998b8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22159: 00dc7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22160: 00dc6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22161: 006e7a7c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22161: 006e7b74 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22162: 00dc6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22163: 00dc81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 22164: 007821ac 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 22164: 007822a4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22165: 00dc7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22166: 002ec924 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22167: 00d93438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22168: 00dc7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22169: 0061de4c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22170: 002aa88c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22171: 00d959f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22172: 00dc7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22173: 00dc819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 22174: 007932f8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22175: 0080af94 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22174: 007933f0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 22175: 0080b08c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22176: 005ea680 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22177: 00d9de50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22178: 00dc7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22179: 002ecdd4 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22180: 0081bb0c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22180: 0081bc04 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22181: 00dc62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22182: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22183: 008fcde8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22183: 008fcee0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22184: 00dc6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22185: 008a6c88 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22185: 008a6d80 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22186: 00dc65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22187: 00ce2408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22188: 005eb33c 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ - 22189: 00781f24 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 22189: 0078201c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22190: 00d8ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22191: 009b04b4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 22192: 0074508c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22193: 007ea14c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22194: 0091794c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22195: 0099f820 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22196: 008daf7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22191: 009b05ac 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22192: 00745184 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 22193: 007ea244 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22194: 00917a44 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22195: 0099f918 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22196: 008db074 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22197: 00dc65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22198: 00dc626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22199: 00dc6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22200: 00dc7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22201: 00d9d700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22202: 00da0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22203: 005b7250 436 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22204: 00d919cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22205: 0048f7ac 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22206: 00809348 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 22207: 007612b0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 22208: 00743474 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 22209: 0073a89c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 22206: 00809440 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22207: 007613a8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 22208: 0074356c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 22209: 0073a994 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22210: 0029d3e8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22211: 0075df30 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22211: 0075e028 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22212: 005e9f58 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ - 22213: 0090ff0c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22214: 00940c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22213: 00910004 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22214: 00940d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22215: 00da0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22216: 00d90698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22217: 00d9b688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22218: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22219: 00dc7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22220: 00d8f368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22221: 005ae9d4 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22222: 00ce0ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22223: 00dc72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22224: 009353d0 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22224: 009354c8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22225: 00d8b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22226: 00d9d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22227: 00d84570 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22228: 00d91208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22229: 00d944f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22230: 00821408 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22231: 0075b68c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22230: 00821500 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22231: 0075b784 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22232: 00d9e110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22233: 00d9c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22234: 00dc868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22235: 00d01d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22236: 00d9ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 22237: 0079a8a8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 22237: 0079a9a0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22238: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22239: 00dc855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22240: 004d743c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22241: 00d01b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22242: 00dc77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22243: 00da1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 22244: 006f6544 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 22244: 006f663c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22245: 00d00078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22246: 00da0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22247: 00ce0d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22248: 00715b80 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22249: 00943964 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22248: 00715c78 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 22249: 00943a5c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22250: 0054fca0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22251: 00dc7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 22252: 007783b0 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 22252: 007784a8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22253: 00dc6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22254: 00dc6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22255: 00dc6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22256: 0029bbb0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22257: 00cffff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22258: 009c5f80 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22258: 009c6078 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22259: 0058f840 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22260: 00b9a564 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22260: 00b9a66c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22261: 004212f0 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22262: 0098546c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22262: 00985564 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22263: 00da1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22264: 009698c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 22265: 00733a4c 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 22264: 009699bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22265: 00733b44 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22266: 00624000 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22267: 00d94538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22268: 00dc62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22269: 00d96994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22270: 00da0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22271: 00d96fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22272: 00d988a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22273: 00d9ff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22274: 00b85200 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 22275: 007401c0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 22274: 00b85300 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22275: 007402b8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ 22276: 00623cdc 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ - 22277: 00781530 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 22277: 00781628 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22278: 00cfff70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22279: 00dc6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22280: 007e5988 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22280: 007e5a80 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22281: 00d9f4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22282: 00dc7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22283: 00581cbc 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 22284: 00747b6c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 22284: 00747c64 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22285: 0041f0d4 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22286: 0094f2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22287: 00994094 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22286: 0094f3f4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22287: 0099418c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22288: 00dc7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22289: 00ce3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22290: 00971b7c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22290: 00971c74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22291: 00ce9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22292: 00da225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22293: 00623e84 380 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22294: 009b546c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22294: 009b5564 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22295: 00d8b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22296: 0055e494 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22297: 008d0698 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22297: 008d0790 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22298: 00dc6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22299: 008fc470 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22299: 008fc568 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22300: 00d9f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22301: 00d98d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22302: 00d93568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22303: 0091b854 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22303: 0091b94c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22304: 00ce9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22305: 0061c52c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22306: 00501468 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22307: 00dc6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22308: 0051715c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22309: 00581284 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22310: 00d958a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22311: 00dc65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22312: 006392ac 268 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22313: 00dc796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22314: 006395d8 308 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22315: 0061c58c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22316: 00dc84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22317: 009c8824 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22317: 009c891c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22318: 00d8eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22319: 006393b8 280 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22320: 00ce39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22321: 003e2590 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22322: 00d8dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 22323: 0077dd08 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 22323: 0077de00 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22324: 00dc6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22325: 00442c2c 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22326: 002aa93c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22327: 00ce9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22328: 002f8a6c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22329: 00b2b2b4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22329: 00b2b3b4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22330: 00dc84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22331: 00dc7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22332: 00d90c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22333: 0091b588 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22333: 0091b680 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22334: 0061c5ec 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22335: 00dc6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22336: 00dc813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22337: 00dc65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 22338: 008af8c0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 22339: 00736290 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22340: 0074f2bc 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22338: 008af9b8 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22339: 00736388 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 22340: 0074f3b4 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22341: 004d7980 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22342: 006394d0 264 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22343: 009cf624 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22343: 009cf71c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22344: 00d8eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22345: 00960c80 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22345: 00960d78 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22346: 00da201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22347: 009b2644 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22347: 009b273c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22348: 00d98bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22349: 0029c3a0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22350: 009ba214 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22350: 009ba30c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22351: 00d99840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22352: 0061fd4c 420 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22353: 00d9ddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22354: 00305158 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22355: 006b5ce8 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22355: 006b5de4 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22356: 0061fa0c 436 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22357: 00dc6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22358: 0052344c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22359: 00dc72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22360: 0098b84c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22360: 0098b944 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22361: 005bb7dc 288 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22362: 00d9f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22363: 00d90898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22364: 00d9ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22365: 00dc6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22366: 00dc79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22367: 007a8c74 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22368: 007b9d08 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22367: 007a8d6c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22368: 007b9e00 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22369: 002ad83c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22370: 00748c90 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22370: 00748d88 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22371: 003007e0 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22372: 008c4c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22372: 008c4d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22373: 0061fbc0 396 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22374: 00572a64 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22375: 00dc791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22376: 00da02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22377: 00d9f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22378: 00dc8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22379: 009c9680 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22380: 009a0d8c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22379: 009c9778 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22380: 009a0e84 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22381: 00dc6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22382: 00964310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 22383: 00742d78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 22384: 0078c65c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 22382: 00964408 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22383: 00742e70 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 22384: 0078c754 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22385: 00dc7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22386: 00d982b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22387: 00d9c8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22388: 0054ad8c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22389: 00588640 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22390: 00826078 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22390: 00826170 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22391: 00dc81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22392: 00491c10 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22393: 00dc839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22394: 00dc7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22395: 00d8c854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22396: 0093e44c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22396: 0093e544 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22397: 00d99c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22398: 00dc8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22399: 0061be6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22400: 00dc7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22401: 00d9e430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22402: 00822a28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22402: 00822b20 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22403: 00dc7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 22404: 00512488 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22405: 00da237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22406: 00b9a560 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22407: 007f6274 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22406: 00b9a668 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22407: 007f636c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22408: 00569d94 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22409: 0061becc 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22410: 00dc6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22411: 00da1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22412: 00dc75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22413: 008d7b7c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22413: 008d7c74 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22414: 00d953a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22415: 00d97e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22416: 0032ad4c 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22417: 00dc6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22418: 00da1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22419: 00dc7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22420: 00dc814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22421: 00dc72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22422: 00dc7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22423: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22424: 00d8cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22425: 0054f8d8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22426: 00d95cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22427: 00dc843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22428: 009c8f0c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 22429: 00745cd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22430: 008ac134 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22428: 009c9004 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22429: 00745dc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 22430: 008ac22c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22431: 00d9acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22432: 00cefe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22433: 002fe588 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22434: 0061bf2c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22435: 00dc663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22436: 00cefc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22437: 0041ab78 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22438: 002a3548 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 22439: 00700888 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 22439: 00700980 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 22440: 00d921fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22441: 00982cc8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22441: 00982dc0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22442: 005586e8 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22443: 00296870 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22444: 00dc8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22445: 00cefda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22446: 00553e08 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22447: 0072d788 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22448: 00918528 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22447: 0072d880 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22448: 00918620 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22449: 00da01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22450: 00d919ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22451: 009a2878 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22451: 009a2970 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22452: 00dc6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22453: 00d8ca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22454: 00d97604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22455: 00d969c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22456: 00dc71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22457: 00d8b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22458: 00d98990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22459: 0038707c 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22460: 00dc60cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22461: 008224f4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22461: 008225ec 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22462: 00c6bfa8 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 22463: 00746258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 22463: 00746350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22464: 00d9e800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22465: 0053bbd8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22466: 00cefd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22467: 007e7ed0 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22467: 007e7fc8 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22468: 00cf8014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22469: 0099c950 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22469: 0099ca48 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22470: 00dc7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22471: 00c7e93c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22472: 00da1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22473: 00cf7e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ - 22474: 007822cc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22475: 008cf874 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22474: 007823c4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 22475: 008cf96c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22476: 00d90f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22477: 00602e38 656 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22478: 002aefe8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22479: 00965104 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22480: 0074dc88 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22479: 009651fc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22480: 0074dd80 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22481: 00cf7f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22482: 00d937d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22483: 00330c10 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22484: 00955408 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 22485: 00744004 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22486: 00700230 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22484: 00955500 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22485: 007440fc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 22486: 00700328 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22487: 00d95514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22488: 008e8ad8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22488: 008e8bd0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22489: 00dc619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22490: 009c50e4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22491: 009709e8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22490: 009c51dc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22491: 00970ae0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22492: 00d8cae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22493: 00d96984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22494: 00dc7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22495: 003abf34 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22496: 00d8e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22497: 005aa7f8 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 22498: 00cb9bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ @@ -22506,162 +22506,162 @@ │ │ │ │ 22502: 00dc6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 22503: 00da1b6c 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 22504: 00dc6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22505: 0029cb18 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22506: 005edd4c 88 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22507: 00dc8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22508: 00dc6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 22509: 0077eaac 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 22509: 0077eba4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22510: 00cf7f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22511: 00dc6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22512: 00d93f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22513: 007b9a30 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22513: 007b9b28 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22514: 00305154 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22515: 00dc7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22516: 00dc6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22517: 00dc704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22518: 00758914 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22518: 00758a0c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22519: 00dc88d4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22520: 0096a4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22520: 0096a5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22521: 003e80fc 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22522: 002a3748 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22523: 00570c1c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22524: 00da1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22525: 00915798 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22525: 00915890 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22526: 00dc6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22527: 00d8b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22528: 0095f650 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22528: 0095f748 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22529: 00dc713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22530: 00985de8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22531: 00b9a544 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22530: 00985ee0 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22531: 00b9a64c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22532: 002b3870 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22533: 00d99b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22534: 00dc7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22535: 00cf5f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22536: 00d93f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22537: 002b2eec 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22538: 0087160c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22538: 00871704 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22539: 0054762c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22540: 00da3a04 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22541: 00d9f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22542: 00dc7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22543: 00d9d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22544: 008f9910 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22544: 008f9a08 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22545: 002e1ef4 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22546: 008e70e4 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22547: 009c06a0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22546: 008e71dc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22547: 009c0798 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22548: 00dc6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22549: 0052f854 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22550: 00d8b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22551: 00da09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22552: 00b9a52c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22552: 00b9a634 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22553: 00ce392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22554: 00d91cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22555: 00d93198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22556: 00339c48 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22557: 00d992c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22558: 008e1c5c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22559: 00b852f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22558: 008e1d54 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22559: 00b853f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22560: 00d9b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22561: 00cf5f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22562: 00d8a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22563: 0029535c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22564: 00dc7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22565: 00c7c378 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 22566: 00d9ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22567: 00758998 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22568: 00972004 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22569: 008be078 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22567: 00758a90 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22568: 009720fc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22569: 008be170 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22570: 00dc81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22571: 00982ba0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22572: 0094e930 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22571: 00982c98 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22572: 0094ea28 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22573: 00d9231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22574: 00dc6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22575: 00d8e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22576: 00cba760 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22577: 00dc7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22578: 00d9ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22579: 00d9a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22580: 00d90a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22581: 008e07bc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 22582: 0071aa50 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 22581: 008e08b4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22582: 0071ab48 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22583: 00607e80 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 22584: 00dc61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22585: 00d872e4 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22586: 00d9b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 22587: 0077ddbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 22587: 0077deb4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22588: 00dc6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22589: 00dc84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22590: 007e98a4 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22590: 007e999c 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22591: 004f6678 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22592: 00dc72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22593: 00607ee0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 22594: 00c81fc8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22595: 00dc7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22596: 00d9f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22597: 00da0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22598: 00d8e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22599: 0041799c 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22600: 008df844 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22600: 008df93c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22601: 00dc6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22602: 00d01ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 22603: 00dc8c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22604: 00587ed0 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22605: 0055880c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22606: 00868b1c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22606: 00868c14 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 22607: 006199ac 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 22608: 009be608 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22609: 00869c88 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22608: 009be700 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22609: 00869d80 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22610: 00619acc 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ - 22611: 007bdb20 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 22612: 0077d020 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22613: 009954a8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22611: 007bdc18 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22612: 0077d118 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 22613: 009955a0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22614: 00d8fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22615: 0072c824 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22615: 0072c91c 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22616: 0040b668 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22617: 003aa8f0 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22618: 008e4110 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22618: 008e4208 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22619: 00dc854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 22620: 00619a0c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 22621: 007edf84 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22621: 007ee07c 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22622: 00dc6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 22623: 00607f40 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 22624: 008d00e8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22624: 008d01e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22625: 00dc64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 22626: 00db5944 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 22627: 00d9ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22628: 00dc675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22629: 00821314 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22629: 0082140c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22630: 00da210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 22631: 00741d38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 22631: 00741e30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22632: 00d0072c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 22633: 002e125c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 22634: 00619a6c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 22635: 006e3fd0 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22635: 006e40c8 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22636: 00dc718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22637: 00dc6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22638: 00dc6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22639: 00d8f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22640: 00dc7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22641: 00d97e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22642: 005302d0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22643: 00722364 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22644: 00954830 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22643: 0072245c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22644: 00954928 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22645: 00dc715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22646: 008dcee0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 22647: 00782fe4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22646: 008dcfd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22647: 007830dc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22648: 00dc81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22649: 005d43dc 492 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ - 22650: 0070bcd0 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22650: 0070bdc8 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22651: 00dc8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22652: 002e4214 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22653: 00dc83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22654: 00dc8c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22655: 00dc78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22656: 00aebcc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22656: 00aebdc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22657: 00c87c40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22658: 00dc64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22659: 00d958b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22660: 00dc6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22661: 00d971d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22662: 00501b84 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22663: 00d97884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -22669,218 +22669,218 @@ │ │ │ │ 22665: 00d9b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22666: 0063f218 648 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 22667: 00538444 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22668: 002d1a14 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22669: 00da215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22670: 00dc6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 22671: 0063f97c 620 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 22672: 009aad24 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22672: 009aae1c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22673: 00d97034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22674: 00d9ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22675: 0063f4a0 640 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 22676: 00dc82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22677: 00dc7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22678: 00994450 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22678: 00994548 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22679: 00dc6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22680: 00d91338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22681: 007e5790 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22681: 007e5888 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22682: 0036c09c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22683: 00dc7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22684: 00714efc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22685: 009b02d8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22684: 00714ff4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22685: 009b03d0 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22686: 00d90bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22687: 00dc73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22688: 0090ef28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22688: 0090f020 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22689: 00d9bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22690: 009cc314 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22691: 00743964 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22690: 009cc40c 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22691: 00743a5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22692: 00d9da50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22693: 002a1ed0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22694: 00dc6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22695: 008ffc28 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22695: 008ffd20 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22696: 00dc8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22697: 00d8c484 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22698: 00d9a4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22699: 00d8ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22700: 00412034 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22701: 00dc6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 22702: 0063f720 604 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 22703: 00969ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22704: 00983ac4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22703: 00969fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22704: 00983bbc 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22705: 00dc71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22706: 00d91f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22707: 00dc6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22708: 00546858 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22709: 0095f228 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22710: 009150c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22711: 008b299c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22712: 0094294c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22713: 00966c70 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22709: 0095f320 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22710: 009151bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22711: 008b2a94 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22712: 00942a44 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22713: 00966d68 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22714: 00dc83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22715: 00dc7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22716: 008b0b04 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22717: 009b5094 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22716: 008b0bfc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22717: 009b518c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22718: 00d90918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22719: 00dc6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22720: 00983ae4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22720: 00983bdc 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22721: 00d9fbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22722: 009ad51c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22722: 009ad614 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22723: 00dc678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22724: 00dc6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22725: 00d8dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22726: 00c6c63c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22727: 00d99ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22728: 00dc6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22729: 00d94668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22730: 00cf8224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_b │ │ │ │ 22731: 00641ec4 396 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_d │ │ │ │ 22732: 00cf8098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_d │ │ │ │ 22733: 00dc6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22734: 0055b234 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22735: 00dc80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22736: 00d9a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 22737: 0078b92c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22737: 0078ba24 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22738: 0055a268 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22739: 00d90828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22740: 00d9ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22741: 00cf81a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ 22742: 00db53b0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22743: 00da08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22744: 0041e870 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22745: 00ce50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 22746: 00dc6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22747: 0078237c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22747: 00782474 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22748: 00d9b888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22749: 0040b720 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22750: 00748cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22750: 00748db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22751: 00dc6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22752: 008183c8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22753: 00951194 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22752: 008184c0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22753: 0095128c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22754: 005b9300 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 22755: 00dc7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22756: 00dc6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22757: 00299f58 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22758: 00d8cd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22759: 00dc832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22760: 0080a4dc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22760: 0080a5d4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22761: 00d89f7c 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22762: 00ce1c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 22763: 00d909b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 22764: 008e612c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22765: 00785e80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22766: 008cb234 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22764: 008e6224 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22765: 00785f78 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22766: 008cb32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22767: 00d8fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22768: 009afdb4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22769: 00716b24 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22768: 009afeac 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22769: 00716c1c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 22770: 00cf811c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 22771: 00d05400 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 22772: 00641d58 364 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 22773: 00ce1d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 22774: 007ea92c 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22774: 007eaa24 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22775: 00dc7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22776: 00d9e54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22777: 00dc61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22778: 00dc7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22779: 00dc66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22780: 0090f5a8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22780: 0090f6a0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22781: 004fe254 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22782: 00d980b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22783: 00d9d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22784: 0091b36c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22784: 0091b464 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22785: 00ce00f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 22786: 0027ef34 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22787: 00dc840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22788: 00dc861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22789: 00dc711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22790: 00914e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22790: 00914f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22791: 00cf0f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 22792: 002ad234 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22793: 009a9d8c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22793: 009a9e84 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22794: 00dc7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22795: 00dc8bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22796: 0074fbcc 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22796: 0074fcc4 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22797: 00d961fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 22798: 005adbdc 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22799: 00d94018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22800: 0029cfdc 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 22801: 00cf1030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 22802: 0079cb8c 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22802: 0079cc84 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22803: 00d95d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 22804: 00ce1cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 22805: 009afccc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22805: 009afdc4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22806: 00dc70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22807: 0082b8bc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22807: 0082b9b4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22808: 00dc8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22809: 00da1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22810: 00d91e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22811: 004bd5b0 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22812: 00b0c5ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22812: 00b0c6ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22813: 002b0fcc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22814: 00b0c4a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22814: 00b0c5a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22815: 002bb4e8 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22816: 006a250c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 22817: 0075d508 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22816: 006a2608 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 22817: 0075d600 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22818: 00dc7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22819: 00b0c35c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22819: 00b0c45c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22820: 00da3ccc 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22821: 00d90a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 22822: 006a262c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 22822: 006a2728 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 22823: 00dc7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 22824: 00cf99dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 22825: 00959d0c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22825: 00959e04 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22826: 00cf0fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 22827: 00cf9850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 22828: 00463264 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22829: 00d96da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22830: 00d95de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22831: 009c9388 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22832: 006a256c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 22833: 007a2df8 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22831: 009c9480 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22832: 006a2668 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 22833: 007a2ef0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22834: 00cf9958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 22835: 00dc6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22836: 00d9d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22837: 00d9bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22838: 00d95164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22839: 00545c8c 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22840: 0078ca7c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22841: 007f617c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22840: 0078cb74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22841: 007f6274 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22842: 00dc8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22843: 00dc86d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22844: 00dc7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22845: 0095b8d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22845: 0095b9d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22846: 002f9750 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22847: 00d9d9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22848: 0041b1c4 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22849: 00956e5c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22849: 00956f54 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22850: 00dc6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22851: 008cba1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22851: 008cbb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22852: 002b63ac 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22853: 006a25cc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 22853: 006a26c8 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 22854: 00cf98d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 22855: 00753e70 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22855: 00753f68 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22856: 0055e3b0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22857: 0059be34 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 22858: 00916b80 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22858: 00916c78 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22859: 00da1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22860: 00dc70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22861: 007e197c 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22861: 007e1a74 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22862: 004123dc 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22863: 00d8e8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22864: 004153ac 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22865: 00d91e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22866: 00530094 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22867: 00d919fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22868: 00d99e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22869: 00da018c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22870: 005ea624 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 22871: 00d90ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22872: 00d95ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22873: 009c3640 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22873: 009c3738 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 22874: 00ce3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 22875: 009bd8ec 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22875: 009bd9e4 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22876: 00d91f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22877: 00dc8c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22878: 0030516c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22879: 005eb2f8 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 22880: 00cf6b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 22881: 00d9d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22882: 00d975b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -22892,143 +22892,143 @@ │ │ │ │ 22888: 00dc74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22889: 00dc77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22890: 002b9300 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22891: 00cf6af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 22892: 00d911a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22893: 00da22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 22894: 005e9f20 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 22895: 0093ffe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22895: 009400dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22896: 00dc8688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22897: 008e912c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22897: 008e9224 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22898: 00d8cd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 22899: 00cfabe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 22900: 0075d2e8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22901: 009aea3c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22902: 007e8c0c 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22900: 0075d3e0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22901: 009aeb34 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22902: 007e8d04 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22903: 003cadd0 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22904: 00570f2c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22905: 007e18c4 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22905: 007e19bc 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22906: 00d8e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22907: 0052e210 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22908: 0081bda0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22909: 006cdc04 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22908: 0081be98 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22909: 006cdcfc 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22910: 00dc6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22911: 00dc71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22912: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22913: 00d95c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22914: 0036f8fc 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22915: 00dc843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22916: 00dc6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22917: 0079ca5c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22917: 0079cb54 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22918: 0055d61c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22919: 00cf6a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 22920: 008fbd9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22921: 008d57e0 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22922: 00751190 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22920: 008fbe94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22921: 008d58d8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22922: 00751288 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22923: 003aaacc 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22924: 00cfab64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 22925: 00d95944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22926: 00d97974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22927: 00d93fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22928: 00dbda1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22929: 00d8dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22930: 00815068 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22931: 00918b04 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22932: 007e9abc 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22930: 00815160 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22931: 00918bfc 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22932: 007e9bb4 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22933: 00dc71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22934: 00dc7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22935: 0070cc28 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22935: 0070cd20 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22936: 00dc6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22937: 00d9199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22938: 0077e8c8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22939: 0077772c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22938: 0077e9c0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22939: 00777824 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22940: 00dc6127 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22941: 00b2db9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22942: 008f71f4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22943: 008c6038 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22941: 00b2dc9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22942: 008f72ec 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22943: 008c6130 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22944: 00dc6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22945: 00dc7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 22946: 00b2db94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22947: 00863874 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22946: 00b2dc94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22947: 0086396c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22948: 00d99038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22949: 00d848a4 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22950: 008cd11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22951: 00b2db8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22950: 008cd214 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22951: 00b2dc8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22952: 00dc8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22953: 00dc709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22954: 00dc77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 22955: 0072ae80 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22955: 0072af78 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22956: 00d938b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22957: 00dc7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22958: 002a9c7c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22959: 00d9cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22960: 00d98d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 22961: 00dc6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22962: 00dc69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22963: 0042c724 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22964: 002b272c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22965: 0041b398 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22966: 00d90a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22967: 00dc70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22968: 00dc64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22969: 008719a4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22969: 00871a9c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22970: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 22971: 009a2838 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22971: 009a2930 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22972: 004d7a08 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 22973: 005eb6c4 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 22974: 009421a4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22975: 009189c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22974: 0094229c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22975: 00918abc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22976: 00dc78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 22977: 0075fc44 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22978: 00850870 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22977: 0075fd3c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22978: 00850968 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22979: 00dc8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22980: 00dc8bb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22981: 005eb508 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 22982: 00dc7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22983: 009144f0 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22983: 009145e8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22984: 005ab97c 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22985: 0050f668 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22986: 0095787c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22987: 0070f544 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22986: 00957974 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22987: 0070f63c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22988: 00dc6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22989: 00dc77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 22990: 002eb000 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22991: 005eb5c8 128 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 22992: 00dc6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22993: 005143b8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22994: 005eb458 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ - 22995: 0074286c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22995: 00742964 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22996: 00dc71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22997: 00dc76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22998: 00dc84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22999: 0042acd4 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23000: 007e5bc0 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23000: 007e5cb8 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23001: 00d94908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23002: 00d9f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23003: 00d950b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23004: 00dc72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23005: 00dc6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23006: 00dc62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23007: 002fff98 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23008: 00dc6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 23009: 00745af4 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 23009: 00745bec 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23010: 00da1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23011: 00dc84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23012: 00967ff4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23012: 009680ec 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23013: 00dc7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23014: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23015: 002b0d8c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23016: 00dc60cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23017: 00d952d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23018: 00d93db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23019: 008e60bc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 23020: 007168d4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 23019: 008e61b4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23020: 007169cc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23021: 002b5404 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ 23022: 00624a1c 448 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23023: 00906fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23023: 009070c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23024: 00cf61a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23025: 00d8f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23026: 00d95644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23027: 00dc82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23028: 00dc6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23029: 00d9f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23030: 002b7f20 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23039,1046 +23039,1046 @@ │ │ │ │ 23035: 00da0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23036: 00dc7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23037: 002a9d3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23038: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23039: 0061cf44 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23040: 00d0537c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23041: 00cfb8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23042: 009d2dd4 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23043: 008cb964 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23042: 009d2ecc 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23043: 008cba5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23044: 0061cd40 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23045: 00586eb0 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23046: 005a99d0 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23047: 00624bdc 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23048: 00727810 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23048: 00727908 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23049: 00cf6124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23050: 00dc619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23051: 00dc7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23052: 00dc7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23053: 00d911e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23054: 00d8bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23055: 00d9dbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23056: 00342340 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23057: 00d9c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23058: 00809e50 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23058: 00809f48 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23059: 00dc7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23060: 00d95554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23061: 00514c18 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23062: 0072bca8 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23063: 0098bb28 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23064: 009024e4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23062: 0072bda0 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23063: 0098bc20 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23064: 009025dc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23065: 00dc846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23066: 0090a9b8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23066: 0090aab0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23067: 00dc7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23068: 0048f628 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23069: 00cfb848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23070: 002ecd1c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23071: 0061ce44 256 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23072: 00d8ff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23073: 004943e4 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23074: 002ada68 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23075: 00d989b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 23076: 007467cc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 23076: 007468c4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23077: 00dc6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23078: 002b0e80 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 23079: 00782c40 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23080: 00939bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23081: 008d86c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23079: 00782d38 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 23080: 00939ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23081: 008d87c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23082: 00290d70 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23083: 00d9a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23084: 00d94238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23085: 009113f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23086: 0072c6e4 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23085: 009114e8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23086: 0072c7dc 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23087: 00d94388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23088: 009d2500 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23088: 009d25f8 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23089: 00d9d0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23090: 00d9fdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23091: 004cf7b0 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23092: 008e9478 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23092: 008e9570 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23093: 00dc7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23094: 005ad1f4 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23095: 0055e2fc 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23096: 00d94218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 23097: 007811c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 23097: 007812c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23098: 00d9eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23099: 00d93138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23100: 005aa928 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23101: 00d005a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23102: 003adb20 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23103: 00dc805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23104: 009359e0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23104: 00935ad8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23105: 00518f64 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23106: 005ea318 72 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23107: 00d00834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23108: 00d9296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23109: 00dc688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23110: 00dc68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23111: 00cfc5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23112: 005eaac0 208 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23113: 0080a590 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23113: 0080a688 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23114: 00d95d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23115: 008ade0c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23115: 008adf04 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23116: 00cfc6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23117: 00dc7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23118: 00d93958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23119: 009a5290 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23119: 009a5388 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23120: 004ceaa4 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23121: 00dc6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23122: 008643dc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23122: 008644d4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23123: 005fa260 1968 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23124: 00dc7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23125: 00dc66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23126: 007e0a00 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23126: 007e0af8 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23127: 00d9d870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23128: 00463260 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23129: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23130: 00dc6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23131: 005e9a60 144 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23132: 0036cf64 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23133: 009d0a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23134: 0072aeb4 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23133: 009d0b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23134: 0072afac 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23135: 003bf734 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23136: 009430f0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23137: 007be62c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23136: 009431e8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23137: 007be724 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23138: 00da1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23139: 00dc693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23140: 00bce8b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23141: 00cfc634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23142: 005dc208 36 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23143: 00dc6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23144: 005d2c18 40 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23145: 00d8ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23146: 00dc7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23147: 00d9b918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23148: 009c0100 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23149: 006cc68c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 23150: 009bf5dc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23148: 009c01f8 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23149: 006cc784 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 23150: 009bf6d4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23151: 00d8b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23152: 00d8fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23153: 00304768 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 23154: 0071f44c 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 23154: 0071f544 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23155: 005908fc 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23156: 00d93b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23157: 00dc7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23158: 00dc7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23159: 009bfd04 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23160: 0093dd6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23159: 009bfdfc 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23160: 0093de64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23161: 00dc75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23162: 00d8d6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23163: 00960e10 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23163: 00960f08 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23164: 00d8dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23165: 0083aa58 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23166: 007abf50 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23165: 0083ab50 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23166: 007ac048 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23167: 00d99f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23168: 007a39c0 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23168: 007a3ab8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23169: 005212c0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23170: 004ce454 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23171: 004dd940 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23172: 0094c6e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 23173: 007472fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 23172: 0094c7d8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23173: 007473f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23174: 0056a670 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23175: 0075172c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23175: 00751824 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23176: 00612890 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23177: 00910d2c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23177: 00910e24 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23178: 002a9ec4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23179: 00d8e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23180: 00d90ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23181: 00612f50 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23182: 00d90eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23183: 007a52d0 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23183: 007a53c8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23184: 002a9dec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 23185: 0074751c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 23185: 00747614 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23186: 00612ad0 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23187: 00d9c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23188: 00dc667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23189: 00337bbc 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 23190: 004cfeb0 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23191: 008d14b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23191: 008d15a8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23192: 00d8e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23193: 00dc6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23194: 00d954a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23195: 00d98c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23196: 005813d0 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23197: 0094825c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23197: 00948354 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23198: 00d99f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23199: 005104a4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23200: 00608540 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23201: 00612d10 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23202: 00d9fcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 23203: 00dc7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23204: 004212bc 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23205: 00d98178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23206: 0055e144 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23207: 006085a0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23208: 00d9257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23209: 00d8c694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23210: 00d95f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23211: 0095fb0c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23211: 0095fc04 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23212: 00dc7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23213: 00dc663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23214: 0032c980 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23215: 00d9a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 23216: 007168cc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 23216: 007169c4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23217: 0051d060 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23218: 00514fac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23219: 00986a48 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23219: 00986b40 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23220: 00d9d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23221: 00dc8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23222: 005ac1ac 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23223: 00dc6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23224: 00608600 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23225: 008cc934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23226: 00984c88 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23225: 008cca2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23226: 00984d80 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23227: 00dc69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 23228: 00781a58 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 23228: 00781b50 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23229: 00d9fb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23230: 00748c88 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23230: 00748d80 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23231: 003a9200 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23232: 00dc6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23233: 0095f100 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23233: 0095f1f8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23234: 0059bbd8 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23235: 00dc81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23236: 00dc75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23237: 00dc7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23238: 00809fd0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23238: 0080a0c8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23239: 00dc72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23240: 00dc708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23241: 00dc85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23242: 005b4058 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23243: 00984328 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23243: 00984420 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23244: 00dc82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23245: 00d95f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23246: 0094e4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23246: 0094e5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23247: 00dc6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 23248: 00747828 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23249: 008e6fa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23248: 00747920 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 23249: 008e7098 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23250: 002fb8e0 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23251: 00539414 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23252: 008e7a20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23252: 008e7b18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23253: 0029b720 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23254: 00dc8be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 23255: 0092a914 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23256: 0090b28c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23257: 0092b6fc 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23255: 0092aa0c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23256: 0090b384 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23257: 0092b7f4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23258: 00dc750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23259: 00d93c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23260: 009bf0f0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23261: 008fe398 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23262: 0097ae1c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23260: 009bf1e8 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23261: 008fe490 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23262: 0097af14 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23263: 002ac454 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23264: 005d45c8 952 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23265: 00d90498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23266: 00936c7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23267: 0099b204 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23268: 008cd680 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23269: 009b0970 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23266: 00936d74 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23267: 0099b2fc 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23268: 008cd778 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23269: 009b0a68 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23270: 00dc6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23271: 00d8a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23272: 008566d4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23273: 00953a44 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23272: 008567cc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23273: 00953b3c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23274: 00d91218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23275: 0062ae14 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23276: 00d99db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23277: 002c0b68 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23278: 0054a5a4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23279: 00aebcc8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23279: 00aebdc8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23280: 00d9aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23281: 0091573c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23281: 00915834 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23282: 00dc75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 23283: 00290ee0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23284: 00d9fa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23285: 00dc7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23286: 00dc6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23287: 00dc625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23288: 007dcf74 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23289: 0096288c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23290: 008bbdb0 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23288: 007dd06c 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23289: 00962984 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23290: 008bbea8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23291: 0062aff0 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23292: 00dc7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23293: 00d9a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23294: 008d10ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23295: 009d80b0 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 23296: 0070abb8 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 23294: 008d11e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23295: 009d81a8 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23296: 0070acb0 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23297: 00dc6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23298: 004ef0ec 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23299: 006e5840 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23299: 006e5938 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23300: 00dc67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23301: 002c0690 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23302: 00d913c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23303: 0061e50c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23304: 00d9edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23305: 00dc7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23306: 007b0758 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23306: 007b0850 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23307: 004869b8 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23308: 00dc8692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23309: 0059bbdc 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23310: 0061e62c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23311: 00dc7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23312: 00d95174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23313: 00d9c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23314: 00621090 432 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23315: 00d93388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23316: 00d8d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23317: 0054c598 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23318: 00dc8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23319: 0061e56c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23320: 00d8ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23321: 00b9a540 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23321: 00b9a648 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23322: 00620d6c 424 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ - 23323: 00706fe4 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 23323: 007070dc 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23324: 00dc69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23325: 00dc8bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23326: 005b0f30 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23327: 00dc71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 23328: 00763420 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 23328: 00763518 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23329: 00d8eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23330: 00dc7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 23331: 00d8ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23332: 00da0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23333: 0072cd38 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23334: 0099afec 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23333: 0072ce30 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23334: 0099b0e4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23335: 00da1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23336: 00dc6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23337: 00d980a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23338: 0029d778 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23339: 00dc7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23340: 00dc62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23341: 00514ec0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23342: 0061e5cc 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23343: 00d93ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 23344: 0074a238 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 23344: 0074a330 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 23345: 00d94268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23346: 00dc7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23347: 005130ec 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23348: 00620f14 380 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23349: 009072d0 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23349: 009073c8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23350: 00d8ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23351: 00dbd9e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 23352: 0078b30c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 23352: 0078b404 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23353: 00dc6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23354: 00967ea0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23354: 00967f98 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23355: 00d8f328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23356: 00d9cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23357: 00dc7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23358: 00dc7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23359: 00dc6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23360: 00dc7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23361: 00cfb950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ - 23362: 0070ef14 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 23362: 0070f00c 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23363: 00dc6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 23364: 006431d8 76 FUNC GLOBAL DEFAULT 12 helper_xperm4 │ │ │ │ 23365: 00dc7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23366: 00d9b998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23367: 005dcd50 584 FUNC GLOBAL DEFAULT 12 riscv_cpu_swap_hypervisor_regs │ │ │ │ 23368: 00dc6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23369: 005e8f28 76 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23370: 00dc7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23371: 00cfba58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23372: 00da01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23373: 005555c0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23374: 003345d4 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23375: 00dc64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23376: 0093d804 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23376: 0093d8fc 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23377: 00d94708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23378: 00dc6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23379: 00643224 80 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23380: 00dc86c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23381: 005b6ec8 904 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23382: 00dc862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23383: 00d90b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23384: 00d8bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23385: 00d94fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23386: 00dc6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23387: 009c8cc0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23387: 009c8db8 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23388: 00d9a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23389: 00dc760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23390: 002b96ec 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23391: 006a0a6c 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23391: 006a0b68 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23392: 00cfb9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23393: 00d03bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23394: 0072ae50 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23394: 0072af48 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23395: 005dc8c8 112 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23396: 00d93b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23397: 00960530 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23397: 00960628 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23398: 00d8ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23399: 00d03e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23400: 0064185c 108 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23401: 0029d6b8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23402: 008cae40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23402: 008caf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23403: 004eefd8 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23404: 009a0e40 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23404: 009a0f38 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23405: 00d8d6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23406: 00da0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23407: 00dc6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23408: 0090ae24 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23408: 0090af1c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23409: 00dc6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 23410: 00740b4c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 23410: 00740c44 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 23411: 00d9b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23412: 00dc6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23413: 00d03930 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23414: 003dd2c4 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23415: 00dc85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23416: 009cf530 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23416: 009cf628 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23417: 00d8c664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23418: 00dc7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23419: 00dc71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23420: 004fc150 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23421: 00d94c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23422: 0075e934 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23422: 0075ea2c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23423: 00dc840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23424: 00822378 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23424: 00822470 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23425: 003aac38 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23426: 00dc5fd4 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23427: 005ed480 60 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23428: 00dc6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23429: 00b0bec4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23430: 008fc6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23431: 00818204 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23432: 00972170 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23429: 00b0bfc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23430: 008fc7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23431: 008182fc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23432: 00972268 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23433: 00da0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23434: 00cff100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23435: 00da211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23436: 002ac1bc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23437: 00d8fe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23438: 00cff07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23439: 00dc70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23440: 00938438 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23440: 00938530 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23441: 00d935a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23442: 007d9528 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23443: 008ae49c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23442: 007d9620 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23443: 008ae594 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 23444: 004cdd54 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23445: 005e7388 264 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23446: 0074f18c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23446: 0074f284 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23447: 005afa10 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23448: 00d8b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23449: 00cfeff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23450: 00814fac 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23451: 008e3758 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23452: 0094bfa4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23453: 009565a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23450: 008150a4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23451: 008e3850 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23452: 0094c09c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23453: 00956698 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 23454: 00da1a54 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 23455: 008590b4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23455: 008591ac 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23456: 002e4194 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23457: 00dc7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23458: 008d8588 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23458: 008d8680 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23459: 00dc7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23460: 005b82f4 288 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ - 23461: 00953030 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23461: 00953128 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23462: 00dc7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 23463: 0078b308 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 23463: 0078b400 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23464: 00268208 116 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23465: 00dc7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23466: 00da13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23467: 00dc628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23468: 00d90da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23469: 00d8a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23470: 00d99d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23471: 00974400 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23471: 009744f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23472: 00dc6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23473: 007f9390 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23473: 007f9488 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23474: 00dc85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23475: 007a5ef8 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23475: 007a5ff0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23476: 00d928cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 23477: 00746650 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23478: 006a10d8 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23477: 00746748 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 23478: 006a11d4 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23479: 00dc6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23480: 0055d6d0 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 23481: 0071e18c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 23481: 0071e284 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23482: 00dc61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23483: 0033fa80 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23484: 008cb4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23484: 008cb5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23485: 00d992b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23486: 0072ccd0 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23487: 00994d2c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23488: 008feb68 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23486: 0072cdc8 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23487: 00994e24 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23488: 008fec60 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23489: 00dc612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23490: 008f69e8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23490: 008f6ae0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23491: 00d9d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23492: 00d03b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23493: 006e6cf4 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23493: 006e6dec 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23494: 00dc7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23495: 00d8d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23496: 008ea228 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23496: 008ea320 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23497: 002afeb0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23498: 00dc75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 23499: 00745608 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 23499: 00745700 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23500: 00d8bd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23501: 0093d270 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23502: 009c84e0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23501: 0093d368 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23502: 009c85d8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23503: 00d03dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23504: 0032aae4 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23505: 00913838 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23505: 00913930 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23506: 00dc7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 23507: 00798130 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 23507: 00798228 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23508: 0058f2c4 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23509: 00dc6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23510: 0063655c 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23511: 00d97e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23512: 00513d28 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 23513: 00d038ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_s │ │ │ │ - 23514: 0077d9c0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 23514: 0077dab8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 23515: 00636254 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_h │ │ │ │ 23516: 00dc8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 23517: 00dc6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 23518: 00c7e9a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23519: 00c81564 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23520: 00dc73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23521: 00569704 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23522: 00dc718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23523: 00dc82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23524: 00d8f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23525: 006c3b98 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23525: 006c3c90 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23526: 00dc79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23527: 00d9dd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23528: 0096d770 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23528: 0096d868 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23529: 002a8a30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23530: 00dc77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23531: 00d8feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23532: 00dc7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23533: 002a997c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23534: 0032af28 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 23535: 007bcd80 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23535: 007bce78 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23536: 00d9a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23537: 00d8e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23538: 00dc64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23539: 006363e8 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23540: 005b81f0 24 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23541: 00d99ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 23542: 00986278 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23542: 00986370 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23543: 00dc79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 23544: 0076262c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 23544: 00762724 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23545: 00d9c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23546: 00dc63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23547: 00473e64 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23548: 00dc6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23549: 00d8eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23550: 00c708cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23551: 00c7c5b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23552: 00d8cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23553: 00d8de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23554: 0091bd38 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23554: 0091be30 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23555: 00500118 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23556: 009684cc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23556: 009685c4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23557: 00d97b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23558: 008e2364 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23559: 0096a0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23560: 0098f3b8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 23561: 009049a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23558: 008e245c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23559: 0096a1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23560: 0098f4b0 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23561: 00904aa0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23562: 005735ec 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23563: 00dc85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23564: 00dc7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23565: 00dc6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23566: 00d93898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 23567: 00717f04 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 23567: 00717ffc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23568: 00dc6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23569: 00d982a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 23570: 00dc71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23571: 00dc6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23572: 00dc6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23573: 007e646c 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23573: 007e6564 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23574: 00591560 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23575: 00750ff0 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23575: 007510e8 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23576: 00d94778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 23577: 007013b4 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 23577: 007014ac 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23578: 005b8414 4 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 23579: 00dc71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 23580: 00740ee0 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23581: 00825010 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 23582: 0070f69c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 23580: 00740fd8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 23581: 00825108 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23582: 0070f794 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23583: 00dc73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23584: 00ce5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 23585: 002ac300 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23586: 00d8b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23587: 00dc7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23588: 00d9a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23589: 00905488 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 23590: 006e5864 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 23591: 00701a74 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 23592: 00716af8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 23593: 00780b04 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 23594: 0078cbdc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 23589: 00905580 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23590: 006e595c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23591: 00701b6c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 23592: 00716bf0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 23593: 00780bfc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 23594: 0078ccd4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23595: 00297160 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23596: 00dc7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23597: 00d9e0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 23598: 006b95b4 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 23598: 006b96ac 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 23599: 00625b14 476 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 23600: 00da1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23601: 006257d0 436 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 23602: 002b58b8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23603: 00d9f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23604: 007dfd68 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23604: 007dfe60 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23605: 00d98198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23606: 00d9f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 23607: 0099fbac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23607: 0099fca4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23608: 00d8ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 23609: 00701714 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 23609: 0070180c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23610: 00dc7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23611: 002fe63c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 23612: 00745dbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 23612: 00745eb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23613: 00dc739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 23614: 0073ad88 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 23614: 0073ae80 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23615: 00dc737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23616: 002a8e04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23617: 002a9a44 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23618: 00591160 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 23619: 007817d8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23620: 00964820 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23621: 00807390 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23619: 007818d0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 23620: 00964918 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23621: 00807488 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23622: 00dc7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23623: 005ea580 80 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 23624: 00dc651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23625: 00d9b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23626: 00dbeb44 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 23627: 00719f8c 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 23627: 0071a084 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23628: 005eb048 160 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 23629: 002af820 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23630: 00625984 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 23631: 00dc80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23632: 00c81324 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23633: 0098d77c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23633: 0098d874 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23634: 00521d34 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23635: 005e9e3c 112 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 23636: 00d8dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23637: 0075d1d8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23638: 0093c810 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23637: 0075d2d0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23638: 0093c908 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23639: 00561b98 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23640: 00d9b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23641: 004f9084 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23642: 006e50cc 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23642: 006e51c4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23643: 0060c340 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ - 23644: 00794148 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 23644: 00794240 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23645: 00dc655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23646: 002b8708 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23647: 0029e1c0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 23648: 0060c460 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 23649: 008c7084 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23649: 008c717c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23650: 00dc8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23651: 00d93268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 23652: 0073fdb0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 23652: 0073fea8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 23653: 00dc7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23654: 00d91cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23655: 008eda18 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23655: 008edb10 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23656: 0060c3a0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 23657: 00d8f308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23658: 005edfe8 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 23659: 00dc6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23660: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23661: 00949754 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23661: 0094984c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23662: 00dc73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23663: 00547b24 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23664: 005bbe18 416 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 23665: 00d8adc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23666: 00dc67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23667: 00c77cf8 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ 23668: 00dc846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 23669: 007839fc 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 23669: 00783af4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23670: 004cda9c 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 23671: 00d98e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 23672: 0060c400 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 23673: 004b7c40 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23674: 0029d878 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23675: 00d9d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23676: 0077e168 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23677: 008e2d7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23676: 0077e260 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23677: 008e2e74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23678: 00dc6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23679: 007774cc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23679: 007775c4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23680: 0025e518 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23681: 00da1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23682: 00d95734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23683: 00dc818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23684: 00d944b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23685: 009af02c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23685: 009af124 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23686: 00dc6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23687: 00543d90 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23688: 00cf1d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 23689: 00295aa4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23690: 007a2ffc 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23690: 007a30f4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23691: 00d8ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23692: 008de1a8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23692: 008de2a0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23693: 00cf1e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 23694: 005b2040 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23695: 0038a81c 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23696: 00dc70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23697: 0083a3bc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23697: 0083a4b4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23698: 00dc84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23699: 00dc6122 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23700: 0095e454 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23700: 0095e54c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23701: 00d8ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23702: 00515c58 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23703: 0095cf70 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23703: 0095d068 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23704: 0027ea28 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23705: 006a1030 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 23706: 009955d4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23707: 009957dc 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23708: 0075ac74 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23705: 006a112c 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 23706: 009956cc 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23707: 009958d4 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23708: 0075ad6c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23709: 00d932e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23710: 007940a8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23711: 006e4c10 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23710: 007941a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23711: 006e4d08 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23712: 00d9fb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23713: 007f0238 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23714: 00996c34 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23715: 009c22c8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23713: 007f0330 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23714: 00996d2c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23715: 009c23c0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23716: 00dc7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23717: 00dc6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23718: 00917578 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23718: 00917670 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23719: 00cf1d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 23720: 00dc823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23721: 00603ef8 808 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 23722: 00d9628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 23723: 00c80be4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23724: 00dc618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23725: 008c60f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23726: 00990b58 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23725: 008c61e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23726: 00990c50 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23727: 00dc7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23728: 00dc69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23729: 00d92a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23730: 00d8ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23731: 00d8cb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23732: 00dc7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23733: 00623b38 420 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 23734: 00dc6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23735: 0078381c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23736: 009a2670 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23735: 00783914 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23736: 009a2768 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23737: 00dc852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23738: 00dc76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23739: 00d840a4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23740: 00965bac 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23740: 00965ca4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23741: 00dc67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23742: 00d8ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23743: 00d921ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23744: 006237f8 436 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 23745: 00d90d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23746: 00d8b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23747: 00d96fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23748: 0029d6d8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23749: 00dc7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 23750: 0047307c 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23751: 00958b90 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23751: 00958c88 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23752: 00d8dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23753: 00d97b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23754: 00dc6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23755: 00d9d150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23756: 00c8135c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23757: 00dc762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23758: 00dc6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23759: 008ec230 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23760: 00954af8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23759: 008ec328 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23760: 00954bf0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23761: 00dc7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23762: 00d9237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23763: 00d944c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23764: 002a919c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23765: 006a0f88 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 23766: 008e464c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23767: 00985f38 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23765: 006a1084 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 23766: 008e4744 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23767: 00986030 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23768: 002a9af8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23769: 00dc6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23770: 002f84d4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23771: 00dc65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23772: 003ac390 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23773: 00dc7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23774: 006239ac 396 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 23775: 00dc6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23776: 00515f40 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23777: 0092f704 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23778: 0096cacc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23777: 0092f7fc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23778: 0096cbc4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23779: 00517888 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23780: 0080c59c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23781: 00b2e060 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23780: 0080c694 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23781: 00b2e160 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23782: 006360bc 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 23783: 0048fb14 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23784: 00da08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23785: 007eeb2c 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23785: 007eec24 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23786: 004ce81c 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23787: 00635db4 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 23788: 00dc7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23789: 0072b5cc 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23789: 0072b6c4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23790: 00d01bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 23791: 0055d73c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23792: 00dc64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23793: 0094037c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23793: 00940474 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23794: 00522c94 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 23795: 00d019bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 23796: 009bc128 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23796: 009bc220 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23797: 00d97434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23798: 007e9c98 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23798: 007e9d90 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23799: 00dc7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23800: 00515588 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23801: 00d8f4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23802: 00dc7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23803: 008cb7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23803: 008cb8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23804: 00d9fb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23805: 00dc8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23806: 00d99de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23807: 00da016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23808: 0096ac24 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23808: 0096ad1c 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23809: 00635f48 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 23810: 00d8e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23811: 00d8a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23812: 0074db00 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23813: 009077d4 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23812: 0074dbf8 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23813: 009078cc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23814: 00d8cd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23815: 00d972e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23816: 00d8b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23817: 00dc6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23818: 00d947e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23819: 00871c84 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23819: 00871d7c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23820: 00dc7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23821: 008fcd28 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23822: 008cd458 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23821: 008fce20 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23822: 008cd550 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23823: 0050487c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23824: 00783c94 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23824: 00783d8c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23825: 005dc0c4 324 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 23826: 00dc6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23827: 005e8580 304 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 23828: 00da0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23829: 00d95204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23830: 00c7510c 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23831: 0094531c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23831: 00945414 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23832: 00d98db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 23833: 00d8fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23834: 00bcfeb8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23835: 00d9a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23836: 00d91ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23837: 00d9196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23838: 003328a4 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23839: 007ee294 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 23840: 0078a614 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23839: 007ee38c 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23840: 0078a70c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23841: 00d9f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23842: 00782474 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23843: 00821b84 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23842: 0078256c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23843: 00821c7c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23844: 00d946c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23845: 00777564 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23845: 0077765c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23846: 002f9510 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23847: 00d8f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23848: 0073fab0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 23849: 00722ee0 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23848: 0073fba8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23849: 00722fd8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23850: 0032b828 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23851: 00da1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 23852: 009c0924 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23853: 008fc35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23852: 009c0a1c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23853: 008fc454 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23854: 00d9da90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23855: 00dc6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23856: 00dc8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23857: 0075a2ec 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23858: 008fd418 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23857: 0075a3e4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23858: 008fd510 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23859: 0029f418 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23860: 00dc7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23861: 0053c34c 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23862: 0094c20c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23862: 0094c304 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23863: 00561af4 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23864: 009a65b0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23864: 009a66a8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23865: 00d8a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23866: 00c6bee8 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23867: 00d9201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23868: 0055d5d4 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23869: 007b9598 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23869: 007b9690 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23870: 006076e0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 23871: 00dc8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23872: 00dc71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23873: 00607800 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 23874: 00dc8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23875: 007481ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23875: 007482e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23876: 00607740 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 23877: 00dbd9eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23878: 00dc65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23879: 00d9c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23880: 00d8b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23881: 0091c748 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23881: 0091c840 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23882: 00dc84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23883: 00d9c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23884: 00d8c774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23885: 00d96c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23886: 008faeb4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23887: 009932f4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23886: 008fafac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23887: 009933ec 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23888: 00d8fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23889: 00dc6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23890: 00d9b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23891: 00dc60ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23892: 002f8b3c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23893: 00dc6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23894: 00d8c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23895: 0055d664 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23896: 005b4ac8 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23897: 00d94188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 23898: 005ffc24 652 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 23899: 008165c8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23900: 0074d68c 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23899: 008166c0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23900: 0074d784 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23901: 006077a0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 23902: 00dc6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23903: 00da0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23904: 008c05b0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23904: 008c06a8 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23905: 00d904a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23906: 00dc6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23907: 00813734 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23908: 00989fb8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23907: 0081382c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23908: 0098a0b0 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23909: 00d99e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23910: 00da1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23911: 00ce5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 23912: 002f8940 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23913: 00da162c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23914: 00db56e0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 23915: 00d961cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 23916: 00950fe8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23917: 007b5a50 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23916: 009510e0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23917: 007b5b48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23918: 00dc6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23919: 00822a18 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23919: 00822b10 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23920: 0061accc 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 23921: 00d9f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23922: 00dc7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23923: 00dc705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23924: 00dc648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23925: 008cb17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23925: 008cb274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23926: 00dc6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23927: 00da0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23928: 0025f0a4 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23929: 0061ad2c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 23930: 00cffa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 23931: 00d9fafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23932: 00dc745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23933: 00909a68 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23933: 00909b60 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23934: 00d9a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23935: 0055ac20 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23936: 00dc71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23937: 00cff9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 23938: 00dc63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23939: 0064296c 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 23940: 002b8b84 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23941: 00dc812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23942: 0091adf0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23942: 0091aee8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23943: 00d8fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23944: 00dc7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23945: 00da35a4 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 23946: 00dc7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23947: 009b26cc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23947: 009b27c4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23948: 00dc8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23949: 00d974d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23950: 00d9da80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ 23951: 00627ea8 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 23952: 0094d560 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23952: 0094d658 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23953: 00d9a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23954: 00d9266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 23955: 0061ad8c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 23956: 00908d2c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23956: 00908e24 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23957: 00d9de10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23958: 005b9a60 308 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ - 23959: 00736710 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23959: 00736808 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23960: 00627b68 432 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 23961: 00463284 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23962: 007b40b4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23962: 007b41ac 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23963: 00d8ca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23964: 009a5ba8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23964: 009a5ca0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23965: 00d9be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23966: 00dc6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 23967: 006a1280 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 23967: 006a137c 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 23968: 00d9f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23969: 003283c4 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23970: 00d9245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23971: 00cff940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 23972: 002b9ae4 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23973: 005a39d8 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 23974: 00d923ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23975: 00d96af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23976: 003aa090 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23977: 00cf9010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_b │ │ │ │ 23978: 00d8e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23979: 00d9a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23980: 004ffd40 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23981: 00d91018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23982: 00735d58 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23982: 00735e50 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23983: 00d9bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23984: 00dc7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 23985: 00627d18 400 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 23986: 007f429c 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23986: 007f4394 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23987: 00cf8f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 23988: 00dc814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23989: 007b9d80 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23989: 007b9e78 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23990: 00304d28 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23991: 00dc8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23992: 009a309c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23993: 0071fae8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23992: 009a3194 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23993: 0071fbe0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23994: 00da1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23995: 009425a4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23995: 0094269c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23996: 00dc6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23997: 00dc7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 23998: 006a38ec 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 23998: 006a39e8 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 23999: 002fd910 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24000: 00dc6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24001: 00cfbadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24002: 006a3a0c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24003: 008ec668 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24002: 006a3b08 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24003: 008ec760 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24004: 002c7f34 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24005: 00da0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24006: 00d9f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24007: 00cf8f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24008: 008c5d34 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24008: 008c5e2c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24009: 00dc665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24010: 004148cc 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24011: 006a394c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24011: 006a3a48 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24012: 00cfbbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24013: 00d96db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24014: 00dc717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24015: 00952238 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24015: 00952330 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24016: 00dc8c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24017: 00dc817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24018: 002fd38c 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 24019: 009aa854 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 24019: 009aa94c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 24020: 00414650 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24021: 00dc6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24022: 00c7c6a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24023: 00944928 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24023: 00944a20 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24024: 00dc6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 24025: 00925974 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24025: 00925a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24026: 00d99018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24027: 00d97424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24028: 006a39ac 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24028: 006a3aa8 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24029: 0060038c 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24030: 00cfbb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24031: 00424c70 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24032: 002924dc 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24033: 007f9678 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24033: 007f9770 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24034: 005ad078 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24035: 003aa9e0 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24036: 00d95654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24037: 0051d8d0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24038: 00926674 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24038: 0092676c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24039: 00d8e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24040: 00c7ec7c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24041: 00985fcc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24041: 009860c4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24042: 003e606c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 24043: 0079b2dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 24043: 0079b3d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24044: 00dc71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24045: 002ac8f4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24046: 0098d738 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24046: 0098d830 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24047: 00dc68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24048: 008a6b40 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24048: 008a6c38 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24049: 005f97f4 112 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24050: 002ac0fc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24051: 00935e84 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24052: 00aeb574 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24051: 00935f7c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24052: 00aeb674 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24053: 00dc6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24054: 0048f058 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24055: 00dc8c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24056: 006e6dbc 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24056: 006e6eb4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24057: 00535a1c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24058: 0029e6b8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24059: 00dc6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24060: 00d961bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24061: 00d94258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24062: 00dc8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24063: 00dc78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24064: 0029b12c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 24065: 00dc8bba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24066: 00d93728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24067: 00dc83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24068: 009c9df8 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24068: 009c9ef0 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24069: 00568a88 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24070: 0054eb18 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 24071: 007457b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24072: 008a5510 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24073: 00987db8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24071: 007458ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 24072: 008a5608 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24073: 00987eb0 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24074: 00ce11fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24075: 00dc7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24076: 002afe18 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24077: 00d920ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24078: 00d8dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24079: 00c7f3ac 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24080: 00d97484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24086,281 +24086,281 @@ │ │ │ │ 24082: 00dc75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24083: 00d9ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24084: 00d8d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24085: 00ce1178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24086: 00dc869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24087: 005bc5cc 256 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24088: 00509f28 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24089: 00901088 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24089: 00901180 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24090: 00ceeda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ 24091: 00257598 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 24092: 0096b208 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24093: 0099d094 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24094: 007b04e0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24092: 0096b300 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24093: 0099d18c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24094: 007b05d8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24095: 00ceec18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24096: 00d90d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24097: 00d8dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24098: 00862c08 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24098: 00862d00 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24099: 00ceed20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24100: 00dc66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24101: 00cfe104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24102: 0057da44 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24103: 00cfdf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24104: 00907148 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24105: 0072b3f0 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 24106: 0074467c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 24104: 00907240 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24105: 0072b4e8 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24106: 00744774 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24107: 00dc8640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24108: 00ce10f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24109: 00dc6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24110: 00cfe080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24111: 007b2c0c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24112: 008254ac 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24111: 007b2d04 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24112: 008255a4 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24113: 002eb1e0 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24114: 00297260 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24115: 00c7c678 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24116: 00d874c4 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24117: 00dc656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24118: 00ceec9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24119: 0029587c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24120: 00dc8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24121: 007f2bd8 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24121: 007f2cd0 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24122: 00d04c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24123: 00dc8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24124: 00dc819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24125: 00dc72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24126: 008c7834 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24127: 0098c580 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24126: 008c792c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24127: 0098c678 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24128: 00dc69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24129: 0090378c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24129: 00903884 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24130: 002fa620 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24131: 00753dec 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24132: 007b9d70 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24131: 00753ee4 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24132: 007b9e68 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24133: 002d1c8c 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24134: 00dc60ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24135: 005b47e0 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24136: 00d9cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24137: 0098c894 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24137: 0098c98c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24138: 0051a274 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24139: 00918fd4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24139: 009190cc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24140: 00ce1f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24141: 00dc616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24142: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24143: 00cfdffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24144: 00dc71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24145: 00d908d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24146: 009272e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24147: 009d06e4 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24146: 009273e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24147: 009d07dc 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24148: 00d9b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24149: 00ce206c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24150: 007eaf90 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24150: 007eb088 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24151: 00dc7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24152: 005047b4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24153: 002921d0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24154: 00dc7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24155: 006a119c 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24155: 006a1298 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24156: 00dc6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24157: 00dc6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24158: 0054945c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24159: 00d96dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24160: 00d972f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24161: 00dc6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24162: 00d989d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24163: 00d913f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24164: 002f661c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24165: 00d94108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 24166: 00ce1fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_w │ │ │ │ 24167: 003835b4 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 24168: 0071815c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 24168: 00718254 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24169: 00d8d5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24170: 00da1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24171: 00d9fb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24172: 00296b64 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24173: 00dc6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24174: 00dc67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24175: 009cc7a4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24175: 009cc89c 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24176: 00dc650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24177: 00da0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24178: 00d9bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 24179: 00765ad0 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 24179: 00765bc8 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24180: 002a49f0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24181: 00dc65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24182: 00da20cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24183: 0093983c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24184: 007b0ff8 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24183: 00939934 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24184: 007b10f0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24185: 00c79fbc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24186: 00d93a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24187: 00dc60f9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24188: 002a4ddc 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24189: 00dc646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24190: 00d9d070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24191: 00dc7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24192: 00d9ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24193: 00d95224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24194: 00dc6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24195: 00d8b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24196: 0050412c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24197: 00d91bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24198: 009158ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24198: 009159a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24199: 00dc613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 24200: 009aab18 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 24200: 009aac10 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 24201: 0057b8d8 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24202: 00d8dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24203: 00592234 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24204: 00dc7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24205: 006f534c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24206: 007e9a60 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24207: 0092771c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24208: 008ea6a8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24205: 006f5444 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24206: 007e9b58 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24207: 00927814 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24208: 008ea7a0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24209: 00d8ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24210: 008cdb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24210: 008cdc24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24211: 00dc7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24212: 009501e0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24213: 00953eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24212: 009502d8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24213: 00953fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24214: 00d9c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24215: 009c3f68 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24215: 009c4060 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24216: 0053b9f0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24217: 00d8de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24218: 005b0a18 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24219: 00dc81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24220: 00580dd0 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24221: 002a30fc 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24222: 00985b90 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24222: 00985c88 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24223: 00dc7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24224: 005016ac 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24225: 00d926bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24226: 00511068 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24227: 00956378 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24227: 00956470 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24228: 00dc6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24229: 00b2db58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24229: 00b2dc58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24230: 00dc7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24231: 00d939d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24232: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24233: 00d9dd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24234: 00da04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24235: 00dc8648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24236: 00d90cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24237: 00dc7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24238: 00c7b5c8 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24239: 00d8c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24240: 00d97bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24241: 008cf7ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24241: 008cf8a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24242: 00434e20 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24243: 00dc8c95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24244: 005abe90 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24245: 008683b8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24246: 0093d0c8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24245: 008684b0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24246: 0093d1c0 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 24247: 00d9d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24248: 00dc7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24249: 00aeb1c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24249: 00aeb2c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24250: 005bbfb8 216 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24251: 00d912f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24252: 00dc6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24253: 00dc8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24254: 00832c54 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24254: 00832d4c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24255: 00dc79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24256: 00908810 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24256: 00908908 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24257: 00dc7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24258: 00cea25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24259: 00d8e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24260: 00cea364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24261: 00dc6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24262: 00d00c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24263: 00dc7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24264: 00da014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24265: 00dc7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24266: 005d916c 8 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24267: 00c7c628 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24268: 00d8e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24269: 00ced0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24270: 00751230 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24270: 00751328 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24271: 00cecf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24272: 009a0c64 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 24273: 0071f45c 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 24272: 009a0d5c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24273: 0071f554 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24274: 0055c874 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24275: 005fcb38 2012 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24276: 00da23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24277: 00d932b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24278: 00929ae4 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24278: 00929bdc 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24279: 00ced040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24280: 005382cc 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24281: 00d99e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24282: 00dc77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24283: 00d9df00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24284: 00cea2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24285: 00dc695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24286: 0055452c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24287: 00280c20 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24288: 0091f360 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24289: 00808cc0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24288: 0091f458 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24289: 00808db8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24290: 00dc7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24291: 00522984 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24292: 008c4f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24292: 008c5058 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24293: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24294: 00dc8696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24295: 00dc82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 24296: 0077fe24 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24297: 006dc2ac 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24296: 0077ff1c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 24297: 006dc3a4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24298: 00d9c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24299: 00dc76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24300: 00cecfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24301: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24302: 009398f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24302: 009399ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24303: 00c78848 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24304: 00dc6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24305: 00dc7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 24306: 0073af60 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24307: 009968c4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24308: 0094ccf8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24306: 0073b058 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 24307: 009969bc 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24308: 0094cdf0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24309: 00511ec4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24310: 00dc6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24311: 0097b788 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24311: 0097b880 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24312: 00415b4c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24313: 003e2944 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24314: 0096e86c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24315: 007584e8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24314: 0096e964 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24315: 007585e0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24316: 002fc06c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24317: 002ac450 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24318: 0092c694 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24319: 00821350 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24318: 0092c78c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24319: 00821448 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24320: 0029658c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24321: 00dc659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24322: 002a4a98 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24323: 00d8eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24324: 00d90c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24325: 00da0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24326: 00d8d534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24327: 00dc7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24328: 00990268 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24328: 00990360 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24329: 00dc6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 24330: 007810f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 24330: 007811f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24331: 00dc84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24332: 00751258 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24333: 008df9cc 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24332: 00751350 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24333: 008dfac4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24334: 00dc764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 24335: 00798344 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 24335: 0079843c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24336: 002b9ac0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24337: 0048f3e4 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24338: 00416260 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24339: 009bd994 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24339: 009bda8c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24340: 00dc6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24341: 00dc766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 24342: 0073f168 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 24342: 0073f260 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24343: 00d95074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24344: 0095efc0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24344: 0095f0b8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24345: 00cebd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24346: 00da23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24347: 00910414 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24347: 0091050c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24348: 00cebba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24349: 0057dd44 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24350: 0027ff2c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 24351: 00746098 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 24351: 00746190 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24352: 0049164c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24353: 00cebca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24354: 00d9b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24355: 00823d00 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24355: 00823df8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24356: 00dc70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24357: 00d918fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24358: 00d95404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24359: 00dc7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24360: 003ac330 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24361: 00d8e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24362: 003e6188 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24368,412 +24368,412 @@ │ │ │ │ 24364: 004d3184 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 24365: 00dc854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24366: 00d9fcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24367: 00dc7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24368: 00dc83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24369: 00cebc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24370: 00495b90 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 24371: 00746c40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24372: 007eb028 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24371: 00746d38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 24372: 007eb120 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24373: 00da1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24374: 00916ce8 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 24375: 0079aaf4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 24374: 00916de0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24375: 0079abec 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24376: 00dc8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24377: 00d96e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24378: 00d98098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24379: 00dc698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24380: 00d94338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24381: 00dc6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24382: 00513c04 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24383: 009b90d8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24383: 009b91d0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24384: 004cf258 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 24385: 00dc8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24386: 00dc6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24387: 007511cc 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24388: 009b8028 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24387: 007512c4 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24388: 009b8120 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24389: 005edb50 188 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24390: 007c6aac 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 24391: 0071d870 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 24390: 007c6ba4 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24391: 0071d968 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24392: 00d987d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 24393: 009974b0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24393: 009975a8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24394: 0063ff58 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24395: 00dc7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24396: 00d971f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24397: 00d9bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24398: 00dc7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24399: 00dc79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24400: 0063ff50 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24401: 002a6408 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24402: 008c7354 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24403: 0081617c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24402: 008c744c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24403: 00816274 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24404: 00d97584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24405: 00818124 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24405: 0081821c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24406: 00d99158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24407: 00dc7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24408: 0058cbd8 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24409: 00c81268 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24410: 0063ff54 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24411: 002a6f78 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 24412: 00718900 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24413: 008ad4dc 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 24414: 00741374 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24415: 0094f72c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24416: 0098b490 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24417: 008cc488 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24418: 0093423c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24412: 007189f8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 24413: 008ad5d4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24414: 0074146c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 24415: 0094f824 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24416: 0098b588 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24417: 008cc580 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24418: 00934334 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24419: 00dc729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24420: 00d96ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24421: 00d99f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24422: 00d93cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24423: 00d973e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24424: 0038fde8 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24425: 00d94bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 24426: 00d9a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 24427: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 24428: 00dc6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24429: 002ec950 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24430: 00d9613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_EVENT │ │ │ │ - 24431: 00785144 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 24431: 0078523c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24432: 003e949c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 24433: 0070cb58 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 24433: 0070cc50 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24434: 00cf9bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24435: 00dc6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24436: 00cf9a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24437: 00dc7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24438: 006ec3c8 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24438: 006ec4c0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24439: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24440: 00cf9b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24441: 00d91a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24442: 0053cb70 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24443: 0099e40c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24443: 0099e504 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24444: 00dc8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24445: 00963780 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24445: 00963878 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24446: 00299578 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24447: 00925918 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24448: 00906878 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24447: 00925a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24448: 00906970 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24449: 00d9261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24450: 00d8d404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24451: 00dc63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24452: 00dc6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24453: 00956d1c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24453: 00956e14 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24454: 00505ebc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24455: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24456: 00da1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24457: 00d9f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24458: 00cf9ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ - 24459: 00781920 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24460: 008c69b4 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24459: 00781a18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 24460: 008c6aac 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24461: 00d8da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24462: 0055413c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24463: 00ce2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24464: 00d8c814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24465: 0075d950 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24465: 0075da48 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24466: 00d9e160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24467: 009b1b94 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24467: 009b1c8c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24468: 00ce2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24469: 0090d404 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24469: 0090d4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24470: 004175e0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24471: 0062467c 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24472: 00db5508 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24473: 00da20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24474: 00ce2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ - 24475: 0073fa1c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 24475: 0073fb14 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 24476: 00d8bed4 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24477: 00929404 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24477: 009294fc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24478: 00dc758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24479: 00553e3c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24480: 00d98338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24481: 00497ac8 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24482: 00d9ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 24483: 00740890 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 24483: 00740988 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 24484: 00cf5020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24485: 00dc64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24486: 00cb9d34 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 24487: 00cb9d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 24488: 00da20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24489: 00cb9dd4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24490: 00951cdc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24490: 00951dd4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24491: 005ac814 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24492: 00d9d830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24493: 00cf5128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24494: 00cb9e04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24495: 00d9f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24496: 009ae444 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24497: 00871664 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24496: 009ae53c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24497: 0087175c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24498: 00cb9e54 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24499: 00cb9ef4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24500: 00d8bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24501: 006bb910 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24501: 006bba08 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24502: 00624844 472 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24503: 00dc8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24504: 00dc7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24505: 00ce29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24506: 009d5734 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 24507: 00797d78 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 24506: 009d582c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24507: 00797e70 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24508: 002af384 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 24509: 0075b92c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24509: 0075ba24 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24510: 00dc7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24511: 0047343c 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24512: 00dc735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24513: 00dc680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24514: 00dc7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24515: 00d93648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24516: 00926ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24517: 007de174 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24516: 00926fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24517: 007de26c 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24518: 00d99168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24519: 00cf50a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24520: 00384d1c 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24521: 00d9c89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 24522: 00797d38 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24523: 0092c270 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24522: 00797e30 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 24523: 0092c368 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24524: 002fd810 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24525: 00dc62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24526: 007b599c 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24526: 007b5a94 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24527: 002ad4c4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 24528: 00799dec 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 24528: 00799ee4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24529: 00d8e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24530: 0075c9e4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24531: 009ceaa0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24530: 0075cadc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24531: 009ceb98 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24532: 00d8f2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24533: 007e9ea0 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24533: 007e9f98 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24534: 00d9b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24535: 008fbc2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24535: 008fbd24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24536: 00438028 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24537: 00906bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24537: 00906cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24538: 00d9eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 24539: 007999ec 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 24539: 00799ae4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24540: 00ce63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24541: 00dc6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24542: 00d999e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24543: 0094a810 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24543: 0094a908 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24544: 00dc704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24545: 00412c30 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 24546: 00ce626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24547: 00d927dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 24548: 0079b1dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 24548: 0079b2d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24549: 00dc7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24550: 00dc7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 24551: 0079a3e0 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24552: 0081dfc8 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 24553: 0079a434 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 24554: 0079a490 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 24551: 0079a4d8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 24552: 0081e0c0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24553: 0079a52c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 24554: 0079a588 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24555: 00dc6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24556: 00d98c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24557: 00dc6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24558: 00ce6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 24559: 00c81280 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 24560: 00742a84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 24560: 00742b7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24561: 00dc7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 24562: 0079a4f4 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 24562: 0079a5ec 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24563: 00dc643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24564: 00dc86c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24565: 006e369c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24565: 006e3794 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24566: 00d95494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24567: 007dea40 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24567: 007deb38 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24568: 00d9a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24569: 008f76a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24569: 008f779c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24570: 00d94168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24571: 00d84c4c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24572: 00dc7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24573: 00dc8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24574: 00d919dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24575: 0094f47c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24575: 0094f574 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24576: 00dc7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24577: 00d94278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24578: 00cf5c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 24579: 008e1c60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24580: 00951ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24579: 008e1d58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24580: 00951c98 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24581: 00d9e0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24582: 00d8d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 24583: 00740028 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 24583: 00740120 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 24584: 00cf5d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 24585: 00d8f388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24586: 00ce62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 24587: 00dc6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24588: 00555590 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24589: 005a9bb4 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24590: 00dc6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24591: 00d9c82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 24592: 0074303c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24593: 00900c78 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24592: 00743134 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 24593: 00900d70 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24594: 00d96c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24595: 00dc7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24596: 0075a528 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24596: 0075a620 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24597: 00d8dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24598: 00dc7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24599: 0054c4f4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24600: 00d8d414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24601: 007f3c7c 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24602: 006d56e4 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24601: 007f3d74 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24602: 006d57dc 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24603: 00dc62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24604: 0053c2a0 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24605: 00cf5d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 24606: 00dc7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24607: 00dc6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24608: 00dc7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24609: 009546b0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 24610: 0073ad08 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 24609: 009547a8 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24610: 0073ae00 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24611: 00d96d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 24612: 0071b9f0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 24612: 0071bae8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24613: 00dc79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24614: 007d3bdc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24614: 007d3cd4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24615: 00642b08 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 24616: 0086c6e4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24616: 0086c7dc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24617: 00bd1280 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24618: 00d908b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24619: 00dc726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24620: 008c0b74 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 24621: 0073e820 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 24620: 008c0c6c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24621: 0073e918 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24622: 00d9f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24623: 00dc7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24624: 008ccd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24624: 008cce20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24625: 0042d9cc 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24626: 0096bf08 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24626: 0096c000 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24627: 00d9b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 24628: 0061f10c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 24629: 00dc6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24630: 00ce9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 24631: 00d9e300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24632: 009b07dc 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24632: 009b08d4 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24633: 005ea2c4 28 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 24634: 0061f22c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ - 24635: 006cdd58 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 24635: 006cde50 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 24636: 00ce3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 24637: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24638: 008ae6f4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24638: 008ae7ec 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24639: 00ce9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 24640: 0061f16c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ - 24641: 00777f54 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 24641: 0077804c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24642: 005ea898 184 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 24643: 004cf690 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24644: 002b5dd8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24645: 006e3f30 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24645: 006e4028 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24646: 00dc69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24647: 00d8b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24648: 005e8d24 516 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 24649: 00dc78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 24650: 0078c0dc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24651: 0072271c 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24652: 0070e340 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 24650: 0078c1d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 24651: 00722814 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24652: 0070e438 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24653: 005e98f8 120 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 24654: 00da04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24655: 00925ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24656: 009402c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24657: 008c481c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24658: 0086cc24 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24655: 00925bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24656: 009403bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24657: 008c4914 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24658: 0086cd1c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 24659: 00ce9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 24660: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 24661: 0061f1cc 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 24662: 009526d0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24662: 009527c8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24663: 00268fc4 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24664: 00dc6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24665: 00d95564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24666: 00d97824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24667: 00dc8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24668: 009a7484 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24668: 009a757c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24669: 00d9d840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24670: 007a2ff0 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24670: 007a30e8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24671: 00dc60c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24672: 003a46d0 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24673: 00dc6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24674: 00296c60 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24675: 00d8d4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24676: 00d97474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24677: 00dc79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24678: 00dc6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24679: 00d98188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 24680: 00735498 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 24680: 00735590 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24681: 00dc8bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24682: 00dc72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24683: 0096fda4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24683: 0096fe9c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24684: 00d8b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24685: 00d94488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24686: 00d94a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24687: 008c1910 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24687: 008c1a08 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24688: 00da1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24689: 009a9764 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24689: 009a985c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24690: 00dc6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24691: 008c183c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24691: 008c1934 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24692: 00dc836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 24693: 00dc6106 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24694: 00806fac 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24694: 008070a4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24695: 00d94178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24696: 005b9b94 1164 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 24697: 00d9b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24698: 008d084c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24699: 009d2d40 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24698: 008d0944 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24699: 009d2e38 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24700: 00dc622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24701: 00d9287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24702: 00d955d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24703: 00d9247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24704: 00d99d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24705: 007429a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24705: 00742aa0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24706: 00dc7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24707: 00d94fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24708: 005496fc 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24709: 00dc755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24710: 0084d63c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24710: 0084d734 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24711: 004eef58 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24712: 00dc8c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24713: 00dc66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24714: 00d937a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24715: 00d91298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24716: 0075d7ec 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24716: 0075d8e4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24717: 00dc7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24718: 00d954c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24719: 00d8d624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24720: 0032e6c0 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24721: 008359e8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24721: 00835ae0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24722: 00625604 460 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ - 24723: 007982bc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24723: 007983b4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24724: 00d9c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24725: 00d8dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24726: 00da15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24727: 00da06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24728: 00296a5c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24729: 002f6428 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24730: 00d8ef08 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24731: 00dc736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24732: 006252c4 432 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 24733: 002fbda0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24734: 00925d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24734: 00925e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24735: 00607088 620 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 24736: 0084ef0c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24736: 0084f004 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24737: 003ac13c 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24738: 0092bd7c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24739: 0091e210 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24740: 008cabbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24738: 0092be74 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24739: 0091e308 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24740: 008cacb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24741: 0054aab4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24742: 008c15fc 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24742: 008c16f4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24743: 00d8dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24744: 0070d4b0 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24744: 0070d5a8 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24745: 0061c2ec 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 24746: 00d9f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24747: 00dc6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24748: 009acd04 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24749: 00821cd4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24748: 009acdfc 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24749: 00821dcc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24750: 00d97ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 24751: 0099fba4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24751: 0099fc9c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24752: 00625474 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 24753: 00294ca0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24754: 0061c34c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 24755: 0034202c 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24756: 005eddf8 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 24757: 00dc72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24758: 00dc7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24759: 002b354c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24760: 005149cc 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24761: 003295f4 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 24762: 00da1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24763: 005a8814 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24764: 00927c54 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24764: 00927d4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24765: 0062aa3c 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 24766: 00dc643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24767: 006f6f28 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24768: 00999d28 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24767: 006f7020 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24768: 00999e20 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24769: 00d95c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24770: 00dc88c4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24771: 0061c3ac 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 24772: 00bd1388 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24773: 00425658 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24774: 00396020 216 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 24775: 00dc847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x253160 │ │ │ │ - 0x0000000d (FINI) 0x9db554 │ │ │ │ + 0x0000000d (FINI) 0x9db654 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbfd48 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1928 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbc04d0 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x8c1c4 │ │ │ │ 0x00000006 (SYMTAB) 0x2b514 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ff3b734151ef1f7285f5a6fb05ea9eb7cfef78fa │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c6fafcf476f93287645c892c5a5e924164755b35 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +Adu[5/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ ^n>hv8!D │ │ │ │ mdl'ndl' │ │ │ │ ]{z[k1N>O"_(6b|c │ │ │ │ VvtV]8|0 │ │ │ │ @@ -24460,33 +24460,33 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTORxL │ │ │ │ +ERSTSTORxM │ │ │ │ GFC UMEQd │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ DDDD"""" │ │ │ │ UUUU3333 │ │ │ │ """"DDDD │ │ │ │ -IHAVEOPT, │ │ │ │ +IHAVEOPT4 │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPT| │ │ │ │ +IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ -COWDKDMV @# │ │ │ │ -FLATVMFSSPAR<2# │ │ │ │ +COWDKDMV(@# │ │ │ │ +FLATVMFSSPARD2# │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ gdbstub: Bad syscall format string '%s' │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1126 +12,1126 @@ │ │ │ │ ldr r1, [pc, #24] @ 256034 │ │ │ │ ldr r0, [pc, #24] @ 256038 │ │ │ │ ldr r2, [pc, #24] @ 25603c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r0, r9, r0, ror r1 │ │ │ │ - rsbseq r5, r8, ip, lsr #14 │ │ │ │ - rsbseq r5, r8, r0, asr #14 │ │ │ │ + addeq r0, r9, r0, ror r2 │ │ │ │ + rsbseq r5, r8, ip, lsr #16 │ │ │ │ + rsbseq r5, r8, r0, asr #16 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256070 │ │ │ │ ldr r1, [pc, #24] @ 256074 │ │ │ │ ldr r0, [pc, #24] @ 256078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [r9], r0 │ │ │ │ - rsbseq sl, r8, r8, lsr #30 │ │ │ │ - rsbseq sl, r8, r0, asr #30 │ │ │ │ + rsbseq fp, r8, r8, lsr #32 │ │ │ │ + rsbseq fp, r8, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2560ac │ │ │ │ ldr r1, [pc, #24] @ 2560b0 │ │ │ │ ldr r0, [pc, #24] @ 2560b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r2, r9, r4, asr #29 │ │ │ │ - rsbseq fp, r8, r8, asr #5 │ │ │ │ - ldrsbeq fp, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r2, r9, r4, asr #31 │ │ │ │ + rsbseq fp, r8, r8, asr #7 │ │ │ │ + ldrsbeq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2560e8 │ │ │ │ ldr r1, [pc, #24] @ 2560ec │ │ │ │ ldr r0, [pc, #24] @ 2560f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r9, r8, asr #18 │ │ │ │ - ldrheq fp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, r8, r0, asr #31 │ │ │ │ + addeq r4, r9, r8, asr #20 │ │ │ │ + ldrheq ip, [r8], #-0 @ │ │ │ │ + rsbseq ip, r8, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256128 │ │ │ │ ldr r1, [pc, #28] @ 25612c │ │ │ │ ldr r0, [pc, #28] @ 256130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r2, sp, ip, lsl #24 │ │ │ │ - ldrsheq lr, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq lr, r8, r8, lsl #22 │ │ │ │ + addeq r2, sp, ip, lsl #26 │ │ │ │ + ldrsheq lr, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, r8, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256168 │ │ │ │ ldr r1, [pc, #28] @ 25616c │ │ │ │ ldr r0, [pc, #28] @ 256170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, sp, r8, lsr #25 │ │ │ │ - rsbseq r2, r9, r0, lsr #11 │ │ │ │ - ldrheq r2, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r4, sp, r8, lsr #27 │ │ │ │ + rsbseq r2, r9, r0, lsr #13 │ │ │ │ + ldrheq r2, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2561a4 │ │ │ │ ldr r1, [pc, #24] @ 2561a8 │ │ │ │ ldr r0, [pc, #24] @ 2561ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r4, [sp], r8 │ │ │ │ - rsbseq r2, r9, r0, lsl #15 │ │ │ │ - @ instruction: 0x00792794 │ │ │ │ + rsbseq r2, r9, r0, lsl #17 │ │ │ │ + @ instruction: 0x00792894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561e4 │ │ │ │ ldr r1, [pc, #28] @ 2561e8 │ │ │ │ ldr r0, [pc, #28] @ 2561ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2561f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r5, sp, r4, sp │ │ │ │ - rsbseq r8, r9, r8, lsl r4 │ │ │ │ - rsbseq r8, r9, ip, lsr #8 │ │ │ │ + umulleq r5, sp, r4, lr │ │ │ │ + rsbseq r8, r9, r8, lsl r5 │ │ │ │ + rsbseq r8, r9, ip, lsr #10 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256228 │ │ │ │ ldr r1, [pc, #28] @ 25622c │ │ │ │ ldr r0, [pc, #28] @ 256230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r0, asr sp │ │ │ │ - ldrsbeq r8, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r8, r9, r8, ror #7 │ │ │ │ + addeq r5, sp, r0, asr lr │ │ │ │ + ldrsbeq r8, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r8, r9, r8, ror #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25626c │ │ │ │ ldr r1, [pc, #28] @ 256270 │ │ │ │ ldr r0, [pc, #28] @ 256274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r4, ror #31 │ │ │ │ - @ instruction: 0x00798390 │ │ │ │ - rsbseq r8, r9, r4, lsr #7 │ │ │ │ + addeq r7, sp, r4, ror #1 │ │ │ │ + @ instruction: 0x00798490 │ │ │ │ + rsbseq r8, r9, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2562b0 │ │ │ │ ldr r1, [pc, #28] @ 2562b4 │ │ │ │ ldr r0, [pc, #28] @ 2562b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2562bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r0, lsr #31 │ │ │ │ - rsbseq r8, r9, ip, asr #6 │ │ │ │ - rsbseq sl, r9, ip, lsl #20 │ │ │ │ + addeq r7, sp, r0, lsr #1 │ │ │ │ + rsbseq r8, r9, ip, asr #8 │ │ │ │ + rsbseq sl, r9, ip, lsl #22 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2562f0 │ │ │ │ ldr r1, [pc, #24] @ 2562f4 │ │ │ │ ldr r0, [pc, #24] @ 2562f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r8, lsl #6 │ │ │ │ - rsbseq fp, r9, r4, asr #18 │ │ │ │ - rsbseq fp, r9, r4, asr r9 │ │ │ │ + addeq r7, sp, r8, lsl #8 │ │ │ │ + rsbseq fp, r9, r4, asr #20 │ │ │ │ + rsbseq fp, r9, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25632c │ │ │ │ ldr r1, [pc, #24] @ 256330 │ │ │ │ ldr r0, [pc, #24] @ 256334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008d74b4 │ │ │ │ - rsbseq fp, r9, r4, lsl #31 │ │ │ │ - @ instruction: 0x0079bf90 │ │ │ │ + @ instruction: 0x008d75b4 │ │ │ │ + rsbseq ip, r9, r4, lsl #1 │ │ │ │ + @ instruction: 0x0079c090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25636c │ │ │ │ ldr r1, [pc, #28] @ 256370 │ │ │ │ ldr r0, [pc, #28] @ 256374 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r0, ror #20 │ │ │ │ - rsbseq pc, r9, r4, asr #6 │ │ │ │ - @ instruction: 0x0079f798 │ │ │ │ + addeq r7, sp, r0, ror #22 │ │ │ │ + rsbseq pc, r9, r4, asr #8 │ │ │ │ + @ instruction: 0x0079f898 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563b0 │ │ │ │ ldr r1, [pc, #28] @ 2563b4 │ │ │ │ ldr r0, [pc, #28] @ 2563b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2563bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r0, asr #29 │ │ │ │ - rsbseq r8, r9, ip, asr #4 │ │ │ │ - rsbseq r8, r9, r0, ror #4 │ │ │ │ + addeq r8, sp, r0, asr #31 │ │ │ │ + rsbseq r8, r9, ip, asr #6 │ │ │ │ + rsbseq r8, r9, r0, ror #6 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563f4 │ │ │ │ ldr r1, [pc, #28] @ 2563f8 │ │ │ │ ldr r0, [pc, #28] @ 2563fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, ip, ror lr │ │ │ │ - rsbseq r8, r9, r8, lsl #4 │ │ │ │ - rsbseq r8, r9, ip, lsl r2 │ │ │ │ + addeq r8, sp, ip, ror pc │ │ │ │ + rsbseq r8, r9, r8, lsl #6 │ │ │ │ + rsbseq r8, r9, ip, lsl r3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256438 │ │ │ │ ldr r1, [pc, #28] @ 25643c │ │ │ │ ldr r0, [pc, #28] @ 256440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r9, sp, r4, asr #26 │ │ │ │ - rsbseq r6, sl, r0, lsr r9 │ │ │ │ - rsbseq r6, sl, r0, asr #19 │ │ │ │ + addeq r9, sp, r4, asr #28 │ │ │ │ + rsbseq r6, sl, r0, lsr sl │ │ │ │ + rsbseq r6, sl, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256478 │ │ │ │ ldr r1, [pc, #28] @ 25647c │ │ │ │ ldr r0, [pc, #28] @ 256480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, sp, ip, lsr #4 │ │ │ │ - rsbseq r7, sl, r8, lsr sl │ │ │ │ - rsbseq r7, sl, r4, asr sl │ │ │ │ + addeq sl, sp, ip, lsr #6 │ │ │ │ + rsbseq r7, sl, r8, lsr fp │ │ │ │ + rsbseq r7, sl, r4, asr fp │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564bc │ │ │ │ ldr r1, [pc, #28] @ 2564c0 │ │ │ │ ldr r0, [pc, #28] @ 2564c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2564c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, sp, r8, ror #3 │ │ │ │ - ldrsheq r7, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r7, sl, r0, lsl sl │ │ │ │ + addeq sl, sp, r8, ror #5 │ │ │ │ + ldrsheq r7, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, sl, r0, lsl fp │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256500 │ │ │ │ ldr r1, [pc, #28] @ 256504 │ │ │ │ ldr r0, [pc, #28] @ 256508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, sp, r4, lsr #3 │ │ │ │ - ldrheq r7, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq r7, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + addeq sl, sp, r4, lsr #5 │ │ │ │ + ldrheq r7, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq r7, [sl], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256540 │ │ │ │ ldr r1, [pc, #28] @ 256544 │ │ │ │ ldr r0, [pc, #28] @ 256548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25654c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, sp, r4, ror #2 │ │ │ │ - rsbseq r7, sl, r0, ror r9 │ │ │ │ - rsbseq r7, sl, ip, asr #19 │ │ │ │ + addeq sl, sp, r4, ror #4 │ │ │ │ + rsbseq r7, sl, r0, ror sl │ │ │ │ + rsbseq r7, sl, ip, asr #21 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256580 │ │ │ │ ldr r1, [pc, #24] @ 256584 │ │ │ │ ldr r0, [pc, #24] @ 256588 │ │ │ │ ldr r2, [pc, #24] @ 25658c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, lr, r4, lsl #2 │ │ │ │ - rsbseq r9, sl, r4, lsl #11 │ │ │ │ - @ instruction: 0x0087c3b0 │ │ │ │ + addeq r8, lr, r4, lsl #4 │ │ │ │ + rsbseq r9, sl, r4, lsl #13 │ │ │ │ + @ instruction: 0x0087c4b0 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2565c0 │ │ │ │ ldr r1, [pc, #24] @ 2565c4 │ │ │ │ ldr r0, [pc, #24] @ 2565c8 │ │ │ │ ldr r2, [pc, #24] @ 2565cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, lr, r4, lsr r5 │ │ │ │ - ldrsbeq fp, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq fp, sl, r8, ror #29 │ │ │ │ + addeq r8, lr, r4, lsr r6 │ │ │ │ + ldrsbeq fp, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq fp, sl, r8, ror #31 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256604 │ │ │ │ ldr r1, [pc, #28] @ 256608 │ │ │ │ ldr r0, [pc, #28] @ 25660c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, ip, lsl #10 │ │ │ │ - ldrsheq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r8, r9, ip │ │ │ │ + addseq r3, r2, ip, lsl #12 │ │ │ │ + ldrsheq r8, [r9], #-8 @ │ │ │ │ + rsbseq r8, r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256648 │ │ │ │ ldr r1, [pc, #28] @ 25664c │ │ │ │ ldr r0, [pc, #28] @ 256650 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r4, r2, r4, r0 │ │ │ │ - rsbseq ip, r9, r4, ror #8 │ │ │ │ - rsbseq ip, r9, r8, ror r4 │ │ │ │ + umullseq r4, r2, r4, r1 │ │ │ │ + rsbseq ip, r9, r4, ror #10 │ │ │ │ + rsbseq ip, r9, r8, ror r5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25668c │ │ │ │ ldr r1, [pc, #28] @ 256690 │ │ │ │ ldr r0, [pc, #28] @ 256694 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r2, r0, asr r0 │ │ │ │ - @ instruction: 0x007b2e90 │ │ │ │ - @ instruction: 0x007b2e9c │ │ │ │ + addseq r4, r2, r0, asr r1 │ │ │ │ + @ instruction: 0x007b2f90 │ │ │ │ + @ instruction: 0x007b2f9c │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566d0 │ │ │ │ ldr r1, [pc, #28] @ 2566d4 │ │ │ │ ldr r0, [pc, #28] @ 2566d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r2, ip │ │ │ │ - rsbseq r2, fp, r0, asr lr │ │ │ │ - rsbseq r2, fp, r4, ror lr │ │ │ │ + addseq r4, r2, ip, lsl #2 │ │ │ │ + rsbseq r2, fp, r0, asr pc │ │ │ │ + rsbseq r2, fp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256710 │ │ │ │ ldr r1, [pc, #28] @ 256714 │ │ │ │ ldr r0, [pc, #28] @ 256718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25671c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, ip, asr #31 │ │ │ │ - rsbseq r2, fp, ip, lsl #28 │ │ │ │ - rsbseq r2, fp, ip, asr #28 │ │ │ │ + addseq r4, r2, ip, asr #1 │ │ │ │ + rsbseq r2, fp, ip, lsl #30 │ │ │ │ + rsbseq r2, fp, ip, asr #30 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256754 │ │ │ │ ldr r1, [pc, #28] @ 256758 │ │ │ │ ldr r0, [pc, #28] @ 25675c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r8, lsl #31 │ │ │ │ - ldrsheq r2, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, fp, ip, lsr lr │ │ │ │ + addseq r4, r2, r8, lsl #1 │ │ │ │ + ldrsheq r2, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, fp, ip, lsr pc │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256798 │ │ │ │ ldr r1, [pc, #28] @ 25679c │ │ │ │ ldr r0, [pc, #28] @ 2567a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r4, asr #30 │ │ │ │ - ldrheq r2, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq r2, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + addseq r4, r2, r4, asr #32 │ │ │ │ + ldrheq r2, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsheq r2, [fp], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567dc │ │ │ │ ldr r1, [pc, #28] @ 2567e0 │ │ │ │ ldr r0, [pc, #28] @ 2567e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r0, lsl #30 │ │ │ │ - rsbseq r2, fp, r0, ror r7 │ │ │ │ - ldrsbeq r2, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r4, r2, r0 │ │ │ │ + rsbseq r2, fp, r0, ror r8 │ │ │ │ + ldrsbeq r2, [fp], #-228 @ 0xffffff1c @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256820 │ │ │ │ ldr r1, [pc, #28] @ 256824 │ │ │ │ ldr r0, [pc, #28] @ 256828 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25682c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r8, lsl #6 │ │ │ │ - ldrsheq r2, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r2, fp, r8, lsl #26 │ │ │ │ + addseq r6, r2, r8, lsl #8 │ │ │ │ + ldrsheq r2, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, fp, r8, lsl #28 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256864 │ │ │ │ ldr r1, [pc, #28] @ 256868 │ │ │ │ ldr r0, [pc, #28] @ 25686c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r4, asr #5 │ │ │ │ - ldrheq r2, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r2, fp, r0, ror #25 │ │ │ │ + addseq r6, r2, r4, asr #7 │ │ │ │ + ldrheq r2, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, fp, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568a4 │ │ │ │ ldr r1, [pc, #28] @ 2568a8 │ │ │ │ ldr r0, [pc, #28] @ 2568ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r8, lsr #16 │ │ │ │ - rsbseq pc, r9, r8, lsl r1 @ │ │ │ │ - rsbseq pc, r9, ip, lsr #2 │ │ │ │ + addseq r6, r2, r8, lsr #18 │ │ │ │ + rsbseq pc, r9, r8, lsl r2 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568e4 │ │ │ │ ldr r1, [pc, #28] @ 2568e8 │ │ │ │ ldr r0, [pc, #28] @ 2568ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2568f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r8, ror #15 │ │ │ │ - rsbseq ip, fp, r4, lsr #2 │ │ │ │ - ldrsbeq ip, [fp], #-16 @ │ │ │ │ + addseq r6, r2, r8, ror #17 │ │ │ │ + rsbseq ip, fp, r4, lsr #4 │ │ │ │ + ldrsbeq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256928 │ │ │ │ ldr r1, [pc, #28] @ 25692c │ │ │ │ ldr r0, [pc, #28] @ 256930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009275b0 │ │ │ │ - rsbseq lr, fp, r0, lsr #24 │ │ │ │ - rsbseq lr, fp, r0, lsr ip │ │ │ │ + @ instruction: 0x009276b0 │ │ │ │ + rsbseq lr, fp, r0, lsr #26 │ │ │ │ + rsbseq lr, fp, r0, lsr sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25696c │ │ │ │ ldr r1, [pc, #28] @ 256970 │ │ │ │ ldr r0, [pc, #28] @ 256974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r2, r4, asr #26 │ │ │ │ - rsbseq sl, ip, r8, lsr r7 │ │ │ │ - rsbseq sl, ip, r0, asr #14 │ │ │ │ + addseq r8, r2, r4, asr #28 │ │ │ │ + rsbseq sl, ip, r8, lsr r8 │ │ │ │ + rsbseq sl, ip, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2569a8 │ │ │ │ ldr r1, [pc, #24] @ 2569ac │ │ │ │ ldr r0, [pc, #24] @ 2569b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r9, r2, r8, r6 │ │ │ │ - rsbseq sp, ip, ip, lsl #23 │ │ │ │ - rsbseq sp, ip, r0, lsr #23 │ │ │ │ + umullseq r9, r2, r8, r7 │ │ │ │ + rsbseq sp, ip, ip, lsl #25 │ │ │ │ + rsbseq sp, ip, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569e8 │ │ │ │ ldr r1, [pc, #28] @ 2569ec │ │ │ │ ldr r0, [pc, #28] @ 2569f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r8, lsl #5 │ │ │ │ - rsbseq r8, sp, r4, ror sp │ │ │ │ - rsbseq r8, sp, r4, lsl #27 │ │ │ │ + addseq fp, r2, r8, lsl #7 │ │ │ │ + rsbseq r8, sp, r4, ror lr │ │ │ │ + rsbseq r8, sp, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a28 │ │ │ │ ldr r1, [pc, #28] @ 256a2c │ │ │ │ ldr r0, [pc, #28] @ 256a30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256a34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r0, asr #30 │ │ │ │ - rsbseq r6, r9, ip, lsr #28 │ │ │ │ - rsbseq ip, sp, r8, asr #29 │ │ │ │ + addseq ip, r2, r0, asr #32 │ │ │ │ + rsbseq r6, r9, ip, lsr #30 │ │ │ │ + rsbseq ip, sp, r8, asr #31 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a6c │ │ │ │ ldr r1, [pc, #28] @ 256a70 │ │ │ │ ldr r0, [pc, #28] @ 256a74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092befc │ │ │ │ - rsbseq ip, sp, r8, lsl #27 │ │ │ │ - rsbseq r1, r9, r4, ror #27 │ │ │ │ + @ instruction: 0x0092bffc │ │ │ │ + rsbseq ip, sp, r8, lsl #29 │ │ │ │ + rsbseq r1, r9, r4, ror #29 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ab0 │ │ │ │ ldr r1, [pc, #28] @ 256ab4 │ │ │ │ ldr r0, [pc, #28] @ 256ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, ip, ror #10 │ │ │ │ - rsbseq lr, r9, ip, lsl #30 │ │ │ │ - rsbseq lr, r9, ip, asr pc │ │ │ │ + addseq ip, r2, ip, ror #12 │ │ │ │ + rsbseq pc, r9, ip │ │ │ │ + rsbseq pc, r9, ip, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256af0 │ │ │ │ ldr r1, [pc, #28] @ 256af4 │ │ │ │ ldr r0, [pc, #28] @ 256af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, ip, lsr #10 │ │ │ │ - rsbseq lr, r9, ip, asr #29 │ │ │ │ - rsbseq lr, r9, ip, lsl pc │ │ │ │ + addseq ip, r2, ip, lsr #12 │ │ │ │ + rsbseq lr, r9, ip, asr #31 │ │ │ │ + rsbseq pc, r9, ip, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b30 │ │ │ │ ldr r1, [pc, #28] @ 256b34 │ │ │ │ ldr r0, [pc, #28] @ 256b38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, ip, lsl #16 │ │ │ │ - rsbseq r6, r9, r4, lsr #26 │ │ │ │ - rsbseq ip, sp, r0, asr #27 │ │ │ │ + addseq ip, r2, ip, lsl #18 │ │ │ │ + rsbseq r6, r9, r4, lsr #28 │ │ │ │ + rsbseq ip, sp, r0, asr #29 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b74 │ │ │ │ ldr r1, [pc, #28] @ 256b78 │ │ │ │ ldr r0, [pc, #28] @ 256b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, asr #15 │ │ │ │ - rsbseq fp, r9, r8, lsr pc │ │ │ │ - rsbseq fp, r9, ip, asr #30 │ │ │ │ + addseq ip, r2, r8, asr #17 │ │ │ │ + rsbseq ip, r9, r8, lsr r0 │ │ │ │ + rsbseq ip, r9, ip, asr #32 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256bb8 │ │ │ │ ldr r1, [pc, #28] @ 256bbc │ │ │ │ ldr r0, [pc, #28] @ 256bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r4, lsl #15 │ │ │ │ - ldrsbeq pc, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq pc, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addseq ip, r2, r4, lsl #17 │ │ │ │ + ldrsbeq pc, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsheq pc, [sp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256bf8 │ │ │ │ ldr r1, [pc, #28] @ 256bfc │ │ │ │ ldr r0, [pc, #28] @ 256c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r4, asr #14 │ │ │ │ - rsbseq r1, r9, r0, lsr sp │ │ │ │ - rsbseq r1, r9, r4, asr #26 │ │ │ │ + addseq ip, r2, r4, asr #16 │ │ │ │ + rsbseq r1, r9, r0, lsr lr │ │ │ │ + rsbseq r1, r9, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c38 │ │ │ │ ldr r1, [pc, #28] @ 256c3c │ │ │ │ ldr r0, [pc, #28] @ 256c40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256c44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq ip, r2, r0, lr │ │ │ │ - rsbseq fp, r9, r4, ror lr │ │ │ │ - rsbseq fp, r9, r8, lsl #29 │ │ │ │ + umullseq ip, r2, r0, pc @ │ │ │ │ + rsbseq fp, r9, r4, ror pc │ │ │ │ + rsbseq fp, r9, r8, lsl #31 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c7c │ │ │ │ ldr r1, [pc, #28] @ 256c80 │ │ │ │ ldr r0, [pc, #28] @ 256c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092dbf4 │ │ │ │ - rsbseq sl, r8, r8, asr #7 │ │ │ │ - rsbseq sl, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x0092dcf4 │ │ │ │ + rsbseq sl, r8, r8, asr #9 │ │ │ │ + rsbseq sl, r8, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256cbc │ │ │ │ ldr r1, [pc, #28] @ 256cc0 │ │ │ │ ldr r0, [pc, #28] @ 256cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r4, lsl #5 │ │ │ │ - rsbseq sl, r8, r8, lsl #7 │ │ │ │ - rsbseq r7, lr, ip, ror #18 │ │ │ │ + addseq lr, r2, r4, lsl #7 │ │ │ │ + rsbseq sl, r8, r8, lsl #9 │ │ │ │ + rsbseq r7, lr, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256cfc │ │ │ │ ldr r1, [pc, #28] @ 256d00 │ │ │ │ ldr r0, [pc, #28] @ 256d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r4, asr #4 │ │ │ │ - rsbseq sl, r8, r8, asr #6 │ │ │ │ - rsbseq sl, r8, r0, ror #6 │ │ │ │ + addseq lr, r2, r4, asr #6 │ │ │ │ + rsbseq sl, r8, r8, asr #8 │ │ │ │ + rsbseq sl, r8, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256d38 │ │ │ │ ldr r1, [pc, #24] @ 256d3c │ │ │ │ ldr r0, [pc, #24] @ 256d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, lsl #9 │ │ │ │ - rsbseq r1, r9, ip, ror #23 │ │ │ │ - rsbseq r1, r9, r0, lsl #24 │ │ │ │ + addseq pc, r2, r8, lsl #11 │ │ │ │ + rsbseq r1, r9, ip, ror #25 │ │ │ │ + rsbseq r1, r9, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d78 │ │ │ │ ldr r1, [pc, #28] @ 256d7c │ │ │ │ ldr r0, [pc, #28] @ 256d80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092f5d8 │ │ │ │ - rsbseq r7, pc, r4, lsl #12 │ │ │ │ - rsbseq r7, pc, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x0092f6d8 │ │ │ │ + rsbseq r7, pc, r4, lsl #14 │ │ │ │ + rsbseq r7, pc, r8, lsl r7 @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256dbc │ │ │ │ ldr r1, [pc, #28] @ 256dc0 │ │ │ │ ldr r0, [pc, #28] @ 256dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq pc, r2, r4, r5 @ │ │ │ │ - rsbseq r7, pc, r4, asr #11 │ │ │ │ - rsbseq r7, pc, ip, ror #11 │ │ │ │ + umullseq pc, r2, r4, r6 @ │ │ │ │ + rsbseq r7, pc, r4, asr #13 │ │ │ │ + rsbseq r7, pc, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256df8 │ │ │ │ ldr r1, [pc, #24] @ 256dfc │ │ │ │ ldr r0, [pc, #24] @ 256e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, lsr sp @ │ │ │ │ - rsbseq sl, r8, r8, asr #4 │ │ │ │ - rsbseq sl, r8, r0, ror #4 │ │ │ │ + addseq pc, r2, r8, lsr lr @ │ │ │ │ + rsbseq sl, r8, r8, asr #6 │ │ │ │ + rsbseq sl, r8, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e38 │ │ │ │ ldr r1, [pc, #28] @ 256e3c │ │ │ │ ldr r0, [pc, #28] @ 256e40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256e44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092fcfc │ │ │ │ - rsbseq sl, pc, r4, lsr r6 @ │ │ │ │ - rsbseq sl, pc, r4, asr #12 │ │ │ │ + @ instruction: 0x0092fdfc │ │ │ │ + rsbseq sl, pc, r4, lsr r7 @ │ │ │ │ + rsbseq sl, pc, r4, asr #14 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256e78 │ │ │ │ ldr r1, [pc, #24] @ 256e7c │ │ │ │ ldr r0, [pc, #24] @ 256e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, lsl #18 │ │ │ │ - addeq r2, r0, r0, lsl #27 │ │ │ │ - addeq r2, r0, r0, asr #27 │ │ │ │ + addseq r0, r3, r4, lsl #20 │ │ │ │ + addeq r2, r0, r0, lsl #29 │ │ │ │ + addeq r2, r0, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256eb8 │ │ │ │ ldr r1, [pc, #28] @ 256ebc │ │ │ │ ldr r0, [pc, #28] @ 256ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r8, asr #17 │ │ │ │ - rsbseq sl, r8, ip, lsl #3 │ │ │ │ - rsbseq sl, r8, r4, lsr #3 │ │ │ │ + addseq r0, r3, r8, asr #19 │ │ │ │ + rsbseq sl, r8, ip, lsl #5 │ │ │ │ + rsbseq sl, r8, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ef8 │ │ │ │ ldr r1, [pc, #28] @ 256efc │ │ │ │ ldr r0, [pc, #28] @ 256f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r1, r3, ip, lsr #4 │ │ │ │ - addeq r6, r0, r4, asr r0 │ │ │ │ - addeq r6, r0, r8, lsr #1 │ │ │ │ + addseq r1, r3, ip, lsr #6 │ │ │ │ + addeq r6, r0, r4, asr r1 │ │ │ │ + addeq r6, r0, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f38 │ │ │ │ ldr r1, [pc, #28] @ 256f3c │ │ │ │ ldr r0, [pc, #28] @ 256f40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r4, lsr #31 │ │ │ │ - rsbseq r7, r9, r4, asr #13 │ │ │ │ - ldrsbeq r7, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + addseq r8, r3, r4, lsr #1 │ │ │ │ + rsbseq r7, r9, r4, asr #15 │ │ │ │ + ldrsbeq r7, [r9], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256f78 │ │ │ │ ldr r1, [pc, #24] @ 256f7c │ │ │ │ ldr r0, [pc, #24] @ 256f80 │ │ │ │ ldr r2, [pc, #24] @ 256f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsr #5 │ │ │ │ - rsbseq r7, r9, r0, lsl #13 │ │ │ │ - rsbseq sl, fp, ip, asr #24 │ │ │ │ + addseq r8, r3, r0, lsr #7 │ │ │ │ + rsbseq r7, r9, r0, lsl #15 │ │ │ │ + rsbseq sl, fp, ip, asr #26 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fbc │ │ │ │ ldr r1, [pc, #28] @ 256fc0 │ │ │ │ ldr r0, [pc, #28] @ 256fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, ror #4 │ │ │ │ - rsbseq r7, r9, r0, asr #12 │ │ │ │ - rsbseq sl, fp, ip, lsl #24 │ │ │ │ + addseq r8, r3, r4, ror #6 │ │ │ │ + rsbseq r7, r9, r0, asr #14 │ │ │ │ + rsbseq sl, fp, ip, lsl #26 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257000 │ │ │ │ ldr r1, [pc, #28] @ 257004 │ │ │ │ ldr r0, [pc, #28] @ 257008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25700c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00938af0 │ │ │ │ - ldrsheq r7, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq sl, fp, r8, asr #23 │ │ │ │ + @ instruction: 0x00938bf8 │ │ │ │ + ldrsheq r7, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, fp, r8, asr #25 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257044 │ │ │ │ ldr r1, [pc, #28] @ 257048 │ │ │ │ ldr r0, [pc, #28] @ 25704c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, lsl #18 │ │ │ │ - rsbseq r6, r9, r0, lsl r8 │ │ │ │ - rsbseq ip, sp, ip, lsr #17 │ │ │ │ + addseq r9, r3, ip, lsl #20 │ │ │ │ + rsbseq r6, r9, r0, lsl r9 │ │ │ │ + rsbseq ip, sp, ip, lsr #19 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257088 │ │ │ │ ldr r1, [pc, #28] @ 25708c │ │ │ │ ldr r0, [pc, #28] @ 257090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, asr #17 │ │ │ │ - umulleq r4, r1, r8, r6 │ │ │ │ - addeq r4, r1, r0, ror #14 │ │ │ │ + addseq r9, r3, r8, asr #19 │ │ │ │ + umulleq r4, r1, r8, r7 │ │ │ │ + addeq r4, r1, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570c8 │ │ │ │ ldr r1, [pc, #28] @ 2570cc │ │ │ │ ldr r0, [pc, #28] @ 2570d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, lsl #17 │ │ │ │ - rsbseq r9, r8, ip, ror pc │ │ │ │ - @ instruction: 0x00789f94 │ │ │ │ + addseq r9, r3, r8, lsl #19 │ │ │ │ + rsbseq sl, r8, ip, ror r0 │ │ │ │ + @ instruction: 0x0078a094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257104 │ │ │ │ ldr r1, [pc, #24] @ 257108 │ │ │ │ ldr r0, [pc, #24] @ 25710c │ │ │ │ ldr r2, [pc, #24] @ 257110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, ror #30 │ │ │ │ - rsbseq fp, r9, r4, lsr #19 │ │ │ │ - ldrheq fp, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + addseq sl, r3, ip, rrx │ │ │ │ + rsbseq fp, r9, r4, lsr #21 │ │ │ │ + ldrheq fp, [r9], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257148 │ │ │ │ ldr r1, [pc, #28] @ 25714c │ │ │ │ ldr r0, [pc, #28] @ 257150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, lsr #30 │ │ │ │ - rsbseq r1, r9, r0, ror #15 │ │ │ │ - ldrsheq r1, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + addseq sl, r3, r0, lsr r0 │ │ │ │ + rsbseq r1, r9, r0, ror #17 │ │ │ │ + ldrsheq r1, [r9], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257188 │ │ │ │ ldr r1, [pc, #28] @ 25718c │ │ │ │ ldr r0, [pc, #28] @ 257190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, lsl #7 │ │ │ │ - addeq r9, r1, ip, ror #11 │ │ │ │ + addseq sl, r3, r8, lsl #9 │ │ │ │ + addeq r9, r1, ip, ror #13 │ │ │ │ strdeq r9, [r1], r8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2571cc │ │ │ │ @@ -1139,33 +1139,33 @@ │ │ │ │ ldr r0, [pc, #28] @ 2571d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2571d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsl r6 │ │ │ │ - rsbseq sl, sp, r4, lsr r7 │ │ │ │ - addeq fp, r1, r8, lsr r7 │ │ │ │ + addseq sl, r3, r4, lsr #14 │ │ │ │ + rsbseq sl, sp, r4, lsr r8 │ │ │ │ + addeq fp, r1, r8, lsr r8 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257210 │ │ │ │ ldr r1, [pc, #28] @ 257214 │ │ │ │ ldr r0, [pc, #28] @ 257218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25721c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a5d8 │ │ │ │ - ldrsheq sl, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addseq sl, r3, r0, ror #13 │ │ │ │ + ldrsheq sl, [sp], #-112 @ 0xffffff90 @ │ │ │ │ strdeq fp, [r1], r4 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257254 │ │ │ │ @@ -1173,100 +1173,100 @@ │ │ │ │ ldr r0, [pc, #28] @ 25725c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, lsl #20 │ │ │ │ - addeq lr, r1, r0, ror #3 │ │ │ │ - addeq lr, r1, r0, ror #10 │ │ │ │ + addseq sl, r3, r8, lsl #22 │ │ │ │ + addeq lr, r1, r0, ror #5 │ │ │ │ + addeq lr, r1, r0, ror #12 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257298 │ │ │ │ ldr r1, [pc, #28] @ 25729c │ │ │ │ ldr r0, [pc, #28] @ 2572a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2572a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a9bc │ │ │ │ - umulleq lr, r1, ip, r1 │ │ │ │ - addeq lr, r1, r8, lsr r5 │ │ │ │ + addseq sl, r3, r4, asr #21 │ │ │ │ + umulleq lr, r1, ip, r2 │ │ │ │ + addeq lr, r1, r8, lsr r6 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2572dc │ │ │ │ ldr r1, [pc, #28] @ 2572e0 │ │ │ │ ldr r0, [pc, #28] @ 2572e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2572e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, ror #11 │ │ │ │ - ldrsbeq fp, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq fp, r9, r4, ror #15 │ │ │ │ + @ instruction: 0x0093b6f4 │ │ │ │ + ldrsbeq fp, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq fp, r9, r4, ror #17 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257320 │ │ │ │ ldr r1, [pc, #28] @ 257324 │ │ │ │ ldr r0, [pc, #28] @ 257328 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25732c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsr #11 │ │ │ │ - addeq r0, r2, r8, asr #31 │ │ │ │ - addeq r0, r2, r8, ror #31 │ │ │ │ + @ instruction: 0x0093b6b0 │ │ │ │ + addeq r1, r2, r8, asr #1 │ │ │ │ + addeq r1, r2, r8, ror #1 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257364 │ │ │ │ ldr r1, [pc, #28] @ 257368 │ │ │ │ ldr r0, [pc, #28] @ 25736c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093bad8 │ │ │ │ - rsbseq fp, r9, r8, asr #14 │ │ │ │ - rsbseq fp, r9, ip, asr r7 │ │ │ │ + addseq fp, r3, r0, ror #23 │ │ │ │ + rsbseq fp, r9, r8, asr #16 │ │ │ │ + rsbseq fp, r9, ip, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573a8 │ │ │ │ ldr r1, [pc, #28] @ 2573ac │ │ │ │ ldr r0, [pc, #28] @ 2573b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, r4, sl │ │ │ │ + umullseq fp, r3, ip, fp │ │ │ │ ldrdeq r1, [r2], ip │ │ │ │ strdeq r1, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573e8 │ │ │ │ @@ -1274,16 +1274,16 @@ │ │ │ │ ldr r0, [pc, #28] @ 2573f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2573f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr sl │ │ │ │ - umulleq r1, r2, r4, sl │ │ │ │ + addseq fp, r3, ip, asr fp │ │ │ │ + umulleq r1, r2, r4, fp │ │ │ │ ldrdeq r1, [r2], r4 │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25742c │ │ │ │ @@ -1291,17 +1291,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl sl │ │ │ │ - ldrsheq r1, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r1, r9, r0, lsl r5 │ │ │ │ + addseq fp, r3, r8, lsl fp │ │ │ │ + ldrsheq r1, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, r9, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 257480 │ │ │ │ ldr r4, [pc, #48] @ 257484 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1312,83 +1312,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 25748c │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 253288 │ │ │ │ - addeq r1, r2, ip, ror #22 │ │ │ │ + addeq r1, r2, ip, ror #24 │ │ │ │ adceq r3, r5, r0, asr #19 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - addeq r1, r2, ip, asr fp │ │ │ │ + addeq r1, r2, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2574c0 │ │ │ │ ldr r1, [pc, #24] @ 2574c4 │ │ │ │ ldr r0, [pc, #24] @ 2574c8 │ │ │ │ ldr r2, [pc, #24] @ 2574cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, ror #27 │ │ │ │ - rsbseq fp, r9, r8, ror #11 │ │ │ │ - ldrsheq fp, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x0093bef4 │ │ │ │ + rsbseq fp, r9, r8, ror #13 │ │ │ │ + ldrsheq fp, [r9], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257504 │ │ │ │ ldr r1, [pc, #28] @ 257508 │ │ │ │ ldr r0, [pc, #28] @ 25750c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093bdb0 │ │ │ │ - addeq r2, r2, r8, lsr #21 │ │ │ │ - @ instruction: 0x00822ab4 │ │ │ │ + @ instruction: 0x0093beb8 │ │ │ │ + addeq r2, r2, r8, lsr #23 │ │ │ │ + @ instruction: 0x00822bb4 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257544 │ │ │ │ ldr r1, [pc, #24] @ 257548 │ │ │ │ ldr r0, [pc, #24] @ 25754c │ │ │ │ ldr r2, [pc, #24] @ 257550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, asr r2 │ │ │ │ - rsbseq fp, r9, r4, ror #10 │ │ │ │ - rsbseq fp, r9, r8, ror r5 │ │ │ │ + addseq ip, r3, ip, asr r3 │ │ │ │ + rsbseq fp, r9, r4, ror #12 │ │ │ │ + rsbseq fp, r9, r8, ror r6 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257588 │ │ │ │ ldr r1, [pc, #28] @ 25758c │ │ │ │ ldr r0, [pc, #28] @ 257590 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, asr r3 │ │ │ │ - addeq r8, r2, r0, asr #5 │ │ │ │ - addeq r8, r2, r0, lsr #6 │ │ │ │ + addseq ip, r3, ip, asr r4 │ │ │ │ + addeq r8, r2, r0, asr #7 │ │ │ │ + addeq r8, r2, r0, lsr #8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00257598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1402,622 +1402,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 2575e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093c7d0 │ │ │ │ - addeq r0, r3, r0, asr #8 │ │ │ │ - addeq r0, r3, r8, ror #10 │ │ │ │ + @ instruction: 0x0093c8d8 │ │ │ │ + addeq r0, r3, r0, asr #10 │ │ │ │ + addeq r0, r3, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257620 │ │ │ │ ldr r1, [pc, #28] @ 257624 │ │ │ │ ldr r0, [pc, #28] @ 257628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq ip, r3, r0, r7 │ │ │ │ - addeq r0, r3, r0, lsl #8 │ │ │ │ - addeq r0, r3, r8, asr #10 │ │ │ │ + umullseq ip, r3, r8, r8 │ │ │ │ + addeq r0, r3, r0, lsl #10 │ │ │ │ + addeq r0, r3, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257660 │ │ │ │ ldr r1, [pc, #28] @ 257664 │ │ │ │ ldr r0, [pc, #28] @ 257668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, lsl #17 │ │ │ │ + umullseq ip, r3, r0, r9 │ │ │ │ ldrdeq r0, [r3], r0 @ │ │ │ │ ldrdeq r8, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25769c │ │ │ │ ldr r1, [pc, #24] @ 2576a0 │ │ │ │ ldr r0, [pc, #24] @ 2576a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093cafc │ │ │ │ - addeq r1, r3, r4, asr r0 │ │ │ │ - addeq r1, r3, r0, rrx │ │ │ │ + addseq ip, r3, r4, lsl #24 │ │ │ │ + addeq r1, r3, r4, asr r1 │ │ │ │ + addeq r1, r3, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2576d8 │ │ │ │ ldr r1, [pc, #24] @ 2576dc │ │ │ │ ldr r0, [pc, #24] @ 2576e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, ror fp │ │ │ │ - rsbseq r9, r8, r8, ror #18 │ │ │ │ - rsbseq r9, r8, r0, lsl #19 │ │ │ │ + addseq ip, r3, ip, ror ip │ │ │ │ + rsbseq r9, r8, r8, ror #20 │ │ │ │ + rsbseq r9, r8, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257718 │ │ │ │ ldr r1, [pc, #28] @ 25771c │ │ │ │ ldr r0, [pc, #28] @ 257720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, lsr fp │ │ │ │ - addeq r1, r3, ip, lsr r3 │ │ │ │ - addeq r1, r3, ip, asr r3 │ │ │ │ + addseq ip, r3, r0, asr #24 │ │ │ │ + addeq r1, r3, ip, lsr r4 │ │ │ │ + addeq r1, r3, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257758 │ │ │ │ ldr r1, [pc, #28] @ 25775c │ │ │ │ ldr r0, [pc, #28] @ 257760 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093caf8 │ │ │ │ + addseq ip, r3, r0, lsl #24 │ │ │ │ strdeq r1, [r3], r8 │ │ │ │ - addeq r0, r3, r4, ror #14 │ │ │ │ + addeq r0, r3, r4, ror #16 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257798 │ │ │ │ ldr r1, [pc, #24] @ 25779c │ │ │ │ ldr r0, [pc, #24] @ 2577a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, ror lr │ │ │ │ - rsbseq r9, r8, r8, lsr #17 │ │ │ │ - rsbseq r6, lr, ip, lsl #29 │ │ │ │ + addseq ip, r3, ip, ror pc │ │ │ │ + rsbseq r9, r8, r8, lsr #19 │ │ │ │ + rsbseq r6, lr, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577d8 │ │ │ │ ldr r1, [pc, #28] @ 2577dc │ │ │ │ ldr r0, [pc, #28] @ 2577e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, lsr lr │ │ │ │ - rsbseq r9, r8, ip, ror #16 │ │ │ │ - rsbseq r9, r8, r4, lsl #17 │ │ │ │ + addseq ip, r3, r0, asr #30 │ │ │ │ + rsbseq r9, r8, ip, ror #18 │ │ │ │ + rsbseq r9, r8, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257818 │ │ │ │ ldr r1, [pc, #28] @ 25781c │ │ │ │ ldr r0, [pc, #28] @ 257820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, ip, asr #8 │ │ │ │ - rsbseq r6, r9, r4, ror #27 │ │ │ │ - ldrheq sl, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + addseq sp, r3, r4, asr r5 │ │ │ │ + rsbseq r6, r9, r4, ror #29 │ │ │ │ + ldrheq sl, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25785c │ │ │ │ ldr r1, [pc, #28] @ 257860 │ │ │ │ ldr r0, [pc, #28] @ 257864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r8, lsl #8 │ │ │ │ - rsbseq r6, r9, r0, lsr #27 │ │ │ │ - rsbseq sl, fp, ip, ror #6 │ │ │ │ + addseq sp, r3, r0, lsl r5 │ │ │ │ + rsbseq r6, r9, r0, lsr #29 │ │ │ │ + rsbseq sl, fp, ip, ror #8 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578a0 │ │ │ │ ldr r1, [pc, #28] @ 2578a4 │ │ │ │ ldr r0, [pc, #28] @ 2578a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2578ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r4, asr #7 │ │ │ │ - rsbseq r6, r9, ip, asr sp │ │ │ │ - rsbseq sl, fp, r8, lsr #6 │ │ │ │ + addseq sp, r3, ip, asr #9 │ │ │ │ + rsbseq r6, r9, ip, asr lr │ │ │ │ + rsbseq sl, fp, r8, lsr #8 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2578e0 │ │ │ │ ldr r1, [pc, #24] @ 2578e4 │ │ │ │ ldr r0, [pc, #24] @ 2578e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq lr, r3, r0, ror #17 │ │ │ │ - addeq r4, r3, r0, asr #8 │ │ │ │ - addeq r4, r3, r0, asr r4 │ │ │ │ + addseq lr, r3, r8, ror #19 │ │ │ │ + addeq r4, r3, r0, asr #10 │ │ │ │ + addeq r4, r3, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257920 │ │ │ │ ldr r1, [pc, #28] @ 257924 │ │ │ │ ldr r0, [pc, #28] @ 257928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, lsl r7 │ │ │ │ - rsbseq r9, r8, r4, lsr #14 │ │ │ │ - rsbseq r6, lr, r8, lsl #26 │ │ │ │ + addseq r0, r4, ip, lsl r8 │ │ │ │ + rsbseq r9, r8, r4, lsr #16 │ │ │ │ + rsbseq r6, lr, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257960 │ │ │ │ ldr r1, [pc, #28] @ 257964 │ │ │ │ ldr r0, [pc, #28] @ 257968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009406d4 │ │ │ │ - rsbseq r9, r8, r4, ror #13 │ │ │ │ - ldrsheq r9, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x009407dc │ │ │ │ + rsbseq r9, r8, r4, ror #15 │ │ │ │ + ldrsheq r9, [r8], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579a0 │ │ │ │ ldr r1, [pc, #28] @ 2579a4 │ │ │ │ ldr r0, [pc, #28] @ 2579a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, r4, r6 │ │ │ │ - addeq lr, r3, r4, ror r0 │ │ │ │ - rsbseq sp, fp, r0, lsr #25 │ │ │ │ + umullseq r0, r4, ip, r7 │ │ │ │ + addeq lr, r3, r4, ror r1 │ │ │ │ + rsbseq sp, fp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579e0 │ │ │ │ ldr r1, [pc, #28] @ 2579e4 │ │ │ │ ldr r0, [pc, #28] @ 2579e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, lsr #25 │ │ │ │ - rsbseq r9, r8, r4, ror #12 │ │ │ │ - rsbseq r6, lr, r8, asr #24 │ │ │ │ + @ instruction: 0x00940db0 │ │ │ │ + rsbseq r9, r8, r4, ror #14 │ │ │ │ + rsbseq r6, lr, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a20 │ │ │ │ ldr r1, [pc, #28] @ 257a24 │ │ │ │ ldr r0, [pc, #28] @ 257a28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, ror #24 │ │ │ │ - @ instruction: 0x0085deb0 │ │ │ │ - rsbseq sp, fp, ip, lsl ip │ │ │ │ + addseq r0, r4, r0, ror sp │ │ │ │ + @ instruction: 0x0085dfb0 │ │ │ │ + rsbseq sp, fp, ip, lsl sp │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a64 │ │ │ │ ldr r1, [pc, #28] @ 257a68 │ │ │ │ ldr r0, [pc, #28] @ 257a6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, lsr #24 │ │ │ │ - addeq sp, r5, ip, ror #28 │ │ │ │ - ldrsbeq sp, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + addseq r0, r4, ip, lsr #26 │ │ │ │ + addeq sp, r5, ip, ror #30 │ │ │ │ + ldrsbeq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257aa8 │ │ │ │ ldr r1, [pc, #28] @ 257aac │ │ │ │ ldr r0, [pc, #28] @ 257ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, ror #23 │ │ │ │ - addeq sp, r5, r8, lsr #28 │ │ │ │ - @ instruction: 0x007bdb94 │ │ │ │ + addseq r0, r4, r8, ror #25 │ │ │ │ + addeq sp, r5, r8, lsr #30 │ │ │ │ + @ instruction: 0x007bdc94 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257aec │ │ │ │ ldr r1, [pc, #28] @ 257af0 │ │ │ │ ldr r0, [pc, #28] @ 257af4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, ip, fp │ │ │ │ - addeq sp, r5, r4, ror #27 │ │ │ │ - rsbseq sp, fp, r0, asr fp │ │ │ │ + addseq r0, r4, r4, lsr #25 │ │ │ │ + addeq sp, r5, r4, ror #29 │ │ │ │ + rsbseq sp, fp, r0, asr ip │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b30 │ │ │ │ ldr r1, [pc, #28] @ 257b34 │ │ │ │ ldr r0, [pc, #28] @ 257b38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, asr fp │ │ │ │ - addeq sp, r5, r0, lsr #27 │ │ │ │ - rsbseq sp, fp, ip, lsl #22 │ │ │ │ + addseq r0, r4, r0, ror #24 │ │ │ │ + addeq sp, r5, r0, lsr #29 │ │ │ │ + rsbseq sp, fp, ip, lsl #24 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b74 │ │ │ │ ldr r1, [pc, #28] @ 257b78 │ │ │ │ ldr r0, [pc, #28] @ 257b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, lsl fp │ │ │ │ - ldrsbeq r9, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, r8, r8, ror #9 │ │ │ │ + addseq r0, r4, ip, lsl ip │ │ │ │ + ldrsbeq r9, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, r8, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257bb4 │ │ │ │ ldr r1, [pc, #28] @ 257bb8 │ │ │ │ ldr r0, [pc, #28] @ 257bbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00940ad4 │ │ │ │ - addeq sp, r5, ip, lsl sp │ │ │ │ - rsbseq sp, fp, r8, lsl #21 │ │ │ │ + @ instruction: 0x00940bdc │ │ │ │ + addeq sp, r5, ip, lsl lr │ │ │ │ + rsbseq sp, fp, r8, lsl #23 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257bf8 │ │ │ │ ldr r1, [pc, #28] @ 257bfc │ │ │ │ ldr r0, [pc, #28] @ 257c00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, r0, sl │ │ │ │ + umullseq r0, r4, r8, fp │ │ │ │ ldrdeq sp, [r5], r8 │ │ │ │ - rsbseq sp, fp, r4, asr #20 │ │ │ │ + rsbseq sp, fp, r4, asr #22 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c3c │ │ │ │ ldr r1, [pc, #28] @ 257c40 │ │ │ │ ldr r0, [pc, #28] @ 257c44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, asr #20 │ │ │ │ - umulleq sp, r5, r4, ip │ │ │ │ - rsbseq sp, fp, r0, lsl #20 │ │ │ │ + addseq r0, r4, r4, asr fp │ │ │ │ + umulleq sp, r5, r4, sp │ │ │ │ + rsbseq sp, fp, r0, lsl #22 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c80 │ │ │ │ ldr r1, [pc, #28] @ 257c84 │ │ │ │ ldr r0, [pc, #28] @ 257c88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, lsl #20 │ │ │ │ - addeq sp, r5, r0, asr ip │ │ │ │ - addeq pc, r3, r0, ror #16 │ │ │ │ + addseq r0, r4, r0, lsl fp │ │ │ │ + addeq sp, r5, r0, asr sp │ │ │ │ + addeq pc, r3, r0, ror #18 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257cc4 │ │ │ │ ldr r1, [pc, #28] @ 257cc8 │ │ │ │ ldr r0, [pc, #28] @ 257ccc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, asr #19 │ │ │ │ - addeq sp, r5, ip, lsl #24 │ │ │ │ - rsbseq sp, fp, r8, ror r9 │ │ │ │ + addseq r0, r4, ip, asr #21 │ │ │ │ + addeq sp, r5, ip, lsl #26 │ │ │ │ + rsbseq sp, fp, r8, ror sl │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d08 │ │ │ │ ldr r1, [pc, #28] @ 257d0c │ │ │ │ ldr r0, [pc, #28] @ 257d10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, lsl #19 │ │ │ │ - addeq sp, r5, r8, asr #23 │ │ │ │ - addeq pc, r3, ip, lsr #16 │ │ │ │ + addseq r0, r4, r8, lsl #21 │ │ │ │ + addeq sp, r5, r8, asr #25 │ │ │ │ + addeq pc, r3, ip, lsr #18 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d4c │ │ │ │ ldr r1, [pc, #28] @ 257d50 │ │ │ │ ldr r0, [pc, #28] @ 257d54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, lsr r9 │ │ │ │ - addeq sp, r5, r4, lsl #23 │ │ │ │ - addeq pc, r3, r8, lsl #16 │ │ │ │ + addseq r0, r4, r4, asr #20 │ │ │ │ + addeq sp, r5, r4, lsl #25 │ │ │ │ + addeq pc, r3, r8, lsl #18 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d90 │ │ │ │ ldr r1, [pc, #28] @ 257d94 │ │ │ │ ldr r0, [pc, #28] @ 257d98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009408f8 │ │ │ │ - addeq sp, r5, r4, asr #22 │ │ │ │ - ldrheq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + addseq r0, r4, r0, lsl #20 │ │ │ │ + addeq sp, r5, r4, asr #24 │ │ │ │ + ldrheq sp, [fp], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257dd0 │ │ │ │ ldr r1, [pc, #28] @ 257dd4 │ │ │ │ ldr r0, [pc, #28] @ 257dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009408b8 │ │ │ │ - addeq sp, r5, r0, lsl #22 │ │ │ │ - rsbseq sp, fp, ip, ror #16 │ │ │ │ + addseq r0, r4, r0, asr #19 │ │ │ │ + addeq sp, r5, r0, lsl #24 │ │ │ │ + rsbseq sp, fp, ip, ror #18 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e14 │ │ │ │ ldr r1, [pc, #28] @ 257e18 │ │ │ │ ldr r0, [pc, #28] @ 257e1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, ror r8 │ │ │ │ - @ instruction: 0x0085dabc │ │ │ │ - rsbseq sp, fp, r8, lsr #16 │ │ │ │ + addseq r0, r4, ip, ror r9 │ │ │ │ + @ instruction: 0x0085dbbc │ │ │ │ + rsbseq sp, fp, r8, lsr #18 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257e54 │ │ │ │ ldr r1, [pc, #24] @ 257e58 │ │ │ │ ldr r0, [pc, #24] @ 257e5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, ror ip │ │ │ │ - umulleq r1, r4, r4, r6 │ │ │ │ - addeq r1, r4, ip, lsr #13 │ │ │ │ + addseq r1, r4, r4, lsl #27 │ │ │ │ + umulleq r1, r4, r4, r7 │ │ │ │ + addeq r1, r4, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e94 │ │ │ │ ldr r1, [pc, #28] @ 257e98 │ │ │ │ ldr r0, [pc, #28] @ 257e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, asr #24 │ │ │ │ - addeq r1, r4, r4, lsl #13 │ │ │ │ - rsbseq sp, fp, ip, lsr #15 │ │ │ │ + addseq r1, r4, r8, asr #26 │ │ │ │ + addeq r1, r4, r4, lsl #15 │ │ │ │ + rsbseq sp, fp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ed4 │ │ │ │ ldr r1, [pc, #28] @ 257ed8 │ │ │ │ ldr r0, [pc, #28] @ 257edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00941db4 │ │ │ │ + @ instruction: 0x00941ebc │ │ │ │ ldrdeq r1, [r6], r4 │ │ │ │ - addeq r1, r4, r4, asr r8 │ │ │ │ + addeq r1, r4, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f14 │ │ │ │ ldr r1, [pc, #28] @ 257f18 │ │ │ │ ldr r0, [pc, #28] @ 257f1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, ror sp │ │ │ │ - umulleq r1, r6, r4, r4 │ │ │ │ - addeq r1, r4, r0, lsr #16 │ │ │ │ + addseq r1, r4, ip, ror lr │ │ │ │ + umulleq r1, r6, r4, r5 │ │ │ │ + addeq r1, r4, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f54 │ │ │ │ ldr r1, [pc, #28] @ 257f58 │ │ │ │ ldr r0, [pc, #28] @ 257f5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, lsr sp │ │ │ │ - addeq r1, r6, r0, asr r4 │ │ │ │ - addeq r1, r4, r4, lsl #16 │ │ │ │ + addseq r1, r4, ip, lsr lr │ │ │ │ + addeq r1, r6, r0, asr r5 │ │ │ │ + addeq r1, r4, r4, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255760 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2029,17 +2029,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r0, lsr #16 │ │ │ │ - @ instruction: 0x00789098 │ │ │ │ - ldrheq r9, [r8], #-0 @ │ │ │ │ + addseq r2, r4, r8, lsr #18 │ │ │ │ + @ instruction: 0x00789198 │ │ │ │ + ldrheq r9, [r8], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255760 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2050,457 +2050,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 258008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25800c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, lsr r9 │ │ │ │ - addeq r7, r4, ip, lsl fp │ │ │ │ - rsbseq sp, fp, ip, lsr r6 │ │ │ │ + addseq r2, r4, ip, lsr sl │ │ │ │ + addeq r7, r4, ip, lsl ip │ │ │ │ + rsbseq sp, fp, ip, lsr r7 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258044 │ │ │ │ ldr r1, [pc, #28] @ 258048 │ │ │ │ ldr r0, [pc, #28] @ 25804c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009428f0 │ │ │ │ + @ instruction: 0x009429f8 │ │ │ │ ldrdeq r7, [r4], r8 │ │ │ │ - ldrsheq sp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsheq sp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258088 │ │ │ │ ldr r1, [pc, #28] @ 25808c │ │ │ │ ldr r0, [pc, #28] @ 258090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, lsr #17 │ │ │ │ - umulleq r7, r4, r8, sl │ │ │ │ - ldrheq sp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x009429b4 │ │ │ │ + umulleq r7, r4, r8, fp │ │ │ │ + ldrheq sp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580c8 │ │ │ │ ldr r1, [pc, #28] @ 2580cc │ │ │ │ ldr r0, [pc, #28] @ 2580d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2580d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, ror #16 │ │ │ │ - addeq r7, r4, r4, asr sl │ │ │ │ - rsbseq sp, fp, r4, ror r5 │ │ │ │ + addseq r2, r4, r4, ror r9 │ │ │ │ + addeq r7, r4, r4, asr fp │ │ │ │ + rsbseq sp, fp, r4, ror r6 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25810c │ │ │ │ ldr r1, [pc, #28] @ 258110 │ │ │ │ ldr r0, [pc, #28] @ 258114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, lsr #16 │ │ │ │ - addeq r7, r4, r0, lsl sl │ │ │ │ - rsbseq sp, fp, r0, lsr r5 │ │ │ │ + addseq r2, r4, r0, lsr r9 │ │ │ │ + addeq r7, r4, r0, lsl fp │ │ │ │ + rsbseq sp, fp, r0, lsr r6 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258150 │ │ │ │ ldr r1, [pc, #28] @ 258154 │ │ │ │ ldr r0, [pc, #28] @ 258158 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25815c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, ror #15 │ │ │ │ - addeq r7, r4, ip, asr #19 │ │ │ │ - rsbseq sp, fp, ip, ror #9 │ │ │ │ + addseq r2, r4, ip, ror #17 │ │ │ │ + addeq r7, r4, ip, asr #21 │ │ │ │ + rsbseq sp, fp, ip, ror #11 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258190 │ │ │ │ ldr r1, [pc, #24] @ 258194 │ │ │ │ ldr r0, [pc, #24] @ 258198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, lsr lr │ │ │ │ - addeq r1, r4, r8, asr r3 │ │ │ │ - addeq r1, r4, r0, ror r3 │ │ │ │ + addseq r2, r4, r0, asr #30 │ │ │ │ + addeq r1, r4, r8, asr r4 │ │ │ │ + addeq r1, r4, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581d0 │ │ │ │ ldr r1, [pc, #28] @ 2581d4 │ │ │ │ ldr r0, [pc, #28] @ 2581d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, ip, ror r0 │ │ │ │ - rsbseq r8, r8, r4, ror lr │ │ │ │ - rsbseq r8, r8, ip, lsl #29 │ │ │ │ + addseq r3, r4, r4, lsl #3 │ │ │ │ + rsbseq r8, r8, r4, ror pc │ │ │ │ + rsbseq r8, r8, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258210 │ │ │ │ ldr r1, [pc, #28] @ 258214 │ │ │ │ ldr r0, [pc, #28] @ 258218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25821c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, asr r2 │ │ │ │ - addeq r8, r4, r0, lsr sp │ │ │ │ - addeq r8, r4, ip, lsr #27 │ │ │ │ + addseq r3, r4, ip, asr r3 │ │ │ │ + addeq r8, r4, r0, lsr lr │ │ │ │ + addeq r8, r4, ip, lsr #29 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258254 │ │ │ │ ldr r1, [pc, #28] @ 258258 │ │ │ │ ldr r0, [pc, #28] @ 25825c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, lsl r2 │ │ │ │ - addeq r8, r4, ip, ror #25 │ │ │ │ - addeq r8, r4, r8, ror #26 │ │ │ │ + addseq r3, r4, r8, lsl r3 │ │ │ │ + addeq r8, r4, ip, ror #27 │ │ │ │ + addeq r8, r4, r8, ror #28 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258298 │ │ │ │ ldr r1, [pc, #28] @ 25829c │ │ │ │ ldr r0, [pc, #28] @ 2582a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009434fc │ │ │ │ - addeq r9, r4, r4, lsl #4 │ │ │ │ - rsbseq sp, fp, r8, lsr #7 │ │ │ │ + addseq r3, r4, r4, lsl #12 │ │ │ │ + addeq r9, r4, r4, lsl #6 │ │ │ │ + rsbseq sp, fp, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582d8 │ │ │ │ ldr r1, [pc, #28] @ 2582dc │ │ │ │ ldr r0, [pc, #28] @ 2582e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2582e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009434bc │ │ │ │ - addeq r9, r4, r0, asr #3 │ │ │ │ + addseq r3, r4, r4, asr #11 │ │ │ │ + addeq r9, r4, r0, asr #5 │ │ │ │ strdeq r9, [r4], r8 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258318 │ │ │ │ ldr r1, [pc, #24] @ 25831c │ │ │ │ ldr r0, [pc, #24] @ 258320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsr #31 │ │ │ │ - rsbseq r8, r8, r8, lsr #26 │ │ │ │ - rsbseq r6, lr, ip, lsl #6 │ │ │ │ + addseq r4, r4, ip, lsr #1 │ │ │ │ + rsbseq r8, r8, r8, lsr #28 │ │ │ │ + rsbseq r6, lr, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258358 │ │ │ │ ldr r1, [pc, #28] @ 25835c │ │ │ │ ldr r0, [pc, #28] @ 258360 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, ror #31 │ │ │ │ - rsbseq r8, r8, ip, ror #25 │ │ │ │ - rsbseq r8, r8, r4, lsl #26 │ │ │ │ + ldrsheq r4, [r4], r0 │ │ │ │ + rsbseq r8, r8, ip, ror #27 │ │ │ │ + rsbseq r8, r8, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258394 │ │ │ │ ldr r1, [pc, #24] @ 258398 │ │ │ │ ldr r0, [pc, #24] @ 25839c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsr #14 │ │ │ │ - addeq pc, r4, r0, lsl #22 │ │ │ │ - addeq pc, r4, r0, lsl fp @ │ │ │ │ + addseq r4, r4, r8, lsr #16 │ │ │ │ + addeq pc, r4, r0, lsl #24 │ │ │ │ + addeq pc, r4, r0, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583d4 │ │ │ │ ldr r1, [pc, #28] @ 2583d8 │ │ │ │ ldr r0, [pc, #28] @ 2583dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2583e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, r4, r7 @ │ │ │ │ - umulleq pc, r4, r8, pc @ │ │ │ │ - addeq pc, r4, r4, lsr #31 │ │ │ │ + umullseq r4, r4, ip, r8 @ │ │ │ │ + umulleq r0, r5, r8, r0 │ │ │ │ + addeq r0, r5, r4, lsr #1 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258418 │ │ │ │ ldr r1, [pc, #28] @ 25841c │ │ │ │ ldr r0, [pc, #28] @ 258420 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl #19 │ │ │ │ + umullseq r4, r4, r4, sl @ │ │ │ │ ldrdeq r0, [r5], r4 │ │ │ │ - addeq r1, r5, r0, lsl #1 │ │ │ │ + addeq r1, r5, r0, lsl #3 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25845c │ │ │ │ ldr r1, [pc, #28] @ 258460 │ │ │ │ ldr r0, [pc, #28] @ 258464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, ror lr │ │ │ │ - addeq r3, r5, r4 │ │ │ │ - rsbseq sp, fp, r4, ror #3 │ │ │ │ + addseq r4, r4, r8, ror pc │ │ │ │ + addeq r3, r5, r4, lsl #2 │ │ │ │ + rsbseq sp, fp, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25849c │ │ │ │ ldr r1, [pc, #28] @ 2584a0 │ │ │ │ ldr r0, [pc, #28] @ 2584a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsr lr │ │ │ │ - rsbseq r8, r8, r8, lsr #23 │ │ │ │ - rsbseq r8, r8, r0, asr #23 │ │ │ │ + addseq r4, r4, r8, lsr pc │ │ │ │ + rsbseq r8, r8, r8, lsr #25 │ │ │ │ + rsbseq r8, r8, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584dc │ │ │ │ ldr r1, [pc, #28] @ 2584e0 │ │ │ │ ldr r0, [pc, #28] @ 2584e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, ror #4 │ │ │ │ - rsbseq r8, r8, r8, ror #22 │ │ │ │ - rsbseq r8, r8, r0, lsl #23 │ │ │ │ + addseq r5, r4, ip, ror #6 │ │ │ │ + rsbseq r8, r8, r8, ror #24 │ │ │ │ + rsbseq r8, r8, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25851c │ │ │ │ ldr r1, [pc, #28] @ 258520 │ │ │ │ ldr r0, [pc, #28] @ 258524 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, lsl #20 │ │ │ │ - umulleq r5, r5, r4, ip @ │ │ │ │ + addseq r5, r4, r4, lsl fp │ │ │ │ + umulleq r5, r5, r4, sp @ │ │ │ │ strdeq r5, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25855c │ │ │ │ ldr r1, [pc, #28] @ 258560 │ │ │ │ ldr r0, [pc, #28] @ 258564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, asr #19 │ │ │ │ - addeq r5, r5, r0, asr ip │ │ │ │ - addeq r5, r5, r8, asr #25 │ │ │ │ + @ instruction: 0x00945ad4 │ │ │ │ + addeq r5, r5, r0, asr sp │ │ │ │ + addeq r5, r5, r8, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2585a0 │ │ │ │ ldr r1, [pc, #28] @ 2585a4 │ │ │ │ ldr r0, [pc, #28] @ 2585a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2585ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, lsl #19 │ │ │ │ - addeq r5, r5, ip, lsl #24 │ │ │ │ - umulleq r5, r5, r4, ip @ │ │ │ │ + umullseq r5, r4, r0, sl │ │ │ │ + addeq r5, r5, ip, lsl #26 │ │ │ │ + umulleq r5, r5, r4, sp @ │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2585e4 │ │ │ │ ldr r1, [pc, #28] @ 2585e8 │ │ │ │ ldr r0, [pc, #28] @ 2585ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, asr #18 │ │ │ │ - addeq r5, r5, ip, asr #23 │ │ │ │ - addeq r5, r5, ip, lsl #25 │ │ │ │ + addseq r5, r4, ip, asr #20 │ │ │ │ + addeq r5, r5, ip, asr #25 │ │ │ │ + addeq r5, r5, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258624 │ │ │ │ ldr r1, [pc, #28] @ 258628 │ │ │ │ ldr r0, [pc, #28] @ 25862c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, lsl #18 │ │ │ │ - addeq r5, r5, ip, lsl #23 │ │ │ │ + addseq r5, r4, ip, lsl #20 │ │ │ │ + addeq r5, r5, ip, lsl #25 │ │ │ │ strdeq r5, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258664 │ │ │ │ ldr r1, [pc, #28] @ 258668 │ │ │ │ ldr r0, [pc, #28] @ 25866c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, asr #17 │ │ │ │ - addeq r5, r5, ip, asr #22 │ │ │ │ + addseq r5, r4, ip, asr #19 │ │ │ │ addeq r5, r5, ip, asr #24 │ │ │ │ + addeq r5, r5, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2586a4 │ │ │ │ ldr r1, [pc, #28] @ 2586a8 │ │ │ │ ldr r0, [pc, #28] @ 2586ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, ror #21 │ │ │ │ - addeq r6, r5, r8, asr #23 │ │ │ │ - addeq r6, r5, r0, lsl #25 │ │ │ │ + @ instruction: 0x00945bf4 │ │ │ │ + addeq r6, r5, r8, asr #25 │ │ │ │ + addeq r6, r5, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586e0 │ │ │ │ ldr r1, [pc, #24] @ 2586e4 │ │ │ │ ldr r0, [pc, #24] @ 2586e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, ip, lsr r3 │ │ │ │ - addeq sl, r5, ip, asr #27 │ │ │ │ - rsbseq sp, fp, r8, asr #18 │ │ │ │ + addseq r6, r4, r4, asr #8 │ │ │ │ + addeq sl, r5, ip, asr #29 │ │ │ │ + rsbseq sp, fp, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255760 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2511,541 +2511,541 @@ │ │ │ │ ldr r0, [pc, #28] @ 25873c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, ip, lsr #24 │ │ │ │ - rsbseq r8, r8, r0, lsl r9 │ │ │ │ - rsbseq r8, r8, r8, lsr #18 │ │ │ │ + addseq r6, r4, r4, lsr sp │ │ │ │ + rsbseq r8, r8, r0, lsl sl │ │ │ │ + rsbseq r8, r8, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258774 │ │ │ │ ldr r1, [pc, #28] @ 258778 │ │ │ │ ldr r0, [pc, #28] @ 25877c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, r0, lsr lr │ │ │ │ - ldrsbeq r8, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r8, r8, r8, ror #17 │ │ │ │ + addseq r6, r4, r8, lsr pc │ │ │ │ + ldrsbeq r8, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r8, r8, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587b0 │ │ │ │ ldr r1, [pc, #24] @ 2587b4 │ │ │ │ ldr r0, [pc, #24] @ 2587b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00946fd8 │ │ │ │ - @ instruction: 0x00788890 │ │ │ │ - rsbseq r8, r8, r8, lsr #17 │ │ │ │ + addseq r7, r4, r0, ror #1 │ │ │ │ + @ instruction: 0x00788990 │ │ │ │ + rsbseq r8, r8, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587ec │ │ │ │ ldr r1, [pc, #24] @ 2587f0 │ │ │ │ ldr r0, [pc, #24] @ 2587f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, asr #6 │ │ │ │ - rsbseq r8, r8, r4, asr r8 │ │ │ │ - rsbseq r8, r8, ip, ror #16 │ │ │ │ + addseq r8, r4, ip, asr #8 │ │ │ │ + rsbseq r8, r8, r4, asr r9 │ │ │ │ + rsbseq r8, r8, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258828 │ │ │ │ ldr r1, [pc, #24] @ 25882c │ │ │ │ ldr r0, [pc, #24] @ 258830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009484b0 │ │ │ │ - rsbseq r8, r8, r8, lsl r8 │ │ │ │ - rsbseq r8, r8, r0, lsr r8 │ │ │ │ + @ instruction: 0x009485b8 │ │ │ │ + rsbseq r8, r8, r8, lsl r9 │ │ │ │ + rsbseq r8, r8, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258864 │ │ │ │ ldr r1, [pc, #24] @ 258868 │ │ │ │ ldr r0, [pc, #24] @ 25886c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, asr r9 │ │ │ │ - ldrsbeq r8, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r8, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r8, r4, ip, asr sl │ │ │ │ + ldrsbeq r8, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq r8, [r8], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588a0 │ │ │ │ ldr r1, [pc, #24] @ 2588a4 │ │ │ │ ldr r0, [pc, #24] @ 2588a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, lsr sp │ │ │ │ - rsbseq r8, r8, r0, lsr #15 │ │ │ │ - ldrheq r8, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + addseq r8, r4, r4, asr #28 │ │ │ │ + rsbseq r8, r8, r0, lsr #17 │ │ │ │ + ldrheq r8, [r8], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588dc │ │ │ │ ldr r1, [pc, #24] @ 2588e0 │ │ │ │ ldr r0, [pc, #24] @ 2588e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00948eb8 │ │ │ │ - rsbseq r8, r8, r4, ror #14 │ │ │ │ - rsbseq r8, r8, ip, ror r7 │ │ │ │ + addseq r8, r4, r0, asr #31 │ │ │ │ + rsbseq r8, r8, r4, ror #16 │ │ │ │ + rsbseq r8, r8, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258918 │ │ │ │ ldr r1, [pc, #24] @ 25891c │ │ │ │ ldr r0, [pc, #24] @ 258920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsr #7 │ │ │ │ - rsbseq r8, r8, r8, lsr #14 │ │ │ │ - rsbseq r8, r8, r0, asr #14 │ │ │ │ + addseq r9, r4, r8, lsr #9 │ │ │ │ + rsbseq r8, r8, r8, lsr #16 │ │ │ │ + rsbseq r8, r8, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258954 │ │ │ │ ldr r1, [pc, #24] @ 258958 │ │ │ │ ldr r0, [pc, #24] @ 25895c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009497b4 │ │ │ │ - rsbseq r8, r8, ip, ror #13 │ │ │ │ - rsbseq r8, r8, r4, lsl #14 │ │ │ │ + @ instruction: 0x009498bc │ │ │ │ + rsbseq r8, r8, ip, ror #15 │ │ │ │ + rsbseq r8, r8, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258990 │ │ │ │ ldr r1, [pc, #24] @ 258994 │ │ │ │ ldr r0, [pc, #24] @ 258998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, ror #20 │ │ │ │ - ldrheq r8, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r8, r8, r8, asr #13 │ │ │ │ + addseq r9, r4, r0, ror fp │ │ │ │ + ldrheq r8, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r8, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2589cc │ │ │ │ ldr r1, [pc, #24] @ 2589d0 │ │ │ │ ldr r0, [pc, #24] @ 2589d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #4 │ │ │ │ - rsbseq r8, r8, r4, ror r6 │ │ │ │ - rsbseq r8, r8, ip, lsl #13 │ │ │ │ + addseq sl, r4, r8, lsr #6 │ │ │ │ + rsbseq r8, r8, r4, ror r7 │ │ │ │ + rsbseq r8, r8, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a08 │ │ │ │ ldr r1, [pc, #24] @ 258a0c │ │ │ │ ldr r0, [pc, #24] @ 258a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r0, r6 │ │ │ │ - rsbseq r8, r8, r8, lsr r6 │ │ │ │ - rsbseq r8, r8, r0, asr r6 │ │ │ │ + umullseq sl, r4, r8, r7 │ │ │ │ + rsbseq r8, r8, r8, lsr r7 │ │ │ │ + rsbseq r8, r8, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a44 │ │ │ │ ldr r1, [pc, #24] @ 258a48 │ │ │ │ ldr r0, [pc, #24] @ 258a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #23 │ │ │ │ - ldrsheq r8, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r8, r8, r4, lsl r6 │ │ │ │ + addseq sl, r4, r8, lsr #25 │ │ │ │ + ldrsheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r8, r8, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a80 │ │ │ │ ldr r1, [pc, #24] @ 258a84 │ │ │ │ ldr r0, [pc, #24] @ 258a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr r2 │ │ │ │ - rsbseq r8, r8, r0, asr #11 │ │ │ │ - ldrsbeq r8, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq fp, r4, r0, asr #6 │ │ │ │ + rsbseq r8, r8, r0, asr #13 │ │ │ │ + ldrsbeq r8, [r8], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ac0 │ │ │ │ ldr r1, [pc, #28] @ 258ac4 │ │ │ │ ldr r0, [pc, #28] @ 258ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsr #4 │ │ │ │ - @ instruction: 0x008836b8 │ │ │ │ + addseq fp, r4, r8, lsr #6 │ │ │ │ + @ instruction: 0x008837b8 │ │ │ │ ldrdeq r3, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258b00 │ │ │ │ ldr r1, [pc, #28] @ 258b04 │ │ │ │ ldr r0, [pc, #28] @ 258b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #5 │ │ │ │ - addeq r3, r8, r4, lsr r8 │ │ │ │ - addeq r3, r8, ip, asr #16 │ │ │ │ + addseq fp, r4, r8, ror #7 │ │ │ │ + addeq r3, r8, r4, lsr r9 │ │ │ │ + addeq r3, r8, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b3c │ │ │ │ ldr r1, [pc, #24] @ 258b40 │ │ │ │ ldr r0, [pc, #24] @ 258b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, ror #6 │ │ │ │ - rsbseq r8, r8, r4, lsl #10 │ │ │ │ - rsbseq r8, r8, ip, lsl r5 │ │ │ │ + addseq fp, r4, r4, ror r4 │ │ │ │ + rsbseq r8, r8, r4, lsl #12 │ │ │ │ + rsbseq r8, r8, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b78 │ │ │ │ ldr r1, [pc, #24] @ 258b7c │ │ │ │ ldr r0, [pc, #24] @ 258b80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #11 │ │ │ │ - rsbseq r8, r8, r8, asr #9 │ │ │ │ - rsbseq r5, lr, ip, lsr #21 │ │ │ │ + addseq fp, r4, ip, lsl #13 │ │ │ │ + rsbseq r8, r8, r8, asr #11 │ │ │ │ + rsbseq r5, lr, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258bb8 │ │ │ │ ldr r1, [pc, #28] @ 258bbc │ │ │ │ ldr r0, [pc, #28] @ 258bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258bc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, asr #10 │ │ │ │ - addeq r4, r8, r0, lsr #10 │ │ │ │ - addeq r4, r8, r4, ror r5 │ │ │ │ + addseq fp, r4, r0, asr r6 │ │ │ │ + addeq r4, r8, r0, lsr #12 │ │ │ │ + addeq r4, r8, r4, ror r6 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258bfc │ │ │ │ ldr r1, [pc, #28] @ 258c00 │ │ │ │ ldr r0, [pc, #28] @ 258c04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #10 │ │ │ │ - rsbseq r8, r8, r8, asr #8 │ │ │ │ - rsbseq r8, r8, r0, ror #8 │ │ │ │ + addseq fp, r4, ip, lsl #12 │ │ │ │ + rsbseq r8, r8, r8, asr #10 │ │ │ │ + rsbseq r8, r8, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c3c │ │ │ │ ldr r1, [pc, #28] @ 258c40 │ │ │ │ ldr r0, [pc, #28] @ 258c44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b7f0 │ │ │ │ - rsbseq r8, r8, r8, lsl #8 │ │ │ │ - rsbseq r5, lr, ip, ror #19 │ │ │ │ + @ instruction: 0x0094b8f8 │ │ │ │ + rsbseq r8, r8, r8, lsl #10 │ │ │ │ + rsbseq r5, lr, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c7c │ │ │ │ ldr r1, [pc, #28] @ 258c80 │ │ │ │ ldr r0, [pc, #28] @ 258c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b7b0 │ │ │ │ - addeq r4, r8, ip, lsl #14 │ │ │ │ - addeq r9, r0, ip, ror #4 │ │ │ │ + @ instruction: 0x0094b8b8 │ │ │ │ + addeq r4, r8, ip, lsl #16 │ │ │ │ + addeq r9, r0, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cbc │ │ │ │ ldr r1, [pc, #28] @ 258cc0 │ │ │ │ ldr r0, [pc, #28] @ 258cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b9d0 │ │ │ │ - rsbseq r8, r8, r8, lsl #7 │ │ │ │ - rsbseq r5, lr, ip, ror #18 │ │ │ │ + @ instruction: 0x0094bad8 │ │ │ │ + rsbseq r8, r8, r8, lsl #9 │ │ │ │ + rsbseq r5, lr, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cfc │ │ │ │ ldr r1, [pc, #28] @ 258d00 │ │ │ │ ldr r0, [pc, #28] @ 258d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, r0, r9 │ │ │ │ - rsbseq r8, r8, r8, asr #6 │ │ │ │ - rsbseq r8, r8, r0, ror #6 │ │ │ │ + umullseq fp, r4, r8, sl │ │ │ │ + rsbseq r8, r8, r8, asr #8 │ │ │ │ + rsbseq r8, r8, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d38 │ │ │ │ ldr r1, [pc, #24] @ 258d3c │ │ │ │ ldr r0, [pc, #24] @ 258d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl #21 │ │ │ │ - addeq r4, r8, r4, asr ip │ │ │ │ - addeq r4, r8, r4, ror #24 │ │ │ │ + umullseq fp, r4, r4, fp │ │ │ │ + addeq r4, r8, r4, asr sp │ │ │ │ + addeq r4, r8, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d74 │ │ │ │ ldr r1, [pc, #24] @ 258d78 │ │ │ │ ldr r0, [pc, #24] @ 258d7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, ip, sl │ │ │ │ - rsbseq r8, r8, ip, asr #5 │ │ │ │ - rsbseq r8, r8, r4, ror #5 │ │ │ │ + addseq fp, r4, r4, lsr #23 │ │ │ │ + rsbseq r8, r8, ip, asr #7 │ │ │ │ + rsbseq r8, r8, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258db0 │ │ │ │ ldr r1, [pc, #24] @ 258db4 │ │ │ │ ldr r0, [pc, #24] @ 258db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr #21 │ │ │ │ - @ instruction: 0x00788290 │ │ │ │ - rsbseq r8, r8, r8, lsr #5 │ │ │ │ + @ instruction: 0x0094bbb0 │ │ │ │ + @ instruction: 0x00788390 │ │ │ │ + rsbseq r8, r8, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258dec │ │ │ │ ldr r1, [pc, #24] @ 258df0 │ │ │ │ ldr r0, [pc, #24] @ 258df4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror #21 │ │ │ │ - rsbseq r8, r8, r4, asr r2 │ │ │ │ - rsbseq r5, lr, r8, lsr r8 │ │ │ │ + @ instruction: 0x0094bbf0 │ │ │ │ + rsbseq r8, r8, r4, asr r3 │ │ │ │ + rsbseq r5, lr, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e2c │ │ │ │ ldr r1, [pc, #28] @ 258e30 │ │ │ │ ldr r0, [pc, #28] @ 258e34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bad8 │ │ │ │ - rsbseq r8, r8, r8, lsl r2 │ │ │ │ - ldrsheq r5, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addseq fp, r4, r0, ror #23 │ │ │ │ + rsbseq r8, r8, r8, lsl r3 │ │ │ │ + ldrsheq r5, [lr], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e6c │ │ │ │ ldr r1, [pc, #28] @ 258e70 │ │ │ │ ldr r0, [pc, #28] @ 258e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, r8, sl │ │ │ │ - ldrsbeq r8, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsheq r8, [r8], #-16 @ │ │ │ │ + addseq fp, r4, r0, lsr #23 │ │ │ │ + ldrsbeq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r8, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258eac │ │ │ │ ldr r1, [pc, #28] @ 258eb0 │ │ │ │ ldr r0, [pc, #28] @ 258eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bbb4 │ │ │ │ - @ instruction: 0x00788198 │ │ │ │ - ldrheq r8, [r8], #-16 @ │ │ │ │ + @ instruction: 0x0094bcbc │ │ │ │ + @ instruction: 0x00788298 │ │ │ │ + ldrheq r8, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258ee8 │ │ │ │ ldr r1, [pc, #24] @ 258eec │ │ │ │ ldr r0, [pc, #24] @ 258ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl ip │ │ │ │ - rsbseq r8, r8, r8, asr r1 │ │ │ │ - rsbseq r5, lr, ip, lsr r7 │ │ │ │ + addseq fp, r4, r0, lsr #26 │ │ │ │ + rsbseq r8, r8, r8, asr r2 │ │ │ │ + rsbseq r5, lr, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f28 │ │ │ │ ldr r1, [pc, #28] @ 258f2c │ │ │ │ ldr r0, [pc, #28] @ 258f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bbdc │ │ │ │ - rsbseq r8, r8, ip, lsl r1 │ │ │ │ - rsbseq r8, r8, r4, lsr r1 │ │ │ │ + addseq fp, r4, r4, ror #25 │ │ │ │ + rsbseq r8, r8, ip, lsl r2 │ │ │ │ + rsbseq r8, r8, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f68 │ │ │ │ ldr r1, [pc, #28] @ 258f6c │ │ │ │ ldr r0, [pc, #28] @ 258f70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bcb0 │ │ │ │ - @ instruction: 0x008852bc │ │ │ │ + @ instruction: 0x0094bdb8 │ │ │ │ + @ instruction: 0x008853bc │ │ │ │ ldrdeq r5, [r8], r4 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258fac │ │ │ │ @@ -3053,301 +3053,301 @@ │ │ │ │ ldr r0, [pc, #28] @ 258fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, ror #24 │ │ │ │ - addeq r5, r8, r8, ror r2 │ │ │ │ - addeq r5, r8, r4, asr #5 │ │ │ │ + addseq fp, r4, r4, ror sp │ │ │ │ + addeq r5, r8, r8, ror r3 │ │ │ │ + addeq r5, r8, r4, asr #7 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258fec │ │ │ │ ldr r1, [pc, #24] @ 258ff0 │ │ │ │ ldr r0, [pc, #24] @ 258ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsr #29 │ │ │ │ - addeq r5, r8, ip, lsr ip │ │ │ │ - addeq r5, r8, r4, asr ip │ │ │ │ + addseq fp, r4, r8, lsr #31 │ │ │ │ + addeq r5, r8, ip, lsr sp │ │ │ │ + addeq r5, r8, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25902c │ │ │ │ ldr r1, [pc, #28] @ 259030 │ │ │ │ ldr r0, [pc, #28] @ 259034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror #28 │ │ │ │ - addeq r5, r8, r0, lsl #24 │ │ │ │ - addeq r5, r8, r8, lsl ip │ │ │ │ + addseq fp, r4, ip, ror #30 │ │ │ │ + addeq r5, r8, r0, lsl #26 │ │ │ │ + addeq r5, r8, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25906c │ │ │ │ ldr r1, [pc, #28] @ 259070 │ │ │ │ ldr r0, [pc, #28] @ 259074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr #28 │ │ │ │ - addeq r5, r8, r0, asr #23 │ │ │ │ - addeq r5, r8, ip, ror #23 │ │ │ │ + addseq fp, r4, ip, lsr #30 │ │ │ │ + addeq r5, r8, r0, asr #25 │ │ │ │ + addeq r5, r8, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590ac │ │ │ │ ldr r1, [pc, #28] @ 2590b0 │ │ │ │ ldr r0, [pc, #28] @ 2590b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror #27 │ │ │ │ - addeq r5, r8, r0, lsl #23 │ │ │ │ - addeq r5, r8, ip, lsr #23 │ │ │ │ + addseq fp, r4, ip, ror #29 │ │ │ │ + addeq r5, r8, r0, lsl #25 │ │ │ │ + addeq r5, r8, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590ec │ │ │ │ ldr r1, [pc, #28] @ 2590f0 │ │ │ │ ldr r0, [pc, #28] @ 2590f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umullseq ip, r4, ip, r2 │ │ │ │ - rsbseq r7, r8, r8, asr pc │ │ │ │ - rsbseq r7, r8, r0, ror pc │ │ │ │ + addseq ip, r4, r4, lsr #7 │ │ │ │ + rsbseq r8, r8, r8, asr r0 │ │ │ │ + rsbseq r8, r8, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25912c │ │ │ │ ldr r1, [pc, #28] @ 259130 │ │ │ │ ldr r0, [pc, #28] @ 259134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094c2f8 │ │ │ │ - rsbseq r7, r8, r8, lsl pc │ │ │ │ - ldrsheq r5, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + addseq ip, r4, r0, lsl #8 │ │ │ │ + rsbseq r8, r8, r8, lsl r0 │ │ │ │ + ldrsheq r5, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259168 │ │ │ │ ldr r1, [pc, #24] @ 25916c │ │ │ │ ldr r0, [pc, #24] @ 259170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, ror #8 │ │ │ │ - ldrsbeq r7, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - ldrheq r5, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + addseq ip, r4, r0, ror r5 │ │ │ │ + ldrsbeq r7, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r5, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591a8 │ │ │ │ ldr r1, [pc, #28] @ 2591ac │ │ │ │ ldr r0, [pc, #28] @ 2591b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, lsr #8 │ │ │ │ - @ instruction: 0x00787e9c │ │ │ │ - ldrheq r7, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + addseq ip, r4, r4, lsr r5 │ │ │ │ + @ instruction: 0x00787f9c │ │ │ │ + ldrheq r7, [r8], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591e8 │ │ │ │ ldr r1, [pc, #28] @ 2591ec │ │ │ │ ldr r0, [pc, #28] @ 2591f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, asr #17 │ │ │ │ - rsbseq pc, r8, r0, asr #14 │ │ │ │ - rsbseq pc, r8, r4, asr r7 @ │ │ │ │ + @ instruction: 0x0094c9d0 │ │ │ │ + rsbseq pc, r8, r0, asr #16 │ │ │ │ + rsbseq pc, r8, r4, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259224 │ │ │ │ ldr r1, [pc, #24] @ 259228 │ │ │ │ ldr r0, [pc, #24] @ 25922c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r4, lsl #19 │ │ │ │ - @ instruction: 0x0079c794 │ │ │ │ - rsbseq ip, r9, r8, lsr #15 │ │ │ │ + addseq ip, r4, ip, lsl #21 │ │ │ │ + @ instruction: 0x0079c894 │ │ │ │ + rsbseq ip, r9, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259264 │ │ │ │ ldr r1, [pc, #28] @ 259268 │ │ │ │ ldr r0, [pc, #28] @ 25926c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, asr #18 │ │ │ │ - rsbseq ip, r9, r8, asr r7 │ │ │ │ - rsbseq ip, r9, r8, lsr #15 │ │ │ │ + addseq ip, r4, r0, asr sl │ │ │ │ + rsbseq ip, r9, r8, asr r8 │ │ │ │ + rsbseq ip, r9, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2592a4 │ │ │ │ ldr r1, [pc, #28] @ 2592a8 │ │ │ │ ldr r0, [pc, #28] @ 2592ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsl #18 │ │ │ │ - rsbseq ip, r9, r8, lsl r7 │ │ │ │ - rsbseq ip, r9, r8, ror #14 │ │ │ │ + addseq ip, r4, r0, lsl sl │ │ │ │ + rsbseq ip, r9, r8, lsl r8 │ │ │ │ + rsbseq ip, r9, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2592e0 │ │ │ │ ldr r1, [pc, #24] @ 2592e4 │ │ │ │ ldr r0, [pc, #24] @ 2592e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsr #18 │ │ │ │ - ldrsbeq ip, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq ip, r9, r8, lsr #14 │ │ │ │ + addseq ip, r4, r0, lsr sl │ │ │ │ + ldrsbeq ip, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq ip, r9, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259320 │ │ │ │ ldr r1, [pc, #28] @ 259324 │ │ │ │ ldr r0, [pc, #28] @ 259328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, ror #17 │ │ │ │ - @ instruction: 0x0079c69c │ │ │ │ - rsbseq ip, r9, ip, ror #13 │ │ │ │ + @ instruction: 0x0094c9f4 │ │ │ │ + @ instruction: 0x0079c79c │ │ │ │ + rsbseq ip, r9, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259360 │ │ │ │ ldr r1, [pc, #28] @ 259364 │ │ │ │ ldr r0, [pc, #28] @ 259368 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, lsr #17 │ │ │ │ - rsbseq ip, r9, ip, asr r6 │ │ │ │ - rsbseq ip, r9, ip, lsr #13 │ │ │ │ + @ instruction: 0x0094c9b4 │ │ │ │ + rsbseq ip, r9, ip, asr r7 │ │ │ │ + rsbseq ip, r9, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25939c │ │ │ │ ldr r1, [pc, #24] @ 2593a0 │ │ │ │ ldr r0, [pc, #24] @ 2593a4 │ │ │ │ ldr r2, [pc, #24] @ 2593a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r4, lsr #31 │ │ │ │ - addeq r8, r8, r4, lsr #7 │ │ │ │ - addeq r8, r8, r8, lsr r4 │ │ │ │ + addseq sp, r4, ip, lsr #1 │ │ │ │ + addeq r8, r8, r4, lsr #9 │ │ │ │ + addeq r8, r8, r8, lsr r5 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2593e0 │ │ │ │ ldr r1, [pc, #28] @ 2593e4 │ │ │ │ ldr r0, [pc, #28] @ 2593e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r4, r4, lsr #4 │ │ │ │ - addeq r8, r8, r4, lsr #26 │ │ │ │ - addeq r6, r2, r8, lsr r7 │ │ │ │ + addseq sp, r4, ip, lsr #6 │ │ │ │ + addeq r8, r8, r4, lsr #28 │ │ │ │ + addeq r6, r2, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259420 │ │ │ │ ldr r1, [pc, #28] @ 259424 │ │ │ │ ldr r0, [pc, #28] @ 259428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25942c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r4, r4, ror #3 │ │ │ │ - addeq r8, r8, r0, ror #25 │ │ │ │ + addseq sp, r4, ip, ror #5 │ │ │ │ + addeq r8, r8, r0, ror #27 │ │ │ │ strdeq r6, [r2], r4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259464 │ │ │ │ @@ -3355,53 +3355,53 @@ │ │ │ │ ldr r0, [pc, #28] @ 25946c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 259470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq sp, r4, r0, lsr #3 │ │ │ │ - umulleq r8, r8, ip, ip @ │ │ │ │ - addeq r8, r8, ip, lsr #26 │ │ │ │ + addseq sp, r4, r8, lsr #5 │ │ │ │ + umulleq r8, r8, ip, sp @ │ │ │ │ + addeq r8, r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2594a8 │ │ │ │ ldr r1, [pc, #28] @ 2594ac │ │ │ │ ldr r0, [pc, #28] @ 2594b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsl #26 │ │ │ │ - addeq sl, r8, r8, ror #28 │ │ │ │ - addeq sl, r8, r0, lsl #29 │ │ │ │ + addseq r0, r5, r0, lsl lr │ │ │ │ + addeq sl, r8, r8, ror #30 │ │ │ │ + addeq sl, r8, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2594c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 259594 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 255370 │ │ │ │ ldr r5, [pc, #156] @ 259598 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 993fb0 │ │ │ │ + bl 9940a8 │ │ │ │ ldr r2, [pc, #148] @ 25959c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 2595a0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3425,72 +3425,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a64ac │ │ │ │ + bl 9a65a4 │ │ │ │ ldr r0, [pc, #40] @ 2595b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9db528 │ │ │ │ + b 9db628 │ │ │ │ adcseq r9, r4, r8, ror r1 │ │ │ │ adceq r1, r5, r8, lsl r9 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r2, r0, r8, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ andeq r3, r5, r4, ror #11 │ │ │ │ strdeq r3, [r5], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2595c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r5, r5, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2595d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r6, r5, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2595ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r6, r5, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 259600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq r5, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 259614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r4, r6, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r4, r6, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25963c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r7, r6, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 259650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r9, r6, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259664 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq fp, r6, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 259784 │ │ │ │ ldr r2, [pc, #260] @ 259788 │ │ │ │ @@ -3551,1517 +3551,1517 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 2597a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r5, ip, r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bge fed04240 <__bss_end__@@Base+0xfdf3b5a8> │ │ │ │ bge fed04240 <__bss_end__@@Base+0xfdf3b5a8> │ │ │ │ adcseq r9, r4, r8, ror #8 │ │ │ │ adcseq r9, r4, ip, asr #8 │ │ │ │ strdeq r1, [r5], r0 @ │ │ │ │ - ldrsheq r1, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r1, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 2597b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0009feb0 │ │ │ │ ldr r0, [pc, #8] @ 2597c8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq sl, sl, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2597dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq fp, sl, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2597f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq fp, sl, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 259804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq ip, sl, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq sl, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 25982c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r1, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 259840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x000b3ab8 │ │ │ │ ldr r0, [pc, #8] @ 259854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r6, fp, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 259868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x000b8ebc │ │ │ │ ldr r0, [pc, #8] @ 25987c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq ip, fp, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq lr, fp, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2598a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r1, ip, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 2598b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq ip, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 2598cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r6, ip, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 2598e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r7, ip, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2598f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq ip, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 259908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r9, ip, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25991c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq sl, ip, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 259930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq sl, ip, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 259944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq sl, ip, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 259958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x000cbcbc │ │ │ │ ldr r0, [pc, #8] @ 25996c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq ip, ip, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 259980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq sp, ip, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 259994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq lr, ip, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2599a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq ip, ip, r7 │ │ │ │ ldr r0, [pc, #8] @ 2599bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq pc, ip, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2599d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r1, sp, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2599e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r1, sp, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2599f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ muleq sp, ip, lr │ │ │ │ ldr r0, [pc, #8] @ 259a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq pc, sp, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 259a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq pc, sp, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 259a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r5, lr, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 259a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r5, lr, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 259a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r6, lr, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 259a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r7, lr, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 259a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r7, lr, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 259a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r8, lr, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 259aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andeq r1, pc, ip, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 259ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r2, r1, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 259ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r3, r1, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r9, r1, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 259afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq r1, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 259b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0011ebd0 │ │ │ │ ldr r0, [pc, #8] @ 259b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0011f9fc │ │ │ │ ldr r0, [pc, #8] @ 259b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r0, r2, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 259b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq r2, r4, r0 │ │ │ │ ldr r0, [pc, #8] @ 259b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, r2, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 259b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r9, r2, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 259b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r9, r2, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 259b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r3, r3, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001352b4 │ │ │ │ ldr r0, [pc, #8] @ 259bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001362fc │ │ │ │ ldr r0, [pc, #8] @ 259bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r7, r3, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 259bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x00137ebc │ │ │ │ ldr r0, [pc, #8] @ 259c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r7, r3, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 259c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, r3, r4, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 259c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x00138bf4 │ │ │ │ ldr r0, [pc, #8] @ 259c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r9, r3, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 259c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq sl, r3, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 259c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0013aeb8 │ │ │ │ ldr r0, [pc, #8] @ 259c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0013b8f8 │ │ │ │ ldr r0, [pc, #8] @ 259c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0013bdfc │ │ │ │ ldr r0, [pc, #8] @ 259ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq ip, r3, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 259cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq ip, r3, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 259cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0013ccbc │ │ │ │ ldr r0, [pc, #8] @ 259cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq r3, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 259cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq sp, r3, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r0, r4, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 259d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r1, r4, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 259d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r1, r4, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 259d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001435f0 │ │ │ │ ldr r0, [pc, #8] @ 259d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r3, r4, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 259d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r6, r4, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 259d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq fp, r4, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 259d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r4, r5, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 259da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001639f8 │ │ │ │ ldr r0, [pc, #8] @ 259db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r5, r6, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 259dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r1, r7, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 259de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001759b4 │ │ │ │ ldr r0, [pc, #8] @ 259df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, r7, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 259e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq lr, r7, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 259e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0017f9d8 │ │ │ │ ldr r0, [pc, #8] @ 259e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r2, r8, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 259e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq r8, r0, sl │ │ │ │ ldr r0, [pc, #8] @ 259e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq lr, r8, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 259e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq lr, r8, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 259e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x0018edb0 │ │ │ │ ldr r0, [pc, #8] @ 259e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r0, r9, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 259ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r1, r9, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 259ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r3, fp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 259ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r5, fp, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 259ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r6, fp, ip, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 259ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r6, fp, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 259f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq fp, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 259f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq fp, fp, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 259f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq pc, fp, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 259f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r7, ip, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 259f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, ip, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 259f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001d3fb8 │ │ │ │ ldr r0, [pc, #8] @ 259f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r4, sp, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r4, sp, r0, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 259fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r4, sp, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 259fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq sp, r0, r5 │ │ │ │ ldr r0, [pc, #8] @ 259fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r5, sp, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 259fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r5, sp, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 259ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r6, sp, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq sp, r0, r8 │ │ │ │ ldr r0, [pc, #8] @ 25a024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, sp, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mulseq sp, r8, r1 │ │ │ │ ldr r0, [pc, #8] @ 25a04c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x001deefc │ │ │ │ ldr r0, [pc, #8] @ 25a060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r7, lr, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25a074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, lr, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25a088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq lr, lr, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 25a09c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r0, pc, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25a0b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ andseq r8, pc, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25a0c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, r0, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25a0d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r9, r0, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a0ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq pc, r0, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 25a100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r0, r1, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25a114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x00211eb8 │ │ │ │ ldr r0, [pc, #8] @ 25a128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r1, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a13c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, r1, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 25a150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ strdeq r0, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq r2, ip, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 25a178 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r1, r2, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a18c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r5, r2, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25a1a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x002266b0 │ │ │ │ ldr r0, [pc, #8] @ 25a1b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r6, r2, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25a1c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r2, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a1dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r2, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25a1f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r9, r2, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25a204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq ip, r2, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25a218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, r2, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a22c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, r3, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25a240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r4, r3, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25a254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, r3, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25a268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x00246db8 │ │ │ │ ldr r0, [pc, #8] @ 25a27c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r2, r5, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, r5, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a2a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, r5, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25a2b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq lr, r5, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 25a2cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ ldrdeq lr, [r5], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a2e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq lr, r5, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25a2f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r0, r6, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25a308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r1, r6, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a31c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r1, r6, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 25a330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, r6, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25a344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq r6, ip, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 25a358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ ldrdeq r3, [r6], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a36c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq r6, ip, sl, r5 │ │ │ │ ldr r0, [pc, #8] @ 25a380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r6, r6, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 25a394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25a3a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r9, r6, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a3bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq pc, r6, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25a3d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r1, r7, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25a3e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r1, r7, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 25a3f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r2, r7, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 25a40c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r2, r7, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 25a420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r5, r7, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq ip, r7, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 25a448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, r7, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25a45c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, r8, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25a470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r6, r8, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25a484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r8, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 25a498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ strdeq r9, [r8], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq lr, r8, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25a4c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ ldrdeq r6, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25a4e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25a4fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25a510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq r9, ip, r4, r7 │ │ │ │ ldr r0, [pc, #8] @ 25a524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 25a54c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 25a560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 25a574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r7, r9, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25a588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r9, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25a59c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x002982bc │ │ │ │ ldr r0, [pc, #8] @ 25a5b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, r9, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25a5c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r0, sl, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25a5d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, sl, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25a5ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, sl, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x002abbb0 │ │ │ │ ldr r0, [pc, #8] @ 25a614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq sl, r8, r3, ip │ │ │ │ ldr r0, [pc, #8] @ 25a628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, sl, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25a63c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, sl, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 25a650 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r4, fp, r4, lsr r0 │ │ │ │ ldr r0, [pc, #4] @ 25a660 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq r9, r4, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, ip, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25a688 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, sp, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 25a69c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r6, sp, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25a6b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaeq sp, r8, r4, r7 │ │ │ │ ldr r0, [pc, #8] @ 25a6c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, sp, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25a6d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r8, sp, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25a6ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, sp, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25a700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, sp, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25a714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sl, sp, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25a728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq fp, sp, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a73c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq fp, sp, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq fp, sp, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 25a764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x002dc9b4 │ │ │ │ ldr r0, [pc, #8] @ 25a778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq ip, sp, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 25a78c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, sp, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25a7a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq sp, sp, r8, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a7b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq lr, sp, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 25a7c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq lr, sp, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25a7dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r0, lr, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 25a7f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ strdeq r2, [lr], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r3, lr, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x002e9fbc │ │ │ │ ldr r0, [pc, #8] @ 25a82c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eoreq r2, pc, r8, ror sp @ │ │ │ │ ldr r0, [pc, #8] @ 25a840 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x003012d4 │ │ │ │ ldr r0, [pc, #8] @ 25a854 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r2, r0, r4, lsr r2 │ │ │ │ ldr r0, [pc, #4] @ 25a864 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq sl, r4, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25a878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r9, r1, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a88c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r4, r2, r0, asr lr │ │ │ │ ldr r0, [pc, #4] @ 25a89c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq sl, r5, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 25a94c │ │ │ │ ldr r3, [pc, #148] @ 25a950 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74a50c │ │ │ │ + bl 74a604 │ │ │ │ ldr r2, [pc, #128] @ 25a954 │ │ │ │ ldr r1, [pc, #128] @ 25a958 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9838b0 │ │ │ │ + bl 9839a8 │ │ │ │ ldr r0, [pc, #92] @ 25a95c │ │ │ │ ldr r2, [pc, #92] @ 25a960 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25a964 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9838b0 │ │ │ │ + bl 9839a8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq r0, r5, r4, ror #10 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - rsbseq pc, pc, ip, lsl #18 │ │ │ │ + rsbseq pc, pc, ip, lsl #20 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ andeq r4, r0, r8, asr #5 │ │ │ │ - rsbseq pc, pc, r8, ror #17 │ │ │ │ + rsbseq pc, pc, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25a978 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq ip, r2, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 25a98c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq lr, r2, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 25a9a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq pc, r2, r0 │ │ │ │ ldr r0, [pc, #8] @ 25a9b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r0, r3, r8, ror r3 │ │ │ │ ldr r3, [pc, #16] @ 25a9d0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq sl, r5, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 25a9e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq fp, r3, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25a9f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ mlaseq r4, r0, r4, r1 │ │ │ │ ldr r0, [pc, #8] @ 25aa0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r2, r4, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25aa20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq sp, r4, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 25aa34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq sp, r4, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 25aa48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq lr, r4, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25aa5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r5, r5, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25aa70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r7, r5, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 25aa84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r8, r5, r4, ror r1 │ │ │ │ ldr r1, [pc, #12] @ 25aa9c │ │ │ │ ldr r2, [pc, #12] @ 25aaa0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5b4ac8 │ │ │ │ - addseq lr, r2, r8, ror #6 │ │ │ │ + addseq lr, r2, r8, ror #8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25aab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r2, r6, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25aac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r2, r6, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 25aadc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ @ instruction: 0x003647f4 │ │ │ │ ldr r0, [pc, #8] @ 25aaf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq sl, r6, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25ab04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq sl, r6, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25ab18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq fp, r6, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ab2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq fp, r6, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ab40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq lr, r6, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 25ab54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r1, r7, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25ab68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r8, r7, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25ab7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq r8, r7, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25ab90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq sl, r7, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25aba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ + b 996a94 │ │ │ │ eorseq fp, r7, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25abb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq lr, r4, r0, asr #8 │ │ │ │ + b 996a94 │ │ │ │ + subeq lr, r4, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25abcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r1, r5, r0, asr #18 │ │ │ │ + b 996a94 │ │ │ │ + subeq r1, r5, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25abe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x00452490 │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, r5, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25abf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r6, [r5], #-240 @ 0xffffff10 │ │ │ │ + b 996a94 │ │ │ │ + subeq r7, r5, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25ac08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r8, r5, r8, lsr r9 │ │ │ │ + b 996a94 │ │ │ │ + subeq r8, r5, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25ac1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq fp, [r5], #-144 @ 0xffffff70 │ │ │ │ + b 996a94 │ │ │ │ + subeq fp, r5, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 25ac30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq sp, r5, ip, lsl #1 │ │ │ │ + b 996a94 │ │ │ │ + subeq sp, r5, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25ac44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq lr, r5, ip, asr #28 │ │ │ │ + b 996a94 │ │ │ │ + subeq lr, r5, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25ac58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq pc, r5, r8, lsl #27 │ │ │ │ + b 996a94 │ │ │ │ + subeq pc, r5, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25ac6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r1, r6, r4, lsl #8 │ │ │ │ + b 996a94 │ │ │ │ + strdeq r1, [r6], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 25ac80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r9, r6, r8, asr sp │ │ │ │ + b 996a94 │ │ │ │ + subeq r9, r6, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25ac94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq sp, r6, r8, lsl #24 │ │ │ │ + b 996a94 │ │ │ │ + subeq sp, r6, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 25aca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq lr, r6, r0, ror r3 │ │ │ │ + b 996a94 │ │ │ │ + subeq lr, r6, r8, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 25acbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrdeq r3, [r7], #-32 @ 0xffffffe0 │ │ │ │ + b 996a94 │ │ │ │ + subeq r3, r7, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25acd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq fp, r7, r4, asr #30 │ │ │ │ + b 996a94 │ │ │ │ + subeq ip, r7, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25ace4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, r8, ip, asr #12 │ │ │ │ + b 996a94 │ │ │ │ + subeq r4, r8, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 25acf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r6, r8, r8, asr #1 │ │ │ │ + b 996a94 │ │ │ │ + subeq r6, r8, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ad0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq ip, r9, r8, asr #7 │ │ │ │ + b 996a94 │ │ │ │ + subeq ip, r9, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25ad20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq pc, [r9], #-0 │ │ │ │ + b 996a94 │ │ │ │ + subeq pc, r9, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25ad34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r0, sl, ip, lsl #3 │ │ │ │ + b 996a94 │ │ │ │ + subeq r0, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25ad48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r0, sl, ip, lsl #20 │ │ │ │ + b 996a94 │ │ │ │ + subeq r0, sl, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 25ad5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r1, sl, ip, rrx │ │ │ │ + b 996a94 │ │ │ │ + subeq r1, sl, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25ad70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r2, [sl], #-0 │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, sl, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ad84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r2, sl, r0, asr r3 │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, sl, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25ad98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r2, [sl], #-84 @ 0xffffffac │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, sl, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25adac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r2, sl, r0, lsl #17 │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, sl, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25adc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r2, sl, ip, lsr fp │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, sl, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25add4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r2, [sl], #-216 @ 0xffffff28 │ │ │ │ + b 996a94 │ │ │ │ + strdeq r2, [sl], #-224 @ 0xffffff20 │ │ │ │ ldr r0, [pc, #8] @ 25ade8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x004a3098 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x004a3190 │ │ │ │ ldr r0, [pc, #8] @ 25adfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r3, sl, r8, asr #6 │ │ │ │ + b 996a94 │ │ │ │ + subeq r3, sl, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25ae10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r3, [sl], #-52 @ 0xffffffcc │ │ │ │ + b 996a94 │ │ │ │ + subeq r3, sl, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25ae24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r3, sl, ip, ror r8 │ │ │ │ + b 996a94 │ │ │ │ + subeq r3, sl, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25ae38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrdeq r3, [sl], #-168 @ 0xffffff58 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq r3, [sl], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ 25ae4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r3, sl, ip, ror sp │ │ │ │ + b 996a94 │ │ │ │ + subeq r3, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25ae60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ + b 996a94 │ │ │ │ + subeq r4, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ae74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, sl, r0, ror #5 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq r4, [sl], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25ae88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r4, [sl], #-80 @ 0xffffffb0 │ │ │ │ + b 996a94 │ │ │ │ + subeq r4, sl, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25ae9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, sl, r0, ror #17 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq r4, [sl], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 25aeb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, sl, r4, lsl #24 │ │ │ │ + b 996a94 │ │ │ │ + strdeq r4, [sl], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 25aec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrdeq r5, [sl], #-0 │ │ │ │ + b 996a94 │ │ │ │ + subeq r5, sl, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25aed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r5, sl, r4, asr #23 │ │ │ │ + b 996a94 │ │ │ │ + strheq r5, [sl], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 25aeec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r8, sl, r8, asr #5 │ │ │ │ + b 996a94 │ │ │ │ + subeq r8, sl, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25af3c │ │ │ │ ldr r0, [pc, #52] @ 25af40 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -5073,514 +5073,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 25af44 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 253768 │ │ │ │ - subeq r0, sp, ip, lsl #19 │ │ │ │ + subeq r0, sp, r4, lsl #21 │ │ │ │ adceq fp, sl, ip, asr #16 │ │ │ │ adceq sl, sl, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25af58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, sp, r0, ror #25 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq r4, [sp], #-216 @ 0xffffff28 │ │ │ │ ldr r0, [pc, #8] @ 25af6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r5, sp, r8, lsl r1 │ │ │ │ + b 996a94 │ │ │ │ + subeq r5, sp, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25af80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r2, pc, r0, lsr #32 │ │ │ │ + b 996a94 │ │ │ │ + subeq r2, pc, r8, lsl r1 @ │ │ │ │ ldr r0, [pc, #8] @ 25af94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r4, pc, r4, lsl #30 │ │ │ │ + b 996a94 │ │ │ │ + strdeq r4, [pc], #-252 @ │ │ │ │ ldr r0, [pc, #8] @ 25afa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r7, pc, r4, ror #3 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq r7, [pc], #-44 @ │ │ │ │ ldr r0, [pc, #8] @ 25afbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x004f7490 │ │ │ │ + b 996a94 │ │ │ │ + subeq r7, pc, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25afd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r8, pc, r4, lsr #23 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x004f8c9c │ │ │ │ ldr r0, [pc, #8] @ 25afe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r8, [pc], #-184 @ │ │ │ │ + b 996a94 │ │ │ │ + strheq r8, [pc], #-192 @ │ │ │ │ ldr r0, [pc, #8] @ 25aff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq r9, pc, ip, lsl r0 @ │ │ │ │ + b 996a94 │ │ │ │ + subeq r9, pc, r4, lsl r1 @ │ │ │ │ ldr r0, [pc, #8] @ 25b00c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq sl, pc, r0, ror #15 │ │ │ │ + b 996a94 │ │ │ │ + ldrdeq sl, [pc], #-136 @ │ │ │ │ ldr r0, [pc, #8] @ 25b020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subeq fp, pc, r4, lsr #28 │ │ │ │ + b 996a94 │ │ │ │ + subeq fp, pc, ip, lsl pc @ │ │ │ │ ldr r0, [pc, #8] @ 25b034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r2, r0, ip, ror r8 │ │ │ │ + b 996a94 │ │ │ │ + subseq r2, r0, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25b048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x00503b94 │ │ │ │ + b 996a94 │ │ │ │ + subseq r3, r0, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25b05c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r9, r0, ip, lsr #13 │ │ │ │ + b 996a94 │ │ │ │ + subseq r9, r0, r4, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 25b070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r9, r4, r8, lsr sp │ │ │ │ + b 996a94 │ │ │ │ + subseq r9, r4, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25b084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq sl, r4, r0, lsl #6 │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq sl, [r4], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25b098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq fp, [r4], #-12 │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq fp, [r4], #-20 @ 0xffffffec │ │ │ │ ldr r0, [pc, #8] @ 25b0ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq ip, r4, r4, ror r0 │ │ │ │ + b 996a94 │ │ │ │ + subseq ip, r4, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b0c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq ip, [r4], #-80 @ 0xffffffb0 │ │ │ │ + b 996a94 │ │ │ │ + subseq ip, r4, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 25b0d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq pc, r4, r4, lsr fp @ │ │ │ │ + b 996a94 │ │ │ │ + subseq pc, r4, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 25b0e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq r1, [r5], #-100 @ 0xffffff9c │ │ │ │ + b 996a94 │ │ │ │ + subseq r1, r5, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25b0fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r4, r5, r8, ror #22 │ │ │ │ + b 996a94 │ │ │ │ + subseq r4, r5, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25b110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq r6, [r5], #-200 @ 0xffffff38 │ │ │ │ + b 996a94 │ │ │ │ + ldrheq r6, [r5], #-208 @ 0xffffff30 │ │ │ │ ldr r0, [pc, #8] @ 25b124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r7, r5, r0, lsl r5 │ │ │ │ + b 996a94 │ │ │ │ + subseq r7, r5, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25b138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r4, r6, r8, lsr r3 │ │ │ │ + b 996a94 │ │ │ │ + subseq r4, r6, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25b14c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r4, r6, r4, ror #30 │ │ │ │ + b 996a94 │ │ │ │ + subseq r5, r6, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25b160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r5, r6, ip, lsl #8 │ │ │ │ + b 996a94 │ │ │ │ + subseq r5, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25b174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r6, r6, r4, lsl #1 │ │ │ │ + b 996a94 │ │ │ │ + subseq r6, r6, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25b188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r6, r6, r0, ror r4 │ │ │ │ + b 996a94 │ │ │ │ + subseq r6, r6, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25b19c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r6, r6, r0, lsr ip │ │ │ │ + b 996a94 │ │ │ │ + subseq r6, r6, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25b1b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq fp, [r6], #-44 @ 0xffffffd4 │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq fp, [r6], #-52 @ 0xffffffcc │ │ │ │ ldr r0, [pc, #8] @ 25b1c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq fp, r6, ip, lsr #14 │ │ │ │ + b 996a94 │ │ │ │ + subseq fp, r6, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25b1d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq fp, r6, r0, lsr #20 │ │ │ │ + b 996a94 │ │ │ │ + subseq fp, r6, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25b1ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq ip, r6, ip, lsl #8 │ │ │ │ + b 996a94 │ │ │ │ + subseq ip, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25b200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq sp, r6, r8 │ │ │ │ + b 996a94 │ │ │ │ + subseq sp, r6, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r4, r8, ip, asr #24 │ │ │ │ + b 996a94 │ │ │ │ + subseq r4, r8, r4, asr #26 │ │ │ │ ldr r0, [pc, #4] @ 25b224 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq sl, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25b32c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 8005c0 │ │ │ │ + bl 8006b8 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8005c0 │ │ │ │ + b 8006b8 │ │ │ │ strdeq r4, [r2], r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq pc, sl, ip, lsl #19 │ │ │ │ + b 996a94 │ │ │ │ + subseq pc, sl, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 25b354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq pc, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq pc, [sl], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 25b368 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r2, fp, ip, lsl #28 │ │ │ │ + b 996a94 │ │ │ │ + subseq r2, fp, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25b37c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r5, fp, r8, lsl r4 │ │ │ │ + b 996a94 │ │ │ │ + subseq r5, fp, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25b390 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r6, fp, r8, ror #12 │ │ │ │ + b 996a94 │ │ │ │ + subseq r6, fp, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 25b3a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r1, ip, r0, ror #27 │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq r1, [ip], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 25b3b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r2, ip, r8, lsl #30 │ │ │ │ + b 996a94 │ │ │ │ + subseq r3, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 25b3cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq r3, [ip], #-132 @ 0xffffff7c │ │ │ │ + b 996a94 │ │ │ │ + subseq r3, ip, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 25b3e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r7, ip, r4, ror lr │ │ │ │ + b 996a94 │ │ │ │ + subseq r7, ip, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25b410 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b23b0 │ │ │ │ + b 9b24a8 │ │ │ │ adcseq sl, r6, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 25b424 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r7, sp, r4, lsr #24 │ │ │ │ + b 996a94 │ │ │ │ + subseq r7, sp, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25b438 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq sp, [sp], #-48 @ 0xffffffd0 │ │ │ │ + b 996a94 │ │ │ │ + subseq sp, sp, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25b44c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq sp, sp, r4, ror sp │ │ │ │ + b 996a94 │ │ │ │ + subseq sp, sp, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25b460 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - subseq r4, lr, r8, lsr lr │ │ │ │ + b 996a94 │ │ │ │ + subseq r4, lr, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 25b474 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq sl, r0, r8, ror #3 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq sl, r0, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25b488 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq ip, r0, r4, lsr #1 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0060c19c │ │ │ │ ldr r0, [pc, #8] @ 25b49c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq pc, r0, r0, lsl #6 │ │ │ │ + b 996a94 │ │ │ │ + strdeq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b4b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq pc, r0, r4, lsr #8 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq pc, r0, ip, lsl r5 @ │ │ │ │ ldr r0, [pc, #8] @ 25b4c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq pc, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r0, r1, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25b4d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r1, r1, r4, lsl #19 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r1, r1, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 25b4ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r4, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r4, r1, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 25b500 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r8, r1, r0, asr #17 │ │ │ │ + b 996a94 │ │ │ │ + strheq r8, [r1], #-152 @ 0xffffff68 @ │ │ │ │ ldr r0, [pc, #8] @ 25b514 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq ip, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq ip, r1, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25b528 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r3, r2, r4, lsr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r3, r2, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25b53c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r5, r2, ip, ror #21 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r5, r2, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 25b550 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r6, r2, ip, lsr #8 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r6, r2, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b564 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r6, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r6, r2, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25b578 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq lr, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + b 996a94 │ │ │ │ + strdeq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 25b58c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r2, r3, r8, lsl #4 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r2, r3, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25b5a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r6, r3, r8, lsr #27 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r6, r3, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25b5b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq ip, r3, r8, lsl #31 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq sp, r3, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25b5c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0064229c │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x00642394 │ │ │ │ ldr r0, [pc, #8] @ 25b5dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r2, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + b 996a94 │ │ │ │ + strdeq r2, [r4], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 25b5f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r7, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b 996a94 │ │ │ │ + strdeq r7, [r4], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 25b604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strheq r6, [r5], #-8 @ │ │ │ │ + b 996a94 │ │ │ │ + strheq r6, [r5], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 25b618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r6, r5, r8, lsr r7 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r6, r5, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 25b62c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r7, r5, r0, ror fp │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r7, r5, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25b640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r8, r5, ip, lsr #7 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r8, r5, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25b654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r8, r5, ip, lsl r4 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r8, r5, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25b668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r8, r5, ip, lsr r7 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r8, r5, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 25b67c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r8, r5, r0, lsl #31 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r9, r5, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25b690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r9, r5, r4, ror r8 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r9, r5, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 25b6a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq lr, r5, r8, lsl r8 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq lr, r5, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25b6b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrdeq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq lr, r5, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25b6cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq pc, r5, ip, ror #19 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq pc, r5, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 25b6e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbeq r2, r6, ip, asr #26 │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r2, r6, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25b6f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbeq r3, r6, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 25b708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - strdeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + b 996a94 │ │ │ │ + strdeq r3, [r6], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 0025b70c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25b7c0 │ │ │ │ @@ -5604,446 +5604,446 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 995088 │ │ │ │ + bl 995180 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 25b7d4 │ │ │ │ ldr r3, [pc, #44] @ 25b7c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25b7bc │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c4b28 │ │ │ │ + bl 8c4c20 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r4], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adcseq sl, r6, ip, ror r9 │ │ │ │ - strheq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r6, ip, lsr #9 │ │ │ │ strdeq r9, [r5], r4 │ │ │ │ adceq pc, r4, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b7e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, asr #11 │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ ldr r0, [pc, #8] @ 25b7fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [pc, #8] @ 25b810 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b824 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25b838 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25b84c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsr #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25b860 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsr #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25b874 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsr #11 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b69c │ │ │ │ ldr r0, [pc, #8] @ 25b888 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsr #11 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b698 │ │ │ │ ldr r0, [pc, #8] @ 25b89c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b59c │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b694 │ │ │ │ ldr r0, [pc, #8] @ 25b8b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b598 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b690 │ │ │ │ ldr r0, [pc, #8] @ 25b8c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b594 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b8d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b590 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b8ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsl #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b900 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsl #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b914 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsl #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25b928 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsl #11 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25b93c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, ror r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25b950 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, ror r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25b964 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, ror r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25b978 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, ror r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25b98c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, ror #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25b9a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, ror #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25b9b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, ror #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25b9c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, ror #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25b9dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, asr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25b9f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, asr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25ba04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, asr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25ba18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, asr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25ba2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, asr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25ba40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, asr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25ba54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, asr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25ba68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, asr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25ba7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25ba90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25baa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25bab8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsr r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25bacc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25bae0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25baf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25bb08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsr #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25bb1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsl r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25bb30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsl r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25bb44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsl r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25bb58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsl r5 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25bb6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsl #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25bb80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsl #10 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25bb94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsl #10 │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsl #10 │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq fp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bbbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq fp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25bbd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq fp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrsheq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bbe4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq fp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25bbf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsheq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25bc0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, ror #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25bc20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, ror #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25bc34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, ror #9 │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, ror #9 │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq fp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq fp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25bc70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq fp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrsbeq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq fp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bc98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrsbeq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bcac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, asr #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bcc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, asr #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bcd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, asr #9 │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, asr #9 │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bcfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25bd10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 996a94 │ │ │ │ + ldrheq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bd24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bd38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bd4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsr #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bd60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsr #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25bd74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsr #9 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b59c │ │ │ │ ldr r0, [pc, #8] @ 25bd88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsr #9 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b598 │ │ │ │ ldr r0, [pc, #8] @ 25bd9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b49c │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b594 │ │ │ │ ldr r0, [pc, #8] @ 25bdb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b498 │ │ │ │ + b 996a94 │ │ │ │ + @ instruction: 0x0071b590 │ │ │ │ ldr r0, [pc, #8] @ 25bdc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b494 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25bdd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - @ instruction: 0x0071b490 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25bdec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, lsl #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25be00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r8, lsl #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25be14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r4, lsl #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25be28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, r0, lsl #9 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25be3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq fp, r1, ip, ror r4 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq fp, r1, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25bf94 │ │ │ │ ldr r2, [pc, #316] @ 25bf98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -6161,15 +6161,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98e7f4 │ │ │ │ + b 98e8ec │ │ │ │ bl 254b30 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 25bff8 │ │ │ │ mov r1, r4 │ │ │ │ b 25bfe0 │ │ │ │ @@ -6186,61 +6186,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 25c0ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adcseq ip, r6, r4, lsr #17 │ │ │ │ - addseq r9, r4, ip, lsr #4 │ │ │ │ - addeq r3, r8, r8, ror r2 │ │ │ │ - addeq r3, r8, r4, lsr #5 │ │ │ │ - addseq r9, r4, ip, lsl #4 │ │ │ │ - addeq r3, r8, r8, asr r2 │ │ │ │ - addeq r3, r8, r8, ror #4 │ │ │ │ + addseq r9, r4, r4, lsr r3 │ │ │ │ + addeq r3, r8, r8, ror r3 │ │ │ │ + addeq r3, r8, r4, lsr #7 │ │ │ │ + addseq r9, r4, r4, lsl r3 │ │ │ │ + addeq r3, r8, r8, asr r3 │ │ │ │ + addeq r3, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25c0e4 │ │ │ │ ldr r1, [pc, #28] @ 25c0e8 │ │ │ │ ldr r0, [pc, #28] @ 25c0ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9db540 │ │ │ │ + bl 9db640 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a3594 │ │ │ │ - ldrheq r7, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r6, r4, r0, asr #27 │ │ │ │ - rsbseq r6, r4, ip, lsr lr │ │ │ │ + b 9a368c │ │ │ │ + rsbseq r7, r4, r8, lsr #13 │ │ │ │ + ldrheq r6, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r6, r4, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 25c100 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq ip, r6, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 25c114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq r4, r5, r8, ror #23 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq r4, r5, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 25c218 │ │ │ │ ldr r3, [pc, #232] @ 25c21c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 25c220 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r0, [pc, #200] @ 25c224 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -6271,15 +6271,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25c180 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25c230 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ @@ -6301,35 +6301,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq ip, r6, r8, lsr r9 │ │ │ │ - rsbseq lr, r5, r0, asr r6 │ │ │ │ + rsbseq lr, r5, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 25c278 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 9938f0 │ │ │ │ + b 9939e8 │ │ │ │ adcseq ip, r6, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25c28c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq r3, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq r3, r7, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25c2a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - ldrheq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + b 996a94 │ │ │ │ + rsbseq r3, r7, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25c2b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99699c │ │ │ │ - rsbseq r3, r7, ip, asr r7 │ │ │ │ + b 996a94 │ │ │ │ + rsbseq r3, r7, r4, asr r8 │ │ │ │ │ │ │ │ 0025c2b8 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -6508,15 +6508,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 760274 │ │ │ │ + bl 76036c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r5, r4, r4, lsl pc │ │ │ │ │ │ │ │ @@ -6579,24 +6579,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 25c6fc │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c650 │ │ │ │ ldr r0, [pc, #392] @ 25c82c │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 765294 │ │ │ │ + bl 76538c │ │ │ │ ldr r2, [pc, #372] @ 25c830 │ │ │ │ ldr r3, [pc, #344] @ 25c818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6682,23 +6682,23 @@ │ │ │ │ b 25c69c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, ip, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r4, r8, asr #16 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ adcseq r5, r4, r0, ror #28 │ │ │ │ - rsbseq lr, r7, r8, asr #31 │ │ │ │ + rsbseq pc, r7, r8, asr #1 │ │ │ │ adcseq r5, r4, r0, asr #27 │ │ │ │ adceq lr, r4, r0, ror #14 │ │ │ │ adcseq r5, r4, r8, lsr sp │ │ │ │ - addeq ip, r1, ip, lsr r6 │ │ │ │ + addeq ip, r1, ip, lsr r7 │ │ │ │ adcseq r5, r4, r8, ror #25 │ │ │ │ - rsbseq r3, pc, r8, asr #24 │ │ │ │ + rsbseq r3, pc, r8, asr #26 │ │ │ │ umlalseq r5, r4, ip, ip │ │ │ │ - rsbseq lr, r7, ip, lsl lr │ │ │ │ + rsbseq lr, r7, ip, lsl pc │ │ │ │ │ │ │ │ 0025c84c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 25c93c │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 25c914 │ │ │ │ @@ -6742,39 +6742,39 @@ │ │ │ │ bls 25c908 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 25c918 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 765dac │ │ │ │ - b 765dac │ │ │ │ + b 765ea4 │ │ │ │ + b 765ea4 │ │ │ │ ldr r0, [pc, #48] @ 25c950 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 760274 │ │ │ │ + b 76036c │ │ │ │ mov r0, #22 │ │ │ │ b 25c8c0 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25c8c0 │ │ │ │ adceq lr, r4, r4, asr #11 │ │ │ │ adcseq r5, r4, ip, ror #23 │ │ │ │ - addeq r9, r8, r6, ror #15 │ │ │ │ + addeq r9, r8, r6, ror #17 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ adcseq r5, r4, r0, lsl #23 │ │ │ │ - rsbseq lr, r7, r0, lsl #26 │ │ │ │ + rsbseq lr, r7, r0, lsl #28 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25c974 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r3, r6, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25cac4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6809,15 +6809,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 255af0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f57c │ │ │ │ + bl 74f674 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 255cdc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25ca78 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6831,15 +6831,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6852,22 +6852,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25cae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00b45bdc │ │ │ │ - @ instruction: 0x0082d4b4 │ │ │ │ - addeq sp, r2, ip, lsl #9 │ │ │ │ - umulleq r9, r8, r4, r6 │ │ │ │ - ldrsheq lr, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq lr, r7, r4, asr #23 │ │ │ │ - addeq r9, r8, r8, lsr r6 │ │ │ │ - rsbseq lr, r7, ip, ror #22 │ │ │ │ - rsbseq lr, r7, r0, lsl #23 │ │ │ │ + @ instruction: 0x0082d5b4 │ │ │ │ + addeq sp, r2, ip, lsl #11 │ │ │ │ + umulleq r9, r8, r4, r7 │ │ │ │ + ldrsheq lr, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq lr, r7, r4, asr #25 │ │ │ │ + addeq r9, r8, r8, lsr r7 │ │ │ │ + rsbseq lr, r7, ip, ror #24 │ │ │ │ + rsbseq lr, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 25cb6c │ │ │ │ ldr r2, [pc, #108] @ 25cb70 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6880,19 +6880,19 @@ │ │ │ │ bl 25f1bc │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cb34 │ │ │ │ mov r1, #1 │ │ │ │ bl 25330c │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ad530 │ │ │ │ + bl 9ad628 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 9943a4 │ │ │ │ + bl 99449c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 253840 │ │ │ │ @@ -6901,33 +6901,33 @@ │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r6, [pc, #144] @ 25cc28 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cbe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #112] @ 25cc2c │ │ │ │ ldr r2, [pc, #112] @ 25cc30 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25cc10 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6940,17 +6940,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 514598 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51508c │ │ │ │ - rsbseq pc, r7, r8, lsr r0 @ │ │ │ │ - addeq r9, r8, ip, lsr #10 │ │ │ │ - ldrheq lr, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq pc, r7, r8, lsr r1 @ │ │ │ │ + addeq r9, r8, ip, lsr #12 │ │ │ │ + ldrheq lr, [r7], #-180 @ 0xffffff4c @ │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 25cd5c │ │ │ │ @@ -6960,35 +6960,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 25cd60 │ │ │ │ ldr r1, [pc, #248] @ 25cd64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #228] @ 25cd68 │ │ │ │ ldr r1, [pc, #228] @ 25cd6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #196] @ 25cd70 │ │ │ │ ldr r1, [pc, #196] @ 25cd74 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #164] @ 25cd78 │ │ │ │ ldr r3, [pc, #164] @ 25cd7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 25cd80 │ │ │ │ @@ -7017,21 +7017,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r9, r8, r4, r4 │ │ │ │ - rsbseq lr, r7, ip, lsr #20 │ │ │ │ - rsbseq r6, ip, r4, lsr #25 │ │ │ │ - rsbseq lr, r7, ip, lsr #20 │ │ │ │ - rsbseq lr, r7, r4, asr #20 │ │ │ │ - rsbseq lr, r7, r8, lsr #20 │ │ │ │ - ldrsbeq r7, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + umulleq r9, r8, r4, r5 │ │ │ │ + rsbseq lr, r7, ip, lsr #22 │ │ │ │ + rsbseq r6, ip, r4, lsr #27 │ │ │ │ + rsbseq lr, r7, ip, lsr #22 │ │ │ │ + rsbseq lr, r7, r4, asr #22 │ │ │ │ + rsbseq lr, r7, r8, lsr #22 │ │ │ │ + ldrsbeq r7, [r9], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -7044,54 +7044,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 25cee8 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ bl 32aec0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 25ceec │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 762bc8 │ │ │ │ + bl 762cc0 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 253534 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 253534 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 99429c │ │ │ │ + bl 994394 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ad51c │ │ │ │ + bl 9ad614 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -7114,17 +7114,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2ad278 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ad280 │ │ │ │ - addeq r9, r8, r8, lsr r3 │ │ │ │ - rsbseq lr, r7, r8, lsl r9 │ │ │ │ - ldrsbeq r7, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r9, r8, r8, lsr r4 │ │ │ │ + rsbseq lr, r7, r8, lsl sl │ │ │ │ + ldrsbeq r7, [r9], #-168 @ 0xffffff58 @ │ │ │ │ adceq lr, r4, ip │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 25cf50 │ │ │ │ @@ -7136,18 +7136,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 25cf48 │ │ │ │ mov r0, r4 │ │ │ │ bl 32b024 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e9f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72ff3c │ │ │ │ + bl 730034 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 71561c │ │ │ │ + b 715714 │ │ │ │ bl 2ad294 │ │ │ │ b 25cf24 │ │ │ │ adceq sp, r4, r0, lsl pc │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -7178,18 +7178,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 514610 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 25d03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a44c4 │ │ │ │ + bl 9a45bc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25cf88 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d028 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7197,19 +7197,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a44cc │ │ │ │ + bl 9a45c4 │ │ │ │ b 25cf88 │ │ │ │ adceq sp, r4, ip, lsr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq lr, r7, r4, lsl r7 │ │ │ │ + rsbseq lr, r7, r4, lsl r8 │ │ │ │ │ │ │ │ 0025d040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 25d0d8 │ │ │ │ @@ -7273,29 +7273,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr ip, [pc, #160] @ 25d1f0 │ │ │ │ ldr r2, [pc, #160] @ 25d1f4 │ │ │ │ ldr r1, [pc, #160] @ 25d1f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 751068 │ │ │ │ + bl 751160 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25d1cc │ │ │ │ ldr r2, [pc, #108] @ 25d1fc │ │ │ │ ldr r3, [pc, #88] @ 25d1ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -7308,25 +7308,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r4], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r8, r8, r4, pc @ │ │ │ │ - rsbseq lr, r7, r8, lsr r5 │ │ │ │ - ldrheq r6, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + umulleq r9, r8, r4, r0 │ │ │ │ + rsbseq lr, r7, r8, lsr r6 │ │ │ │ + ldrheq r6, [ip], #-128 @ 0xffffff80 @ │ │ │ │ adceq sp, r4, ip, lsl #25 │ │ │ │ │ │ │ │ 0025d200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7350,25 +7350,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 514d4c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514df0 │ │ │ │ - rsbseq lr, r7, ip, asr #7 │ │ │ │ + rsbseq lr, r7, ip, asr #9 │ │ │ │ │ │ │ │ 0025d274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -7417,16 +7417,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25d498 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 75105c │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751154 │ │ │ │ ldr r3, [pc, #296] @ 25d49c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25d3c4 │ │ │ │ ldr r2, [pc, #276] @ 25d4a0 │ │ │ │ @@ -7464,22 +7464,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25d4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 25d384 │ │ │ │ ldr r2, [pc, #104] @ 25d4b4 │ │ │ │ ldr r3, [pc, #60] @ 25d48c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -7487,64 +7487,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25d480 │ │ │ │ ldr r0, [pc, #72] @ 25d4b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r8, r8, asr #27 │ │ │ │ + addeq r8, r8, r8, asr #29 │ │ │ │ adceq sp, r4, r8, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r7, ip, asr #6 │ │ │ │ - rsbseq r6, ip, r8, asr #11 │ │ │ │ + rsbseq lr, r7, ip, asr #8 │ │ │ │ + rsbseq r6, ip, r8, asr #13 │ │ │ │ adceq sp, r4, ip, lsr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umlaleq sp, r4, r0, sl │ │ │ │ andeq r4, r0, ip, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, r7, ip, asr #5 │ │ │ │ + rsbseq lr, r7, ip, asr #7 │ │ │ │ ldrdeq sp, [r4], r0 @ │ │ │ │ - ldrheq lr, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrheq lr, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 0025d4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25d5c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758308 │ │ │ │ + bl 758400 │ │ │ │ ldr r2, [pc, #216] @ 25d5c4 │ │ │ │ ldr r1, [pc, #216] @ 25d5c8 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d588 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d5a4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757af0 │ │ │ │ + bl 757be8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d564 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e8 │ │ │ │ + bl 7583e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25d564 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -7570,29 +7570,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25d5d4 │ │ │ │ ldr r0, [pc, #40] @ 25d5d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, r8, ip, lsl #24 │ │ │ │ - rsbseq lr, r7, r4, ror #3 │ │ │ │ - @ instruction: 0x00797298 │ │ │ │ - @ instruction: 0x0077e090 │ │ │ │ - @ instruction: 0x0077e19c │ │ │ │ - rsbseq lr, r7, r4, ror r0 │ │ │ │ - @ instruction: 0x0077e194 │ │ │ │ + addeq r8, r8, ip, lsl #26 │ │ │ │ + rsbseq lr, r7, r4, ror #5 │ │ │ │ + @ instruction: 0x00797398 │ │ │ │ + @ instruction: 0x0077e190 │ │ │ │ + @ instruction: 0x0077e29c │ │ │ │ + rsbseq lr, r7, r4, ror r1 │ │ │ │ + @ instruction: 0x0077e294 │ │ │ │ │ │ │ │ 0025d5dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72fe70 │ │ │ │ + bl 72ff68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25d60c │ │ │ │ mov r0, r5 │ │ │ │ bl 25e88c │ │ │ │ mov r0, r5 │ │ │ │ bl 32af4c │ │ │ │ mov r0, r4 │ │ │ │ @@ -7607,35 +7607,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 32b024 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e9f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72ff3c │ │ │ │ + bl 730034 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 71561c │ │ │ │ + b 715714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #312] @ 25d7b0 │ │ │ │ ldr r2, [pc, #312] @ 25d7b4 │ │ │ │ ldr r1, [pc, #312] @ 25d7b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253ce4 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25d734 │ │ │ │ @@ -7698,46 +7698,46 @@ │ │ │ │ b 25d6ec │ │ │ │ ldr r1, [pc, #56] @ 25d7d8 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253fcc │ │ │ │ b 25d6e0 │ │ │ │ - addeq r8, r8, r4, lsl fp │ │ │ │ - ldrsheq sp, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq lr, r7, r0, asr #10 │ │ │ │ - rsbseq lr, r7, r0, lsl #2 │ │ │ │ - rsbseq lr, r7, r8, lsl #2 │ │ │ │ - rsbseq lr, r7, r4, lsl #2 │ │ │ │ - rsbseq lr, r7, ip, rrx │ │ │ │ - rsbseq lr, r7, r0, rrx │ │ │ │ - rsbseq lr, r7, ip, lsl #1 │ │ │ │ - rsbseq lr, r7, r0, rrx │ │ │ │ - rsbseq lr, r7, r8, lsr r0 │ │ │ │ + addeq r8, r8, r4, lsl ip │ │ │ │ + ldrsheq lr, [r7], #-4 @ │ │ │ │ + rsbseq lr, r7, r0, asr #12 │ │ │ │ + rsbseq lr, r7, r0, lsl #4 │ │ │ │ + rsbseq lr, r7, r8, lsl #4 │ │ │ │ + rsbseq lr, r7, r4, lsl #4 │ │ │ │ + rsbseq lr, r7, ip, ror #2 │ │ │ │ + rsbseq lr, r7, r0, ror #2 │ │ │ │ + rsbseq lr, r7, ip, lsl #3 │ │ │ │ + rsbseq lr, r7, r0, ror #2 │ │ │ │ + rsbseq lr, r7, r8, lsr r1 │ │ │ │ │ │ │ │ 0025d7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #2164] @ 25e07c │ │ │ │ ldr r2, [pc, #2164] @ 25e080 │ │ │ │ ldr r1, [pc, #2164] @ 25e084 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7932,15 +7932,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25d944 │ │ │ │ ldr r3, [pc, #1316] @ 25e094 │ │ │ │ ldr ip, [pc, #1316] @ 25e098 │ │ │ │ @@ -7948,15 +7948,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7995,15 +7995,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -8045,15 +8045,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 253840 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25df94 │ │ │ │ @@ -8064,15 +8064,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25dc54 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 25e0ac │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25e0b0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -8081,15 +8081,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d9d4 │ │ │ │ ldr r3, [pc, #752] @ 25e0b8 │ │ │ │ @@ -8098,15 +8098,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d9f4 │ │ │ │ ldr r3, [pc, #696] @ 25e0c4 │ │ │ │ @@ -8115,15 +8115,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -8152,15 +8152,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25dd18 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25da14 │ │ │ │ ldr r3, [pc, #504] @ 25e0dc │ │ │ │ @@ -8169,15 +8169,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25da34 │ │ │ │ ldr r3, [pc, #448] @ 25e0e8 │ │ │ │ @@ -8186,15 +8186,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25da54 │ │ │ │ ldr r3, [pc, #392] @ 25e0f4 │ │ │ │ @@ -8203,15 +8203,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25db94 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 25dc18 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -8221,15 +8221,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25dc54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dc54 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -8238,15 +8238,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 25dc54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 25de34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -8263,47 +8263,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 25dccc │ │ │ │ - addeq r8, r8, r4, lsl #19 │ │ │ │ - rsbseq sp, r7, r4, ror #28 │ │ │ │ - ldrheq lr, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r8, r8, ip, asr r6 │ │ │ │ - rsbseq sp, r7, ip, ror #30 │ │ │ │ - rsbseq sp, r7, ip, lsl #24 │ │ │ │ - addeq r8, r8, ip, lsl r6 │ │ │ │ - ldrheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq sp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r8, r8, r0, lsr #9 │ │ │ │ - rsbseq sp, r7, r4, lsl #26 │ │ │ │ - rsbseq sp, r7, r4, asr sl │ │ │ │ - addeq r8, r8, r8, lsl #8 │ │ │ │ - ldrsbeq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrheq sp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r8, r8, r0, asr #7 │ │ │ │ - rsbseq sp, r7, r8, lsr #21 │ │ │ │ - rsbseq sp, r7, r8, ror r9 │ │ │ │ - addeq r8, r8, ip, ror r3 │ │ │ │ - rsbseq sp, r7, r0, lsr #21 │ │ │ │ - rsbseq sp, r7, r4, lsr r9 │ │ │ │ + addeq r8, r8, r4, lsl #21 │ │ │ │ + rsbseq sp, r7, r4, ror #30 │ │ │ │ + ldrheq lr, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r8, ip, asr r7 │ │ │ │ + rsbseq lr, r7, ip, rrx │ │ │ │ + rsbseq sp, r7, ip, lsl #26 │ │ │ │ + addeq r8, r8, ip, lsl r7 │ │ │ │ + ldrheq sp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r8, r8, r0, lsr #11 │ │ │ │ + rsbseq sp, r7, r4, lsl #28 │ │ │ │ + rsbseq sp, r7, r4, asr fp │ │ │ │ + addeq r8, r8, r8, lsl #10 │ │ │ │ + ldrsbeq sp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq sp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r8, r8, r0, asr #9 │ │ │ │ + rsbseq sp, r7, r8, lsr #23 │ │ │ │ + rsbseq sp, r7, r8, ror sl │ │ │ │ + addeq r8, r8, ip, ror r4 │ │ │ │ + rsbseq sp, r7, r0, lsr #23 │ │ │ │ + rsbseq sp, r7, r4, lsr sl │ │ │ │ strdeq r8, [r8], r4 │ │ │ │ - rsbseq sp, r7, r0, lsl #22 │ │ │ │ - rsbseq sp, r7, ip, lsr #17 │ │ │ │ - addeq r8, r8, r4, lsr #5 │ │ │ │ - rsbseq sp, r7, r4, lsl #20 │ │ │ │ - rsbseq sp, r7, ip, asr r8 │ │ │ │ - addeq r8, r8, r0, ror #4 │ │ │ │ - ldrsheq sp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sp, r7, r8, lsl r8 │ │ │ │ - addeq r8, r8, ip, lsl r2 │ │ │ │ - rsbseq sp, r7, ip, ror #19 │ │ │ │ - ldrsbeq sp, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, r7, r0, lsl #24 │ │ │ │ + rsbseq sp, r7, ip, lsr #19 │ │ │ │ + addeq r8, r8, r4, lsr #7 │ │ │ │ + rsbseq sp, r7, r4, lsl #22 │ │ │ │ + rsbseq sp, r7, ip, asr r9 │ │ │ │ + addeq r8, r8, r0, ror #6 │ │ │ │ + ldrsheq sp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r7, r8, lsl r9 │ │ │ │ + addeq r8, r8, ip, lsl r3 │ │ │ │ + rsbseq sp, r7, ip, ror #21 │ │ │ │ + ldrsbeq sp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 0025e100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -8313,25 +8313,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #860] @ 25e4a4 │ │ │ │ ldr r2, [pc, #860] @ 25e4a8 │ │ │ │ ldr r1, [pc, #860] @ 25e4ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r7, [pc, #832] @ 25e4b0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25e230 │ │ │ │ @@ -8360,27 +8360,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25e190 │ │ │ │ ldr r3, [pc, #708] @ 25e4b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #692] @ 25e4b8 │ │ │ │ ldr ip, [pc, #692] @ 25e4bc │ │ │ │ ldr r1, [pc, #692] @ 25e4c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25e4c4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25e334 │ │ │ │ ldr r9, [pc, #656] @ 25e4c8 │ │ │ │ ldr r3, [pc, #656] @ 25e4cc │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -8393,21 +8393,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e41c │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e3d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r1, [pc, #584] @ 25e4d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25e2e0 │ │ │ │ cmp r4, #3 │ │ │ │ beq 25e390 │ │ │ │ cmp r4, #4 │ │ │ │ beq 25e374 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8426,27 +8426,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e2c4 │ │ │ │ ldr r3, [pc, #480] @ 25e4d4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #460] @ 25e4d8 │ │ │ │ ldr ip, [pc, #460] @ 25e4dc │ │ │ │ ldr r1, [pc, #460] @ 25e4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25e4e4 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 25e4e8 │ │ │ │ ldr r3, [pc, #348] @ 25e4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8483,91 +8483,91 @@ │ │ │ │ bne 25e250 │ │ │ │ b 25e2d0 │ │ │ │ ldr r3, [pc, #252] @ 25e4d4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #252] @ 25e4ec │ │ │ │ ldr ip, [pc, #252] @ 25e4f0 │ │ │ │ ldr r1, [pc, #252] @ 25e4f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 25e4f8 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25e334 │ │ │ │ ldr r3, [pc, #144] @ 25e4b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #196] @ 25e4fc │ │ │ │ ldr ip, [pc, #196] @ 25e500 │ │ │ │ ldr r1, [pc, #196] @ 25e504 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 25e508 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25e334 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #148] @ 25e50c │ │ │ │ ldr r2, [pc, #148] @ 25e510 │ │ │ │ ldr r1, [pc, #148] @ 25e514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ b 25e2c4 │ │ │ │ adceq ip, r4, r0, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r8, r4, asr #32 │ │ │ │ - rsbseq sp, r7, r4, lsr #10 │ │ │ │ - rsbseq sp, r7, ip, ror #20 │ │ │ │ + addeq r8, r8, r4, asr #2 │ │ │ │ + rsbseq sp, r7, r4, lsr #12 │ │ │ │ + rsbseq sp, r7, ip, ror #22 │ │ │ │ adceq ip, r4, r8, lsr #25 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - addeq r7, r8, r4, lsl #31 │ │ │ │ - ldrsbeq sp, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sp, r7, r8, lsr r5 │ │ │ │ + addeq r8, r8, r4, lsl #1 │ │ │ │ + ldrsbeq sp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sp, r7, r8, lsr r6 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r7, r8, r8, asr pc │ │ │ │ - rsbseq sp, r7, r0, asr #8 │ │ │ │ - rsbseq sp, r7, r4, asr #18 │ │ │ │ + addeq r8, r8, r8, asr r0 │ │ │ │ + rsbseq sp, r7, r0, asr #10 │ │ │ │ + rsbseq sp, r7, r4, asr #20 │ │ │ │ andeq r1, r0, r4, ror #24 │ │ │ │ - addeq r7, r8, r0, lsl #29 │ │ │ │ - rsbseq sp, r7, r0, ror r8 │ │ │ │ - rsbseq sp, r7, r0, lsr r4 │ │ │ │ + addeq r7, r8, r0, lsl #31 │ │ │ │ + rsbseq sp, r7, r0, ror r9 │ │ │ │ + rsbseq sp, r7, r0, lsr r5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ - umulleq r7, r8, r8, sp │ │ │ │ - rsbseq sp, r7, r0, ror #14 │ │ │ │ - rsbseq sp, r7, ip, asr #6 │ │ │ │ + umulleq r7, r8, r8, lr │ │ │ │ + rsbseq sp, r7, r0, ror #16 │ │ │ │ + rsbseq sp, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r7, r8, r0, asr sp │ │ │ │ - rsbseq sp, r7, r8, ror #13 │ │ │ │ - rsbseq sp, r7, r4, lsl #6 │ │ │ │ + addeq r7, r8, r0, asr lr │ │ │ │ + rsbseq sp, r7, r8, ror #15 │ │ │ │ + rsbseq sp, r7, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r7, r8, r4, lsl sp │ │ │ │ - ldrsheq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sp, r7, r0, asr #14 │ │ │ │ + addeq r7, r8, r4, lsl lr │ │ │ │ + ldrsheq sp, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, r7, r0, asr #16 │ │ │ │ │ │ │ │ 0025e518 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8642,15 +8642,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25e694 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 25e698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8660,42 +8660,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25e6a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 25e6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 25e63c │ │ │ │ bl 256000 │ │ │ │ - addeq r7, r8, r0, ror fp │ │ │ │ - ldrheq sp, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sp, r7, r4, lsr #2 │ │ │ │ + addeq r7, r8, r0, ror ip │ │ │ │ + ldrheq sp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sp, r7, r4, lsr #4 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r7, r8, r4, lsr #22 │ │ │ │ - rsbseq sp, r7, r4, asr #11 │ │ │ │ - ldrsbeq sp, [r7], #-12 @ │ │ │ │ + addeq r7, r8, r4, lsr #24 │ │ │ │ + rsbseq sp, r7, r4, asr #13 │ │ │ │ + ldrsbeq sp, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25e6d0 │ │ │ │ ldr r2, [pc, #28] @ 25e6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 25e6d8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r8, ror #14 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrheq sp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq sp, [r7], #-108 @ 0xffffff94 @ │ │ │ │ ldr r1, [pc, #8] @ 25e6ec │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993de4 │ │ │ │ - rsbseq sp, r7, r0, lsr #11 │ │ │ │ + b 993edc │ │ │ │ + rsbseq sp, r7, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 25e76c │ │ │ │ ldr r2, [pc, #100] @ 25e770 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8715,40 +8715,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 514b1c │ │ │ │ adceq ip, r4, r4, lsl r7 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r4, lsl #30 │ │ │ │ + rsbseq sp, r7, r4 │ │ │ │ │ │ │ │ 0025e778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 25e7bc │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 99429c │ │ │ │ + bl 994394 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 99429c │ │ │ │ + bl 994394 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99429c │ │ │ │ + b 994394 │ │ │ │ adcseq r3, r4, r0, ror #27 │ │ │ │ │ │ │ │ 0025e7c0 : │ │ │ │ ldr r3, [pc, #40] @ 25e7f0 │ │ │ │ ldr r2, [pc, #40] @ 25e7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8759,26 +8759,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r4, asr r6 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ umlalseq r3, r4, r4, sp │ │ │ │ - rsbseq ip, r7, r8, asr #28 │ │ │ │ + rsbseq ip, r7, r8, asr #30 │ │ │ │ │ │ │ │ 0025e800 : │ │ │ │ ldr r0, [pc, #20] @ 25e81c │ │ │ │ ldr r1, [pc, #20] @ 25e820 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ adcseq r3, r4, r8, ror #26 │ │ │ │ - rsbseq ip, r7, ip, lsl lr │ │ │ │ + rsbseq ip, r7, ip, lsl pc │ │ │ │ │ │ │ │ 0025e824 : │ │ │ │ ldr r3, [pc, #68] @ 25e870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e860 │ │ │ │ @@ -8832,15 +8832,15 @@ │ │ │ │ bne 25e99c │ │ │ │ ldr r5, [pc, #220] @ 25e9cc │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25e9d0 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8882,24 +8882,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq ip, r4, r8, ror r5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ @ instruction: 0x00b43cb4 │ │ │ │ - rsbseq sp, r7, r4, asr #7 │ │ │ │ + rsbseq sp, r7, r4, asr #9 │ │ │ │ adceq r1, r5, r0, lsl r7 │ │ │ │ adcseq r3, r4, r0, ror #24 │ │ │ │ adceq r1, r5, r8, asr #13 │ │ │ │ - addeq r7, r8, r0, lsr #17 │ │ │ │ - rsbseq ip, r7, r4, lsr #25 │ │ │ │ - rsbseq sp, r7, r8, lsl r3 │ │ │ │ - addeq r7, r8, r8, ror r8 │ │ │ │ - rsbseq ip, r7, ip, ror ip │ │ │ │ - rsbseq sp, r7, r8, lsl r3 │ │ │ │ + addeq r7, r8, r0, lsr #19 │ │ │ │ + rsbseq ip, r7, r4, lsr #27 │ │ │ │ + rsbseq sp, r7, r8, lsl r4 │ │ │ │ + addeq r7, r8, r8, ror r9 │ │ │ │ + rsbseq ip, r7, ip, ror sp │ │ │ │ + rsbseq sp, r7, r8, lsl r4 │ │ │ │ │ │ │ │ 0025e9f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 25eaa8 │ │ │ │ @@ -8943,15 +8943,15 @@ │ │ │ │ b 25ea58 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 25e6dc │ │ │ │ adceq ip, r4, r4, lsl r4 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r0, asr fp │ │ │ │ - rsbseq sp, r7, r8, asr r2 │ │ │ │ + rsbseq sp, r7, r8, asr r3 │ │ │ │ adcseq r3, r4, ip, lsl #22 │ │ │ │ adceq r1, r5, r0, ror r5 │ │ │ │ │ │ │ │ 0025eac0 : │ │ │ │ ldr r3, [pc, #60] @ 25eb04 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9029,41 +9029,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 25ec5c │ │ │ │ bl 25e6f0 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 25ec2c │ │ │ │ ldr r3, [pc, #96] @ 25ec60 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 25ec64 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 25ebf8 │ │ │ │ b 25eb7c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r4], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a4c2b8 │ │ │ │ umlaleq ip, r4, r8, r2 │ │ │ │ umlalseq r3, r4, ip, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - rsbseq ip, r7, r0, lsl sl │ │ │ │ + rsbseq ip, r7, r0, lsl fp │ │ │ │ │ │ │ │ 0025ec68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -9082,15 +9082,15 @@ │ │ │ │ │ │ │ │ 0025ecac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 25eeb0 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 25eeb4 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 25ee84 │ │ │ │ @@ -9133,15 +9133,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25ed58 │ │ │ │ ldr r3, [pc, #324] @ 25eec8 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [pc, #308] @ 25eecc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 25edb8 │ │ │ │ b 25ede8 │ │ │ │ @@ -9182,16 +9182,16 @@ │ │ │ │ bgt 25ee14 │ │ │ │ ldr r0, [pc, #152] @ 25eed8 │ │ │ │ ldr r1, [pc, #152] @ 25eedc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 993de4 │ │ │ │ - bl 9db520 │ │ │ │ + bl 993edc │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9210,33 +9210,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, ip, asr #2 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r8, asr #16 │ │ │ │ - ldrsheq ip, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq ip, [r7], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ adcseq r3, r4, ip, ror #15 │ │ │ │ adceq r1, r5, ip, ror #4 │ │ │ │ adcseq r3, r4, r4, lsl #15 │ │ │ │ - rsbseq ip, r7, ip, lsl r8 │ │ │ │ + rsbseq ip, r7, ip, lsl r9 │ │ │ │ adcseq r3, r4, r0, lsr r7 │ │ │ │ - rsbseq ip, r7, r4, ror #15 │ │ │ │ - umulleq r7, r8, r0, r3 │ │ │ │ - rsbseq ip, r7, r0, asr lr │ │ │ │ - @ instruction: 0x0077c790 │ │ │ │ + rsbseq ip, r7, r4, ror #17 │ │ │ │ + umulleq r7, r8, r0, r4 │ │ │ │ + rsbseq ip, r7, r0, asr pc │ │ │ │ + @ instruction: 0x0077c890 │ │ │ │ │ │ │ │ 0025eeec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 25ef8c │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25ef90 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -9257,37 +9257,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 994450 │ │ │ │ + bl 994548 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq fp, r4, ip, lsl #30 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r4, lsr #12 │ │ │ │ - ldrsbeq ip, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq ip, [r7], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 0025efa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 25f088 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r5, [pc, #188] @ 25f08c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9331,30 +9331,30 @@ │ │ │ │ bne 25f058 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 25f024 │ │ │ │ adceq fp, r4, r4, ror #28 │ │ │ │ adcseq r3, r4, r4, lsr #11 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, ip, ror ip │ │ │ │ + rsbseq ip, r7, ip, ror sp │ │ │ │ adcseq r3, r4, r4, asr #10 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - ldrsbeq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ + ldrsbeq ip, [r7], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 0025f0a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25f160 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r5, [pc, #144] @ 25f164 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9382,20 +9382,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 25f124 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 994400 │ │ │ │ + bl 9944f8 │ │ │ │ b 25f124 │ │ │ │ adceq fp, r4, r0, ror #26 │ │ │ │ adcseq r3, r4, r0, lsr #9 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r8, ror fp │ │ │ │ + rsbseq ip, r7, r8, ror ip │ │ │ │ adcseq r3, r4, r4, asr #8 │ │ │ │ │ │ │ │ 0025f174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9470,15 +9470,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f324 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -9487,30 +9487,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f26c │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 25f27c │ │ │ │ ldr r1, [pc, #108] @ 25f370 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25f374 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r0, [pc, #96] @ 25f378 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 994450 │ │ │ │ + b 994548 │ │ │ │ bl 514df0 │ │ │ │ bl 25ecac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25eeec │ │ │ │ @@ -9518,19 +9518,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 514d4c │ │ │ │ b 25f2c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 25f37c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ strdeq fp, [r4], r0 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r4, ror #7 │ │ │ │ - rsbseq ip, r7, r0, lsr #6 │ │ │ │ + rsbseq ip, r7, r4, ror #9 │ │ │ │ + rsbseq ip, r7, r0, lsr #8 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r3, r4, r8, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025f380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9622,44 +9622,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 25f438 │ │ │ │ ldr r0, [pc, #60] @ 25f56c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 25f438 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, ip, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq fp, r4, r8, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq fp, [r4], ip @ │ │ │ │ muleq r0, r8, fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq ip, r7, r0, ror #15 │ │ │ │ - rsbseq ip, r7, r8, lsl #16 │ │ │ │ + rsbseq ip, r7, r0, ror #17 │ │ │ │ + rsbseq ip, r7, r8, lsl #18 │ │ │ │ │ │ │ │ 0025f570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25f6d4 │ │ │ │ @@ -9723,44 +9723,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 25f5ec │ │ │ │ ldr r0, [pc, #60] @ 25f6f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 25f5ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r4, r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq fp, r4, ip, asr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq fp, r4, r8, lsr #16 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq ip, r7, r0, asr #13 │ │ │ │ - rsbseq ip, r7, r4, ror #13 │ │ │ │ + rsbseq ip, r7, r0, asr #15 │ │ │ │ + rsbseq ip, r7, r4, ror #15 │ │ │ │ │ │ │ │ 0025f6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -10918,71 +10918,71 @@ │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ b 25fa64 │ │ │ │ and r2, r2, #133169152 @ 0x7f00000 │ │ │ │ cmp r2, #15728640 @ 0xf00000 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #396 @ 0x18c │ │ │ │ b 25fa64 │ │ │ │ - umulleq r6, r8, ip, r8 │ │ │ │ - addeq r6, r8, r4, ror r8 │ │ │ │ - addeq r6, r8, r6, ror r8 │ │ │ │ - addeq r6, r8, r5, asr #16 │ │ │ │ + umulleq r6, r8, ip, r9 │ │ │ │ + addeq r6, r8, r4, ror r9 │ │ │ │ + addeq r6, r8, r6, ror r9 │ │ │ │ + addeq r6, r8, r5, asr #18 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ ldrdeq r6, [r8], r0 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r6, r8, lr, lsl #13 │ │ │ │ + addeq r6, r8, lr, lsl #15 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ ldrdeq r6, [r8], lr │ │ │ │ strdeq r7, [r8], ip │ │ │ │ - addeq r6, r8, r6, ror r5 │ │ │ │ - addeq r7, r8, r0, ror #28 │ │ │ │ - addeq r6, r8, ip, ror #9 │ │ │ │ - @ instruction: 0x008864b2 │ │ │ │ - umulleq r6, r8, r6, r4 │ │ │ │ - addeq r6, r8, r0, asr r4 │ │ │ │ - addeq r7, r8, r0, lsl #26 │ │ │ │ - addeq r6, r8, r4, ror #7 │ │ │ │ - addeq r6, r8, sl, ror #6 │ │ │ │ - addeq r6, r8, lr, asr #5 │ │ │ │ + addeq r6, r8, r6, ror r6 │ │ │ │ + addeq r7, r8, r0, ror #30 │ │ │ │ + addeq r6, r8, ip, ror #11 │ │ │ │ + @ instruction: 0x008865b2 │ │ │ │ + umulleq r6, r8, r6, r5 │ │ │ │ + addeq r6, r8, r0, asr r5 │ │ │ │ + addeq r7, r8, r0, lsl #28 │ │ │ │ + addeq r6, r8, r4, ror #9 │ │ │ │ + addeq r6, r8, sl, ror #8 │ │ │ │ + addeq r6, r8, lr, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - addeq r6, r8, r8, asr r1 │ │ │ │ + addeq r6, r8, r8, asr r2 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r6, r8, ip, ror #1 │ │ │ │ + addeq r6, r8, ip, ror #3 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - addeq r6, r8, r0, lsl #1 │ │ │ │ + addeq r6, r8, r0, lsl #3 │ │ │ │ biclt r0, r0, #0 │ │ │ │ bichi r0, r0, r0 │ │ │ │ andeq r8, pc, r0, lsl #31 │ │ │ │ muleq r0, r5, r3 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, r4, ror #30 │ │ │ │ - addeq r5, r8, r8, lsr pc │ │ │ │ - addeq r5, r8, r8, lsl #30 │ │ │ │ - addeq r5, r8, r0, ror #29 │ │ │ │ - @ instruction: 0x00885ebc │ │ │ │ - addeq r5, r8, r4, lsl #30 │ │ │ │ - addeq r5, r8, r8, asr pc │ │ │ │ - addeq r5, r8, ip, lsl #31 │ │ │ │ - ldrdeq r5, [r8], r0 │ │ │ │ - @ instruction: 0x00885fbe │ │ │ │ - addeq r6, r8, sl, lsl r0 │ │ │ │ + addeq r6, r8, r4, rrx │ │ │ │ + addeq r6, r8, r8, lsr r0 │ │ │ │ + addeq r6, r8, r8 │ │ │ │ + addeq r5, r8, r0, ror #31 │ │ │ │ + @ instruction: 0x00885fbc │ │ │ │ + addeq r6, r8, r4 │ │ │ │ + addeq r6, r8, r8, asr r0 │ │ │ │ + addeq r6, r8, ip, lsl #1 │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + strheq r6, [r8], lr │ │ │ │ + addeq r6, r8, sl, lsl r1 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ @@ -11009,51 +11009,51 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r7, r8, r0, lsr #6 │ │ │ │ + addeq r7, r8, r0, lsr #8 │ │ │ │ strdeq r5, [r8], sl │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - addeq r5, r8, lr, lsr r9 │ │ │ │ + addeq r5, r8, lr, lsr sl │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0x000003ba │ │ │ │ @ instruction: 0x000003bb │ │ │ │ ldrdeq r5, [r8], r2 │ │ │ │ - addeq r5, r8, sl, lsr #17 │ │ │ │ + addeq r5, r8, sl, lsr #19 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - addeq r5, r8, ip, ror #18 │ │ │ │ + addeq r5, r8, ip, ror #20 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ - addeq r5, r8, sl, lsr #18 │ │ │ │ + addeq r5, r8, sl, lsr #20 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ - addeq r5, r8, sl, lsl r9 │ │ │ │ + addeq r5, r8, sl, lsl sl │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r5, r8, sl, asr #16 │ │ │ │ + addeq r5, r8, sl, asr #18 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - addeq r5, r8, sl, lsl fp │ │ │ │ + addeq r5, r8, sl, lsl ip │ │ │ │ muleq r0, r9, r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @@ -11108,34 +11108,34 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - @ instruction: 0x008864b8 │ │ │ │ - umulleq r6, r8, r0, r4 │ │ │ │ - addeq r6, r8, r8, ror #8 │ │ │ │ - addeq r6, r8, r0, asr #8 │ │ │ │ - addeq r5, r8, lr, asr #10 │ │ │ │ - addeq r6, r8, r8, ror #7 │ │ │ │ + @ instruction: 0x008865b8 │ │ │ │ + umulleq r6, r8, r0, r5 │ │ │ │ + addeq r6, r8, r8, ror #10 │ │ │ │ + addeq r6, r8, r0, asr #10 │ │ │ │ + addeq r5, r8, lr, asr #12 │ │ │ │ + addeq r6, r8, r8, ror #9 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - addeq r5, r8, r8, ror #9 │ │ │ │ + addeq r5, r8, r8, ror #11 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - addeq r5, r8, r0, lsr #9 │ │ │ │ - addeq r5, r8, ip, ror r4 │ │ │ │ + addeq r5, r8, r0, lsr #11 │ │ │ │ + addeq r5, r8, ip, ror r5 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ - addeq r5, r8, r4, lsl r3 │ │ │ │ - addeq r5, r8, r2, ror #5 │ │ │ │ - addeq r6, r8, r0, lsr #2 │ │ │ │ + addeq r5, r8, r4, lsl r4 │ │ │ │ + addeq r5, r8, r2, ror #7 │ │ │ │ + addeq r6, r8, r0, lsr #4 │ │ │ │ strdeq r6, [r8], r8 │ │ │ │ - addeq r5, r8, r6, lsr #4 │ │ │ │ - addeq r6, r8, r4, asr #32 │ │ │ │ + addeq r5, r8, r6, lsr #6 │ │ │ │ + addeq r6, r8, r4, asr #2 │ │ │ │ lsr r3, r2, #20 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #5 │ │ │ │ bhi 262218 │ │ │ │ ldr r2, [pc, #-496] @ 260a80 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -13165,15 +13165,15 @@ │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ + strdeq r5, [r8], r4 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ @@ -13199,17 +13199,17 @@ │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - @ instruction: 0x00884dbe │ │ │ │ + @ instruction: 0x00884ebe │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - addeq r4, r8, r4, lsr #27 │ │ │ │ + addeq r4, r8, r4, lsr #29 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ muleq r0, r7, r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @@ -13279,29 +13279,29 @@ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - addeq r4, r8, r5, ror #18 │ │ │ │ - addeq r4, r8, r6, asr r9 │ │ │ │ + addeq r4, r8, r5, ror #20 │ │ │ │ + addeq r4, r8, r6, asr sl │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - umulleq r4, r8, fp, r8 │ │ │ │ + umulleq r4, r8, fp, r9 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ @@ -13417,15 +13417,15 @@ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r4, r8, r4, lsr #5 │ │ │ │ + addeq r4, r8, r4, lsr #7 │ │ │ │ andeq r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ @@ -14454,15 +14454,15 @@ │ │ │ │ strb r3, [r4, #43] @ 0x2b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r3, r8, r4, asr ip │ │ │ │ + addeq r3, r8, r4, asr sp │ │ │ │ lsl r1, r0, #12 │ │ │ │ lsr r1, r1, #27 │ │ │ │ lsl ip, r0, #20 │ │ │ │ lsl r2, r0, #7 │ │ │ │ lsl r3, r0, #17 │ │ │ │ lsr ip, ip, #27 │ │ │ │ lsr r2, r2, #27 │ │ │ │ @@ -15689,93 +15689,93 @@ │ │ │ │ adceq sp, r1, r0, lsl #30 │ │ │ │ addseq fp, r5, r0, lsr #31 │ │ │ │ ldrdeq r2, [r8], lr │ │ │ │ andeq r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ - addeq r2, r8, r0, lsl r8 │ │ │ │ - addeq r7, r2, r4, asr #11 │ │ │ │ - addeq r2, r3, r8, ror #18 │ │ │ │ + addeq r2, r8, r0, lsl r9 │ │ │ │ + addeq r7, r2, r4, asr #13 │ │ │ │ + addeq r2, r3, r8, ror #20 │ │ │ │ adceq r6, r4, r0, lsr r5 │ │ │ │ - rsbseq r7, r7, ip, asr pc │ │ │ │ - rsbseq r7, r7, r0, lsr #30 │ │ │ │ - rsbseq r7, r7, r4, asr #29 │ │ │ │ - @ instruction: 0x00777e9c │ │ │ │ - @ instruction: 0x008304b0 │ │ │ │ - rsbseq lr, pc, r0, asr r9 @ │ │ │ │ - rsbseq r7, r7, r4, lsr #28 │ │ │ │ - ldrsbeq r6, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r2, r8, r4, lsl pc │ │ │ │ - addeq r2, r8, ip, lsr #29 │ │ │ │ - addeq r2, r8, ip, lsr #28 │ │ │ │ - @ instruction: 0x00882cbc │ │ │ │ - addeq r2, r8, r0, asr #24 │ │ │ │ - addeq r6, r2, ip, lsl lr │ │ │ │ - umulleq r2, r8, ip, fp │ │ │ │ - addeq r6, r2, r4, ror sp │ │ │ │ - addeq r6, r2, ip, asr #26 │ │ │ │ - ldrsbeq r7, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r7, r7, r8, lsr #15 │ │ │ │ - rsbseq r7, r7, ip, asr r7 │ │ │ │ - rsbseq r7, r7, r4, lsr r7 │ │ │ │ - addeq r6, r2, r8, lsr #24 │ │ │ │ - addeq r6, r2, r0, lsl fp │ │ │ │ - ldrheq r7, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq r1, r8, r4, asr #20 │ │ │ │ + rsbseq r8, r7, ip, asr r0 │ │ │ │ + rsbseq r8, r7, r0, lsr #32 │ │ │ │ + rsbseq r7, r7, r4, asr #31 │ │ │ │ + @ instruction: 0x00777f9c │ │ │ │ + @ instruction: 0x008305b0 │ │ │ │ + rsbseq lr, pc, r0, asr sl @ │ │ │ │ + rsbseq r7, r7, r4, lsr #30 │ │ │ │ + ldrsbeq r6, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r3, r8, r4, lsl r0 │ │ │ │ + addeq r2, r8, ip, lsr #31 │ │ │ │ + addeq r2, r8, ip, lsr #30 │ │ │ │ + @ instruction: 0x00882dbc │ │ │ │ + addeq r2, r8, r0, asr #26 │ │ │ │ + addeq r6, r2, ip, lsl pc │ │ │ │ + umulleq r2, r8, ip, ip │ │ │ │ + addeq r6, r2, r4, ror lr │ │ │ │ + addeq r6, r2, ip, asr #28 │ │ │ │ + ldrsbeq r7, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, r7, r8, lsr #17 │ │ │ │ + rsbseq r7, r7, ip, asr r8 │ │ │ │ + rsbseq r7, r7, r4, lsr r8 │ │ │ │ + addeq r6, r2, r8, lsr #26 │ │ │ │ + addeq r6, r2, r0, lsl ip │ │ │ │ + ldrheq r7, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r1, r8, r4, asr #22 │ │ │ │ ldrdeq r6, [r2], r8 │ │ │ │ - rsbseq r7, r7, r4, asr #6 │ │ │ │ - rsbseq r7, r7, ip, lsl r3 │ │ │ │ - addeq r2, r8, r8, asr #10 │ │ │ │ - addeq r1, r8, r4, ror #16 │ │ │ │ + rsbseq r7, r7, r4, asr #8 │ │ │ │ + rsbseq r7, r7, ip, lsl r4 │ │ │ │ + addeq r2, r8, r8, asr #12 │ │ │ │ + addeq r1, r8, r4, ror #18 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - umulleq r2, r8, r4, r4 │ │ │ │ - addeq r2, r8, r4, lsl r4 │ │ │ │ - @ instruction: 0x00777090 │ │ │ │ - rsbseq r7, r7, r8, rrx │ │ │ │ + umulleq r2, r8, r4, r5 │ │ │ │ + addeq r2, r8, r4, lsl r5 │ │ │ │ + @ instruction: 0x00777190 │ │ │ │ + rsbseq r7, r7, r8, ror #2 │ │ │ │ strdeq r2, [r8], ip │ │ │ │ - addeq r2, r8, r4, ror r2 │ │ │ │ - addeq r2, r8, ip, ror #3 │ │ │ │ - rsbseq r6, r7, r8, ror #28 │ │ │ │ - addeq r2, r8, r8, lsr #2 │ │ │ │ - addeq r2, r8, r0, asr #1 │ │ │ │ - addeq r2, r8, r8, asr r0 │ │ │ │ - strdeq r1, [r8], r0 │ │ │ │ - rsbseq r6, r7, ip, asr ip │ │ │ │ - rsbseq ip, pc, ip, ror #15 │ │ │ │ - rsbseq r6, r7, r8, lsl r1 │ │ │ │ + addeq r2, r8, r4, ror r3 │ │ │ │ + addeq r2, r8, ip, ror #5 │ │ │ │ + rsbseq r6, r7, r8, ror #30 │ │ │ │ + addeq r2, r8, r8, lsr #4 │ │ │ │ + addeq r2, r8, r0, asr #3 │ │ │ │ + addeq r2, r8, r8, asr r1 │ │ │ │ + strdeq r2, [r8], r0 │ │ │ │ + rsbseq r6, r7, ip, asr sp │ │ │ │ + rsbseq ip, pc, ip, ror #17 │ │ │ │ + rsbseq r6, r7, r8, lsl r2 │ │ │ │ andeq r0, r0, r2, lsl #26 │ │ │ │ - addeq r1, r8, r8, lsl #21 │ │ │ │ + addeq r1, r8, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - ldrheq r6, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r6, r2, ip, lsl r0 │ │ │ │ - rsbseq r5, r7, ip, lsl #31 │ │ │ │ - rsbseq r6, r7, r8, lsl #21 │ │ │ │ - rsbseq r6, r7, r8, ror #20 │ │ │ │ - rsbseq r6, r7, r4, asr #18 │ │ │ │ - rsbseq r6, r7, ip, lsl r9 │ │ │ │ - ldrsbeq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r6, r7, r8, lsr #17 │ │ │ │ - rsbseq r6, r7, ip, asr r8 │ │ │ │ - rsbseq r6, r7, r4, lsr r8 │ │ │ │ - rsbseq r6, r7, r8, ror #15 │ │ │ │ - rsbseq r6, r7, r0, asr #15 │ │ │ │ - rsbseq r6, r7, r4, ror r7 │ │ │ │ - rsbseq r6, r7, ip, asr #14 │ │ │ │ - rsbseq r6, r7, r0, lsl #14 │ │ │ │ - ldrsbeq r6, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r6, r7, r8, lsr #13 │ │ │ │ - rsbseq r6, r7, r0, lsl #13 │ │ │ │ - rsbseq r6, r7, ip, asr r6 │ │ │ │ - rsbseq r6, r7, r4, lsr r6 │ │ │ │ - rsbseq r6, r7, r8, lsl #11 │ │ │ │ - rsbseq r6, r7, r0, ror #10 │ │ │ │ - rsbseq r6, r7, ip, lsl #10 │ │ │ │ - rsbseq r6, r7, r4, ror #9 │ │ │ │ - rsbseq r6, r7, ip, ror #8 │ │ │ │ + ldrheq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r6, r2, ip, lsl r1 │ │ │ │ + rsbseq r6, r7, ip, lsl #1 │ │ │ │ + rsbseq r6, r7, r8, lsl #23 │ │ │ │ + rsbseq r6, r7, r8, ror #22 │ │ │ │ + rsbseq r6, r7, r4, asr #20 │ │ │ │ + rsbseq r6, r7, ip, lsl sl │ │ │ │ + ldrsbeq r6, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r6, r7, r8, lsr #19 │ │ │ │ + rsbseq r6, r7, ip, asr r9 │ │ │ │ + rsbseq r6, r7, r4, lsr r9 │ │ │ │ + rsbseq r6, r7, r8, ror #17 │ │ │ │ + rsbseq r6, r7, r0, asr #17 │ │ │ │ + rsbseq r6, r7, r4, ror r8 │ │ │ │ + rsbseq r6, r7, ip, asr #16 │ │ │ │ + rsbseq r6, r7, r0, lsl #16 │ │ │ │ + ldrsbeq r6, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r6, r7, r8, lsr #15 │ │ │ │ + rsbseq r6, r7, r0, lsl #15 │ │ │ │ + rsbseq r6, r7, ip, asr r7 │ │ │ │ + rsbseq r6, r7, r4, lsr r7 │ │ │ │ + rsbseq r6, r7, r8, lsl #13 │ │ │ │ + rsbseq r6, r7, r0, ror #12 │ │ │ │ + rsbseq r6, r7, ip, lsl #12 │ │ │ │ + rsbseq r6, r7, r4, ror #11 │ │ │ │ + rsbseq r6, r7, ip, ror #10 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ strb r7, [r2, r3] │ │ │ │ ldm r4, {r2, r3} │ │ │ │ strb r5, [r2, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ @@ -17816,326 +17816,326 @@ │ │ │ │ b 26697c │ │ │ │ ldr r5, [pc, #836] @ 26780c │ │ │ │ add r5, pc, r5 │ │ │ │ b 26697c │ │ │ │ ldr r5, [pc, #828] @ 267810 │ │ │ │ add r5, pc, r5 │ │ │ │ b 26697c │ │ │ │ - rsbseq r6, r7, r0, asr r4 │ │ │ │ - rsbseq r6, r7, r4, asr #8 │ │ │ │ - addeq sl, r2, r4, ror #15 │ │ │ │ - @ instruction: 0x0082a7bc │ │ │ │ - rsbseq r6, r7, r0, ror #6 │ │ │ │ - rsbseq r6, r7, r8, lsr r3 │ │ │ │ - rsbseq r6, r7, r8, ror #4 │ │ │ │ - rsbseq r6, r7, r8, lsl #5 │ │ │ │ + rsbseq r6, r7, r0, asr r5 │ │ │ │ + rsbseq r6, r7, r4, asr #10 │ │ │ │ + addeq sl, r2, r4, ror #17 │ │ │ │ + @ instruction: 0x0082a8bc │ │ │ │ + rsbseq r6, r7, r0, ror #8 │ │ │ │ + rsbseq r6, r7, r8, lsr r4 │ │ │ │ + rsbseq r6, r7, r8, ror #6 │ │ │ │ + rsbseq r6, r7, r8, lsl #7 │ │ │ │ + rsbseq r6, r7, r4, lsl #6 │ │ │ │ + rsbseq r6, r7, ip, ror #5 │ │ │ │ + ldrsbeq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, r7, r8, ror #5 │ │ │ │ + rsbseq r6, r7, r0, lsr #5 │ │ │ │ + rsbseq r6, r7, r4, lsl r2 │ │ │ │ rsbseq r6, r7, r4, lsl #4 │ │ │ │ - rsbseq r6, r7, ip, ror #3 │ │ │ │ - ldrsbeq r6, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrheq r6, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r6, r7, r8, ror #3 │ │ │ │ - rsbseq r6, r7, r0, lsr #3 │ │ │ │ - rsbseq r6, r7, r4, lsl r1 │ │ │ │ - rsbseq r6, r7, r4, lsl #2 │ │ │ │ - ldrsheq r6, [r7], #-0 @ │ │ │ │ - rsbseq r6, r7, r4, asr #1 │ │ │ │ - rsbseq r6, r7, r4, asr #32 │ │ │ │ - addeq r1, r8, lr, ror r2 │ │ │ │ + ldrsheq r6, [r7], #-16 @ │ │ │ │ + rsbseq r6, r7, r4, asr #3 │ │ │ │ + rsbseq r6, r7, r4, asr #2 │ │ │ │ + addeq r1, r8, lr, ror r3 │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ - ldrsbeq r5, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r5, r7, ip, lsl #30 │ │ │ │ - ldrsheq r5, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r5, r7, r0, lsr #29 │ │ │ │ - rsbseq r5, r7, r8, lsl #29 │ │ │ │ - rsbseq r5, r7, r0, lsr #29 │ │ │ │ - addeq sl, r2, r0, lsr #5 │ │ │ │ - rsbseq r5, r7, r8, asr #28 │ │ │ │ - rsbseq r9, pc, r0, asr #19 │ │ │ │ - rsbseq r9, pc, r8, lsr #19 │ │ │ │ - rsbseq r5, r7, r8, asr r7 │ │ │ │ - rsbseq r5, r7, r4, asr r7 │ │ │ │ - rsbseq r5, r7, r0, asr r7 │ │ │ │ - rsbseq r5, r7, ip, asr #14 │ │ │ │ - rsbseq r5, r7, r8, asr #14 │ │ │ │ - rsbseq r5, r7, r8, asr #14 │ │ │ │ - rsbseq r5, r7, r8, ror r6 │ │ │ │ - rsbseq r5, r7, ip, ror r6 │ │ │ │ - rsbseq r5, r7, r0, lsl #13 │ │ │ │ - rsbseq r5, r7, r4, lsl #13 │ │ │ │ - rsbseq r5, r7, r8, lsl #13 │ │ │ │ - rsbseq r5, r7, ip, lsl #13 │ │ │ │ - rsbseq r5, r7, ip, lsl #13 │ │ │ │ - rsbseq r5, r7, r8, lsl #13 │ │ │ │ - rsbseq r5, r7, r8, lsl r5 │ │ │ │ - rsbseq r5, r7, ip, lsl r5 │ │ │ │ - rsbseq r5, r7, r0, lsr #10 │ │ │ │ - rsbseq r5, r7, r4, lsr #10 │ │ │ │ - rsbseq r5, r7, r8, lsr #10 │ │ │ │ - rsbseq r5, r7, ip, lsr #10 │ │ │ │ - rsbseq r5, r7, r0, lsr r5 │ │ │ │ - rsbseq r5, r7, r4, lsr r5 │ │ │ │ - rsbseq r5, r7, r8, lsr r5 │ │ │ │ - rsbseq r5, r7, ip, lsr r5 │ │ │ │ - rsbseq r5, r7, r0, asr #10 │ │ │ │ - rsbseq r5, r7, r4, asr #10 │ │ │ │ - rsbseq r5, r7, r8, asr #10 │ │ │ │ - rsbseq r5, r7, ip, asr #10 │ │ │ │ - rsbseq r5, r7, r0, asr r5 │ │ │ │ - rsbseq r5, r7, r4, asr r5 │ │ │ │ - strheq sl, [r2], ip │ │ │ │ - rsbseq r5, r7, r4, asr r1 │ │ │ │ - rsbseq r5, r7, ip, asr ip │ │ │ │ - rsbseq r5, r7, r0, lsr #24 │ │ │ │ - rsbseq r5, r7, r4, ror #23 │ │ │ │ - rsbseq r5, r7, r4, asr #23 │ │ │ │ - rsbseq r5, r7, r4, lsr #23 │ │ │ │ - rsbseq r5, r7, r4, lsl #23 │ │ │ │ - rsbseq r5, r7, r4, ror #22 │ │ │ │ - rsbseq r5, r7, r4, ror r4 │ │ │ │ - rsbseq r5, r7, r4, ror r4 │ │ │ │ - rsbseq r5, r7, r4, ror r4 │ │ │ │ - rsbseq r5, r7, ip, ror #8 │ │ │ │ - rsbseq r5, r7, r8, ror #8 │ │ │ │ - rsbseq r9, pc, r0, asr #13 │ │ │ │ - rsbseq r4, r7, r0, ror #31 │ │ │ │ + ldrsbeq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r7, ip │ │ │ │ + ldrsheq r5, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r7, r0, lsr #31 │ │ │ │ + rsbseq r5, r7, r8, lsl #31 │ │ │ │ + rsbseq r5, r7, r0, lsr #31 │ │ │ │ + addeq sl, r2, r0, lsr #7 │ │ │ │ + rsbseq r5, r7, r8, asr #30 │ │ │ │ + rsbseq r9, pc, r0, asr #21 │ │ │ │ + rsbseq r9, pc, r8, lsr #21 │ │ │ │ + rsbseq r5, r7, r8, asr r8 │ │ │ │ + rsbseq r5, r7, r4, asr r8 │ │ │ │ + rsbseq r5, r7, r0, asr r8 │ │ │ │ + rsbseq r5, r7, ip, asr #16 │ │ │ │ + rsbseq r5, r7, r8, asr #16 │ │ │ │ + rsbseq r5, r7, r8, asr #16 │ │ │ │ + rsbseq r5, r7, r8, ror r7 │ │ │ │ + rsbseq r5, r7, ip, ror r7 │ │ │ │ + rsbseq r5, r7, r0, lsl #15 │ │ │ │ + rsbseq r5, r7, r4, lsl #15 │ │ │ │ + rsbseq r5, r7, r8, lsl #15 │ │ │ │ + rsbseq r5, r7, ip, lsl #15 │ │ │ │ + rsbseq r5, r7, ip, lsl #15 │ │ │ │ + rsbseq r5, r7, r8, lsl #15 │ │ │ │ + rsbseq r5, r7, r8, lsl r6 │ │ │ │ + rsbseq r5, r7, ip, lsl r6 │ │ │ │ + rsbseq r5, r7, r0, lsr #12 │ │ │ │ + rsbseq r5, r7, r4, lsr #12 │ │ │ │ + rsbseq r5, r7, r8, lsr #12 │ │ │ │ + rsbseq r5, r7, ip, lsr #12 │ │ │ │ + rsbseq r5, r7, r0, lsr r6 │ │ │ │ + rsbseq r5, r7, r4, lsr r6 │ │ │ │ + rsbseq r5, r7, r8, lsr r6 │ │ │ │ + rsbseq r5, r7, ip, lsr r6 │ │ │ │ + rsbseq r5, r7, r0, asr #12 │ │ │ │ + rsbseq r5, r7, r4, asr #12 │ │ │ │ + rsbseq r5, r7, r8, asr #12 │ │ │ │ + rsbseq r5, r7, ip, asr #12 │ │ │ │ + rsbseq r5, r7, r0, asr r6 │ │ │ │ + rsbseq r5, r7, r4, asr r6 │ │ │ │ + @ instruction: 0x0082a1bc │ │ │ │ + rsbseq r5, r7, r4, asr r2 │ │ │ │ + rsbseq r5, r7, ip, asr sp │ │ │ │ + rsbseq r5, r7, r0, lsr #26 │ │ │ │ + rsbseq r5, r7, r4, ror #25 │ │ │ │ + rsbseq r5, r7, r4, asr #25 │ │ │ │ + rsbseq r5, r7, r4, lsr #25 │ │ │ │ + rsbseq r5, r7, r4, lsl #25 │ │ │ │ + rsbseq r5, r7, r4, ror #24 │ │ │ │ + rsbseq r5, r7, r4, ror r5 │ │ │ │ + rsbseq r5, r7, r4, ror r5 │ │ │ │ + rsbseq r5, r7, r4, ror r5 │ │ │ │ + rsbseq r5, r7, ip, ror #10 │ │ │ │ + rsbseq r5, r7, r8, ror #10 │ │ │ │ + rsbseq r9, pc, r0, asr #15 │ │ │ │ + rsbseq r5, r7, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl pc │ │ │ │ - umulleq r0, r8, r2, sp │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - ldrheq r5, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r4, r7, r0, lsr pc │ │ │ │ - rsbseq r4, r7, ip, lsr #30 │ │ │ │ - ldrsheq r9, [pc], #-44 @ │ │ │ │ - rsbseq r4, r7, ip, ror #30 │ │ │ │ + umulleq r0, r8, r2, lr │ │ │ │ + rsbseq r5, r7, r0, lsl #1 │ │ │ │ + ldrheq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r7, r0, lsr r0 │ │ │ │ + rsbseq r5, r7, ip, lsr #32 │ │ │ │ + ldrsheq r9, [pc], #-60 @ │ │ │ │ + rsbseq r5, r7, ip, rrx │ │ │ │ andeq r0, r0, r1, lsl #28 │ │ │ │ - rsbseq r4, r7, ip, lsl pc │ │ │ │ - ldrsheq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r4, r7, ip, lsl #30 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r4 │ │ │ │ - ldrheq r5, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r5, r7, r8, asr r8 │ │ │ │ - rsbseq r4, r7, r4, ror #26 │ │ │ │ - rsbseq r4, r7, r4, ror #26 │ │ │ │ - rsbseq r4, r7, r0, ror #26 │ │ │ │ - rsbseq r4, r7, ip, asr sp │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r7, ip, lsl r0 │ │ │ │ + ldrsheq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r5, r7, ip │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + ldrheq r5, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r7, r8, asr r9 │ │ │ │ + rsbseq r4, r7, r4, ror #28 │ │ │ │ + rsbseq r4, r7, r4, ror #28 │ │ │ │ + rsbseq r4, r7, r0, ror #28 │ │ │ │ + rsbseq r4, r7, ip, asr lr │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r9, [pc], #-76 @ │ │ │ │ + ldrsbeq r9, [pc], #-76 @ │ │ │ │ + ldrsbeq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r0, r9, ip, ror r0 │ │ │ │ + rsbseq r4, r7, r8, asr #27 │ │ │ │ + rsbseq r4, r7, r4, asr #27 │ │ │ │ + rsbseq r4, r7, r8, asr #27 │ │ │ │ + rsbseq r4, r7, ip, asr #27 │ │ │ │ + ldrsbeq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r7, r0, ror #27 │ │ │ │ + rsbseq r4, r7, r4, ror #27 │ │ │ │ + rsbseq r4, r7, r8, ror #27 │ │ │ │ + rsbseq r4, r7, ip, ror #27 │ │ │ │ + ldrsheq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r7, r0, lsl #28 │ │ │ │ + rsbseq r4, r7, r4, lsl #28 │ │ │ │ + rsbseq r4, r7, r8, lsl #28 │ │ │ │ + rsbseq r4, r7, ip, lsl #28 │ │ │ │ + rsbseq r4, r7, r0, lsl lr │ │ │ │ + rsbseq r4, r7, r4, lsl lr │ │ │ │ + rsbseq r4, r7, r8, lsl lr │ │ │ │ + rsbseq r4, r7, ip, lsl lr │ │ │ │ + rsbseq r4, r7, r0, lsr #28 │ │ │ │ + rsbseq r4, r7, r4, lsr #28 │ │ │ │ + rsbseq r4, r7, r8, lsr #28 │ │ │ │ + rsbseq r4, r7, ip, lsr #28 │ │ │ │ + rsbseq r4, r7, r0, lsr lr │ │ │ │ + rsbseq r4, r7, r4, lsr lr │ │ │ │ + rsbseq r4, r7, r8, lsr lr │ │ │ │ + rsbseq r4, r7, r8, lsr lr │ │ │ │ + rsbseq r4, r7, r4, lsr lr │ │ │ │ + rsbseq r4, r7, r0, lsr lr │ │ │ │ + rsbseq r4, r7, r4, lsr lr │ │ │ │ + rsbseq r4, r7, r8, lsr lr │ │ │ │ + rsbseq r4, r7, ip, lsr lr │ │ │ │ + rsbseq r4, r7, r0, asr #28 │ │ │ │ + rsbseq r4, r7, r4, asr #28 │ │ │ │ + rsbseq r4, r7, r8, asr #28 │ │ │ │ + rsbseq r4, r7, ip, asr #28 │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl sp │ │ │ │ + rsbseq r4, r7, r8, lsl sp │ │ │ │ + rsbseq r4, r7, r4, lsl sp │ │ │ │ + rsbseq r4, r7, r0, lsl sp │ │ │ │ + rsbseq r4, r7, ip, lsl #26 │ │ │ │ + rsbseq r4, r7, r8, lsl #26 │ │ │ │ + rsbseq r4, r7, r4, lsl #26 │ │ │ │ + rsbseq r4, r7, r0, lsl #26 │ │ │ │ ldrsheq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ ldrsheq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ ldrsheq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r9, [pc], #-60 @ │ │ │ │ - ldrsbeq r9, [pc], #-60 @ │ │ │ │ - ldrsbeq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq pc, r8, ip, ror pc @ │ │ │ │ - rsbseq r4, r7, r8, asr #25 │ │ │ │ - rsbseq r4, r7, r4, asr #25 │ │ │ │ - rsbseq r4, r7, r8, asr #25 │ │ │ │ - rsbseq r4, r7, ip, asr #25 │ │ │ │ - ldrsbeq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsbeq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r4, r7, r0, ror #25 │ │ │ │ - rsbseq r4, r7, r4, ror #25 │ │ │ │ - rsbseq r4, r7, r8, ror #25 │ │ │ │ - rsbseq r4, r7, ip, ror #25 │ │ │ │ ldrsheq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsheq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r4, r7, r0, lsl #26 │ │ │ │ - rsbseq r4, r7, r4, lsl #26 │ │ │ │ - rsbseq r4, r7, r8, lsl #26 │ │ │ │ - rsbseq r4, r7, ip, lsl #26 │ │ │ │ - rsbseq r4, r7, r0, lsl sp │ │ │ │ - rsbseq r4, r7, r4, lsl sp │ │ │ │ - rsbseq r4, r7, r8, lsl sp │ │ │ │ - rsbseq r4, r7, ip, lsl sp │ │ │ │ - rsbseq r4, r7, r0, lsr #26 │ │ │ │ - rsbseq r4, r7, r4, lsr #26 │ │ │ │ - rsbseq r4, r7, r8, lsr #26 │ │ │ │ - rsbseq r4, r7, ip, lsr #26 │ │ │ │ - rsbseq r4, r7, r0, lsr sp │ │ │ │ - rsbseq r4, r7, r4, lsr sp │ │ │ │ - rsbseq r4, r7, r8, lsr sp │ │ │ │ - rsbseq r4, r7, r8, lsr sp │ │ │ │ - rsbseq r4, r7, r4, lsr sp │ │ │ │ - rsbseq r4, r7, r0, lsr sp │ │ │ │ - rsbseq r4, r7, r4, lsr sp │ │ │ │ - rsbseq r4, r7, r8, lsr sp │ │ │ │ - rsbseq r4, r7, ip, lsr sp │ │ │ │ - rsbseq r4, r7, r0, asr #26 │ │ │ │ - rsbseq r4, r7, r4, asr #26 │ │ │ │ - rsbseq r4, r7, r8, asr #26 │ │ │ │ - rsbseq r4, r7, ip, asr #26 │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - ldrsheq r5, [r7], #-12 @ │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl ip │ │ │ │ - rsbseq r4, r7, r8, lsl ip │ │ │ │ - rsbseq r4, r7, r4, lsl ip │ │ │ │ - rsbseq r4, r7, r0, lsl ip │ │ │ │ - rsbseq r4, r7, ip, lsl #24 │ │ │ │ - rsbseq r4, r7, r8, lsl #24 │ │ │ │ + rsbseq r4, r7, ip, ror #25 │ │ │ │ + rsbseq r4, r7, r8, ror #25 │ │ │ │ + rsbseq r4, r7, r4, ror #25 │ │ │ │ + rsbseq r4, r7, r0, ror #25 │ │ │ │ + rsbseq r8, pc, r8, lsl r8 @ │ │ │ │ + rsbseq r8, pc, r0, asr #17 │ │ │ │ + rsbseq r8, pc, r8, lsr #17 │ │ │ │ + @ instruction: 0x007f8890 │ │ │ │ + rsbseq r8, pc, r8, asr r9 @ │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r4, r7, r0, lsr #25 │ │ │ │ + rsbseq r8, pc, ip, asr #14 │ │ │ │ + rsbseq r8, pc, r0, ror #13 │ │ │ │ + rsbseq r8, pc, r8, asr r6 @ │ │ │ │ + rsbseq r8, pc, r4, ror r6 @ │ │ │ │ + rsbseq r8, pc, ip, lsl #13 │ │ │ │ + rsbseq r4, r7, r4, ror #24 │ │ │ │ + rsbseq r8, pc, r8, lsl #12 │ │ │ │ + rsbseq r9, pc, ip, asr #25 │ │ │ │ + rsbseq r4, r7, r8, asr #24 │ │ │ │ + rsbseq r4, r7, r8, asr #24 │ │ │ │ + rsbseq r4, r7, r4, asr #24 │ │ │ │ + rsbseq r4, r7, r0, asr #24 │ │ │ │ + rsbseq r4, r7, r0, asr #24 │ │ │ │ + rsbseq r4, r7, ip, lsr ip │ │ │ │ + ldrheq r8, [pc], #-144 @ │ │ │ │ + @ instruction: 0x007f8998 │ │ │ │ + rsbseq r8, pc, r0, lsl #19 │ │ │ │ + ldrsbeq r8, [pc], #-88 @ │ │ │ │ rsbseq r4, r7, r4, lsl #24 │ │ │ │ - rsbseq r4, r7, r0, lsl #24 │ │ │ │ - ldrsheq r4, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r4, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq r4, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq r4, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r4, r7, ip, ror #23 │ │ │ │ - rsbseq r4, r7, r8, ror #23 │ │ │ │ - rsbseq r4, r7, r4, ror #23 │ │ │ │ - rsbseq r4, r7, r0, ror #23 │ │ │ │ - rsbseq r8, pc, r8, lsl r7 @ │ │ │ │ - rsbseq r8, pc, r0, asr #15 │ │ │ │ - rsbseq r8, pc, r8, lsr #15 │ │ │ │ - @ instruction: 0x007f8790 │ │ │ │ - rsbseq r8, pc, r8, asr r8 @ │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r4, r7, r0, lsr #23 │ │ │ │ - rsbseq r8, pc, ip, asr #12 │ │ │ │ - rsbseq r8, pc, r0, ror #11 │ │ │ │ - rsbseq r8, pc, r8, asr r5 @ │ │ │ │ - rsbseq r8, pc, r4, ror r5 @ │ │ │ │ - rsbseq r8, pc, ip, lsl #11 │ │ │ │ - rsbseq r4, r7, r4, ror #22 │ │ │ │ - rsbseq r8, pc, r8, lsl #10 │ │ │ │ - rsbseq r9, pc, ip, asr #23 │ │ │ │ - rsbseq r4, r7, r8, asr #22 │ │ │ │ - rsbseq r4, r7, r8, asr #22 │ │ │ │ + rsbseq r8, pc, ip, asr #11 │ │ │ │ + ldrsheq r8, [pc], #-80 @ │ │ │ │ + ldrsbeq r8, [pc], #-88 @ │ │ │ │ + ldrheq r8, [pc], #-100 @ │ │ │ │ + rsbseq r8, pc, r8, lsr #12 │ │ │ │ + rsbseq r8, pc, r8, lsr #11 │ │ │ │ + rsbseq r8, pc, r4, ror #10 │ │ │ │ + rsbseq r4, r7, r8, lsr #23 │ │ │ │ + rsbseq r4, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x00774b9c │ │ │ │ + @ instruction: 0x00774b98 │ │ │ │ + @ instruction: 0x00774b94 │ │ │ │ + @ instruction: 0x00774b90 │ │ │ │ + @ instruction: 0x007f8694 │ │ │ │ + rsbseq r1, lr, r4, lsr #32 │ │ │ │ + rsbseq r8, pc, ip, asr r6 @ │ │ │ │ + rsbseq r4, r7, ip, ror #22 │ │ │ │ + rsbseq r8, pc, r0, asr #16 │ │ │ │ + rsbseq r8, pc, r0, asr #16 │ │ │ │ + rsbseq r8, pc, r8, asr #16 │ │ │ │ rsbseq r4, r7, r4, asr #22 │ │ │ │ rsbseq r4, r7, r0, asr #22 │ │ │ │ - rsbseq r4, r7, r0, asr #22 │ │ │ │ - rsbseq r4, r7, ip, lsr fp │ │ │ │ - ldrheq r8, [pc], #-128 @ │ │ │ │ - @ instruction: 0x007f8898 │ │ │ │ - rsbseq r8, pc, r0, lsl #17 │ │ │ │ - ldrsbeq r8, [pc], #-72 @ │ │ │ │ - rsbseq r4, r7, r4, lsl #22 │ │ │ │ - rsbseq r8, pc, ip, asr #9 │ │ │ │ - ldrsheq r8, [pc], #-64 @ │ │ │ │ - ldrsbeq r8, [pc], #-72 @ │ │ │ │ - ldrheq r8, [pc], #-84 @ │ │ │ │ - rsbseq r8, pc, r8, lsr #10 │ │ │ │ - rsbseq r8, pc, r8, lsr #9 │ │ │ │ - rsbseq r8, pc, r4, ror #8 │ │ │ │ - rsbseq r4, r7, r8, lsr #21 │ │ │ │ - rsbseq r4, r7, r4, lsr #21 │ │ │ │ - @ instruction: 0x00774a9c │ │ │ │ - @ instruction: 0x00774a98 │ │ │ │ - @ instruction: 0x00774a94 │ │ │ │ - @ instruction: 0x00774a90 │ │ │ │ - @ instruction: 0x007f8594 │ │ │ │ - rsbseq r0, lr, r4, lsr #30 │ │ │ │ - rsbseq r8, pc, ip, asr r5 @ │ │ │ │ - rsbseq r4, r7, ip, ror #20 │ │ │ │ - rsbseq r8, pc, r0, asr #14 │ │ │ │ - rsbseq r8, pc, r0, asr #14 │ │ │ │ - rsbseq r8, pc, r8, asr #14 │ │ │ │ - rsbseq r4, r7, r4, asr #20 │ │ │ │ - rsbseq r4, r7, r0, asr #20 │ │ │ │ - rsbseq r4, r7, r8, lsr sl │ │ │ │ - @ instruction: 0x007f8298 │ │ │ │ - rsbseq r4, r7, r8, lsr #20 │ │ │ │ - rsbseq r3, r7, r4, asr #30 │ │ │ │ - rsbseq r3, r7, r4, asr pc │ │ │ │ + rsbseq r4, r7, r8, lsr fp │ │ │ │ + @ instruction: 0x007f8398 │ │ │ │ + rsbseq r4, r7, r8, lsr #22 │ │ │ │ + rsbseq r4, r7, r4, asr #32 │ │ │ │ + rsbseq r4, r7, r4, asr r0 │ │ │ │ ldr r5, [pc, #-428] @ 267814 │ │ │ │ add r5, pc, r5 │ │ │ │ b 26697c │ │ │ │ ldr r5, [pc, #-436] @ 267818 │ │ │ │ add r5, pc, r5 │ │ │ │ b 26697c │ │ │ │ ldr r5, [pc, #-444] @ 26781c │ │ │ │ @@ -18552,15 +18552,15 @@ │ │ │ │ b 267f38 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ moveq r3, #10 │ │ │ │ beq 267f38 │ │ │ │ b 267f34 │ │ │ │ mov r3, #3 │ │ │ │ b 267f38 │ │ │ │ - addeq r0, r8, r8, asr r1 │ │ │ │ + addeq r0, r8, r8, asr r2 │ │ │ │ │ │ │ │ 00268034 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268064 │ │ │ │ @@ -18673,15 +18673,15 @@ │ │ │ │ moveq r3, #12 │ │ │ │ beq 2680ac │ │ │ │ b 2680a8 │ │ │ │ mov r3, #16 │ │ │ │ b 2680ac │ │ │ │ mov r3, #15 │ │ │ │ b 2680ac │ │ │ │ - addeq r0, r8, r1, asr r0 │ │ │ │ + addeq r0, r8, r1, asr r1 │ │ │ │ │ │ │ │ 00268208 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 268238 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18783,16 +18783,16 @@ │ │ │ │ b 2682e4 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ b 2682e4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ b 2682e4 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ b 2682e4 │ │ │ │ - addeq pc, r7, r9, ror #28 │ │ │ │ - addeq pc, r7, ip, lsl lr @ │ │ │ │ + addeq pc, r7, r9, ror #30 │ │ │ │ + addeq pc, r7, ip, lsl pc @ │ │ │ │ │ │ │ │ 002683b4 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 2683e4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18864,15 +18864,15 @@ │ │ │ │ cmp r2, #5 │ │ │ │ bhi 26847c │ │ │ │ ldr r3, [pc, #12] @ 2684e0 │ │ │ │ lsl r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ b 26847c │ │ │ │ - addeq pc, r7, r4, asr #25 │ │ │ │ + addeq pc, r7, r4, asr #27 │ │ │ │ │ │ │ │ 002684e4 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268514 │ │ │ │ @@ -18916,16 +18916,16 @@ │ │ │ │ lsr r2, r2, #27 │ │ │ │ bhi 268568 │ │ │ │ ldr r3, [pc, #16] @ 2685ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b 268568 │ │ │ │ - addeq pc, r7, ip, lsr ip @ │ │ │ │ - addeq pc, r7, r0, lsl #24 │ │ │ │ + addeq pc, r7, ip, lsr sp @ │ │ │ │ + addeq pc, r7, r0, lsl #26 │ │ │ │ │ │ │ │ 002685b0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 2685e0 │ │ │ │ @@ -19015,15 +19015,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi 2686f4 │ │ │ │ ldr r3, [pc, #12] @ 268724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #100] @ 0x64 │ │ │ │ b 2686a0 │ │ │ │ - addeq pc, r7, r4, lsl #21 │ │ │ │ + addeq pc, r7, r4, lsl #23 │ │ │ │ │ │ │ │ 00268728 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268758 │ │ │ │ @@ -19201,20 +19201,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 2689c8 │ │ │ │ b 268860 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r8, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r7, r0, lsr #28 │ │ │ │ + rsbseq r6, r7, r0, lsr #30 │ │ │ │ @ instruction: 0x00a425b4 │ │ │ │ - addeq r2, r0, r0, ror r6 │ │ │ │ - rsbseq r6, r7, ip, lsr sp │ │ │ │ - rsbseq r6, r7, r4, ror #25 │ │ │ │ - addeq r2, r0, ip, ror #10 │ │ │ │ + addeq r2, r0, r0, ror r7 │ │ │ │ + rsbseq r6, r7, ip, lsr lr │ │ │ │ + rsbseq r6, r7, r4, ror #27 │ │ │ │ + addeq r2, r0, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 268b80 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -19237,15 +19237,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2687d4 │ │ │ │ cmp r6, fp │ │ │ │ bge 268ae0 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 268b84 │ │ │ │ ldr r1, [pc, #224] @ 268b88 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -19296,20 +19296,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, r7, r0, lsr ip │ │ │ │ - addeq r4, r1, r0, ror #23 │ │ │ │ - rsbseq r6, r7, ip, asr #23 │ │ │ │ - ldrheq r6, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00776b94 │ │ │ │ - addeq r7, r7, r0, ror r2 │ │ │ │ + rsbseq r6, r7, r0, lsr sp │ │ │ │ + addeq r4, r1, r0, ror #25 │ │ │ │ + rsbseq r6, r7, ip, asr #25 │ │ │ │ + ldrheq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00776c94 │ │ │ │ + addeq r7, r7, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -19335,15 +19335,15 @@ │ │ │ │ bl 254de8 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 268c68 │ │ │ │ cmp r1, #6 │ │ │ │ beq 268c54 │ │ │ │ ldr r7, [pc, #92] @ 268c7c │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 268bd8 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253468 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -19396,15 +19396,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 268b98 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 268dc8 │ │ │ │ ldr r3, [pc, #356] @ 268e6c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -19487,16 +19487,16 @@ │ │ │ │ blx r4 │ │ │ │ b 268dbc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, ip, asr #32 │ │ │ │ - rsbseq r6, r7, r0, ror r8 │ │ │ │ - rsbseq r6, r7, r4, lsr #17 │ │ │ │ + rsbseq r6, r7, r0, ror r9 │ │ │ │ + rsbseq r6, r7, r4, lsr #19 │ │ │ │ │ │ │ │ 00268e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -19521,15 +19521,15 @@ │ │ │ │ bl 268b98 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 268f54 │ │ │ │ ldr r3, [pc, #200] @ 268fb8 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 268f1c │ │ │ │ mov r1, r4 │ │ │ │ @@ -19572,15 +19572,15 @@ │ │ │ │ blx r3 │ │ │ │ b 268f48 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, r0, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r1, r4, r0, asr #29 │ │ │ │ - rsbseq r6, r7, ip, ror r7 │ │ │ │ + rsbseq r6, r7, ip, ror r8 │ │ │ │ │ │ │ │ 00268fc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 269204 │ │ │ │ @@ -19607,15 +19607,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 268b98 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2691d0 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -19722,19 +19722,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r1, r4, r8, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r6, r7, r0, lsl #11 │ │ │ │ + rsbseq r6, r7, r0, lsl #13 │ │ │ │ adceq r1, r4, r4, lsl #25 │ │ │ │ - addeq pc, r7, r0, lsl r0 @ │ │ │ │ - rsbseq r6, r7, ip, lsl #11 │ │ │ │ - @ instruction: 0x0077659c │ │ │ │ + addeq pc, r7, r0, lsl r1 @ │ │ │ │ + rsbseq r6, r7, ip, lsl #13 │ │ │ │ + @ instruction: 0x0077669c │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00269228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -19767,15 +19767,15 @@ │ │ │ │ bhi 269364 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 269390 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -19822,30 +19822,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r1, [r4], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r1, r4, r0, lsr #22 │ │ │ │ - rsbseq r6, r7, r0, ror r4 │ │ │ │ - umulleq lr, r7, r4, lr │ │ │ │ - rsbseq r6, r7, ip, lsl #8 │ │ │ │ - rsbseq r6, r7, r8, lsr #8 │ │ │ │ + rsbseq r6, r7, r0, ror r5 │ │ │ │ + umulleq lr, r7, r4, pc @ │ │ │ │ + rsbseq r6, r7, ip, lsl #10 │ │ │ │ + rsbseq r6, r7, r8, lsr #10 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2693d4 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - ldrheq r1, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r1, [lr], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -19983,28 +19983,28 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r4, r0, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r1, r4, r8, lsr r9 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbseq r6, r7, ip, ror r2 │ │ │ │ + rsbseq r6, r7, ip, ror r3 │ │ │ │ adceq r1, r4, r0, ror r8 │ │ │ │ @ instruction: 0x00004bbc │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 735d74 │ │ │ │ + bl 735e6c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -20024,15 +20024,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 735d58 │ │ │ │ + bl 735e50 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 269840 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -20127,18 +20127,18 @@ │ │ │ │ b 26979c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r4, r0, r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r4, r4, asr r7 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x0077609c │ │ │ │ + @ instruction: 0x0077619c │ │ │ │ adceq r1, r4, r8, ror r6 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ - rsbseq r5, r7, r0, ror #28 │ │ │ │ + rsbseq r5, r7, r0, ror #30 │ │ │ │ │ │ │ │ 0026985c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -20288,42 +20288,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 269ad0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 269a88 │ │ │ │ - rsbseq r5, ip, ip, asr #20 │ │ │ │ - rsbseq r5, r7, r4, lsr #27 │ │ │ │ - rsbseq r5, r7, r0, lsr sp │ │ │ │ + rsbseq r5, ip, ip, asr #22 │ │ │ │ + rsbseq r5, r7, r4, lsr #29 │ │ │ │ + rsbseq r5, r7, r0, lsr lr │ │ │ │ │ │ │ │ 00269ad4 : │ │ │ │ ldr r3, [pc, #4] @ 269ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2699c0 │ │ │ │ - rsbseq r5, r7, ip, lsr #26 │ │ │ │ + rsbseq r5, r7, ip, lsr #28 │ │ │ │ │ │ │ │ 00269ae4 : │ │ │ │ ldr r3, [pc, #4] @ 269af0 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2699c0 │ │ │ │ - rsbseq r5, r7, r4, lsr #26 │ │ │ │ + rsbseq r5, r7, r4, lsr #28 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 269b24 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r3, r3, r8, lsr r0 │ │ │ │ + addeq r3, r3, r8, lsr r1 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 269b60 │ │ │ │ @@ -20337,16 +20337,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 269b80 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r5, r7, r0, asr #25 │ │ │ │ - ldrheq r5, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r5, r7, r0, asr #27 │ │ │ │ + ldrheq r5, [r7], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00269b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -20429,17 +20429,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldrheq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - addeq lr, r7, r4, ror r5 │ │ │ │ - @ instruction: 0x00775b90 │ │ │ │ + ldrheq r5, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + addeq lr, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x00775c90 │ │ │ │ │ │ │ │ 00269ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -20518,15 +20518,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r8, r3, ip, lsr #17 │ │ │ │ - addeq r3, r1, r4, ror r8 │ │ │ │ + addeq r3, r1, r4, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ @@ -21065,21 +21065,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26a6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq lr, r7, ip, lsl #5 │ │ │ │ - addeq sp, r7, r8, lsl lr │ │ │ │ - rsbseq r5, r7, r0, lsl #4 │ │ │ │ + addeq lr, r7, ip, lsl #7 │ │ │ │ + addeq sp, r7, r8, lsl pc │ │ │ │ + rsbseq r5, r7, r0, lsl #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ strdeq sp, [r7], ip │ │ │ │ - rsbseq r5, r7, r4, ror #3 │ │ │ │ - ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r7, r4, ror #5 │ │ │ │ + ldrsheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -21164,23 +21164,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 26a86c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq sp, [r7], r0 │ │ │ │ - ldrheq r5, [r7], #-0 @ │ │ │ │ + ldrheq r5, [r7], #-16 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r7, r8, lsr #25 │ │ │ │ - ldrsbeq r5, [r7], #-12 @ │ │ │ │ - rsbseq r5, r7, r8, lsl #1 │ │ │ │ + addeq sp, r7, r8, lsr #27 │ │ │ │ + ldrsbeq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r7, r8, lsl #3 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq sp, r7, ip, ror ip │ │ │ │ - ldrheq r5, [r7], #-0 @ │ │ │ │ - rsbseq r5, r7, ip, asr r0 │ │ │ │ + addeq sp, r7, ip, ror sp │ │ │ │ + ldrheq r5, [r7], #-16 @ │ │ │ │ + rsbseq r5, r7, ip, asr r1 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 26b6c4 │ │ │ │ ldr ip, [pc, #3644] @ 26b6c8 │ │ │ │ @@ -22096,44 +22096,44 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ umlaleq r0, r4, r4, r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r4], r8 @ │ │ │ │ ldrdeq sp, [r7], r4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq sp, r7, r8, lsr r5 │ │ │ │ - rsbseq r4, r7, r0, lsr #18 │ │ │ │ - rsbseq r4, r7, r8, lsr r9 │ │ │ │ + addeq sp, r7, r8, lsr r6 │ │ │ │ + rsbseq r4, r7, r0, lsr #20 │ │ │ │ + rsbseq r4, r7, r8, lsr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq ip, r7, r8, ror pc │ │ │ │ - addeq ip, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r4, asr #7 │ │ │ │ - rsbseq r4, r7, r0, ror #7 │ │ │ │ - addeq ip, r7, ip, ror #29 │ │ │ │ - rsbseq r4, r7, r8, ror r3 │ │ │ │ - rsbseq r4, r7, ip, asr #5 │ │ │ │ + addeq sp, r7, r8, ror r0 │ │ │ │ + addeq sp, r7, r0, lsl #1 │ │ │ │ + rsbseq r4, r7, r4, asr #9 │ │ │ │ + rsbseq r4, r7, r0, ror #9 │ │ │ │ + addeq ip, r7, ip, ror #31 │ │ │ │ + rsbseq r4, r7, r8, ror r4 │ │ │ │ + rsbseq r4, r7, ip, asr #7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq ip, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, ip, ror r3 │ │ │ │ - rsbseq r4, r7, r0, lsl #6 │ │ │ │ - umulleq ip, r7, r4, lr │ │ │ │ - rsbseq r4, r7, ip, lsr r3 │ │ │ │ - rsbseq r4, r7, r4, ror r2 │ │ │ │ + addeq ip, r7, r0, asr #31 │ │ │ │ + rsbseq r4, r7, ip, ror r4 │ │ │ │ + rsbseq r4, r7, r0, lsl #8 │ │ │ │ + umulleq ip, r7, r4, pc @ │ │ │ │ + rsbseq r4, r7, ip, lsr r4 │ │ │ │ + rsbseq r4, r7, r4, ror r3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r7, r4, ror #28 │ │ │ │ - rsbseq r4, r7, r4, asr #4 │ │ │ │ + addeq ip, r7, r4, ror #30 │ │ │ │ + rsbseq r4, r7, r4, asr #6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r7, ip, lsr lr │ │ │ │ - ldrheq r4, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r7, ip, lsl r2 │ │ │ │ + addeq ip, r7, ip, lsr pc │ │ │ │ + ldrheq r4, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r7, ip, lsl r3 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r7, r8, lsl lr │ │ │ │ - ldrsheq r4, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq ip, r7, ip, ror #27 │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + addeq ip, r7, r8, lsl pc │ │ │ │ + ldrsheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq ip, r7, ip, ror #29 │ │ │ │ + ldrsbeq r4, [r7], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 26c594 │ │ │ │ ldr ip, [pc, #3624] @ 26c598 │ │ │ │ @@ -23044,43 +23044,43 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ @ instruction: 0x00a3f6b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, ip, lsl #10 │ │ │ │ strdeq ip, [r7], sp │ │ │ │ - addeq ip, r7, ip, lsl r5 │ │ │ │ - rsbseq r3, r7, r4, lsl #18 │ │ │ │ - rsbseq r3, r7, ip, lsl r9 │ │ │ │ - strheq ip, [r7], r9 │ │ │ │ - addeq ip, r7, ip, lsr #1 │ │ │ │ - ldrsheq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r7, ip, lsl #10 │ │ │ │ - addeq ip, r7, ip, lsl r0 │ │ │ │ - rsbseq r3, r7, r8, lsr #9 │ │ │ │ - ldrsheq r3, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq ip, r7, ip, lsl r6 │ │ │ │ + rsbseq r3, r7, r4, lsl #20 │ │ │ │ + rsbseq r3, r7, ip, lsl sl │ │ │ │ + @ instruction: 0x0087c1b9 │ │ │ │ + addeq ip, r7, ip, lsr #3 │ │ │ │ + ldrsheq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r3, r7, ip, lsl #12 │ │ │ │ + addeq ip, r7, ip, lsl r1 │ │ │ │ + rsbseq r3, r7, r8, lsr #11 │ │ │ │ + ldrsheq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq fp, [r7], r0 │ │ │ │ - rsbseq r3, r7, ip, lsr #9 │ │ │ │ - rsbseq r3, r7, r0, lsr r4 │ │ │ │ - addeq fp, r7, r4, asr #31 │ │ │ │ - rsbseq r3, r7, ip, ror #8 │ │ │ │ - rsbseq r3, r7, r4, lsr #7 │ │ │ │ + strdeq ip, [r7], r0 │ │ │ │ + rsbseq r3, r7, ip, lsr #11 │ │ │ │ + rsbseq r3, r7, r0, lsr r5 │ │ │ │ + addeq ip, r7, r4, asr #1 │ │ │ │ + rsbseq r3, r7, ip, ror #10 │ │ │ │ + rsbseq r3, r7, r4, lsr #9 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq fp, r7, r4, pc @ │ │ │ │ - rsbseq r3, r7, r4, ror r3 │ │ │ │ + umulleq ip, r7, r4, r0 │ │ │ │ + rsbseq r3, r7, r4, ror r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r7, ip, ror #30 │ │ │ │ - rsbseq r3, r7, r4, ror #7 │ │ │ │ - rsbseq r3, r7, ip, asr #6 │ │ │ │ + addeq ip, r7, ip, rrx │ │ │ │ + rsbseq r3, r7, r4, ror #9 │ │ │ │ + rsbseq r3, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r7, r8, asr #30 │ │ │ │ - rsbseq r3, r7, ip, lsr #6 │ │ │ │ - addeq fp, r7, ip, lsl pc │ │ │ │ - rsbseq r3, r7, r4, lsl #6 │ │ │ │ + addeq ip, r7, r8, asr #32 │ │ │ │ + rsbseq r3, r7, ip, lsr #8 │ │ │ │ + addeq ip, r7, ip, lsl r0 │ │ │ │ + rsbseq r3, r7, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 26d52c │ │ │ │ ldr ip, [pc, #3828] @ 26d530 │ │ │ │ @@ -24042,48 +24042,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq lr, r3, r4, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r3, ip, lsl r6 │ │ │ │ - addeq fp, r7, lr, lsl r9 │ │ │ │ + addeq fp, r7, lr, lsl sl │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq fp, r7, r4, asr r7 │ │ │ │ - rsbseq r2, r7, ip, lsr fp │ │ │ │ - rsbseq r2, r7, r4, asr fp │ │ │ │ + addeq fp, r7, r4, asr r8 │ │ │ │ + rsbseq r2, r7, ip, lsr ip │ │ │ │ + rsbseq r2, r7, r4, asr ip │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq fp, r7, sl, ror r1 │ │ │ │ + addeq fp, r7, sl, ror r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq fp, r7, r8, lsl r1 │ │ │ │ - rsbseq r2, r7, ip, asr r5 │ │ │ │ - rsbseq r2, r7, r8, ror r5 │ │ │ │ - addeq fp, r7, r4, lsl #1 │ │ │ │ - rsbseq r2, r7, r0, lsl r5 │ │ │ │ - rsbseq r2, r7, r4, ror #8 │ │ │ │ + addeq fp, r7, r8, lsl r2 │ │ │ │ + rsbseq r2, r7, ip, asr r6 │ │ │ │ + rsbseq r2, r7, r8, ror r6 │ │ │ │ + addeq fp, r7, r4, lsl #3 │ │ │ │ + rsbseq r2, r7, r0, lsl r6 │ │ │ │ + rsbseq r2, r7, r4, ror #10 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r7, r8, asr r0 │ │ │ │ - rsbseq r2, r7, r4, lsl r5 │ │ │ │ - @ instruction: 0x00772498 │ │ │ │ - addeq fp, r7, ip, lsr #32 │ │ │ │ - ldrsbeq r2, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r2, r7, ip, lsl #8 │ │ │ │ + addeq fp, r7, r8, asr r1 │ │ │ │ + rsbseq r2, r7, r4, lsl r6 │ │ │ │ + @ instruction: 0x00772598 │ │ │ │ + addeq fp, r7, ip, lsr #2 │ │ │ │ + ldrsbeq r2, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ - ldrsbeq r2, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq fp, [r7], ip │ │ │ │ + ldrsbeq r2, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - rsbseq r2, r7, ip, asr #8 │ │ │ │ - ldrheq r2, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq fp, [r7], r4 │ │ │ │ + rsbseq r2, r7, ip, asr #10 │ │ │ │ + ldrheq r2, [r7], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x0087afb0 │ │ │ │ - @ instruction: 0x00772394 │ │ │ │ - addeq sl, r7, r4, lsl #31 │ │ │ │ - rsbseq r2, r7, ip, ror #6 │ │ │ │ + strheq fp, [r7], r0 │ │ │ │ + @ instruction: 0x00772494 │ │ │ │ + addeq fp, r7, r4, lsl #1 │ │ │ │ + rsbseq r2, r7, ip, ror #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 26e3fc │ │ │ │ ldr ip, [pc, #3608] @ 26e400 │ │ │ │ @@ -24989,44 +24989,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sp, r3, r8, lsr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r3, r0, lsr #13 │ │ │ │ - addeq sl, r7, r3, lsr #19 │ │ │ │ - @ instruction: 0x0087a6b0 │ │ │ │ - @ instruction: 0x00771a98 │ │ │ │ - ldrheq r1, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - addeq sl, r7, fp, ror #4 │ │ │ │ - addeq sl, r7, r4, asr #4 │ │ │ │ - rsbseq r1, r7, r8, lsl #13 │ │ │ │ - rsbseq r1, r7, r4, lsr #13 │ │ │ │ - @ instruction: 0x0087a1b4 │ │ │ │ - rsbseq r1, r7, r0, asr #12 │ │ │ │ - @ instruction: 0x00771594 │ │ │ │ + addeq sl, r7, r3, lsr #21 │ │ │ │ + @ instruction: 0x0087a7b0 │ │ │ │ + @ instruction: 0x00771b98 │ │ │ │ + ldrheq r1, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + addeq sl, r7, fp, ror #6 │ │ │ │ + addeq sl, r7, r4, asr #6 │ │ │ │ + rsbseq r1, r7, r8, lsl #15 │ │ │ │ + rsbseq r1, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x0087a2b4 │ │ │ │ + rsbseq r1, r7, r0, asr #14 │ │ │ │ + @ instruction: 0x00771694 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r7, r8, lsl #3 │ │ │ │ - rsbseq r1, r7, r4, asr #12 │ │ │ │ - rsbseq r1, r7, r8, asr #11 │ │ │ │ - addeq sl, r7, ip, asr r1 │ │ │ │ - rsbseq r1, r7, r4, lsl #12 │ │ │ │ - rsbseq r1, r7, ip, lsr r5 │ │ │ │ + addeq sl, r7, r8, lsl #5 │ │ │ │ + rsbseq r1, r7, r4, asr #14 │ │ │ │ + rsbseq r1, r7, r8, asr #13 │ │ │ │ + addeq sl, r7, ip, asr r2 │ │ │ │ + rsbseq r1, r7, r4, lsl #14 │ │ │ │ + rsbseq r1, r7, ip, lsr r6 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sl, r7, ip, lsr #2 │ │ │ │ - rsbseq r1, r7, ip, lsl #10 │ │ │ │ + addeq sl, r7, ip, lsr #4 │ │ │ │ + rsbseq r1, r7, ip, lsl #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r7, r4, lsl #2 │ │ │ │ - rsbseq r1, r7, ip, ror r5 │ │ │ │ - rsbseq r1, r7, r4, ror #9 │ │ │ │ + addeq sl, r7, r4, lsl #4 │ │ │ │ + rsbseq r1, r7, ip, ror r6 │ │ │ │ + rsbseq r1, r7, r4, ror #11 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r7, r0, ror #1 │ │ │ │ - rsbseq r1, r7, r4, asr #9 │ │ │ │ - strheq sl, [r7], r4 │ │ │ │ - @ instruction: 0x0077149c │ │ │ │ + addeq sl, r7, r0, ror #3 │ │ │ │ + rsbseq r1, r7, r4, asr #11 │ │ │ │ + @ instruction: 0x0087a1b4 │ │ │ │ + @ instruction: 0x0077159c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 26e61c │ │ │ │ mov r4, r0 │ │ │ │ @@ -25121,22 +25121,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26e63c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq sl, r7, r0 │ │ │ │ + addeq sl, r7, r0, lsl #2 │ │ │ │ ldrdeq r9, [r7], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq r9, r7, r0, lsr #29 │ │ │ │ - rsbseq r1, r7, r0, ror r3 │ │ │ │ + addeq r9, r7, r0, lsr #31 │ │ │ │ + rsbseq r1, r7, r0, ror r4 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -26155,51 +26155,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 26ebd4 │ │ │ │ umlaleq ip, r3, ip, r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r3, r4, lsl r5 │ │ │ │ - @ instruction: 0x008796b6 │ │ │ │ + @ instruction: 0x008797b6 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r8, r7, sl, lsr #18 │ │ │ │ + addeq r8, r7, sl, lsr #20 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r8, r7, r8, lsl #16 │ │ │ │ - rsbseq pc, r6, ip, asr #24 │ │ │ │ - rsbseq pc, r6, r8, ror #24 │ │ │ │ + addeq r8, r7, r8, lsl #18 │ │ │ │ + rsbseq pc, r6, ip, asr #26 │ │ │ │ + rsbseq pc, r6, r8, ror #26 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r8, r7, r0, ror #11 │ │ │ │ - rsbseq pc, r6, r0, asr #19 │ │ │ │ + addeq r8, r7, r0, ror #13 │ │ │ │ + rsbseq pc, r6, r0, asr #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008785b8 │ │ │ │ - rsbseq pc, r6, r0, lsr sl @ │ │ │ │ - @ instruction: 0x0076f998 │ │ │ │ + @ instruction: 0x008786b8 │ │ │ │ + rsbseq pc, r6, r0, lsr fp @ │ │ │ │ + @ instruction: 0x0076fa98 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umulleq r8, r7, r0, r5 │ │ │ │ - rsbseq pc, r6, ip, asr #20 │ │ │ │ - ldrsbeq pc, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r8, r7, r4, ror #10 │ │ │ │ - rsbseq pc, r6, ip, lsl #20 │ │ │ │ - rsbseq pc, r6, r4, asr #18 │ │ │ │ + umulleq r8, r7, r0, r6 │ │ │ │ + rsbseq pc, r6, ip, asr #22 │ │ │ │ + ldrsbeq pc, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r8, r7, r4, ror #12 │ │ │ │ + rsbseq pc, r6, ip, lsl #22 │ │ │ │ + rsbseq pc, r6, r4, asr #20 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r8, r7, ip, lsr r5 │ │ │ │ - rsbseq pc, r6, r8, asr #19 │ │ │ │ - rsbseq pc, r6, ip, lsl r9 @ │ │ │ │ + addeq r8, r7, ip, lsr r6 │ │ │ │ + rsbseq pc, r6, r8, asr #21 │ │ │ │ + rsbseq pc, r6, ip, lsl sl @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r8, r7, r4, lsl r5 │ │ │ │ - ldrsheq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r7, r4, lsl r6 │ │ │ │ + ldrsheq pc, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ strdeq r8, [r7], r0 │ │ │ │ - ldrsbeq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r8, r7, r8, asr #9 │ │ │ │ - ldrheq pc, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq pc, r6, r8, asr #17 │ │ │ │ + ldrsbeq pc, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r8, r7, r8, asr #11 │ │ │ │ + ldrheq pc, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, r6, r8, asr #19 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 26fcb0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 26fad4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -26866,15 +26866,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -26894,15 +26894,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2702c4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -27621,38 +27621,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 270d8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sl, r3, r0, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r7, fp, asr r0 │ │ │ │ + addeq r8, r7, fp, asr r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r3, r0, lsl #21 │ │ │ │ strdeq r7, [r7], r4 │ │ │ │ - ldrsbeq pc, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq pc, [r6], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq pc, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq pc, [r6], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r7, r7, ip, asr #26 │ │ │ │ - rsbseq pc, r6, r4, lsr r1 @ │ │ │ │ - rsbseq pc, r6, ip, asr #2 │ │ │ │ - addeq r7, r7, fp, asr r9 │ │ │ │ + addeq r7, r7, ip, asr #28 │ │ │ │ + rsbseq pc, r6, r4, lsr r2 @ │ │ │ │ + rsbseq pc, r6, ip, asr #4 │ │ │ │ + addeq r7, r7, fp, asr sl │ │ │ │ strdeq r7, [r7], r4 │ │ │ │ - rsbseq lr, r6, r8, lsr sp │ │ │ │ - rsbseq lr, r6, r4, asr sp │ │ │ │ - addeq r7, r7, ip, lsl r8 │ │ │ │ - ldrsheq lr, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, r6, r8, lsr lr │ │ │ │ + rsbseq lr, r6, r4, asr lr │ │ │ │ + addeq r7, r7, ip, lsl r9 │ │ │ │ + ldrsheq lr, [r6], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r0, ror #15 │ │ │ │ + addeq r7, r7, r0, ror #17 │ │ │ │ + @ instruction: 0x0076ed9c │ │ │ │ + rsbseq lr, r6, r0, lsr #26 │ │ │ │ + @ instruction: 0x008778b8 │ │ │ │ @ instruction: 0x0076ec9c │ │ │ │ - rsbseq lr, r6, r0, lsr #24 │ │ │ │ - @ instruction: 0x008777b8 │ │ │ │ - @ instruction: 0x0076eb9c │ │ │ │ - addeq r7, r7, ip, lsl #15 │ │ │ │ - rsbseq lr, r6, r4, ror fp │ │ │ │ + addeq r7, r7, ip, lsl #17 │ │ │ │ + rsbseq lr, r6, r4, ror ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 271bac │ │ │ │ ldr ip, [pc, #3588] @ 271bb0 │ │ │ │ @@ -27747,15 +27747,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -27775,15 +27775,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 271088 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -28552,42 +28552,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sl, r3, r4, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r7, r4, lsr #5 │ │ │ │ + addeq r7, r7, r4, lsr #7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r3, r8, lsr #25 │ │ │ │ - addeq r7, r7, r8, asr #1 │ │ │ │ - ldrheq lr, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq lr, r6, r8, asr #9 │ │ │ │ + addeq r7, r7, r8, asr #3 │ │ │ │ + ldrheq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r6, r8, asr #11 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r6, r7, r0, lsr #31 │ │ │ │ - rsbseq lr, r6, r8, lsl #9 │ │ │ │ - rsbseq lr, r6, r0, lsl #7 │ │ │ │ + addeq r7, r7, r0, lsr #1 │ │ │ │ + rsbseq lr, r6, r8, lsl #11 │ │ │ │ + rsbseq lr, r6, r0, lsl #9 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r6, r7, ip, lsr #22 │ │ │ │ + addeq r6, r7, ip, lsr #24 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r6, r7, r0, ror sl │ │ │ │ - ldrheq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsbeq sp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - umulleq r6, r7, r8, r9 │ │ │ │ - rsbseq sp, r6, r8, ror sp │ │ │ │ + addeq r6, r7, r0, ror fp │ │ │ │ + ldrheq sp, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq sp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + umulleq r6, r7, r8, sl │ │ │ │ + rsbseq sp, r6, r8, ror lr │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r7, r8, asr r9 │ │ │ │ + addeq r6, r7, r8, asr sl │ │ │ │ + rsbseq sp, r6, r4, lsl pc │ │ │ │ + @ instruction: 0x0076de98 │ │ │ │ + addeq r6, r7, r0, lsr sl │ │ │ │ rsbseq sp, r6, r4, lsl lr │ │ │ │ - @ instruction: 0x0076dd98 │ │ │ │ - addeq r6, r7, r0, lsr r9 │ │ │ │ - rsbseq sp, r6, r4, lsl sp │ │ │ │ - addeq r6, r7, r4, lsl #18 │ │ │ │ - rsbseq sp, r6, ip, ror #25 │ │ │ │ + addeq r6, r7, r4, lsl #20 │ │ │ │ + rsbseq sp, r6, ip, ror #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -28768,23 +28768,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 271f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r7, sp, lsr r6 │ │ │ │ + addeq r6, r7, sp, lsr r7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - @ instruction: 0x008765bc │ │ │ │ - rsbseq sp, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x008766bc │ │ │ │ + rsbseq sp, r6, r4, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r6, r7, r0, lsr #11 │ │ │ │ - rsbseq sp, r6, r4, ror #19 │ │ │ │ - rsbseq sp, r6, r0, lsl #20 │ │ │ │ + addeq r6, r7, r0, lsr #13 │ │ │ │ + rsbseq sp, r6, r4, ror #21 │ │ │ │ + rsbseq sp, r6, r0, lsl #22 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 27204c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 272014 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -28845,18 +28845,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 27205c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r6, r7, r9, ror r3 │ │ │ │ + addeq r6, r7, r9, ror r4 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r6, r7, r0, ror r4 │ │ │ │ - rsbseq sp, r6, r0, asr #18 │ │ │ │ + addeq r6, r7, r0, ror r5 │ │ │ │ + rsbseq sp, r6, r0, asr #20 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2722f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29017,20 +29017,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 272314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ ldrdeq r6, [r7], pc @ │ │ │ │ - addeq r6, r7, r5, lsr #3 │ │ │ │ - addeq r6, r7, ip, ror #3 │ │ │ │ - rsbseq sp, r6, ip, asr #11 │ │ │ │ + addeq r6, r7, r5, lsr #5 │ │ │ │ + addeq r6, r7, ip, ror #5 │ │ │ │ + rsbseq sp, r6, ip, asr #13 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r6, r7, r8, asr #3 │ │ │ │ - rsbseq sp, r6, r8, lsr #11 │ │ │ │ + addeq r6, r7, r8, asr #5 │ │ │ │ + rsbseq sp, r6, r8, lsr #13 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29126,19 +29126,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - umulleq r5, r7, r3, pc @ │ │ │ │ + umulleq r6, r7, r3, r0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r6, r7, ip │ │ │ │ - ldrsheq sp, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r6, r7, ip, lsl #2 │ │ │ │ + ldrsheq sp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 272698 │ │ │ │ @@ -29251,16 +29251,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r5, [r7], r5 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r5, r7, r4, lsr #28 │ │ │ │ - rsbseq sp, r6, r4, lsl #4 │ │ │ │ + addeq r5, r7, r4, lsr #30 │ │ │ │ + rsbseq sp, r6, r4, lsl #6 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29342,19 +29342,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 272824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r5, r7, fp, lsl #24 │ │ │ │ + addeq r5, r7, fp, lsl #26 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r5, r7, ip, lsr #25 │ │ │ │ - rsbseq sp, r6, ip, lsl #1 │ │ │ │ + addeq r5, r7, ip, lsr #27 │ │ │ │ + rsbseq sp, r6, ip, lsl #3 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -29576,17 +29576,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 272870 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2729fc │ │ │ │ - addeq r5, r7, ip, ror #19 │ │ │ │ - ldrsheq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq ip, r6, ip, asr #27 │ │ │ │ + addeq r5, r7, ip, ror #21 │ │ │ │ + ldrsheq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq ip, r6, ip, asr #29 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -29810,17 +29810,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 272c10 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272d9c │ │ │ │ - addeq r5, r7, ip, asr #12 │ │ │ │ - rsbseq ip, r6, r0, asr fp │ │ │ │ - rsbseq ip, r6, ip, lsr #20 │ │ │ │ + addeq r5, r7, ip, asr #14 │ │ │ │ + rsbseq ip, r6, r0, asr ip │ │ │ │ + rsbseq ip, r6, ip, lsr #22 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -30068,17 +30068,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 272fd8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 273180 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, r8, ror #4 │ │ │ │ - rsbseq ip, r6, ip, ror #14 │ │ │ │ - rsbseq ip, r6, r8, asr #12 │ │ │ │ + addeq r5, r7, r8, ror #6 │ │ │ │ + rsbseq ip, r6, ip, ror #16 │ │ │ │ + rsbseq ip, r6, r8, asr #14 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -30301,17 +30301,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2733c0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 273548 │ │ │ │ - addeq r4, r7, r0, lsr #29 │ │ │ │ - rsbseq ip, r6, r4, lsr #7 │ │ │ │ - rsbseq ip, r6, r0, lsl #5 │ │ │ │ + addeq r4, r7, r0, lsr #31 │ │ │ │ + rsbseq ip, r6, r4, lsr #9 │ │ │ │ + rsbseq ip, r6, r0, lsl #7 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -30721,16 +30721,16 @@ │ │ │ │ sub r3, r3, r8 │ │ │ │ b 273c48 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 2739a0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ strdeq r4, [r7], r4 @ │ │ │ │ - ldrsheq fp, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq fp, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq fp, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq fp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -30949,22 +30949,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 274148 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 27414c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r4, r7, r4, lsl #13 │ │ │ │ - addeq r4, r7, r1, lsr #8 │ │ │ │ + addeq r4, r7, r4, lsl #15 │ │ │ │ + addeq r4, r7, r1, lsr #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r4, [r7], r8 │ │ │ │ - rsbseq fp, r6, ip, lsl r8 │ │ │ │ - rsbseq fp, r6, r8, lsr r8 │ │ │ │ - addeq r4, r7, r4, lsl #7 │ │ │ │ - rsbseq fp, r6, ip, ror #14 │ │ │ │ + rsbseq fp, r6, ip, lsl r9 │ │ │ │ + rsbseq fp, r6, r8, lsr r9 │ │ │ │ + addeq r4, r7, r4, lsl #9 │ │ │ │ + rsbseq fp, r6, ip, ror #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 274c30 │ │ │ │ @@ -31038,15 +31038,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 274374 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -31656,38 +31656,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 274c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r6, r3, r8, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r3, [r7], r1 │ │ │ │ + strdeq r4, [r7], r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r6, [r3], r0 @ │ │ │ │ strdeq r3, [r7], r4 │ │ │ │ - ldrsbeq fp, [r6], #-12 @ │ │ │ │ - ldrsheq fp, [r6], #-4 @ │ │ │ │ - umulleq r3, r7, r9, r9 │ │ │ │ - addeq r3, r7, r8, lsl sl │ │ │ │ - ldrsheq sl, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq fp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + umulleq r3, r7, r9, sl │ │ │ │ + addeq r3, r7, r8, lsl fp │ │ │ │ + ldrsheq sl, [r6], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r3, r7, r8, lsr #19 │ │ │ │ + addeq r3, r7, r8, lsr #21 │ │ │ │ + rsbseq sl, r6, ip, ror #29 │ │ │ │ + rsbseq sl, r6, r8, lsl #30 │ │ │ │ + addeq r3, r7, ip, lsl #20 │ │ │ │ + rsbseq sl, r6, ip, lsr #30 │ │ │ │ rsbseq sl, r6, ip, ror #27 │ │ │ │ - rsbseq sl, r6, r8, lsl #28 │ │ │ │ - addeq r3, r7, ip, lsl #18 │ │ │ │ - rsbseq sl, r6, ip, lsr #28 │ │ │ │ - rsbseq sl, r6, ip, ror #25 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r3, r7, r4, ror #17 │ │ │ │ - rsbseq sl, r6, r0, lsr #27 │ │ │ │ - rsbseq sl, r6, r4, lsr #26 │ │ │ │ - addeq r3, r7, ip, lsr #17 │ │ │ │ - @ instruction: 0x0076ac90 │ │ │ │ - addeq r3, r7, r0, lsl #17 │ │ │ │ - rsbseq sl, r6, r8, ror #24 │ │ │ │ + addeq r3, r7, r4, ror #19 │ │ │ │ + rsbseq sl, r6, r0, lsr #29 │ │ │ │ + rsbseq sl, r6, r4, lsr #28 │ │ │ │ + addeq r3, r7, ip, lsr #19 │ │ │ │ + @ instruction: 0x0076ad90 │ │ │ │ + addeq r3, r7, r0, lsl #19 │ │ │ │ + rsbseq sl, r6, r8, ror #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 275878 │ │ │ │ ldr ip, [pc, #3012] @ 27587c │ │ │ │ @@ -31770,15 +31770,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 274ef4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -32443,42 +32443,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r6, r3, r8, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, lr, lsl #9 │ │ │ │ + addeq r3, r7, lr, lsl #11 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, ip, lsr lr │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r3, r7, r4, lsl #2 │ │ │ │ - rsbseq sl, r6, ip, ror #9 │ │ │ │ - rsbseq sl, r6, r4, lsl #10 │ │ │ │ - addeq r2, r7, r6, lsl #27 │ │ │ │ - addeq r2, r7, r8, ror #27 │ │ │ │ - rsbseq sl, r6, ip, asr #3 │ │ │ │ + addeq r3, r7, r4, lsl #4 │ │ │ │ + rsbseq sl, r6, ip, ror #11 │ │ │ │ + rsbseq sl, r6, r4, lsl #12 │ │ │ │ + addeq r2, r7, r6, lsl #29 │ │ │ │ + addeq r2, r7, r8, ror #29 │ │ │ │ + rsbseq sl, r6, ip, asr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r2, r7, r8, ror #26 │ │ │ │ - rsbseq sl, r6, ip, lsr #3 │ │ │ │ - rsbseq sl, r6, r8, asr #3 │ │ │ │ - addeq r2, r7, r4, asr #25 │ │ │ │ - rsbseq sl, r6, r4, ror #3 │ │ │ │ - rsbseq sl, r6, r4, lsr #1 │ │ │ │ + addeq r2, r7, r8, ror #28 │ │ │ │ + rsbseq sl, r6, ip, lsr #5 │ │ │ │ + rsbseq sl, r6, r8, asr #5 │ │ │ │ + addeq r2, r7, r4, asr #27 │ │ │ │ + rsbseq sl, r6, r4, ror #5 │ │ │ │ + rsbseq sl, r6, r4, lsr #3 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - umulleq r2, r7, ip, ip │ │ │ │ - rsbseq sl, r6, r8, asr r1 │ │ │ │ - ldrsbeq sl, [r6], #-12 @ │ │ │ │ - addeq r2, r7, r4, ror #24 │ │ │ │ - rsbseq sl, r6, r8, asr #32 │ │ │ │ - addeq r2, r7, r8, lsr ip │ │ │ │ - rsbseq sl, r6, r0, lsr #32 │ │ │ │ + umulleq r2, r7, ip, sp │ │ │ │ + rsbseq sl, r6, r8, asr r2 │ │ │ │ + ldrsbeq sl, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r2, r7, r4, ror #26 │ │ │ │ + rsbseq sl, r6, r8, asr #2 │ │ │ │ + addeq r2, r7, r8, lsr sp │ │ │ │ + rsbseq sl, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -32543,30 +32543,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -32806,23 +32806,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r5, [r3], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r2, [r7], r0 │ │ │ │ - addeq r2, r7, r7, lsl r8 │ │ │ │ + addeq r2, r7, r7, lsl r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, ip, ror r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r2, [r7], ip │ │ │ │ - rsbseq r9, r6, r0, asr #22 │ │ │ │ - rsbseq r9, r6, ip, asr fp │ │ │ │ - umulleq r2, r7, r0, r6 │ │ │ │ - rsbseq r9, r6, r8, ror sl │ │ │ │ + rsbseq r9, r6, r0, asr #24 │ │ │ │ + rsbseq r9, r6, ip, asr ip │ │ │ │ + umulleq r2, r7, r0, r7 │ │ │ │ + rsbseq r9, r6, r8, ror fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 275e98 │ │ │ │ ldr ip, [pc, #40] @ 275e9c │ │ │ │ @@ -32832,17 +32832,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r2, r7, r8, lsr #12 │ │ │ │ - rsbseq r9, r6, r4, ror #21 │ │ │ │ - rsbseq r9, r6, r8, ror #20 │ │ │ │ + addeq r2, r7, r8, lsr #14 │ │ │ │ + rsbseq r9, r6, r4, ror #23 │ │ │ │ + rsbseq r9, r6, r8, ror #22 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -33303,20 +33303,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27660c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00871fb0 │ │ │ │ - ldrheq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00769390 │ │ │ │ + strheq r2, [r7], r0 │ │ │ │ + ldrheq r9, [r6], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00769490 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r1, r7, ip, asr #29 │ │ │ │ - @ instruction: 0x0076939c │ │ │ │ + addeq r1, r7, ip, asr #31 │ │ │ │ + @ instruction: 0x0076949c │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -34272,64 +34272,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 276d94 │ │ │ │ adceq r4, r3, ip, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq r4, r3, r8, r5 │ │ │ │ - addeq r1, r7, r0, asr #22 │ │ │ │ - addeq r1, r7, r8, ror #14 │ │ │ │ - addeq r1, r7, r4, asr #14 │ │ │ │ - addeq r1, r7, r8, lsl #17 │ │ │ │ - addeq r1, r7, r4, ror #16 │ │ │ │ - addeq r1, r7, ip, ror #13 │ │ │ │ + addeq r1, r7, r0, asr #24 │ │ │ │ + addeq r1, r7, r8, ror #16 │ │ │ │ + addeq r1, r7, r4, asr #16 │ │ │ │ + addeq r1, r7, r8, lsl #19 │ │ │ │ + addeq r1, r7, r4, ror #18 │ │ │ │ + addeq r1, r7, ip, ror #15 │ │ │ │ strdeq r1, [r7], ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r1, r7, r0, ror #5 │ │ │ │ - addeq r1, r7, ip, ror #4 │ │ │ │ - addeq r0, r7, r4, ror lr │ │ │ │ - umulleq r0, r7, r4, sp │ │ │ │ - rsbseq r8, r6, ip, ror r1 │ │ │ │ - @ instruction: 0x00768194 │ │ │ │ + addeq r1, r7, r0, ror #7 │ │ │ │ + addeq r1, r7, ip, ror #6 │ │ │ │ + addeq r0, r7, r4, ror pc │ │ │ │ + umulleq r0, r7, r4, lr │ │ │ │ + rsbseq r8, r6, ip, ror r2 │ │ │ │ + @ instruction: 0x00768294 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r0, r7, r4, lsl #19 │ │ │ │ + addeq r0, r7, r4, lsl #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, ip, lsl r5 │ │ │ │ - rsbseq r7, r6, r0, ror #18 │ │ │ │ - rsbseq r7, r6, ip, ror r9 │ │ │ │ - addeq r0, r7, ip, lsl #5 │ │ │ │ - rsbseq r7, r6, r0, ror #14 │ │ │ │ + addeq r0, r7, ip, lsl r6 │ │ │ │ + rsbseq r7, r6, r0, ror #20 │ │ │ │ + rsbseq r7, r6, ip, ror sl │ │ │ │ + addeq r0, r7, ip, lsl #7 │ │ │ │ + rsbseq r7, r6, r0, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r0, r7, r0, ror #2 │ │ │ │ - ldrsbeq r7, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r7, r6, r0, asr #10 │ │ │ │ + addeq r0, r7, r0, ror #4 │ │ │ │ + ldrsbeq r7, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, r6, r0, asr #12 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r0, r7, r8, lsr r1 │ │ │ │ - ldrsheq r7, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r7, r6, r8, ror r5 │ │ │ │ - addeq r0, r7, ip, lsl #2 │ │ │ │ - ldrheq r7, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r7, r6, ip, ror #9 │ │ │ │ + addeq r0, r7, r8, lsr r2 │ │ │ │ + ldrsheq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r7, r6, r8, ror r6 │ │ │ │ + addeq r0, r7, ip, lsl #4 │ │ │ │ + ldrheq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r7, r6, ip, ror #11 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r0, r7, r4, ror #1 │ │ │ │ - rsbseq r7, r6, r0, ror r5 │ │ │ │ - rsbseq r7, r6, r4, asr #9 │ │ │ │ + addeq r0, r7, r4, ror #3 │ │ │ │ + rsbseq r7, r6, r0, ror r6 │ │ │ │ + rsbseq r7, r6, r4, asr #11 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq r0, r7, ip, r0 │ │ │ │ - rsbseq r7, r6, r4, lsl #9 │ │ │ │ - @ instruction: 0x0076749c │ │ │ │ - addeq r0, r7, ip, ror r0 │ │ │ │ - rsbseq r7, r6, ip, asr r4 │ │ │ │ - addeq r0, r7, r8, asr r0 │ │ │ │ - rsbseq r7, r6, r8, lsr #10 │ │ │ │ + umulleq r0, r7, ip, r1 │ │ │ │ + rsbseq r7, r6, r4, lsl #11 │ │ │ │ + @ instruction: 0x0076759c │ │ │ │ + addeq r0, r7, ip, ror r1 │ │ │ │ + rsbseq r7, r6, ip, asr r5 │ │ │ │ + addeq r0, r7, r8, asr r1 │ │ │ │ + rsbseq r7, r6, r8, lsr #12 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r0, r7, r4, lsr r0 │ │ │ │ - rsbseq r7, r6, r8, lsl r4 │ │ │ │ - addeq r0, r7, r8 │ │ │ │ - ldrsheq r7, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r0, r7, r4, lsr r1 │ │ │ │ + rsbseq r7, r6, r8, lsl r5 │ │ │ │ + addeq r0, r7, r8, lsl #2 │ │ │ │ + ldrsheq r7, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 278008 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -35588,17 +35588,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2789b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq pc, r6, r4, asr #23 │ │ │ │ - addeq pc, r6, r8, lsl fp @ │ │ │ │ - rsbseq r6, r6, r8, ror #31 │ │ │ │ + addeq pc, r6, r4, asr #25 │ │ │ │ + addeq pc, r6, r8, lsl ip @ │ │ │ │ + rsbseq r7, r6, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 278a60 │ │ │ │ @@ -35862,17 +35862,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 278df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq pc, r6, r8, asr #13 │ │ │ │ - rsbseq r6, r6, ip, lsl #22 │ │ │ │ - rsbseq r6, r6, r8, lsr #22 │ │ │ │ + addeq pc, r6, r8, asr #15 │ │ │ │ + rsbseq r6, r6, ip, lsl #24 │ │ │ │ + rsbseq r6, r6, r8, lsr #24 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 278e50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -35927,15 +35927,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 275e58 │ │ │ │ ldrdeq pc, [r6], r0 │ │ │ │ - ldrheq r6, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r6, [r6], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -36069,16 +36069,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq pc, [r6], sp │ │ │ │ - umulleq pc, r6, r4, r3 @ │ │ │ │ - rsbseq r6, r6, r8, ror r7 │ │ │ │ + umulleq pc, r6, r4, r4 @ │ │ │ │ + rsbseq r6, r6, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -36254,21 +36254,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 27942c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq pc, r6, r0, asr r1 @ │ │ │ │ - rsbseq r6, r6, r4, lsr r5 │ │ │ │ + addeq pc, r6, r0, asr r2 @ │ │ │ │ + rsbseq r6, r6, r4, lsr r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - strheq pc, [r6], r0 @ │ │ │ │ - @ instruction: 0x00766490 │ │ │ │ + @ instruction: 0x0086f1b0 │ │ │ │ + @ instruction: 0x00766590 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -36362,23 +36362,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2795c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -36403,15 +36403,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 27966c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -36422,21 +36422,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -36537,23 +36537,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 279884 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -36582,15 +36582,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 279d40 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 279d38 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -36611,24 +36611,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -37072,16 +37072,16 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 279ce4 │ │ │ │ adceq r1, r3, r4, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r3, r0, lsr r1 │ │ │ │ ldrdeq lr, [r6], r8 │ │ │ │ - rsbseq r5, r6, r4, lsl fp │ │ │ │ - ldrheq r5, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, r6, r4, lsl ip │ │ │ │ + ldrheq r5, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r0, r3, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -37377,21 +37377,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27a5b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq lr, r6, sl, asr #3 │ │ │ │ - addeq lr, r6, r8, lsl #3 │ │ │ │ - addeq sp, r6, r4, asr #30 │ │ │ │ - rsbseq r5, r6, r4, lsr #6 │ │ │ │ + addeq lr, r6, sl, asr #5 │ │ │ │ + addeq lr, r6, r8, lsl #5 │ │ │ │ + addeq lr, r6, r4, asr #32 │ │ │ │ + rsbseq r5, r6, r4, lsr #8 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq sp, r6, r0, lsr #30 │ │ │ │ - rsbseq r5, r6, r0, lsl #6 │ │ │ │ + addeq lr, r6, r0, lsr #32 │ │ │ │ + rsbseq r5, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 27a758 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -37488,19 +37488,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq sp, r6, r6, ror sp │ │ │ │ + addeq sp, r6, r6, ror lr │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq sp, r6, r8, ror #26 │ │ │ │ - rsbseq r5, r6, r8, asr #2 │ │ │ │ + addeq sp, r6, r8, ror #28 │ │ │ │ + rsbseq r5, r6, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 27a8d8 │ │ │ │ @@ -37584,19 +37584,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 27a8ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq sp, r6, r8, asr #23 │ │ │ │ + addeq sp, r6, r8, asr #25 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq sp, r6, r8, ror #23 │ │ │ │ - rsbseq r4, r6, r4, asr #31 │ │ │ │ + addeq sp, r6, r8, ror #25 │ │ │ │ + rsbseq r5, r6, r4, asr #1 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -37779,21 +37779,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r0, [r3], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r6, r4, asr #22 │ │ │ │ - @ instruction: 0x0086d9ba │ │ │ │ + addeq sp, r6, r4, asr #24 │ │ │ │ + @ instruction: 0x0086daba │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r0, r3, r0, ror r3 │ │ │ │ - addeq sp, r6, r0, ror #17 │ │ │ │ - ldrheq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + addeq sp, r6, r0, ror #19 │ │ │ │ + ldrheq r4, [r6], #-228 @ 0xffffff1c @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -37958,21 +37958,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 27aecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r0, r3, r4, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r6, r4, lsr r8 │ │ │ │ - @ instruction: 0x0086d6b0 │ │ │ │ + addeq sp, r6, r4, lsr r9 │ │ │ │ + @ instruction: 0x0086d7b0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r0, r3, r0, rrx │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq sp, r6, r8, lsl r6 │ │ │ │ - rsbseq r4, r6, r4, ror #21 │ │ │ │ + addeq sp, r6, r8, lsl r7 │ │ │ │ + rsbseq r4, r6, r4, ror #23 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -38503,20 +38503,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 27b74c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq sp, r6, lr, lsr r4 │ │ │ │ - addeq ip, r6, r8, lsr #27 │ │ │ │ - @ instruction: 0x00764190 │ │ │ │ - rsbseq r4, r6, r8, lsr #3 │ │ │ │ - addeq ip, r6, r8, lsl #27 │ │ │ │ - rsbseq r4, r6, r8, ror #2 │ │ │ │ + addeq sp, r6, lr, lsr r5 │ │ │ │ + addeq ip, r6, r8, lsr #29 │ │ │ │ + @ instruction: 0x00764290 │ │ │ │ + rsbseq r4, r6, r8, lsr #5 │ │ │ │ + addeq ip, r6, r8, lsl #29 │ │ │ │ + rsbseq r4, r6, r8, ror #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 27b968 │ │ │ │ @@ -38646,22 +38646,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 27b990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq pc, r2, r4, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r6, r6, ror #23 │ │ │ │ - addeq ip, r6, r4, ror #25 │ │ │ │ + addeq ip, r6, r6, ror #25 │ │ │ │ + addeq ip, r6, r4, ror #27 │ │ │ │ adceq pc, r2, r0, lsl r6 @ │ │ │ │ + addeq ip, r6, r4, asr sp │ │ │ │ + addeq ip, r6, r4, ror #25 │ │ │ │ + @ instruction: 0x0086ccbc │ │ │ │ addeq ip, r6, r4, asr ip │ │ │ │ - addeq ip, r6, r4, ror #23 │ │ │ │ - @ instruction: 0x0086cbbc │ │ │ │ - addeq ip, r6, r4, asr fp │ │ │ │ - rsbseq r4, r6, r4, lsr #32 │ │ │ │ + rsbseq r4, r6, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -38758,16 +38758,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq ip, [r6], r0 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq ip, r6, r8, r9 │ │ │ │ - rsbseq r3, r6, r8, ror sp │ │ │ │ + umulleq ip, r6, r8, sl │ │ │ │ + rsbseq r3, r6, r8, ror lr │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -38871,18 +38871,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq ip, [r6], r8 │ │ │ │ - ldrsbeq r3, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - addeq ip, r6, r8, asr #15 │ │ │ │ - rsbseq r3, r6, ip, lsl #24 │ │ │ │ - rsbseq r3, r6, r8, lsr #24 │ │ │ │ + ldrsbeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + addeq ip, r6, r8, asr #17 │ │ │ │ + rsbseq r3, r6, ip, lsl #26 │ │ │ │ + rsbseq r3, r6, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -39033,20 +39033,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r6, ip, lsr #12 │ │ │ │ - addeq ip, r6, r0, ror #10 │ │ │ │ - rsbseq r3, r6, r4, lsr #19 │ │ │ │ - rsbseq r3, r6, r0, asr #19 │ │ │ │ - addeq ip, r6, r0, asr #10 │ │ │ │ - rsbseq r3, r6, r4, lsr #18 │ │ │ │ + addeq ip, r6, ip, lsr #14 │ │ │ │ + addeq ip, r6, r0, ror #12 │ │ │ │ + rsbseq r3, r6, r4, lsr #21 │ │ │ │ + rsbseq r3, r6, r0, asr #21 │ │ │ │ + addeq ip, r6, r0, asr #12 │ │ │ │ + rsbseq r3, r6, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -39197,29 +39197,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 27c244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq ip, r6, r8, lsr #6 │ │ │ │ - rsbseq r3, r6, r0, lsr #15 │ │ │ │ - rsbseq r3, r6, r8, lsl #14 │ │ │ │ + addeq ip, r6, r8, lsr #8 │ │ │ │ + rsbseq r3, r6, r0, lsr #17 │ │ │ │ + rsbseq r3, r6, r8, lsl #16 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r6, r0, lsl #6 │ │ │ │ - rsbseq r3, r6, ip, lsl #15 │ │ │ │ - rsbseq r3, r6, r0, ror #13 │ │ │ │ + addeq ip, r6, r0, lsl #8 │ │ │ │ + rsbseq r3, r6, ip, lsl #17 │ │ │ │ + rsbseq r3, r6, r0, ror #15 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ ldrdeq ip, [r6], r4 │ │ │ │ - rsbseq r3, r6, ip, ror r7 │ │ │ │ - ldrheq r3, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r3, r6, ip, ror r8 │ │ │ │ + ldrheq r3, [r6], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r6, ip, lsr #5 │ │ │ │ - ldrsheq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r6, ip, lsl #14 │ │ │ │ + addeq ip, r6, ip, lsr #7 │ │ │ │ + ldrsheq r3, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r6, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -39387,21 +39387,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 27c520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq ip, r6, ip, asr r0 │ │ │ │ - rsbseq r3, r6, ip, lsr r4 │ │ │ │ + addeq ip, r6, ip, asr r1 │ │ │ │ + rsbseq r3, r6, ip, lsr r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq fp, r6, r0, asr #31 │ │ │ │ - @ instruction: 0x0076339c │ │ │ │ + addeq ip, r6, r0, asr #1 │ │ │ │ + @ instruction: 0x0076349c │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 27c688 │ │ │ │ @@ -39486,15 +39486,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r2], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r4, lsr pc │ │ │ │ + addeq ip, r6, r4, lsr r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq lr, [r2], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -39580,15 +39580,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, ror #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r8, asr #27 │ │ │ │ + addeq fp, r6, r8, asr #29 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r2, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -39673,15 +39673,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r8, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r4, asr #24 │ │ │ │ + addeq fp, r6, r4, asr #26 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq lr, r2, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -39770,15 +39770,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r4, asr #21 │ │ │ │ + addeq fp, r6, r4, asr #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r2, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -39954,35 +39954,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40030,15 +40030,15 @@ │ │ │ │ b 27cc80 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 27cc80 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -40197,21 +40197,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq lr, [r2], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strheq lr, [r2], r0 @ │ │ │ │ - addeq fp, r6, r5, lsl r3 │ │ │ │ - addeq fp, r6, ip, asr r3 │ │ │ │ - rsbseq r2, r6, r8, lsr r7 │ │ │ │ + addeq fp, r6, r5, lsl r4 │ │ │ │ + addeq fp, r6, ip, asr r4 │ │ │ │ + rsbseq r2, r6, r8, lsr r8 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq fp, r6, r8, lsl r3 │ │ │ │ - rsbseq r2, r6, ip, asr r7 │ │ │ │ - rsbseq r2, r6, r8, ror r7 │ │ │ │ + addeq fp, r6, r8, lsl r4 │ │ │ │ + rsbseq r2, r6, ip, asr r8 │ │ │ │ + rsbseq r2, r6, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 27da00 │ │ │ │ ldr r3, [pc, #2080] @ 27da04 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -40278,23 +40278,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27d2f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40319,29 +40319,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 27d39c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -40472,23 +40472,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 27d600 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40516,15 +40516,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 27d7f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 27d7ec │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -40536,15 +40536,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40734,21 +40734,21 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r8, lsr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a2d8b4 │ │ │ │ strdeq sl, [r6], r8 │ │ │ │ - rsbseq r2, r6, r4, lsr r1 │ │ │ │ - ldrsbeq r1, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r2, r6, r4, lsr r2 │ │ │ │ + ldrsbeq r2, [r6], #-4 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ @ instruction: 0x00a2d4b4 │ │ │ │ - @ instruction: 0x0086aab8 │ │ │ │ - ldrsheq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r1, r6, r8, lsl pc │ │ │ │ + @ instruction: 0x0086abb8 │ │ │ │ + ldrsheq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r6, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -40782,15 +40782,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -40810,15 +40810,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 27dc00 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -40950,21 +40950,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 27dd88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r4, ror r7 │ │ │ │ - rsbseq r1, r6, ip, asr ip │ │ │ │ - rsbseq r1, r6, r4, asr fp │ │ │ │ + addeq sl, r6, r4, ror r8 │ │ │ │ + rsbseq r1, r6, ip, asr sp │ │ │ │ + rsbseq r1, r6, r4, asr ip │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r6, r8, asr #14 │ │ │ │ - rsbseq r1, r6, ip, lsl #23 │ │ │ │ - rsbseq r1, r6, r8, lsr #23 │ │ │ │ + addeq sl, r6, r8, asr #16 │ │ │ │ + rsbseq r1, r6, ip, lsl #25 │ │ │ │ + rsbseq r1, r6, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 27dfe4 │ │ │ │ ldr r3, [pc, #576] @ 27dfe8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -40997,15 +40997,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -41110,22 +41110,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r8, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq ip, r2, r0, pc @ │ │ │ │ - addeq sl, r6, ip, lsl #11 │ │ │ │ - rsbseq r1, r6, ip, lsr #21 │ │ │ │ - rsbseq r1, r6, ip, ror #18 │ │ │ │ + addeq sl, r6, ip, lsl #13 │ │ │ │ + rsbseq r1, r6, ip, lsr #23 │ │ │ │ + rsbseq r1, r6, ip, ror #20 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq ip, r2, r8, lsl #29 │ │ │ │ ldrdeq sl, [r6], r4 │ │ │ │ - rsbseq r1, r6, r8, lsl r9 │ │ │ │ - rsbseq r1, r6, r4, lsr r9 │ │ │ │ + rsbseq r1, r6, r8, lsl sl │ │ │ │ + rsbseq r1, r6, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 27e860 │ │ │ │ mov r7, r3 │ │ │ │ @@ -41185,15 +41185,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 27e170 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -41653,29 +41653,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq ip, r2, ip, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq ip, r2, r0, ror #22 │ │ │ │ - @ instruction: 0x00869db4 │ │ │ │ - rsbseq r1, r6, r8, asr #6 │ │ │ │ - @ instruction: 0x00761190 │ │ │ │ + @ instruction: 0x00869eb4 │ │ │ │ + rsbseq r1, r6, r8, asr #8 │ │ │ │ + @ instruction: 0x00761290 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r9, r6, r4, ror sp │ │ │ │ - ldrheq r1, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r1, [r6], #-20 @ 0xffffffec @ │ │ │ │ - addeq r9, r6, ip, lsl #26 │ │ │ │ - rsbseq r1, r6, ip, ror #1 │ │ │ │ - addeq r9, r6, r8, lsl #25 │ │ │ │ - rsbseq r1, r6, r8, lsr #3 │ │ │ │ - rsbseq r1, r6, r8, rrx │ │ │ │ - addeq r9, r6, r8, asr ip │ │ │ │ - rsbseq r1, r6, r0, asr #32 │ │ │ │ - rsbseq r1, r6, r8, asr #3 │ │ │ │ + addeq r9, r6, r4, ror lr │ │ │ │ + ldrheq r1, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r1, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r9, r6, ip, lsl #28 │ │ │ │ + rsbseq r1, r6, ip, ror #3 │ │ │ │ + addeq r9, r6, r8, lsl #27 │ │ │ │ + rsbseq r1, r6, r8, lsr #5 │ │ │ │ + rsbseq r1, r6, r8, ror #2 │ │ │ │ + addeq r9, r6, r8, asr sp │ │ │ │ + rsbseq r1, r6, r0, asr #2 │ │ │ │ + rsbseq r1, r6, r8, asr #5 │ │ │ │ │ │ │ │ 0027e8a8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27e904 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -41707,17 +41707,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r6, r0, lsl #23 │ │ │ │ - rsbseq r0, r6, r4, asr #31 │ │ │ │ - rsbseq r0, r6, r0, ror #31 │ │ │ │ + addeq r9, r6, r0, lsl #25 │ │ │ │ + rsbseq r1, r6, r4, asr #1 │ │ │ │ + rsbseq r1, r6, r0, ror #1 │ │ │ │ │ │ │ │ 0027e948 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -42182,17 +42182,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27f050 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r9, r6, r0, ror r4 │ │ │ │ - ldrheq r0, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r0, r6, r8, lsl sl │ │ │ │ + addeq r9, r6, r0, ror r5 │ │ │ │ + ldrheq r0, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r0, r6, r8, lsl fp │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0027f058 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -42319,23 +42319,23 @@ │ │ │ │ beq 27f28c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f2b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9aac │ │ │ │ + bl 9d9ba4 │ │ │ │ ldr r3, [pc, #268] @ 27f35c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f2e8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f2f8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42418,23 +42418,23 @@ │ │ │ │ beq 27f410 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f434 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9aa8 │ │ │ │ + bl 9d9ba0 │ │ │ │ ldr r3, [pc, #268] @ 27f4e0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f46c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f47c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42526,29 +42526,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f628 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8fc8 │ │ │ │ + bl 9d90c0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f71c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f670 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f680 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42671,29 +42671,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f864 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8fc4 │ │ │ │ + bl 9d90bc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f958 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f8ac │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f8bc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42945,15 +42945,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, ip, lsr #19 │ │ │ │ + addeq r8, r6, ip, lsr #21 │ │ │ │ adceq fp, r2, r8, ror r2 │ │ │ │ │ │ │ │ 0027fbec : │ │ │ │ mov r3, #0 │ │ │ │ b 26d5cc │ │ │ │ │ │ │ │ 0027fbf4 : │ │ │ │ @@ -43249,15 +43249,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 280148 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -43876,39 +43876,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 280a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sl, r2, ip, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, fp, lsr #5 │ │ │ │ + addeq r8, r6, fp, lsr #7 │ │ │ │ strdeq sl, [r2], r4 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r7, [r6], ip │ │ │ │ - rsbseq pc, r5, r4, ror #5 │ │ │ │ - ldrsheq pc, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r7, r6, pc, lsr #24 │ │ │ │ - addeq r7, r6, r4, lsl ip │ │ │ │ - ldrsheq lr, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq pc, r5, r4, ror #7 │ │ │ │ + ldrsheq pc, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r7, r6, pc, lsr #26 │ │ │ │ + addeq r7, r6, r4, lsl sp │ │ │ │ + ldrsheq pc, [r5], #-8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r6, r8, lsr #23 │ │ │ │ + addeq r7, r6, r8, lsr #25 │ │ │ │ + rsbseq pc, r5, ip, ror #1 │ │ │ │ + rsbseq pc, r5, r8, lsl #2 │ │ │ │ + addeq r7, r6, ip, lsl #24 │ │ │ │ + rsbseq pc, r5, ip, lsr #2 │ │ │ │ rsbseq lr, r5, ip, ror #31 │ │ │ │ - rsbseq pc, r5, r8 │ │ │ │ - addeq r7, r6, ip, lsl #22 │ │ │ │ - rsbseq pc, r5, ip, lsr #32 │ │ │ │ - rsbseq lr, r5, ip, ror #29 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r7, r6, r4, ror #21 │ │ │ │ - rsbseq lr, r5, r0, lsr #31 │ │ │ │ - rsbseq lr, r5, r4, lsr #30 │ │ │ │ - addeq r7, r6, ip, lsr #21 │ │ │ │ - @ instruction: 0x0075ee90 │ │ │ │ - addeq r7, r6, r0, lsl #21 │ │ │ │ - rsbseq lr, r5, r8, ror #28 │ │ │ │ + addeq r7, r6, r4, ror #23 │ │ │ │ + rsbseq pc, r5, r0, lsr #1 │ │ │ │ + rsbseq pc, r5, r4, lsr #32 │ │ │ │ + addeq r7, r6, ip, lsr #23 │ │ │ │ + @ instruction: 0x0075ef90 │ │ │ │ + addeq r7, r6, r0, lsl #23 │ │ │ │ + rsbseq lr, r5, r8, ror #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00280aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -43930,23 +43930,23 @@ │ │ │ │ beq 280b50 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 280b70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9cf0 │ │ │ │ + bl 9d9de8 │ │ │ │ ldr r3, [pc, #264] @ 280c1c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 280ba8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280bb8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -44037,29 +44037,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 280d3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d937c │ │ │ │ + bl 9d9474 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 280e30 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 280d84 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280d94 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -44216,15 +44216,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r6, ip, lsl r6 │ │ │ │ + addeq r7, r6, ip, lsl r7 │ │ │ │ adceq r9, r2, ip, ror #29 │ │ │ │ │ │ │ │ 00280f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -44298,15 +44298,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 281194 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -44918,38 +44918,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 281ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r9, r2, r0, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r6, r4, ror r2 │ │ │ │ + addeq r7, r6, r4, ror r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r4, asr #23 │ │ │ │ ldrdeq r6, [r6], r4 │ │ │ │ - ldrheq lr, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq lr, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - addeq r6, r6, ip, lsl ip │ │ │ │ + ldrheq lr, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq lr, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r6, r6, ip, lsl sp │ │ │ │ strdeq r6, [r6], r4 │ │ │ │ - ldrsbeq sp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq lr, [r5], #-8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r6, r4, lsl #23 │ │ │ │ - rsbseq sp, r5, r8, asr #31 │ │ │ │ - rsbseq sp, r5, r4, ror #31 │ │ │ │ - addeq r6, r6, r4, ror #21 │ │ │ │ - rsbseq lr, r5, r4 │ │ │ │ - rsbseq sp, r5, r4, asr #29 │ │ │ │ + addeq r6, r6, r4, lsl #25 │ │ │ │ + rsbseq lr, r5, r8, asr #1 │ │ │ │ + rsbseq lr, r5, r4, ror #1 │ │ │ │ + addeq r6, r6, r4, ror #23 │ │ │ │ + rsbseq lr, r5, r4, lsl #2 │ │ │ │ + rsbseq sp, r5, r4, asr #31 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - @ instruction: 0x00866abc │ │ │ │ - rsbseq sp, r5, r8, ror pc │ │ │ │ - ldrsheq sp, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r6, r6, r4, lsl #21 │ │ │ │ - rsbseq sp, r5, r8, ror #28 │ │ │ │ - addeq r6, r6, r8, asr sl │ │ │ │ - rsbseq sp, r5, r0, asr #28 │ │ │ │ + @ instruction: 0x00866bbc │ │ │ │ + rsbseq lr, r5, r8, ror r0 │ │ │ │ + ldrsheq sp, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r6, r6, r4, lsl #23 │ │ │ │ + rsbseq sp, r5, r8, ror #30 │ │ │ │ + addeq r6, r6, r8, asr fp │ │ │ │ + rsbseq sp, r5, r0, asr #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00281ac4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -45079,30 +45079,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -45927,45 +45927,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r9, r2, ip, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r6, r5, lsr #10 │ │ │ │ + addeq r6, r6, r5, lsr #12 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq r8, r2, r0, asr #27 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r5, r6, r1, ror #23 │ │ │ │ - addeq r5, r6, ip, ror #22 │ │ │ │ - rsbseq ip, r5, r0, asr pc │ │ │ │ + addeq r5, r6, r1, ror #25 │ │ │ │ + addeq r5, r6, ip, ror #24 │ │ │ │ + rsbseq sp, r5, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r6, r8, lsr #21 │ │ │ │ - rsbseq ip, r5, ip, ror #29 │ │ │ │ - rsbseq ip, r5, r8, lsl #30 │ │ │ │ + addeq r5, r6, r8, lsr #23 │ │ │ │ + rsbseq ip, r5, ip, ror #31 │ │ │ │ + rsbseq sp, r5, r8 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r5, r6, ip, lsr r8 │ │ │ │ - rsbseq ip, r5, ip, asr sp │ │ │ │ - rsbseq ip, r5, r8, lsl ip │ │ │ │ + addeq r5, r6, ip, lsr r9 │ │ │ │ + rsbseq ip, r5, ip, asr lr │ │ │ │ + rsbseq ip, r5, r8, lsl sp │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, r0, lsl #16 │ │ │ │ - ldrheq ip, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, r5, r0, asr #24 │ │ │ │ + addeq r5, r6, r0, lsl #18 │ │ │ │ + ldrheq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq ip, r5, r0, asr #26 │ │ │ │ ldrdeq r5, [r6], r8 │ │ │ │ - ldrheq ip, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq ip, [r5], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x008657b4 │ │ │ │ - @ instruction: 0x0075cb98 │ │ │ │ - addeq r5, r6, ip, lsl #15 │ │ │ │ - rsbseq ip, r5, r4, ror fp │ │ │ │ - rsbseq ip, r5, ip, lsl #23 │ │ │ │ + @ instruction: 0x008658b4 │ │ │ │ + @ instruction: 0x0075cc98 │ │ │ │ + addeq r5, r6, ip, lsl #17 │ │ │ │ + rsbseq ip, r5, r4, ror ip │ │ │ │ + rsbseq ip, r5, ip, lsl #25 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -46266,34 +46266,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -47073,58 +47073,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 28372c │ │ │ │ adceq r8, r2, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r6, r2, lsr #5 │ │ │ │ - addeq r5, r6, ip, ror r2 │ │ │ │ - addeq r5, r6, r4, ror #5 │ │ │ │ + addeq r5, r6, r2, lsr #7 │ │ │ │ + addeq r5, r6, ip, ror r3 │ │ │ │ + addeq r5, r6, r4, ror #7 │ │ │ │ adceq r7, r2, r4, lsl ip │ │ │ │ strdeq r5, [r6], ip │ │ │ │ strdeq r5, [r6], r8 │ │ │ │ - rsbseq ip, r5, r8, lsl r6 │ │ │ │ - ldrsbeq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq ip, r5, r8, lsl r7 │ │ │ │ + ldrsbeq ip, [r5], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, r0, asr r0 │ │ │ │ + addeq r5, r6, r0, asr r1 │ │ │ │ strdeq r4, [r6], r4 @ │ │ │ │ - addeq r4, r6, r8, lsr #27 │ │ │ │ + addeq r4, r6, r8, lsr #29 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r4, r6, r4, asr #26 │ │ │ │ + addeq r4, r6, r4, asr #28 │ │ │ │ ldrdeq r4, [r6], r0 │ │ │ │ - addeq r4, r6, ip, ror #20 │ │ │ │ + addeq r4, r6, ip, ror #22 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r4, r6, ip, lsr #15 │ │ │ │ - addeq r4, r6, r8, asr #13 │ │ │ │ - ldrheq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r5, r8, asr #21 │ │ │ │ + addeq r4, r6, ip, lsr #17 │ │ │ │ + addeq r4, r6, r8, asr #15 │ │ │ │ + ldrheq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq fp, r5, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r6, ip, ror r2 │ │ │ │ - rsbseq fp, r5, r0, asr #13 │ │ │ │ - ldrsbeq fp, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - addeq r3, r6, ip, ror #31 │ │ │ │ - rsbseq fp, r5, r0, asr #9 │ │ │ │ + addeq r4, r6, ip, ror r3 │ │ │ │ + rsbseq fp, r5, r0, asr #15 │ │ │ │ + ldrsbeq fp, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r4, r6, ip, ror #1 │ │ │ │ + rsbseq fp, r5, r0, asr #11 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r3, r6, ip, ror lr │ │ │ │ - rsbseq fp, r5, r8, lsr r3 │ │ │ │ - ldrheq fp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r3, r6, r0, lsr lr │ │ │ │ - rsbseq fp, r5, r0, lsl r2 │ │ │ │ - addeq r3, r6, ip, lsl #28 │ │ │ │ - ldrsbeq fp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r3, r6, ip, ror pc │ │ │ │ + rsbseq fp, r5, r8, lsr r4 │ │ │ │ + ldrheq fp, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r3, r6, r0, lsr pc │ │ │ │ + rsbseq fp, r5, r0, lsl r3 │ │ │ │ + addeq r3, r6, ip, lsl #30 │ │ │ │ + ldrsbeq fp, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r3, r6, r0, ror #27 │ │ │ │ - rsbseq fp, r5, r8, asr #3 │ │ │ │ + addeq r3, r6, r0, ror #29 │ │ │ │ + rsbseq fp, r5, r8, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r3, r6, r4, asr #27 │ │ │ │ - rsbseq fp, r5, ip, lsr #3 │ │ │ │ - rsbseq fp, r5, r4, asr #3 │ │ │ │ - addeq r3, r6, r4, lsr #27 │ │ │ │ - rsbseq fp, r5, r8, lsl #3 │ │ │ │ + addeq r3, r6, r4, asr #29 │ │ │ │ + rsbseq fp, r5, ip, lsr #5 │ │ │ │ + rsbseq fp, r5, r4, asr #5 │ │ │ │ + addeq r3, r6, r4, lsr #29 │ │ │ │ + rsbseq fp, r5, r8, lsl #5 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 284340 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283cd4 │ │ │ │ @@ -47914,15 +47914,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 284964 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -48805,45 +48805,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 285458 │ │ │ │ adceq r6, r2, r4, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r6, sl, lsr r9 │ │ │ │ + addeq r3, r6, sl, lsr sl │ │ │ │ adceq r6, r2, r0, lsr #2 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r3, r6, r8, lsr #7 │ │ │ │ - @ instruction: 0x0075a790 │ │ │ │ - rsbseq sl, r5, r8, lsr #15 │ │ │ │ + addeq r3, r6, r8, lsr #9 │ │ │ │ + @ instruction: 0x0075a890 │ │ │ │ + rsbseq sl, r5, r8, lsr #17 │ │ │ │ strdeq r3, [r6], r8 │ │ │ │ - ldrsbeq sl, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsbeq sl, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umulleq r3, r6, r4, r0 │ │ │ │ - rsbseq sl, r5, r8, lsr #12 │ │ │ │ - rsbseq sl, r5, r0, ror r4 │ │ │ │ + umulleq r3, r6, r4, r1 │ │ │ │ + rsbseq sl, r5, r8, lsr #14 │ │ │ │ + rsbseq sl, r5, r0, ror r5 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r3, r6, r4 │ │ │ │ - rsbseq sl, r5, r8, asr #8 │ │ │ │ - rsbseq sl, r5, r4, ror #8 │ │ │ │ - addeq r2, r6, r8, lsr #17 │ │ │ │ - rsbseq r9, r5, r4, ror #26 │ │ │ │ - rsbseq r9, r5, r8, ror #25 │ │ │ │ - addeq r2, r6, ip, ror r8 │ │ │ │ - @ instruction: 0x00759d9c │ │ │ │ - rsbseq r9, r5, ip, asr ip │ │ │ │ - addeq r2, r6, r0, asr r8 │ │ │ │ - rsbseq r9, r5, r0, lsr ip │ │ │ │ - addeq r2, r6, r0, lsr #16 │ │ │ │ - rsbseq r9, r5, r8, lsl #24 │ │ │ │ + addeq r3, r6, r4, lsl #2 │ │ │ │ + rsbseq sl, r5, r8, asr #10 │ │ │ │ + rsbseq sl, r5, r4, ror #10 │ │ │ │ + addeq r2, r6, r8, lsr #19 │ │ │ │ + rsbseq r9, r5, r4, ror #28 │ │ │ │ + rsbseq r9, r5, r8, ror #27 │ │ │ │ + addeq r2, r6, ip, ror r9 │ │ │ │ + @ instruction: 0x00759e9c │ │ │ │ + rsbseq r9, r5, ip, asr sp │ │ │ │ + addeq r2, r6, r0, asr r9 │ │ │ │ + rsbseq r9, r5, r0, lsr sp │ │ │ │ + addeq r2, r6, r0, lsr #18 │ │ │ │ + rsbseq r9, r5, r8, lsl #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r6, r4, lsl #16 │ │ │ │ - rsbseq r9, r5, ip, ror #23 │ │ │ │ - rsbseq r9, r5, r4, ror sp │ │ │ │ + addeq r2, r6, r4, lsl #18 │ │ │ │ + rsbseq r9, r5, ip, ror #25 │ │ │ │ + rsbseq r9, r5, r4, ror lr │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 285458 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 284ea4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -49319,15 +49319,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 285f48 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -50206,44 +50206,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2869ec │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2869ec │ │ │ │ adceq r5, r2, r0, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r6, lr, asr r3 │ │ │ │ + addeq r2, r6, lr, asr r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r4, r2, r0, asr fp │ │ │ │ - addeq r1, r6, r0, ror #22 │ │ │ │ - rsbseq r8, r5, r0, asr #30 │ │ │ │ + addeq r1, r6, r0, ror #24 │ │ │ │ + rsbseq r9, r5, r0, asr #32 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r1, [r6], ip │ │ │ │ - @ instruction: 0x00759090 │ │ │ │ - ldrsbeq r8, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00759190 │ │ │ │ + ldrsbeq r8, [r5], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r1, r6, ip, lsr sl │ │ │ │ - rsbseq r8, r5, r4, lsr #28 │ │ │ │ - rsbseq r8, r5, ip, lsr lr │ │ │ │ - addeq r1, r6, r4, lsl #20 │ │ │ │ - rsbseq r8, r5, r8, asr #28 │ │ │ │ - rsbseq r8, r5, r4, ror #28 │ │ │ │ - addeq r1, r6, r4, ror #5 │ │ │ │ - rsbseq r8, r5, r0, lsr #15 │ │ │ │ - rsbseq r8, r5, r4, lsr #14 │ │ │ │ - @ instruction: 0x008612b8 │ │ │ │ - ldrsbeq r8, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00758698 │ │ │ │ - addeq r1, r6, ip, lsl #5 │ │ │ │ - rsbseq r8, r5, ip, ror #12 │ │ │ │ - addeq r1, r6, ip, asr r2 │ │ │ │ - rsbseq r8, r5, r4, asr #12 │ │ │ │ + addeq r1, r6, ip, lsr fp │ │ │ │ + rsbseq r8, r5, r4, lsr #30 │ │ │ │ + rsbseq r8, r5, ip, lsr pc │ │ │ │ + addeq r1, r6, r4, lsl #22 │ │ │ │ + rsbseq r8, r5, r8, asr #30 │ │ │ │ + rsbseq r8, r5, r4, ror #30 │ │ │ │ + addeq r1, r6, r4, ror #7 │ │ │ │ + rsbseq r8, r5, r0, lsr #17 │ │ │ │ + rsbseq r8, r5, r4, lsr #16 │ │ │ │ + @ instruction: 0x008613b8 │ │ │ │ + ldrsbeq r8, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00758798 │ │ │ │ + addeq r1, r6, ip, lsl #7 │ │ │ │ + rsbseq r8, r5, ip, ror #14 │ │ │ │ + addeq r1, r6, ip, asr r3 │ │ │ │ + rsbseq r8, r5, r4, asr #14 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r6, r0, asr #4 │ │ │ │ - rsbseq r8, r5, r8, lsr #12 │ │ │ │ - ldrheq r8, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r1, r6, r0, asr #6 │ │ │ │ + rsbseq r8, r5, r8, lsr #14 │ │ │ │ + ldrheq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 286478 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -50710,15 +50710,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2874fc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -51585,48 +51585,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 287c88 │ │ │ │ mov r2, #0 │ │ │ │ b 287c88 │ │ │ │ adceq r3, r2, ip, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00860db2 │ │ │ │ + @ instruction: 0x00860eb2 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r3, r2, r8, ror r5 │ │ │ │ - addeq r0, r6, ip, asr #10 │ │ │ │ - rsbseq r7, r5, ip, lsr #18 │ │ │ │ + addeq r0, r6, ip, asr #12 │ │ │ │ + rsbseq r7, r5, ip, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r0, r6, r0, ror #9 │ │ │ │ - rsbseq r7, r5, r4, ror sl │ │ │ │ - ldrheq r7, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r0, r6, r0, ror #11 │ │ │ │ + rsbseq r7, r5, r4, ror fp │ │ │ │ + ldrheq r7, [r5], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r0, r6, r0, lsl r4 │ │ │ │ - ldrsheq r7, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r7, r5, r0, lsl r8 │ │ │ │ + addeq r0, r6, r0, lsl r5 │ │ │ │ + ldrsheq r7, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r7, r5, r0, lsl r9 │ │ │ │ ldrdeq r0, [r6], r8 │ │ │ │ - rsbseq r7, r5, ip, lsl r8 │ │ │ │ - rsbseq r7, r5, r8, lsr r8 │ │ │ │ + rsbseq r7, r5, ip, lsl r9 │ │ │ │ + rsbseq r7, r5, r8, lsr r9 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq pc, r5, r4, lsr ip @ │ │ │ │ - ldrsheq r7, [r5], #-0 @ │ │ │ │ - rsbseq r7, r5, r4, ror r0 │ │ │ │ - addeq pc, r5, r8, lsl #24 │ │ │ │ - rsbseq r7, r5, r8, lsr #2 │ │ │ │ - rsbseq r6, r5, r8, ror #31 │ │ │ │ - addeq pc, r5, r0, ror #23 │ │ │ │ - rsbseq r6, r5, r0, asr #31 │ │ │ │ - @ instruction: 0x0085fbb0 │ │ │ │ - @ instruction: 0x00756f98 │ │ │ │ + addeq pc, r5, r4, lsr sp @ │ │ │ │ + ldrsheq r7, [r5], #-16 @ │ │ │ │ + rsbseq r7, r5, r4, ror r1 │ │ │ │ + addeq pc, r5, r8, lsl #26 │ │ │ │ + rsbseq r7, r5, r8, lsr #4 │ │ │ │ + rsbseq r7, r5, r8, ror #1 │ │ │ │ + addeq pc, r5, r0, ror #25 │ │ │ │ + rsbseq r7, r5, r0, asr #1 │ │ │ │ + @ instruction: 0x0085fcb0 │ │ │ │ + @ instruction: 0x00757098 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq pc, r5, r4, fp @ │ │ │ │ - rsbseq r6, r5, ip, ror pc │ │ │ │ - rsbseq r7, r5, r4, lsl #2 │ │ │ │ + umulleq pc, r5, r4, ip @ │ │ │ │ + rsbseq r7, r5, ip, ror r0 │ │ │ │ + rsbseq r7, r5, r4, lsl #4 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -52104,26 +52104,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 288b48 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 288b38 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288aa4 │ │ │ │ b 2889b0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d9aac │ │ │ │ + bl 9d9ba4 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -52272,15 +52272,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 288e4c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 288e64 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288d5c │ │ │ │ b 288bfc │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -52290,15 +52290,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d8fc8 │ │ │ │ + bl 9d90c0 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -52466,15 +52466,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r2, r0, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r5, ip, ror #11 │ │ │ │ + addeq pc, r5, ip, ror #13 │ │ │ │ adceq r1, r2, r4, asr lr │ │ │ │ │ │ │ │ 00289010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -52593,15 +52593,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 289250 │ │ │ │ @@ -53486,44 +53486,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 289470 │ │ │ │ strdeq r1, [r2], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r5, sl, rrx │ │ │ │ + addeq pc, r5, sl, ror #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r4, asr #16 │ │ │ │ - addeq lr, r5, r4, lsr r8 │ │ │ │ - rsbseq r5, r5, r4, lsl ip │ │ │ │ + addeq lr, r5, r4, lsr r9 │ │ │ │ + rsbseq r5, r5, r4, lsl sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldrdeq lr, [r5], r0 │ │ │ │ - rsbseq r5, r5, r4, ror #26 │ │ │ │ - rsbseq r5, r5, ip, lsr #23 │ │ │ │ + rsbseq r5, r5, r4, ror #28 │ │ │ │ + rsbseq r5, r5, ip, lsr #25 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r5, r4, lsl r7 │ │ │ │ - ldrsheq r5, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r5, r5, r4, lsl fp │ │ │ │ + addeq lr, r5, r4, lsl r8 │ │ │ │ + ldrsheq r5, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r5, r5, r4, lsl ip │ │ │ │ ldrdeq lr, [r5], ip │ │ │ │ - rsbseq r5, r5, r0, lsr #22 │ │ │ │ - rsbseq r5, r5, ip, lsr fp │ │ │ │ - addeq sp, r5, r8, asr pc │ │ │ │ - rsbseq r5, r5, r4, lsl r4 │ │ │ │ - @ instruction: 0x00755398 │ │ │ │ - addeq sp, r5, ip, lsr #30 │ │ │ │ - rsbseq r5, r5, ip, asr #8 │ │ │ │ - rsbseq r5, r5, ip, lsl #6 │ │ │ │ - addeq sp, r5, r4, lsl #30 │ │ │ │ - rsbseq r5, r5, r4, ror #5 │ │ │ │ + rsbseq r5, r5, r0, lsr #24 │ │ │ │ + rsbseq r5, r5, ip, lsr ip │ │ │ │ + addeq lr, r5, r8, asr r0 │ │ │ │ + rsbseq r5, r5, r4, lsl r5 │ │ │ │ + @ instruction: 0x00755498 │ │ │ │ + addeq lr, r5, ip, lsr #32 │ │ │ │ + rsbseq r5, r5, ip, asr #10 │ │ │ │ + rsbseq r5, r5, ip, lsl #8 │ │ │ │ + addeq lr, r5, r4 │ │ │ │ + rsbseq r5, r5, r4, ror #7 │ │ │ │ ldrdeq sp, [r5], r4 │ │ │ │ - ldrheq r5, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x0085deb8 │ │ │ │ - rsbseq r5, r5, r0, lsr #5 │ │ │ │ - rsbseq r5, r5, r8, lsr #8 │ │ │ │ + @ instruction: 0x0085dfb8 │ │ │ │ + rsbseq r5, r5, r0, lsr #7 │ │ │ │ + rsbseq r5, r5, r8, lsr #10 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -54075,31 +54075,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -54866,22 +54866,22 @@ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq pc, r1, r0, asr #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ strdeq ip, [r5], r8 │ │ │ │ - rsbseq r3, r5, ip, lsl #27 │ │ │ │ - ldrsbeq r3, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r3, r5, ip, lsl #29 │ │ │ │ + ldrsbeq r3, [r5], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq ip, r5, ip, lsr #15 │ │ │ │ - ldrsheq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r3, r5, ip, lsl #24 │ │ │ │ - addeq ip, r5, r8, ror r7 │ │ │ │ - rsbseq r3, r5, r8, asr fp │ │ │ │ + addeq ip, r5, ip, lsr #17 │ │ │ │ + ldrsheq r3, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, r5, ip, lsl #26 │ │ │ │ + addeq ip, r5, r8, ror r8 │ │ │ │ + rsbseq r3, r5, r8, asr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -56439,31 +56439,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq fp, r5, r8, lsl #15 │ │ │ │ - rsbseq r2, r5, r8, ror #22 │ │ │ │ - addeq fp, r5, ip, asr r7 │ │ │ │ - rsbseq r2, r5, ip, ror ip │ │ │ │ - rsbseq r2, r5, r0, asr #22 │ │ │ │ - addeq fp, r5, r0, lsr r7 │ │ │ │ - rsbseq r2, r5, ip, ror #23 │ │ │ │ - rsbseq r2, r5, r0, ror fp │ │ │ │ - addeq fp, r5, r8, lsl #14 │ │ │ │ - rsbseq r2, r5, r8, ror #21 │ │ │ │ + addeq fp, r5, r8, lsl #17 │ │ │ │ + rsbseq r2, r5, r8, ror #24 │ │ │ │ + addeq fp, r5, ip, asr r8 │ │ │ │ + rsbseq r2, r5, ip, ror sp │ │ │ │ + rsbseq r2, r5, r0, asr #24 │ │ │ │ + addeq fp, r5, r0, lsr r8 │ │ │ │ + rsbseq r2, r5, ip, ror #25 │ │ │ │ + rsbseq r2, r5, r0, ror ip │ │ │ │ + addeq fp, r5, r8, lsl #16 │ │ │ │ + rsbseq r2, r5, r8, ror #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq fp, r5, r0, ror #13 │ │ │ │ - rsbseq r2, r5, r4, asr #21 │ │ │ │ - rsbseq r2, r5, ip, asr #24 │ │ │ │ - @ instruction: 0x0085b6b8 │ │ │ │ - rsbseq r2, r5, r0, lsr #21 │ │ │ │ - ldrheq r2, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + addeq fp, r5, r0, ror #15 │ │ │ │ + rsbseq r2, r5, r4, asr #23 │ │ │ │ + rsbseq r2, r5, ip, asr #26 │ │ │ │ + @ instruction: 0x0085b7b8 │ │ │ │ + rsbseq r2, r5, r0, lsr #23 │ │ │ │ + ldrheq r2, [r5], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 0028ce50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -56547,15 +56547,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r8, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r5, r4, lsl #12 │ │ │ │ + addeq fp, r5, r4, lsl #14 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00a1deb4 │ │ │ │ │ │ │ │ 0028cfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56578,23 +56578,23 @@ │ │ │ │ beq 28d070 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 28d07c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9e88 │ │ │ │ + bl 9d9f80 │ │ │ │ ldr r3, [pc, #248] @ 28d12c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 28d0bc │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d0cc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -56682,29 +56682,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 28d230 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d95e8 │ │ │ │ + bl 9d96e0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 28d32c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 28d288 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d298 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -56855,15 +56855,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r8, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r5, r0, lsr #2 │ │ │ │ + addeq fp, r5, r0, lsr #4 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ │ │ │ │ 0028d474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -56949,15 +56949,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -56977,15 +56977,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 28d740 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -57702,38 +57702,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 28e200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sp, r1, ip, ror r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r5, r2, asr #26 │ │ │ │ + addeq sl, r5, r2, asr #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, r0, lsl r6 │ │ │ │ - addeq sl, r5, r0, lsl #19 │ │ │ │ - rsbseq r1, r5, r8, ror #28 │ │ │ │ - rsbseq r1, r5, r0, ror #26 │ │ │ │ + addeq sl, r5, r0, lsl #21 │ │ │ │ + rsbseq r1, r5, r8, ror #30 │ │ │ │ + rsbseq r1, r5, r0, ror #28 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq sl, [r5], r8 │ │ │ │ - rsbseq r1, r5, r0, asr #25 │ │ │ │ - ldrsbeq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - addeq sl, r5, lr, asr #12 │ │ │ │ - addeq sl, r5, r4, lsl #9 │ │ │ │ - rsbseq r1, r5, r8, asr #17 │ │ │ │ - rsbseq r1, r5, r4, ror #17 │ │ │ │ - addeq sl, r5, ip, lsr #7 │ │ │ │ - rsbseq r1, r5, ip, lsl #15 │ │ │ │ + rsbseq r1, r5, r0, asr #27 │ │ │ │ + ldrsbeq r1, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + addeq sl, r5, lr, asr #14 │ │ │ │ + addeq sl, r5, r4, lsl #11 │ │ │ │ + rsbseq r1, r5, r8, asr #19 │ │ │ │ + rsbseq r1, r5, r4, ror #19 │ │ │ │ + addeq sl, r5, ip, lsr #9 │ │ │ │ + rsbseq r1, r5, ip, lsl #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r5, ip, ror #6 │ │ │ │ + addeq sl, r5, ip, ror #8 │ │ │ │ + rsbseq r1, r5, r8, lsr #18 │ │ │ │ + rsbseq r1, r5, ip, lsr #17 │ │ │ │ + addeq sl, r5, r4, asr #8 │ │ │ │ rsbseq r1, r5, r8, lsr #16 │ │ │ │ - rsbseq r1, r5, ip, lsr #15 │ │ │ │ - addeq sl, r5, r4, asr #6 │ │ │ │ - rsbseq r1, r5, r8, lsr #14 │ │ │ │ - addeq sl, r5, r8, lsl r3 │ │ │ │ - rsbseq r1, r5, r0, lsl #14 │ │ │ │ + addeq sl, r5, r8, lsl r4 │ │ │ │ + rsbseq r1, r5, r0, lsl #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e204 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57874,26 +57874,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28e450 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -57922,15 +57922,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28e50c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -57939,26 +57939,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -58026,23 +58026,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28e6b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -58071,35 +58071,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28e764 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -58730,44 +58730,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 28ee50 │ │ │ │ ldrdeq ip, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r5, fp, lsl fp │ │ │ │ + addeq r9, r5, fp, lsl ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r1, r8, lsr #6 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r9, r5, r8, asr #9 │ │ │ │ - ldrheq r0, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r0, r5, r4, lsr #17 │ │ │ │ + addeq r9, r5, r8, asr #11 │ │ │ │ + ldrheq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r5, r4, lsr #19 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r5, fp, ror r0 │ │ │ │ + addeq r9, r5, fp, ror r1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r8, r5, r0, lsr #27 │ │ │ │ - rsbseq r0, r5, r4, ror #3 │ │ │ │ - rsbseq r0, r5, r0, lsl #4 │ │ │ │ + addeq r8, r5, r0, lsr #29 │ │ │ │ + rsbseq r0, r5, r4, ror #5 │ │ │ │ + rsbseq r0, r5, r0, lsl #6 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r8, r5, r4, asr ip │ │ │ │ - rsbseq r0, r5, r4, lsr r0 │ │ │ │ + addeq r8, r5, r4, asr sp │ │ │ │ + rsbseq r0, r5, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r5, r0, asr #23 │ │ │ │ + addeq r8, r5, r0, asr #25 │ │ │ │ + rsbseq r0, r5, ip, ror r1 │ │ │ │ + rsbseq r0, r5, r0, lsl #2 │ │ │ │ + addeq r8, r5, ip, ror ip │ │ │ │ + rsbseq r0, r5, r4, rrx │ │ │ │ rsbseq r0, r5, ip, ror r0 │ │ │ │ - rsbseq r0, r5, r0 │ │ │ │ - addeq r8, r5, ip, ror fp │ │ │ │ - rsbseq pc, r4, r4, ror #30 │ │ │ │ - rsbseq pc, r4, ip, ror pc @ │ │ │ │ - addeq r8, r5, ip, asr fp │ │ │ │ - rsbseq pc, r4, r0, asr #30 │ │ │ │ - addeq r8, r5, r8, lsr fp │ │ │ │ - rsbseq pc, r4, r8, lsl pc @ │ │ │ │ + addeq r8, r5, ip, asr ip │ │ │ │ + rsbseq r0, r5, r0, asr #32 │ │ │ │ + addeq r8, r5, r8, lsr ip │ │ │ │ + rsbseq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -59374,26 +59374,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28fbb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -59422,15 +59422,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28fc74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -59439,26 +59439,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -59526,23 +59526,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28fe18 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -59571,35 +59571,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28fecc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -59773,17 +59773,17 @@ │ │ │ │ bl 278ef8 │ │ │ │ mov r1, r0 │ │ │ │ b 290044 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r8, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a1b3bc │ │ │ │ - umulleq r8, r5, ip, r3 │ │ │ │ - rsbseq pc, r4, r4, lsl #17 │ │ │ │ - rsbseq pc, r4, r8, ror r7 @ │ │ │ │ + umulleq r8, r5, ip, r4 │ │ │ │ + rsbseq pc, r4, r4, lsl #19 │ │ │ │ + rsbseq pc, r4, r8, ror r8 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002901fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59867,15 +59867,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r5, r8, asr r2 │ │ │ │ + addeq r8, r5, r8, asr r3 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r4, lsl #22 │ │ │ │ │ │ │ │ 0029036c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -59965,15 +59965,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r5, r4, ror #1 │ │ │ │ + addeq r8, r5, r4, ror #3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r4, lsl #19 │ │ │ │ │ │ │ │ 002904e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -60068,15 +60068,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, ror #30 │ │ │ │ + addeq r8, r5, ip, rrx │ │ │ │ strdeq sl, [r1], r8 @ │ │ │ │ │ │ │ │ 00290678 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60427,19 +60427,19 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290b2c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, r8, asr #19 │ │ │ │ - addeq r7, r5, r4, ror #18 │ │ │ │ + addeq r7, r5, r8, asr #21 │ │ │ │ + addeq r7, r5, r4, ror #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r0, lsr #5 │ │ │ │ - addeq r7, r5, r8, ror #17 │ │ │ │ + addeq r7, r5, r8, ror #19 │ │ │ │ │ │ │ │ 00290c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -60521,19 +60521,19 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290c98 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, asr r8 │ │ │ │ + addeq r7, r5, ip, asr r9 │ │ │ │ strdeq r7, [r5], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r0, lsr r1 │ │ │ │ - addeq r7, r5, r8, ror r7 │ │ │ │ + addeq r7, r5, r8, ror r8 │ │ │ │ │ │ │ │ 00290d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60617,28 +60617,28 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290e0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, asr #13 │ │ │ │ - addeq r7, r5, r0, lsl #13 │ │ │ │ + addeq r7, r5, ip, asr #15 │ │ │ │ + addeq r7, r5, r0, lsl #15 │ │ │ │ adceq r9, r1, r4, asr #31 │ │ │ │ │ │ │ │ 00290ee0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 290f18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d92c0 │ │ │ │ + bl 9d93b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 290f38 │ │ │ │ @@ -60737,16 +60737,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290fd8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a19ebc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, r0, lsl r5 │ │ │ │ - @ instruction: 0x008574bc │ │ │ │ + addeq r7, r5, r0, lsl r6 │ │ │ │ + @ instruction: 0x008575bc │ │ │ │ adceq r9, r1, r8, lsl #28 │ │ │ │ │ │ │ │ 002910b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60823,16 +60823,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291144 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, asr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, lsl #7 │ │ │ │ - addeq r7, r5, ip, asr #6 │ │ │ │ + addeq r7, r5, ip, lsl #9 │ │ │ │ + addeq r7, r5, ip, asr #8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r4, lsl #25 │ │ │ │ │ │ │ │ 00291204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60908,16 +60908,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291290 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, asr #4 │ │ │ │ - addeq r7, r5, r0, lsl #4 │ │ │ │ + addeq r7, r5, ip, asr #6 │ │ │ │ + addeq r7, r5, r0, lsl #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r8, lsr fp │ │ │ │ │ │ │ │ 00291350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60993,16 +60993,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2913dc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, r0, lsl #2 │ │ │ │ - strheq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0x008571b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, ip, ror #19 │ │ │ │ │ │ │ │ 0029149c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61080,16 +61080,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291528 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, ip, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00856fb0 │ │ │ │ - addeq r6, r5, ip, ror #30 │ │ │ │ + strheq r7, [r5], r0 │ │ │ │ + addeq r7, r5, ip, rrx │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r0, lsr #17 │ │ │ │ │ │ │ │ 002915f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61169,16 +61169,16 @@ │ │ │ │ bl 27bb3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291684 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, ip, asr #28 │ │ │ │ - addeq r6, r5, r0, lsl lr │ │ │ │ + addeq r6, r5, ip, asr #30 │ │ │ │ + addeq r6, r5, r0, lsl pc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r4, asr #14 │ │ │ │ │ │ │ │ 0029174c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61284,17 +61284,17 @@ │ │ │ │ b 291840 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2918c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsl #13 │ │ │ │ - addeq r6, r5, ip, ror #25 │ │ │ │ + addeq r6, r5, ip, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r8, asr ip │ │ │ │ + addeq r6, r5, r8, asr sp │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq r9, r1, r8, r5 │ │ │ │ │ │ │ │ 00291914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61400,17 +61400,17 @@ │ │ │ │ b 291a08 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 291a8c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a194b8 │ │ │ │ - addeq r6, r5, r4, lsr #22 │ │ │ │ + addeq r6, r5, r4, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r6, r5, r0, sl │ │ │ │ + umulleq r6, r5, r0, fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r9, [r1], r0 @ │ │ │ │ │ │ │ │ 00291adc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61491,15 +61491,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278dfc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 291ba8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r0, asr r9 │ │ │ │ + addeq r6, r5, r0, asr sl │ │ │ │ adceq r9, r1, ip, asr #4 │ │ │ │ │ │ │ │ 00291c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61580,15 +61580,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278dfc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 291d04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r4, lsl r8 │ │ │ │ + addeq r6, r5, r4, lsl r9 │ │ │ │ strdeq r9, [r1], r0 @ │ │ │ │ │ │ │ │ 00291d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61714,20 +61714,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r9, r1, ip, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r4, ror #11 │ │ │ │ + addeq r6, r5, r4, ror #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, r4, lsr #30 │ │ │ │ - addeq r6, r5, r8, lsr #10 │ │ │ │ - rsbseq sp, r4, ip, ror #18 │ │ │ │ - rsbseq sp, r4, r8, lsl #19 │ │ │ │ + addeq r6, r5, r8, lsr #12 │ │ │ │ + rsbseq sp, r4, ip, ror #20 │ │ │ │ + rsbseq sp, r4, r8, lsl #21 │ │ │ │ │ │ │ │ 00291fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -61852,20 +61852,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r8, r1, ip, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r4, asr #7 │ │ │ │ + addeq r6, r5, r4, asr #9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r4, lsl #26 │ │ │ │ - addeq r6, r5, r8, lsl #6 │ │ │ │ - rsbseq sp, r4, ip, asr #14 │ │ │ │ - rsbseq sp, r4, r8, ror #14 │ │ │ │ + addeq r6, r5, r8, lsl #8 │ │ │ │ + rsbseq sp, r4, ip, asr #16 │ │ │ │ + rsbseq sp, r4, r8, ror #16 │ │ │ │ │ │ │ │ 002921d0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61966,17 +61966,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r8, r1, r4, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq r8, r1, ip, fp │ │ │ │ - addeq r6, r5, ip, asr #2 │ │ │ │ - @ instruction: 0x0074d590 │ │ │ │ - rsbseq sp, r4, ip, lsr #11 │ │ │ │ + addeq r6, r5, ip, asr #4 │ │ │ │ + @ instruction: 0x0074d690 │ │ │ │ + rsbseq sp, r4, ip, lsr #13 │ │ │ │ │ │ │ │ 00292384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -62055,15 +62055,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278dfc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 292450 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r0, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r8, lsr #1 │ │ │ │ + addeq r6, r5, r8, lsr #3 │ │ │ │ adceq r8, r1, r4, lsr #19 │ │ │ │ │ │ │ │ 002924dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62144,15 +62144,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278dfc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2925ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, ip, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, ror #30 │ │ │ │ + addeq r6, r5, ip, rrx │ │ │ │ adceq r8, r1, r8, asr #16 │ │ │ │ │ │ │ │ 00292638 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62227,15 +62227,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 278dfc │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2926ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, ip, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, lsl #28 │ │ │ │ + addeq r5, r5, ip, lsl #30 │ │ │ │ adceq r8, r1, r8, lsl #14 │ │ │ │ │ │ │ │ 0029277c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62330,19 +62330,19 @@ │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r8, r1, r0, lsl #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r5, [r5], r0 │ │ │ │ - addeq r5, r5, ip, lsl ip │ │ │ │ - addeq r5, r5, ip, ror #24 │ │ │ │ + addeq r5, r5, ip, lsl sp │ │ │ │ + addeq r5, r5, ip, ror #26 │ │ │ │ @ instruction: 0x00a185b0 │ │ │ │ - addeq r5, r5, r0, asr #23 │ │ │ │ - rsbseq ip, r4, r4, lsr #31 │ │ │ │ + addeq r5, r5, r0, asr #25 │ │ │ │ + rsbseq sp, r4, r4, lsr #1 │ │ │ │ │ │ │ │ 0029291c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 292a98 │ │ │ │ @@ -62434,21 +62434,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r8, r1, r0, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r0, lsr fp │ │ │ │ - addeq r5, r5, r2, lsl #21 │ │ │ │ - addeq r5, r5, ip, asr #21 │ │ │ │ + addeq r5, r5, r0, lsr ip │ │ │ │ + addeq r5, r5, r2, lsl #23 │ │ │ │ + addeq r5, r5, ip, asr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, ip, lsl #8 │ │ │ │ - addeq r5, r5, r4, lsr #20 │ │ │ │ - rsbseq ip, r4, r8, lsl #28 │ │ │ │ + addeq r5, r5, r4, lsr #22 │ │ │ │ + rsbseq ip, r4, r8, lsl #30 │ │ │ │ │ │ │ │ 00292abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -62543,21 +62543,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r8, r1, r4, lsr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, ror r9 │ │ │ │ + addeq r5, r5, ip, ror sl │ │ │ │ ldrdeq r5, [r5], ip │ │ │ │ - addeq r5, r5, r0, lsr #18 │ │ │ │ + addeq r5, r5, r0, lsr #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r0, ror #4 │ │ │ │ - addeq r5, r5, r8, ror r8 │ │ │ │ - rsbseq ip, r4, ip, asr ip │ │ │ │ + addeq r5, r5, r8, ror r9 │ │ │ │ + rsbseq ip, r4, ip, asr sp │ │ │ │ │ │ │ │ 00292c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 292dec │ │ │ │ @@ -62652,20 +62652,20 @@ │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ umlaleq r8, r1, r4, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r5, [r5], r4 │ │ │ │ - addeq r5, r5, r2, asr #14 │ │ │ │ - addeq r5, r5, r0, lsl #15 │ │ │ │ + addeq r5, r5, r2, asr #16 │ │ │ │ + addeq r5, r5, r0, lsl #17 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r8, r1, r0, asr #1 │ │ │ │ ldrdeq r5, [r5], r0 │ │ │ │ - ldrheq ip, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq ip, [r4], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 00292e10 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62758,19 +62758,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq r7, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r8, lsr #12 │ │ │ │ - addeq r5, r5, r4, ror r5 │ │ │ │ + addeq r5, r5, r8, lsr #14 │ │ │ │ + addeq r5, r5, r4, ror r6 │ │ │ │ adceq r7, r1, ip, lsl pc │ │ │ │ - addeq r5, r5, r0, lsr r5 │ │ │ │ - rsbseq ip, r4, r0, lsl r9 │ │ │ │ + addeq r5, r5, r0, lsr r6 │ │ │ │ + rsbseq ip, r4, r0, lsl sl │ │ │ │ │ │ │ │ 00292fac : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62866,16 +62866,16 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r7, r1, r8, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r5, [r5], lr │ │ │ │ adceq r7, r1, r4, lsr #27 │ │ │ │ ldrdeq r5, [r5], ip │ │ │ │ - umulleq r5, r5, r4, r3 @ │ │ │ │ - rsbseq ip, r4, r4, ror r7 │ │ │ │ + umulleq r5, r5, r4, r4 @ │ │ │ │ + rsbseq ip, r4, r4, ror r8 │ │ │ │ │ │ │ │ 00293148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -63006,15 +63006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, ror #3 │ │ │ │ + addeq r5, r5, ip, ror #5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r8, lsl #22 │ │ │ │ │ │ │ │ 00293370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63143,15 +63143,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, ip, asr #31 │ │ │ │ + addeq r5, r5, ip, asr #1 │ │ │ │ adceq r7, r1, r8, ror #17 │ │ │ │ │ │ │ │ 0029357c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63213,15 +63213,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, asr #29 │ │ │ │ + addeq r4, r5, r8, asr #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r4, ror #15 │ │ │ │ │ │ │ │ 00293694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63283,15 +63283,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r8, ror #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00854db0 │ │ │ │ + @ instruction: 0x00854eb0 │ │ │ │ adceq r7, r1, ip, asr #13 │ │ │ │ │ │ │ │ 0029379c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63350,15 +63350,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsr #25 │ │ │ │ + addeq r4, r5, r8, lsr #27 │ │ │ │ adceq r7, r1, r4, asr #11 │ │ │ │ │ │ │ │ 002938a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63419,15 +63419,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r5, r0, ror #23 │ │ │ │ + addeq r4, r5, r0, ror #25 │ │ │ │ adceq r7, r1, r8, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a174bc │ │ │ │ │ │ │ │ 002939bc : │ │ │ │ @@ -63490,15 +63490,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r5, r4, asr #21 │ │ │ │ + addeq r4, r5, r4, asr #23 │ │ │ │ adceq r7, r1, ip, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r7, r1, r0, lsr #7 │ │ │ │ │ │ │ │ 00293ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63558,15 +63558,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008549b8 │ │ │ │ + @ instruction: 0x00854ab8 │ │ │ │ adceq r7, r1, r0, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq r7, r1, r4, r2 │ │ │ │ │ │ │ │ 00293bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63630,15 +63630,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsl #17 │ │ │ │ + addeq r4, r5, r8, lsl #19 │ │ │ │ umlaleq r7, r1, r0, r1 │ │ │ │ │ │ │ │ 00293ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63700,15 +63700,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, ror r7 │ │ │ │ + addeq r4, r5, r8, ror r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r0, lsl #1 │ │ │ │ │ │ │ │ 00293df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63770,15 +63770,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r0, ror #12 │ │ │ │ + addeq r4, r5, r0, ror #14 │ │ │ │ adceq r6, r1, r8, ror #30 │ │ │ │ │ │ │ │ 00293f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63837,15 +63837,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, asr r5 │ │ │ │ + addeq r4, r5, r8, asr r6 │ │ │ │ adceq r6, r1, r0, ror #28 │ │ │ │ │ │ │ │ 00294004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63905,15 +63905,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r0, asr r4 │ │ │ │ + addeq r4, r5, r0, asr r5 │ │ │ │ adceq r6, r1, r4, ror #26 │ │ │ │ │ │ │ │ 0029410c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63973,15 +63973,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, asr #6 │ │ │ │ + addeq r4, r5, r8, asr #8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, ip, asr ip │ │ │ │ │ │ │ │ 0029421c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64041,15 +64041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsr r2 │ │ │ │ + addeq r4, r5, r8, lsr r3 │ │ │ │ adceq r6, r1, ip, asr #22 │ │ │ │ │ │ │ │ 0029431c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64106,15 +64106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsr r1 │ │ │ │ + addeq r4, r5, r8, lsr r2 │ │ │ │ adceq r6, r1, ip, asr #20 │ │ │ │ │ │ │ │ 00294418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64174,15 +64174,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, ip, lsr r0 │ │ │ │ + addeq r4, r5, ip, lsr r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r0, asr r9 │ │ │ │ │ │ │ │ 00294528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64242,15 +64242,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, lsr #30 │ │ │ │ + addeq r4, r5, ip, lsr #32 │ │ │ │ adceq r6, r1, r0, asr #16 │ │ │ │ │ │ │ │ 00294628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64307,15 +64307,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, lsr #28 │ │ │ │ + addeq r3, r5, ip, lsr #30 │ │ │ │ adceq r6, r1, r0, asr #14 │ │ │ │ │ │ │ │ 00294724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64378,15 +64378,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, r8, lsl sp │ │ │ │ + addeq r3, r5, r8, lsl lr │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r8, lsr r6 │ │ │ │ │ │ │ │ 00294840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64668,15 +64668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, asr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, lsr #17 │ │ │ │ + addeq r3, r5, ip, lsr #19 │ │ │ │ adceq r6, r1, r4, asr #3 │ │ │ │ │ │ │ │ 00294ca0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64816,16 +64816,16 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umlaleq r6, r1, r0, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r6, r1, r4, lsl r0 │ │ │ │ strdeq r3, [r5], r0 │ │ │ │ - rsbseq sl, r4, r4, lsr sl │ │ │ │ - rsbseq sl, r4, r0, asr sl │ │ │ │ + rsbseq sl, r4, r4, lsr fp │ │ │ │ + rsbseq sl, r4, r0, asr fp │ │ │ │ │ │ │ │ 00294ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -64912,17 +64912,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r5, r1, r0, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq r5, r1, r4, lr │ │ │ │ - addeq r3, r5, r4, ror r4 │ │ │ │ - ldrheq sl, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq sl, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r3, r5, r4, ror r5 │ │ │ │ + ldrheq sl, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq sl, [r4], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 0029505c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 295150 │ │ │ │ @@ -65047,15 +65047,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r4, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, ror #5 │ │ │ │ + addeq r3, r5, ip, ror #7 │ │ │ │ adceq r5, r1, r4, lsl #24 │ │ │ │ │ │ │ │ 00295264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65245,15 +65245,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r4, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, ip, ror #31 │ │ │ │ + addeq r3, r5, ip, ror #1 │ │ │ │ adceq r5, r1, r4, lsl #18 │ │ │ │ │ │ │ │ 00295564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65379,15 +65379,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r0, ror #27 │ │ │ │ + addeq r2, r5, r0, ror #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r4, lsl #14 │ │ │ │ │ │ │ │ 00295774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65449,15 +65449,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, lsl #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r8, asr #25 │ │ │ │ + addeq r2, r5, r8, asr #27 │ │ │ │ adceq r5, r1, ip, ror #11 │ │ │ │ │ │ │ │ 0029587c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65516,15 +65516,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r0, asr #23 │ │ │ │ + addeq r2, r5, r0, asr #25 │ │ │ │ adceq r5, r1, r4, ror #9 │ │ │ │ │ │ │ │ 00295980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65591,15 +65591,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r8, lsr #21 │ │ │ │ + addeq r2, r5, r8, lsr #23 │ │ │ │ adceq r5, r1, r4, asr #7 │ │ │ │ │ │ │ │ 00295aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65665,15 +65665,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r4, lsl #19 │ │ │ │ + addeq r2, r5, r4, lsl #21 │ │ │ │ adceq r5, r1, r0, lsr #5 │ │ │ │ │ │ │ │ 00295bc4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65810,16 +65810,16 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r5, r1, ip, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r5, [r1], r4 @ │ │ │ │ ldrdeq r2, [r5], r8 │ │ │ │ - rsbseq r9, r4, ip, lsl fp │ │ │ │ - rsbseq r9, r4, r8, lsr fp │ │ │ │ + rsbseq r9, r4, ip, lsl ip │ │ │ │ + rsbseq r9, r4, r8, lsr ip │ │ │ │ │ │ │ │ 00295df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -65903,17 +65903,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r4, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, r1, r0, lsl #31 │ │ │ │ - addeq r2, r5, r8, ror #10 │ │ │ │ - rsbseq r9, r4, ip, lsr #19 │ │ │ │ - rsbseq r9, r4, r8, asr #19 │ │ │ │ + addeq r2, r5, r8, ror #12 │ │ │ │ + rsbseq r9, r4, ip, lsr #21 │ │ │ │ + rsbseq r9, r4, r8, asr #21 │ │ │ │ │ │ │ │ 00295f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 296060 │ │ │ │ @@ -66040,15 +66040,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, ip, ror #7 │ │ │ │ + addeq r2, r5, ip, ror #9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 00296180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66240,15 +66240,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r0, ror #1 │ │ │ │ + addeq r2, r5, r0, ror #3 │ │ │ │ strdeq r4, [r1], r0 @ │ │ │ │ │ │ │ │ 00296480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66307,15 +66307,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, ror r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r1, [r5], ip │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, ip, ror #17 │ │ │ │ │ │ │ │ 0029658c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -66498,15 +66498,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r4, lsl #26 │ │ │ │ + addeq r1, r5, r4, lsl #28 │ │ │ │ adceq r4, r1, r8, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 00296870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -66559,15 +66559,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r4, lsl ip │ │ │ │ + addeq r1, r5, r4, lsl sp │ │ │ │ adceq r4, r1, r8, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, r1, r8, lsl #10 │ │ │ │ │ │ │ │ 0029695c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66627,15 +66627,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, ror #21 │ │ │ │ + addeq r1, r5, r8, ror #23 │ │ │ │ adceq r4, r1, r0, lsl r4 │ │ │ │ │ │ │ │ 00296a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66694,15 +66694,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, ror #19 │ │ │ │ + addeq r1, r5, r8, ror #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, r0, lsl r3 │ │ │ │ │ │ │ │ 00296b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66760,15 +66760,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r1, r8, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, ror #17 │ │ │ │ + addeq r1, r5, r0, ror #19 │ │ │ │ adceq r4, r1, r8, lsl #4 │ │ │ │ │ │ │ │ 00296c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66824,15 +66824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r1, ip, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r4, ror #15 │ │ │ │ + addeq r1, r5, r4, ror #17 │ │ │ │ adceq r4, r1, ip, lsl #2 │ │ │ │ │ │ │ │ 00296d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66891,15 +66891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, ip, ror #13 │ │ │ │ + addeq r1, r5, ip, ror #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, r4, lsl r0 │ │ │ │ │ │ │ │ 00296e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66957,15 +66957,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, ip, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r4, ror #11 │ │ │ │ + addeq r1, r5, r4, ror #13 │ │ │ │ adceq r3, r1, ip, lsl #30 │ │ │ │ │ │ │ │ 00296f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67021,15 +67021,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, ror #9 │ │ │ │ + addeq r1, r5, r8, ror #11 │ │ │ │ adceq r3, r1, r0, lsl lr │ │ │ │ │ │ │ │ 00297054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67087,15 +67087,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, ip, lsr #8 │ │ │ │ + addeq r1, r5, ip, lsr #10 │ │ │ │ umlaleq r3, r1, r4, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r4, lsl sp │ │ │ │ │ │ │ │ 00297160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -67154,15 +67154,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r0, lsr #6 │ │ │ │ + addeq r1, r5, r0, lsr #8 │ │ │ │ adceq r3, r1, r8, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, r1, r8, lsl #24 │ │ │ │ │ │ │ │ 00297260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67219,15 +67219,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r0, lsr #4 │ │ │ │ + addeq r1, r5, r0, lsr #6 │ │ │ │ adceq r3, r1, r8, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, r1, r8, lsl #22 │ │ │ │ │ │ │ │ 0029735c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67354,15 +67354,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r0, [r5], ip │ │ │ │ + strdeq r1, [r5], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, lsl r9 │ │ │ │ │ │ │ │ 00297564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67613,15 +67613,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, lsl #24 │ │ │ │ + addeq r0, r5, r4, lsl #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r4, lsr #10 │ │ │ │ │ │ │ │ 00297950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67677,15 +67677,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, lsl #22 │ │ │ │ + addeq r0, r5, r4, lsl #24 │ │ │ │ adceq r3, r1, r4, lsr #8 │ │ │ │ │ │ │ │ 00297a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67739,15 +67739,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a133b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r0, lsl sl │ │ │ │ + addeq r0, r5, r0, lsl fp │ │ │ │ adceq r3, r1, r0, lsr r3 │ │ │ │ │ │ │ │ 00297b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67804,15 +67804,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r0, lsr #18 │ │ │ │ + addeq r0, r5, r0, lsr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, asr #4 │ │ │ │ │ │ │ │ 00297c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67868,15 +67868,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r0, lsr #16 │ │ │ │ + addeq r0, r5, r0, lsr #18 │ │ │ │ adceq r3, r1, r0, asr #2 │ │ │ │ │ │ │ │ 00297d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67930,15 +67930,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, lsr #14 │ │ │ │ + addeq r0, r5, ip, lsr #16 │ │ │ │ adceq r3, r1, ip, asr #32 │ │ │ │ │ │ │ │ 00297e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67998,15 +67998,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, lsr #12 │ │ │ │ + addeq r0, r5, r4, lsr #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r0, asr pc │ │ │ │ │ │ │ │ 00297f24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68065,15 +68065,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r8, lsl r5 │ │ │ │ + addeq r0, r5, r8, lsl r6 │ │ │ │ adceq r2, r1, r4, asr #28 │ │ │ │ │ │ │ │ 00298024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68130,15 +68130,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r8, lsl r4 │ │ │ │ + addeq r0, r5, r8, lsl r5 │ │ │ │ adceq r2, r1, r4, asr #26 │ │ │ │ │ │ │ │ 00298120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68203,15 +68203,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a12cb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r8, lsl #6 │ │ │ │ + addeq r0, r5, r8, lsl #8 │ │ │ │ adceq r2, r1, ip, lsr #24 │ │ │ │ │ │ │ │ 0029823c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68275,15 +68275,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r2, r1, ip, fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, ror #3 │ │ │ │ + addeq r0, r5, ip, ror #5 │ │ │ │ adceq r2, r1, r0, lsl fp │ │ │ │ │ │ │ │ 00298354 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68389,15 +68389,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r8, lsr r0 │ │ │ │ + addeq r0, r5, r8, lsr r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r4, ror #18 │ │ │ │ │ │ │ │ 00298510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68452,15 +68452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, asr #30 │ │ │ │ + addeq r0, r5, r4, asr #32 │ │ │ │ adceq r2, r1, r8, ror #16 │ │ │ │ │ │ │ │ 00298600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68513,15 +68513,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, asr lr @ │ │ │ │ + addeq pc, r4, r4, asr pc @ │ │ │ │ adceq r2, r1, r8, ror r7 │ │ │ │ │ │ │ │ 002986ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68577,15 +68577,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, ror #26 │ │ │ │ + addeq pc, r4, r0, ror #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, ip, lsl #13 │ │ │ │ │ │ │ │ 002987e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68640,15 +68640,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, ror #24 │ │ │ │ + addeq pc, r4, ip, ror #26 │ │ │ │ umlaleq r2, r1, r0, r5 │ │ │ │ │ │ │ │ 002988d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68701,15 +68701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, ror fp @ │ │ │ │ + addeq pc, r4, ip, ror ip @ │ │ │ │ adceq r2, r1, r0, lsr #9 │ │ │ │ │ │ │ │ 002989c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68768,15 +68768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, ror sl @ │ │ │ │ + addeq pc, r4, r4, ror fp @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r8, lsr #7 │ │ │ │ │ │ │ │ 00298acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68834,15 +68834,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, ror r9 @ │ │ │ │ + addeq pc, r4, r0, ror sl @ │ │ │ │ adceq r2, r1, r0, lsr #5 │ │ │ │ │ │ │ │ 00298bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68898,15 +68898,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, ror r8 @ │ │ │ │ + addeq pc, r4, r4, ror r9 @ │ │ │ │ adceq r2, r1, r4, lsr #3 │ │ │ │ │ │ │ │ 00298cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68970,15 +68970,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, ror #14 │ │ │ │ + addeq pc, r4, r8, ror #16 │ │ │ │ umlaleq r2, r1, r0, r0 │ │ │ │ │ │ │ │ 00298dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69041,15 +69041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, asr r6 @ │ │ │ │ + addeq pc, r4, r0, asr r7 @ │ │ │ │ adceq r1, r1, r8, ror pc │ │ │ │ │ │ │ │ 00298eec : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69155,15 +69155,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, asr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0084f4b0 │ │ │ │ + @ instruction: 0x0084f5b0 │ │ │ │ adceq r1, r1, r8, asr #27 │ │ │ │ │ │ │ │ 002990a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69220,15 +69220,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0084f3b8 │ │ │ │ + @ instruction: 0x0084f4b8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 002991a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69284,15 +69284,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0084f2b8 │ │ │ │ + @ instruction: 0x0084f3b8 │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 00299298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69346,15 +69346,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, asr #3 │ │ │ │ + addeq pc, r4, r4, asr #5 │ │ │ │ ldrdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69473,15 +69473,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r0, ror #31 │ │ │ │ + addeq pc, r4, r0, ror #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69536,15 +69536,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, ror #29 │ │ │ │ + addeq lr, r4, r4, ror #31 │ │ │ │ adceq r1, r1, r0, lsl #16 │ │ │ │ │ │ │ │ 00299668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69688,15 +69688,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2997c8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, r4, lsl #25 │ │ │ │ + addeq lr, r4, r4, lsl #27 │ │ │ │ adceq r1, r1, ip, asr #11 │ │ │ │ │ │ │ │ 002998b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69780,15 +69780,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299930 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, ip, lsl fp │ │ │ │ + addeq lr, r4, ip, lsl ip │ │ │ │ adceq r1, r1, r4, ror #8 │ │ │ │ │ │ │ │ 00299a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69872,15 +69872,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299a98 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0084e9b4 │ │ │ │ + @ instruction: 0x0084eab4 │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -69956,15 +69956,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299bfc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r8, ror #16 │ │ │ │ + addeq lr, r4, r8, ror #18 │ │ │ │ @ instruction: 0x00a111b0 │ │ │ │ │ │ │ │ 00299cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70039,15 +70039,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299d40 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, lsr #14 │ │ │ │ + addeq lr, r4, r4, lsr #16 │ │ │ │ adceq r1, r1, ip, rrx │ │ │ │ │ │ │ │ 00299e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70122,15 +70122,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299e84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r0, ror #11 │ │ │ │ + addeq lr, r4, r0, ror #13 │ │ │ │ adceq r0, r1, r8, lsr #30 │ │ │ │ │ │ │ │ 00299f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70205,15 +70205,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299fc8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq lr, r4, ip, r4 │ │ │ │ + umulleq lr, r4, ip, r5 │ │ │ │ adceq r0, r1, r4, ror #27 │ │ │ │ │ │ │ │ 0029a09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70231,15 +70231,15 @@ │ │ │ │ bne 29a138 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a138 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a138 │ │ │ │ - bl 9d9c74 │ │ │ │ + bl 9d9d6c │ │ │ │ ldr r2, [pc, #284] @ 29a21c │ │ │ │ ldr r3, [pc, #276] @ 29a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70307,15 +70307,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a0f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, ror #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, ip, lsl sp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, r4, asr #5 │ │ │ │ + addeq lr, r4, r4, asr #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a22c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 29a09c │ │ │ │ @@ -70343,15 +70343,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a2e0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a2e0 │ │ │ │ - bl 9d9c74 │ │ │ │ + bl 9d9d6c │ │ │ │ ldr r2, [pc, #260] @ 29a3ac │ │ │ │ ldr r3, [pc, #252] @ 29a3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70412,15 +70412,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a2a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a10bb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r4, ror fp │ │ │ │ - addeq lr, r4, r4, lsr r1 │ │ │ │ + addeq lr, r4, r4, lsr r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70435,15 +70435,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a448 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a448 │ │ │ │ - bl 9d9c44 │ │ │ │ + bl 9d9d3c │ │ │ │ ldr r2, [pc, #260] @ 29a514 │ │ │ │ ldr r3, [pc, #252] @ 29a510 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70504,15 +70504,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a408 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, ip, lsl #20 │ │ │ │ - addeq sp, r4, ip, asr #31 │ │ │ │ + addeq lr, r4, ip, asr #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70527,15 +70527,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a5b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a5b0 │ │ │ │ - bl 9d9c44 │ │ │ │ + bl 9d9d3c │ │ │ │ ldr r2, [pc, #260] @ 29a67c │ │ │ │ ldr r3, [pc, #252] @ 29a678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70596,15 +70596,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a570 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r4, lsr #17 │ │ │ │ - addeq sp, r4, r4, ror #28 │ │ │ │ + addeq sp, r4, r4, ror #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70622,15 +70622,15 @@ │ │ │ │ bne 29a720 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a720 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a720 │ │ │ │ - bl 9d931c │ │ │ │ + bl 9d9414 │ │ │ │ ldr r2, [pc, #284] @ 29a808 │ │ │ │ ldr r3, [pc, #276] @ 29a804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70724,15 +70724,15 @@ │ │ │ │ bne 29a8b0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a8b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a8b0 │ │ │ │ - bl 9d9298 │ │ │ │ + bl 9d9390 │ │ │ │ ldr r2, [pc, #284] @ 29a998 │ │ │ │ ldr r3, [pc, #276] @ 29a994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70800,15 +70800,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a874 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r0, lsr #11 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, asr #22 │ │ │ │ + addeq sp, r4, ip, asr #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70826,15 +70826,15 @@ │ │ │ │ bne 29aa40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29aa40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29aa40 │ │ │ │ - bl 9d9298 │ │ │ │ + bl 9d9390 │ │ │ │ ldr r2, [pc, #284] @ 29ab28 │ │ │ │ ldr r3, [pc, #276] @ 29ab24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70902,15 +70902,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29aa04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r0, lsl r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0084d9bc │ │ │ │ + @ instruction: 0x0084dabc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ab38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70926,15 +70926,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29abc8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29abc8 │ │ │ │ - bl 9d931c │ │ │ │ + bl 9d9414 │ │ │ │ ldr r2, [pc, #260] @ 29ac98 │ │ │ │ ldr r3, [pc, #252] @ 29ac94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70995,15 +70995,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ab8c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r8, lsl #5 │ │ │ │ - addeq sp, r4, ip, asr #16 │ │ │ │ + addeq sp, r4, ip, asr #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029aca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71018,15 +71018,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ad30 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ad30 │ │ │ │ - bl 9d9298 │ │ │ │ + bl 9d9390 │ │ │ │ ldr r2, [pc, #260] @ 29ae00 │ │ │ │ ldr r3, [pc, #252] @ 29adfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71087,15 +71087,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29acf4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r0, lsr #2 │ │ │ │ - addeq sp, r4, r4, ror #13 │ │ │ │ + addeq sp, r4, r4, ror #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ae0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71110,15 +71110,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ae98 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ae98 │ │ │ │ - bl 9d9298 │ │ │ │ + bl 9d9390 │ │ │ │ ldr r2, [pc, #260] @ 29af68 │ │ │ │ ldr r3, [pc, #252] @ 29af64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71179,15 +71179,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ae5c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r0], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a0ffb8 │ │ │ │ - addeq sp, r4, ip, ror r5 │ │ │ │ + addeq sp, r4, ip, ror r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029af74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71271,15 +71271,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 29afe8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, r4, ror #8 │ │ │ │ + addeq sp, r4, r4, ror #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r0, r8, lsr #27 │ │ │ │ │ │ │ │ 0029b0e0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -71846,15 +71846,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0f5b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0084cbbc │ │ │ │ + @ instruction: 0x0084ccbc │ │ │ │ strdeq pc, [r0], ip @ │ │ │ │ │ │ │ │ 0029b970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71920,15 +71920,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r0, lsr #21 │ │ │ │ + addeq ip, r4, r0, lsr #23 │ │ │ │ ldrdeq pc, [r0], ip @ │ │ │ │ │ │ │ │ 0029ba90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71994,15 +71994,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r0, lsl #19 │ │ │ │ + addeq ip, r4, r0, lsl #21 │ │ │ │ @ instruction: 0x00a0f2bc │ │ │ │ │ │ │ │ 0029bbb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72064,15 +72064,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r8, ror #16 │ │ │ │ + addeq ip, r4, r8, ror #18 │ │ │ │ adceq pc, r0, r8, lsr #3 │ │ │ │ │ │ │ │ 0029bcc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72127,15 +72127,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r8, ror r7 │ │ │ │ + addeq ip, r4, r8, ror r8 │ │ │ │ strheq pc, [r0], r0 @ │ │ │ │ │ │ │ │ 0029bdb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72190,15 +72190,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, asr r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r4, lsl #13 │ │ │ │ + addeq ip, r4, r4, lsl #15 │ │ │ │ @ instruction: 0x00a0efbc │ │ │ │ │ │ │ │ 0029bea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72253,15 +72253,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq ip, r4, r0, r5 │ │ │ │ + umulleq ip, r4, r0, r6 │ │ │ │ adceq lr, r0, r8, asr #29 │ │ │ │ │ │ │ │ 0029bf9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72279,15 +72279,15 @@ │ │ │ │ bne 29c038 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c038 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c038 │ │ │ │ - bl 9d9c64 │ │ │ │ + bl 9d9d5c │ │ │ │ ldr r2, [pc, #240] @ 29c0f0 │ │ │ │ ldr r3, [pc, #232] @ 29c0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72343,15 +72343,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c050 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, ip, lsl lr │ │ │ │ - addeq ip, r4, r4, asr #8 │ │ │ │ + addeq ip, r4, r4, asr #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72370,15 +72370,15 @@ │ │ │ │ bne 29c19c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c19c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c19c │ │ │ │ - bl 9d9c3c │ │ │ │ + bl 9d9d34 │ │ │ │ ldr r2, [pc, #220] @ 29c240 │ │ │ │ ldr r3, [pc, #212] @ 29c23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72429,15 +72429,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c1b4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r0], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a0ecb8 │ │ │ │ - addeq ip, r4, r4, ror #5 │ │ │ │ + addeq ip, r4, r4, ror #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72456,15 +72456,15 @@ │ │ │ │ bne 29c2ec │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c2ec │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c2ec │ │ │ │ - bl 9d9c3c │ │ │ │ + bl 9d9d34 │ │ │ │ ldr r2, [pc, #220] @ 29c390 │ │ │ │ ldr r3, [pc, #212] @ 29c38c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72515,15 +72515,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c304 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, ror #22 │ │ │ │ - umulleq ip, r4, r4, r1 │ │ │ │ + umulleq ip, r4, r4, r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72540,15 +72540,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c434 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c434 │ │ │ │ - bl 9d9c64 │ │ │ │ + bl 9d9d5c │ │ │ │ ldr r2, [pc, #212] @ 29c4d0 │ │ │ │ ldr r3, [pc, #204] @ 29c4cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72597,15 +72597,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c3f4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, lsr #20 │ │ │ │ - addeq ip, r4, r8, lsl r0 │ │ │ │ + addeq ip, r4, r8, lsl r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c4dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72620,15 +72620,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c568 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c568 │ │ │ │ - bl 9d9c3c │ │ │ │ + bl 9d9d34 │ │ │ │ ldr r2, [pc, #184] @ 29c5ec │ │ │ │ ldr r3, [pc, #176] @ 29c5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72670,15 +72670,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c52c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, ror #17 │ │ │ │ - addeq fp, r4, r8, lsl #30 │ │ │ │ + addeq ip, r4, r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c5f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72693,15 +72693,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c684 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c684 │ │ │ │ - bl 9d9c3c │ │ │ │ + bl 9d9d34 │ │ │ │ ldr r2, [pc, #184] @ 29c708 │ │ │ │ ldr r3, [pc, #176] @ 29c704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72743,15 +72743,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c648 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, ip, asr #15 │ │ │ │ - addeq fp, r4, ip, ror #27 │ │ │ │ + addeq fp, r4, ip, ror #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c714 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72769,15 +72769,15 @@ │ │ │ │ bne 29c7ac │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c7ac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c7ac │ │ │ │ - bl 9d9308 │ │ │ │ + bl 9d9400 │ │ │ │ ldr r2, [pc, #240] @ 29c868 │ │ │ │ ldr r3, [pc, #232] @ 29c864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72860,15 +72860,15 @@ │ │ │ │ bne 29c910 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c910 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c910 │ │ │ │ - bl 9d9274 │ │ │ │ + bl 9d936c │ │ │ │ ldr r2, [pc, #220] @ 29c9b8 │ │ │ │ ldr r3, [pc, #212] @ 29c9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72919,15 +72919,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c928 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, asr #10 │ │ │ │ - addeq fp, r4, r0, ror fp │ │ │ │ + addeq fp, r4, r0, ror ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c9c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72946,15 +72946,15 @@ │ │ │ │ bne 29ca60 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29ca60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ca60 │ │ │ │ - bl 9d9274 │ │ │ │ + bl 9d936c │ │ │ │ ldr r2, [pc, #220] @ 29cb08 │ │ │ │ ldr r3, [pc, #212] @ 29cb04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73005,15 +73005,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29ca78 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ - addeq fp, r4, r0, lsr #20 │ │ │ │ + addeq fp, r4, r0, lsr #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029cb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73030,15 +73030,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29cba8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29cba8 │ │ │ │ - bl 9d9308 │ │ │ │ + bl 9d9400 │ │ │ │ ldr r2, [pc, #212] @ 29cc48 │ │ │ │ ldr r3, [pc, #204] @ 29cc44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73087,15 +73087,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cb6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, lsr #5 │ │ │ │ - addeq fp, r4, r4, lsr #17 │ │ │ │ + addeq fp, r4, r4, lsr #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cc54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73110,15 +73110,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ccdc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ccdc │ │ │ │ - bl 9d9274 │ │ │ │ + bl 9d936c │ │ │ │ ldr r2, [pc, #184] @ 29cd64 │ │ │ │ ldr r3, [pc, #176] @ 29cd60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73160,15 +73160,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cca4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, ror r1 │ │ │ │ - umulleq fp, r4, r4, r7 │ │ │ │ + umulleq fp, r4, r4, r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cd70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73183,15 +73183,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cdf8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cdf8 │ │ │ │ - bl 9d9274 │ │ │ │ + bl 9d936c │ │ │ │ ldr r2, [pc, #184] @ 29ce80 │ │ │ │ ldr r3, [pc, #176] @ 29ce7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73233,15 +73233,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cdc0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, r0, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r4, asr r0 │ │ │ │ - addeq fp, r4, r8, ror r6 │ │ │ │ + addeq fp, r4, r8, ror r7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ce8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73310,15 +73310,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r4, ror r5 │ │ │ │ + addeq fp, r4, r4, ror r6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a0deb4 │ │ │ │ │ │ │ │ 0029cfbc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -73399,15 +73399,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r4, ip, lsr #8 │ │ │ │ + addeq fp, r4, ip, lsr #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, ip, ror #26 │ │ │ │ │ │ │ │ 0029d100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73463,15 +73463,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r4, r8, lsr r3 │ │ │ │ + addeq fp, r4, r8, lsr r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, ror ip │ │ │ │ │ │ │ │ 0029d1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73527,15 +73527,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r4, r0, asr #4 │ │ │ │ + addeq fp, r4, r0, asr #6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, ror fp │ │ │ │ │ │ │ │ 0029d2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73591,15 +73591,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r4, r8, asr #2 │ │ │ │ + addeq fp, r4, r8, asr #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, lsl #21 │ │ │ │ │ │ │ │ 0029d3e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74124,15 +74124,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, asr #21 │ │ │ │ + addeq sl, r4, r0, asr #23 │ │ │ │ adceq sp, r0, r0, asr r3 │ │ │ │ │ │ │ │ 0029db20 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74232,15 +74232,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, lsl r9 │ │ │ │ + addeq sl, r4, r8, lsl sl │ │ │ │ adceq sp, r0, r8, lsr #3 │ │ │ │ │ │ │ │ 0029dcc8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74340,15 +74340,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, ror r7 │ │ │ │ + addeq sl, r4, r0, ror r8 │ │ │ │ adceq sp, r0, r0 │ │ │ │ │ │ │ │ 0029de70 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74448,15 +74448,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, asr #11 │ │ │ │ + addeq sl, r4, r8, asr #13 │ │ │ │ adceq ip, r0, r8, asr lr │ │ │ │ │ │ │ │ 0029e018 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74556,15 +74556,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r0], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, lsr #8 │ │ │ │ + addeq sl, r4, r0, lsr #10 │ │ │ │ @ instruction: 0x00a0ccb0 │ │ │ │ │ │ │ │ 0029e1c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74664,15 +74664,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, ror r2 │ │ │ │ + addeq sl, r4, r8, ror r3 │ │ │ │ adceq ip, r0, r8, lsl #22 │ │ │ │ │ │ │ │ 0029e368 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74880,15 +74880,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r8, lsr #30 │ │ │ │ + addeq sl, r4, r8, lsr #32 │ │ │ │ @ instruction: 0x00a0c7b8 │ │ │ │ │ │ │ │ 0029e6b8 : │ │ │ │ mov r3, #0 │ │ │ │ b 272828 │ │ │ │ │ │ │ │ 0029e6c0 : │ │ │ │ @@ -74917,46 +74917,46 @@ │ │ │ │ b 272bc8 │ │ │ │ ldr r3, [pc, #180] @ 29e7d0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e780 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da0e4 │ │ │ │ + bl 9da1dc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e78c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da094 │ │ │ │ + bl 9da18c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e78c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e6fc │ │ │ │ b 29e724 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9da0e4 │ │ │ │ + bl 9da1dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9da0bc │ │ │ │ + bl 9da1b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6fc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -74986,46 +74986,46 @@ │ │ │ │ b 272bc8 │ │ │ │ ldr r3, [pc, #180] @ 29e8dc │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e88c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da0e4 │ │ │ │ + bl 9da1dc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e898 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da094 │ │ │ │ + bl 9da18c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e898 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da0a8 │ │ │ │ + bl 9da1a0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e808 │ │ │ │ b 29e830 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9da0e4 │ │ │ │ + bl 9da1dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e808 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9da0bc │ │ │ │ + bl 9da1b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e808 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75072,33 +75072,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e9f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9918 │ │ │ │ + bl 9d9a10 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d98c8 │ │ │ │ + bl 9d99c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75108,22 +75108,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e924 │ │ │ │ b 29e978 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d9918 │ │ │ │ + bl 9d9a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e924 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d98f0 │ │ │ │ + bl 9d99e8 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e924 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75170,33 +75170,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29eb78 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9918 │ │ │ │ + bl 9d9a10 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29eb88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d98c8 │ │ │ │ + bl 9d99c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29eb88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75206,22 +75206,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29eaa4 │ │ │ │ b 29eaf8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d9918 │ │ │ │ + bl 9d9a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29eaa4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d98f0 │ │ │ │ + bl 9d99e8 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29eaa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75420,21 +75420,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29eed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq ip, [r0], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r4, lsr #14 │ │ │ │ - umulleq r9, r4, r4, r6 │ │ │ │ + addeq r9, r4, r4, lsr #16 │ │ │ │ + umulleq r9, r4, r4, r7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r4, lsr #13 │ │ │ │ + addeq r9, r4, r4, lsr #15 │ │ │ │ adceq fp, r0, r8, ror #31 │ │ │ │ - addeq r9, r4, ip, lsl #12 │ │ │ │ - rsbseq r0, r4, ip, ror #19 │ │ │ │ + addeq r9, r4, ip, lsl #14 │ │ │ │ + rsbseq r0, r4, ip, ror #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029eed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75532,22 +75532,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq fp, r0, r0, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r0, ror #10 │ │ │ │ + addeq r9, r4, r0, ror #12 │ │ │ │ ldrdeq r9, [r4], lr │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r8, ror #9 │ │ │ │ + addeq r9, r4, r8, ror #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r0, r8, lsr #28 │ │ │ │ - addeq r9, r4, r4, asr r4 │ │ │ │ - rsbseq r0, r4, r4, lsr r8 │ │ │ │ + addeq r9, r4, r4, asr r5 │ │ │ │ + rsbseq r0, r4, r4, lsr r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75647,21 +75647,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ strdeq r9, [r4], r0 │ │ │ │ adceq fp, r0, r4, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r4, lsr #6 │ │ │ │ + addeq r9, r4, r4, lsr #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r8, lsr #6 │ │ │ │ + addeq r9, r4, r8, lsr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r0, r8, ror #24 │ │ │ │ - umulleq r9, r4, r4, r2 │ │ │ │ - rsbseq r0, r4, r4, ror r6 │ │ │ │ + umulleq r9, r4, r4, r3 │ │ │ │ + rsbseq r0, r4, r4, ror r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75762,21 +75762,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq fp, r0, r4, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r9, [r4], r4 │ │ │ │ - addeq r9, r4, lr, ror #2 │ │ │ │ + addeq r9, r4, lr, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, ip, ror #2 │ │ │ │ + addeq r9, r4, ip, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r0, ip, lsr #21 │ │ │ │ ldrdeq r9, [r4], r0 │ │ │ │ - ldrheq r0, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r0, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f418 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75873,20 +75873,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 29f5c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq fp, r0, ip, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r0, lsr #32 │ │ │ │ - umulleq r8, r4, r0, pc @ │ │ │ │ + addeq r9, r4, r0, lsr #2 │ │ │ │ + umulleq r9, r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq fp, [r0], r0 @ │ │ │ │ - addeq r8, r4, r8, lsl pc │ │ │ │ - ldrsheq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r9, r4, r8, lsl r0 │ │ │ │ + ldrsheq r0, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f5c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75979,19 +75979,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 29f760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq fp, r0, ip, lsr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r4, r6, lsl #28 │ │ │ │ + addeq r8, r4, r6, lsl #30 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq fp, r0, r4, ror #14 │ │ │ │ - addeq r8, r4, r8, ror sp │ │ │ │ - rsbseq r0, r4, r8, asr r1 │ │ │ │ + addeq r8, r4, r8, ror lr │ │ │ │ + rsbseq r0, r4, r8, asr r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76212,19 +76212,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq r8, [r4], r4 │ │ │ │ strdeq r8, [r4], r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r8, r4, r8, lsr #20 │ │ │ │ - rsbseq pc, r3, ip, ror #28 │ │ │ │ - rsbseq pc, r3, r8, lsl #29 │ │ │ │ + addeq r8, r4, r8, lsr #22 │ │ │ │ + rsbseq pc, r3, ip, ror #30 │ │ │ │ + rsbseq pc, r3, r8, lsl #31 │ │ │ │ ldrdeq r8, [r4], r4 │ │ │ │ - ldrheq pc, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq pc, [r3], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0029fb00 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 29fb70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -76394,31 +76394,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -76545,22 +76545,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r8, [r4], r4 │ │ │ │ - addeq r8, r4, r4, ror #14 │ │ │ │ + addeq r8, r4, r4, ror #16 │ │ │ │ adceq sl, r0, ip, ror pc │ │ │ │ - addeq r8, r4, r8, ror #10 │ │ │ │ - addeq r8, r4, ip, ror #9 │ │ │ │ - ldrsbeq pc, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r8, r4, r0, asr #9 │ │ │ │ - rsbseq pc, r3, r4, lsl #18 │ │ │ │ - rsbseq pc, r3, r0, lsr #18 │ │ │ │ + addeq r8, r4, r8, ror #12 │ │ │ │ + addeq r8, r4, ip, ror #11 │ │ │ │ + ldrsbeq pc, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r8, r4, r0, asr #11 │ │ │ │ + rsbseq pc, r3, r4, lsl #20 │ │ │ │ + rsbseq pc, r3, r0, lsr #20 │ │ │ │ │ │ │ │ 002a0024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -76775,22 +76775,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2a03b0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2a03b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r8, r4, r8, lsl r4 │ │ │ │ - addeq r8, r4, r2, asr #6 │ │ │ │ + addeq r8, r4, r8, lsl r5 │ │ │ │ + addeq r8, r4, r2, asr #8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r8, r4, r0, ror r1 │ │ │ │ - ldrheq pc, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrsbeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r8, r4, ip, lsl r1 │ │ │ │ - rsbseq pc, r3, r4, lsl #10 │ │ │ │ + addeq r8, r4, r0, ror r2 │ │ │ │ + ldrheq pc, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq pc, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r8, r4, ip, lsl r2 │ │ │ │ + rsbseq pc, r3, r4, lsl #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a03b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -76890,59 +76890,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -76970,43 +76970,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -77062,33 +77062,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -77148,37 +77148,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -77234,15 +77234,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -77727,35 +77727,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq sl, r0, ip, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq r7, r4, ip, pc @ │ │ │ │ - addeq r7, r4, lr, asr r8 │ │ │ │ + umulleq r8, r4, ip, r0 │ │ │ │ + addeq r7, r4, lr, asr r9 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq sl, [r0], r8 @ │ │ │ │ - addeq r7, r4, sl, lsl r6 │ │ │ │ + addeq r7, r4, sl, lsl r7 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r4, r8, ror #8 │ │ │ │ - rsbseq lr, r3, ip, lsr #17 │ │ │ │ - rsbseq lr, r3, r8, asr #17 │ │ │ │ + addeq r7, r4, r8, ror #10 │ │ │ │ + rsbseq lr, r3, ip, lsr #19 │ │ │ │ + rsbseq lr, r3, r8, asr #19 │ │ │ │ strdeq r7, [r4], r4 │ │ │ │ - ldrsbeq lr, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r7, r4, r0, lsl #5 │ │ │ │ + addeq r7, r4, r0, lsl #7 │ │ │ │ + rsbseq lr, r3, ip, lsr r8 │ │ │ │ + rsbseq lr, r3, r0, asr #15 │ │ │ │ + addeq r7, r4, ip, asr r3 │ │ │ │ rsbseq lr, r3, ip, lsr r7 │ │ │ │ - rsbseq lr, r3, r0, asr #13 │ │ │ │ - addeq r7, r4, ip, asr r2 │ │ │ │ - rsbseq lr, r3, ip, lsr r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a12c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -77851,59 +77851,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -77929,39 +77929,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -78018,33 +78018,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -78104,35 +78104,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -78190,15 +78190,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -78372,19 +78372,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r8, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r4, r0, lsr #1 │ │ │ │ + addeq r7, r4, r0, lsr #3 │ │ │ │ adceq r9, r0, r4, asr #5 │ │ │ │ - @ instruction: 0x008468b8 │ │ │ │ - addeq r6, r4, r0, asr r8 │ │ │ │ - rsbseq sp, r3, r4, lsr ip │ │ │ │ + @ instruction: 0x008469b8 │ │ │ │ + addeq r6, r4, r0, asr r9 │ │ │ │ + rsbseq sp, r3, r4, lsr sp │ │ │ │ │ │ │ │ 002a1c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2a1d94 │ │ │ │ @@ -78447,15 +78447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r4, r8, asr #15 │ │ │ │ + addeq r6, r4, r8, asr #17 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r0, r4, asr #1 │ │ │ │ │ │ │ │ 002a1da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78523,15 +78523,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r4, r0, lsr #13 │ │ │ │ + addeq r6, r4, r0, lsr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r8, r0, ip, pc @ │ │ │ │ │ │ │ │ 002a1ed0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1f18 │ │ │ │ @@ -78559,17 +78559,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, ror #10 │ │ │ │ - ldrheq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, r3, ip, asr #19 │ │ │ │ + addeq r6, r4, ip, ror #12 │ │ │ │ + ldrheq sp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, r3, ip, asr #21 │ │ │ │ │ │ │ │ 002a1f58 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1fa4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -78596,17 +78596,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, ror #9 │ │ │ │ - rsbseq sp, r3, r4, lsr #18 │ │ │ │ - rsbseq sp, r3, r0, asr #18 │ │ │ │ + addeq r6, r4, r0, ror #11 │ │ │ │ + rsbseq sp, r3, r4, lsr #20 │ │ │ │ + rsbseq sp, r3, r0, asr #20 │ │ │ │ │ │ │ │ 002a1fe4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a203c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -78636,17 +78636,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, asr #8 │ │ │ │ - rsbseq sp, r3, ip, lsl #17 │ │ │ │ - rsbseq sp, r3, r8, lsr #17 │ │ │ │ + addeq r6, r4, r8, asr #10 │ │ │ │ + rsbseq sp, r3, ip, lsl #19 │ │ │ │ + rsbseq sp, r3, r8, lsr #19 │ │ │ │ │ │ │ │ 002a207c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -78685,17 +78685,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsl #7 │ │ │ │ - ldrsbeq sp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sp, r3, ip, ror #15 │ │ │ │ + addeq r6, r4, ip, lsl #9 │ │ │ │ + ldrsbeq sp, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, r3, ip, ror #17 │ │ │ │ │ │ │ │ 002a2138 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2170 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -78717,17 +78717,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a21ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl r3 │ │ │ │ - rsbseq sp, r3, r8, asr r7 │ │ │ │ - rsbseq sp, r3, r4, ror r7 │ │ │ │ + addeq r6, r4, r4, lsl r4 │ │ │ │ + rsbseq sp, r3, r8, asr r8 │ │ │ │ + rsbseq sp, r3, r4, ror r8 │ │ │ │ │ │ │ │ 002a21b0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2a21f8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -79628,21 +79628,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2a2d74 │ │ │ │ b 2a2c6c │ │ │ │ bl 255760 │ │ │ │ - addeq r5, r4, r6, asr #26 │ │ │ │ - addeq r5, r4, r7, lsl sp │ │ │ │ + addeq r5, r4, r6, asr #28 │ │ │ │ + addeq r5, r4, r7, lsl lr │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r4, r8, asr r5 │ │ │ │ - rsbseq ip, r3, r8, lsr #20 │ │ │ │ + addeq r5, r4, r8, asr r6 │ │ │ │ + rsbseq ip, r3, r8, lsr #22 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002a2fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -79916,22 +79916,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ strdeq r7, [r0], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r4, ip, lsl r3 │ │ │ │ - umulleq r5, r4, ip, r2 │ │ │ │ + addeq r5, r4, ip, lsl r4 │ │ │ │ + umulleq r5, r4, ip, r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r7, r0, r0, lsl fp │ │ │ │ - addeq r5, r4, ip, asr #2 │ │ │ │ - addeq r5, r4, r8, lsr #2 │ │ │ │ - addeq r5, r4, r4, ror #1 │ │ │ │ - ldrheq ip, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r5, r4, ip, asr #4 │ │ │ │ + addeq r5, r4, r8, lsr #4 │ │ │ │ + addeq r5, r4, r4, ror #3 │ │ │ │ + ldrheq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002a3414 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -80076,15 +80076,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a3638 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a35cc │ │ │ │ - bl 73470c │ │ │ │ + bl 734804 │ │ │ │ b 2a3630 │ │ │ │ │ │ │ │ 002a3640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80104,59 +80104,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ ldr r2, [pc, #16] @ 2a36ac │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2a3614 │ │ │ │ - rsbseq ip, r3, r4, lsl r4 │ │ │ │ - addeq r5, r4, r4, lsl #11 │ │ │ │ - ldrsheq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r3, r4, lsl r5 │ │ │ │ + addeq r5, r4, r4, lsl #13 │ │ │ │ + ldrsheq ip, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002a36b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a36d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a36fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3748 : │ │ │ │ @@ -80196,53 +80196,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a37c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a37e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80265,15 +80265,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 997fec │ │ │ │ + bl 9980e4 │ │ │ │ ldr r2, [pc, #64] @ 2a3910 │ │ │ │ ldr r3, [pc, #56] @ 2a390c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80308,15 +80308,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 99805c │ │ │ │ + bl 998154 │ │ │ │ ldr r2, [pc, #64] @ 2a39b4 │ │ │ │ ldr r3, [pc, #56] @ 2a39b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80378,15 +80378,15 @@ │ │ │ │ 002a3a48 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2a3a80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da2b4 │ │ │ │ + bl 9da3ac │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80404,36 +80404,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da384 │ │ │ │ + bl 9da47c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da2dc │ │ │ │ + bl 9da3d4 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da320 │ │ │ │ + bl 9da418 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88103,20 +88103,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2aadd4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r0, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r0, r3, r0, asr #29 │ │ │ │ + rsbseq r0, r3, r0, asr #31 │ │ │ │ ldr r1, [pc, #8] @ 2aade8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 994298 │ │ │ │ - rsbseq r0, r3, r4, lsr #29 │ │ │ │ + b 994390 │ │ │ │ + rsbseq r0, r3, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2aaff4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -88193,26 +88193,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253840 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abf50 │ │ │ │ + bl 9ac048 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253840 │ │ │ │ bl 254320 │ │ │ │ ldr r1, [pc, #160] @ 2aaffc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ab000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ b 2aaef0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2aaebc │ │ │ │ ldr ip, [pc, #132] @ 2ab004 │ │ │ │ ldr r3, [pc, #132] @ 2ab008 │ │ │ │ ldr r1, [pc, #132] @ 2ab00c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88237,32 +88237,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ab02c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ ldr r0, [pc, #68] @ 2ab030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ bl 255760 │ │ │ │ adceq r0, r0, ip │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - addeq sp, r3, r0, asr #25 │ │ │ │ - @ instruction: 0x007e7698 │ │ │ │ - addeq r6, r1, ip, lsr r2 │ │ │ │ - umulleq sp, r3, r0, ip │ │ │ │ - ldrsheq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r3, r8, ror #23 │ │ │ │ - addeq sp, r3, r8, ror #24 │ │ │ │ - rsbseq r5, r3, r8, asr #23 │ │ │ │ + addeq sp, r3, r0, asr #27 │ │ │ │ + @ instruction: 0x007e7798 │ │ │ │ + addeq r6, r1, ip, lsr r3 │ │ │ │ + umulleq sp, r3, r0, sp │ │ │ │ + ldrsheq r5, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r5, r3, r8, ror #25 │ │ │ │ + addeq sp, r3, r8, ror #26 │ │ │ │ + rsbseq r5, r3, r8, asr #25 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - ldrsbeq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - addeq sp, r3, r4, asr #24 │ │ │ │ - rsbseq r5, r3, r4, lsr #23 │ │ │ │ + ldrsbeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sp, r3, r4, asr #26 │ │ │ │ + rsbseq r5, r3, r4, lsr #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r5, r3, ip, asr #23 │ │ │ │ + rsbseq r5, r3, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ab308 │ │ │ │ mov r7, r3 │ │ │ │ @@ -88366,58 +88366,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e48 │ │ │ │ + bl 979f40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ab15c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 253e28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab2e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ab330 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r0, [pc, #256] @ 2ab334 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ b 2ab174 │ │ │ │ ldr r3, [pc, #240] @ 2ab338 │ │ │ │ ldr ip, [pc, #240] @ 2ab33c │ │ │ │ ldr r1, [pc, #240] @ 2ab340 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #1 │ │ │ │ b 2ab1a4 │ │ │ │ ldr r3, [pc, #200] @ 2ab344 │ │ │ │ ldr ip, [pc, #200] @ 2ab348 │ │ │ │ ldr r1, [pc, #200] @ 2ab34c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2ab26c │ │ │ │ mov r0, #20 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -88438,44 +88438,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 2535ac │ │ │ │ mov r7, r0 │ │ │ │ b 2ab21c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r8, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00735b94 │ │ │ │ - @ instruction: 0x00735b98 │ │ │ │ - rsbseq r5, r3, r8, lsr #23 │ │ │ │ - rsbseq r5, r3, ip, asr fp │ │ │ │ - rsbseq r0, pc, ip, asr #30 │ │ │ │ - rsbseq r5, r3, r0, ror fp │ │ │ │ - rsbseq r5, r3, ip, asr fp │ │ │ │ + @ instruction: 0x00735c94 │ │ │ │ + @ instruction: 0x00735c98 │ │ │ │ + rsbseq r5, r3, r8, lsr #25 │ │ │ │ + rsbseq r5, r3, ip, asr ip │ │ │ │ + rsbseq r1, pc, ip, asr #32 │ │ │ │ + rsbseq r5, r3, r0, ror ip │ │ │ │ + rsbseq r5, r3, ip, asr ip │ │ │ │ addseq pc, pc, r0, ror ip @ │ │ │ │ - rsbseq r5, r3, r4, lsr #21 │ │ │ │ - ldrheq r5, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - addeq sp, r3, ip, asr #19 │ │ │ │ - rsbseq r5, r3, r4, lsr #20 │ │ │ │ - rsbseq r5, r3, r8, lsr #18 │ │ │ │ - umulleq sp, r3, r4, r9 │ │ │ │ - rsbseq r5, r3, r4, lsl sl │ │ │ │ - ldrsheq r5, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r3, r4, lsr #23 │ │ │ │ + ldrheq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sp, r3, ip, asr #21 │ │ │ │ + rsbseq r5, r3, r4, lsr #22 │ │ │ │ + rsbseq r5, r3, r8, lsr #20 │ │ │ │ + umulleq sp, r3, r4, sl │ │ │ │ + rsbseq r5, r3, r4, lsl fp │ │ │ │ + ldrsheq r5, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq r5, [r3], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ab404 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ab3d8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 733d48 │ │ │ │ + bl 733e40 │ │ │ │ ldr r3, [pc, #120] @ 2ab408 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ab40c │ │ │ │ ldr r5, [pc, #112] @ 2ab410 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -88487,35 +88487,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2aadec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ab418 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 994298 │ │ │ │ + b 994390 │ │ │ │ ldr r3, [pc, #60] @ 2ab41c │ │ │ │ ldr lr, [pc, #60] @ 2ab420 │ │ │ │ ldr r1, [pc, #60] @ 2ab424 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq pc, pc, r4, lsr #21 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - ldrsbeq r5, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq r5, [r3], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - addeq sp, r3, r4, lsr r8 │ │ │ │ - rsbseq r5, r3, ip, lsl r9 │ │ │ │ - @ instruction: 0x00735790 │ │ │ │ + addeq sp, r3, r4, lsr r9 │ │ │ │ + rsbseq r5, r3, ip, lsl sl │ │ │ │ + @ instruction: 0x00735890 │ │ │ │ │ │ │ │ 002ab428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ab504 │ │ │ │ @@ -88545,15 +88545,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ab520 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a6960 │ │ │ │ + bl 9a6a58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab4dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -88568,22 +88568,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 98e7d0 │ │ │ │ + blhi 98e7d0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ umullseq pc, pc, ip, r9 @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - addeq sp, r3, r0, lsr r7 │ │ │ │ - rsbseq r0, r9, r8, lsr #19 │ │ │ │ - rsbseq r5, r3, ip, lsl #13 │ │ │ │ + addeq sp, r3, r0, lsr r8 │ │ │ │ + rsbseq r0, r9, r8, lsr #21 │ │ │ │ + rsbseq r5, r3, ip, lsl #15 │ │ │ │ │ │ │ │ 002ab530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ab61c │ │ │ │ @@ -88597,34 +88597,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99d9d0 │ │ │ │ + bl 99dac8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 9a0c64 │ │ │ │ + bl 9a0d5c │ │ │ │ ldr r6, [pc, #148] @ 2ab628 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ab610 │ │ │ │ ldr r3, [pc, #136] @ 2ab62c │ │ │ │ ldr r1, [pc, #136] @ 2ab630 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0294 │ │ │ │ + bl 9a038c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9a0884 │ │ │ │ + bl 9a097c │ │ │ │ ldr r2, [pc, #96] @ 2ab634 │ │ │ │ ldr r3, [pc, #72] @ 2ab620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -88639,15 +88639,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ff8d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, r3, r4, asr #15 │ │ │ │ + rsbseq r5, r3, r4, asr #17 │ │ │ │ addseq pc, pc, ip, lsl #17 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ addseq pc, pc, r8, asr #16 │ │ │ │ │ │ │ │ 002ab638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88693,15 +88693,15 @@ │ │ │ │ bl 255d00 │ │ │ │ ldr r1, [pc, #136] @ 2ab76c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab724 │ │ │ │ ldr r1, [pc, #100] @ 2ab770 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -88718,22 +88718,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aadec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ab77c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 994298 │ │ │ │ + b 994390 │ │ │ │ addseq pc, pc, ip, asr #15 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - rsbseq r0, r3, r8, lsl #12 │ │ │ │ + rsbseq r0, r3, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], r8 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq r5, r3, ip, asr #8 │ │ │ │ + rsbseq r5, r3, ip, asr #10 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ab780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -88752,15 +88752,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 253534 │ │ │ │ ldr fp, [pc, #1248] @ 2abcb0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 700890 │ │ │ │ + bl 700988 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5b47e0 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -88779,15 +88779,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2abc48 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9abebc │ │ │ │ + bl 9abfb4 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 255370 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -88887,15 +88887,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2abba8 │ │ │ │ ldr r1, [pc, #744] @ 2abcd4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ab810 │ │ │ │ @@ -88909,17 +88909,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abf50 │ │ │ │ + bl 9ac048 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #632] @ 2abce4 │ │ │ │ ldr r3, [pc, #572] @ 2abcac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -88946,15 +88946,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 255568 │ │ │ │ b 2aba50 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2abcf4 │ │ │ │ @@ -88965,44 +88965,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2abae4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2abd00 │ │ │ │ ldr r2, [pc, #448] @ 2abd04 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2abd08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2abae4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 254320 │ │ │ │ ldr r3, [pc, #400] @ 2abd0c │ │ │ │ ldr r1, [pc, #400] @ 2abd10 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2abd14 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2abae4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2abd18 │ │ │ │ ldr r3, [pc, #348] @ 2abd1c │ │ │ │ ldr r2, [pc, #348] @ 2abd20 │ │ │ │ @@ -89010,22 +89010,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2abc50 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ b 2aba5c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2abd24 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2abd28 │ │ │ │ @@ -89034,25 +89034,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2abae4 │ │ │ │ mov r7, #0 │ │ │ │ b 2aba5c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ab638 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ b 2aba5c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2ab90c │ │ │ │ ldr r3, [pc, #172] @ 2abd30 │ │ │ │ ldr ip, [pc, #172] @ 2abd34 │ │ │ │ ldr r1, [pc, #172] @ 2abd38 │ │ │ │ @@ -89064,47 +89064,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r4, ror r6 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, pc, r0, asr r6 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r5, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq r5, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - @ instruction: 0x00735294 │ │ │ │ + @ instruction: 0x00735394 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - @ instruction: 0x00735190 │ │ │ │ + @ instruction: 0x00735290 │ │ │ │ strdeq sp, [r3], r0 │ │ │ │ - rsbseq r5, r3, r0, lsl #6 │ │ │ │ - rsbseq r5, r3, ip, asr #2 │ │ │ │ + rsbseq r5, r3, r0, lsl #8 │ │ │ │ + rsbseq r5, r3, ip, asr #4 │ │ │ │ @ instruction: 0x009ff3b0 │ │ │ │ - addeq sp, r3, ip, asr r1 │ │ │ │ - rsbseq r5, r3, ip, ror #4 │ │ │ │ - ldrheq r5, [r3], #-8 @ │ │ │ │ - addeq sp, r3, r4, lsl #2 │ │ │ │ - rsbseq r5, r3, r0, asr r3 │ │ │ │ - rsbseq r5, r3, r8, asr r0 │ │ │ │ - addeq sp, r3, ip, asr #1 │ │ │ │ - rsbseq r5, r3, r8, lsl r2 │ │ │ │ - rsbseq r5, r3, r0, lsr #32 │ │ │ │ - rsbseq r5, r3, r0, lsr r2 │ │ │ │ + addeq sp, r3, ip, asr r2 │ │ │ │ + rsbseq r5, r3, ip, ror #6 │ │ │ │ + ldrheq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq sp, r3, r4, lsl #4 │ │ │ │ + rsbseq r5, r3, r0, asr r4 │ │ │ │ + rsbseq r5, r3, r8, asr r1 │ │ │ │ + addeq sp, r3, ip, asr #3 │ │ │ │ + rsbseq r5, r3, r8, lsl r3 │ │ │ │ + rsbseq r5, r3, r0, lsr #2 │ │ │ │ + rsbseq r5, r3, r0, lsr r3 │ │ │ │ + rsbseq r5, r3, ip, ror #1 │ │ │ │ + addeq sp, r3, ip, lsl #3 │ │ │ │ + ldrheq r5, [r3], #-4 @ │ │ │ │ + addeq sp, r3, r8, asr r1 │ │ │ │ + rsbseq r5, r3, r4, lsl #8 │ │ │ │ + rsbseq r5, r3, ip, asr #5 │ │ │ │ + strdeq sp, [r3], r0 │ │ │ │ + rsbseq r5, r3, r0, asr #32 │ │ │ │ + umulleq sp, r3, r0, r0 │ │ │ │ + addeq r5, r1, r4, lsr r6 │ │ │ │ rsbseq r4, r3, ip, ror #31 │ │ │ │ - addeq sp, r3, ip, lsl #1 │ │ │ │ - ldrheq r4, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - addeq sp, r3, r8, asr r0 │ │ │ │ - rsbseq r5, r3, r4, lsl #6 │ │ │ │ - rsbseq r5, r3, ip, asr #3 │ │ │ │ - strdeq ip, [r3], r0 │ │ │ │ - rsbseq r4, r3, r0, asr #30 │ │ │ │ - umulleq ip, r3, r0, pc @ │ │ │ │ - addeq r5, r1, r4, lsr r5 │ │ │ │ - rsbseq r4, r3, ip, ror #29 │ │ │ │ │ │ │ │ 002abd3c : │ │ │ │ mov r3, #0 │ │ │ │ b 2ab638 │ │ │ │ │ │ │ │ 002abd44 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -89121,15 +89121,15 @@ │ │ │ │ b 2ad234 │ │ │ │ │ │ │ │ 002abd64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abda4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89144,15 +89144,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abe3c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89187,15 +89187,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abee8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abeac │ │ │ │ @@ -89225,15 +89225,15 @@ │ │ │ │ adceq r2, r0, r8, asr #23 │ │ │ │ │ │ │ │ 002abeec : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abf2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89248,15 +89248,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abfc4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89291,15 +89291,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2ac070 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2ac034 │ │ │ │ @@ -89373,15 +89373,15 @@ │ │ │ │ 002ac0f4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002ac0fc : │ │ │ │ ldr r3, [pc, #40] @ 2ac12c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89406,21 +89406,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2ac1b8 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 735d74 │ │ │ │ + bl 735e6c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89438,15 +89438,15 @@ │ │ │ │ │ │ │ │ 002ac1cc : │ │ │ │ ldr r3, [pc, #192] @ 2ac294 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2ac298 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2ac29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -89495,15 +89495,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2ac2fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -89557,15 +89557,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2ac43c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2ac440 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89604,17 +89604,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2ac44c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r1, r0, r8, asr #28 │ │ │ │ - addeq ip, r3, r4, ror #17 │ │ │ │ - addeq ip, r3, r0, ror #16 │ │ │ │ - rsbseq r4, r3, r0, ror #21 │ │ │ │ + addeq ip, r3, r4, ror #19 │ │ │ │ + addeq ip, r3, r0, ror #18 │ │ │ │ + rsbseq r4, r3, r0, ror #23 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002ac450 : │ │ │ │ b 2ae04c │ │ │ │ │ │ │ │ 002ac454 : │ │ │ │ ldr r3, [pc, #52] @ 2ac490 │ │ │ │ @@ -89627,33 +89627,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2ac498 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ addseq lr, pc, r0, asr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrheq sl, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq sl, [lr], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 002ac49c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2ac4c8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 979e48 │ │ │ │ + b 979f40 │ │ │ │ │ │ │ │ 002ac4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2ac634 │ │ │ │ @@ -89662,19 +89662,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2ac63c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac608 │ │ │ │ - bl 762878 │ │ │ │ + bl 762970 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 2559c4 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89741,27 +89741,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r4, lsr r9 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r0, r4, asr #25 │ │ │ │ addseq lr, pc, r0, asr r8 @ │ │ │ │ - addeq ip, r3, r8, ror r6 │ │ │ │ - rsbseq r4, r3, r8, lsl #18 │ │ │ │ - ldrsheq r4, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + addeq ip, r3, r8, ror r7 │ │ │ │ + rsbseq r4, r3, r8, lsl #20 │ │ │ │ + ldrsheq r4, [r3], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002ac650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2ac70c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac6e4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -89773,15 +89773,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2ac710 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71e718 │ │ │ │ + bl 71e810 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89795,49 +89795,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r1, r0, r0, ror #22 │ │ │ │ adceq r1, r0, r0, lsr #22 │ │ │ │ - umulleq ip, r3, ip, r5 │ │ │ │ - rsbseq r4, r3, ip, lsr #16 │ │ │ │ - rsbseq r4, r3, r8, lsl r8 │ │ │ │ + umulleq ip, r3, ip, r6 │ │ │ │ + rsbseq r4, r3, ip, lsr #18 │ │ │ │ + rsbseq r4, r3, r8, lsl r9 │ │ │ │ │ │ │ │ 002ac720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2ac788 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac760 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7629a0 │ │ │ │ + b 762a98 │ │ │ │ ldr r3, [pc, #36] @ 2ac78c │ │ │ │ ldr ip, [pc, #36] @ 2ac790 │ │ │ │ ldr r1, [pc, #36] @ 2ac794 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ umlaleq r1, r0, r0, sl │ │ │ │ - addeq ip, r3, r0, lsr #10 │ │ │ │ - ldrheq r4, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x0073479c │ │ │ │ + addeq ip, r3, r0, lsr #12 │ │ │ │ + ldrheq r4, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0073489c │ │ │ │ │ │ │ │ 002ac798 : │ │ │ │ b 2ae064 │ │ │ │ │ │ │ │ 002ac79c : │ │ │ │ b 2ae144 │ │ │ │ │ │ │ │ @@ -89870,17 +89870,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r3, ip, lsl #9 │ │ │ │ - rsbseq r4, r3, r8, lsr #14 │ │ │ │ - rsbseq r4, r3, r4, lsl #14 │ │ │ │ + addeq ip, r3, ip, lsl #11 │ │ │ │ + rsbseq r4, r3, r8, lsr #16 │ │ │ │ + rsbseq r4, r3, r4, lsl #16 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89921,17 +89921,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r3, r8, asr #7 │ │ │ │ - rsbseq r4, r3, r4, ror #12 │ │ │ │ - rsbseq r4, r3, r0, asr #12 │ │ │ │ + addeq ip, r3, r8, asr #9 │ │ │ │ + rsbseq r4, r3, r4, ror #14 │ │ │ │ + rsbseq r4, r3, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89962,17 +89962,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r3, ip, lsr #6 │ │ │ │ - rsbseq r4, r3, r8, asr #11 │ │ │ │ - rsbseq r4, r3, r4, lsr #11 │ │ │ │ + addeq ip, r3, ip, lsr #8 │ │ │ │ + rsbseq r4, r3, r8, asr #13 │ │ │ │ + rsbseq r4, r3, r4, lsr #13 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90006,17 +90006,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2aca34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r3, r4, lsl #5 │ │ │ │ - rsbseq r4, r3, r0, lsr #10 │ │ │ │ - ldrsheq r4, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq ip, r3, r4, lsl #7 │ │ │ │ + rsbseq r4, r3, r0, lsr #12 │ │ │ │ + ldrsheq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002aca38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90073,17 +90073,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2acb38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq ip, r3, r0, lsl #3 │ │ │ │ - rsbseq r4, r3, ip, lsl r4 │ │ │ │ - ldrsheq r4, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq ip, r3, r0, lsl #5 │ │ │ │ + rsbseq r4, r3, ip, lsl r5 │ │ │ │ + ldrsheq r4, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -90097,32 +90097,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2acb8c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009fe2b4 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq pc, r2, r8, lsl #2 │ │ │ │ + rsbseq pc, r2, r8, lsl #4 │ │ │ │ ldr r3, [pc, #20] @ 2acbac │ │ │ │ ldr r1, [pc, #20] @ 2acbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 25ec68 │ │ │ │ adceq r5, pc, r0, asr #21 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 735498 │ │ │ │ + b 735590 │ │ │ │ ldr r1, [pc, #8] @ 2acbd0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 994298 │ │ │ │ - ldrheq pc, [r2], #-12 @ │ │ │ │ + b 994390 │ │ │ │ + ldrheq pc, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2acc50 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90205,15 +90205,15 @@ │ │ │ │ beq 2acda0 │ │ │ │ ldr r9, [pc, #256] @ 2ace2c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ bl 25ecac │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -90228,23 +90228,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2acd70 │ │ │ │ ldr r3, [pc, #160] @ 2ace30 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 733d48 │ │ │ │ + bl 733e40 │ │ │ │ bl 25eeec │ │ │ │ ldr r0, [pc, #140] @ 2ace34 │ │ │ │ ldr r1, [pc, #140] @ 2ace38 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2ace3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2acbd4 │ │ │ │ ldr r3, [pc, #104] @ 2ace40 │ │ │ │ ldr ip, [pc, #104] @ 2ace44 │ │ │ │ @@ -90261,29 +90261,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, pc, r8, lsr #3 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r4, r3, r0, asr #5 │ │ │ │ + rsbseq r4, r3, r0, asr #7 │ │ │ │ adceq r5, pc, r0, asr #19 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r5, pc, r8, asr #18 │ │ │ │ - rsbseq r4, r3, r8, lsr #4 │ │ │ │ + rsbseq r4, r3, r8, lsr #6 │ │ │ │ adceq r5, pc, r8, asr #17 │ │ │ │ @ instruction: 0x00af58b0 │ │ │ │ - rsbseq r4, r3, r4, lsr #3 │ │ │ │ + rsbseq r4, r3, r4, lsr #5 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq fp, r3, r4, asr #30 │ │ │ │ - addeq r4, r1, r4, ror #7 │ │ │ │ + addeq ip, r3, r4, asr #32 │ │ │ │ + addeq r4, r1, r4, ror #9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq fp, r3, ip, lsl pc │ │ │ │ - rsbseq r4, r3, ip, asr #2 │ │ │ │ - @ instruction: 0x0072ee94 │ │ │ │ + addeq ip, r3, ip, lsl r0 │ │ │ │ + rsbseq r4, r3, ip, asr #4 │ │ │ │ + @ instruction: 0x0072ef94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aceb0 │ │ │ │ @@ -90495,15 +90495,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2ad22c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -90524,15 +90524,15 @@ │ │ │ │ b 2ad134 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, ip, ror sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, pc, ip, asr sp @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r5, pc, r8, ror r5 @ │ │ │ │ - rsbseq lr, r2, r0, lsr #23 │ │ │ │ + rsbseq lr, r2, r0, lsr #25 │ │ │ │ addseq sp, pc, r0, ror #25 │ │ │ │ strdeq r5, [pc], ip @ │ │ │ │ umlaleq r5, pc, ip, r4 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002ad234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -90598,15 +90598,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad324 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 994298 │ │ │ │ + b 994390 │ │ │ │ ldr r3, [pc, #84] @ 2ad380 │ │ │ │ ldr ip, [pc, #84] @ 2ad384 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2ad388 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -90620,22 +90620,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, pc, ip, asr fp @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r5, pc, ip, ror r3 @ │ │ │ │ - rsbseq r3, r3, r4, ror ip │ │ │ │ + rsbseq r3, r3, r4, ror sp │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ strdeq fp, [r3], r0 │ │ │ │ - umulleq r3, r1, r0, lr │ │ │ │ + umulleq r3, r1, r0, pc @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq fp, r3, r8, asr #19 │ │ │ │ - ldrsheq r3, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq lr, r2, r4, asr #18 │ │ │ │ + addeq fp, r3, r8, asr #21 │ │ │ │ + ldrsheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq lr, r2, r4, asr #20 │ │ │ │ │ │ │ │ 002ad398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -90679,15 +90679,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2532e8 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ ldr r2, [pc, #88] @ 2ad4c0 │ │ │ │ ldr r3, [pc, #60] @ 2ad4a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90702,15 +90702,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r4, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, pc, ip, lsr sl @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r5, pc, r4, asr r2 @ │ │ │ │ - rsbseq r3, r3, ip, asr #22 │ │ │ │ + rsbseq r3, r3, ip, asr #24 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0x009fd9b4 │ │ │ │ │ │ │ │ 002ad4c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -90760,16 +90760,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ad5a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq fp, r3, r0, lsr #15 │ │ │ │ - ldrsbeq r3, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + addeq fp, r3, r0, lsr #17 │ │ │ │ + ldrsbeq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002ad5a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90808,17 +90808,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad65c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a0bab4 │ │ │ │ - addeq fp, r3, r8, ror #13 │ │ │ │ - rsbseq r3, r3, r8, lsl r9 │ │ │ │ - rsbseq r3, r3, r4, lsr #18 │ │ │ │ + addeq fp, r3, r8, ror #15 │ │ │ │ + rsbseq r3, r3, r8, lsl sl │ │ │ │ + rsbseq r3, r3, r4, lsr #20 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002ad660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90866,17 +90866,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad73c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r4, ror #19 │ │ │ │ - addeq fp, r3, r8, lsl #12 │ │ │ │ - rsbseq r3, r3, r8, lsr r8 │ │ │ │ - rsbseq r3, r3, r4, asr #16 │ │ │ │ + addeq fp, r3, r8, lsl #14 │ │ │ │ + rsbseq r3, r3, r8, lsr r9 │ │ │ │ + rsbseq r3, r3, r4, asr #18 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002ad740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90931,17 +90931,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, lsl #18 │ │ │ │ - addeq fp, r3, ip, lsl #10 │ │ │ │ - rsbseq r3, r3, ip, lsr r7 │ │ │ │ - rsbseq r3, r3, r8, asr #14 │ │ │ │ + addeq fp, r3, ip, lsl #12 │ │ │ │ + rsbseq r3, r3, ip, lsr r8 │ │ │ │ + rsbseq r3, r3, r8, asr #16 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002ad83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91183,17 +91183,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2adc40 │ │ │ │ ldr r1, [pc, #128] @ 2adc44 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6f98 │ │ │ │ + bl 9a7090 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a65e0 │ │ │ │ + bl 9a66d8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -91270,16 +91270,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq fp, r3, r0, lsl r0 │ │ │ │ - rsbseq r3, r3, r0, asr #4 │ │ │ │ + addeq fp, r3, r0, lsl r1 │ │ │ │ + rsbseq r3, r3, r0, asr #6 │ │ │ │ │ │ │ │ 002add30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -91351,15 +91351,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2ade68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq sl, [r3], r8 │ │ │ │ - rsbseq r3, r3, r4, lsl #2 │ │ │ │ + rsbseq r3, r3, r4, lsl #4 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002ade6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91426,31 +91426,31 @@ │ │ │ │ bne 2adf54 │ │ │ │ ldr r0, [pc, #76] @ 2adfbc │ │ │ │ ldr r1, [pc, #76] @ 2adfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ ldr r3, [pc, #56] @ 2adfc4 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 733d48 │ │ │ │ + bl 733e40 │ │ │ │ bl 25eeec │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2acf00 │ │ │ │ addseq ip, pc, ip, asr #30 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, r4, ror r7 @ │ │ │ │ - rsbseq r3, r3, r4, rrx │ │ │ │ + rsbseq r3, r3, r4, ror #2 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ adceq r4, pc, r8, ror #13 │ │ │ │ - rsbseq r2, r3, r0, ror #31 │ │ │ │ + rsbseq r3, r3, r0, ror #1 │ │ │ │ adceq r0, r0, ip, lsr r2 │ │ │ │ │ │ │ │ 002adfc8 : │ │ │ │ ldr r3, [pc, #40] @ 2adff8 │ │ │ │ ldr r2, [pc, #40] @ 2adffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -91461,34 +91461,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2ae008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ addseq ip, pc, ip, asr #28 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, r4, ror r6 @ │ │ │ │ - rsbseq r2, r3, r8, ror #30 │ │ │ │ + rsbseq r3, r3, r8, rrx │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002ae00c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae024 │ │ │ │ ldr r0, [pc, #36] @ 2ae040 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 993fb0 │ │ │ │ + b 9940a8 │ │ │ │ ldr r0, [pc, #24] @ 2ae044 │ │ │ │ ldr r1, [pc, #24] @ 2ae048 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 994298 │ │ │ │ + b 994390 │ │ │ │ adceq r4, pc, r0, asr #12 │ │ │ │ adceq r4, pc, ip, lsr #12 │ │ │ │ - rsbseq r2, r3, r4, lsr #30 │ │ │ │ + rsbseq r3, r3, r4, lsr #32 │ │ │ │ │ │ │ │ 002ae04c : │ │ │ │ ldr r3, [pc, #12] @ 2ae060 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -91531,28 +91531,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2ae13c │ │ │ │ ldr r2, [pc, #72] @ 2ae140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, pc, r8, asr #11 │ │ │ │ addseq ip, pc, r8, lsl #27 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r2, r3, ip, lsl #29 │ │ │ │ + rsbseq r2, r3, ip, lsl #31 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq r2, r3, r0, ror lr │ │ │ │ + rsbseq r2, r3, r0, ror pc │ │ │ │ adceq r4, pc, r4, ror #10 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002ae144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -91582,27 +91582,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2ae1f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2ae1fc │ │ │ │ - bl 994298 │ │ │ │ + bl 994390 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 25330c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ addseq ip, pc, r0, asr #25 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, r4, ror #9 │ │ │ │ - ldrsbeq r2, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ adceq r4, pc, r0, asr #9 │ │ │ │ - @ instruction: 0x00732d94 │ │ │ │ + @ instruction: 0x00732e94 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002ae200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91644,17 +91644,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, lsl #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - umulleq sl, r3, r4, fp │ │ │ │ - rsbseq r2, r3, r4, lsl sp │ │ │ │ - rsbseq r2, r3, r8, lsr #26 │ │ │ │ + umulleq sl, r3, r4, ip │ │ │ │ + rsbseq r2, r3, r4, lsl lr │ │ │ │ + rsbseq r2, r3, r8, lsr #28 │ │ │ │ │ │ │ │ 002ae2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2ae374 │ │ │ │ @@ -91696,16 +91696,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq sl, [r3], r0 │ │ │ │ - rsbseq r2, r3, r0, asr ip │ │ │ │ - rsbseq r2, r3, r4, ror #24 │ │ │ │ + rsbseq r2, r3, r0, asr sp │ │ │ │ + rsbseq r2, r3, r4, ror #26 │ │ │ │ │ │ │ │ 002ae388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2ae45c │ │ │ │ @@ -91716,33 +91716,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #148] @ 2ae468 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984d60 │ │ │ │ + bl 984e58 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cc670 │ │ │ │ + bl 9cc768 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae414 │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ ldr r2, [pc, #80] @ 2ae46c │ │ │ │ ldr r3, [pc, #64] @ 2ae460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91755,16 +91755,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, ror sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sp, ip, lsr fp │ │ │ │ - rsbseq r2, r3, r4, ror #17 │ │ │ │ + rsbseq r0, sp, ip, lsr ip │ │ │ │ + rsbseq r2, r3, r4, ror #19 │ │ │ │ addseq ip, pc, r0, lsl #20 │ │ │ │ │ │ │ │ 002ae470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91777,21 +91777,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2ae58c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae574 │ │ │ │ mov r1, sp │ │ │ │ - bl 9cc4fc │ │ │ │ + bl 9cc5f4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae56c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2ae520 │ │ │ │ ldr r6, [pc, #160] @ 2ae590 │ │ │ │ @@ -91800,20 +91800,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae4f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 95308c │ │ │ │ + bl 953184 │ │ │ │ ldr r2, [pc, #100] @ 2ae594 │ │ │ │ ldr r3, [pc, #84] @ 2ae588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91823,26 +91823,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 2ae528 │ │ │ │ ldr r0, [pc, #28] @ 2ae598 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ae4c8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sp, ip, asr #20 │ │ │ │ - ldrsheq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r0, sp, ip, asr #22 │ │ │ │ + ldrsheq r2, [r3], #-188 @ 0xffffff44 @ │ │ │ │ addseq ip, pc, ip, ror #17 │ │ │ │ - rsbseq pc, lr, r8, ror #30 │ │ │ │ + rsbseq r0, pc, r8, rrx │ │ │ │ │ │ │ │ 002ae59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91856,15 +91856,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c1228 │ │ │ │ + bl 9c1320 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2ae638 │ │ │ │ ldr r2, [pc, #172] @ 2ae6a8 │ │ │ │ ldr r3, [pc, #164] @ 2ae6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -91889,31 +91889,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 2535ac │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cbadc │ │ │ │ + bl 9cbbd4 │ │ │ │ b 2ae680 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c1120 │ │ │ │ + bl 9c1218 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cbb2c │ │ │ │ + bl 9cbc24 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae674 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ b 2ae5f4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, asr r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, pc, r0, lsr #16 │ │ │ │ - ldrheq r2, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r2, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002ae6b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91927,15 +91927,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c1228 │ │ │ │ + bl 9c1320 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2ae754 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2ae7b8 │ │ │ │ ldr r2, [pc, #256] @ 2ae818 │ │ │ │ ldr r3, [pc, #248] @ 2ae814 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91962,31 +91962,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 2535ac │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cbadc │ │ │ │ + bl 9cbbd4 │ │ │ │ b 2ae79c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c1120 │ │ │ │ + bl 9c1218 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cbb2c │ │ │ │ + bl 9cbc24 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae790 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ b 2ae710 │ │ │ │ ldr r2, [pc, #96] @ 2ae820 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c11c8 │ │ │ │ + bl 9c12c0 │ │ │ │ ldr r2, [pc, #80] @ 2ae824 │ │ │ │ ldr r3, [pc, #60] @ 2ae814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91994,58 +91994,58 @@ │ │ │ │ bne 2ae80c │ │ │ │ ldr r2, [pc, #48] @ 2ae828 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9c11c8 │ │ │ │ + b 9c12c0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, pc, r4, lsl #14 │ │ │ │ - @ instruction: 0x00732898 │ │ │ │ - rsbseq r7, ip, r4, lsl #20 │ │ │ │ + @ instruction: 0x00732998 │ │ │ │ + rsbseq r7, ip, r4, lsl #22 │ │ │ │ addseq ip, pc, r8, asr #12 │ │ │ │ - rsbseq fp, r8, r4, lsl #7 │ │ │ │ + rsbseq fp, r8, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 2559c4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75b27c │ │ │ │ + bl 75b374 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ae914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [pc, #152] @ 2ae920 │ │ │ │ ldr r1, [pc, #152] @ 2ae924 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #124] @ 2ae928 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ ldr r1, [pc, #108] @ 2ae92c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254674 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -92064,29 +92064,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25330c │ │ │ │ ldr r8, [pc, #20] @ 2ae930 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2ae878 │ │ │ │ - rsbseq lr, ip, r0, lsl #28 │ │ │ │ - rsbseq r2, r3, r0, ror r7 │ │ │ │ + rsbseq lr, ip, r0, lsl #30 │ │ │ │ + rsbseq r2, r3, r0, ror r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq lr, ip, r0, ror sp │ │ │ │ + rsbseq lr, ip, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 254f8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92121,21 +92121,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2aead8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2aeab8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8c02b4 │ │ │ │ + bl 8c03ac │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2aea74 │ │ │ │ mov r0, r5 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #164] @ 2aeadc │ │ │ │ @@ -92160,34 +92160,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2aeae0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aea88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93ff88 │ │ │ │ + bl 940080 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2aea28 │ │ │ │ ldr r1, [pc, #36] @ 2aeae4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 2aea30 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq fp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq fp, [r9], #-228 @ 0xffffff1c @ │ │ │ │ addseq ip, pc, r4, ror #7 │ │ │ │ - rsbseq r2, r3, r0, lsl #11 │ │ │ │ - rsbseq r2, r3, r0, asr r5 │ │ │ │ + rsbseq r2, r3, r0, lsl #13 │ │ │ │ + rsbseq r2, r3, r0, asr r6 │ │ │ │ │ │ │ │ 002aeae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2aec68 │ │ │ │ @@ -92200,44 +92200,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 985058 │ │ │ │ + bl 985150 │ │ │ │ ldr r1, [pc, #312] @ 2aec74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #296] @ 2aec78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #280] @ 2aec7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2aebf8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75c9d0 │ │ │ │ + bl 75cac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aec2c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 75b068 │ │ │ │ + bl 75b160 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #196] @ 2aec80 │ │ │ │ ldr r3, [pc, #172] @ 2aec6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92252,50 +92252,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 986854 │ │ │ │ + bl 98694c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2aebac │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c0460 │ │ │ │ + bl 8c0558 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2aebac │ │ │ │ ldr r2, [pc, #80] @ 2aec84 │ │ │ │ ldr r3, [pc, #80] @ 2aec88 │ │ │ │ ldr r1, [pc, #80] @ 2aec8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2aebac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, lsl r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r2, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq fp, r9, r8, lsl #25 │ │ │ │ - rsbseq r8, ip, r0, lsl #9 │ │ │ │ - rsbseq r3, fp, r8, ror r3 │ │ │ │ + ldrsheq r2, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq fp, r9, r8, lsl #27 │ │ │ │ + rsbseq r8, ip, r0, lsl #11 │ │ │ │ + rsbseq r3, fp, r8, ror r4 │ │ │ │ addseq ip, pc, r0, ror #4 │ │ │ │ - rsbseq fp, sl, ip, ror #18 │ │ │ │ - addeq sl, r3, r4, asr #4 │ │ │ │ - ldrsbeq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, sl, ip, ror #20 │ │ │ │ + addeq sl, r3, r4, asr #6 │ │ │ │ + ldrsbeq r2, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 002aec90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2aedec │ │ │ │ @@ -92307,26 +92307,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #280] @ 2aedf8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8c050c │ │ │ │ + bl 8c0604 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2aed94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aed38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -92353,24 +92353,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 986b9c │ │ │ │ + bl 986c94 │ │ │ │ b 2aed38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 986b2c │ │ │ │ + bl 986c24 │ │ │ │ ldr r1, [pc, #92] @ 2aee00 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2533e4 │ │ │ │ b 2aed14 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2aee04 │ │ │ │ ldr r1, [pc, #52] @ 2aee08 │ │ │ │ @@ -92379,21 +92379,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, ror r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, r4, lsl #22 │ │ │ │ - ldrsheq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq fp, r9, r4, lsl #24 │ │ │ │ + ldrsheq r8, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ ldrsbeq ip, [pc], r0 │ │ │ │ - rsbseq sl, r8, ip, lsr #18 │ │ │ │ - strheq sl, [r3], ip │ │ │ │ - rsbseq r2, r3, r8, asr r2 │ │ │ │ - rsbseq r2, r3, r0, ror r2 │ │ │ │ + rsbseq sl, r8, ip, lsr #20 │ │ │ │ + @ instruction: 0x0083a1bc │ │ │ │ + rsbseq r2, r3, r8, asr r3 │ │ │ │ + rsbseq r2, r3, r0, ror r3 │ │ │ │ │ │ │ │ 002aee10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -92405,21 +92405,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2aef1c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2aeed4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 75c9d0 │ │ │ │ + bl 75cac8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2aeef8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aeee0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -92437,36 +92437,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ mov r1, r0 │ │ │ │ b 2aee84 │ │ │ │ ldr r1, [pc, #60] @ 2aef24 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 2aee90 │ │ │ │ ldr r1, [pc, #40] @ 2aef28 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 2aee90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r8, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, ip, ror r9 │ │ │ │ + rsbseq fp, r9, ip, ror sl │ │ │ │ addseq fp, pc, r4, lsl #31 │ │ │ │ - rsbseq r2, r3, r4, lsr #3 │ │ │ │ - rsbseq r2, r3, r8, ror #2 │ │ │ │ + rsbseq r2, r3, r4, lsr #5 │ │ │ │ + rsbseq r2, r3, r8, ror #4 │ │ │ │ │ │ │ │ 002aef2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2aefd8 │ │ │ │ @@ -92478,19 +92478,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aefe0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e7e4 │ │ │ │ + bl 75e8dc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #76] @ 2aefe4 │ │ │ │ ldr r3, [pc, #64] @ 2aefdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92506,15 +92506,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, ip, r0, ror sp │ │ │ │ + rsbseq lr, ip, r0, ror lr │ │ │ │ addseq fp, pc, r4, lsl #29 │ │ │ │ │ │ │ │ 002aefe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92527,19 +92527,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2af09c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e934 │ │ │ │ + bl 75ea2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #76] @ 2af0a0 │ │ │ │ ldr r3, [pc, #64] @ 2af098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92555,15 +92555,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r0, lsl lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r6, ip, lsr #19 │ │ │ │ + rsbseq r2, r6, ip, lsr #21 │ │ │ │ addseq fp, pc, r8, asr #27 │ │ │ │ │ │ │ │ 002af0a4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -92575,43 +92575,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254b9c │ │ │ │ ldr r8, [pc, #120] @ 2af154 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c1228 │ │ │ │ + bl 9c1320 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75872c │ │ │ │ + bl 758824 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2af148 │ │ │ │ mov r4, r9 │ │ │ │ b 2af110 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2af148 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7582f8 │ │ │ │ + bl 7583f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af104 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c11c8 │ │ │ │ + bl 9c12c0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2af110 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 25489c │ │ │ │ - ldrsbeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq r2, [r3], #-8 @ │ │ │ │ │ │ │ │ 002af158 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -92620,19 +92620,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c1228 │ │ │ │ + bl 9c1320 │ │ │ │ ldr r0, [pc, #112] @ 2af20c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c02b4 │ │ │ │ + bl 8c03ac │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2af200 │ │ │ │ ldr r8, [pc, #92] @ 2af210 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2af1c8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -92644,26 +92644,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 2538f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2af1bc │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c11c8 │ │ │ │ + bl 9c12c0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2af1c8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93ff88 │ │ │ │ - rsbseq r1, r3, r4, lsr #30 │ │ │ │ - rsbseq r1, r3, r8, lsl pc │ │ │ │ + b 940080 │ │ │ │ + rsbseq r2, r3, r4, lsr #32 │ │ │ │ + rsbseq r2, r3, r8, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 2af220 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r7, r1, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2af2c0 │ │ │ │ ldr r2, [pc, #132] @ 2af2c4 │ │ │ │ @@ -92671,44 +92671,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #100] @ 2af2cc │ │ │ │ ldr r1, [pc, #100] @ 2af2d0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #68] @ 2af2d4 │ │ │ │ ldr r3, [pc, #68] @ 2af2d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r3, ip, ror #24 │ │ │ │ - rsbseq r1, r3, r8, lsl #29 │ │ │ │ - rsbseq r1, r3, r0, ror #28 │ │ │ │ - rsbseq r1, r3, ip, lsl #29 │ │ │ │ - rsbseq r1, r3, r4, lsr #29 │ │ │ │ + addeq r9, r3, ip, ror #26 │ │ │ │ + rsbseq r1, r3, r8, lsl #31 │ │ │ │ + rsbseq r1, r3, r0, ror #30 │ │ │ │ + rsbseq r1, r3, ip, lsl #31 │ │ │ │ + rsbseq r1, r3, r4, lsr #31 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2af370 │ │ │ │ @@ -92718,15 +92718,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2af378 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af348 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92738,21 +92738,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2af380 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2af328 │ │ │ │ - @ instruction: 0x00839bbc │ │ │ │ - rsbseq r1, r3, r0, lsr #28 │ │ │ │ - rsbseq r1, r3, r8, lsr lr │ │ │ │ - rsbseq r1, r3, r0, lsr #28 │ │ │ │ - rsbseq r1, r3, r0, lsl #28 │ │ │ │ + @ instruction: 0x00839cbc │ │ │ │ + rsbseq r1, r3, r0, lsr #30 │ │ │ │ + rsbseq r1, r3, r8, lsr pc │ │ │ │ + rsbseq r1, r3, r0, lsr #30 │ │ │ │ + rsbseq r1, r3, r0, lsl #30 │ │ │ │ │ │ │ │ 002af384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2af758 │ │ │ │ @@ -92769,15 +92769,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr fp, [pc, #900] @ 2af76c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2af770 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -92878,27 +92878,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2af784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af494 │ │ │ │ bl 2548f0 │ │ │ │ ldr r3, [pc, #436] @ 2af788 │ │ │ │ ldr ip, [pc, #436] @ 2af78c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2af790 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92906,15 +92906,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2af4d4 │ │ │ │ ldr r3, [pc, #380] @ 2af794 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -92931,22 +92931,22 @@ │ │ │ │ beq 2af728 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2af798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af410 │ │ │ │ ldr r3, [pc, #264] @ 2af79c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af4cc │ │ │ │ @@ -92965,63 +92965,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2af7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af4cc │ │ │ │ ldr r0, [pc, #140] @ 2af7a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af494 │ │ │ │ ldr r0, [pc, #120] @ 2af7a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af410 │ │ │ │ ldr r0, [pc, #100] @ 2af7ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af4cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r3, r4, lsl fp │ │ │ │ + addeq r9, r3, r4, lsl ip │ │ │ │ addseq fp, pc, ip, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r3, r0, ror #26 │ │ │ │ - rsbseq r1, r3, r4, lsl #27 │ │ │ │ + rsbseq r1, r3, r0, ror #28 │ │ │ │ + rsbseq r1, r3, r4, lsl #29 │ │ │ │ addseq fp, pc, r0, lsr sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, pc, r0, asr #18 │ │ │ │ andeq r2, r0, r8, asr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, ip, ror #24 │ │ │ │ + rsbseq r1, r3, ip, ror #26 │ │ │ │ ldrdeq r9, [r3], r0 │ │ │ │ - rsbseq r1, r3, r4, lsr #24 │ │ │ │ - rsbseq r1, r3, ip, ror #22 │ │ │ │ + rsbseq r1, r3, r4, lsr #26 │ │ │ │ + rsbseq r1, r3, ip, ror #24 │ │ │ │ andeq r5, r0, r4, lsr #3 │ │ │ │ - rsbseq r1, r3, r4, lsl fp │ │ │ │ + rsbseq r1, r3, r4, lsl ip │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - rsbseq r1, r3, r0, asr #23 │ │ │ │ - rsbseq r1, r3, r4, ror #22 │ │ │ │ - rsbseq r1, r3, r0, lsr #21 │ │ │ │ - ldrheq r1, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r1, r3, r0, asr #25 │ │ │ │ + rsbseq r1, r3, r4, ror #24 │ │ │ │ + rsbseq r1, r3, r0, lsr #23 │ │ │ │ + ldrheq r1, [r3], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2af800 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2af804 │ │ │ │ @@ -93029,28 +93029,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2af384 │ │ │ │ - addeq r9, r3, r0, ror #13 │ │ │ │ - rsbseq r1, r3, ip, asr #22 │ │ │ │ - rsbseq r1, r3, r0, ror fp │ │ │ │ + addeq r9, r3, r0, ror #15 │ │ │ │ + rsbseq r1, r3, ip, asr #24 │ │ │ │ + rsbseq r1, r3, r0, ror ip │ │ │ │ │ │ │ │ 002af80c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2af81c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e2b0 │ │ │ │ + b 99e3a8 │ │ │ │ adceq r2, pc, ip, asr #29 │ │ │ │ │ │ │ │ 002af820 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2af860 │ │ │ │ ldr r3, [pc, #68] @ 2af874 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93131,23 +93131,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2afae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af9ac │ │ │ │ ldr r3, [pc, #312] @ 2afad4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af9fc │ │ │ │ mov r4, #1 │ │ │ │ @@ -93189,55 +93189,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2afaec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af9a8 │ │ │ │ ldr r0, [pc, #96] @ 2afaf0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af9a8 │ │ │ │ ldr r0, [pc, #72] @ 2afaf4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2af9ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, pc, r4, ror r5 @ │ │ │ │ adceq r2, pc, ip, lsl lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, r8, lsl sl │ │ │ │ + rsbseq r1, r3, r8, lsl fp │ │ │ │ addseq fp, pc, r8, ror #8 │ │ │ │ - rsbseq r1, r3, r4, lsr #18 │ │ │ │ - rsbseq r1, r3, r8, asr #18 │ │ │ │ - rsbseq r1, r3, ip, lsr #18 │ │ │ │ + rsbseq r1, r3, r4, lsr #20 │ │ │ │ + rsbseq r1, r3, r8, asr #20 │ │ │ │ + rsbseq r1, r3, ip, lsr #20 │ │ │ │ │ │ │ │ 002afaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -93261,15 +93261,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afc1c │ │ │ │ ldr r5, [pc, #292] @ 2afc88 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e31c │ │ │ │ + bl 99e414 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2afbd8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -93335,20 +93335,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r2, pc, ip, ror fp @ │ │ │ │ adceq r2, pc, ip, lsl fp @ │ │ │ │ addseq fp, pc, ip, lsr r2 @ │ │ │ │ - addeq r9, r3, ip, lsl r3 │ │ │ │ - rsbseq r1, r3, r0, lsr #14 │ │ │ │ - ldrsheq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r9, r3, ip, lsl r4 │ │ │ │ + rsbseq r1, r3, r0, lsr #16 │ │ │ │ + ldrsheq r1, [r3], #-128 @ 0xffffff80 @ │ │ │ │ strdeq r9, [r3], r4 │ │ │ │ - ldrsheq r1, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x00731794 │ │ │ │ + ldrsheq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00731894 │ │ │ │ │ │ │ │ 002afcac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -93416,15 +93416,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2afdcc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2afd9c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99e2e0 │ │ │ │ + b 99e3d8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -93547,17 +93547,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2affb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r8, r3, r8, asr #31 │ │ │ │ - rsbseq r1, r3, ip, asr #7 │ │ │ │ - rsbseq r1, r3, r0, asr #9 │ │ │ │ + addeq r9, r3, r8, asr #1 │ │ │ │ + rsbseq r1, r3, ip, asr #9 │ │ │ │ + rsbseq r1, r3, r0, asr #11 │ │ │ │ │ │ │ │ 002affb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2b0134 │ │ │ │ @@ -93595,15 +93595,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2b0150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99e31c │ │ │ │ + bl 99e414 │ │ │ │ ldr r2, [pc, #228] @ 2b0154 │ │ │ │ ldr r3, [pc, #196] @ 2b0138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93634,41 +93634,41 @@ │ │ │ │ beq 2b0120 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b0164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b0010 │ │ │ │ ldr r0, [pc, #64] @ 2b0168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b0010 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, ip, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r8, lsr lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r2, pc, r8, asr #13 │ │ │ │ adceq r2, pc, r0, asr #13 │ │ │ │ adceq r2, pc, r8, lsr #13 │ │ │ │ umlaleq r2, pc, r0, r6 @ │ │ │ │ addseq sl, pc, ip, lsr #27 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, r0, ror #6 │ │ │ │ - rsbseq r1, r3, r8, ror r3 │ │ │ │ + rsbseq r1, r3, r0, ror #8 │ │ │ │ + rsbseq r1, r3, r8, ror r4 │ │ │ │ │ │ │ │ 002b016c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -93716,20 +93716,20 @@ │ │ │ │ bl 255da8 │ │ │ │ mov r2, #1 │ │ │ │ b 2b01dc │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b0244 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r6, r1, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 2b0258 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r6, r1, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2b02f4 │ │ │ │ ldr r3, [pc, #128] @ 2b02f8 │ │ │ │ @@ -93740,45 +93740,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b95c │ │ │ │ + bl 75ba54 │ │ │ │ ldr r3, [pc, #84] @ 2b0300 │ │ │ │ ldr r2, [pc, #84] @ 2b0304 │ │ │ │ ldr r1, [pc, #84] @ 2b0308 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sl, pc, r0, lsr #23 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - @ instruction: 0x00773690 │ │ │ │ + @ instruction: 0x00773790 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq r1, r3, r0, lsl #4 │ │ │ │ - addeq r2, r2, r0, ror sl │ │ │ │ + rsbseq r1, r3, r0, lsl #6 │ │ │ │ + addeq r2, r2, r0, ror fp │ │ │ │ ldr r0, [pc, #4] @ 2b0318 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ca20 │ │ │ │ - ldrheq r1, [r3], #-16 @ │ │ │ │ + b 99cb18 │ │ │ │ + ldrheq r1, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -93866,39 +93866,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b04f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b0404 │ │ │ │ ldr r0, [pc, #52] @ 2b04f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b0404 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r0, asr sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r0, lsr sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, pc, r8, lsl #20 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, ip, lsr r0 │ │ │ │ - rsbseq r1, r3, r8, asr r0 │ │ │ │ + rsbseq r1, r3, ip, lsr r1 │ │ │ │ + rsbseq r1, r3, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2b06d8 │ │ │ │ ldr r2, [pc, #452] @ 2b06dc │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -93943,18 +93943,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0588 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2b061c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #272] @ 2b06e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r2, [pc, #264] @ 2b06ec │ │ │ │ ldr r3, [pc, #244] @ 2b06dc │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -93962,15 +93962,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b06d4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r3, [pc, #204] @ 2b06f0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b05c8 │ │ │ │ @@ -93992,44 +93992,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2b0700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b05c8 │ │ │ │ ldr r7, [pc, #40] @ 2b06e4 │ │ │ │ mov r4, #0 │ │ │ │ b 2b05b8 │ │ │ │ ldr r0, [pc, #60] @ 2b0704 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b05c8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r4, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r0, ror #17 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, pc, r8, lsr r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00730e94 │ │ │ │ - rsbseq r0, r3, r4, lsr #29 │ │ │ │ + @ instruction: 0x00730f94 │ │ │ │ + rsbseq r0, r3, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -94055,15 +94055,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b0760 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94078,27 +94078,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2b0820 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #32] @ 2b0820 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2b08e8 │ │ │ │ @@ -94106,75 +94106,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2b08f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2b0878 │ │ │ │ bl 2b03b4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2b089c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2b08c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253840 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r8, r3, ip, asr r7 │ │ │ │ - rsbseq r0, r3, r0, asr #26 │ │ │ │ - rsbseq r0, r3, r4, asr sp │ │ │ │ + addeq r8, r3, ip, asr r8 │ │ │ │ + rsbseq r0, r3, r0, asr #28 │ │ │ │ + rsbseq r0, r3, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2b0b60 │ │ │ │ ldr r2, [pc, #596] @ 2b0b64 │ │ │ │ ldr r1, [pc, #596] @ 2b0b68 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #568] @ 2b0b6c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2b0af8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b23b0 │ │ │ │ + bl 9b24a8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #520] @ 2b0b70 │ │ │ │ ldr r6, [pc, #520] @ 2b0b74 │ │ │ │ @@ -94182,48 +94182,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2b0b78 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0abc │ │ │ │ ldr r7, [pc, #472] @ 2b0b7c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0a64 │ │ │ │ mov r0, #5 │ │ │ │ - bl 7520e8 │ │ │ │ + bl 7521e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0a64 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b09ec │ │ │ │ b 2b0a00 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0a00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b09dc │ │ │ │ ldr r1, [pc, #376] @ 2b0b80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0b0c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94300,23 +94300,23 @@ │ │ │ │ bne 2b0b34 │ │ │ │ b 2b0a9c │ │ │ │ ldr r3, [pc, #52] @ 2b0b88 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2b0a3c │ │ │ │ - addeq r8, r3, ip, lsl #13 │ │ │ │ - rsbseq r0, r3, r4, ror ip │ │ │ │ - rsbseq r0, r3, r8, lsl #25 │ │ │ │ + addeq r8, r3, ip, lsl #15 │ │ │ │ + rsbseq r0, r3, r4, ror sp │ │ │ │ + rsbseq r0, r3, r8, lsl #27 │ │ │ │ adceq r1, pc, r0, asr #27 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ adceq r8, r0, r4, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq r0, r3, r0, lsl ip │ │ │ │ - rsbseq r0, r3, ip, lsr #23 │ │ │ │ + rsbseq r0, r3, r0, lsl sp │ │ │ │ + rsbseq r0, r3, ip, lsr #25 │ │ │ │ ldrdeq r8, [r0], r0 @ │ │ │ │ adceq r8, r0, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2b0bf0 │ │ │ │ @@ -94328,96 +94328,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97c36c │ │ │ │ + b 97c464 │ │ │ │ strdeq r8, [r3], r0 │ │ │ │ - ldrsheq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r3, ip, asr #19 │ │ │ │ + ldrsheq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r0, r3, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2b0c7c │ │ │ │ ldr r2, [pc, #104] @ 2b0c80 │ │ │ │ ldr r1, [pc, #104] @ 2b0c84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2b0c5c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 758aa4 │ │ │ │ + b 758b9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r3, r8, lsl #7 │ │ │ │ - rsbseq r0, r3, r8, ror #18 │ │ │ │ - rsbseq r0, r3, r8, lsl #19 │ │ │ │ + addeq r8, r3, r8, lsl #9 │ │ │ │ + rsbseq r0, r3, r8, ror #20 │ │ │ │ + rsbseq r0, r3, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2b0cf0 │ │ │ │ ldr r5, [pc, #92] @ 2b0d0c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2b0cf0 │ │ │ │ ldr r0, [pc, #68] @ 2b0d10 │ │ │ │ ldr r2, [pc, #68] @ 2b0d14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r0, r3, r8, lsl #18 │ │ │ │ + rsbseq r0, r3, r8, lsl #20 │ │ │ │ ldrdeq r8, [r3], r4 │ │ │ │ - ldrheq r0, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r0, [r3], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94438,24 +94438,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25ac │ │ │ │ + b 9b26a4 │ │ │ │ │ │ │ │ 002b0d8c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9b25ac │ │ │ │ + b 9b26a4 │ │ │ │ │ │ │ │ 002b0da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -94478,41 +94478,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25ac │ │ │ │ + b 9b26a4 │ │ │ │ │ │ │ │ 002b0e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b26b0 │ │ │ │ + bl 9b27a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0e58 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b23c8 │ │ │ │ - bl 9b0fd0 │ │ │ │ + b 9b24c0 │ │ │ │ + bl 9b10c8 │ │ │ │ ldr r3, [pc, #20] @ 2b0e78 │ │ │ │ ldr r1, [pc, #20] @ 2b0e7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9b0064 │ │ │ │ + bl 9b015c │ │ │ │ b 2b0e44 │ │ │ │ - rsbseq r0, r3, r8, ror #14 │ │ │ │ + rsbseq r0, r3, r8, ror #16 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002b0e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94537,23 +94537,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #176] @ 2b0fb0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2b0f68 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -94565,15 +94565,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b5548 │ │ │ │ + b 9b5640 │ │ │ │ ldr r3, [pc, #68] @ 2b0fb4 │ │ │ │ ldr r1, [pc, #68] @ 2b0fb8 │ │ │ │ ldr r0, [pc, #68] @ 2b0fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -94585,20 +94585,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r8, r3, ip, lsr #32 │ │ │ │ - rsbseq r0, r3, ip, ror #12 │ │ │ │ - rsbseq r0, r3, r4, lsl #13 │ │ │ │ - addeq r8, r3, r8 │ │ │ │ - rsbseq r0, r3, r8, asr #12 │ │ │ │ - rsbseq r0, r3, r4, asr r6 │ │ │ │ + addeq r8, r3, ip, lsr #2 │ │ │ │ + rsbseq r0, r3, ip, ror #14 │ │ │ │ + rsbseq r0, r3, r4, lsl #15 │ │ │ │ + addeq r8, r3, r8, lsl #2 │ │ │ │ + rsbseq r0, r3, r8, asr #14 │ │ │ │ + rsbseq r0, r3, r4, asr r7 │ │ │ │ │ │ │ │ 002b0fcc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b0fd4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -94664,16 +94664,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r3, r4, asr pc │ │ │ │ - addeq r7, r3, r4, lsr #30 │ │ │ │ + addeq r8, r3, r4, asr r0 │ │ │ │ + addeq r8, r3, r4, lsr #32 │ │ │ │ │ │ │ │ 002b10c8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -94720,17 +94720,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r7, r3, ip, lsr #28 │ │ │ │ - rsbseq r0, r3, r8, ror #8 │ │ │ │ - @ instruction: 0x00730494 │ │ │ │ + addeq r7, r3, ip, lsr #30 │ │ │ │ + rsbseq r0, r3, r8, ror #10 │ │ │ │ + @ instruction: 0x00730594 │ │ │ │ │ │ │ │ 002b119c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -94819,30 +94819,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b13ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1208 │ │ │ │ ldr r0, [pc, #112] @ 2b13b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1208 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2b13b4 │ │ │ │ ldr r1, [pc, #80] @ 2b13b8 │ │ │ │ ldr r0, [pc, #80] @ 2b13bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -94853,23 +94853,23 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, ip, lsr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009f9bd8 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r0, r3, r8, lsr #8 │ │ │ │ + rsbseq r0, r3, r8, lsr #10 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r3, r0, lsl r3 │ │ │ │ - rsbseq r0, r3, r4, asr #6 │ │ │ │ - addeq r7, r3, r8, lsr ip │ │ │ │ - rsbseq r0, r3, r0, ror r2 │ │ │ │ - rsbseq r0, r3, r8, asr r3 │ │ │ │ + rsbseq r0, r3, r0, lsl r4 │ │ │ │ + rsbseq r0, r3, r4, asr #8 │ │ │ │ + addeq r7, r3, r8, lsr sp │ │ │ │ + rsbseq r0, r3, r0, ror r3 │ │ │ │ + rsbseq r0, r3, r8, asr r4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002b13c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94931,41 +94931,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2b1530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1418 │ │ │ │ ldr r0, [pc, #60] @ 2b1534 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1418 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r0, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r0, lsr #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq r9, pc, r0, ror #19 │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r3, r4, lsl #4 │ │ │ │ - rsbseq r0, r3, ip, lsl r2 │ │ │ │ + rsbseq r0, r3, r4, lsl #6 │ │ │ │ + rsbseq r0, r3, ip, lsl r3 │ │ │ │ │ │ │ │ 002b1538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2b1680 │ │ │ │ @@ -95027,39 +95027,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b16a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1594 │ │ │ │ ldr r0, [pc, #52] @ 2b16a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1594 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, ip, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r0, lsr #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, pc, r0, ror r8 @ │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r0, [r3], #-8 @ │ │ │ │ - ldrsheq r0, [r3], #-12 @ │ │ │ │ + ldrsbeq r0, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r0, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 002b16a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -95153,17 +95153,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r8, asr r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008378b0 │ │ │ │ + @ instruction: 0x008379b0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r3, r0, asr r0 │ │ │ │ + addeq r8, r3, r0, asr r1 │ │ │ │ addseq r9, pc, ip, lsr #12 │ │ │ │ │ │ │ │ 002b1844 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2b03b4 │ │ │ │ @@ -95191,23 +95191,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2b1a00 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d9950 │ │ │ │ + bl 9d9a48 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d9950 │ │ │ │ + bl 9d9a48 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2b1984 │ │ │ │ @@ -95291,18 +95291,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2b1a54 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bd18 │ │ │ │ - addeq r7, r3, r8, lsl #11 │ │ │ │ - rsbseq pc, r2, r8, ror sp @ │ │ │ │ - ldrheq pc, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + b 99be10 │ │ │ │ + addeq r7, r3, r8, lsl #13 │ │ │ │ + rsbseq pc, r2, r8, ror lr @ │ │ │ │ + ldrheq pc, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002b1a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95316,31 +95316,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2b1ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r3, [pc, #36] @ 2b1ad8 │ │ │ │ ldr r1, [pc, #36] @ 2b1adc │ │ │ │ ldr r0, [pc, #36] @ 2b1ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r2, ip, lsr #26 │ │ │ │ - addeq r7, r3, r8, ror #9 │ │ │ │ - rsbseq pc, r2, r4, lsr #22 │ │ │ │ - rsbseq pc, r2, r0, lsl #26 │ │ │ │ + rsbseq pc, r2, ip, lsr #28 │ │ │ │ + addeq r7, r3, r8, ror #11 │ │ │ │ + rsbseq pc, r2, r4, lsr #24 │ │ │ │ + rsbseq pc, r2, r0, lsl #28 │ │ │ │ │ │ │ │ 002b1ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2b20c0 │ │ │ │ @@ -95433,27 +95433,27 @@ │ │ │ │ beq 2b1fdc │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1e9c │ │ │ │ ldr r5, [pc, #1136] @ 2b20d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2b1df4 │ │ │ │ ldr ip, [pc, #1108] @ 2b20d8 │ │ │ │ ldr r2, [pc, #1108] @ 2b20dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b1cf0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1cd0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -95504,15 +95504,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2b20f4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r6, [pc, #868] @ 2b20f8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b2004 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95534,27 +95534,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b031c │ │ │ │ b 2b1c5c │ │ │ │ ldr r5, [pc, #776] @ 2b2104 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1cf0 │ │ │ │ ldr ip, [pc, #756] @ 2b2108 │ │ │ │ ldr r2, [pc, #756] @ 2b210c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 2c0a0c │ │ │ │ b 2b1cf0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1fcc │ │ │ │ mov r0, r4 │ │ │ │ @@ -95571,15 +95571,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2b211c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2b1d8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b1c5c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95615,15 +95615,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2b212c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2b1d8c │ │ │ │ ldr r3, [pc, #476] @ 2b2130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1b40 │ │ │ │ ldr r3, [pc, #460] @ 2b2134 │ │ │ │ @@ -95640,22 +95640,22 @@ │ │ │ │ beq 2b207c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2b213c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1b40 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1c08 │ │ │ │ b 2b1e5c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95697,15 +95697,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2b2060 │ │ │ │ ldr r0, [pc, #196] @ 2b2148 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b1b40 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2b214c │ │ │ │ ldr r1, [pc, #172] @ 2b2150 │ │ │ │ ldr r0, [pc, #172] @ 2b2154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -95715,47 +95715,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r8, lsl #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r0, pc, ip, lsr #23 │ │ │ │ - rsbseq pc, r2, r0, asr r9 @ │ │ │ │ - addeq r7, r3, ip, lsl r3 │ │ │ │ - ldrsheq pc, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq pc, r2, r0, asr sl @ │ │ │ │ + addeq r7, r3, ip, lsl r4 │ │ │ │ + ldrsheq pc, [r2], #-156 @ 0xffffff64 @ │ │ │ │ addseq r9, pc, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r7, r3, r8, lsr r2 │ │ │ │ - rsbseq pc, r2, r0, ror #16 │ │ │ │ - ldrsheq pc, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r7, r3, r8, lsr r3 │ │ │ │ + rsbseq pc, r2, r0, ror #18 │ │ │ │ + ldrsheq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq r0, pc, r0, ror #18 │ │ │ │ adceq r0, pc, ip, lsr #18 │ │ │ │ adceq r0, pc, ip, lsl r9 @ │ │ │ │ - ldrsheq pc, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r7, r3, ip, lsl #3 │ │ │ │ - rsbseq pc, r2, ip, ror #14 │ │ │ │ - addeq r7, r3, ip, lsr #2 │ │ │ │ - rsbseq pc, r2, r0, asr #20 │ │ │ │ - rsbseq pc, r2, r4, asr r7 @ │ │ │ │ + ldrsheq pc, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r7, r3, ip, lsl #5 │ │ │ │ + rsbseq pc, r2, ip, ror #16 │ │ │ │ + addeq r7, r3, ip, lsr #4 │ │ │ │ + rsbseq pc, r2, r0, asr #22 │ │ │ │ + rsbseq pc, r2, r4, asr r8 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r7, r3, ip, ror r0 │ │ │ │ - rsbseq pc, r2, ip, ror #18 │ │ │ │ - rsbseq pc, r2, r4, lsr #13 │ │ │ │ + addeq r7, r3, ip, ror r1 │ │ │ │ + rsbseq pc, r2, ip, ror #20 │ │ │ │ + rsbseq pc, r2, r4, lsr #15 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r2, r0, asr #16 │ │ │ │ - umulleq r6, r3, r4, pc @ │ │ │ │ - addeq r6, r3, ip, ror #30 │ │ │ │ - ldrheq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, r2, r0, asr #18 │ │ │ │ + umulleq r7, r3, r4, r0 │ │ │ │ + addeq r7, r3, ip, rrx │ │ │ │ + ldrheq pc, [r2], #-132 @ 0xffffff7c @ │ │ │ │ strdeq r6, [r3], ip │ │ │ │ - rsbseq pc, r2, r4, lsr r5 @ │ │ │ │ - rsbseq pc, r2, r0, asr #14 │ │ │ │ + rsbseq pc, r2, r4, lsr r6 @ │ │ │ │ + rsbseq pc, r2, r0, asr #16 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002b215c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95770,15 +95770,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ │ │ │ │ 002b21ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2b2314 │ │ │ │ @@ -95847,40 +95847,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b2334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b2200 │ │ │ │ ldr r0, [pc, #56] @ 2b2338 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b2200 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r8, asr ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, pc, r8, lsr ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009f8bd4 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r2, r0, lsl r6 @ │ │ │ │ - rsbseq pc, r2, r8, lsr r6 @ │ │ │ │ + rsbseq pc, r2, r0, lsl r7 @ │ │ │ │ + rsbseq pc, r2, r8, lsr r7 @ │ │ │ │ │ │ │ │ 002b233c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -95913,16 +95913,16 @@ │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2b23d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r6, [r3], r4 │ │ │ │ - rsbseq pc, r2, ip, lsr #4 │ │ │ │ - rsbseq pc, r2, r8, lsr #11 │ │ │ │ + rsbseq pc, r2, ip, lsr #6 │ │ │ │ + rsbseq pc, r2, r8, lsr #13 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002b23d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95951,24 +95951,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #76] @ 2b24b4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -96081,19 +96081,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2b2670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, r0, asr #19 │ │ │ │ - addeq r6, r3, r8, lsl #19 │ │ │ │ - addeq r6, r3, r0, ror #18 │ │ │ │ - @ instruction: 0x0072ef98 │ │ │ │ - rsbseq pc, r2, r0, lsr r3 @ │ │ │ │ + addeq r6, r3, r0, asr #21 │ │ │ │ + addeq r6, r3, r8, lsl #21 │ │ │ │ + addeq r6, r3, r0, ror #20 │ │ │ │ + @ instruction: 0x0072f098 │ │ │ │ + rsbseq pc, r2, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002b2674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96289,15 +96289,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b29ec │ │ │ │ @@ -96327,17 +96327,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r6, r3, ip, asr #12 │ │ │ │ - rsbseq lr, r2, ip, asr #24 │ │ │ │ - rsbseq lr, r2, ip, lsr #24 │ │ │ │ + addeq r6, r3, ip, asr #14 │ │ │ │ + rsbseq lr, r2, ip, asr #26 │ │ │ │ + rsbseq lr, r2, ip, lsr #26 │ │ │ │ │ │ │ │ 002b2a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2b2af4 │ │ │ │ @@ -96348,15 +96348,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2b4fc0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b4fa8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96387,17 +96387,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r3, r8, ror #10 │ │ │ │ - rsbseq lr, r2, r8, asr #22 │ │ │ │ - rsbseq lr, r2, ip, ror #22 │ │ │ │ + addeq r6, r3, r8, ror #12 │ │ │ │ + rsbseq lr, r2, r8, asr #24 │ │ │ │ + rsbseq lr, r2, ip, ror #24 │ │ │ │ │ │ │ │ 002b2b00 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2b18 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96412,17 +96412,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2b2b5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, ror #8 │ │ │ │ - rsbseq lr, r2, r4, lsr #21 │ │ │ │ - rsbseq lr, r2, r8, asr lr │ │ │ │ + addeq r6, r3, ip, ror #10 │ │ │ │ + rsbseq lr, r2, r4, lsr #23 │ │ │ │ + rsbseq lr, r2, r8, asr pc │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002b2b60 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2b78 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96438,17 +96438,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2b2bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, lsl #8 │ │ │ │ - rsbseq lr, r2, r4, asr #20 │ │ │ │ - ldrsheq lr, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r6, r3, ip, lsl #10 │ │ │ │ + rsbseq lr, r2, r4, asr #22 │ │ │ │ + ldrsheq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002b2bc0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96464,17 +96464,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2b2c1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, lsr #7 │ │ │ │ - rsbseq lr, r2, r4, ror #19 │ │ │ │ - @ instruction: 0x0072ed98 │ │ │ │ + addeq r6, r3, ip, lsr #9 │ │ │ │ + rsbseq lr, r2, r4, ror #21 │ │ │ │ + @ instruction: 0x0072ee98 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002b2c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96781,16 +96781,16 @@ │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2b30d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r5, [r3], r4 │ │ │ │ - rsbseq lr, r2, ip, lsr #10 │ │ │ │ - rsbseq lr, r2, r0, ror #17 │ │ │ │ + rsbseq lr, r2, ip, lsr #12 │ │ │ │ + rsbseq lr, r2, r0, ror #19 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002b30d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96803,33 +96803,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 2535ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c03c │ │ │ │ + bl 75c134 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b92c │ │ │ │ + bl 75ba24 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b3108 │ │ │ │ ldr r3, [pc, #32] @ 2b3168 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, r0, r0, asr r4 │ │ │ │ - rsbseq lr, r2, r4, lsr #17 │ │ │ │ - rsbseq r7, r9, r0, asr r8 │ │ │ │ + rsbseq lr, r2, r4, lsr #19 │ │ │ │ + rsbseq r7, r9, r0, asr r9 │ │ │ │ adceq pc, lr, ip, lsr #11 │ │ │ │ │ │ │ │ 002b316c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -96849,15 +96849,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b31bc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b31e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b31b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96866,15 +96866,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, r0, r4, lsr #7 │ │ │ │ - rsbseq lr, r2, ip, lsl #8 │ │ │ │ + rsbseq lr, r2, ip, lsl #10 │ │ │ │ adceq r6, r0, r4, asr r3 │ │ │ │ │ │ │ │ 002b3210 : │ │ │ │ ldr r3, [pc, #56] @ 2b3250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96919,27 +96919,27 @@ │ │ │ │ b 2b32c0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3328 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r7, r0 │ │ │ │ bne 2b32b4 │ │ │ │ ldr r1, [pc, #108] @ 2b3360 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ cmp sl, r0 │ │ │ │ bne 2b32b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -96952,32 +96952,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrdeq r6, [r0], r0 @ │ │ │ │ addseq r7, pc, r4, lsr #23 │ │ │ │ - addeq r5, r3, r0, lsl sp │ │ │ │ + addeq r5, r3, r0, lsl lr │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r0, r7, r0, ror r6 │ │ │ │ - rsbseq r8, r2, r8, ror #7 │ │ │ │ - addeq pc, r1, r8, lsr sl @ │ │ │ │ + rsbseq r0, r7, r0, ror r7 │ │ │ │ + rsbseq r8, r2, r8, ror #9 │ │ │ │ + addeq pc, r1, r8, lsr fp @ │ │ │ │ │ │ │ │ 002b3364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 340658 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7513bc │ │ │ │ + bl 7514b4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b33c8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2b3254 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3404 │ │ │ │ mov r0, r4 │ │ │ │ @@ -96997,73 +96997,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2b3448 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ b 2b33a8 │ │ │ │ ldr r3, [pc, #64] @ 2b344c │ │ │ │ ldr r2, [pc, #64] @ 2b3450 │ │ │ │ ldr r1, [pc, #64] @ 2b3454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2b3458 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2b33a8 │ │ │ │ - addeq r5, r3, r8, asr #23 │ │ │ │ - rsbseq r7, sl, r4, asr #3 │ │ │ │ - rsbseq lr, r2, ip, ror #3 │ │ │ │ + addeq r5, r3, r8, asr #25 │ │ │ │ + rsbseq r7, sl, r4, asr #5 │ │ │ │ + rsbseq lr, r2, ip, ror #5 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - umulleq r5, r3, r0, fp │ │ │ │ - @ instruction: 0x0072e59c │ │ │ │ - ldrheq lr, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + umulleq r5, r3, r0, ip │ │ │ │ + @ instruction: 0x0072e69c │ │ │ │ + ldrheq lr, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002b345c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2b34d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34b8 │ │ │ │ ldr ip, [pc, #68] @ 2b34d8 │ │ │ │ ldr r2, [pc, #68] @ 2b34dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, r2, r0, asr #2 │ │ │ │ - addeq r5, r3, ip, lsl #22 │ │ │ │ - ldrsheq lr, [r2], #-0 @ │ │ │ │ + rsbseq lr, r2, r0, asr #4 │ │ │ │ + addeq r5, r3, ip, lsl #24 │ │ │ │ + ldrsheq lr, [r2], #-16 @ │ │ │ │ │ │ │ │ 002b34e0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -97073,62 +97073,62 @@ │ │ │ │ beq 2b3534 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2b3548 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq lr, r2, r4, lsr #1 │ │ │ │ + rsbseq lr, r2, r4, lsr #3 │ │ │ │ │ │ │ │ 002b354c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b358c │ │ │ │ ldr r1, [pc, #88] @ 2b35c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b359c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2b35c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r2, ip, asr #32 │ │ │ │ - rsbseq lr, r2, r0, asr #8 │ │ │ │ + rsbseq lr, r2, ip, asr #2 │ │ │ │ + rsbseq lr, r2, r0, asr #10 │ │ │ │ │ │ │ │ 002b35cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b35f4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -97146,55 +97146,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b3630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b3634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r5, r3, r0, r9 │ │ │ │ - rsbseq sp, r2, ip, asr #31 │ │ │ │ - ldrsbeq sp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + umulleq r5, r3, r0, sl │ │ │ │ + rsbseq lr, r2, ip, asr #1 │ │ │ │ + ldrsbeq lr, [r2], #-8 @ │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002b3638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2b3828 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3768 │ │ │ │ ldr r7, [pc, #444] @ 2b382c │ │ │ │ ldr r2, [pc, #444] @ 2b3830 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37f4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2b3834 │ │ │ │ ldr r1, [pc, #384] @ 2b3838 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #368] @ 2b383c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b37c4 │ │ │ │ ldr r7, [pc, #348] @ 2b3840 │ │ │ │ @@ -97202,24 +97202,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2b36f8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b37c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ ldr r2, [pc, #312] @ 2b3844 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b36ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2b36ec │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97232,38 +97232,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2535ac │ │ │ │ ldr r5, [pc, #220] @ 2b384c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37dc │ │ │ │ ldr r0, [pc, #196] @ 2b3850 │ │ │ │ ldr r2, [pc, #196] @ 2b3854 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 2c0680 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 255af0 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b37b8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ b 2b37b8 │ │ │ │ ldr r0, [pc, #116] @ 2b3858 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2535ac │ │ │ │ @@ -97272,32 +97272,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2b385c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25432c │ │ │ │ mov r0, r3 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2b3754 │ │ │ │ - rsbseq sp, r2, r4, ror #30 │ │ │ │ - addeq r5, r3, r0, lsr r9 │ │ │ │ - rsbseq sp, r2, r0, lsl pc │ │ │ │ - ldrsbeq r7, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r0, r7, r8, asr r2 │ │ │ │ + rsbseq lr, r2, r4, rrx │ │ │ │ + addeq r5, r3, r0, lsr sl │ │ │ │ + rsbseq lr, r2, r0, lsl r0 │ │ │ │ + ldrsbeq r8, [r2], #-12 @ │ │ │ │ + rsbseq r0, r7, r8, asr r3 │ │ │ │ adceq r5, r0, r4, ror lr │ │ │ │ - addeq r5, r3, r0, asr #17 │ │ │ │ - rsbseq sp, r2, r0, lsl #29 │ │ │ │ - rsbseq lr, r2, r4, lsr #5 │ │ │ │ - rsbseq lr, r2, r8, ror r1 │ │ │ │ - addeq r5, r3, r4, lsl r8 │ │ │ │ - ldrsheq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq lr, r2, r0, lsr #4 │ │ │ │ - rsbseq r4, r9, r8, lsl r8 │ │ │ │ + addeq r5, r3, r0, asr #19 │ │ │ │ + rsbseq sp, r2, r0, lsl #31 │ │ │ │ + rsbseq lr, r2, r4, lsr #7 │ │ │ │ + rsbseq lr, r2, r8, ror r2 │ │ │ │ + addeq r5, r3, r4, lsl r9 │ │ │ │ + ldrsheq sp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq lr, r2, r0, lsr #6 │ │ │ │ + rsbseq r4, r9, r8, lsl r9 │ │ │ │ │ │ │ │ 002b3860 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -97309,37 +97309,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2b38d4 │ │ │ │ ldr r5, [pc, #84] @ 2b38ec │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b38d4 │ │ │ │ ldr ip, [pc, #64] @ 2b38f0 │ │ │ │ ldr r2, [pc, #64] @ 2b38f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, r2, r0, lsr #26 │ │ │ │ + rsbseq sp, r2, r0, lsr #28 │ │ │ │ strdeq r5, [r3], r0 │ │ │ │ - ldrsbeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002b38f8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2b3930 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b3948 │ │ │ │ @@ -97531,28 +97531,28 @@ │ │ │ │ b 2b3be0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3d5c │ │ │ │ ldr r1, [pc, #728] @ 2b3ec0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3bd4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2b3bd4 │ │ │ │ ldr r3, [pc, #696] @ 2b3ec4 │ │ │ │ ldr r1, [pc, #696] @ 2b3ec8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3bd4 │ │ │ │ ldr r3, [pc, #664] @ 2b3ecc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3d8c │ │ │ │ @@ -97570,28 +97570,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2b3cc0 │ │ │ │ ldr r3, [pc, #540] @ 2b3ec4 │ │ │ │ ldr r1, [pc, #560] @ 2b3edc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ ldr r2, [pc, #536] @ 2b3ee0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b16a8 │ │ │ │ @@ -97604,15 +97604,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2b3ee8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ ldr r2, [pc, #464] @ 2b3eec │ │ │ │ ldr r3, [pc, #400] @ 2b3eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -97631,15 +97631,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3e0c │ │ │ │ ldr r0, [pc, #376] @ 2b3ef0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2b3c60 │ │ │ │ ldr r3, [pc, #352] @ 2b3ef4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97658,22 +97658,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b3f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3c40 │ │ │ │ ldr r3, [pc, #240] @ 2b3f04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3d70 │ │ │ │ ldr r3, [pc, #208] @ 2b3ef8 │ │ │ │ @@ -97689,58 +97689,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b3f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3d70 │ │ │ │ ldr r0, [pc, #128] @ 2b3f0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3c40 │ │ │ │ ldr r0, [pc, #112] @ 2b3f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3d70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, pc, r4, r2 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq r5, r0, r4, r9 │ │ │ │ addseq r7, pc, r0, ror r2 @ │ │ │ │ ldrdeq r5, [r3], ip │ │ │ │ - rsbseq sp, r2, ip, asr #19 │ │ │ │ + rsbseq sp, r2, ip, asr #21 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq pc, r6, r4, lsl #26 │ │ │ │ + rsbseq pc, r6, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r5, r3, r4, lsr r3 │ │ │ │ - rsbseq sp, r2, r4, lsl r9 │ │ │ │ - rsbseq sp, r2, r8, lsr r9 │ │ │ │ - rsbseq pc, r6, r4, ror #24 │ │ │ │ + addeq r5, r3, r4, lsr r4 │ │ │ │ + rsbseq sp, r2, r4, lsl sl │ │ │ │ + rsbseq sp, r2, r8, lsr sl │ │ │ │ + rsbseq pc, r6, r4, ror #26 │ │ │ │ ldrdeq r5, [r3], r8 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, pc, r0, lsl #2 │ │ │ │ - rsbseq sp, r2, ip, lsr r8 │ │ │ │ + rsbseq sp, r2, ip, lsr r9 │ │ │ │ andeq r3, r0, r0, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sp, r2, ip, lsl #24 │ │ │ │ + rsbseq sp, r2, ip, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - ldrsbeq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq sp, r2, r4, lsr #23 │ │ │ │ - rsbseq sp, r2, ip, asr #23 │ │ │ │ + ldrsbeq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r2, r4, lsr #25 │ │ │ │ + rsbseq sp, r2, ip, asr #25 │ │ │ │ │ │ │ │ 002b3f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2b40bc │ │ │ │ @@ -97769,15 +97769,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2b40cc │ │ │ │ ldr r1, [pc, #324] @ 2b40d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ ldr r3, [pc, #300] @ 2b40d4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -97826,43 +97826,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b40ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3f80 │ │ │ │ ldr r0, [pc, #68] @ 2b40f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b3f80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f6ef0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, pc, r4, asr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq pc, r6, r4, lsl #19 │ │ │ │ - strdeq r4, [r3], r8 │ │ │ │ - addeq r4, r3, r8, asr #31 │ │ │ │ + rsbseq pc, r6, r4, lsl #21 │ │ │ │ + strdeq r5, [r3], r8 │ │ │ │ + addeq r5, r3, r8, asr #1 │ │ │ │ addseq r6, pc, r8, lsr #28 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sp, r2, r4, ror #19 │ │ │ │ - ldrsheq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r2, r4, ror #21 │ │ │ │ + ldrsheq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 002b40f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b41a8 │ │ │ │ @@ -97874,15 +97874,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b4130 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b4178 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4124 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b4124 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -97903,15 +97903,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r0, r4, lsr r4 │ │ │ │ - @ instruction: 0x0072d498 │ │ │ │ + @ instruction: 0x0072d598 │ │ │ │ │ │ │ │ 002b41b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97919,15 +97919,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2b42a0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4278 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b4218 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2b422c │ │ │ │ @@ -97966,18 +97966,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2b42b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r2, r4, ror #7 │ │ │ │ - addeq r4, r3, ip, lsl sp │ │ │ │ - rsbseq sp, r2, r4, asr r3 │ │ │ │ - rsbseq sp, r2, r4, lsr #16 │ │ │ │ + rsbseq sp, r2, r4, ror #9 │ │ │ │ + addeq r4, r3, ip, lsl lr │ │ │ │ + rsbseq sp, r2, r4, asr r4 │ │ │ │ + rsbseq sp, r2, r4, lsr #18 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002b42b4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -98051,17 +98051,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b43e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r0, ror r3 │ │ │ │ - addeq r4, r3, r0, ror #23 │ │ │ │ - rsbseq sp, r2, ip, lsl r2 │ │ │ │ - rsbseq sp, r2, r8, lsl #14 │ │ │ │ + addeq r4, r3, r0, ror #25 │ │ │ │ + rsbseq sp, r2, ip, lsl r3 │ │ │ │ + rsbseq sp, r2, r8, lsl #16 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002b43ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98108,45 +98108,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2b452c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b4530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 996c34 │ │ │ │ + bl 996d2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4504 │ │ │ │ ldr r3, [pc, #84] @ 2b4534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b445c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2b4464 │ │ │ │ mov r9, #1 │ │ │ │ b 2b4444 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 2b44d8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, lsl sl @ │ │ │ │ - addeq r4, r3, ip, lsl #23 │ │ │ │ + addeq r4, r3, ip, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, lr, ip, asr #5 │ │ │ │ @ instruction: 0x009f69dc │ │ │ │ @ instruction: 0x009f69b0 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ - rsbseq sp, r2, ip, lsr #12 │ │ │ │ + rsbseq sp, r2, ip, lsr #14 │ │ │ │ adceq lr, lr, r4, lsl r2 │ │ │ │ │ │ │ │ 002b4538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98205,55 +98205,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2b4734 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2b4738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 996c34 │ │ │ │ + bl 996d2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b46bc │ │ │ │ ldr r3, [pc, #224] @ 2b473c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b45a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [pc, #176] @ 2b4740 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b46cc │ │ │ │ ldr r2, [pc, #160] @ 2b4744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2b4748 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 2b4654 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [pc, #108] @ 2b474c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b469c │ │ │ │ ldr r2, [pc, #92] @ 2b4750 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98270,24 +98270,24 @@ │ │ │ │ addseq r6, pc, r4, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009f68b0 │ │ │ │ adceq lr, lr, r4, ror #2 │ │ │ │ addseq r6, pc, r8, ror #16 │ │ │ │ addseq r6, pc, r4, lsr r8 @ │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ - ldrheq sp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ umlaleq lr, lr, r4, r0 @ │ │ │ │ ldrdeq r1, [r0], ip │ │ │ │ - rsbseq sp, r2, r8, asr r4 │ │ │ │ - rsbseq sp, r2, r8, lsr #9 │ │ │ │ - rsbseq sp, r2, r8, ror #8 │ │ │ │ - rsbseq sp, r2, r4, lsr #8 │ │ │ │ - umulleq r4, r3, ip, r8 │ │ │ │ - ldrsbeq ip, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq sp, r2, r4, lsl r4 │ │ │ │ + rsbseq sp, r2, r8, asr r5 │ │ │ │ + rsbseq sp, r2, r8, lsr #11 │ │ │ │ + rsbseq sp, r2, r8, ror #10 │ │ │ │ + rsbseq sp, r2, r4, lsr #10 │ │ │ │ + umulleq r4, r3, ip, r9 │ │ │ │ + ldrsbeq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r2, r4, lsl r5 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002b4764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98324,21 +98324,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2b4824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq sp, lr, ip, asr pc │ │ │ │ - addeq r4, r3, r0, ror #15 │ │ │ │ - rsbseq ip, r2, r8, lsl lr │ │ │ │ - rsbseq sp, r2, r4, asr r3 │ │ │ │ + addeq r4, r3, r0, ror #17 │ │ │ │ + rsbseq ip, r2, r8, lsl pc │ │ │ │ + rsbseq sp, r2, r4, asr r4 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x008347b8 │ │ │ │ - ldrsheq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sp, r2, r4, lsr #7 │ │ │ │ + @ instruction: 0x008348b8 │ │ │ │ + ldrsheq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sp, r2, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002b4828 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2b48a0 │ │ │ │ ldr r3, [pc, #156] @ 2b48d8 │ │ │ │ @@ -98379,19 +98379,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2b48f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00aedeb8 │ │ │ │ - rsbseq sp, r2, ip, asr #6 │ │ │ │ - rsbseq sp, r2, r0, lsr r3 │ │ │ │ - addeq r4, r3, r4, ror #13 │ │ │ │ - rsbseq ip, r2, ip, lsl sp │ │ │ │ - rsbseq sp, r2, r8, asr r2 │ │ │ │ + rsbseq sp, r2, ip, asr #8 │ │ │ │ + rsbseq sp, r2, r0, lsr r4 │ │ │ │ + addeq r4, r3, r4, ror #15 │ │ │ │ + rsbseq ip, r2, ip, lsl lr │ │ │ │ + rsbseq sp, r2, r8, asr r3 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002b48f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98419,30 +98419,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2b4988 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 253d5c │ │ │ │ cmp r4, #8 │ │ │ │ beq 2b49d4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b496c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996c34 │ │ │ │ + bl 996d2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4a0c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b496c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98458,27 +98458,27 @@ │ │ │ │ bne 2b4a18 │ │ │ │ ldr r0, [pc, #64] @ 2b4a40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253d5c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 2b49bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsl r5 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r2, r8, lsr #5 │ │ │ │ - rsbseq sp, r3, r8, ror #2 │ │ │ │ + rsbseq sp, r2, r8, lsr #7 │ │ │ │ + rsbseq sp, r3, r8, ror #4 │ │ │ │ @ instruction: 0x009f64d0 │ │ │ │ adceq sp, lr, r0, lsr #27 │ │ │ │ - rsbseq sp, r2, r0, lsr #3 │ │ │ │ + rsbseq sp, r2, r0, lsr #5 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ addseq r6, pc, r0, asr #8 │ │ │ │ - rsbseq sp, r2, ip, ror #3 │ │ │ │ + rsbseq sp, r2, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2b4d7c │ │ │ │ ldr r3, [pc, #800] @ 2b4d80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -98679,31 +98679,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r6, pc, r0, asr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r6, pc, r0, lsr r3 @ │ │ │ │ - rsbseq sp, r2, r0, lsl #4 │ │ │ │ - rsbseq sp, r2, r0, lsl r2 │ │ │ │ + rsbseq sp, r2, r0, lsl #6 │ │ │ │ + rsbseq sp, r2, r0, lsl r3 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - addeq r5, r3, r4, lsl ip │ │ │ │ - @ instruction: 0x0072d19c │ │ │ │ + addeq r5, r3, r4, lsl sp │ │ │ │ + @ instruction: 0x0072d29c │ │ │ │ addseq r6, pc, r0, ror #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - umulleq r5, r3, ip, sl │ │ │ │ - rsbseq ip, r2, r8, asr #31 │ │ │ │ - addeq r5, r3, r0, ror sl │ │ │ │ - ldrheq ip, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r5, r3, ip, asr #20 │ │ │ │ - ldrsheq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsheq ip, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + umulleq r5, r3, ip, fp │ │ │ │ + rsbseq sp, r2, r8, asr #1 │ │ │ │ + addeq r5, r3, r0, ror fp │ │ │ │ + ldrheq sp, [r2], #-12 @ │ │ │ │ + addeq r5, r3, ip, asr #22 │ │ │ │ + ldrsheq sp, [r2], #-4 @ │ │ │ │ + ldrsheq sp, [r2], #-12 @ │ │ │ │ │ │ │ │ 002b4dc8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2b4f08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -98780,16 +98780,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 253a08 │ │ │ │ b 2b4e74 │ │ │ │ addseq r6, pc, r8, asr #32 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq ip, r2, r8, asr pc │ │ │ │ - rsbseq ip, r2, r8, ror pc │ │ │ │ + rsbseq sp, r2, r8, asr r0 │ │ │ │ + rsbseq sp, r2, r8, ror r0 │ │ │ │ │ │ │ │ 002b4f18 : │ │ │ │ ldr r0, [pc, #4] @ 2b4f24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2b4a44 │ │ │ │ adceq r4, r0, r8, lsr #12 │ │ │ │ │ │ │ │ @@ -99139,17 +99139,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b5458 │ │ │ │ ldr r0, [pc, #24] @ 2b545c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r5, r3, r8, r3 │ │ │ │ - rsbseq ip, r2, r8, lsr #24 │ │ │ │ - rsbseq ip, r2, r0, lsr ip │ │ │ │ + umulleq r5, r3, r8, r4 │ │ │ │ + rsbseq ip, r2, r8, lsr #26 │ │ │ │ + rsbseq ip, r2, r0, lsr sp │ │ │ │ │ │ │ │ 002b5460 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5490 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b5478 │ │ │ │ @@ -99169,17 +99169,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b54cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, ip, lsr #6 │ │ │ │ - ldrheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq ip, r2, r4, asr #23 │ │ │ │ + addeq r5, r3, ip, lsr #8 │ │ │ │ + ldrheq ip, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r2, r4, asr #25 │ │ │ │ │ │ │ │ 002b54d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -99206,17 +99206,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, lsr #5 │ │ │ │ - rsbseq ip, r2, r0, lsr fp │ │ │ │ - rsbseq ip, r2, r8, lsr fp │ │ │ │ + addeq r5, r3, r0, lsr #7 │ │ │ │ + rsbseq ip, r2, r0, lsr ip │ │ │ │ + rsbseq ip, r2, r8, lsr ip │ │ │ │ │ │ │ │ 002b555c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b557c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99232,17 +99232,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b55b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, asr #4 │ │ │ │ - ldrsbeq ip, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsbeq ip, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r5, r3, r0, asr #6 │ │ │ │ + ldrsbeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsbeq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 002b55bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b55dc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99258,17 +99258,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, ror #3 │ │ │ │ - rsbseq ip, r2, r0, ror sl │ │ │ │ - rsbseq ip, r2, r8, ror sl │ │ │ │ + addeq r5, r3, r0, ror #5 │ │ │ │ + rsbseq ip, r2, r0, ror fp │ │ │ │ + rsbseq ip, r2, r8, ror fp │ │ │ │ │ │ │ │ 002b561c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b563c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99284,17 +99284,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, lsl #3 │ │ │ │ - rsbseq ip, r2, r0, lsl sl │ │ │ │ - rsbseq ip, r2, r8, lsl sl │ │ │ │ + addeq r5, r3, r0, lsl #5 │ │ │ │ + rsbseq ip, r2, r0, lsl fp │ │ │ │ + rsbseq ip, r2, r8, lsl fp │ │ │ │ │ │ │ │ 002b567c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b569c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99310,17 +99310,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, lsr #2 │ │ │ │ - ldrheq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r5, r3, r0, lsr #4 │ │ │ │ + ldrheq ip, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq ip, [r2], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002b56dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b56f8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -99335,17 +99335,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4, asr #1 │ │ │ │ - rsbseq ip, r2, r4, asr r9 │ │ │ │ - rsbseq ip, r2, ip, asr r9 │ │ │ │ + addeq r5, r3, r4, asr #3 │ │ │ │ + rsbseq ip, r2, r4, asr sl │ │ │ │ + rsbseq ip, r2, ip, asr sl │ │ │ │ │ │ │ │ 002b5738 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5758 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99361,17 +99361,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4, rrx │ │ │ │ - ldrsheq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r5, r3, r4, ror #2 │ │ │ │ + ldrsheq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 002b5798 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b57b8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99387,17 +99387,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b57f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4 │ │ │ │ - @ instruction: 0x0072c894 │ │ │ │ - @ instruction: 0x0072c89c │ │ │ │ + addeq r5, r3, r4, lsl #2 │ │ │ │ + @ instruction: 0x0072c994 │ │ │ │ + @ instruction: 0x0072c99c │ │ │ │ │ │ │ │ 002b57f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5818 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99413,17 +99413,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #31 │ │ │ │ - rsbseq ip, r2, r4, lsr r8 │ │ │ │ - rsbseq ip, r2, ip, lsr r8 │ │ │ │ + addeq r5, r3, r4, lsr #1 │ │ │ │ + rsbseq ip, r2, r4, lsr r9 │ │ │ │ + rsbseq ip, r2, ip, lsr r9 │ │ │ │ │ │ │ │ 002b5858 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5878 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99439,17 +99439,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b58b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr #30 │ │ │ │ - ldrsbeq ip, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r5, r3, r4, asr #32 │ │ │ │ + ldrsbeq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 002b58b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b58d8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99465,17 +99465,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #29 │ │ │ │ - rsbseq ip, r2, r4, ror r7 │ │ │ │ - rsbseq ip, r2, ip, ror r7 │ │ │ │ + addeq r4, r3, r4, ror #31 │ │ │ │ + rsbseq ip, r2, r4, ror r8 │ │ │ │ + rsbseq ip, r2, ip, ror r8 │ │ │ │ │ │ │ │ 002b5918 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5938 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99491,17 +99491,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl #29 │ │ │ │ - rsbseq ip, r2, r4, lsl r7 │ │ │ │ - rsbseq ip, r2, ip, lsl r7 │ │ │ │ + addeq r4, r3, r4, lsl #31 │ │ │ │ + rsbseq ip, r2, r4, lsl r8 │ │ │ │ + rsbseq ip, r2, ip, lsl r8 │ │ │ │ │ │ │ │ 002b5978 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5998 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99517,17 +99517,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b59d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #28 │ │ │ │ - ldrheq ip, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - ldrheq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r4, r3, r4, lsr #30 │ │ │ │ + ldrheq ip, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 002b59d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59f8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99543,17 +99543,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr #27 │ │ │ │ - rsbseq ip, r2, r4, asr r6 │ │ │ │ - rsbseq ip, r2, ip, asr r6 │ │ │ │ + addeq r4, r3, r4, asr #29 │ │ │ │ + rsbseq ip, r2, r4, asr r7 │ │ │ │ + rsbseq ip, r2, ip, asr r7 │ │ │ │ │ │ │ │ 002b5a38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a58 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99569,17 +99569,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #26 │ │ │ │ - ldrsheq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq ip, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r4, r3, r4, ror #28 │ │ │ │ + ldrsheq ip, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002b5a98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5ab8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99595,17 +99595,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5af4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl #26 │ │ │ │ - @ instruction: 0x0072c594 │ │ │ │ - @ instruction: 0x0072c59c │ │ │ │ + addeq r4, r3, r4, lsl #28 │ │ │ │ + @ instruction: 0x0072c694 │ │ │ │ + @ instruction: 0x0072c69c │ │ │ │ │ │ │ │ 002b5af8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5b1c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99622,17 +99622,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, lsr #25 │ │ │ │ - rsbseq ip, r2, r0, lsr r5 │ │ │ │ - rsbseq ip, r2, r8, lsr r5 │ │ │ │ + addeq r4, r3, r0, lsr #27 │ │ │ │ + rsbseq ip, r2, r0, lsr r6 │ │ │ │ + rsbseq ip, r2, r8, lsr r6 │ │ │ │ │ │ │ │ 002b5b5c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5b80 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99649,17 +99649,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, lsr ip │ │ │ │ - rsbseq ip, r2, ip, asr #9 │ │ │ │ - ldrsbeq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r4, r3, ip, lsr sp │ │ │ │ + rsbseq ip, r2, ip, asr #11 │ │ │ │ + ldrsbeq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 002b5bc0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5be4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99677,16 +99677,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [r3], r8 │ │ │ │ - rsbseq ip, r2, r8, ror #8 │ │ │ │ - rsbseq ip, r2, r0, ror r4 │ │ │ │ + rsbseq ip, r2, r8, ror #10 │ │ │ │ + rsbseq ip, r2, r0, ror r5 │ │ │ │ │ │ │ │ 002b5c24 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c48 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99703,17 +99703,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror fp │ │ │ │ - rsbseq ip, r2, r4, lsl #8 │ │ │ │ - rsbseq ip, r2, ip, lsl #8 │ │ │ │ + addeq r4, r3, r4, ror ip │ │ │ │ + rsbseq ip, r2, r4, lsl #10 │ │ │ │ + rsbseq ip, r2, ip, lsl #10 │ │ │ │ │ │ │ │ 002b5c88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5cac │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99730,31 +99730,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, lsl fp │ │ │ │ - rsbseq ip, r2, r0, lsr #7 │ │ │ │ - rsbseq ip, r2, r8, lsr #7 │ │ │ │ + addeq r4, r3, r0, lsl ip │ │ │ │ + rsbseq ip, r2, r0, lsr #9 │ │ │ │ + rsbseq ip, r2, r8, lsr #9 │ │ │ │ │ │ │ │ 002b5cec : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2b5d0c │ │ │ │ ldr r3, [pc, #28] @ 2b5d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r3, r4, lsr #26 │ │ │ │ + addeq r4, r3, r4, lsr #28 │ │ │ │ │ │ │ │ 002b5d1c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5d48 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -99782,30 +99782,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2560b8 │ │ │ │ - @ instruction: 0x00834cb0 │ │ │ │ + @ instruction: 0x00834db0 │ │ │ │ │ │ │ │ 002b5da4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2b5dc8 │ │ │ │ ldr r3, [pc, #32] @ 2b5dd4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r3, r8, ror #24 │ │ │ │ + addeq r4, r3, r8, ror #26 │ │ │ │ │ │ │ │ 002b5dd8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2b5e38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5e50 │ │ │ │ @@ -99844,18 +99844,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, lsl ip │ │ │ │ - @ instruction: 0x00834bb0 │ │ │ │ - rsbseq ip, r2, r4, lsl r2 │ │ │ │ - rsbseq ip, r2, r4, lsr #4 │ │ │ │ + addeq r4, r3, ip, lsl sp │ │ │ │ + @ instruction: 0x00834cb0 │ │ │ │ + rsbseq ip, r2, r4, lsl r3 │ │ │ │ + rsbseq ip, r2, r4, lsr #6 │ │ │ │ │ │ │ │ 002b5e98 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5ed8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -100027,16 +100027,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6058 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b6008 │ │ │ │ - addeq r2, r7, ip, asr #16 │ │ │ │ - addeq r2, r7, r8, ror r7 │ │ │ │ + addeq r2, r7, ip, asr #18 │ │ │ │ + addeq r2, r7, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -100107,24 +100107,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2b628c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2b62c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2538f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b6280 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b6280 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -100316,15 +100316,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r0, r8, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 2b65a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r0, r1, r0, lsr r6 │ │ │ │ ldr r2, [pc, #192] @ 2b6670 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b65d0 │ │ │ │ ldr r0, [pc, #176] @ 2b6674 │ │ │ │ @@ -100387,101 +100387,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #248] @ 2b67c0 │ │ │ │ ldr r3, [pc, #248] @ 2b67c4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2b67c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2b67cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #220] @ 2b67d0 │ │ │ │ ldr r2, [pc, #220] @ 2b67d4 │ │ │ │ ldr r1, [pc, #220] @ 2b67d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #200] @ 2b67dc │ │ │ │ ldr r2, [pc, #200] @ 2b67e0 │ │ │ │ ldr r1, [pc, #200] @ 2b67e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #180] @ 2b67e8 │ │ │ │ ldr r2, [pc, #180] @ 2b67ec │ │ │ │ ldr r1, [pc, #180] @ 2b67f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #160] @ 2b67f4 │ │ │ │ ldr r2, [pc, #160] @ 2b67f8 │ │ │ │ ldr r1, [pc, #160] @ 2b67fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #140] @ 2b6800 │ │ │ │ ldr r2, [pc, #140] @ 2b6804 │ │ │ │ ldr r1, [pc, #140] @ 2b6808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #120] @ 2b680c │ │ │ │ ldr r2, [pc, #120] @ 2b6810 │ │ │ │ ldr r1, [pc, #120] @ 2b6814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75cd0c │ │ │ │ - addeq r2, r7, r4, lsl r2 │ │ │ │ - rsbseq sl, r2, r8, lsr #20 │ │ │ │ - rsbseq sl, r2, r0, lsl #20 │ │ │ │ + b 75ce04 │ │ │ │ + addeq r2, r7, r4, lsl r3 │ │ │ │ + rsbseq sl, r2, r8, lsr #22 │ │ │ │ + rsbseq sl, r2, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - rsbseq r8, ip, ip, lsl #16 │ │ │ │ + rsbseq r8, ip, ip, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbseq ip, lr, r4, asr #15 │ │ │ │ + rsbseq ip, lr, r4, asr #17 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0082b6bc │ │ │ │ + @ instruction: 0x0082b7bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq fp, r2, r4, lsl #19 │ │ │ │ + rsbseq fp, r2, r4, lsl #21 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq fp, r2, r0, ror r9 │ │ │ │ + rsbseq fp, r2, r0, ror sl │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - rsbseq lr, r3, ip, lsl #14 │ │ │ │ + rsbseq lr, r3, ip, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rsbseq fp, r2, ip, lsr r9 │ │ │ │ + rsbseq fp, r2, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2b6980 │ │ │ │ ldr r5, [pc, #336] @ 2b6984 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100490,61 +100490,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6938 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a8aa0 │ │ │ │ + bl 7a8b98 │ │ │ │ ldr r6, [pc, #276] @ 2b698c │ │ │ │ ldr r5, [pc, #276] @ 2b6990 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #240] @ 2b6994 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a8dfc │ │ │ │ + bl 7a8ef4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6918 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0c8c │ │ │ │ + bl 7b0d84 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #152] @ 2b6998 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -100555,32 +100555,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2b69a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, r7, r8, lsl #1 │ │ │ │ - rsbseq fp, r2, r0, lsr #17 │ │ │ │ - rsbseq fp, r2, ip, lsr #17 │ │ │ │ - rsbseq fp, r2, ip, lsr #17 │ │ │ │ - rsbseq fp, r2, r0, asr #17 │ │ │ │ - rsbseq fp, r2, r8, lsr #17 │ │ │ │ + addeq r2, r7, r8, lsl #3 │ │ │ │ + rsbseq fp, r2, r0, lsr #19 │ │ │ │ + rsbseq fp, r2, ip, lsr #19 │ │ │ │ + rsbseq fp, r2, ip, lsr #19 │ │ │ │ + rsbseq fp, r2, r0, asr #19 │ │ │ │ + rsbseq fp, r2, r8, lsr #19 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - ldrheq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq fp, r2, r4, asr #15 │ │ │ │ + ldrheq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq fp, r2, r4, asr #17 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b69fc │ │ │ │ ldr r2, [pc, #60] @ 2b6a00 │ │ │ │ @@ -100588,100 +100588,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2b6a08 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535ac │ │ │ │ strdeq r1, [r7], r4 │ │ │ │ - rsbseq fp, r2, r4, lsl r7 │ │ │ │ - rsbseq fp, r2, r4, lsr #14 │ │ │ │ - rsbseq r5, sp, r8, ror r4 │ │ │ │ + rsbseq fp, r2, r4, lsl r8 │ │ │ │ + rsbseq fp, r2, r4, lsr #16 │ │ │ │ + rsbseq r5, sp, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6a60 │ │ │ │ ldr r2, [pc, #60] @ 2b6a64 │ │ │ │ ldr r1, [pc, #60] @ 2b6a68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2b6a6c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535ac │ │ │ │ - umulleq r1, r7, r0, lr │ │ │ │ - ldrheq fp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq fp, r2, r0, asr #13 │ │ │ │ - rsbseq r5, sp, r4, lsl r4 │ │ │ │ + umulleq r1, r7, r0, pc @ │ │ │ │ + ldrheq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, r2, r0, asr #15 │ │ │ │ + rsbseq r5, sp, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6ac4 │ │ │ │ ldr r2, [pc, #60] @ 2b6ac8 │ │ │ │ ldr r1, [pc, #60] @ 2b6acc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2b6ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535ac │ │ │ │ - addeq r1, r7, ip, lsr #28 │ │ │ │ - rsbseq fp, r2, ip, asr #12 │ │ │ │ - rsbseq fp, r2, ip, asr r6 │ │ │ │ - ldrheq r5, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r1, r7, ip, lsr #30 │ │ │ │ + rsbseq fp, r2, ip, asr #14 │ │ │ │ + rsbseq fp, r2, ip, asr r7 │ │ │ │ + ldrheq r5, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6b28 │ │ │ │ ldr r2, [pc, #60] @ 2b6b2c │ │ │ │ ldr r1, [pc, #60] @ 2b6b30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2b6b34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535ac │ │ │ │ - addeq r1, r7, r8, asr #27 │ │ │ │ - rsbseq fp, r2, r8, ror #11 │ │ │ │ - ldrsheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r5, sp, ip, asr #6 │ │ │ │ + addeq r1, r7, r8, asr #29 │ │ │ │ + rsbseq fp, r2, r8, ror #13 │ │ │ │ + ldrsheq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r5, sp, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6c44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2b6c48 │ │ │ │ @@ -100697,22 +100697,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6c54 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6bcc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2b6bfc │ │ │ │ ldr r1, [pc, #132] @ 2b6c58 │ │ │ │ @@ -100722,15 +100722,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6c64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6c68 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #104] @ 2b6c6c │ │ │ │ ldr r3, [pc, #68] @ 2b6c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100741,23 +100741,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r7, r4, ror #26 │ │ │ │ + addeq r1, r7, r4, ror #28 │ │ │ │ @ instruction: 0x009f42b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r2, r8, ror #10 │ │ │ │ - rsbseq fp, r2, r8, asr r5 │ │ │ │ - rsbseq fp, r2, r4, lsl #11 │ │ │ │ + rsbseq fp, r2, r8, ror #12 │ │ │ │ + rsbseq fp, r2, r8, asr r6 │ │ │ │ + rsbseq fp, r2, r4, lsl #13 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ ldrdeq r1, [r7], r4 │ │ │ │ - ldrsheq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ addseq r4, pc, r8, lsl r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6d7c │ │ │ │ @@ -100775,22 +100775,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6d8c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6d04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2b6d34 │ │ │ │ ldr r1, [pc, #132] @ 2b6d90 │ │ │ │ @@ -100800,15 +100800,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6da0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #104] @ 2b6da4 │ │ │ │ ldr r3, [pc, #68] @ 2b6d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100819,23 +100819,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r7, ip, lsr #24 │ │ │ │ + addeq r1, r7, ip, lsr #26 │ │ │ │ addseq r4, pc, ip, ror r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r2, r0, lsr r4 │ │ │ │ - rsbseq fp, r2, r0, lsr #8 │ │ │ │ - rsbseq fp, r2, ip, ror r4 │ │ │ │ + rsbseq fp, r2, r0, lsr r5 │ │ │ │ + rsbseq fp, r2, r0, lsr #10 │ │ │ │ + rsbseq fp, r2, ip, ror r5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq r1, r7, ip, fp │ │ │ │ - ldrheq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + umulleq r1, r7, ip, ip │ │ │ │ + ldrheq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ muleq r0, r5, r2 │ │ │ │ addseq r4, pc, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6eb4 │ │ │ │ @@ -100853,22 +100853,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6ec4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6e3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2b6e6c │ │ │ │ ldr r1, [pc, #132] @ 2b6ec8 │ │ │ │ @@ -100878,15 +100878,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6ed8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #104] @ 2b6edc │ │ │ │ ldr r3, [pc, #68] @ 2b6ebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100900,20 +100900,20 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r7], r4 │ │ │ │ addseq r4, pc, r4, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq fp, r2, r8, ror #5 │ │ │ │ - rsbseq fp, r2, r4, ror r3 │ │ │ │ + ldrsheq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r2, r8, ror #7 │ │ │ │ + rsbseq fp, r2, r4, ror r4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, r4, ror #20 │ │ │ │ - rsbseq fp, r2, r0, lsl #5 │ │ │ │ + addeq r1, r7, r4, ror #22 │ │ │ │ + rsbseq fp, r2, r0, lsl #7 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ addseq r3, pc, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6fec │ │ │ │ @@ -100931,22 +100931,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6ffc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6f74 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2b6fa4 │ │ │ │ ldr r1, [pc, #132] @ 2b7000 │ │ │ │ @@ -100956,15 +100956,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b700c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b7010 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #104] @ 2b7014 │ │ │ │ ldr r3, [pc, #68] @ 2b6ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100975,23 +100975,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008719bc │ │ │ │ + @ instruction: 0x00871abc │ │ │ │ addseq r3, pc, ip, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r2, r0, asr #3 │ │ │ │ - ldrheq fp, [r2], #-16 @ │ │ │ │ - rsbseq fp, r2, r8, ror #4 │ │ │ │ + rsbseq fp, r2, r0, asr #5 │ │ │ │ + ldrheq fp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq fp, r2, r8, ror #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, ip, lsr #18 │ │ │ │ - rsbseq fp, r2, r8, asr #2 │ │ │ │ + addeq r1, r7, ip, lsr #20 │ │ │ │ + rsbseq fp, r2, r8, asr #4 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ addseq r3, pc, r0, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b7064 │ │ │ │ @@ -101000,66 +101000,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - addeq r1, r7, r4, lsl #17 │ │ │ │ - rsbseq fp, r2, r4, lsr #1 │ │ │ │ - ldrheq fp, [r2], #-4 @ │ │ │ │ + addeq r1, r7, r4, lsl #19 │ │ │ │ + rsbseq fp, r2, r4, lsr #3 │ │ │ │ + ldrheq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b70bc │ │ │ │ ldr r2, [pc, #52] @ 2b70c0 │ │ │ │ ldr r1, [pc, #52] @ 2b70c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - addeq r1, r7, ip, lsr #16 │ │ │ │ - rsbseq fp, r2, ip, asr #32 │ │ │ │ - rsbseq fp, r2, ip, asr r0 │ │ │ │ + addeq r1, r7, ip, lsr #18 │ │ │ │ + rsbseq fp, r2, ip, asr #2 │ │ │ │ + rsbseq fp, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b7114 │ │ │ │ ldr r2, [pc, #52] @ 2b7118 │ │ │ │ ldr r1, [pc, #52] @ 2b711c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ ldrdeq r1, [r7], r4 │ │ │ │ - ldrsheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq fp, r2, r4 │ │ │ │ + ldrsheq fp, [r2], #-4 @ │ │ │ │ + rsbseq fp, r2, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b7198 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b719c │ │ │ │ @@ -101067,32 +101067,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r1, r7, r8, ror r7 │ │ │ │ - @ instruction: 0x0072af98 │ │ │ │ - rsbseq sl, r2, r8, lsr #31 │ │ │ │ + addeq r1, r7, r8, ror r8 │ │ │ │ + @ instruction: 0x0072b098 │ │ │ │ + rsbseq fp, r2, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b721c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b7220 │ │ │ │ @@ -101100,15 +101100,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -101116,31 +101116,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ strdeq r1, [r7], r4 │ │ │ │ - rsbseq sl, r2, r4, lsl pc │ │ │ │ - rsbseq sl, r2, r4, lsr #30 │ │ │ │ + rsbseq fp, r2, r4, lsl r0 │ │ │ │ + rsbseq fp, r2, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2b72e8 │ │ │ │ ldr r2, [pc, #168] @ 2b72ec │ │ │ │ ldr r1, [pc, #168] @ 2b72f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b72d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b72b8 │ │ │ │ @@ -101149,37 +101149,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2b72fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0564 │ │ │ │ + bl 7b065c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ bl 253ba0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2b7274 │ │ │ │ - addeq r1, r7, r4, ror r6 │ │ │ │ - @ instruction: 0x0072ae94 │ │ │ │ - rsbseq sl, r2, r4, lsr #29 │ │ │ │ - addeq r1, r7, ip, lsr #12 │ │ │ │ - @ instruction: 0x0072ae90 │ │ │ │ - rsbseq sl, r2, r4, lsr #29 │ │ │ │ + addeq r1, r7, r4, ror r7 │ │ │ │ + @ instruction: 0x0072af94 │ │ │ │ + rsbseq sl, r2, r4, lsr #31 │ │ │ │ + addeq r1, r7, ip, lsr #14 │ │ │ │ + @ instruction: 0x0072af90 │ │ │ │ + rsbseq sl, r2, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b73c4 │ │ │ │ ldr r6, [pc, #172] @ 2b73c8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101189,15 +101189,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -101212,27 +101212,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b73d0 │ │ │ │ ldr r2, [pc, #68] @ 2b73d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r7, r0, lsr #11 │ │ │ │ - ldrheq sl, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - ldrheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, r2, r8, lsl #29 │ │ │ │ + addeq r1, r7, r0, lsr #13 │ │ │ │ + ldrheq sl, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq sl, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, r2, r8, lsl #31 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2b74dc │ │ │ │ ldr r2, [pc, #236] @ 2b74e0 │ │ │ │ @@ -101240,15 +101240,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #204] @ 2b74e8 │ │ │ │ ldr r3, [pc, #204] @ 2b74ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101291,22 +101291,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ba538 │ │ │ │ str r0, [r6] │ │ │ │ b 2b7448 │ │ │ │ - addeq r1, r7, r4, asr #9 │ │ │ │ - ldrsbeq sl, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq sl, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r1, r7, r4, asr #11 │ │ │ │ + ldrsbeq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq sl, [r2], #-216 @ 0xffffff28 @ │ │ │ │ addseq r3, pc, r0, lsl #20 │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ adceq fp, lr, r8, ror #5 │ │ │ │ - ldrsbeq sl, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq sl, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq sl, [r2], #-236 @ 0xffffff14 @ │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0x0090f7b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -101334,19 +101334,19 @@ │ │ │ │ bl 255370 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7b0310 │ │ │ │ + bl 7b0408 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b75c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -101373,19 +101373,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7b0310 │ │ │ │ + bl 7b0408 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b75c4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2b76e4 │ │ │ │ ldr r2, [pc, #1612] @ 2b7ca0 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -101490,19 +101490,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7b03f8 │ │ │ │ + bl 7b04f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b75c4 │ │ │ │ mov r0, #1 │ │ │ │ b 2b75d0 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2b75c4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -101784,32 +101784,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2b7a7c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f38f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r7, ip, ror r3 │ │ │ │ - ldrsbeq sl, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq sl, r2, r8, ror #23 │ │ │ │ + addeq r1, r7, ip, ror r4 │ │ │ │ + ldrsbeq sl, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sl, r2, r8, ror #25 │ │ │ │ addseq r3, pc, r4, asr #16 │ │ │ │ addseq pc, r0, r8, ror r5 @ │ │ │ │ - umulleq r1, r7, r4, r1 │ │ │ │ - rsbseq sl, r2, r8, asr fp │ │ │ │ - ldrsheq sl, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + umulleq r1, r7, r4, r2 │ │ │ │ + rsbseq sl, r2, r8, asr ip │ │ │ │ + ldrsheq sl, [r2], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ ldrdeq r1, [r7], ip │ │ │ │ - rsbseq sl, r2, ip, lsr r9 │ │ │ │ - rsbseq sl, r2, r0, asr r9 │ │ │ │ - addeq r1, r7, r6, asr r0 │ │ │ │ - rsbseq sl, r2, r8, ror #19 │ │ │ │ - ldrheq sl, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r0, r7, r8, asr #30 │ │ │ │ - addeq r0, r7, r0, lsl pc │ │ │ │ - rsbseq sl, r2, r4, asr #16 │ │ │ │ + rsbseq sl, r2, ip, lsr sl │ │ │ │ + rsbseq sl, r2, r0, asr sl │ │ │ │ + addeq r1, r7, r6, asr r1 │ │ │ │ + rsbseq sl, r2, r8, ror #21 │ │ │ │ + ldrheq sl, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r1, r7, r8, asr #32 │ │ │ │ + addeq r1, r7, r0, lsl r0 │ │ │ │ + rsbseq sl, r2, r4, asr #18 │ │ │ │ ldr r3, [pc, #172] @ 2b7d8c │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2b7d74 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2b7d00 │ │ │ │ @@ -101878,15 +101878,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2b7e28 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99e31c │ │ │ │ + bl 99e414 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -101917,15 +101917,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2b7eac │ │ │ │ ldr r0, [pc, #44] @ 2b7eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99e31c │ │ │ │ + b 99e414 │ │ │ │ ldr r0, [pc, #20] @ 2b7eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2b7e48 │ │ │ │ adceq r1, r0, r0, lsr #16 │ │ │ │ strdeq r1, [r0], r0 @ │ │ │ │ adceq sl, lr, r0, lsr #17 │ │ │ │ @@ -101946,15 +101946,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2b7f18 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e31c │ │ │ │ + b 99e414 │ │ │ │ ldr r2, [pc, #16] @ 2b7f1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2b7ed0 │ │ │ │ umlaleq r1, r0, r8, r7 │ │ │ │ adceq sl, lr, r8, lsr #16 │ │ │ │ adceq r1, r0, r8, ror #14 │ │ │ │ @@ -101975,15 +101975,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 253840 │ │ │ │ ldr r0, [pc, #28] @ 2b7f80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99e31c │ │ │ │ + b 99e414 │ │ │ │ ldr r1, [pc, #12] @ 2b7f84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2b7f48 │ │ │ │ adceq sl, lr, r0, asr #15 │ │ │ │ strdeq r1, [r0], ip @ │ │ │ │ │ │ │ │ @@ -102010,15 +102010,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2b3364 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2b7ff4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #72] @ 2b8044 │ │ │ │ ldr r3, [pc, #64] @ 2b8040 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102068,15 +102068,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2b86a4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #1484] @ 2b86a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2b854c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -102119,15 +102119,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2b80f0 │ │ │ │ ldr r3, [pc, #1312] @ 2b86b0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #1280] @ 2b86a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80ec │ │ │ │ ldr r3, [pc, #1268] @ 2b86b4 │ │ │ │ @@ -102149,32 +102149,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b86c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r3, [pc, #1148] @ 2b86c4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #1092] @ 2b86a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80ec │ │ │ │ ldr r3, [pc, #1100] @ 2b86c8 │ │ │ │ @@ -102196,32 +102196,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2b86cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r3, [pc, #928] @ 2b86a4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #904] @ 2b86a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80ec │ │ │ │ ldr r3, [pc, #920] @ 2b86d0 │ │ │ │ @@ -102243,32 +102243,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2b86d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r3, [pc, #740] @ 2b86a4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #716] @ 2b86a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80ec │ │ │ │ ldr r3, [pc, #740] @ 2b86d8 │ │ │ │ @@ -102290,33 +102290,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2b86dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2b5da4 │ │ │ │ ldr r3, [pc, #556] @ 2b86b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r2, [pc, #524] @ 2b86a8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2b80ec │ │ │ │ ldr r2, [pc, #556] @ 2b86e0 │ │ │ │ @@ -102341,26 +102341,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2b86e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r3, [pc, #404] @ 2b86e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b80ec │ │ │ │ @@ -102378,102 +102378,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b86ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b86f0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b86f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b86f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b80ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2b86fc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ ldr r0, [pc, #168] @ 2b8700 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2b8704 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80f0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f2dbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, r8, lsr #27 │ │ │ │ strdeq r0, [r7], r8 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, pc, ip, ror #25 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq fp, r2, r0, ror ip │ │ │ │ + rsbseq fp, r2, r0, ror sp │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq fp, r2, ip, lsl ip │ │ │ │ + rsbseq fp, r2, ip, lsl sp │ │ │ │ andeq r2, r0, r4, ror #3 │ │ │ │ - rsbseq fp, r2, r4, asr #23 │ │ │ │ + rsbseq fp, r2, r4, asr #25 │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ - rsbseq fp, r2, r8, lsl r9 │ │ │ │ + rsbseq fp, r2, r8, lsl sl │ │ │ │ @ instruction: 0x000045b8 │ │ │ │ - ldrsbeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r2, r0, lsl #21 │ │ │ │ - ldrsheq fp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r2, ip, lsr #21 │ │ │ │ - rsbseq fp, r2, r8, asr r9 │ │ │ │ - rsbseq fp, r2, r4, asr #16 │ │ │ │ - rsbseq fp, r2, r4, lsr #17 │ │ │ │ + ldrsbeq fp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq fp, r2, r0, lsl #23 │ │ │ │ + ldrsheq fp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, r2, ip, lsr #23 │ │ │ │ + rsbseq fp, r2, r8, asr sl │ │ │ │ + rsbseq fp, r2, r4, asr #18 │ │ │ │ + rsbseq fp, r2, r4, lsr #19 │ │ │ │ │ │ │ │ 002b8708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -102512,16 +102512,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2b87bc │ │ │ │ ldr r2, [pc, #24] @ 2b87c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq r0, [r7], ip │ │ │ │ - rsbseq fp, r2, r8, asr r9 │ │ │ │ - rsbseq fp, r2, r0, ror #18 │ │ │ │ + rsbseq fp, r2, r8, asr sl │ │ │ │ + rsbseq fp, r2, r0, ror #20 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -102557,30 +102557,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2b8898 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2b8914 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2b88ac │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #292] @ 2b899c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2b8708 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 96a38c │ │ │ │ + bl 96a484 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -102634,20 +102634,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ adceq r9, lr, r0, lsl pc │ │ │ │ ldrdeq r9, [lr], ip @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ - rsbseq fp, r2, r8, lsl r8 │ │ │ │ - rsbseq fp, r2, ip, lsr #15 │ │ │ │ - addeq r0, r7, ip, lsr #32 │ │ │ │ - rsbseq fp, r2, r8, lsl #16 │ │ │ │ - rsbseq fp, r2, r4, lsl #15 │ │ │ │ + addeq r0, r7, r4, asr r1 │ │ │ │ + rsbseq fp, r2, r8, lsl r9 │ │ │ │ + rsbseq fp, r2, ip, lsr #17 │ │ │ │ + addeq r0, r7, ip, lsr #2 │ │ │ │ + rsbseq fp, r2, r8, lsl #18 │ │ │ │ + rsbseq fp, r2, r4, lsl #17 │ │ │ │ │ │ │ │ 002b89b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2b8b18 │ │ │ │ @@ -102717,38 +102717,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b8b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b8a04 │ │ │ │ ldr r0, [pc, #52] @ 2b8b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b8a04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, ip, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, r8, lsr r4 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r0, r0, r8, ror #24 │ │ │ │ addseq r2, pc, r8, asr #7 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq fp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq fp, r2, r0, asr #13 │ │ │ │ + ldrheq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, r2, r0, asr #15 │ │ │ │ │ │ │ │ 002b8b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5223a0 │ │ │ │ @@ -102836,15 +102836,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8ca8 │ │ │ │ bl 5acfa4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 96a38c │ │ │ │ + b 96a484 │ │ │ │ adceq r0, r0, r8, lsr #21 │ │ │ │ adceq r9, lr, r4, asr #22 │ │ │ │ │ │ │ │ 002b8cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -102893,27 +102893,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8d50 │ │ │ │ ldr r3, [pc, #380] @ 2b8efc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #360] @ 2b8f00 │ │ │ │ ldr ip, [pc, #360] @ 2b8f04 │ │ │ │ ldr r1, [pc, #360] @ 2b8f08 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #324] @ 2b8f0c │ │ │ │ ldr r3, [pc, #296] @ 2b8ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102936,27 +102936,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2b8dc0 │ │ │ │ bl 5223a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8e5c │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8dc0 │ │ │ │ bl 5acfa4 │ │ │ │ b 2b8dc0 │ │ │ │ mov r0, sl │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 2b8dc0 │ │ │ │ mov r7, #1 │ │ │ │ b 2b8e90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b8708 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -102986,21 +102986,21 @@ │ │ │ │ bl 2b8b84 │ │ │ │ b 2b8e84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, r8, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, r4, lsr #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq pc, r6, r4, lsl #24 │ │ │ │ - rsbseq fp, r2, ip, asr #8 │ │ │ │ - rsbseq fp, r2, ip, asr r3 │ │ │ │ + addeq pc, r6, r4, lsl #26 │ │ │ │ + rsbseq fp, r2, ip, asr #10 │ │ │ │ + rsbseq fp, r2, ip, asr r4 │ │ │ │ addseq r2, pc, r4, asr r0 @ │ │ │ │ - addeq pc, r6, r0, lsl #23 │ │ │ │ - rsbseq fp, r2, r0, asr #7 │ │ │ │ - ldrsbeq fp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq pc, r6, r0, lsl #25 │ │ │ │ + rsbseq fp, r2, r0, asr #9 │ │ │ │ + ldrsbeq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 002b8f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103093,41 +103093,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8fd0 │ │ │ │ b 2b905c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #116] @ 2b9114 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [pc, #68] @ 2b9118 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2b911c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2b9114 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2b8fe4 │ │ │ │ adceq r9, lr, r0, asr r7 │ │ │ │ adceq r9, lr, ip, lsr r7 │ │ │ │ adceq r0, r0, ip, asr r6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ umlaleq r0, r0, ip, r5 @ │ │ │ │ @@ -103296,15 +103296,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -103403,15 +103403,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -103556,15 +103556,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -103608,19 +103608,19 @@ │ │ │ │ addseq r1, pc, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002b984c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2b985c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e2b0 │ │ │ │ + b 99e3a8 │ │ │ │ ldrdeq r8, [lr], r0 @ │ │ │ │ │ │ │ │ 002b9860 : │ │ │ │ - b 99e2e0 │ │ │ │ + b 99e3d8 │ │ │ │ │ │ │ │ 002b9864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2b9938 │ │ │ │ @@ -103698,15 +103698,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2b99c8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2b7e2c │ │ │ │ ldr r0, [pc, #148] @ 2b9a38 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99e31c │ │ │ │ + bl 99e414 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -103717,39 +103717,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2b9a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2b9a48 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ b 2b99b0 │ │ │ │ ldr r3, [pc, #68] @ 2b9a4c │ │ │ │ ldr lr, [pc, #68] @ 2b9a50 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2b9a54 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b9a58 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2b99f8 │ │ │ │ addseq pc, pc, ip, lsl sp @ │ │ │ │ adceq r8, lr, r0, lsl #27 │ │ │ │ - addeq lr, r6, r4, asr #31 │ │ │ │ - rsbseq sl, r2, r8, asr r8 │ │ │ │ - rsbseq sl, r2, r4, lsl r7 │ │ │ │ + addeq pc, r6, r4, asr #1 │ │ │ │ + rsbseq sl, r2, r8, asr r9 │ │ │ │ + rsbseq sl, r2, r4, lsl r8 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq lr, r6, ip, lsl #31 │ │ │ │ - rsbseq sl, r2, r8, lsl #16 │ │ │ │ - rsbseq sl, r2, r0, ror #13 │ │ │ │ + addeq pc, r6, ip, lsl #1 │ │ │ │ + rsbseq sl, r2, r8, lsl #18 │ │ │ │ + rsbseq sl, r2, r0, ror #15 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -103885,16 +103885,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2b9ba8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2b9ba8 │ │ │ │ - addeq lr, r6, r7, lsr #29 │ │ │ │ - addeq lr, r6, r7, lsl #29 │ │ │ │ + addeq lr, r6, r7, lsr #31 │ │ │ │ + addeq lr, r6, r7, lsl #31 │ │ │ │ │ │ │ │ 002b9c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -104033,15 +104033,15 @@ │ │ │ │ bne 2b9fa4 │ │ │ │ ldr r0, [pc, #296] @ 2b9fbc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ca20 │ │ │ │ + b 99cb18 │ │ │ │ mov r0, #12 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -104070,23 +104070,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b9fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2b9e24 │ │ │ │ ldr r2, [pc, #108] @ 2b9fd4 │ │ │ │ ldr r3, [pc, #64] @ 2b9fac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -104096,29 +104096,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b9fd8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, ip, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, pc, r0, lsr #32 │ │ │ │ @ instruction: 0x009f0ff0 │ │ │ │ addseq r0, pc, ip, lsr #31 │ │ │ │ - rsbseq sl, r2, r8, asr #7 │ │ │ │ + rsbseq sl, r2, r8, asr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r2, r0, lsr r3 │ │ │ │ + rsbseq sl, r2, r0, lsr r4 │ │ │ │ @ instruction: 0x009f0eb4 │ │ │ │ - rsbseq sl, r2, r4, lsr r3 │ │ │ │ + rsbseq sl, r2, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2ba0e4 │ │ │ │ ldr r3, [pc, #240] @ 2ba0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -104379,27 +104379,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2ba514 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba398 │ │ │ │ ldr r1, [pc, #248] @ 2ba518 │ │ │ │ ldr r3, [pc, #248] @ 2ba51c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2ba520 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba390 │ │ │ │ ldr r3, [pc, #212] @ 2ba524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba188 │ │ │ │ @@ -104416,52 +104416,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ba530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ba188 │ │ │ │ ldr r0, [pc, #104] @ 2ba534 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ba188 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, r4, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, pc, ip, lsr #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrsbeq r8, [ip], #-12 @ │ │ │ │ - rsbseq sl, r2, r4, lsr #3 │ │ │ │ - rsbseq sl, r2, r8, lsr #3 │ │ │ │ - ldrsbeq r2, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, r2, ip, asr #1 │ │ │ │ - rsbseq r9, r3, r8, ror r3 │ │ │ │ - rsbseq sl, r2, r4, lsl #1 │ │ │ │ + ldrsbeq r8, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, r2, r4, lsr #5 │ │ │ │ + rsbseq sl, r2, r8, lsr #5 │ │ │ │ + ldrsbeq r2, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sl, r2, ip, asr #3 │ │ │ │ + rsbseq r9, r3, r8, ror r4 │ │ │ │ + rsbseq sl, r2, r4, lsl #3 │ │ │ │ addseq r0, pc, ip, ror sl @ │ │ │ │ - rsbseq r9, r2, ip, asr #30 │ │ │ │ - addeq lr, r6, r8, lsl #12 │ │ │ │ - rsbseq r9, r2, r4, lsr #30 │ │ │ │ - rsbseq r9, r2, r4, asr pc │ │ │ │ + rsbseq sl, r2, ip, asr #32 │ │ │ │ + addeq lr, r6, r8, lsl #14 │ │ │ │ + rsbseq sl, r2, r4, lsr #32 │ │ │ │ + rsbseq sl, r2, r4, asr r0 │ │ │ │ ldrdeq lr, [r6], r8 │ │ │ │ - ldrsheq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r2, r8, lsr lr │ │ │ │ - rsbseq r9, r2, r8, asr #28 │ │ │ │ + rsbseq r9, r2, r8, lsr pc │ │ │ │ + rsbseq r9, r2, r8, asr #30 │ │ │ │ │ │ │ │ 002ba538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -104590,15 +104590,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba754 │ │ │ │ ldr r0, [pc, #184] @ 2ba7fc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ mov r0, #0 │ │ │ │ b 2ba66c │ │ │ │ ldr r3, [pc, #164] @ 2ba800 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba73c │ │ │ │ @@ -104615,40 +104615,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ba80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ba73c │ │ │ │ ldr r0, [pc, #56] @ 2ba810 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ba73c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, pc, r4, lsl r8 @ │ │ │ │ addseq r0, pc, r8, lsr #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrheq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r9, [r2], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsheq r9, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r9, r2, ip, lsl #24 │ │ │ │ + ldrsheq r9, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r9, r2, ip, lsl #26 │ │ │ │ │ │ │ │ 002ba814 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -104678,15 +104678,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253414 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 995a00 │ │ │ │ + b 995af8 │ │ │ │ │ │ │ │ 002ba89c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -104823,17 +104823,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2baadc │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq lr, r6, ip, ror #1 │ │ │ │ - addeq sp, r6, r8, ror #30 │ │ │ │ - rsbseq r9, r2, ip, asr r9 │ │ │ │ + addeq lr, r6, ip, ror #3 │ │ │ │ + addeq lr, r6, r8, rrx │ │ │ │ + rsbseq r9, r2, ip, asr sl │ │ │ │ │ │ │ │ 002baae0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bab04 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2bab28 │ │ │ │ @@ -105111,17 +105111,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2baf24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sp, r6, r4, lsr #22 │ │ │ │ - rsbseq r9, r2, r8, lsl r5 │ │ │ │ - rsbseq r9, r2, r8, lsr #10 │ │ │ │ + addeq sp, r6, r4, lsr #24 │ │ │ │ + rsbseq r9, r2, r8, lsl r6 │ │ │ │ + rsbseq r9, r2, r8, lsr #12 │ │ │ │ │ │ │ │ 002baf28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -105334,15 +105334,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bb2fc │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 9957dc │ │ │ │ + bl 9958d4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bb318 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -105353,15 +105353,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2bb394 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 25441c │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #216] @ 2bb398 │ │ │ │ ldr r3, [pc, #196] @ 2bb388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105390,19 +105390,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2bb3b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 995a00 │ │ │ │ + bl 995af8 │ │ │ │ b 2bb318 │ │ │ │ ldr r1, [pc, #76] @ 2bb3b4 │ │ │ │ ldr r2, [pc, #76] @ 2bb3b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -105411,22 +105411,22 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, lsr ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, lr, r4, lsl #24 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ addseq pc, lr, ip, asr fp @ │ │ │ │ - addeq sp, r6, r4, lsr #14 │ │ │ │ - rsbseq r9, r2, ip, lsr r1 │ │ │ │ + addeq sp, r6, r4, lsr #16 │ │ │ │ + rsbseq r9, r2, ip, lsr r2 │ │ │ │ strdeq sp, [r6], r8 │ │ │ │ - rsbseq r9, r2, r8, lsr #2 │ │ │ │ - ldrsbeq r9, [r2], #-12 @ │ │ │ │ + rsbseq r9, r2, r8, lsr #4 │ │ │ │ + ldrsbeq r9, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq sp, r6, r0, asr #13 │ │ │ │ - rsbseq r9, r2, r8, asr #1 │ │ │ │ + addeq sp, r6, r0, asr #15 │ │ │ │ + rsbseq r9, r2, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -105442,25 +105442,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2bb4dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #196] @ 2bb4e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #180] @ 2bb4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2551cc <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105493,28 +105493,28 @@ │ │ │ │ bl 2b8b44 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b9120 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2b8b44 │ │ │ │ - rsbseq r9, r2, r4, rrx │ │ │ │ - rsbseq r9, r2, r0, rrx │ │ │ │ - rsbseq r9, r2, r4, asr r0 │ │ │ │ + rsbseq r9, r2, r4, ror #2 │ │ │ │ + rsbseq r9, r2, r0, ror #2 │ │ │ │ + rsbseq r9, r2, r4, asr r1 │ │ │ │ │ │ │ │ 002bb4e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2bb568 │ │ │ │ ldr r5, [pc, #100] @ 2bb56c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -105530,15 +105530,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r2, r4, lsl #31 │ │ │ │ + rsbseq r9, r2, r4, lsl #1 │ │ │ │ adceq r7, lr, r4, lsr #4 │ │ │ │ addseq lr, pc, ip, asr #2 │ │ │ │ │ │ │ │ 002bb574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -105554,15 +105554,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ mov r1, sp │ │ │ │ bl 2b993c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #76] @ 2bb62c │ │ │ │ ldr r3, [pc, #64] @ 2bb624 │ │ │ │ @@ -105580,15 +105580,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, ip, r4, ror #2 │ │ │ │ + rsbseq r1, ip, r4, ror #4 │ │ │ │ addseq pc, lr, ip, lsr r8 @ │ │ │ │ │ │ │ │ 002bb630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105617,32 +105617,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2bb674 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969ee0 │ │ │ │ + b 969fd8 │ │ │ │ ldr r1, [pc, #28] @ 2bb6f8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8c183c │ │ │ │ - rsbseq r2, ip, r4, lsr #32 │ │ │ │ - rsbseq r8, r2, r0, lsr lr │ │ │ │ - rsbseq r8, r2, r4, asr lr │ │ │ │ - rsbseq r8, r2, r8, asr #27 │ │ │ │ + b 8c1934 │ │ │ │ + rsbseq r2, ip, r4, lsr #2 │ │ │ │ + rsbseq r8, r2, r0, lsr pc │ │ │ │ + rsbseq r8, r2, r4, asr pc │ │ │ │ + rsbseq r8, r2, r8, asr #29 │ │ │ │ │ │ │ │ 002bb6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2bbad8 │ │ │ │ @@ -105684,15 +105684,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bba2c │ │ │ │ ldr r3, [pc, #804] @ 2bbaf4 │ │ │ │ ldr r2, [pc, #804] @ 2bbaf8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2bbafc │ │ │ │ @@ -105703,59 +105703,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2bbb04 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2bb83c │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2bbb08 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2bbb0c │ │ │ │ ldr r1, [pc, #752] @ 2bbb10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb8c0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2bbb14 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2bb804 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r2, [pc, #628] @ 2bbb18 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2bb814 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb998 │ │ │ │ @@ -105764,44 +105764,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2bb924 │ │ │ │ ldr r1, [pc, #556] @ 2bbb20 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb988 │ │ │ │ ldr r1, [pc, #532] @ 2bbb24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb994 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2bbb28 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bb8ec │ │ │ │ ldr r2, [pc, #424] @ 2bbb2c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2bb8ec │ │ │ │ ldr r2, [pc, #416] @ 2bbb30 │ │ │ │ @@ -105815,23 +105815,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb9c8 │ │ │ │ ldr r1, [pc, #372] @ 2bbb34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bb79c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 969e28 │ │ │ │ + bl 969f20 │ │ │ │ ldr r2, [pc, #328] @ 2bbb38 │ │ │ │ ldr r3, [pc, #232] @ 2bbadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105853,73 +105853,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2bbaf4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2bba8c │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2bbb3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2bbb40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 2bb9a8 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #128] @ 2bbb18 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ b 2bba6c │ │ │ │ ldr r2, [pc, #60] @ 2bbaf8 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2bb8d4 │ │ │ │ ldr r1, [pc, #124] @ 2bbb44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 2bb9e8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r8, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009ef6d4 │ │ │ │ - rsbseq r8, r2, r0, lsl #27 │ │ │ │ - rsbseq r1, ip, ip, lsl #30 │ │ │ │ - rsbseq r8, r6, r0, asr #30 │ │ │ │ - rsbseq r8, r2, r8, asr #26 │ │ │ │ + rsbseq r8, r2, r0, lsl #29 │ │ │ │ + rsbseq r2, ip, ip │ │ │ │ + rsbseq r9, r6, r0, asr #32 │ │ │ │ + rsbseq r8, r2, r8, asr #28 │ │ │ │ andeq r5, r0, r0, lsr #2 │ │ │ │ andeq r4, r0, r8, asr #17 │ │ │ │ - ldrsheq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r8, r2, ip, lsl #26 │ │ │ │ - @ instruction: 0x007c1e98 │ │ │ │ - @ instruction: 0x00736294 │ │ │ │ - rsbseq r6, r2, r8, lsr r8 │ │ │ │ - ldrsheq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00728c9c │ │ │ │ + ldrsheq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r8, r2, ip, lsl #28 │ │ │ │ + @ instruction: 0x007c1f98 │ │ │ │ + @ instruction: 0x00736394 │ │ │ │ + rsbseq r6, r2, r8, lsr r9 │ │ │ │ + ldrsheq r8, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00728d9c │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ - rsbseq r8, r2, r0, asr ip │ │ │ │ - rsbseq r8, r2, r0, asr #24 │ │ │ │ - rsbseq r8, r2, r8, lsr ip │ │ │ │ - ldrheq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r6, r3, r4, lsr #2 │ │ │ │ - rsbseq r6, r3, r8, lsl r1 │ │ │ │ - rsbseq r8, r2, r0, lsr #23 │ │ │ │ + rsbseq r8, r2, r0, asr sp │ │ │ │ + rsbseq r8, r2, r0, asr #26 │ │ │ │ + rsbseq r8, r2, r8, lsr sp │ │ │ │ + ldrheq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r6, r3, r4, lsr #4 │ │ │ │ + rsbseq r6, r3, r8, lsl r2 │ │ │ │ + rsbseq r8, r2, r0, lsr #25 │ │ │ │ addseq pc, lr, ip, lsr #8 │ │ │ │ - rsbseq r6, r3, ip, lsr r0 │ │ │ │ - @ instruction: 0x00728a98 │ │ │ │ - rsbseq r8, r2, r0, lsr #20 │ │ │ │ + rsbseq r6, r3, ip, lsr r1 │ │ │ │ + @ instruction: 0x00728b98 │ │ │ │ + rsbseq r8, r2, r0, lsr #22 │ │ │ │ │ │ │ │ 002bbb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -105931,51 +105931,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbdac │ │ │ │ ldr r1, [pc, #584] @ 2bbdd0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbd60 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbd34 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbd28 │ │ │ │ ldr r2, [pc, #536] @ 2bbdd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2bbdd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #520] @ 2bbddc │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #504] @ 2bbde0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [pc, #488] @ 2bbde4 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [pc, #468] @ 2bbde8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbd8c │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbd8c │ │ │ │ ldr r9, [pc, #428] @ 2bbdec │ │ │ │ @@ -105984,46 +105984,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2bbc70 │ │ │ │ ldr r1, [pc, #412] @ 2bbdf8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbd9c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2bbdfc │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2bbe00 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2bbe04 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2bbe08 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2bbe0c │ │ │ │ @@ -106043,69 +106043,69 @@ │ │ │ │ b 2bbbbc │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2bbe18 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbbb4 │ │ │ │ b 2bbd28 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2bbe1c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbba8 │ │ │ │ b 2bbd34 │ │ │ │ ldr r1, [pc, #140] @ 2bbe20 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969aec │ │ │ │ + b 969be4 │ │ │ │ ldr r1, [pc, #112] @ 2bbe24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969aec │ │ │ │ + b 969be4 │ │ │ │ @ instruction: 0x009ef2b0 │ │ │ │ - rsbseq r8, r2, ip, lsl #20 │ │ │ │ - ldrheq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r8, r2, r4, lsl sl │ │ │ │ - rsbseq r8, r2, r8, lsl sl │ │ │ │ - rsbseq r8, r2, r8, lsl sl │ │ │ │ + rsbseq r8, r2, ip, lsl #22 │ │ │ │ + ldrheq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r8, r2, r4, lsl fp │ │ │ │ + rsbseq r8, r2, r8, lsl fp │ │ │ │ + rsbseq r8, r2, r8, lsl fp │ │ │ │ andeq r5, r0, ip, ror #1 │ │ │ │ - rsbseq r8, r2, r4, lsl #20 │ │ │ │ - ldrsheq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r1, ip, r0, asr #20 │ │ │ │ - rsbseq r8, r2, ip, lsr #18 │ │ │ │ - rsbseq r8, r2, r0, lsr sl │ │ │ │ - ldrheq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r8, r2, r8, lsr #19 │ │ │ │ - rsbseq r8, r2, r0, lsr #19 │ │ │ │ + rsbseq r8, r2, r4, lsl #22 │ │ │ │ + ldrsheq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, ip, r0, asr #22 │ │ │ │ + rsbseq r8, r2, ip, lsr #20 │ │ │ │ + rsbseq r8, r2, r0, lsr fp │ │ │ │ + ldrheq r8, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, r2, r8, lsr #21 │ │ │ │ + rsbseq r8, r2, r0, lsr #21 │ │ │ │ addseq ip, r0, r8, asr #10 │ │ │ │ - addeq r2, r1, r4, lsr fp │ │ │ │ - addeq r2, r1, ip, lsl fp │ │ │ │ - rsbseq r4, lr, r8, asr #32 │ │ │ │ - rsbseq r8, r2, r0, ror r8 │ │ │ │ - rsbseq r8, r2, ip, lsr #16 │ │ │ │ - @ instruction: 0x00728894 │ │ │ │ - rsbseq r8, r2, ip, asr #15 │ │ │ │ + addeq r2, r1, r4, lsr ip │ │ │ │ + addeq r2, r1, ip, lsl ip │ │ │ │ + rsbseq r4, lr, r8, asr #2 │ │ │ │ + rsbseq r8, r2, r0, ror r9 │ │ │ │ + rsbseq r8, r2, ip, lsr #18 │ │ │ │ + @ instruction: 0x00728994 │ │ │ │ + rsbseq r8, r2, ip, asr #17 │ │ │ │ │ │ │ │ 002bbe28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2bbfac │ │ │ │ @@ -106117,32 +106117,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #320] @ 2bbfb8 │ │ │ │ ldr r6, [pc, #320] @ 2bbfbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #300] @ 2bbfc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ ldr r1, [pc, #284] @ 2bbfc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2bbfc8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -106152,15 +106152,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2bbf58 │ │ │ │ mov r0, r5 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #176] @ 2bbfcc │ │ │ │ @@ -106183,15 +106183,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2bbfd0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbf0c │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106199,19 +106199,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2bc8a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2bbf0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009eefdc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sp, r4, lsr #22 │ │ │ │ - rsbseq r4, lr, ip, lsr pc │ │ │ │ + rsbseq ip, sp, r4, lsr #24 │ │ │ │ + rsbseq r5, lr, ip, lsr r0 │ │ │ │ addseq lr, lr, r0, lsr #31 │ │ │ │ - rsbseq r8, r2, r4, lsl r8 │ │ │ │ - rsbseq r0, sl, r0, asr #8 │ │ │ │ + rsbseq r8, r2, r4, lsl r9 │ │ │ │ + rsbseq r0, sl, r0, asr #10 │ │ │ │ andeq r1, r0, ip, lsl #10 │ │ │ │ addseq lr, lr, r0, lsl #30 │ │ │ │ andeq r3, r0, r0, ror ip │ │ │ │ │ │ │ │ 002bbfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -106226,41 +106226,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #232] @ 2bc10c │ │ │ │ ldr r5, [pc, #232] @ 2bc110 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #212] @ 2bc114 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ ldr ip, [pc, #196] @ 2bc118 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bc0b0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106286,18 +106286,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r0, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sp, r8, ror r9 │ │ │ │ - rsbseq fp, r3, ip, lsl r1 │ │ │ │ + rsbseq ip, sp, r8, ror sl │ │ │ │ + rsbseq fp, r3, ip, lsl r2 │ │ │ │ @ instruction: 0x009eedf4 │ │ │ │ - rsbseq r8, r2, r8, ror #12 │ │ │ │ + rsbseq r8, r2, r8, ror #14 │ │ │ │ andeq r3, r0, r0, ror ip │ │ │ │ addseq lr, lr, ip, asr sp │ │ │ │ │ │ │ │ 002bc120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106333,15 +106333,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 99bd18 │ │ │ │ + b 99be10 │ │ │ │ ldr r1, [pc, #80] @ 2bc218 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 584ec0 │ │ │ │ ldr ip, [pc, #60] @ 2bc21c │ │ │ │ @@ -106350,24 +106350,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 99bd18 │ │ │ │ - rsbseq r8, r2, r8, lsr #11 │ │ │ │ - rsbseq r4, lr, r8, asr #24 │ │ │ │ - rsbseq r8, r2, r0, lsr #10 │ │ │ │ - addeq ip, r6, r0, lsr #18 │ │ │ │ - ldrsheq r8, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + b 99be10 │ │ │ │ + rsbseq r8, r2, r8, lsr #13 │ │ │ │ + rsbseq r4, lr, r8, asr #26 │ │ │ │ + rsbseq r8, r2, r0, lsr #12 │ │ │ │ + addeq ip, r6, r0, lsr #20 │ │ │ │ + ldrsheq r8, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r8, r2, r4, lsl r5 │ │ │ │ + rsbseq r8, r2, r4, lsl r6 │ │ │ │ ldrdeq ip, [r6], ip @ │ │ │ │ - ldrheq r8, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r8, [r2], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 002bc228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2bc488 │ │ │ │ @@ -106379,46 +106379,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r6, [pc, #540] @ 2bc494 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2bc498 │ │ │ │ ldr r9, [pc, #524] @ 2bc49c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984b90 │ │ │ │ + bl 984c88 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2bc340 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 98c3f8 │ │ │ │ + bl 98c4f0 │ │ │ │ cmp r0, sl │ │ │ │ blt 2bc3ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2bc464 │ │ │ │ bne 2bc3ac │ │ │ │ @@ -106448,15 +106448,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 253534 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98c144 │ │ │ │ + bl 98c23c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc2cc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6250 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -106465,20 +106465,20 @@ │ │ │ │ bne 2bc31c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2bc4a0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 969ff4 │ │ │ │ + bl 96a0ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 96a050 │ │ │ │ + bl 96a148 │ │ │ │ ldr r2, [pc, #192] @ 2bc4a4 │ │ │ │ ldr r3, [pc, #164] @ 2bc48c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106516,23 +106516,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2bc4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009eebdc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r2, r0, asr #7 │ │ │ │ - rsbseq r8, r2, r0, lsr #9 │ │ │ │ - rsbseq r5, r2, r0, asr #17 │ │ │ │ - @ instruction: 0x00728494 │ │ │ │ - rsbseq r8, r2, ip, lsl #7 │ │ │ │ + addeq r3, r2, r0, asr #9 │ │ │ │ + rsbseq r8, r2, r0, lsr #11 │ │ │ │ + rsbseq r5, r2, r0, asr #19 │ │ │ │ + @ instruction: 0x00728594 │ │ │ │ + rsbseq r8, r2, ip, lsl #9 │ │ │ │ addseq lr, lr, r8, lsr sl │ │ │ │ - addeq ip, r6, ip, asr r6 │ │ │ │ - rsbseq r8, r2, r4, lsr r2 │ │ │ │ - rsbseq r8, r2, ip, lsr #5 │ │ │ │ + addeq ip, r6, ip, asr r7 │ │ │ │ + rsbseq r8, r2, r4, lsr r3 │ │ │ │ + rsbseq r8, r2, ip, lsr #7 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002bc4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106552,42 +106552,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 254b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c1228 │ │ │ │ + bl 9c1320 │ │ │ │ ldr r3, [pc, #108] @ 2bc590 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2bc54c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2538f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc528 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c1120 │ │ │ │ + bl 9c1218 │ │ │ │ b 2bc528 │ │ │ │ addseq lr, lr, ip, asr #18 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ │ │ │ │ 002bc594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -106602,46 +106602,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #276] @ 2bc6f8 │ │ │ │ ldr r5, [pc, #276] @ 2bc6fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ ldr r1, [pc, #256] @ 2bc700 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2bc704 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ ldr r3, [pc, #212] @ 2bc708 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bc6b0 │ │ │ │ mov r0, r6 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #152] @ 2bc70c │ │ │ │ ldr r3, [pc, #120] @ 2bc6f0 │ │ │ │ @@ -106673,19 +106673,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2bd244 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2bc664 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, ip, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r8, ip, asr #1 │ │ │ │ - rsbseq r7, r6, r0, lsr r3 │ │ │ │ + rsbseq sp, r8, ip, asr #3 │ │ │ │ + rsbseq r7, r6, r0, lsr r4 │ │ │ │ addseq lr, lr, r4, lsr r8 │ │ │ │ - addeq r6, r1, r8, lsr #14 │ │ │ │ - rsbseq r4, sp, ip, lsr r3 │ │ │ │ + addeq r6, r1, r8, lsr #16 │ │ │ │ + rsbseq r4, sp, ip, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, lr, r8, lsr #15 │ │ │ │ │ │ │ │ 002bc710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106701,49 +106701,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #292] @ 2bc88c │ │ │ │ ldr r5, [pc, #292] @ 2bc890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2bc894 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984b90 │ │ │ │ + bl 984c88 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984b90 │ │ │ │ + bl 984c88 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ ldr r1, [pc, #188] @ 2bc898 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9850e4 │ │ │ │ + bl 9851dc │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -106776,19 +106776,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ee6f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sp, r4, lsr r2 │ │ │ │ - rsbseq r5, r9, ip, lsl r7 │ │ │ │ - addeq r5, r2, r0, ror r6 │ │ │ │ - rsbseq r7, r2, ip, ror #31 │ │ │ │ - ldrheq r0, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, sp, r4, lsr r3 │ │ │ │ + rsbseq r5, r9, ip, lsl r8 │ │ │ │ + addeq r5, r2, r0, ror r7 │ │ │ │ + rsbseq r8, r2, ip, ror #1 │ │ │ │ + ldrheq r0, [ip], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0x009ee5dc │ │ │ │ │ │ │ │ 002bc8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106823,15 +106823,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106861,15 +106861,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106881,40 +106881,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2bca7c │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ b 2bc8f4 │ │ │ │ ldr r3, [pc, #76] @ 2bca80 │ │ │ │ ldr r1, [pc, #76] @ 2bca84 │ │ │ │ ldr r0, [pc, #76] @ 2bca88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, lr, ip, asr r5 │ │ │ │ - addeq ip, r6, r4, asr #3 │ │ │ │ - ldrsheq r7, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r7, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + addeq ip, r6, r4, asr #5 │ │ │ │ + ldrsheq r7, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r7, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - addeq ip, r6, ip, lsr #2 │ │ │ │ - rsbseq r7, r2, r4, lsr #29 │ │ │ │ - rsbseq r7, r2, r0, lsr #28 │ │ │ │ - rsbseq r7, r2, ip, asr #27 │ │ │ │ + addeq ip, r6, ip, lsr #4 │ │ │ │ + rsbseq r7, r2, r4, lsr #31 │ │ │ │ + rsbseq r7, r2, r0, lsr #30 │ │ │ │ + rsbseq r7, r2, ip, asr #29 │ │ │ │ ldrdeq ip, [r6], r8 │ │ │ │ - @ instruction: 0x00727d94 │ │ │ │ - strheq ip, [r6], r0 │ │ │ │ - rsbseq r7, r2, r4, lsr #27 │ │ │ │ - ldrheq r7, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00727e94 │ │ │ │ + @ instruction: 0x0086c1b0 │ │ │ │ + rsbseq r7, r2, r4, lsr #29 │ │ │ │ + ldrheq r7, [r2], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002bca8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -106969,15 +106969,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2bcbac │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bcb20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bccb8 │ │ │ │ @@ -107007,15 +107007,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2bcc34 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98cb30 │ │ │ │ + bl 98cc28 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bcc80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2bcb88 │ │ │ │ @@ -107032,59 +107032,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2bcd10 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ b 2bcbac │ │ │ │ ldr r3, [pc, #140] @ 2bcd14 │ │ │ │ ldr ip, [pc, #140] @ 2bcd18 │ │ │ │ ldr r1, [pc, #140] @ 2bcd1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2bcbac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2bcd20 │ │ │ │ ldr r1, [pc, #96] @ 2bcd24 │ │ │ │ ldr r0, [pc, #96] @ 2bcd28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r2, r8, lsr #27 │ │ │ │ + rsbseq r7, r2, r8, lsr #29 │ │ │ │ addseq lr, lr, r4, lsr r3 │ │ │ │ - rsbseq r7, r2, ip, ror sp │ │ │ │ + rsbseq r7, r2, ip, ror lr │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - addeq fp, r6, r4, lsl #31 │ │ │ │ - rsbseq r7, r2, ip, asr #26 │ │ │ │ - rsbseq r7, r2, r8, ror ip │ │ │ │ + addeq ip, r6, r4, lsl #1 │ │ │ │ + rsbseq r7, r2, ip, asr #28 │ │ │ │ + rsbseq r7, r2, r8, ror sp │ │ │ │ addseq lr, lr, r8, ror #4 │ │ │ │ - rsbseq r7, r2, r8, ror fp │ │ │ │ - addeq fp, r6, r4, lsl #29 │ │ │ │ - rsbseq r7, r2, r0, asr #22 │ │ │ │ - addeq fp, r6, r8, asr lr │ │ │ │ - ldrsheq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r7, r2, ip, asr #22 │ │ │ │ - addeq fp, r6, r4, lsr #28 │ │ │ │ - rsbseq r7, r2, r8, lsl fp │ │ │ │ - rsbseq r7, r2, r8, lsr #22 │ │ │ │ + rsbseq r7, r2, r8, ror ip │ │ │ │ + addeq fp, r6, r4, lsl #31 │ │ │ │ + rsbseq r7, r2, r0, asr #24 │ │ │ │ + addeq fp, r6, r8, asr pc │ │ │ │ + ldrsheq r7, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r7, r2, ip, asr #24 │ │ │ │ + addeq fp, r6, r4, lsr #30 │ │ │ │ + rsbseq r7, r2, r8, lsl ip │ │ │ │ + rsbseq r7, r2, r8, lsr #24 │ │ │ │ │ │ │ │ 002bcd2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -107109,26 +107109,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq fp, r6, ip, asr sp │ │ │ │ - ldrsbeq r7, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, r2, r0, asr sl │ │ │ │ + addeq fp, r6, ip, asr lr │ │ │ │ + ldrsbeq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r7, r2, r0, asr fp │ │ │ │ │ │ │ │ 002bcdd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2bcec8 │ │ │ │ @@ -107163,15 +107163,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -107182,25 +107182,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2bce78 │ │ │ │ addseq lr, lr, r0, lsr r0 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r8, ror r9 │ │ │ │ - addeq fp, r6, r8, lsl #25 │ │ │ │ - rsbseq r7, r2, r8, asr #18 │ │ │ │ - addeq fp, r6, r0, asr #24 │ │ │ │ - rsbseq r7, r2, ip, lsr #20 │ │ │ │ - rsbseq r7, r2, r0, lsr r9 │ │ │ │ + rsbseq r7, r2, r8, ror sl │ │ │ │ + addeq fp, r6, r8, lsl #27 │ │ │ │ + rsbseq r7, r2, r8, asr #20 │ │ │ │ + addeq fp, r6, r0, asr #26 │ │ │ │ + rsbseq r7, r2, ip, lsr #22 │ │ │ │ + rsbseq r7, r2, r0, lsr sl │ │ │ │ │ │ │ │ 002bceec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -107242,29 +107242,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bc70 │ │ │ │ + bl 99bd68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sp, lr, r0, ror #29 │ │ │ │ andeq r2, r0, r8, asr #18 │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ - addeq fp, r6, r0, ror #22 │ │ │ │ - rsbseq r7, r2, r4, lsl #19 │ │ │ │ - rsbseq r7, r2, r8, asr r9 │ │ │ │ + addeq fp, r6, r0, ror #24 │ │ │ │ + rsbseq r7, r2, r4, lsl #21 │ │ │ │ + rsbseq r7, r2, r8, asr sl │ │ │ │ │ │ │ │ 002bcfdc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bd01c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107362,28 +107362,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bd18 │ │ │ │ + b 99be10 │ │ │ │ ldr r3, [pc, #172] @ 2bd220 │ │ │ │ ldr ip, [pc, #172] @ 2bd224 │ │ │ │ ldr r1, [pc, #172] @ 2bd228 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bd18 │ │ │ │ + b 99be10 │ │ │ │ ldr r3, [pc, #132] @ 2bd22c │ │ │ │ ldr ip, [pc, #132] @ 2bd230 │ │ │ │ ldr r1, [pc, #132] @ 2bd234 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -107398,33 +107398,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bc70 │ │ │ │ - ldrheq sp, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + b 99bd68 │ │ │ │ + ldrheq sp, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ umullseq sp, lr, r4, sp │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r0, asr r8 │ │ │ │ - addeq fp, r6, r8, lsr #19 │ │ │ │ - rsbseq fp, sp, ip, lsr r8 │ │ │ │ - rsbseq r7, r2, ip, lsr r8 │ │ │ │ - rsbseq r7, r2, ip, lsl #13 │ │ │ │ - addeq fp, r6, r0, ror r9 │ │ │ │ - rsbseq r7, r2, r8, lsr #15 │ │ │ │ - rsbseq r7, r2, r0, ror #12 │ │ │ │ - addeq fp, r6, ip, lsr r9 │ │ │ │ - rsbseq r7, r2, r0, lsr #15 │ │ │ │ - rsbseq r7, r2, ip, lsr #12 │ │ │ │ - rsbseq r7, r2, r0, lsl #12 │ │ │ │ - addeq fp, r6, ip, lsl #18 │ │ │ │ - rsbseq r7, r2, r8, asr #11 │ │ │ │ + rsbseq r7, r2, r0, asr r9 │ │ │ │ + addeq fp, r6, r8, lsr #21 │ │ │ │ + rsbseq fp, sp, ip, lsr r9 │ │ │ │ + rsbseq r7, r2, ip, lsr r9 │ │ │ │ + rsbseq r7, r2, ip, lsl #15 │ │ │ │ + addeq fp, r6, r0, ror sl │ │ │ │ + rsbseq r7, r2, r8, lsr #17 │ │ │ │ + rsbseq r7, r2, r0, ror #14 │ │ │ │ + addeq fp, r6, ip, lsr sl │ │ │ │ + rsbseq r7, r2, r0, lsr #17 │ │ │ │ + rsbseq r7, r2, ip, lsr #14 │ │ │ │ + rsbseq r7, r2, r0, lsl #14 │ │ │ │ + addeq fp, r6, ip, lsl #20 │ │ │ │ + rsbseq r7, r2, r8, asr #13 │ │ │ │ │ │ │ │ 002bd244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2bda04 │ │ │ │ @@ -107459,15 +107459,15 @@ │ │ │ │ beq 2bd744 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254ca4 │ │ │ │ ldr r2, [pc, #1844] @ 2bda10 │ │ │ │ ldr r1, [pc, #1844] @ 2bda14 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98b900 │ │ │ │ + bl 98b9f8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bd79c │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -107574,15 +107574,15 @@ │ │ │ │ bl 253c84 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 255f64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a6bb0 │ │ │ │ + bl 7a6ca8 │ │ │ │ ldr r2, [pc, #1388] @ 2bda28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd860 │ │ │ │ @@ -107603,23 +107603,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 254b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b1cc4 │ │ │ │ + bl 7b1dbc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bd6c8 │ │ │ │ ldr r0, [pc, #1216] @ 2bda18 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2baeb0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107638,39 +107638,39 @@ │ │ │ │ bl 2baf28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253654 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253414 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7b1cc4 │ │ │ │ + bl 7b1dbc │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bd574 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2bd5fc │ │ │ │ mov r0, r4 │ │ │ │ bl 2bb014 │ │ │ │ mov r0, fp │ │ │ │ bl 253840 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd614 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd6e0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bd458 │ │ │ │ ldr r2, [pc, #1036] @ 2bda3c │ │ │ │ ldr r3, [pc, #980] @ 2bda08 │ │ │ │ @@ -107713,17 +107713,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd784 │ │ │ │ mov r0, fp │ │ │ │ bl 253840 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd6e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98ba10 │ │ │ │ + bl 98bb08 │ │ │ │ b 2bd450 │ │ │ │ ldr r2, [pc, #864] @ 2bda54 │ │ │ │ ldr r3, [pc, #784] @ 2bda08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -107738,15 +107738,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bd18 │ │ │ │ + b 99be10 │ │ │ │ ldr r2, [pc, #792] @ 2bda64 │ │ │ │ ldr r3, [pc, #696] @ 2bda08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107778,15 +107778,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2bda84 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bd628 │ │ │ │ ldr r2, [pc, #660] @ 2bda88 │ │ │ │ ldr r3, [pc, #528] @ 2bda08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -107804,15 +107804,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2bda98 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd6e0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb014 │ │ │ │ b 2bd6e0 │ │ │ │ ldr r2, [pc, #564] @ 2bda9c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -107832,73 +107832,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2bdaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bd4d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd908 │ │ │ │ bl 2bb014 │ │ │ │ mov r0, fp │ │ │ │ bl 253840 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd450 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ b 2bd450 │ │ │ │ mov r0, fp │ │ │ │ bl 253840 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2bd8fc │ │ │ │ b 2bd450 │ │ │ │ ldr r0, [pc, #392] @ 2bdaac │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bd4d0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2bdab0 │ │ │ │ ldr r3, [pc, #368] @ 2bdab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2bdab8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2bd854 │ │ │ │ b 2bd6e0 │ │ │ │ ldr r3, [pc, #316] @ 2bdabc │ │ │ │ ldr r2, [pc, #316] @ 2bdac0 │ │ │ │ ldr r1, [pc, #316] @ 2bdac4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, fp │ │ │ │ bl 253744 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd854 │ │ │ │ b 2bd6e0 │ │ │ │ ldr r3, [pc, #264] @ 2bdac8 │ │ │ │ ldr r2, [pc, #264] @ 2bdacc │ │ │ │ @@ -107906,75 +107906,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2bdad4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, fp │ │ │ │ bl 253744 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 2533b4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd854 │ │ │ │ b 2bd6e0 │ │ │ │ @ instruction: 0x009edbb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, lr, r8, lsr #23 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - ldrsbeq r7, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r7, r2, ip, ror #13 │ │ │ │ + ldrsbeq r7, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r7, r2, ip, ror #15 │ │ │ │ @ instruction: 0x009ed9bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r7, r2, r8, asr #12 │ │ │ │ + rsbseq r7, r2, r8, asr #14 │ │ │ │ strdeq fp, [r6], r4 │ │ │ │ - rsbseq r4, r2, r4, asr #24 │ │ │ │ - rsbseq r4, r2, r8, lsr #24 │ │ │ │ + rsbseq r4, r2, r4, asr #26 │ │ │ │ + rsbseq r4, r2, r8, lsr #26 │ │ │ │ addseq sp, lr, ip, ror #15 │ │ │ │ umullseq sp, lr, r0, r7 │ │ │ │ - addeq fp, r6, r0, lsr r4 │ │ │ │ - rsbseq r7, r2, r0, lsl r3 │ │ │ │ - rsbseq r7, r2, r0, lsr #2 │ │ │ │ + addeq fp, r6, r0, lsr r5 │ │ │ │ + rsbseq r7, r2, r0, lsl r4 │ │ │ │ + rsbseq r7, r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq sp, lr, r8, lsr #14 │ │ │ │ - addeq fp, r6, ip, asr #7 │ │ │ │ - rsbseq r7, r2, ip, ror r2 │ │ │ │ - ldrheq r7, [r2], #-12 @ │ │ │ │ + addeq fp, r6, ip, asr #9 │ │ │ │ + rsbseq r7, r2, ip, ror r3 │ │ │ │ + ldrheq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x009ed6d0 │ │ │ │ - addeq fp, r6, r0, ror r3 │ │ │ │ - rsbseq r7, r2, r0, lsl #5 │ │ │ │ - rsbseq r7, r2, r0, rrx │ │ │ │ + addeq fp, r6, r0, ror r4 │ │ │ │ + rsbseq r7, r2, r0, lsl #7 │ │ │ │ + rsbseq r7, r2, r0, ror #2 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r7, r2, r8, asr r2 │ │ │ │ - addeq fp, r6, r4, lsr #6 │ │ │ │ - rsbseq r7, r2, r4, lsl r0 │ │ │ │ + rsbseq r7, r2, r8, asr r3 │ │ │ │ + addeq fp, r6, r4, lsr #8 │ │ │ │ + rsbseq r7, r2, r4, lsl r1 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq sp, lr, r8, lsr #12 │ │ │ │ - @ instruction: 0x00727298 │ │ │ │ - @ instruction: 0x0086b2bc │ │ │ │ - rsbseq r6, r2, ip, lsr #31 │ │ │ │ + @ instruction: 0x00727398 │ │ │ │ + @ instruction: 0x0086b3bc │ │ │ │ + rsbseq r7, r2, ip, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r4, lsr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r2, r0, lsl r2 │ │ │ │ - rsbseq r7, r2, r8, ror #3 │ │ │ │ - rsbseq r7, r2, ip, ror #1 │ │ │ │ - umulleq fp, r6, ip, r1 │ │ │ │ - rsbseq r6, r2, ip, lsl #29 │ │ │ │ - addeq fp, r6, r0, ror #2 │ │ │ │ - ldrsbeq r7, [r2], #-12 @ │ │ │ │ - rsbseq r6, r2, ip, asr #28 │ │ │ │ - addeq fp, r6, r0, lsr #2 │ │ │ │ - rsbseq r7, r2, r8, asr #1 │ │ │ │ - rsbseq r6, r2, r0, lsl lr │ │ │ │ + rsbseq r7, r2, r0, lsl r3 │ │ │ │ + rsbseq r7, r2, r8, ror #5 │ │ │ │ + rsbseq r7, r2, ip, ror #3 │ │ │ │ + umulleq fp, r6, ip, r2 │ │ │ │ + rsbseq r6, r2, ip, lsl #31 │ │ │ │ + addeq fp, r6, r0, ror #4 │ │ │ │ + ldrsbeq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, r2, ip, asr #30 │ │ │ │ + addeq fp, r6, r0, lsr #4 │ │ │ │ + rsbseq r7, r2, r8, asr #3 │ │ │ │ + rsbseq r6, r2, r0, lsl pc │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2bdbd0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -107985,24 +107985,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #176] @ 2bdbdc │ │ │ │ ldr r1, [pc, #176] @ 2bdbe0 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bdb5c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bdad8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -108031,19 +108031,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrdeq fp, [r6], r4 │ │ │ │ - rsbseq sp, r1, ip, lsl #23 │ │ │ │ - rsbseq r5, r6, r8, lsl #28 │ │ │ │ - rsbseq r7, r2, r8 │ │ │ │ - rsbseq fp, r4, r4, asr #5 │ │ │ │ - ldrsbeq r6, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, r1, ip, lsl #25 │ │ │ │ + rsbseq r5, r6, r8, lsl #30 │ │ │ │ + rsbseq r7, r2, r8, lsl #2 │ │ │ │ + rsbseq fp, r4, r4, asr #7 │ │ │ │ + ldrsbeq r7, [r2], #-12 @ │ │ │ │ │ │ │ │ 002bdbe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2bdd18 │ │ │ │ @@ -108056,25 +108056,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2bdd24 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ ldr r2, [pc, #236] @ 2bdd28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #212] @ 2bdd2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bdcac │ │ │ │ ldr r1, [pc, #196] @ 2bdd30 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 254374 │ │ │ │ @@ -108095,15 +108095,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2bdd38 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108112,37 +108112,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bdd40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2bdcd0 │ │ │ │ addseq sp, lr, r8, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r5, r6, r4, lsl #26 │ │ │ │ - umulleq sl, r6, ip, pc @ │ │ │ │ - rsbseq sp, r1, r4, asr sl │ │ │ │ - rsbseq r6, r2, r8, lsl #30 │ │ │ │ - rsbseq r6, r2, r8, asr #30 │ │ │ │ - rsbseq r6, r2, r0, asr #29 │ │ │ │ - ldrheq r6, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r6, r2, r8, asr #29 │ │ │ │ - rsbseq r6, r2, ip, ror #28 │ │ │ │ + rsbseq r5, r6, r4, lsl #28 │ │ │ │ + umulleq fp, r6, ip, r0 │ │ │ │ + rsbseq sp, r1, r4, asr fp │ │ │ │ + rsbseq r7, r2, r8 │ │ │ │ + rsbseq r7, r2, r8, asr #32 │ │ │ │ + rsbseq r6, r2, r0, asr #31 │ │ │ │ + ldrheq r6, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, r2, r8, asr #31 │ │ │ │ + rsbseq r6, r2, ip, ror #30 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2bdd58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq sl, r0, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 2bdd6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq sl, r0, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2bdf14 │ │ │ │ @@ -108243,60 +108243,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, lr, ip, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r6, ip, lsl pc │ │ │ │ + addeq fp, r6, ip, lsl r0 │ │ │ │ adceq r4, lr, ip, lsl #18 │ │ │ │ @ instruction: 0x009ecfb8 │ │ │ │ - addeq sl, r6, r8, ror lr │ │ │ │ - addeq sl, r6, r8, ror #30 │ │ │ │ - addeq sl, r6, ip, lsl lr │ │ │ │ - rsbseq r6, r2, ip, lsl #26 │ │ │ │ - rsbseq r6, r2, r8, lsl sp │ │ │ │ + addeq sl, r6, r8, ror pc │ │ │ │ + addeq fp, r6, r8, rrx │ │ │ │ + addeq sl, r6, ip, lsl pc │ │ │ │ + rsbseq r6, r2, ip, lsl #28 │ │ │ │ + rsbseq r6, r2, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2be044 │ │ │ │ ldr r3, [pc, #240] @ 2be048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8bbdb0 │ │ │ │ + bl 8bbea8 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b548 │ │ │ │ + bl 99b640 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2bdffc │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b418 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8bbe20 │ │ │ │ + bl 8bbf18 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8bbdb0 │ │ │ │ + bl 8bbea8 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -108334,89 +108334,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bcc18 │ │ │ │ + bl 8bcd10 │ │ │ │ ldr r1, [pc, #212] @ 2be168 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r1, [pc, #192] @ 2be16c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r1, [pc, #148] @ 2be170 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r1, [pc, #104] @ 2be174 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r4, r2, r4, lsr r0 │ │ │ │ - addeq ip, r0, r4, asr #12 │ │ │ │ - addeq r5, r0, r0, lsl #22 │ │ │ │ + ldrsheq r6, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r4, r2, r4, lsr r1 │ │ │ │ + addeq ip, r0, r4, asr #14 │ │ │ │ + addeq r5, r0, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2be210 │ │ │ │ ldr r2, [pc, #128] @ 2be214 │ │ │ │ ldr r1, [pc, #128] @ 2be218 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #96] @ 2be21c │ │ │ │ ldr ip, [pc, #96] @ 2be220 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2be224 │ │ │ │ ldr r2, [pc, #92] @ 2be228 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -108432,17 +108432,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r6, r8, lsl #23 │ │ │ │ - rsbseq r6, r2, r4, lsl #21 │ │ │ │ - rsbseq r0, ip, r0, ror #2 │ │ │ │ + addeq sl, r6, r8, lsl #25 │ │ │ │ + rsbseq r6, r2, r4, lsl #23 │ │ │ │ + rsbseq r0, ip, r0, ror #4 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -108467,15 +108467,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2be2cc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108497,28 +108497,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2be34c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r6, r4, lsr #20 │ │ │ │ - rsbseq r6, r2, r8, lsl #18 │ │ │ │ - rsbseq r6, r2, r8, lsr r9 │ │ │ │ + addeq sl, r6, r4, lsr #22 │ │ │ │ + rsbseq r6, r2, r8, lsl #20 │ │ │ │ + rsbseq r6, r2, r8, lsr sl │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2be39c │ │ │ │ ldr r2, [pc, #52] @ 2be3a0 │ │ │ │ @@ -108526,22 +108526,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2be3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2bdf3c │ │ │ │ - @ instruction: 0x0086a9b0 │ │ │ │ - @ instruction: 0x00726894 │ │ │ │ - rsbseq r6, r2, r4, asr #17 │ │ │ │ + @ instruction: 0x0086aab0 │ │ │ │ + @ instruction: 0x00726994 │ │ │ │ + rsbseq r6, r2, r4, asr #19 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2be420 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108555,23 +108555,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #28] @ 2be424 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ adceq r4, lr, r4, ror r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2be4f0 │ │ │ │ @@ -108581,53 +108581,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #140] @ 2be4fc │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 99afa4 │ │ │ │ + bl 99b09c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 2be500 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrdeq sl, [r6], ip │ │ │ │ - rsbseq r3, r2, r0, asr #2 │ │ │ │ - rsbseq r3, r2, ip, lsl #9 │ │ │ │ - rsbseq r3, r2, r4, lsr r1 │ │ │ │ + rsbseq r3, r2, r0, asr #4 │ │ │ │ + rsbseq r3, r2, ip, lsl #11 │ │ │ │ + rsbseq r3, r2, r4, lsr r2 │ │ │ │ @ instruction: 0x00909dd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2be5b8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -108638,15 +108638,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 2b34e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be598 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -108666,17 +108666,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r6, r0, lsl #16 │ │ │ │ - rsbseq r3, r2, ip, rrx │ │ │ │ - rsbseq r3, r2, r8, asr r0 │ │ │ │ + addeq sl, r6, r0, lsl #18 │ │ │ │ + rsbseq r3, r2, ip, ror #2 │ │ │ │ + rsbseq r3, r2, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2be7ec │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -108684,15 +108684,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2be7f0 │ │ │ │ ldr r1, [pc, #512] @ 2be7f4 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2be7d0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 253c84 │ │ │ │ @@ -108807,19 +108807,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2be7f8 │ │ │ │ ldr r0, [pc, #32] @ 2be7fc │ │ │ │ ldr r2, [pc, #32] @ 2be800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r0, asr #14 │ │ │ │ - @ instruction: 0x00722f98 │ │ │ │ - rsbseq r2, r2, ip, lsr #31 │ │ │ │ - rsbseq r6, r2, r4, lsr r4 │ │ │ │ - rsbseq r6, r2, r0, ror r4 │ │ │ │ + addeq sl, r6, r0, asr #16 │ │ │ │ + @ instruction: 0x00723098 │ │ │ │ + rsbseq r3, r2, ip, lsr #1 │ │ │ │ + rsbseq r6, r2, r4, lsr r5 │ │ │ │ + rsbseq r6, r2, r0, ror r5 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -108840,15 +108840,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2be904 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -108865,15 +108865,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdd70 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -108885,29 +108885,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r6, ip, ror #8 │ │ │ │ - rsbseq r2, r2, ip, asr #25 │ │ │ │ - rsbseq r2, r2, r0, ror #25 │ │ │ │ + addeq sl, r6, ip, ror #10 │ │ │ │ + rsbseq r2, r2, ip, asr #27 │ │ │ │ + rsbseq r2, r2, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -108942,15 +108942,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2bed28 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2bed2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2bed30 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2bebf8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -108968,37 +108968,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bec20 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bebb4 │ │ │ │ ldr r0, [pc, #712] @ 2bed38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r3, [pc, #704] @ 2bed3c │ │ │ │ ldr r2, [pc, #704] @ 2bed40 │ │ │ │ ldr r1, [pc, #704] @ 2bed44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2bed48 │ │ │ │ ldr r2, [pc, #672] @ 2bed4c │ │ │ │ ldr r1, [pc, #672] @ 2bed50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b13c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -109021,15 +109021,15 @@ │ │ │ │ bl 2535ac │ │ │ │ mov r4, r0 │ │ │ │ bl 254b9c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bbc18 │ │ │ │ + bl 8bbd10 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2bed58 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2bed1c │ │ │ │ @@ -109053,24 +109053,24 @@ │ │ │ │ bne 2bec14 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bec78 │ │ │ │ ldr r4, [pc, #416] @ 2bed5c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r3, [pc, #400] @ 2bed60 │ │ │ │ ldr r2, [pc, #400] @ 2bed64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2beaa0 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -109096,15 +109096,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2becd4 │ │ │ │ ldr r0, [pc, #268] @ 2bed74 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bea60 │ │ │ │ ldr r3, [pc, #232] @ 2bed68 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bebb4 │ │ │ │ ldr r3, [pc, #216] @ 2bed6c │ │ │ │ @@ -109117,61 +109117,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2beccc │ │ │ │ ldr r0, [pc, #188] @ 2bed78 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bebb4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2bed7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bea60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r8, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r6, r8, lsr r3 │ │ │ │ - rsbseq r6, r2, r4, asr #4 │ │ │ │ - rsbseq r6, r2, r8, lsl r2 │ │ │ │ + addeq sl, r6, r8, lsr r4 │ │ │ │ + rsbseq r6, r2, r4, asr #6 │ │ │ │ + rsbseq r6, r2, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq ip, lr, r4, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r2, r2, r8, ror pc │ │ │ │ - umulleq sl, r6, ip, r2 │ │ │ │ - rsbseq r2, r2, r0, lsl #22 │ │ │ │ - rsbseq r2, r2, r8, asr lr │ │ │ │ - addeq sl, r6, r0, ror r2 │ │ │ │ - ldrsbeq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r2, r2, ip, ror #21 │ │ │ │ - @ instruction: 0x00726190 │ │ │ │ + rsbseq r3, r2, r8, ror r0 │ │ │ │ + umulleq sl, r6, ip, r3 │ │ │ │ + rsbseq r2, r2, r0, lsl #24 │ │ │ │ + rsbseq r2, r2, r8, asr pc │ │ │ │ + addeq sl, r6, r0, ror r3 │ │ │ │ + ldrsbeq r2, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, r2, ip, ror #23 │ │ │ │ + @ instruction: 0x00726290 │ │ │ │ @ instruction: 0x009ec2b8 │ │ │ │ - rsbseq r2, r2, ip, lsr #26 │ │ │ │ - addeq sl, r6, ip, asr #2 │ │ │ │ - rsbseq r2, r2, ip, lsr #19 │ │ │ │ + rsbseq r2, r2, ip, lsr #28 │ │ │ │ + addeq sl, r6, ip, asr #4 │ │ │ │ + rsbseq r2, r2, ip, lsr #21 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r6, r2, r0, lsr r0 │ │ │ │ - ldrsbeq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r5, r2, ip, ror #30 │ │ │ │ + rsbseq r6, r2, r0, lsr r1 │ │ │ │ + ldrsbeq r6, [r2], #-8 @ │ │ │ │ + rsbseq r6, r2, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2bef54 │ │ │ │ ldr r2, [pc, #444] @ 2bef58 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109179,15 +109179,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2bef5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2beec8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -109231,15 +109231,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2b27d4 │ │ │ │ @@ -109267,37 +109267,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2b272c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r6, r4, lsl #31 │ │ │ │ - rsbseq r2, r2, r0, ror #15 │ │ │ │ - rsbseq r2, r2, r4, lsr fp │ │ │ │ - addeq r9, r6, ip, lsr #29 │ │ │ │ - rsbseq r2, r2, r4, lsl r7 │ │ │ │ - rsbseq r2, r2, r8, lsr #14 │ │ │ │ - addeq r9, r6, ip, lsl lr │ │ │ │ - rsbseq r2, r2, ip, ror r6 │ │ │ │ - @ instruction: 0x00722690 │ │ │ │ + addeq sl, r6, r4, lsl #1 │ │ │ │ + rsbseq r2, r2, r0, ror #17 │ │ │ │ + rsbseq r2, r2, r4, lsr ip │ │ │ │ + addeq r9, r6, ip, lsr #31 │ │ │ │ + rsbseq r2, r2, r4, lsl r8 │ │ │ │ + rsbseq r2, r2, r8, lsr #16 │ │ │ │ + addeq r9, r6, ip, lsl pc │ │ │ │ + rsbseq r2, r2, ip, ror r7 │ │ │ │ + @ instruction: 0x00722790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2bf13c │ │ │ │ ldr r2, [pc, #424] @ 2bf140 │ │ │ │ @@ -109315,15 +109315,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2bf0a4 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -109344,15 +109344,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdd70 │ │ │ │ ldr r2, [pc, #228] @ 2bf154 │ │ │ │ ldr r3, [pc, #204] @ 2bf140 │ │ │ │ @@ -109394,34 +109394,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2bf168 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2bdd70 │ │ │ │ b 2bf068 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, lr, r8, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, lr, r0, lsr #14 │ │ │ │ - addeq r9, r6, ip, ror #25 │ │ │ │ - rsbseq r2, r2, r4, asr r5 │ │ │ │ - rsbseq r2, r2, r8, ror #10 │ │ │ │ + addeq r9, r6, ip, ror #27 │ │ │ │ + rsbseq r2, r2, r4, asr r6 │ │ │ │ + rsbseq r2, r2, r8, ror #12 │ │ │ │ addseq fp, lr, ip, lsr #27 │ │ │ │ addseq fp, lr, r0, ror sp │ │ │ │ - addeq r9, r6, ip, lsr #24 │ │ │ │ - rsbseq r2, r2, r4, lsl #9 │ │ │ │ - @ instruction: 0x00722498 │ │ │ │ + addeq r9, r6, ip, lsr #26 │ │ │ │ + rsbseq r2, r2, r4, lsl #11 │ │ │ │ + @ instruction: 0x00722598 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2bf41c │ │ │ │ ldr r2, [pc, #664] @ 2bf420 │ │ │ │ @@ -109439,15 +109439,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 2b42b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bf400 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -109459,15 +109459,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253c84 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255f64 │ │ │ │ @@ -109514,15 +109514,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2bdd70 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -109547,15 +109547,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253c84 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255f64 │ │ │ │ mov r2, #0 │ │ │ │ @@ -109587,28 +109587,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bf44c │ │ │ │ ldr r0, [pc, #68] @ 2bf450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r9, r6, r4, fp │ │ │ │ + umulleq r9, r6, r4, ip │ │ │ │ addseq fp, lr, ip, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, r4, ror #7 │ │ │ │ - ldrsheq r2, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r9, r6, r0, lsl #21 │ │ │ │ - rsbseq r2, r2, r0, ror #5 │ │ │ │ - rsbseq r2, r2, ip, asr #5 │ │ │ │ - @ instruction: 0x008699bc │ │ │ │ - rsbseq r2, r2, r4, lsr #4 │ │ │ │ - rsbseq r2, r2, r8, lsr r2 │ │ │ │ + rsbseq r2, r2, r4, ror #9 │ │ │ │ + ldrsheq r2, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r9, r6, r0, lsl #23 │ │ │ │ + rsbseq r2, r2, r0, ror #7 │ │ │ │ + rsbseq r2, r2, ip, asr #7 │ │ │ │ + @ instruction: 0x00869abc │ │ │ │ + rsbseq r2, r2, r4, lsr #6 │ │ │ │ + rsbseq r2, r2, r8, lsr r3 │ │ │ │ addseq fp, lr, r0, ror #20 │ │ │ │ - rsbseq r5, r2, r8, lsl #16 │ │ │ │ - rsbseq r5, r2, r4, lsl r8 │ │ │ │ + rsbseq r5, r2, r8, lsl #18 │ │ │ │ + rsbseq r5, r2, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2bf4ec │ │ │ │ ldr r7, [pc, #128] @ 2bf4f0 │ │ │ │ ldr r6, [pc, #128] @ 2bf4f4 │ │ │ │ @@ -109617,40 +109617,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #88] @ 2bf4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4c0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bf16c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 2be5c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bf16c │ │ │ │ - addeq r9, r6, ip, lsr #17 │ │ │ │ - rsbseq r2, r2, r4, lsl r1 │ │ │ │ - rsbseq r2, r2, ip, ror #8 │ │ │ │ - rsbseq r2, r2, r8, asr #10 │ │ │ │ + addeq r9, r6, ip, lsr #19 │ │ │ │ + rsbseq r2, r2, r4, lsl r2 │ │ │ │ + rsbseq r2, r2, ip, ror #10 │ │ │ │ + rsbseq r2, r2, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2bf7bc │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2bf7c0 │ │ │ │ @@ -109678,15 +109678,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2bf5e0 │ │ │ │ @@ -109745,15 +109745,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2b42b4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf7a0 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -109775,15 +109775,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 2544c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -109822,19 +109822,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, lr, r0, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, lr, r8, lsr #16 │ │ │ │ - addeq r9, r6, r8, asr #13 │ │ │ │ - rsbseq r1, r2, r8, lsr #30 │ │ │ │ - rsbseq r1, r2, ip, lsr pc │ │ │ │ - rsbseq r5, r2, r8, ror #8 │ │ │ │ - rsbseq r5, r2, r4, ror r4 │ │ │ │ + addeq r9, r6, r8, asr #15 │ │ │ │ + rsbseq r2, r2, r8, lsr #32 │ │ │ │ + rsbseq r2, r2, ip, lsr r0 │ │ │ │ + rsbseq r5, r2, r8, ror #10 │ │ │ │ + rsbseq r5, r2, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2c0610 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109853,15 +109853,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2c0624 │ │ │ │ ldr r3, [pc, #3560] @ 2c0628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -109988,15 +109988,15 @@ │ │ │ │ bge 2bfbf4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -110081,15 +110081,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b39c8 │ │ │ │ b 2bf904 │ │ │ │ @@ -110123,22 +110123,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2c0660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bf8d4 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -110388,15 +110388,15 @@ │ │ │ │ bl 2535ac │ │ │ │ mov r9, r0 │ │ │ │ bl 254b9c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8bbe20 │ │ │ │ + bl 8bbf18 │ │ │ │ b 2bf8d8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2bfde8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110534,45 +110534,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c0670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bfa0c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2c0674 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8bbe20 │ │ │ │ + bl 8bbf18 │ │ │ │ b 2bf8d4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -110690,15 +110690,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -110728,50 +110728,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2bfe44 │ │ │ │ ldr r0, [pc, #148] @ 2c0678 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bfa0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2c067c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2bf8d4 │ │ │ │ - addeq r9, r6, r8, lsr #10 │ │ │ │ + addeq r9, r6, r8, lsr #12 │ │ │ │ addseq fp, lr, r8, lsl #12 │ │ │ │ addseq fp, lr, r4, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, r2, r4, lsl #8 │ │ │ │ - ldrsbeq r5, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, r2, r4, lsl #10 │ │ │ │ + ldrsbeq r5, [r2], #-68 @ 0xffffffbc @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq r9, r6, r2, lsl #7 │ │ │ │ - addeq r9, r6, r8, ror #6 │ │ │ │ - umulleq r9, r6, r4, r3 │ │ │ │ + addeq r9, r6, r2, lsl #9 │ │ │ │ + addeq r9, r6, r8, ror #8 │ │ │ │ + umulleq r9, r6, r4, r4 │ │ │ │ addseq fp, lr, r0, lsl r5 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r9, r6, lr, lsr #4 │ │ │ │ - addeq r9, r6, r4, ror #2 │ │ │ │ - rsbseq r1, r2, r8, asr #19 │ │ │ │ - ldrsbeq r1, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r9, r6, lr, lsr #6 │ │ │ │ + addeq r9, r6, r4, ror #4 │ │ │ │ + rsbseq r1, r2, r8, asr #21 │ │ │ │ + ldrsbeq r1, [r2], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r2, ip, asr #1 │ │ │ │ + rsbseq r5, r2, ip, asr #3 │ │ │ │ strdeq r8, [r6], sl │ │ │ │ - ldrsbeq r4, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r4, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - rsbseq r4, r2, r8, lsr #19 │ │ │ │ - rsbseq r4, r2, ip, lsl sl │ │ │ │ - rsbseq r4, r2, r4, lsr #14 │ │ │ │ - rsbseq r4, r2, r4, lsr #15 │ │ │ │ + rsbseq r4, r2, r8, lsr #21 │ │ │ │ + rsbseq r4, r2, ip, lsl fp │ │ │ │ + rsbseq r4, r2, r4, lsr #16 │ │ │ │ + rsbseq r4, r2, r4, lsr #17 │ │ │ │ │ │ │ │ 002c0680 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -110815,21 +110815,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c092c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b534 │ │ │ │ + bl 99b62c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b08c │ │ │ │ + bl 99b184 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdf3c │ │ │ │ b 2c079c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -110942,36 +110942,36 @@ │ │ │ │ beq 2c0940 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8bbc18 │ │ │ │ + bl 8bbd10 │ │ │ │ b 2c0734 │ │ │ │ ldr r1, [pc, #68] @ 2c098c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bbc18 │ │ │ │ + bl 8bbd10 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2c072c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, lr, asr #12 │ │ │ │ + addeq r8, r6, lr, asr #14 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq sl, lr, r8, ror r6 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r2, pc, r0, lsr pc @ │ │ │ │ + rsbseq r3, pc, r0, lsr r0 @ │ │ │ │ │ │ │ │ 002c0990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2c0a04 │ │ │ │ @@ -110986,23 +110986,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #28] @ 2c0a08 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ umlaleq r1, lr, r0, sp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002c0a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -111014,43 +111014,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b2884 │ │ │ │ strdeq r8, [r6], r4 │ │ │ │ - rsbseq r0, r2, r8, asr fp │ │ │ │ - rsbseq r0, r2, ip, ror #22 │ │ │ │ + rsbseq r0, r2, r8, asr ip │ │ │ │ + rsbseq r0, r2, ip, ror #24 │ │ │ │ │ │ │ │ 002c0a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2c0ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758308 │ │ │ │ + bl 758400 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2c0ab4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 757734 │ │ │ │ - rsbseq r4, r2, r4, asr #3 │ │ │ │ + b 75782c │ │ │ │ + rsbseq r4, r2, r4, asr #5 │ │ │ │ @ instruction: 0x009077d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c0b14 │ │ │ │ mov r0, r1 │ │ │ │ @@ -111058,26 +111058,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2c0b1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, r2, ip, lsl r3 │ │ │ │ - addeq r9, r6, ip, asr r3 │ │ │ │ - rsbseq r4, r2, r0, lsl #6 │ │ │ │ + rsbseq r4, r2, ip, lsl r4 │ │ │ │ + addeq r9, r6, ip, asr r4 │ │ │ │ + rsbseq r4, r2, r0, lsl #8 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -111085,17 +111085,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2c0b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ bl 255760 │ │ │ │ - ldrheq r4, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r4, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 002c0b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2c0bb4 │ │ │ │ @@ -111112,15 +111112,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, pc, r0, lsr fp @ │ │ │ │ ldr r0, [pc, #4] @ 2c0bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r7, r0, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -111186,15 +111186,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2c0cec │ │ │ │ bl 2b9344 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2c0c30 │ │ │ │ - addeq r9, r6, r8, lsl #4 │ │ │ │ + addeq r9, r6, r8, lsl #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -111202,55 +111202,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bcc18 │ │ │ │ + bl 8bcd10 │ │ │ │ ldr r1, [pc, #84] @ 2c0d88 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r1, [pc, #60] @ 2c0d8c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r2, ip, lsr #10 │ │ │ │ - rsbseq r4, r2, r8, lsl #12 │ │ │ │ + rsbseq r4, r2, ip, lsr #12 │ │ │ │ + rsbseq r4, r2, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2c0e28 │ │ │ │ ldr r2, [pc, #128] @ 2c0e2c │ │ │ │ ldr r1, [pc, #128] @ 2c0e30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #96] @ 2c0e34 │ │ │ │ ldr ip, [pc, #96] @ 2c0e38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2c0e3c │ │ │ │ ldr r2, [pc, #92] @ 2c0e40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111266,17 +111266,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r9, r6, r4, asr #1 │ │ │ │ - rsbseq r3, r2, ip, ror #28 │ │ │ │ - rsbseq sp, fp, r8, asr #10 │ │ │ │ + addeq r9, r6, r4, asr #3 │ │ │ │ + rsbseq r3, r2, ip, ror #30 │ │ │ │ + rsbseq sp, fp, r8, asr #12 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -111290,53 +111290,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2c0ed8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ - bl 8bbdb0 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 8bbea8 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2c0ef8 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8bbe20 │ │ │ │ + bl 8bbf18 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba3fc │ │ │ │ + bl 9ba4f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba1e4 │ │ │ │ + bl 9ba2dc │ │ │ │ ldr r4, [pc, #56] @ 2c0f20 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c0e7c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r6, r0, lsl r0 │ │ │ │ - ldrheq r3, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sp, fp, r0, lsr #8 │ │ │ │ + addeq r9, r6, r0, lsl r1 │ │ │ │ + ldrheq r3, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sp, fp, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -111397,23 +111397,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ba3ac │ │ │ │ + bl 9ba4a4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9ba3ac │ │ │ │ + bl 9ba4a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2c1018 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c0e48 │ │ │ │ ldr r2, [pc, #268] @ 2c1184 │ │ │ │ @@ -111434,15 +111434,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2c1188 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0fd0 │ │ │ │ ldr r0, [pc, #196] @ 2c118c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2c1070 │ │ │ │ ldr r4, [pc, #184] @ 2c1190 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0fd0 │ │ │ │ ldr r3, [pc, #176] @ 2c1194 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -111461,43 +111461,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c11a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c0fe4 │ │ │ │ ldr r0, [pc, #68] @ 2c11a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c0fe4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, lr, r4, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, lr, ip, ror lr │ │ │ │ addseq r7, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, lr, r4, lsr #27 │ │ │ │ - rsbseq r3, r2, r8, ror sp │ │ │ │ - rsbseq r3, r2, ip, lsr #27 │ │ │ │ - rsbseq r3, r2, ip, asr sp │ │ │ │ + rsbseq r3, r2, r8, ror lr │ │ │ │ + rsbseq r3, r2, ip, lsr #29 │ │ │ │ + rsbseq r3, r2, ip, asr lr │ │ │ │ andeq r4, r0, ip, asr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r2, r8, ror #25 │ │ │ │ - ldrsheq r3, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r2, r8, ror #27 │ │ │ │ + ldrsheq r3, [r2], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -111987,22 +111987,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2c2138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c1804 │ │ │ │ ldr r2, [pc, #1940] @ 2c213c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -112029,22 +112029,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2c2140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -112219,25 +112219,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2c1b84 │ │ │ │ b 2c1b80 │ │ │ │ ldr r0, [pc, #1132] @ 2c2174 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c1804 │ │ │ │ ldr r0, [pc, #1100] @ 2c2178 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1a34 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2c1d90 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2c1bf0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2afaf8 │ │ │ │ @@ -112279,22 +112279,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2c2188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1c50 │ │ │ │ ldr r2, [pc, #852] @ 2c2180 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1c50 │ │ │ │ @@ -112323,23 +112323,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2c2190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1b90 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2afe54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112360,15 +112360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2c1d84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2c2198 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1c50 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c1ff4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1d5c │ │ │ │ @@ -112391,41 +112391,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2c21a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1d5c │ │ │ │ bl 2afaf8 │ │ │ │ b 2c1d5c │ │ │ │ ldr fp, [pc, #424] @ 2c21a4 │ │ │ │ add fp, pc, fp │ │ │ │ b 2c1f54 │ │ │ │ ldr r0, [pc, #416] @ 2c21a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1b90 │ │ │ │ ldr r0, [pc, #400] @ 2c21ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1d5c │ │ │ │ ldr r3, [pc, #380] @ 2c21b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1ef4 │ │ │ │ ldr r3, [pc, #232] @ 2c2130 │ │ │ │ @@ -112441,21 +112441,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2c21b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1ef4 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2c21b8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2c20f8 │ │ │ │ @@ -112467,67 +112467,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c1f30 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2aff08 │ │ │ │ ldr r0, [pc, #208] @ 2c21bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c1ef4 │ │ │ │ @ instruction: 0x009e97f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009e97dc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, lr, r8, lsr #15 │ │ │ │ addseq r6, r0, r4, lsl #25 │ │ │ │ - addeq r8, r6, r4, lsl r7 │ │ │ │ + addeq r8, r6, r4, lsl r8 │ │ │ │ addseq r6, r0, r0, lsl #23 │ │ │ │ - rsbseq r3, r2, r0, ror #12 │ │ │ │ + rsbseq r3, r2, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq r3, r2, r0, ror #12 │ │ │ │ + rsbseq r3, r2, r0, ror #14 │ │ │ │ addseq r9, lr, r8, asr r5 │ │ │ │ - rsbseq r3, r2, r4, lsr r5 │ │ │ │ + rsbseq r3, r2, r4, lsr r6 │ │ │ │ andeq r4, r0, r8, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r2, r0, ror #10 │ │ │ │ + rsbseq r3, r2, r0, ror #12 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ - rsbseq r3, r2, r4, ror #8 │ │ │ │ - addeq r8, r6, ip, lsl #8 │ │ │ │ - rsbseq r3, r2, ip, lsl #7 │ │ │ │ + rsbseq r3, r2, r4, ror #10 │ │ │ │ + addeq r8, r6, ip, lsl #10 │ │ │ │ + rsbseq r3, r2, ip, lsl #9 │ │ │ │ addseq r9, lr, r4, ror #6 │ │ │ │ @ instruction: 0x009e92d8 │ │ │ │ - ldrsbeq r3, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq r3, [r2], #-140 @ 0xffffff74 @ │ │ │ │ addseq r6, r0, r0, lsr r7 │ │ │ │ - rsbseq r3, r2, r4, lsr #4 │ │ │ │ - @ instruction: 0x008681b4 │ │ │ │ - ldrsbeq r3, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r3, r2, r4, lsr #6 │ │ │ │ + @ instruction: 0x008682b4 │ │ │ │ + ldrsbeq r3, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq r6, r0, r4, asr r6 │ │ │ │ - rsbseq r3, r2, ip, lsr r1 │ │ │ │ - rsbseq r3, r2, r4, lsl #4 │ │ │ │ - @ instruction: 0x00723190 │ │ │ │ + rsbseq r3, r2, ip, lsr r2 │ │ │ │ + rsbseq r3, r2, r4, lsl #6 │ │ │ │ + @ instruction: 0x00723290 │ │ │ │ ldrheq r9, [lr], r8 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ - rsbseq r3, r2, r8, rrx │ │ │ │ - ldrsheq r3, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, r2, r8, ror #2 │ │ │ │ + ldrsheq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r8, lsr #15 │ │ │ │ - rsbseq r3, r2, r8, rrx │ │ │ │ + rsbseq r3, r2, r8, ror #2 │ │ │ │ addseq r8, lr, ip, lsl #30 │ │ │ │ - ldrsheq r3, [r2], #-12 @ │ │ │ │ + ldrsheq r3, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ - ldrheq r2, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, r2, r8, lsr lr │ │ │ │ - rsbseq r2, r2, r0, ror #30 │ │ │ │ - ldrheq r2, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r3, [r2], #-0 @ │ │ │ │ + rsbseq r2, r2, r8, lsr pc │ │ │ │ + rsbseq r3, r2, r0, rrx │ │ │ │ + ldrheq r3, [r2], #-8 @ │ │ │ │ andeq r5, r0, r0, rrx │ │ │ │ - rsbseq r2, r2, r0, asr #31 │ │ │ │ + rsbseq r3, r2, r0, asr #1 │ │ │ │ addseq r8, lr, r0, ror #26 │ │ │ │ - @ instruction: 0x00722f9c │ │ │ │ + @ instruction: 0x0072309c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -112548,19 +112548,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8bbb90 │ │ │ │ + b 8bbc88 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2afe18 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -112701,17 +112701,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2c2378 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c247c │ │ │ │ b 2c2398 │ │ │ │ - addeq r7, r6, ip, asr ip │ │ │ │ - rsbseq r2, r2, ip, lsl #20 │ │ │ │ - rsbseq ip, fp, r8, ror #1 │ │ │ │ + addeq r7, r6, ip, asr sp │ │ │ │ + rsbseq r2, r2, ip, lsl #22 │ │ │ │ + rsbseq ip, fp, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2c2658 │ │ │ │ ldr r1, [pc, #416] @ 2c265c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112725,15 +112725,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c25cc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 255370 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -112801,38 +112801,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2c267c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c24f0 │ │ │ │ ldr r0, [pc, #52] @ 2c2680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c24f0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, lr, r4, ror #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, lr, r4, asr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, lr, r8, asr #17 │ │ │ │ addseq r8, lr, ip, lsl #17 │ │ │ │ andeq r1, r0, r4, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r2, r2, ip, ror sl │ │ │ │ - @ instruction: 0x00722a90 │ │ │ │ + rsbseq r2, r2, ip, ror fp │ │ │ │ + @ instruction: 0x00722b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2c2a18 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112848,15 +112848,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr sl, [pc, #832] @ 2c2a2c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -112991,23 +112991,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2c2a38 │ │ │ │ ldr r0, [pc, #296] @ 2c2a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2c286c │ │ │ │ ldr r1, [pc, #276] @ 2c2a40 │ │ │ │ ldr r0, [pc, #276] @ 2c2a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2c2890 │ │ │ │ ldr r3, [pc, #252] @ 2c2a48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c27d0 │ │ │ │ ldr r3, [pc, #236] @ 2c2a4c │ │ │ │ @@ -113024,32 +113024,32 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c2a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c27d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c15f4 │ │ │ │ b 2c2890 │ │ │ │ ldr r0, [pc, #120] @ 2c2a58 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c27d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c2a5c │ │ │ │ ldr r1, [pc, #96] @ 2c2a60 │ │ │ │ ldr r0, [pc, #96] @ 2c2a64 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -113057,52 +113057,52 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r7, [r6], r4 │ │ │ │ addseq r8, lr, r8, ror #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r2, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r2, r2, r8, lsr #20 │ │ │ │ + ldrsbeq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r2, r2, r8, lsr #22 │ │ │ │ addseq r8, lr, r0, lsr r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, lr, r8, asr r5 │ │ │ │ - addeq r7, r6, r0, ror #10 │ │ │ │ - rsbseq r2, r2, ip, ror #16 │ │ │ │ - addeq r7, r6, r4, asr #10 │ │ │ │ - rsbseq r2, r2, r0, lsr r8 │ │ │ │ + addeq r7, r6, r0, ror #12 │ │ │ │ + rsbseq r2, r2, ip, ror #18 │ │ │ │ + addeq r7, r6, r4, asr #12 │ │ │ │ + rsbseq r2, r2, r0, lsr r9 │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r2, r2, r0, ror #14 │ │ │ │ - rsbseq r2, r2, r8, ror #14 │ │ │ │ - addeq r7, r6, r0, ror r4 │ │ │ │ - rsbseq r2, r2, r0, lsr #13 │ │ │ │ - rsbseq r2, r2, r0, lsl #14 │ │ │ │ + rsbseq r2, r2, r0, ror #16 │ │ │ │ + rsbseq r2, r2, r8, ror #16 │ │ │ │ + addeq r7, r6, r0, ror r5 │ │ │ │ + rsbseq r2, r2, r0, lsr #15 │ │ │ │ + rsbseq r2, r2, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2c2ab0 │ │ │ │ ldr r2, [pc, #48] @ 2c2ab4 │ │ │ │ ldr r1, [pc, #48] @ 2c2ab8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2c0e48 │ │ │ │ - addeq r7, r6, ip, ror #7 │ │ │ │ - rsbseq r2, r2, r4, lsl r6 │ │ │ │ - rsbseq r2, r2, ip, asr r6 │ │ │ │ + addeq r7, r6, ip, ror #9 │ │ │ │ + rsbseq r2, r2, r4, lsl r7 │ │ │ │ + rsbseq r2, r2, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2c2b50 │ │ │ │ ldr r5, [pc, #124] @ 2c2b54 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -113110,72 +113110,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #88] @ 2c2b5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr ip, [pc, #72] @ 2c2b60 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r7, r6, ip, r3 │ │ │ │ - rsbseq r2, r2, r4, asr #11 │ │ │ │ - rsbseq r2, r2, r0, lsl #12 │ │ │ │ - @ instruction: 0x0072269c │ │ │ │ - @ instruction: 0x00722694 │ │ │ │ + umulleq r7, r6, ip, r4 │ │ │ │ + rsbseq r2, r2, r4, asr #13 │ │ │ │ + rsbseq r2, r2, r0, lsl #14 │ │ │ │ + @ instruction: 0x0072279c │ │ │ │ + @ instruction: 0x00722794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2c2bd4 │ │ │ │ ldr r2, [pc, #88] @ 2c2bd8 │ │ │ │ ldr r1, [pc, #88] @ 2c2bdc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 55452c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c24a0 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2bc4 │ │ │ │ bl 2b7f20 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ba214 │ │ │ │ + b 9ba30c │ │ │ │ strdeq r7, [r6], r0 │ │ │ │ - rsbseq r2, r2, r8, lsl r5 │ │ │ │ - rsbseq r2, r2, r0, ror #10 │ │ │ │ + rsbseq r2, r2, r8, lsl r6 │ │ │ │ + rsbseq r2, r2, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2c2cd4 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113185,15 +113185,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5544a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2c84 │ │ │ │ @@ -113229,17 +113229,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2c2ce0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2b7d90 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2c2c7c │ │ │ │ - addeq r7, r6, r8, ror r2 │ │ │ │ - ldrsbeq r2, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00722490 │ │ │ │ + addeq r7, r6, r8, ror r3 │ │ │ │ + ldrsbeq r2, [r2], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00722590 │ │ │ │ addseq r5, r0, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2c2f20 │ │ │ │ ldr lr, [pc, #548] @ 2c2f24 │ │ │ │ @@ -113256,15 +113256,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #488] @ 2c2f34 │ │ │ │ ldr r3, [pc, #488] @ 2c2f38 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -113315,21 +113315,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2c2f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c24a0 │ │ │ │ ldr r2, [pc, #252] @ 2c2f54 │ │ │ │ ldr r3, [pc, #204] @ 2c2f28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113337,74 +113337,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c2f1c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8bbb90 │ │ │ │ + b 8bbc88 │ │ │ │ ldr r3, [pc, #188] @ 2c2f4c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2ef8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2c2f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c2d6c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2dd4 │ │ │ │ b 2c2e48 │ │ │ │ ldr r0, [pc, #92] @ 2c2f5c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c2ee0 │ │ │ │ ldr r0, [pc, #76] @ 2c2f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c2e48 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r6, r0, ror r1 │ │ │ │ + addeq r7, r6, r0, ror r2 │ │ │ │ addseq r8, lr, r4, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, ip, ror r3 │ │ │ │ - rsbseq r2, r2, r4, asr #7 │ │ │ │ + rsbseq r2, r2, ip, ror r4 │ │ │ │ + rsbseq r2, r2, r4, asr #9 │ │ │ │ ldrsbeq r8, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, lr, r8, lsr #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r5, r0, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r2, r2, r8, ror #7 │ │ │ │ + rsbseq r2, r2, r8, ror #9 │ │ │ │ addseq r7, lr, r4, asr #31 │ │ │ │ - rsbseq r2, r2, r8, lsl #6 │ │ │ │ - rsbseq r2, r2, ip, lsl #6 │ │ │ │ - rsbseq r2, r2, r8, lsr r3 │ │ │ │ + rsbseq r2, r2, r8, lsl #8 │ │ │ │ + rsbseq r2, r2, ip, lsl #8 │ │ │ │ + rsbseq r2, r2, r8, lsr r4 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2c2f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addseq r5, r0, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2c3088 │ │ │ │ ldr r2, [pc, #248] @ 2c308c │ │ │ │ @@ -113412,44 +113412,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #216] @ 2c3094 │ │ │ │ ldr r3, [pc, #216] @ 2c3098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2c309c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2c30a0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2c30a4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r3, [pc, #184] @ 2c30a8 │ │ │ │ ldr r2, [pc, #184] @ 2c30ac │ │ │ │ ldr r1, [pc, #184] @ 2c30b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r3, [pc, #164] @ 2c30b4 │ │ │ │ ldr r2, [pc, #164] @ 2c30b8 │ │ │ │ ldr r1, [pc, #164] @ 2c30bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r0, [pc, #144] @ 2c30c0 │ │ │ │ ldr r3, [pc, #144] @ 2c30c4 │ │ │ │ ldr ip, [pc, #144] @ 2c30c8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2c30cc │ │ │ │ ldr r1, [pc, #140] @ 2c30d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113457,42 +113457,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75cff4 │ │ │ │ + bl 75d0ec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r6, r6, ip, pc @ │ │ │ │ - rsbseq lr, r1, r4, lsr r1 │ │ │ │ - rsbseq lr, r1, ip, lsl #2 │ │ │ │ + umulleq r7, r6, ip, r0 │ │ │ │ + rsbseq lr, r1, r4, lsr r2 │ │ │ │ + rsbseq lr, r1, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - ldrheq r2, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r2, [r2], #-84 @ 0xffffffac @ │ │ │ │ addseq r7, lr, ip, asr #28 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq r2, r2, r8, lsl #9 │ │ │ │ + rsbseq r2, r2, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbseq ip, pc, ip, lsl #1 │ │ │ │ + rsbseq ip, pc, ip, lsl #3 │ │ │ │ @ instruction: 0x000021b8 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq r2, r2, r0, asr #8 │ │ │ │ - rsbseq r2, r2, r8, asr #8 │ │ │ │ + rsbseq r2, r2, r0, asr #10 │ │ │ │ + rsbseq r2, r2, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2c31c8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -113571,15 +113571,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -113658,27 +113658,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2c371c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c3564 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2c3720 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ ldr r2, [pc, #864] @ 2c3724 │ │ │ │ ldr r3, [pc, #812] @ 2c36f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113697,15 +113697,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99beb4 │ │ │ │ + bl 99bfac │ │ │ │ b 2c33bc │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2c3494 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -113754,15 +113754,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2c372c │ │ │ │ ldr r2, [pc, #568] @ 2c3730 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c33bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2c3734 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 25480c <__ioctl_time64@plt> │ │ │ │ @@ -113776,24 +113776,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2c3744 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254278 │ │ │ │ b 2c33bc │ │ │ │ ldr r1, [pc, #464] @ 2c3748 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2c360c │ │ │ │ ldr r3, [pc, #424] @ 2c374c │ │ │ │ mov r0, #0 │ │ │ │ @@ -113812,15 +113812,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2c3750 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2c3754 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c3564 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2c3618 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2c3304 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113858,66 +113858,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c3564 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2c376c │ │ │ │ ldr r2, [pc, #176] @ 2c3770 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2c3774 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c3564 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r4, asr #26 │ │ │ │ + addeq r6, r6, r4, asr #28 │ │ │ │ addseq r7, lr, r4, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0072229c │ │ │ │ - @ instruction: 0x0072229c │ │ │ │ + @ instruction: 0x0072239c │ │ │ │ + @ instruction: 0x0072239c │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r6, r6, r4, asr #23 │ │ │ │ - rsbseq r2, r2, r8, lsl #4 │ │ │ │ - rsbseq r2, r2, r8, lsr #2 │ │ │ │ + addeq r6, r6, r4, asr #25 │ │ │ │ + rsbseq r2, r2, r8, lsl #6 │ │ │ │ + rsbseq r2, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq r2, r2, ip, asr #2 │ │ │ │ + rsbseq r2, r2, ip, asr #4 │ │ │ │ addseq r7, lr, r8, asr sl │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - ldrsbeq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq r2, [r2], #-8 @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r6, r6, ip, ror #19 │ │ │ │ - rsbseq r2, r2, r4, asr r0 │ │ │ │ - rsbseq r1, r2, r0, asr pc │ │ │ │ + addeq r6, r6, ip, ror #21 │ │ │ │ + rsbseq r2, r2, r4, asr r1 │ │ │ │ + rsbseq r2, r2, r0, asr r0 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq r6, pc, r8, lsr #2 │ │ │ │ - rsbseq r1, r2, ip, lsr #30 │ │ │ │ + rsbseq r2, r2, ip, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r6, r6, r4, lsr #17 │ │ │ │ - @ instruction: 0x00721e98 │ │ │ │ - rsbseq r1, r2, ip, lsl #28 │ │ │ │ - addeq r6, r6, ip, ror #16 │ │ │ │ - rsbseq r1, r2, r8, lsl #29 │ │ │ │ - ldrsbeq r1, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r6, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x00721f98 │ │ │ │ + rsbseq r1, r2, ip, lsl #30 │ │ │ │ + addeq r6, r6, ip, ror #18 │ │ │ │ + rsbseq r1, r2, r8, lsl #31 │ │ │ │ + ldrsbeq r1, [r2], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2c3c58 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114045,15 +114045,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 254278 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c3b04 │ │ │ │ @@ -114224,20 +114224,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2b9120 │ │ │ │ b 2c37a4 │ │ │ │ addseq r7, lr, ip, ror r6 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r6, r6, r4, lsr #14 │ │ │ │ - addeq r6, r6, r8, ror r6 │ │ │ │ + addeq r6, r6, r4, lsr #16 │ │ │ │ + addeq r6, r6, r8, ror r7 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ ldrdeq r6, [r6], r0 │ │ │ │ - rsbseq r1, r2, r0, asr ip │ │ │ │ - addeq r6, r6, sl, ror #9 │ │ │ │ + rsbseq r1, r2, r0, asr sp │ │ │ │ + addeq r6, r6, sl, ror #11 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3ce0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114246,53 +114246,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r6, r6, r8, r2 @ │ │ │ │ - rsbseq r1, r2, r4, lsl #16 │ │ │ │ - rsbseq r1, r2, r4, lsl r8 │ │ │ │ + umulleq r6, r6, r8, r3 @ │ │ │ │ + rsbseq r1, r2, r4, lsl #18 │ │ │ │ + rsbseq r1, r2, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3d48 │ │ │ │ ldr r2, [pc, #68] @ 2c3d4c │ │ │ │ ldr r1, [pc, #68] @ 2c3d50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r6, ip, lsr #4 │ │ │ │ - @ instruction: 0x00721798 │ │ │ │ - rsbseq r1, r2, r8, lsr #15 │ │ │ │ + addeq r6, r6, ip, lsr #6 │ │ │ │ + @ instruction: 0x00721898 │ │ │ │ + rsbseq r1, r2, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3db8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3dbc │ │ │ │ @@ -114300,53 +114300,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r6, r0, asr #3 │ │ │ │ - rsbseq r1, r2, ip, lsr #14 │ │ │ │ - rsbseq r1, r2, ip, lsr r7 │ │ │ │ + addeq r6, r6, r0, asr #5 │ │ │ │ + rsbseq r1, r2, ip, lsr #16 │ │ │ │ + rsbseq r1, r2, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3e20 │ │ │ │ ldr r2, [pc, #68] @ 2c3e24 │ │ │ │ ldr r1, [pc, #68] @ 2c3e28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r6, r4, asr r1 │ │ │ │ - rsbseq r1, r2, r0, asr #13 │ │ │ │ - ldrsbeq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r6, r6, r4, asr r2 │ │ │ │ + rsbseq r1, r2, r0, asr #15 │ │ │ │ + ldrsbeq r1, [r2], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3e90 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3e94 │ │ │ │ @@ -114354,90 +114354,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r6, r8, ror #1 │ │ │ │ - rsbseq r1, r2, r4, asr r6 │ │ │ │ - rsbseq r1, r2, r4, ror #12 │ │ │ │ + addeq r6, r6, r8, ror #3 │ │ │ │ + rsbseq r1, r2, r4, asr r7 │ │ │ │ + rsbseq r1, r2, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3ef8 │ │ │ │ ldr r2, [pc, #68] @ 2c3efc │ │ │ │ ldr r1, [pc, #68] @ 2c3f00 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r6, ip, ror r0 │ │ │ │ - rsbseq r1, r2, r8, ror #11 │ │ │ │ - ldrsheq r1, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r6, r6, ip, ror r1 │ │ │ │ + rsbseq r1, r2, r8, ror #13 │ │ │ │ + ldrsheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2c3f50 │ │ │ │ ldr r2, [pc, #52] @ 2c3f54 │ │ │ │ ldr r1, [pc, #52] @ 2c3f58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - addeq r6, r6, r4, lsl r0 │ │ │ │ - rsbseq r1, r2, r0, lsl #11 │ │ │ │ - @ instruction: 0x00721590 │ │ │ │ + addeq r6, r6, r4, lsl r1 │ │ │ │ + rsbseq r1, r2, r0, lsl #13 │ │ │ │ + @ instruction: 0x00721690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2c4008 │ │ │ │ ldr r2, [pc, #148] @ 2c400c │ │ │ │ ldr r1, [pc, #148] @ 2c4010 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3fe8 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114447,28 +114447,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254278 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ ldr r3, [pc, #20] @ 2c4014 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2c3fc0 │ │ │ │ - @ instruction: 0x00865fbc │ │ │ │ - rsbseq r1, r2, r4, lsr #10 │ │ │ │ - rsbseq r1, r2, r4, lsr r5 │ │ │ │ + strheq r6, [r6], ip │ │ │ │ + rsbseq r1, r2, r4, lsr #12 │ │ │ │ + rsbseq r1, r2, r4, lsr r6 │ │ │ │ @ instruction: 0x009f56d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2c40dc │ │ │ │ ldr r6, [pc, #172] @ 2c40e0 │ │ │ │ @@ -114479,15 +114479,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c409c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -114502,27 +114502,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2c40e8 │ │ │ │ ldr r2, [pc, #68] @ 2c40ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r5, r6, r4, lsl #30 │ │ │ │ - rsbseq r1, r2, r8, ror #8 │ │ │ │ - rsbseq r1, r2, ip, ror #8 │ │ │ │ - rsbseq r1, r2, r4, lsr #10 │ │ │ │ + addeq r6, r6, r4 │ │ │ │ + rsbseq r1, r2, r8, ror #10 │ │ │ │ + rsbseq r1, r2, ip, ror #10 │ │ │ │ + rsbseq r1, r2, r4, lsr #12 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002c40f0 : │ │ │ │ ldr r3, [pc, #176] @ 2c41a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114556,27 +114556,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bdc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2c41b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, pc, r8, ror #11 │ │ │ │ adceq lr, sp, r4, asr #20 │ │ │ │ - rsbseq r1, r2, ip, lsr #9 │ │ │ │ + rsbseq r1, r2, ip, lsr #11 │ │ │ │ adceq lr, sp, r0, lsl #20 │ │ │ │ - rsbseq r1, r2, r0, ror r4 │ │ │ │ + rsbseq r1, r2, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2c4268 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2c4228 │ │ │ │ @@ -114745,35 +114745,35 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2c44cc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ strdeq r5, [r6], r0 │ │ │ │ - addeq sl, r0, r4, ror r5 │ │ │ │ - rsbseq r0, ip, ip, asr r5 │ │ │ │ - rsbseq r1, r2, r0, lsr r3 │ │ │ │ - rsbseq r1, r2, r0, lsr #6 │ │ │ │ - rsbseq r1, r2, r4, lsl r3 │ │ │ │ - rsbseq r1, r2, r8, lsl #6 │ │ │ │ - rsbseq r1, r9, r8, ror #20 │ │ │ │ - addeq r5, r6, r5, asr ip │ │ │ │ - rsbseq r0, ip, ip, ror #9 │ │ │ │ - rsbseq sp, r2, r8, lsl r7 │ │ │ │ - rsbseq r6, r9, r0, ror #13 │ │ │ │ - rsbseq r1, r2, r8, asr r2 │ │ │ │ - rsbseq r1, r2, r4, ror r2 │ │ │ │ - rsbseq r1, r2, r0, ror r2 │ │ │ │ - rsbseq r1, r2, r0, asr #5 │ │ │ │ - rsbseq r1, r2, r0, asr #5 │ │ │ │ - rsbseq r1, r2, r4, lsl #5 │ │ │ │ - rsbseq r1, r2, ip, asr r2 │ │ │ │ - rsbseq r1, r2, r4, lsr r2 │ │ │ │ - rsbseq r1, r2, ip, lsl #4 │ │ │ │ - rsbseq r1, r2, r0, ror r2 │ │ │ │ + addeq sl, r0, r4, ror r6 │ │ │ │ + rsbseq r0, ip, ip, asr r6 │ │ │ │ + rsbseq r1, r2, r0, lsr r4 │ │ │ │ + rsbseq r1, r2, r0, lsr #8 │ │ │ │ + rsbseq r1, r2, r4, lsl r4 │ │ │ │ + rsbseq r1, r2, r8, lsl #8 │ │ │ │ + rsbseq r1, r9, r8, ror #22 │ │ │ │ + addeq r5, r6, r5, asr sp │ │ │ │ + rsbseq r0, ip, ip, ror #11 │ │ │ │ + rsbseq sp, r2, r8, lsl r8 │ │ │ │ + rsbseq r6, r9, r0, ror #15 │ │ │ │ + rsbseq r1, r2, r8, asr r3 │ │ │ │ + rsbseq r1, r2, r4, ror r3 │ │ │ │ + rsbseq r1, r2, r0, ror r3 │ │ │ │ + rsbseq r1, r2, r0, asr #7 │ │ │ │ + rsbseq r1, r2, r0, asr #7 │ │ │ │ + rsbseq r1, r2, r4, lsl #7 │ │ │ │ + rsbseq r1, r2, ip, asr r3 │ │ │ │ + rsbseq r1, r2, r4, lsr r3 │ │ │ │ + rsbseq r1, r2, ip, lsl #6 │ │ │ │ + rsbseq r1, r2, r0, ror r3 │ │ │ │ ldr ip, [pc, #656] @ 2c4768 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2c44f0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -114932,16 +114932,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r5, r6, r2, ror #21 │ │ │ │ - addeq r5, r6, r9, ror #19 │ │ │ │ + addeq r5, r6, r2, ror #23 │ │ │ │ + addeq r5, r6, r9, ror #21 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114958,26 +114958,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2c4894 │ │ │ │ ldr r2, [pc, #216] @ 2c489c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr ip, [pc, #196] @ 2c48a0 │ │ │ │ ldr r3, [pc, #196] @ 2c48a4 │ │ │ │ ldr r1, [pc, #196] @ 2c48a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -115010,17 +115010,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2c484c │ │ │ │ bl 255760 │ │ │ │ addseq r6, lr, r0, lsl #13 │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ - rsbseq r0, r2, r0, lsl pc │ │ │ │ - @ instruction: 0x00865ab0 │ │ │ │ - ldrsheq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r1, r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x00865bb0 │ │ │ │ + ldrsheq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2c49bc │ │ │ │ mov r9, r3 │ │ │ │ @@ -115031,33 +115031,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c4940 │ │ │ │ mov r0, #28 │ │ │ │ bl 253534 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 969d14 │ │ │ │ + bl 969e0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2c49c4 │ │ │ │ ldr r3, [pc, #112] @ 2c49c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115175,50 +115175,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2c4bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c4a6c │ │ │ │ ldr r0, [pc, #64] @ 2c4bc0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c4a6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, lr, r4, lsl #8 │ │ │ │ addseq r6, lr, r8, lsr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r4, r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r2, r8, lsr #23 │ │ │ │ - rsbseq r0, r2, ip, lsr #24 │ │ │ │ + rsbseq r0, r2, r8, lsr #25 │ │ │ │ + rsbseq r0, r2, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c4d08 │ │ │ │ @@ -115242,22 +115242,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4cd4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c4c60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c42a0 │ │ │ │ bl 255af0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2c4cbc │ │ │ │ @@ -115274,38 +115274,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 969ba4 │ │ │ │ + bl 969c9c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r5, #0 │ │ │ │ b 2c4c7c │ │ │ │ ldr r3, [pc, #56] @ 2c4d14 │ │ │ │ ldr r0, [pc, #56] @ 2c4d18 │ │ │ │ ldr r1, [pc, #56] @ 2c4d1c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c4c60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r6, lr, r8, r1 │ │ │ │ - @ instruction: 0x008655b0 │ │ │ │ - rsbseq r0, r2, ip, asr fp │ │ │ │ - ldrsheq r0, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x008656b0 │ │ │ │ + rsbseq r0, r2, ip, asr ip │ │ │ │ + ldrsheq r0, [r2], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -115333,20 +115333,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2c4d64 │ │ │ │ ldr r1, [pc, #188] @ 2c4e60 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ ldr r1, [pc, #172] @ 2c4e64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2c4e20 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2c4df8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -115363,107 +115363,107 @@ │ │ │ │ b 2c4d70 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2c4e70 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2c4d70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [pc, #68] @ 2c4e74 │ │ │ │ ldr ip, [pc, #68] @ 2c4e78 │ │ │ │ ldr r1, [pc, #68] @ 2c4e7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c4e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c4d74 │ │ │ │ - ldrheq r0, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq r0, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r5, r6, ip, asr r4 │ │ │ │ - rsbseq r0, r2, r8, asr #20 │ │ │ │ - rsbseq r0, r2, r4, lsr #17 │ │ │ │ + addeq r5, r6, ip, asr r5 │ │ │ │ + rsbseq r0, r2, r8, asr #22 │ │ │ │ + rsbseq r0, r2, r4, lsr #19 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2c4efc │ │ │ │ - bl 7b2c0c │ │ │ │ + bl 7b2d04 │ │ │ │ ldr r1, [pc, #216] @ 2c4f8c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7b2c8c │ │ │ │ + bl 7b2d84 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2fbc │ │ │ │ + bl 7b30b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4f70 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c4ebc │ │ │ │ ldr r1, [pc, #164] @ 2c4f90 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b34c0 │ │ │ │ + bl 7b35b8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c4f58 │ │ │ │ - bl 7b2c0c │ │ │ │ + bl 7b2d04 │ │ │ │ ldr r1, [pc, #132] @ 2c4f94 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7b2c8c │ │ │ │ + bl 7b2d84 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2fbc │ │ │ │ + bl 7b30b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4f70 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c4f18 │ │ │ │ ldr r1, [pc, #80] @ 2c4f98 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7b34c0 │ │ │ │ + bl 7b35b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r2, ip, ror #19 │ │ │ │ + rsbseq r0, r2, ip, ror #21 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x0072099c │ │ │ │ + @ instruction: 0x00720a9c │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -115548,15 +115548,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2c53a4 │ │ │ │ movne r5, #0 │ │ │ │ - bl 98d804 │ │ │ │ + bl 98d8fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c5358 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -115581,15 +115581,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2c504c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ b 2c504c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c5328 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 253bc4 │ │ │ │ @@ -115626,15 +115626,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2c53b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2c53b8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c5188 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2c52f8 │ │ │ │ ldr r0, [pc, #352] @ 2c53bc │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -115658,146 +115658,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2c53cc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c5244 │ │ │ │ ldr r1, [pc, #256] @ 2c53d0 │ │ │ │ ldr r3, [pc, #256] @ 2c53d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2c53d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2c53dc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c5244 │ │ │ │ ldr r1, [pc, #224] @ 2c53e0 │ │ │ │ ldr r3, [pc, #224] @ 2c53e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2c53e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2c53ec │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c5244 │ │ │ │ ldr r1, [pc, #192] @ 2c53f0 │ │ │ │ ldr r3, [pc, #192] @ 2c53f4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2c53f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2c53fc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c5244 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2c5400 │ │ │ │ ldr r2, [pc, #156] @ 2c5404 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2c5408 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2c540c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c5244 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, ip, asr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r2, ip, lsr #17 │ │ │ │ + rsbseq r0, r2, ip, lsr #19 │ │ │ │ addseq r5, lr, r8, asr #27 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq r6, ip, r8, lsr #26 │ │ │ │ - rsbseq r0, r2, r0, lsr #13 │ │ │ │ - addeq r5, r6, r8, rrx │ │ │ │ - rsbseq r0, r2, r8, lsr #9 │ │ │ │ + rsbseq r6, ip, r8, lsr #28 │ │ │ │ + rsbseq r0, r2, r0, lsr #15 │ │ │ │ + addeq r5, r6, r8, ror #2 │ │ │ │ + rsbseq r0, r2, r8, lsr #11 │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - rsbseq r6, ip, r4, lsl #24 │ │ │ │ - addeq r4, r6, ip, ror #31 │ │ │ │ - ldrheq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r0, r2, r8, lsr #8 │ │ │ │ + rsbseq r6, ip, r4, lsl #26 │ │ │ │ + addeq r5, r6, ip, ror #1 │ │ │ │ + ldrheq r0, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r0, r2, r8, lsr #10 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - rsbseq r0, r2, r0, lsr r6 │ │ │ │ - @ instruction: 0x00864fb8 │ │ │ │ - ldrsheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r0, r2, r0, lsr r7 │ │ │ │ + strheq r5, [r6], r8 │ │ │ │ + ldrsheq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - rsbseq r0, r2, ip, lsl r6 │ │ │ │ - addeq r4, r6, r8, lsl #31 │ │ │ │ - rsbseq r0, r2, r8, asr #7 │ │ │ │ + rsbseq r0, r2, ip, lsl r7 │ │ │ │ + addeq r5, r6, r8, lsl #1 │ │ │ │ + rsbseq r0, r2, r8, asr #9 │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - ldrheq r0, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - addeq r4, r6, r8, asr pc │ │ │ │ - @ instruction: 0x00720398 │ │ │ │ + ldrheq r0, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r5, r6, r8, asr r0 │ │ │ │ + @ instruction: 0x00720498 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - addeq r4, r6, r4, lsr #30 │ │ │ │ - ldrsbeq r0, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r0, r2, r0, ror #6 │ │ │ │ + addeq r5, r6, r4, lsr #32 │ │ │ │ + ldrsbeq r0, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r0, r2, r0, ror #8 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c543c │ │ │ │ - bl 7b39d8 │ │ │ │ + bl 7b3ad0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2c545c │ │ │ │ - bl 7b39d8 │ │ │ │ + bl 7b3ad0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2c548c │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c54a4 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 253840 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2c5500 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c54d8 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -115808,15 +115808,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2b64d8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2c54c0 │ │ │ │ ldr r0, [pc, #4] @ 2c551c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99dc98 │ │ │ │ + b 99dd90 │ │ │ │ @ instruction: 0x009f41f4 │ │ │ │ ldr r1, [pc, #76] @ 2c5574 │ │ │ │ ldr r2, [pc, #76] @ 2c5578 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -115833,17 +115833,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c5588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r4, r6, r8, lsr sp │ │ │ │ - rsbseq r0, r2, r0, lsl #3 │ │ │ │ - rsbseq r0, r2, r0, lsl r4 │ │ │ │ + addeq r4, r6, r8, lsr lr │ │ │ │ + rsbseq r0, r2, r0, lsl #5 │ │ │ │ + rsbseq r0, r2, r0, lsl r5 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2c57a8 │ │ │ │ ldr r3, [pc, #516] @ 2c57ac │ │ │ │ @@ -115899,15 +115899,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2c56ac │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ bl 2e1584 │ │ │ │ ldr r3, [pc, #312] @ 2c57cc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2b1ae4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -115955,49 +115955,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2c57e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5650 │ │ │ │ ldr r0, [pc, #88] @ 2c57ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5650 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r8, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r5, lr, ip, asr #16 │ │ │ │ addseq r4, pc, r0, lsr #2 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r8, lsl #28 │ │ │ │ addseq ip, fp, r0, ror #27 │ │ │ │ addseq r5, lr, r8, ror #14 │ │ │ │ - ldrsbeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ addseq r2, r0, r0, ror #26 │ │ │ │ andeq r2, r0, r4, lsr r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r2, r4, lsl r2 │ │ │ │ - rsbseq r0, r2, r0, lsr #4 │ │ │ │ + rsbseq r0, r2, r4, lsl r3 │ │ │ │ + rsbseq r0, r2, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2c5944 │ │ │ │ ldr r3, [pc, #316] @ 2c5948 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116015,15 +116015,15 @@ │ │ │ │ b 2c5894 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c585c │ │ │ │ - bl 7c53bc │ │ │ │ + bl 7c54b4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c587c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c587c │ │ │ │ @@ -116041,28 +116041,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 253534 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a8a90 │ │ │ │ + bl 7a8b88 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2c58dc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4778 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c583c │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r5 │ │ │ │ - bl 969c00 │ │ │ │ + bl 969cf8 │ │ │ │ mov r5, #0 │ │ │ │ b 2c587c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2c594c │ │ │ │ ldr r3, [pc, #60] @ 2c5948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116138,15 +116138,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 999f28 │ │ │ │ + bl 99a020 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2c5a30 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -116269,15 +116269,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5cb0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0564 │ │ │ │ + bl 7b065c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2c5d84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2c5d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -116326,41 +116326,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2c5d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5c04 │ │ │ │ ldr r0, [pc, #56] @ 2c5d98 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5c04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, asr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, lr, r0, lsr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e51bc │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r8, lsl #25 │ │ │ │ - rsbseq pc, r1, ip, asr #25 │ │ │ │ + rsbseq pc, r1, r8, lsl #27 │ │ │ │ + rsbseq pc, r1, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c5fd0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -116377,28 +116377,28 @@ │ │ │ │ beq 2c5e78 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2c5e2c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2c5f0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2c5fdc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5f18 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c5e2c │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5bb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ ldr r2, [pc, #420] @ 2c5fe0 │ │ │ │ ldr r3, [pc, #404] @ 2c5fd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116435,23 +116435,23 @@ │ │ │ │ beq 2c5fb4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2c5ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5e18 │ │ │ │ ldr r8, [pc, #224] @ 2c5ff4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c5e04 │ │ │ │ ldr r3, [pc, #216] @ 2c5ff8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -116470,52 +116470,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c5ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5e18 │ │ │ │ ldr r0, [pc, #96] @ 2c6000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5e18 │ │ │ │ ldr r0, [pc, #72] @ 2c6004 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c5e18 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, lr, ip, asr #32 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, lr, r0, ror #31 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r0, lsl #23 │ │ │ │ - rsbseq pc, r1, r8, ror #22 │ │ │ │ + rsbseq pc, r1, r0, lsl #25 │ │ │ │ + rsbseq pc, r1, r8, ror #24 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbseq pc, r1, r0, ror #22 │ │ │ │ - @ instruction: 0x0071fb98 │ │ │ │ - rsbseq pc, r1, r0, lsl #22 │ │ │ │ + rsbseq pc, r1, r0, ror #24 │ │ │ │ + @ instruction: 0x0071fc98 │ │ │ │ + rsbseq pc, r1, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2c6254 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -116537,33 +116537,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2c6260 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2c6110 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c60cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba1e4 │ │ │ │ + bl 9ba2dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c60cc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c6108 │ │ │ │ ldr r2, [pc, #436] @ 2c6264 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2c6268 │ │ │ │ ldr r3, [pc, #384] @ 2c6258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116571,15 +116571,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c6250 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9ba3ac │ │ │ │ + b 9ba4a4 │ │ │ │ bl 253ba0 │ │ │ │ b 2c60a8 │ │ │ │ ldr r2, [pc, #340] @ 2c626c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c61a4 │ │ │ │ @@ -116635,48 +116635,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2c6284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6124 │ │ │ │ ldr r0, [pc, #76] @ 2c6288 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6124 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e4df4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009e4dd8 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ addseq r4, lr, r8, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, lr, r4, ror #25 │ │ │ │ @ instruction: 0x009e4cb0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, ip, asr r9 @ │ │ │ │ - ldrheq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, r1, ip, asr sl @ │ │ │ │ + ldrheq pc, [r1], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2c6598 │ │ │ │ @@ -116698,29 +116698,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c63d0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7b03f8 │ │ │ │ + bl 7b04f0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2c6404 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2c6328 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c64c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9ba3fc │ │ │ │ + bl 9ba4f4 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2c6354 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2c6418 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116731,15 +116731,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2c65a4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2c65a8 │ │ │ │ ldr r3, [pc, #516] @ 2c659c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116757,15 +116757,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c62ec │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7b03f8 │ │ │ │ + bl 7b04f0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2c630c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -116796,24 +116796,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c65bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c6354 │ │ │ │ bl 253ba0 │ │ │ │ b 2c6368 │ │ │ │ ldr r3, [pc, #228] @ 2c65ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -116839,53 +116839,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c65c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6324 │ │ │ │ ldr r0, [pc, #96] @ 2c65c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6324 │ │ │ │ ldr r0, [pc, #80] @ 2c65cc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c6354 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, lr, ip, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, lr, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ addseq r4, lr, r8, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r4, asr r8 @ │ │ │ │ + rsbseq pc, r1, r4, asr r9 @ │ │ │ │ muleq r0, ip, r4 │ │ │ │ - ldrsheq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq pc, r1, r0, asr #14 │ │ │ │ - rsbseq pc, r1, r8, ror #15 │ │ │ │ + ldrsheq pc, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, r1, r0, asr #16 │ │ │ │ + rsbseq pc, r1, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2c6638 │ │ │ │ ldr ip, [pc, #80] @ 2c663c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -116906,17 +116906,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c664c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r3, r6, r4, ror ip │ │ │ │ - ldrheq pc, [r1], #-12 @ │ │ │ │ - rsbseq pc, r1, ip, asr #6 │ │ │ │ + addeq r3, r6, r4, ror sp │ │ │ │ + ldrheq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, r1, ip, asr #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2c699c │ │ │ │ ldr r3, [pc, #820] @ 2c69a0 │ │ │ │ @@ -117128,17 +117128,17 @@ │ │ │ │ @ instruction: 0x009e47b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r4, lr, r4, ror #9 │ │ │ │ - addeq r3, r6, r0, lsl r9 │ │ │ │ - rsbseq lr, r1, r8, asr sp │ │ │ │ - rsbseq lr, r1, r8, ror #31 │ │ │ │ + addeq r3, r6, r0, lsl sl │ │ │ │ + rsbseq lr, r1, r8, asr lr │ │ │ │ + rsbseq pc, r1, r8, ror #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2c74a4 │ │ │ │ @@ -117170,28 +117170,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2c74b0 │ │ │ │ bl 2b9ae4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6ac8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2c74b4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2c74b8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2b9a9c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -117687,23 +117687,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2c7564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6c8c │ │ │ │ bl 2b9a9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6c08 │ │ │ │ ldr r3, [pc, #536] @ 2c74c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -117727,22 +117727,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2c756c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6d40 │ │ │ │ ldr r2, [pc, #560] @ 2c7570 │ │ │ │ ldr r3, [pc, #356] @ 2c74a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117768,23 +117768,23 @@ │ │ │ │ beq 2c7490 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c7574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6d40 │ │ │ │ ldr r3, [pc, #368] @ 2c7558 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6c8c │ │ │ │ ldr r3, [pc, #352] @ 2c755c │ │ │ │ @@ -117800,49 +117800,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c7578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6c8c │ │ │ │ ldr r0, [pc, #280] @ 2c757c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6c8c │ │ │ │ ldr r0, [pc, #264] @ 2c7580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6c8c │ │ │ │ ldr r0, [pc, #252] @ 2c7584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6d40 │ │ │ │ ldr r0, [pc, #240] @ 2c7588 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c6d40 │ │ │ │ addseq r4, lr, r4, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, lr, r4, lsl #8 │ │ │ │ - @ instruction: 0x0071ae94 │ │ │ │ - rsbseq sl, r1, r4, lsl #22 │ │ │ │ - addeq r3, r6, r4, lsl r8 │ │ │ │ + @ instruction: 0x0071af94 │ │ │ │ + rsbseq sl, r1, r4, lsl #24 │ │ │ │ + addeq r3, r6, r4, lsl r9 │ │ │ │ addseq r4, lr, ip, asr #6 │ │ │ │ - umulleq r3, r6, r6, r4 │ │ │ │ + umulleq r3, r6, r6, r5 │ │ │ │ addseq r4, lr, r8, asr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, lr, r4, asr r1 │ │ │ │ addseq r4, lr, r8, lsr #1 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r4, lr, ip, ror r0 │ │ │ │ addseq r4, lr, r0, asr r0 │ │ │ │ @@ -117875,24 +117875,24 @@ │ │ │ │ addseq r3, lr, r4, asr #25 │ │ │ │ umullseq r3, lr, r8, ip │ │ │ │ addseq r3, lr, ip, ror #24 │ │ │ │ addseq r3, lr, r0, asr #24 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, r1, r0, lsl #23 │ │ │ │ + rsbseq lr, r1, r0, lsl #25 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ - rsbseq lr, r1, r0, lsr #21 │ │ │ │ + rsbseq lr, r1, r0, lsr #23 │ │ │ │ @ instruction: 0x009e3adc │ │ │ │ - ldrsheq lr, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq lr, r1, r0, asr #19 │ │ │ │ - ldrsbeq lr, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq lr, r1, r4, asr #19 │ │ │ │ - rsbseq lr, r1, r0, ror r9 │ │ │ │ - rsbseq lr, r1, ip, asr r9 │ │ │ │ + ldrsheq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq lr, r1, r0, asr #21 │ │ │ │ + ldrsbeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq lr, r1, r4, asr #21 │ │ │ │ + rsbseq lr, r1, r0, ror sl │ │ │ │ + rsbseq lr, r1, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2c7748 │ │ │ │ @@ -117923,15 +117923,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5da4 │ │ │ │ ldr r3, [pc, #316] @ 2c7754 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #296] @ 2c7758 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2c76a0 │ │ │ │ ldr r2, [pc, #276] @ 2c775c │ │ │ │ @@ -117976,45 +117976,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c776c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c7640 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2c7770 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c7640 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, lr, ip, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, lr, ip, asr r8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e37d4 │ │ │ │ andeq r3, r0, r8, asr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, r1, ip, lsr r7 │ │ │ │ - rsbseq lr, r1, ip, ror #14 │ │ │ │ + rsbseq lr, r1, ip, lsr r8 │ │ │ │ + rsbseq lr, r1, ip, ror #16 │ │ │ │ │ │ │ │ 002c7774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -118035,15 +118035,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c7800 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118054,46 +118054,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c57f0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c7898 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c78ec │ │ │ │ bls 2c78b0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2c7914 │ │ │ │ ldr r3, [pc, #200] @ 2c7920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [pc, #184] @ 2c7924 │ │ │ │ ldr r3, [pc, #184] @ 2c7928 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2c792c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2c7930 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 969cb8 │ │ │ │ + bl 969db0 │ │ │ │ mov r4, #0 │ │ │ │ b 2c77e0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 255af0 │ │ │ │ @@ -118117,17 +118117,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2c78cc │ │ │ │ bl 255760 │ │ │ │ addseq r1, pc, ip, ror #30 │ │ │ │ addseq r3, lr, r8, ror r6 │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ - rsbseq sp, r1, r4, lsl #29 │ │ │ │ - addeq r2, r6, ip, lsl sl │ │ │ │ - rsbseq sp, r1, r4, ror #28 │ │ │ │ + rsbseq sp, r1, r4, lsl #31 │ │ │ │ + addeq r2, r6, ip, lsl fp │ │ │ │ + rsbseq sp, r1, r4, ror #30 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002c7934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118163,23 +118163,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2c44d0 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7a04 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7a04 │ │ │ │ ldr r2, [pc, #280] @ 2c7b00 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2c7a48 │ │ │ │ @@ -118236,17 +118236,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x009f1dbc │ │ │ │ - addeq r2, r6, r0, lsr r9 │ │ │ │ - rsbseq fp, r5, ip, lsr #31 │ │ │ │ - rsbseq r3, r1, ip, lsr #25 │ │ │ │ + addeq r2, r6, r0, lsr sl │ │ │ │ + rsbseq ip, r5, ip, lsr #1 │ │ │ │ + rsbseq r3, r1, ip, lsr #27 │ │ │ │ │ │ │ │ 002c7b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2c7c78 │ │ │ │ @@ -118268,24 +118268,24 @@ │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c7b3c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7bd0 │ │ │ │ ldr r5, [pc, #264] @ 2c7c7c │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2c7c80 │ │ │ │ ldr r1, [pc, #256] @ 2c7c84 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c7c48 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -118302,15 +118302,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2c7c94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -118320,42 +118320,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2c7ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c7bfc │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr ip, [pc, #84] @ 2c7ca8 │ │ │ │ ldr r1, [pc, #84] @ 2c7cac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2c7cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2c7bfc │ │ │ │ addseq r1, pc, ip, ror #23 │ │ │ │ - addeq r2, r6, r0, lsr #14 │ │ │ │ - rsbseq r9, r1, r4, lsr #11 │ │ │ │ - ldrheq r9, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x008626b8 │ │ │ │ - rsbseq lr, r1, r4, lsl r3 │ │ │ │ - ldrsheq sp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r2, r6, r0, lsr #16 │ │ │ │ + rsbseq r9, r1, r4, lsr #13 │ │ │ │ + ldrheq r9, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x008627b8 │ │ │ │ + rsbseq lr, r1, r4, lsl r4 │ │ │ │ + ldrsheq sp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - addeq r2, r6, ip, ror #12 │ │ │ │ - ldrheq lr, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq sp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r2, r6, ip, ror #14 │ │ │ │ + ldrheq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - ldrheq lr, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq sp, r1, r8, lsl #21 │ │ │ │ + ldrheq lr, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sp, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002c7cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118485,16 +118485,16 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e2fdc │ │ │ │ strdeq r2, [r6], r8 │ │ │ │ - rsbseq sp, r1, r0, asr #16 │ │ │ │ - ldrsbeq sp, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, r1, r0, asr #18 │ │ │ │ + ldrsbeq sp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c7ed8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 253414 │ │ │ │ │ │ │ │ @@ -118665,17 +118665,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umullseq r2, lr, r8, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, lr, ip, lsl #26 │ │ │ │ - addeq r2, r6, ip, lsr r1 │ │ │ │ - rsbseq sp, r1, r4, lsl #11 │ │ │ │ - rsbseq sp, r1, r4, lsl r8 │ │ │ │ + addeq r2, r6, ip, lsr r2 │ │ │ │ + rsbseq sp, r1, r4, lsl #13 │ │ │ │ + rsbseq sp, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c8194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118799,15 +118799,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2df040 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2df08c │ │ │ │ - addeq r1, r6, r0, asr #29 │ │ │ │ + addeq r1, r6, r0, asr #31 │ │ │ │ │ │ │ │ 002c8390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2c867c │ │ │ │ @@ -118842,23 +118842,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c843c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4bc4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c843c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 973168 │ │ │ │ + bl 973260 │ │ │ │ mov r0, r4 │ │ │ │ - bl 969ba4 │ │ │ │ + bl 969c9c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 969c00 │ │ │ │ + bl 969cf8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d1f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d7664 │ │ │ │ mov r0, r6 │ │ │ │ bl 2df0d8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -118897,43 +118897,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c85d4 │ │ │ │ ldr r1, [pc, #400] @ 2c8694 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8524 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2afd78 │ │ │ │ mov r0, r7 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c853c │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 253840 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2c8548 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 253840 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -118972,44 +118972,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c86a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c83e0 │ │ │ │ ldr r0, [pc, #68] @ 2c86ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c83e0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, lr, r4, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, lr, r4, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ + ldrsbeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ ldrsbeq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq sp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ addseq r2, lr, r4, ror r8 │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sp, r1, r4, ror #17 │ │ │ │ - rsbseq sp, r1, r8, lsr #18 │ │ │ │ + rsbseq sp, r1, r4, ror #19 │ │ │ │ + rsbseq sp, r1, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2c9668 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119123,15 +119123,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 99aa48 │ │ │ │ + bl 99ab40 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2c8b48 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2c9684 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 253654 │ │ │ │ @@ -119289,26 +119289,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99aa48 │ │ │ │ + bl 99ab40 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2c8944 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2bb014 │ │ │ │ ldr r1, [pc, #2880] @ 2c9690 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c900c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2c8be0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119457,15 +119457,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99aa48 │ │ │ │ + bl 99ab40 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2c8f10 │ │ │ │ ldr r6, [pc, #2216] @ 2c9688 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -119474,22 +119474,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99ac7c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a148 │ │ │ │ + bl 99a240 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2c8f44 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -119499,15 +119499,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2c8e84 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 99a148 │ │ │ │ + bl 99a240 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2c8e94 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2c8e68 │ │ │ │ @@ -119591,23 +119591,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2c96a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c8bd4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2c96ac │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -119765,39 +119765,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d931c │ │ │ │ + bl 9d9414 │ │ │ │ ldr r3, [pc, #1040] @ 2c96b8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d95e8 │ │ │ │ + bl 9d96e0 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d931c │ │ │ │ + bl 9d9414 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d8fc8 │ │ │ │ + bl 9d90c0 │ │ │ │ ldr r3, [pc, #980] @ 2c96bc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d95e8 │ │ │ │ + bl 9d96e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2c96c0 │ │ │ │ - bl 9d95e8 │ │ │ │ + bl 9d96e0 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2c9548 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -119906,15 +119906,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 999f28 │ │ │ │ + bl 99a020 │ │ │ │ cmp r5, sl │ │ │ │ bne 2c94c0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2c948c │ │ │ │ @@ -119971,82 +119971,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2c96cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c8bd4 │ │ │ │ ldr r0, [pc, #196] @ 2c96d0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c8bd4 │ │ │ │ ldr r0, [pc, #168] @ 2c96d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2c8bd4 │ │ │ │ ldr r3, [pc, #140] @ 2c96d8 │ │ │ │ ldr r1, [pc, #140] @ 2c96dc │ │ │ │ ldr r0, [pc, #140] @ 2c96e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2c96e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r4, asr r7 │ │ │ │ addseq r2, lr, ip, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr #27 │ │ │ │ - ldrheq sp, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq sp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r2, lr, r0, asr #6 │ │ │ │ - rsbseq sp, r1, ip, lsl #9 │ │ │ │ + rsbseq sp, r1, ip, lsl #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e21bc │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsheq ip, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq sp, [r1], #-12 @ │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ @ instruction: 0x009e1dd0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ - rsbseq ip, r1, r8, ror #21 │ │ │ │ - rsbseq ip, r1, r8, lsr fp │ │ │ │ - rsbseq ip, r1, r0, asr #20 │ │ │ │ - addeq r0, r6, r4, asr #24 │ │ │ │ - rsbseq ip, r1, ip, lsl #1 │ │ │ │ - @ instruction: 0x0071c990 │ │ │ │ + rsbseq ip, r1, r8, ror #23 │ │ │ │ + rsbseq ip, r1, r8, lsr ip │ │ │ │ + rsbseq ip, r1, r0, asr #22 │ │ │ │ + addeq r0, r6, r4, asr #26 │ │ │ │ + rsbseq ip, r1, ip, lsl #3 │ │ │ │ + @ instruction: 0x0071ca90 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002c96e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -120106,24 +120106,24 @@ │ │ │ │ beq 2c97dc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c98a4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba1f4 │ │ │ │ + bl 9ba2ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7b0310 │ │ │ │ + bl 7b0408 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2c99b0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120145,15 +120145,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c99c0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2c9838 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ba3fc │ │ │ │ + bl 9ba4f4 │ │ │ │ b 2c9838 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9780 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5bb4 │ │ │ │ b 2c9780 │ │ │ │ @@ -120192,21 +120192,21 @@ │ │ │ │ bne 2c99cc │ │ │ │ ldr r2, [pc, #280] @ 2c9a48 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2c9a4c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ b 2c9760 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9990 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9990 │ │ │ │ @@ -120257,24 +120257,24 @@ │ │ │ │ addseq r1, lr, r0, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r0, ror #13 │ │ │ │ umullseq r1, lr, r4, r6 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r1, r4, ror #13 │ │ │ │ + rsbseq ip, r1, r4, ror #15 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq ip, r1, ip, lsl #13 │ │ │ │ - addeq r0, r6, r8, lsr #17 │ │ │ │ - ldrsheq fp, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, r1, r0, lsl #31 │ │ │ │ + rsbseq ip, r1, ip, lsl #15 │ │ │ │ + addeq r0, r6, r8, lsr #19 │ │ │ │ + ldrsheq fp, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, r1, r0, lsl #1 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - addeq r0, r6, r4, lsl #17 │ │ │ │ - rsbseq fp, r1, ip, asr #25 │ │ │ │ - rsbseq fp, r1, ip, asr pc │ │ │ │ + addeq r0, r6, r4, lsl #19 │ │ │ │ + rsbseq fp, r1, ip, asr #27 │ │ │ │ + rsbseq ip, r1, ip, asr r0 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002c9a70 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2c9a90 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -120317,15 +120317,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7b03f8 │ │ │ │ + bl 7b04f0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9b68 │ │ │ │ ldr r2, [pc, #92] @ 2c9b8c │ │ │ │ ldr r3, [pc, #84] @ 2c9b88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120374,15 +120374,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7b0310 │ │ │ │ + bl 7b0408 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9c3c │ │ │ │ ldr r2, [pc, #92] @ 2c9c60 │ │ │ │ ldr r3, [pc, #84] @ 2c9c5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120433,17 +120433,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c9ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r0, r6, r0, ror #11 │ │ │ │ - rsbseq fp, r1, r8, lsr #20 │ │ │ │ - ldrheq fp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r0, r6, r0, ror #13 │ │ │ │ + rsbseq fp, r1, r8, lsr #22 │ │ │ │ + ldrheq fp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c9ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120500,17 +120500,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrheq r1, [lr], r8 │ │ │ │ - addeq r0, r6, r8, ror #9 │ │ │ │ - rsbseq fp, r1, r0, lsr r9 │ │ │ │ - rsbseq fp, r1, r0, asr #23 │ │ │ │ + addeq r0, r6, r8, ror #11 │ │ │ │ + rsbseq fp, r1, r0, lsr sl │ │ │ │ + rsbseq fp, r1, r0, asr #25 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c9de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120567,17 +120567,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r1, lr, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e0fb4 │ │ │ │ - addeq r0, r6, r4, ror #7 │ │ │ │ - rsbseq fp, r1, ip, lsr #16 │ │ │ │ - ldrheq fp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r0, r6, r4, ror #9 │ │ │ │ + rsbseq fp, r1, ip, lsr #18 │ │ │ │ + ldrheq fp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -120714,15 +120714,15 @@ │ │ │ │ bne 2ca2e8 │ │ │ │ ldr r1, [pc, #536] @ 2ca330 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ ldr r3, [pc, #488] @ 2ca31c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ca334 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120808,15 +120808,15 @@ │ │ │ │ bne 2ca2e8 │ │ │ │ ldr r1, [pc, #176] @ 2ca340 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ ldr r2, [pc, #152] @ 2ca344 │ │ │ │ ldr r3, [pc, #100] @ 2ca314 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120840,27 +120840,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r8, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, r8, ror #29 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r1, r0, ror r0 │ │ │ │ + rsbseq ip, r1, r0, ror r1 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r8, lsr #26 │ │ │ │ - rsbseq fp, r1, r4, asr #29 │ │ │ │ - @ instruction: 0x0071be98 │ │ │ │ + rsbseq fp, r1, r4, asr #31 │ │ │ │ + @ instruction: 0x0071bf98 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ @ instruction: 0x009e0bb0 │ │ │ │ - rsbseq fp, r1, ip, asr #26 │ │ │ │ + rsbseq fp, r1, ip, asr #28 │ │ │ │ addseq r0, lr, r0, ror fp │ │ │ │ - umulleq pc, r5, ip, pc @ │ │ │ │ - rsbseq fp, r1, r4, ror #7 │ │ │ │ - rsbseq fp, r1, r4, ror r6 │ │ │ │ + umulleq r0, r6, ip, r0 │ │ │ │ + rsbseq fp, r1, r4, ror #9 │ │ │ │ + rsbseq fp, r1, r4, ror r7 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -120956,16 +120956,16 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r0, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, ip, lsr #19 │ │ │ │ ldrdeq pc, [r5], ip │ │ │ │ - rsbseq fp, r1, r4, lsr #4 │ │ │ │ - ldrheq fp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq fp, r1, r4, lsr #6 │ │ │ │ + ldrheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ca4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120998,17 +120998,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ca594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq pc, r5, ip, lsr #26 │ │ │ │ - rsbseq fp, r1, r4, ror r1 │ │ │ │ - rsbseq fp, r1, r4, lsl #8 │ │ │ │ + addeq pc, r5, ip, lsr #28 │ │ │ │ + rsbseq fp, r1, r4, ror r2 │ │ │ │ + rsbseq fp, r1, r4, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ca598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121040,15 +121040,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ca67c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca650 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca650 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -121060,16 +121060,16 @@ │ │ │ │ bl 253ba0 │ │ │ │ b 2ca60c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4214 │ │ │ │ b 2ca5f4 │ │ │ │ addseq r0, lr, ip, ror #16 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq fp, r1, ip, lsl #20 │ │ │ │ - rsbseq fp, r1, r0, asr #19 │ │ │ │ + rsbseq fp, r1, ip, lsl #22 │ │ │ │ + rsbseq fp, r1, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2caac4 │ │ │ │ @@ -121232,15 +121232,15 @@ │ │ │ │ bl 2ca598 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca980 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ca9cc │ │ │ │ - bl 7c53bc │ │ │ │ + bl 7c54b4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca958 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121251,17 +121251,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca980 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4bc4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ca980 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 972f54 │ │ │ │ + bl 97304c │ │ │ │ mov r0, r4 │ │ │ │ - bl 969ba4 │ │ │ │ + bl 969c9c │ │ │ │ ldr r3, [pc, #348] @ 2caae4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ca728 │ │ │ │ mov r0, r4 │ │ │ │ @@ -121342,28 +121342,28 @@ │ │ │ │ addseq r0, lr, r8, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, r4, lsr r7 │ │ │ │ addseq r0, lr, ip, ror #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, ip, asr r8 │ │ │ │ - ldrsbeq fp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq fp, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r3, fp, r0, ror #29 │ │ │ │ - addeq pc, r5, r0, lsr r8 @ │ │ │ │ - rsbseq sl, r1, r8, ror ip │ │ │ │ - rsbseq fp, r1, r0, lsr #15 │ │ │ │ + rsbseq r3, fp, r0, ror #31 │ │ │ │ + addeq pc, r5, r0, lsr r9 @ │ │ │ │ + rsbseq sl, r1, r8, ror sp │ │ │ │ + rsbseq fp, r1, r0, lsr #17 │ │ │ │ muleq r0, r5, sl │ │ │ │ - addeq pc, r5, ip, lsl #16 │ │ │ │ - rsbseq sl, r1, r4, asr ip │ │ │ │ - rsbseq sl, r1, r4, ror #29 │ │ │ │ + addeq pc, r5, ip, lsl #18 │ │ │ │ + rsbseq sl, r1, r4, asr sp │ │ │ │ + rsbseq sl, r1, r4, ror #31 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - addeq pc, r5, r8, ror #15 │ │ │ │ - rsbseq sl, r1, r0, lsr ip │ │ │ │ - ldrsheq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + addeq pc, r5, r8, ror #17 │ │ │ │ + rsbseq sl, r1, r0, lsr sp │ │ │ │ + ldrsheq fp, [r1], #-120 @ 0xffffff88 @ │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -121480,15 +121480,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2c7cb4 │ │ │ │ ldr r1, [pc, #96] @ 2cad60 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r8 │ │ │ │ bl 2ca598 │ │ │ │ b 2cab88 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2cad64 │ │ │ │ ldr r1, [pc, #64] @ 2cad68 │ │ │ │ ldr r0, [pc, #64] @ 2cad6c │ │ │ │ @@ -121499,21 +121499,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e02d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, ip, lsr #5 │ │ │ │ addseq r0, lr, ip, lsl #5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsheq fp, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsbeq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq pc, r5, ip, ror #10 │ │ │ │ - ldrheq sl, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r1, r4, asr #24 │ │ │ │ + ldrsbeq fp, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq pc, r5, ip, ror #12 │ │ │ │ + ldrheq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, r1, r4, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2caf54 │ │ │ │ @@ -121603,15 +121603,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #132] @ 2caf70 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #116] @ 2caf74 │ │ │ │ ldr r3, [pc, #84] @ 2caf58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121631,22 +121631,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, lr, ip, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, r8, ror r0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq fp, r1, r0, lsl r2 │ │ │ │ + rsbseq fp, r1, r0, lsl r3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq fp, [r1], #-0 @ │ │ │ │ + ldrsheq fp, [r1], #-16 @ │ │ │ │ addseq pc, sp, ip, lsl pc @ │ │ │ │ - addeq pc, r5, r8, asr r3 @ │ │ │ │ - rsbseq sl, r1, r0, lsr #15 │ │ │ │ - rsbseq sl, r1, r0, lsr sl │ │ │ │ + addeq pc, r5, r8, asr r4 @ │ │ │ │ + rsbseq sl, r1, r0, lsr #17 │ │ │ │ + rsbseq sl, r1, r0, lsr fp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2cb11c │ │ │ │ ldr r2, [pc, #380] @ 2cb120 │ │ │ │ @@ -121722,43 +121722,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2cb13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cafdc │ │ │ │ ldr r0, [pc, #56] @ 2cb140 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cafdc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, sp, ip, ror lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, sp, ip, asr lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009dfdf4 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r1, r8, lsl #3 │ │ │ │ - rsbseq fp, r1, ip, lsr #3 │ │ │ │ + rsbseq fp, r1, r8, lsl #5 │ │ │ │ + rsbseq fp, r1, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2cb300 │ │ │ │ mov r7, r1 │ │ │ │ @@ -121838,15 +121838,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #132] @ 2cb31c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #116] @ 2cb320 │ │ │ │ ldr r3, [pc, #84] @ 2cb304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121866,22 +121866,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009dfcb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, sp, r4, lsr #25 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, ip, lsr lr │ │ │ │ + rsbseq sl, r1, ip, lsr pc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq sl, r1, r4, asr #26 │ │ │ │ + rsbseq sl, r1, r4, asr #28 │ │ │ │ addseq pc, sp, r0, ror fp @ │ │ │ │ - addeq lr, r5, ip, lsr #31 │ │ │ │ - ldrsheq sl, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq sl, r1, r4, lsl #13 │ │ │ │ + addeq pc, r5, ip, lsr #1 │ │ │ │ + ldrsheq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, r1, r4, lsl #15 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2cb6b0 │ │ │ │ @@ -121979,15 +121979,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #516] @ 2cb6d0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #500] @ 2cb6d4 │ │ │ │ ldr r3, [pc, #464] @ 2cb6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122019,23 +122019,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2cb6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb4c4 │ │ │ │ ldr r3, [pc, #324] @ 2cb6e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb3a4 │ │ │ │ ldr r3, [pc, #292] @ 2cb6dc │ │ │ │ @@ -122052,40 +122052,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb3a4 │ │ │ │ ldr r0, [pc, #192] @ 2cb6f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb3a4 │ │ │ │ ldr r0, [pc, #164] @ 2cb6f4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb4c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2cb6f8 │ │ │ │ ldr r1, [pc, #136] @ 2cb6fc │ │ │ │ ldr r0, [pc, #136] @ 2cb700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2cb704 │ │ │ │ @@ -122105,32 +122105,32 @@ │ │ │ │ addseq pc, sp, r8, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq pc, sp, r4, sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, r0, lsr #24 │ │ │ │ - rsbseq sl, r1, r0, lsl fp │ │ │ │ + rsbseq sl, r1, r0, lsr #26 │ │ │ │ + rsbseq sl, r1, r0, lsl ip │ │ │ │ addseq pc, sp, ip, lsr r9 @ │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r0, lsl lr │ │ │ │ + rsbseq sl, r1, r0, lsl pc │ │ │ │ andeq r1, r0, r8, lsl #17 │ │ │ │ - rsbseq sl, r1, ip, asr #25 │ │ │ │ - rsbseq sl, r1, ip, lsl sp │ │ │ │ - rsbseq sl, r1, r8, lsr #27 │ │ │ │ - addeq lr, r5, r0, lsr #24 │ │ │ │ - rsbseq sl, r1, r8, rrx │ │ │ │ - ldrsheq sl, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sl, r1, ip, asr #27 │ │ │ │ + rsbseq sl, r1, ip, lsl lr │ │ │ │ + rsbseq sl, r1, r8, lsr #29 │ │ │ │ + addeq lr, r5, r0, lsr #26 │ │ │ │ + rsbseq sl, r1, r8, ror #2 │ │ │ │ + ldrsheq sl, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ strdeq lr, [r5], ip │ │ │ │ - rsbseq sl, r1, r4, asr #32 │ │ │ │ - ldrsbeq sl, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, r1, r4, asr #2 │ │ │ │ + ldrsbeq sl, [r1], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2cbb7c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -122210,15 +122210,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #820] @ 2cbb9c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #804] @ 2cbba0 │ │ │ │ ldr r3, [pc, #768] @ 2cbb80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122301,15 +122301,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #472] @ 2cbbac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #456] @ 2cbbb0 │ │ │ │ ldr r3, [pc, #404] @ 2cbb80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122334,22 +122334,22 @@ │ │ │ │ beq 2cbb04 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2cbbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb8fc │ │ │ │ ldr r3, [pc, #312] @ 2cbbc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb794 │ │ │ │ ldr r3, [pc, #280] @ 2cbbb8 │ │ │ │ @@ -122366,34 +122366,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cbbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb794 │ │ │ │ ldr r0, [pc, #192] @ 2cbbcc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb8fc │ │ │ │ ldr r0, [pc, #172] @ 2cbbd0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cb794 │ │ │ │ ldr r3, [pc, #152] @ 2cbbd4 │ │ │ │ ldr r1, [pc, #152] @ 2cbbd8 │ │ │ │ ldr r0, [pc, #152] @ 2cbbdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2cbbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -122412,36 +122412,36 @@ │ │ │ │ addseq pc, sp, r4, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009df6b4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, ip, lsr #16 │ │ │ │ - rsbseq sl, r1, r4, ror r7 │ │ │ │ + rsbseq sl, r1, ip, lsr #18 │ │ │ │ + rsbseq sl, r1, r4, ror r8 │ │ │ │ addseq pc, sp, r0, lsr #11 │ │ │ │ addseq pc, sp, ip, ror #10 │ │ │ │ - rsbseq sl, r1, r4, asr #13 │ │ │ │ - rsbseq sl, r1, r8, lsl #12 │ │ │ │ + rsbseq sl, r1, r4, asr #15 │ │ │ │ + rsbseq sl, r1, r8, lsl #14 │ │ │ │ addseq pc, sp, r4, lsr r4 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, ip, ror #20 │ │ │ │ + rsbseq sl, r1, ip, ror #22 │ │ │ │ andeq r5, r0, ip, lsl #3 │ │ │ │ - rsbseq sl, r1, r8, asr r9 │ │ │ │ - rsbseq sl, r1, ip, lsr #20 │ │ │ │ - rsbseq sl, r1, ip, ror r9 │ │ │ │ - addeq lr, r5, r4, asr r7 │ │ │ │ - @ instruction: 0x00719b9c │ │ │ │ - rsbseq r9, r1, ip, lsr #28 │ │ │ │ + rsbseq sl, r1, r8, asr sl │ │ │ │ + rsbseq sl, r1, ip, lsr #22 │ │ │ │ + rsbseq sl, r1, ip, ror sl │ │ │ │ + addeq lr, r5, r4, asr r8 │ │ │ │ + @ instruction: 0x00719c9c │ │ │ │ + rsbseq r9, r1, ip, lsr #30 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - addeq lr, r5, r0, lsr r7 │ │ │ │ - rsbseq r9, r1, r8, ror fp │ │ │ │ - rsbseq r9, r1, r8, lsl #28 │ │ │ │ + addeq lr, r5, r0, lsr r8 │ │ │ │ + rsbseq r9, r1, r8, ror ip │ │ │ │ + rsbseq r9, r1, r8, lsl #30 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2cc078 │ │ │ │ ldr r2, [pc, #1132] @ 2cc07c │ │ │ │ @@ -122654,15 +122654,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6008 │ │ │ │ ldr r1, [pc, #324] @ 2cc09c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #308] @ 2cc0a0 │ │ │ │ ldr r3, [pc, #268] @ 2cc07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122694,33 +122694,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2cc0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cbc4c │ │ │ │ ldr r0, [pc, #128] @ 2cc0b4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cbc4c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2cc0b8 │ │ │ │ ldr r1, [pc, #92] @ 2cc0bc │ │ │ │ ldr r0, [pc, #92] @ 2cc0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2cc0c4 │ │ │ │ @@ -122729,28 +122729,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r0, lsl r2 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009df1f0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, r8, ror r3 │ │ │ │ + rsbseq sl, r1, r8, ror r4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq sl, r1, r4, lsl #1 │ │ │ │ + rsbseq sl, r1, r4, lsl #3 │ │ │ │ @ instruction: 0x009deeb0 │ │ │ │ @ instruction: 0x000049b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r0, ror #10 │ │ │ │ - ldrheq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ - addeq lr, r5, r4, lsr r2 │ │ │ │ - rsbseq r9, r1, ip, ror r6 │ │ │ │ - rsbseq r9, r1, ip, lsl #18 │ │ │ │ + rsbseq sl, r1, r0, ror #12 │ │ │ │ + ldrheq sl, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + addeq lr, r5, r4, lsr r3 │ │ │ │ + rsbseq r9, r1, ip, ror r7 │ │ │ │ + rsbseq r9, r1, ip, lsl #20 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -122858,15 +122858,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c7cb4 │ │ │ │ ldr r1, [pc, #540] @ 2cc4a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #524] @ 2cc4a8 │ │ │ │ ldr r3, [pc, #488] @ 2cc488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122919,24 +122919,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2cc4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cc190 │ │ │ │ ldr r2, [pc, #264] @ 2cc4c0 │ │ │ │ ldr r3, [pc, #204] @ 2cc488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -122953,15 +122953,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2cc4c4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cc190 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2cc4c8 │ │ │ │ ldr r1, [pc, #168] @ 2cc4cc │ │ │ │ ldr r0, [pc, #168] @ 2cc4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2cc4d4 │ │ │ │ @@ -122988,36 +122988,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, sp, r0, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, sp, r0, lsl sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r9, r1, r4, lsr lr │ │ │ │ + rsbseq r9, r1, r4, lsr pc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r4, asr sp │ │ │ │ + rsbseq r9, r1, r4, asr lr │ │ │ │ addseq lr, sp, r0, lsl #23 │ │ │ │ addseq lr, sp, ip, asr #22 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r8, ror #5 │ │ │ │ + rsbseq sl, r1, r8, ror #7 │ │ │ │ addseq lr, sp, r4, ror #20 │ │ │ │ - rsbseq sl, r1, ip, ror #5 │ │ │ │ - addeq sp, r5, r0, ror lr │ │ │ │ - ldrheq r9, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, r1, r0, ror #27 │ │ │ │ + rsbseq sl, r1, ip, ror #7 │ │ │ │ + addeq sp, r5, r0, ror pc │ │ │ │ + ldrheq r9, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r9, r1, r0, ror #29 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addeq sp, r5, ip, asr #28 │ │ │ │ - @ instruction: 0x00719298 │ │ │ │ - rsbseq sl, r1, r4, lsl #4 │ │ │ │ - addeq sp, r5, r8, lsr #28 │ │ │ │ - rsbseq r9, r1, r0, ror r2 │ │ │ │ - rsbseq r9, r1, r0, lsl #10 │ │ │ │ + addeq sp, r5, ip, asr #30 │ │ │ │ + @ instruction: 0x00719398 │ │ │ │ + rsbseq sl, r1, r4, lsl #6 │ │ │ │ + addeq sp, r5, r8, lsr #30 │ │ │ │ + rsbseq r9, r1, r0, ror r3 │ │ │ │ + rsbseq r9, r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2cd3fc │ │ │ │ @@ -123066,15 +123066,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2ccaa8 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2cd794 │ │ │ │ ldr r0, [pc, #3644] @ 2cd40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2ccd6c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd78c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd274 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -123108,15 +123108,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2cdac0 │ │ │ │ ldr r0, [pc, #3480] @ 2cd410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2ccaa8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd210 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -123197,26 +123197,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9da2dc │ │ │ │ + bl 9da3d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9da2dc │ │ │ │ + bl 9da3d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -123529,15 +123529,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7cb4 │ │ │ │ ldr r1, [pc, #1856] @ 2cd444 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca598 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2cca04 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ccd40 │ │ │ │ @@ -123854,15 +123854,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2ccd18 │ │ │ │ mov r0, #8 │ │ │ │ b 2ccac8 │ │ │ │ ldr r0, [pc, #580] @ 2cd464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ccaa8 │ │ │ │ b 2ccd78 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -123976,77 +123976,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2d31e0 │ │ │ │ b 2cc908 │ │ │ │ addseq lr, sp, ip, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009de8f4 │ │ │ │ - addeq sp, r5, sl, lsl #24 │ │ │ │ - rsbseq sl, r1, ip, ror r2 │ │ │ │ - rsbseq sl, r1, r8, asr #6 │ │ │ │ + addeq sp, r5, sl, lsl #26 │ │ │ │ + rsbseq sl, r1, ip, ror r3 │ │ │ │ + rsbseq sl, r1, r8, asr #8 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - addeq sp, r5, r8, ror #14 │ │ │ │ - addeq sp, r5, r4, lsr #16 │ │ │ │ + addeq sp, r5, r8, ror #16 │ │ │ │ + addeq sp, r5, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq lr, sp, ip, asr #6 │ │ │ │ - rsbseq r9, r1, r4, ror #7 │ │ │ │ + rsbseq r9, r1, r4, ror #9 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - ldrsbeq r9, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r9, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x009ec7f4 │ │ │ │ - rsbseq r8, r1, r0, lsr #30 │ │ │ │ + rsbseq r9, r1, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r8, r1, r8, lsl lr │ │ │ │ + rsbseq r8, r1, r8, lsl pc │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r9, r1, r4, lsl #12 │ │ │ │ + rsbseq r9, r1, r4, lsl #14 │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrheq r8, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq r8, [r1], #-184 @ 0xffffff48 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r8, r1, r8, lsr #17 │ │ │ │ - rsbseq r9, r1, r0, rrx │ │ │ │ - rsbseq r9, r1, r4, lsl r0 │ │ │ │ - rsbseq r8, r1, r4, lsl #31 │ │ │ │ - rsbseq r9, r1, ip, lsl #2 │ │ │ │ + rsbseq r8, r1, r8, lsr #19 │ │ │ │ + rsbseq r9, r1, r0, ror #2 │ │ │ │ + rsbseq r9, r1, r4, lsl r1 │ │ │ │ + rsbseq r9, r1, r4, lsl #1 │ │ │ │ + rsbseq r9, r1, ip, lsl #4 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq ip, r5, r0, ror r9 │ │ │ │ + addeq ip, r5, r0, ror sl │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - rsbseq r9, r1, r0, asr #1 │ │ │ │ + rsbseq r9, r1, r0, asr #3 │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ - rsbseq r9, r1, ip, asr #1 │ │ │ │ + rsbseq r9, r1, ip, asr #3 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - rsbseq r8, r1, r4, asr #29 │ │ │ │ + rsbseq r8, r1, r4, asr #31 │ │ │ │ andeq r4, r0, ip, lsl r4 │ │ │ │ - ldrsbeq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - ldrsheq r8, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r1, ip, asr #26 │ │ │ │ - rsbseq r8, r1, ip, lsr #30 │ │ │ │ - ldrsbeq r8, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r8, r1, r4, ror #27 │ │ │ │ - rsbseq r8, r1, r0, lsr ip │ │ │ │ - ldrsheq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - addeq ip, r5, r0, lsr #10 │ │ │ │ - rsbseq r7, r1, r8, ror #18 │ │ │ │ - ldrsheq r7, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r8, r1, ip, asr #28 │ │ │ │ + rsbseq r9, r1, ip, lsr #32 │ │ │ │ + ldrsbeq r8, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r1, r4, ror #29 │ │ │ │ + rsbseq r8, r1, r0, lsr sp │ │ │ │ + ldrsheq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + addeq ip, r5, r0, lsr #12 │ │ │ │ + rsbseq r7, r1, r8, ror #20 │ │ │ │ + ldrsheq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2cd470 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2cd474 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -124181,33 +124181,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2cd618 │ │ │ │ ldr r1, [pc, #-692] @ 2cd480 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2cc8dc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cbbf4 │ │ │ │ b 2ccaa8 │ │ │ │ mov r0, #4 │ │ │ │ b 2ccac8 │ │ │ │ ldr r0, [pc, #-740] @ 2cd484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ccaa8 │ │ │ │ b 2ccd78 │ │ │ │ ldr r0, [pc, #-764] @ 2cd488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2ccd6c │ │ │ │ mov r0, #2 │ │ │ │ b 2ccac8 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cdab8 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -124215,24 +124215,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cb144 │ │ │ │ b 2ccaa8 │ │ │ │ ldr r0, [pc, #-820] @ 2cd48c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ccaa8 │ │ │ │ b 2ccd78 │ │ │ │ ldr r0, [pc, #-852] @ 2cd490 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ccaa8 │ │ │ │ b 2ccd78 │ │ │ │ mov ip, r9 │ │ │ │ b 2cc860 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -124251,15 +124251,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5da4 │ │ │ │ ldr r3, [pc, #-948] @ 2cd494 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #-960] @ 2cd4a0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2cdb1c │ │ │ │ mov r3, r7 │ │ │ │ @@ -124338,25 +124338,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2cd4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ccaa8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd8ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd8ec │ │ │ │ @@ -124388,26 +124388,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2cd4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cce10 │ │ │ │ mov r0, #3 │ │ │ │ bl 522b84 │ │ │ │ b 2ccaa8 │ │ │ │ bl 5232f0 │ │ │ │ b 2ccaa8 │ │ │ │ ldr r2, [pc, #-1556] @ 2cd4b4 │ │ │ │ @@ -124427,15 +124427,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 500d1c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2ccaa8 │ │ │ │ ldr r0, [pc, #-1620] @ 2cd4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2ccaa8 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd4c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd870 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd4d8 │ │ │ │ @@ -124453,25 +124453,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2cd4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cd870 │ │ │ │ ldr r3, [pc, #-1768] @ 2cd4cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cc650 │ │ │ │ ldr r3, [pc, #-1776] @ 2cd4d8 │ │ │ │ @@ -124488,22 +124488,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2cd4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cc654 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2cd4d4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd89c │ │ │ │ @@ -124521,68 +124521,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2cd4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cd89c │ │ │ │ ldr r0, [pc, #-2004] @ 2cd4e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cce10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2cd4e8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cd870 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9da2dc │ │ │ │ + bl 9da3d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2cc84c │ │ │ │ ldr r0, [pc, #-2096] @ 2cd4ec │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ccaa8 │ │ │ │ ldr r0, [pc, #-2128] @ 2cd4f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cc650 │ │ │ │ ldr r0, [pc, #-2148] @ 2cd4f4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cd89c │ │ │ │ ldr r3, [pc, #-2168] @ 2cd4f8 │ │ │ │ ldr r1, [pc, #-2168] @ 2cd4fc │ │ │ │ ldr r0, [pc, #-2168] @ 2cd500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2cd504 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -124703,18 +124703,18 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, sp, r4, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dcfdc │ │ │ │ umullseq ip, sp, r8, pc @ │ │ │ │ - addeq ip, r5, r4, lsl #7 │ │ │ │ - addeq ip, r5, r0, ror #6 │ │ │ │ - rsbseq r7, r1, r8, lsr #15 │ │ │ │ - rsbseq r7, r1, r8, lsr sl │ │ │ │ + addeq ip, r5, r4, lsl #9 │ │ │ │ + addeq ip, r5, r0, ror #8 │ │ │ │ + rsbseq r7, r1, r8, lsr #17 │ │ │ │ + rsbseq r7, r1, r8, lsr fp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2ce5fc │ │ │ │ ldr r3, [pc, #1644] @ 2ce600 │ │ │ │ @@ -124753,15 +124753,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cdffc │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -124794,15 +124794,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ce080 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -124906,15 +124906,15 @@ │ │ │ │ bl 2c7cb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6650 │ │ │ │ ldr r1, [pc, #936] @ 2ce630 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca598 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce2bc │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -125057,23 +125057,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2ce64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce150 │ │ │ │ ldr r3, [pc, #308] @ 2ce650 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce3bc │ │ │ │ ldr r3, [pc, #276] @ 2ce644 │ │ │ │ @@ -125089,78 +125089,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2ce654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce3bc │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2ce658 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce150 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2ce65c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce3bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2ce660 │ │ │ │ ldr r1, [pc, #128] @ 2ce664 │ │ │ │ ldr r0, [pc, #128] @ 2ce668 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2ce66c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq ip, sp, ip, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, sp, r0, ror lr │ │ │ │ - ldrsheq r7, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq r8, [r1], #-4 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r7, r1, r0, ror #30 │ │ │ │ + rsbseq r8, r1, r0, rrx │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r7, r1, ip, lsr lr │ │ │ │ + rsbseq r7, r1, ip, lsr pc │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r7, r1, r4, asr sp │ │ │ │ + rsbseq r7, r1, r4, asr lr │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq ip, sp, r8, lsr #20 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r1, r8, ror #15 │ │ │ │ + rsbseq r8, r1, r8, ror #17 │ │ │ │ andeq r2, r0, r0, lsr #14 │ │ │ │ - rsbseq r8, r1, r4, asr #13 │ │ │ │ - rsbseq r8, r1, r4, lsr #15 │ │ │ │ - rsbseq r8, r1, r0, ror #13 │ │ │ │ - @ instruction: 0x0085bcb0 │ │ │ │ - ldrsheq r7, [r1], #-8 @ │ │ │ │ - rsbseq r7, r1, r8, lsl #7 │ │ │ │ + rsbseq r8, r1, r4, asr #15 │ │ │ │ + rsbseq r8, r1, r4, lsr #17 │ │ │ │ + rsbseq r8, r1, r0, ror #15 │ │ │ │ + @ instruction: 0x0085bdb0 │ │ │ │ + ldrsheq r7, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r7, r1, r8, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2ced64 │ │ │ │ ldr r3, [pc, #1756] @ 2ced68 │ │ │ │ @@ -125236,22 +125236,22 @@ │ │ │ │ bne 2ce750 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7bcdec │ │ │ │ + bl 7bcee4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2ce8bc │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7bd5f8 │ │ │ │ + bl 7bd6f0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ce99c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 2552d4 │ │ │ │ @@ -125269,15 +125269,15 @@ │ │ │ │ bl 2ca598 │ │ │ │ ldr r3, [pc, #1352] @ 2ced74 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7bd640 │ │ │ │ + bl 7bd738 │ │ │ │ ldr r2, [pc, #1328] @ 2ced78 │ │ │ │ ldr r3, [pc, #1308] @ 2ced68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -125292,34 +125292,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ceac4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cdda4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bd640 │ │ │ │ + bl 7bd738 │ │ │ │ b 2ce840 │ │ │ │ ldr r3, [pc, #1224] @ 2ced70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cea44 │ │ │ │ mov r9, #0 │ │ │ │ b 2ce88c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #1184] @ 2ced70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2ceb5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ b 2ce8b4 │ │ │ │ ldr r3, [pc, #1148] @ 2ced70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2ce8b4 │ │ │ │ ldr r3, [pc, #1140] @ 2ced7c │ │ │ │ @@ -125341,40 +125341,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #1056] @ 2ced88 │ │ │ │ ldr r3, [pc, #1056] @ 2ced8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2ced90 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce8b4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #964] @ 2ced70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2cebec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ b 2ce88c │ │ │ │ ldr r3, [pc, #964] @ 2ced94 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce810 │ │ │ │ ldr r3, [pc, #924] @ 2ced80 │ │ │ │ @@ -125390,22 +125390,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2ced98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce810 │ │ │ │ ldr r3, [pc, #816] @ 2ced7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce8b4 │ │ │ │ ldr r3, [pc, #800] @ 2ced80 │ │ │ │ @@ -125422,15 +125422,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #752] @ 2ced9c │ │ │ │ ldr r3, [pc, #752] @ 2ceda0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2ceda4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -125453,29 +125453,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #640] @ 2ceda8 │ │ │ │ ldr r2, [pc, #640] @ 2cedac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2cedb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce88c │ │ │ │ ldr r3, [pc, #536] @ 2ced7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce8e0 │ │ │ │ ldr r3, [pc, #520] @ 2ced80 │ │ │ │ @@ -125491,27 +125491,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #500] @ 2cedb4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2cedb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce8e0 │ │ │ │ ldr r3, [pc, #392] @ 2ced7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce9bc │ │ │ │ ldr r3, [pc, #376] @ 2ced80 │ │ │ │ @@ -125527,124 +125527,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #364] @ 2cedbc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2cedc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce9bc │ │ │ │ ldr r0, [pc, #320] @ 2cedc4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce810 │ │ │ │ ldr r1, [pc, #300] @ 2cedc8 │ │ │ │ ldr r3, [pc, #300] @ 2cedcc │ │ │ │ ldr r0, [pc, #300] @ 2cedd0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce88c │ │ │ │ ldr r0, [pc, #268] @ 2cedd4 │ │ │ │ ldr r3, [pc, #268] @ 2cedd8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2ceddc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce8b4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2cede0 │ │ │ │ ldr r0, [pc, #232] @ 2cede4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce9bc │ │ │ │ ldr r0, [pc, #208] @ 2cede8 │ │ │ │ ldr r3, [pc, #208] @ 2cedec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2cedf0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce8b4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2cedf4 │ │ │ │ ldr r0, [pc, #172] @ 2cedf8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ce8e0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, sp, r4, r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, sp, r8, lsr r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ @ instruction: 0x009dc5d4 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, sl, r0, lsr #26 │ │ │ │ - rsbseq r8, r1, r4, lsl #9 │ │ │ │ - rsbseq r8, r1, ip, lsl r4 │ │ │ │ + rsbseq lr, sl, r0, lsr #28 │ │ │ │ + rsbseq r8, r1, r4, lsl #11 │ │ │ │ + rsbseq r8, r1, ip, lsl r5 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r8, r1, ip, lsl #9 │ │ │ │ - ldrsbeq lr, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r8, r1, r4, lsr #7 │ │ │ │ - ldrsbeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq lr, sl, r0, ror #22 │ │ │ │ - rsbseq r8, r1, r8, ror r3 │ │ │ │ - rsbseq r8, r1, r4, asr #4 │ │ │ │ - rsbseq r8, r1, r8, lsr #5 │ │ │ │ - ldrheq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r8, r1, r0, lsr r2 │ │ │ │ - rsbseq r8, r1, r4, lsr #2 │ │ │ │ - rsbseq r8, r1, r4, lsl #5 │ │ │ │ - rsbseq lr, sl, r8, ror #19 │ │ │ │ - ldrsheq r8, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r8, r1, r4, asr r1 │ │ │ │ - rsbseq lr, sl, r0, asr #19 │ │ │ │ - rsbseq r8, r1, r0, lsl #3 │ │ │ │ - rsbseq r8, r1, r4, lsr #2 │ │ │ │ - rsbseq r8, r1, r8, lsl #3 │ │ │ │ - rsbseq r8, r1, r4, lsl #2 │ │ │ │ - rsbseq lr, sl, r0, ror r9 │ │ │ │ - rsbseq r8, r1, ip, asr #1 │ │ │ │ - ldrsbeq r8, [r1], #-4 @ │ │ │ │ - rsbseq r8, r1, r0, lsr #2 │ │ │ │ - ldrheq r8, [r1], #-0 @ │ │ │ │ + rsbseq r8, r1, ip, lsl #11 │ │ │ │ + ldrsbeq lr, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r8, r1, r4, lsr #9 │ │ │ │ + ldrsbeq r8, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq lr, sl, r0, ror #24 │ │ │ │ + rsbseq r8, r1, r8, ror r4 │ │ │ │ + rsbseq r8, r1, r4, asr #6 │ │ │ │ + rsbseq r8, r1, r8, lsr #7 │ │ │ │ + ldrheq r8, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r8, r1, r0, lsr r3 │ │ │ │ + rsbseq r8, r1, r4, lsr #4 │ │ │ │ + rsbseq r8, r1, r4, lsl #7 │ │ │ │ + rsbseq lr, sl, r8, ror #21 │ │ │ │ + ldrsheq r8, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r8, r1, r4, asr r2 │ │ │ │ + rsbseq lr, sl, r0, asr #21 │ │ │ │ + rsbseq r8, r1, r0, lsl #5 │ │ │ │ + rsbseq r8, r1, r4, lsr #4 │ │ │ │ + rsbseq r8, r1, r8, lsl #5 │ │ │ │ + rsbseq r8, r1, r4, lsl #4 │ │ │ │ + rsbseq lr, sl, r0, ror sl │ │ │ │ + rsbseq r8, r1, ip, asr #3 │ │ │ │ + ldrsbeq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r8, r1, r0, lsr #4 │ │ │ │ + ldrheq r8, [r1], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2cf290 │ │ │ │ @@ -125682,97 +125682,97 @@ │ │ │ │ bl 253534 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 758914 │ │ │ │ + bl 758a0c │ │ │ │ ldr r3, [pc, #1000] @ 2cf2a4 │ │ │ │ ldr r2, [pc, #1000] @ 2cf2a8 │ │ │ │ ldr r1, [pc, #1000] @ 2cf2ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 758914 │ │ │ │ + bl 758a0c │ │ │ │ ldr r1, [pc, #960] @ 2cf2b0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r1, [pc, #940] @ 2cf2b4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r1, [pc, #924] @ 2cf2b8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2cf2bc │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2cf2c0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2cf2c4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2cf2c8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2cf2cc │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r1, [pc, #808] @ 2cf2d0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2cf2d4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2cf2d8 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2cf2dc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf33c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -125790,15 +125790,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2b215c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7b04e0 │ │ │ │ + bl 7b05d8 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf408 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2cf3ec │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -125811,56 +125811,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 253534 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a8a90 │ │ │ │ + bl 7a8b88 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cf100 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2c4778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf130 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 969c00 │ │ │ │ + bl 969cf8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf15c │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2c4bc4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cf15c │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 972d40 │ │ │ │ + bl 972e38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 969ba4 │ │ │ │ + bl 969c9c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c41c0 │ │ │ │ ldr r2, [pc, #372] @ 2cf2e4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -125868,22 +125868,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r2, [pc, #324] @ 2cf2e8 │ │ │ │ ldr r0, [pc, #324] @ 2cf2ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -125936,50 +125936,50 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dbffc │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x009dbfd0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ ldrdeq fp, [r5], r4 │ │ │ │ - rsbseq r3, r1, ip, asr r2 │ │ │ │ - rsbseq r3, r1, r0, ror r2 │ │ │ │ - ldrsbeq r8, [r1], #-4 @ │ │ │ │ - rsbseq r8, r1, ip, asr #1 │ │ │ │ - rsbseq r8, r1, r8, asr #1 │ │ │ │ - rsbseq r8, r1, r4, asr #1 │ │ │ │ - ldrheq r8, [r1], #-12 @ │ │ │ │ - ldrheq r8, [r1], #-8 @ │ │ │ │ - ldrheq r8, [r1], #-8 @ │ │ │ │ - ldrheq r8, [r1], #-4 @ │ │ │ │ - ldrheq r8, [r1], #-4 @ │ │ │ │ - rsbseq r8, r1, r8, lsr #1 │ │ │ │ - @ instruction: 0x0071809c │ │ │ │ - @ instruction: 0x00718094 │ │ │ │ + rsbseq r3, r1, ip, asr r3 │ │ │ │ + rsbseq r3, r1, r0, ror r3 │ │ │ │ + ldrsbeq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r8, r1, ip, asr #3 │ │ │ │ + rsbseq r8, r1, r8, asr #3 │ │ │ │ + rsbseq r8, r1, r4, asr #3 │ │ │ │ + ldrheq r8, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq r8, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r8, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ + ldrheq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r8, r1, r8, lsr #3 │ │ │ │ + @ instruction: 0x0071819c │ │ │ │ + @ instruction: 0x00718194 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - ldrsheq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq r7, [r1], #-240 @ 0xffffff10 @ │ │ │ │ @ instruction: 0xffff636c │ │ │ │ @ instruction: 0x009dbbd4 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ addseq fp, sp, r4, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r4, lsl #21 │ │ │ │ - ldrheq r7, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - umulleq sl, r5, ip, sp │ │ │ │ - rsbseq r6, r1, r4, ror #3 │ │ │ │ - rsbseq r6, r1, r4, ror r4 │ │ │ │ + rsbseq r7, r1, r4, lsl #23 │ │ │ │ + ldrheq r7, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + umulleq sl, r5, ip, lr │ │ │ │ + rsbseq r6, r1, r4, ror #5 │ │ │ │ + rsbseq r6, r1, r4, ror r5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2cf00c │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -125988,15 +125988,15 @@ │ │ │ │ b 2cf014 │ │ │ │ ldr r2, [pc, #-116] @ 2cf2f4 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ b 2cf0b8 │ │ │ │ ldr r1, [pc, #-144] @ 2cf2f8 │ │ │ │ ldr r3, [pc, #-144] @ 2cf2fc │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2cf4ec │ │ │ │ @@ -126022,15 +126022,15 @@ │ │ │ │ bl 2b984c │ │ │ │ b 2cf1f4 │ │ │ │ ldr r2, [pc, #-232] @ 2cf30c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ b 2cf0b8 │ │ │ │ bl 253ba0 │ │ │ │ b 2cf070 │ │ │ │ ldr r2, [pc, #-264] @ 2cf310 │ │ │ │ ldr r3, [pc, #-264] @ 2cf314 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126065,28 +126065,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2cf324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cee74 │ │ │ │ ldr r0, [pc, #-432] @ 2cf328 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cee6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2cf32c │ │ │ │ ldr r1, [pc, #-456] @ 2cf330 │ │ │ │ ldr r0, [pc, #-456] @ 2cf334 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2cf338 │ │ │ │ @@ -126110,53 +126110,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2cf5d0 │ │ │ │ ldr r1, [pc, #108] @ 2cf5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr ip, [pc, #100] @ 2cf5ec │ │ │ │ ldr r2, [pc, #100] @ 2cf5f0 │ │ │ │ ldr r1, [pc, #100] @ 2cf5f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0c8c │ │ │ │ + bl 7b0d84 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cedfc │ │ │ │ ldr r1, [pc, #32] @ 2cf5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2cf57c │ │ │ │ - addeq sl, r5, ip, asr sp │ │ │ │ - rsbseq r2, r1, r8, ror #23 │ │ │ │ - ldrsbeq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r7, r1, ip, asr #22 │ │ │ │ - addeq sl, r5, r8, lsl #26 │ │ │ │ - @ instruction: 0x00712b90 │ │ │ │ - @ instruction: 0x00712b9c │ │ │ │ - rsbseq r7, r1, r0, ror #21 │ │ │ │ + addeq sl, r5, ip, asr lr │ │ │ │ + rsbseq r2, r1, r8, ror #25 │ │ │ │ + ldrsbeq r2, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r7, r1, ip, asr #24 │ │ │ │ + addeq sl, r5, r8, lsl #28 │ │ │ │ + @ instruction: 0x00712c90 │ │ │ │ + @ instruction: 0x00712c9c │ │ │ │ + rsbseq r7, r1, r0, ror #23 │ │ │ │ │ │ │ │ 002cf5fc : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -126200,15 +126200,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9cb974 │ │ │ │ + bl 9cba6c │ │ │ │ ldr r6, [pc, #436] @ 2cf870 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2cf758 │ │ │ │ ldr r1, [pc, #424] @ 2cf874 │ │ │ │ ldr r3, [pc, #424] @ 2cf878 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -126244,23 +126244,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #280] @ 2cf884 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cf790 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cdda4 │ │ │ │ b 2cf714 │ │ │ │ ldr r3, [pc, #240] @ 2cf888 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -126278,35 +126278,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #160] @ 2cf894 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cf898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cf77c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2cf89c │ │ │ │ ldr r0, [pc, #116] @ 2cf8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cf77c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2cf8a4 │ │ │ │ ldr r1, [pc, #88] @ 2cf8a8 │ │ │ │ ldr r0, [pc, #88] @ 2cf8ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2cf8b0 │ │ │ │ @@ -126321,21 +126321,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ addseq fp, sp, r0, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r7, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r7, r1, r4, lsl #11 │ │ │ │ - rsbseq r7, r1, r8, lsr #17 │ │ │ │ - ldrsbeq r7, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq sl, r5, r4, asr #20 │ │ │ │ - rsbseq r5, r1, ip, lsl #29 │ │ │ │ - rsbseq r6, r1, ip, lsl r1 │ │ │ │ + ldrsbeq r7, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r1, r4, lsl #13 │ │ │ │ + rsbseq r7, r1, r8, lsr #19 │ │ │ │ + ldrsbeq r7, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq sl, r5, r4, asr #22 │ │ │ │ + rsbseq r5, r1, ip, lsl #31 │ │ │ │ + rsbseq r6, r1, ip, lsl r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2cfd54 │ │ │ │ ldr ip, [pc, #1160] @ 2cfd58 │ │ │ │ @@ -126512,22 +126512,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2cfd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cfaa8 │ │ │ │ ldr r3, [pc, #460] @ 2cfd8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfac4 │ │ │ │ @@ -126544,28 +126544,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #372] @ 2cfd90 │ │ │ │ ldr r3, [pc, #372] @ 2cfd94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2cfd98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfac4 │ │ │ │ ldr r3, [pc, #328] @ 2cfd9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfb20 │ │ │ │ ldr r3, [pc, #280] @ 2cfd80 │ │ │ │ @@ -126582,85 +126582,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2cfda0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfb20 │ │ │ │ ldr r0, [pc, #208] @ 2cfda4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cfaa8 │ │ │ │ ldr r0, [pc, #184] @ 2cfda8 │ │ │ │ ldr r3, [pc, #184] @ 2cfdac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2cfdb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfac4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2cfdb4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfb20 │ │ │ │ ldr r3, [pc, #128] @ 2cfdb8 │ │ │ │ ldr r1, [pc, #128] @ 2cfdbc │ │ │ │ ldr r0, [pc, #128] @ 2cfdc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2cfdc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, sp, ip, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r1, r0, ror #15 │ │ │ │ + rsbseq r7, r1, r0, ror #17 │ │ │ │ addseq fp, sp, r0, lsl #10 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq fp, sp, r4, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r4, r0, ip, asr r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r0, asr r5 │ │ │ │ + rsbseq r7, r1, r0, asr r6 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq sp, sl, ip, ror #20 │ │ │ │ - rsbseq r7, r1, ip, asr r5 │ │ │ │ - rsbseq r7, r1, r4, asr r1 │ │ │ │ + rsbseq sp, sl, ip, ror #22 │ │ │ │ + rsbseq r7, r1, ip, asr r6 │ │ │ │ + rsbseq r7, r1, r4, asr r2 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r7, r1, r4, lsl #4 │ │ │ │ - rsbseq r7, r1, ip, ror #8 │ │ │ │ - @ instruction: 0x007ad998 │ │ │ │ - rsbseq r7, r1, r0, lsl #9 │ │ │ │ - ldrsheq r7, [r1], #-12 @ │ │ │ │ - rsbseq r7, r1, ip, ror #3 │ │ │ │ - addeq sl, r5, r8, asr r5 │ │ │ │ - rsbseq r5, r1, r0, lsr #19 │ │ │ │ - rsbseq r5, r1, r0, lsr ip │ │ │ │ + rsbseq r7, r1, r4, lsl #6 │ │ │ │ + rsbseq r7, r1, ip, ror #10 │ │ │ │ + @ instruction: 0x007ada98 │ │ │ │ + rsbseq r7, r1, r0, lsl #11 │ │ │ │ + ldrsheq r7, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r1, ip, ror #5 │ │ │ │ + addeq sl, r5, r8, asr r6 │ │ │ │ + rsbseq r5, r1, r0, lsr #21 │ │ │ │ + rsbseq r5, r1, r0, lsr sp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2d01e8 │ │ │ │ ldr r3, [pc, #1032] @ 2d01ec │ │ │ │ @@ -126750,24 +126750,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2d0210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfe2c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c9de8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca598 │ │ │ │ b 2cfecc │ │ │ │ @@ -126789,22 +126789,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2d021c │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2d0028 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -126831,28 +126831,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #396] @ 2d0224 │ │ │ │ ldr r3, [pc, #396] @ 2d0228 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2d022c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfe2c │ │ │ │ ldr r3, [pc, #352] @ 2d0230 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2d0034 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -126860,15 +126860,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2d0234 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfe2c │ │ │ │ ldr r3, [pc, #296] @ 2d0238 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfed8 │ │ │ │ ldr r3, [pc, #228] @ 2d0208 │ │ │ │ @@ -126885,74 +126885,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2d023c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfed8 │ │ │ │ ldr r0, [pc, #176] @ 2d0240 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2d0004 │ │ │ │ ldr r0, [pc, #156] @ 2d0244 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfed8 │ │ │ │ ldr r0, [pc, #136] @ 2d0248 │ │ │ │ ldr r3, [pc, #136] @ 2d024c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2d0250 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2cfe2c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, ip, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, sp, r8, lsl r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, sp, r0, ror #31 │ │ │ │ - @ instruction: 0x0085a3be │ │ │ │ + @ instruction: 0x0085a4be │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r4, r0, ip, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r8, lsr r2 │ │ │ │ + rsbseq r7, r1, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, asr r1 │ │ │ │ - ldrsheq r7, [r1], #-12 @ │ │ │ │ - addeq sl, r5, r6, asr #4 │ │ │ │ + ldrsheq r7, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq sl, r5, r6, asr #6 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - ldrsheq sp, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r7, [r1], #-16 @ │ │ │ │ - ldrsbeq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - umulleq sl, r5, sl, r1 │ │ │ │ - rsbseq r7, r1, r8, lsl #2 │ │ │ │ + ldrsheq sp, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r7, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq r6, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + umulleq sl, r5, sl, r2 │ │ │ │ + rsbseq r7, r1, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r6, r1, r8, asr #26 │ │ │ │ - ldrheq r6, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r6, r1, r4, ror #26 │ │ │ │ - rsbseq sp, sl, r8, asr #9 │ │ │ │ - rsbseq r7, r1, r0, lsl #1 │ │ │ │ - rsbseq r6, r1, ip, lsr #24 │ │ │ │ + rsbseq r6, r1, r8, asr #28 │ │ │ │ + ldrheq r7, [r1], #-0 @ │ │ │ │ + rsbseq r6, r1, r4, ror #28 │ │ │ │ + rsbseq sp, sl, r8, asr #11 │ │ │ │ + rsbseq r7, r1, r0, lsl #3 │ │ │ │ + rsbseq r6, r1, ip, lsr #26 │ │ │ │ │ │ │ │ 002d0254 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -127043,35 +127043,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8fc8 │ │ │ │ + bl 9d90c0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2d0398 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2d0364 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2d0438 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9298 │ │ │ │ + bl 9d9390 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d95e8 │ │ │ │ + bl 9d96e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -127123,20 +127123,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2d051c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, ip, lsl #24 │ │ │ │ + rsbseq r6, r1, ip, lsl #26 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - @ instruction: 0x00859db0 │ │ │ │ - ldrsheq r5, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r1, r8, lsl #9 │ │ │ │ + @ instruction: 0x00859eb0 │ │ │ │ + ldrsheq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r1, r8, lsl #11 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002d0520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127215,22 +127215,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d0668 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2d0610 │ │ │ │ ldr r0, [pc, #28] @ 2d0680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c1bb4 │ │ │ │ + bl 8c1cac │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r9, lr, r8, lsr r1 │ │ │ │ - rsbseq r6, r1, r4, lsl #24 │ │ │ │ + rsbseq r6, r1, r4, lsl #26 │ │ │ │ │ │ │ │ 002d0684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2d0724 │ │ │ │ @@ -127287,17 +127287,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2d07a4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0788 │ │ │ │ - bl 7b39d8 │ │ │ │ + bl 7b3ad0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4e84 │ │ │ │ @@ -127315,21 +127315,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2d07fc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2d0800 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ b 2d07a4 │ │ │ │ addseq r8, lr, r8, asr #31 │ │ │ │ - rsbseq r5, r1, r4, lsl r7 │ │ │ │ - addeq r9, r5, r4, asr #21 │ │ │ │ - rsbseq r4, r1, r4, lsl #30 │ │ │ │ + rsbseq r5, r1, r4, lsl r8 │ │ │ │ + addeq r9, r5, r4, asr #23 │ │ │ │ + rsbseq r5, r1, r4 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002d0804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -127361,25 +127361,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0864 │ │ │ │ ldr r0, [pc, #3816] @ 2d1778 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0350 │ │ │ │ + bl 9a0448 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5410 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2d0c7c │ │ │ │ ldr r1, [pc, #3784] @ 2d177c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r1, [pc, #3768] @ 2d1780 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -127392,68 +127392,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2d1784 │ │ │ │ ldr r9, [pc, #3716] @ 2d1788 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r1, [pc, #3624] @ 2d178c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2d1238 │ │ │ │ ldr r1, [pc, #3596] @ 2d1790 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2d0b84 │ │ │ │ ldr r1, [pc, #3572] @ 2d1794 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d09c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c5ea4 │ │ │ │ + bl 7c5f9c │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d12c0 │ │ │ │ ldr r2, [pc, #3536] @ 2d1798 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99f974 │ │ │ │ + bl 99fa6c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127477,15 +127477,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99f998 │ │ │ │ + bl 99fa90 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d0a08 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -127495,15 +127495,15 @@ │ │ │ │ beq 2d1398 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2d179c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99f974 │ │ │ │ + bl 99fa6c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -127543,49 +127543,49 @@ │ │ │ │ bne 2d1384 │ │ │ │ mov r0, #8 │ │ │ │ bl 253534 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99f998 │ │ │ │ + bl 99fa90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0ad0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2d17a0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d11c8 │ │ │ │ ldr r1, [pc, #3072] @ 2d17a4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0cc0 │ │ │ │ ldr r3, [pc, #3052] @ 2d17a8 │ │ │ │ ldr r2, [pc, #3052] @ 2d17ac │ │ │ │ ldr r1, [pc, #3052] @ 2d17b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2d17b4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5410 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0bf8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0c7c │ │ │ │ ldr r2, [pc, #2988] @ 2d17b8 │ │ │ │ ldr r3, [pc, #2912] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127593,32 +127593,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2d128c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94e878 │ │ │ │ + b 94e970 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a0350 │ │ │ │ + bl 9a0448 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2d089c │ │ │ │ ldr r3, [pc, #2916] @ 2d17bc │ │ │ │ ldr ip, [pc, #2916] @ 2d17c0 │ │ │ │ ldr r1, [pc, #2916] @ 2d17c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2d17c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #2888] @ 2d17cc │ │ │ │ ldr r3, [pc, #2792] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127630,93 +127630,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bfed8 │ │ │ │ + bl 7bffd0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2d0be0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7bcdd4 │ │ │ │ + bl 7bcecc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d1354 │ │ │ │ ldr r1, [pc, #2776] @ 2d17d0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r1, [pc, #2760] @ 2d17d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2d17d8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r1, [pc, #2732] @ 2d17dc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0da0 │ │ │ │ - bl 75c310 │ │ │ │ + bl 75c408 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75bfc4 │ │ │ │ + bl 75c0bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d13ac │ │ │ │ mov r1, r6 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2d13e0 │ │ │ │ - bl 758914 │ │ │ │ + bl 758a0c │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7c1140 │ │ │ │ + bl 7c1238 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0be0 │ │ │ │ ldr r1, [pc, #2616] @ 2d17e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2d0dcc │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1414 │ │ │ │ ldr r1, [pc, #2576] @ 2d17e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2d1324 │ │ │ │ ldr r1, [pc, #2540] @ 2d17e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d12b8 │ │ │ │ ldr r1, [pc, #2520] @ 2d17ec │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d13a4 │ │ │ │ @@ -127735,37 +127735,37 @@ │ │ │ │ bne 2d15a8 │ │ │ │ ldr r1, [pc, #2460] @ 2d17f8 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r1, [pc, #2436] @ 2d17fc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r1, [pc, #2412] @ 2d1800 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2d1804 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2d0ee4 │ │ │ │ mov r0, r3 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -127817,34 +127817,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1458 │ │ │ │ ldr r1, [pc, #2160] @ 2d1818 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1470 │ │ │ │ mov r1, sl │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2d0be0 │ │ │ │ ldr r1, [pc, #2112] @ 2d181c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d14bc │ │ │ │ ldr r1, [pc, #2092] @ 2d1820 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3364 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -127875,104 +127875,104 @@ │ │ │ │ beq 2d147c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d16a8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1738 │ │ │ │ - bl 7a8aa0 │ │ │ │ + bl 7a8b98 │ │ │ │ ldr r3, [pc, #1916] @ 2d1824 │ │ │ │ ldr r2, [pc, #1916] @ 2d1828 │ │ │ │ ldr r1, [pc, #1916] @ 2d182c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #1884] @ 2d1830 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8dfc │ │ │ │ + bl 7a8ef4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d1724 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cedfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ ldr r1, [pc, #1820] @ 2d1834 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d118c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d118c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d118c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d14b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1178 │ │ │ │ ldr r0, [pc, #1740] @ 2d1838 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c1bb4 │ │ │ │ + bl 8c1cac │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d118c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ ldr r2, [pc, #1704] @ 2d183c │ │ │ │ ldr r3, [pc, #1496] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d0c28 │ │ │ │ b 2d128c │ │ │ │ ldr r0, [pc, #1668] @ 2d1840 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0350 │ │ │ │ + bl 9a0448 │ │ │ │ b 2d0c50 │ │ │ │ ldr r1, [pc, #1652] @ 2d1844 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99fb9c │ │ │ │ + bl 99fc94 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2d0cdc │ │ │ │ b 2d0cf0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1290 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ ldr r2, [pc, #1596] @ 2d1848 │ │ │ │ ldr r3, [pc, #1376] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127984,20 +127984,20 @@ │ │ │ │ b 2c5410 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2d0b84 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d11f4 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1204 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ ldr r2, [pc, #1500] @ 2d184c │ │ │ │ ldr r3, [pc, #1276] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -128022,52 +128022,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2d185c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2d1860 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #1392] @ 2d1864 │ │ │ │ ldr r3, [pc, #1144] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d1228 │ │ │ │ b 2d128c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a0350 │ │ │ │ + bl 9a0448 │ │ │ │ b 2d0c50 │ │ │ │ ldr r3, [pc, #1340] @ 2d1868 │ │ │ │ ldr r2, [pc, #1340] @ 2d186c │ │ │ │ ldr r1, [pc, #1340] @ 2d1870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2d1874 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ ldr r3, [pc, #1308] @ 2d1878 │ │ │ │ ldr r2, [pc, #1308] @ 2d187c │ │ │ │ ldr r1, [pc, #1308] @ 2d1880 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2d1884 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 255af0 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2d0b54 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -128082,40 +128082,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2d1890 │ │ │ │ ldr r2, [pc, #1228] @ 2d1894 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ ldr r3, [pc, #1200] @ 2d1898 │ │ │ │ ldr r1, [pc, #1200] @ 2d189c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2d18a0 │ │ │ │ ldr r2, [pc, #1192] @ 2d18a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ ldr r3, [pc, #1164] @ 2d18a8 │ │ │ │ ldr r2, [pc, #1164] @ 2d18ac │ │ │ │ ldr r1, [pc, #1164] @ 2d18b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2d18b4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ mov r0, sl │ │ │ │ bl 2e40e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0f90 │ │ │ │ b 2d0be0 │ │ │ │ ldr r0, [pc, #1112] @ 2d18b8 │ │ │ │ @@ -128133,25 +128133,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4e84 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2d168c │ │ │ │ ldr r1, [pc, #1052] @ 2d18bc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1670 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d1184 │ │ │ │ b 2d118c │ │ │ │ bl 2b3184 │ │ │ │ mov r5, r0 │ │ │ │ b 2d102c │ │ │ │ mov r0, sl │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 2d0be0 │ │ │ │ ldr r3, [pc, #996] @ 2d18c0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2d0f48 │ │ │ │ ldr r3, [pc, #980] @ 2d18c4 │ │ │ │ @@ -128172,26 +128172,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2d18cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2d0f48 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0c7c │ │ │ │ ldr r2, [pc, #844] @ 2d18d0 │ │ │ │ ldr r3, [pc, #488] @ 2d1770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -128208,15 +128208,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2d18e0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d0be0 │ │ │ │ ldr r3, [pc, #736] @ 2d18c0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f88 │ │ │ │ @@ -128237,192 +128237,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2d18e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2d0f88 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d14b0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d14b0 │ │ │ │ b 2d1140 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5410 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0c04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ b 2d0c04 │ │ │ │ ldr r3, [pc, #568] @ 2d18e8 │ │ │ │ ldr r2, [pc, #568] @ 2d18ec │ │ │ │ ldr r1, [pc, #568] @ 2d18f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2d18f4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5410 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e878 │ │ │ │ + bl 94e970 │ │ │ │ b 2d0c04 │ │ │ │ ldr r0, [pc, #520] @ 2d18f8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2d0f48 │ │ │ │ ldr r0, [pc, #496] @ 2d18fc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2d0f88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5410 │ │ │ │ b 2d0c04 │ │ │ │ ldr r3, [pc, #448] @ 2d1900 │ │ │ │ ldr r2, [pc, #448] @ 2d1904 │ │ │ │ ldr r1, [pc, #448] @ 2d1908 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2d190c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2d172c │ │ │ │ addseq sl, sp, r0, lsl #12 │ │ │ │ addseq sl, sp, ip, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, lr, ip, asr #29 │ │ │ │ addseq r8, lr, r8, ror lr │ │ │ │ - rsbseq r6, r1, ip, lsr #26 │ │ │ │ - rsbseq r8, ip, r0, ror #18 │ │ │ │ - ldrsbeq r6, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq r6, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq r3, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r1, r2, r4, lsr #2 │ │ │ │ + rsbseq r6, r1, ip, lsr #28 │ │ │ │ + rsbseq r8, ip, r0, ror #20 │ │ │ │ + ldrsbeq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r6, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r2, r4, lsr #4 │ │ │ │ + rsbseq r6, r1, r4, asr #20 │ │ │ │ + rsbseq r3, fp, r0, ror #30 │ │ │ │ rsbseq r6, r1, r4, asr #18 │ │ │ │ - rsbseq r3, fp, r0, ror #28 │ │ │ │ - rsbseq r6, r1, r4, asr #16 │ │ │ │ - @ instruction: 0x00716794 │ │ │ │ - rsbseq r0, sp, r0, lsl r2 │ │ │ │ + @ instruction: 0x00716894 │ │ │ │ + rsbseq r0, sp, r0, lsl r3 │ │ │ │ ldrdeq r9, [r5], r0 │ │ │ │ - rsbseq r6, r1, r0, ror r7 │ │ │ │ - rsbseq r4, r1, ip, lsl #22 │ │ │ │ + rsbseq r6, r1, r0, ror r8 │ │ │ │ + rsbseq r4, r1, ip, lsl #24 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ addseq sl, sp, r0, lsl r2 │ │ │ │ - addeq r9, r5, r8, lsr r6 │ │ │ │ - rsbseq r6, r1, ip, asr r6 │ │ │ │ - rsbseq r4, r1, ip, ror sl │ │ │ │ + addeq r9, r5, r8, lsr r7 │ │ │ │ + rsbseq r6, r1, ip, asr r7 │ │ │ │ + rsbseq r4, r1, ip, ror fp │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ umullseq sl, sp, r8, r1 │ │ │ │ - @ instruction: 0x0071669c │ │ │ │ - @ instruction: 0x00716694 │ │ │ │ - rsbseq r0, r1, r0, lsr r4 │ │ │ │ - rsbseq r3, fp, r4, lsr fp │ │ │ │ - rsbseq r6, r1, ip, lsl #12 │ │ │ │ - rsbseq r6, r1, r4, ror #12 │ │ │ │ - rsbseq r2, r2, r8, lsl #10 │ │ │ │ - rsbseq r6, r1, r8, ror #12 │ │ │ │ - rsbseq r6, r1, r8, asr r6 │ │ │ │ - rsbseq r6, r1, r0, asr r6 │ │ │ │ - rsbseq r5, fp, r8, lsl #12 │ │ │ │ - rsbseq r6, r1, r4, asr #12 │ │ │ │ - rsbseq r6, r1, r0, lsr r6 │ │ │ │ - rsbseq r6, r1, r4, lsr #12 │ │ │ │ + @ instruction: 0x0071679c │ │ │ │ + @ instruction: 0x00716794 │ │ │ │ + rsbseq r0, r1, r0, lsr r5 │ │ │ │ + rsbseq r3, fp, r4, lsr ip │ │ │ │ + rsbseq r6, r1, ip, lsl #14 │ │ │ │ + rsbseq r6, r1, r4, ror #14 │ │ │ │ + rsbseq r2, r2, r8, lsl #12 │ │ │ │ + rsbseq r6, r1, r8, ror #14 │ │ │ │ + rsbseq r6, r1, r8, asr r7 │ │ │ │ + rsbseq r6, r1, r0, asr r7 │ │ │ │ + rsbseq r5, fp, r8, lsl #14 │ │ │ │ + rsbseq r6, r1, r4, asr #14 │ │ │ │ + rsbseq r6, r1, r0, lsr r7 │ │ │ │ + rsbseq r6, r1, r4, lsr #14 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - ldrsbeq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r1, r8, asr #13 │ │ │ │ - addeq r1, r0, r4, lsr sp │ │ │ │ - addeq r9, r5, r8, ror #3 │ │ │ │ - rsbseq r1, r1, r0, ror r0 │ │ │ │ - rsbseq r1, r1, r4, lsl #1 │ │ │ │ - rsbseq r6, r1, ip, lsl #10 │ │ │ │ - rsbseq r8, ip, ip, lsl r1 │ │ │ │ - rsbseq r6, r1, ip, ror r4 │ │ │ │ + ldrsbeq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r3, r1, r8, asr #15 │ │ │ │ + addeq r1, r0, r4, lsr lr │ │ │ │ + addeq r9, r5, r8, ror #5 │ │ │ │ + rsbseq r1, r1, r0, ror r1 │ │ │ │ + rsbseq r1, r1, r4, lsl #3 │ │ │ │ + rsbseq r6, r1, ip, lsl #12 │ │ │ │ + rsbseq r8, ip, ip, lsl r2 │ │ │ │ + rsbseq r6, r1, ip, ror r5 │ │ │ │ addseq r9, sp, r8, lsl #25 │ │ │ │ addseq r8, lr, ip, asr #10 │ │ │ │ - rsbseq pc, ip, r4, ror #23 │ │ │ │ + rsbseq pc, ip, r4, ror #25 │ │ │ │ addseq r9, sp, r0, lsl ip │ │ │ │ addseq r9, sp, ip, lsr #23 │ │ │ │ addseq r9, sp, r4, lsl #23 │ │ │ │ - rsbseq r6, r1, r8, lsr #32 │ │ │ │ - addeq r8, r5, r0, asr #31 │ │ │ │ - rsbseq r4, r1, r0, lsl #8 │ │ │ │ + rsbseq r6, r1, r8, lsr #2 │ │ │ │ + addeq r9, r5, r0, asr #1 │ │ │ │ + rsbseq r4, r1, r0, lsl #10 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ addseq r9, sp, r8, lsr #22 │ │ │ │ - addeq r8, r5, r0, ror #30 │ │ │ │ - rsbseq r6, r1, r4, lsl r1 │ │ │ │ - @ instruction: 0x0071439c │ │ │ │ + addeq r9, r5, r0, rrx │ │ │ │ + rsbseq r6, r1, r4, lsl r2 │ │ │ │ + @ instruction: 0x0071449c │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - addeq r8, r5, r0, lsr pc │ │ │ │ - rsbseq r6, r1, r4 │ │ │ │ - rsbseq r4, r1, ip, ror #6 │ │ │ │ + addeq r9, r5, r0, lsr r0 │ │ │ │ + rsbseq r6, r1, r4, lsl #2 │ │ │ │ + rsbseq r4, r1, ip, ror #8 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - rsbseq r6, r1, ip │ │ │ │ - rsbseq r4, r1, r4, lsl r3 │ │ │ │ + rsbseq r6, r1, ip, lsl #2 │ │ │ │ + rsbseq r4, r1, r4, lsl r4 │ │ │ │ ldrdeq r8, [r5], r0 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - ldrsheq r5, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r4, r1, r0, ror #5 │ │ │ │ - umulleq r8, r5, ip, lr │ │ │ │ + ldrsheq r6, [r1], #-8 @ │ │ │ │ + rsbseq r4, r1, r0, ror #7 │ │ │ │ + umulleq r8, r5, ip, pc @ │ │ │ │ andeq r1, r0, sl │ │ │ │ - addeq r8, r5, r0, ror lr │ │ │ │ - rsbseq r5, r1, ip, ror #31 │ │ │ │ - rsbseq r4, r1, ip, lsr #5 │ │ │ │ + addeq r8, r5, r0, ror pc │ │ │ │ + rsbseq r6, r1, ip, ror #1 │ │ │ │ + rsbseq r4, r1, ip, lsr #7 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - @ instruction: 0x007c7d94 │ │ │ │ + @ instruction: 0x007c7e94 │ │ │ │ andeq r5, r0, r4, lsl #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r1, ip, ror pc │ │ │ │ + rsbseq r6, r1, ip, ror r0 │ │ │ │ umullseq r9, sp, r8, r8 │ │ │ │ ldrdeq r8, [r5], ip │ │ │ │ - rsbseq r5, r1, ip, ror #29 │ │ │ │ - rsbseq r4, r1, r8, lsl r1 │ │ │ │ + rsbseq r5, r1, ip, ror #31 │ │ │ │ + rsbseq r4, r1, r8, lsl r2 │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - rsbseq r5, r1, r0, lsl #29 │ │ │ │ + rsbseq r5, r1, r0, lsl #31 │ │ │ │ ldrdeq r8, [r5], ip │ │ │ │ - ldrsbeq r5, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r4, r1, r0, lsr #32 │ │ │ │ + ldrsbeq r5, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, r1, r0, lsr #2 │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - rsbseq r5, r1, r8, asr #28 │ │ │ │ - rsbseq r5, r1, r4, lsr #28 │ │ │ │ - addeq r8, r5, ip, asr #22 │ │ │ │ - rsbseq r5, r1, ip, ror #28 │ │ │ │ - rsbseq r3, r1, r8, lsl #31 │ │ │ │ + rsbseq r5, r1, r8, asr #30 │ │ │ │ + rsbseq r5, r1, r4, lsr #30 │ │ │ │ + addeq r8, r5, ip, asr #24 │ │ │ │ + rsbseq r5, r1, ip, ror #30 │ │ │ │ + rsbseq r4, r1, r8, lsl #1 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002d1910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -128444,73 +128444,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d194c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a8c74 │ │ │ │ + bl 7a8d6c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d19e4 │ │ │ │ ldr r3, [pc, #120] @ 2d1a04 │ │ │ │ ldr r2, [pc, #120] @ 2d1a08 │ │ │ │ ldr r1, [pc, #120] @ 2d1a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #92] @ 2d1a10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2cedfc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758aa4 │ │ │ │ + b 758b9c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1970 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq r7, lr, r0, ror #27 │ │ │ │ - addeq r8, r5, r4, lsl #18 │ │ │ │ - rsbseq r0, r1, ip, lsl #15 │ │ │ │ - @ instruction: 0x0071079c │ │ │ │ - rsbseq r5, r1, r4, lsl r7 │ │ │ │ + addeq r8, r5, r4, lsl #20 │ │ │ │ + rsbseq r0, r1, ip, lsl #17 │ │ │ │ + @ instruction: 0x0071089c │ │ │ │ + rsbseq r5, r1, r4, lsl r8 │ │ │ │ │ │ │ │ 002d1a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2d1aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d9d0 │ │ │ │ + bl 99dac8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2d1a84 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2d1a84 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a0c64 │ │ │ │ + bl 9a0d5c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -128520,16 +128520,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d1aa4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2d1a50 │ │ │ │ - rsbseq r2, fp, ip, lsl #28 │ │ │ │ - @ instruction: 0x0070f198 │ │ │ │ + rsbseq r2, fp, ip, lsl #30 │ │ │ │ + @ instruction: 0x0070f298 │ │ │ │ │ │ │ │ 002d1aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -128541,15 +128541,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9a086c │ │ │ │ + bl 9a0964 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1b98 │ │ │ │ ldr r3, [pc, #348] @ 2d1c5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1b1c │ │ │ │ @@ -128587,15 +128587,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2d1c64 │ │ │ │ ldr r9, [pc, #196] @ 2d1c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d9d0 │ │ │ │ + bl 99dac8 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 255d00 │ │ │ │ ldr r1, [pc, #168] @ 2d1c6c │ │ │ │ mov r2, #8 │ │ │ │ @@ -128608,44 +128608,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2535ac │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9a0350 │ │ │ │ + bl 9a0448 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1bd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a0874 │ │ │ │ + bl 9a096c │ │ │ │ cmp r5, #0 │ │ │ │ bne 2d1af8 │ │ │ │ ldr r3, [pc, #80] @ 2d1c70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1b34 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2c558c │ │ │ │ b 2d1b34 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ mvn r0, #0 │ │ │ │ b 2d1b58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sp, r0, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, lr, ip, lsl #24 │ │ │ │ @ instruction: 0x009d92bc │ │ │ │ - @ instruction: 0x007b2c98 │ │ │ │ - rsbseq r5, r1, r4, ror #20 │ │ │ │ - rsbseq r5, r1, r4, asr #20 │ │ │ │ + @ instruction: 0x007b2d98 │ │ │ │ + rsbseq r5, r1, r4, ror #22 │ │ │ │ + rsbseq r5, r1, r4, asr #22 │ │ │ │ addseq r7, lr, ip, ror #21 │ │ │ │ │ │ │ │ 002d1c74 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 253534 │ │ │ │ @@ -128672,15 +128672,15 @@ │ │ │ │ bl 2c7cb4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2c9ce4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -128758,15 +128758,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -128828,18 +128828,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253288 │ │ │ │ b 2d1f00 │ │ │ │ addseq r9, sp, r4, asr #1 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsbseq r5, r1, ip, ror #16 │ │ │ │ + rsbseq r5, r1, ip, ror #18 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r5, r1, r4, asr r7 │ │ │ │ - rsbseq r5, r1, r8, ror #13 │ │ │ │ + rsbseq r5, r1, r4, asr r8 │ │ │ │ + rsbseq r5, r1, r8, ror #15 │ │ │ │ │ │ │ │ 002d1f60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -128847,15 +128847,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1f90 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 25585c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ba214 │ │ │ │ + b 9ba30c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129376,16 +129376,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r8, sp, r8, asr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, sp, r8, lsr #22 │ │ │ │ ldrdeq r7, [r5], r8 │ │ │ │ - rsbseq r4, r1, ip, lsr #29 │ │ │ │ - rsbseq r4, r1, r8, asr #29 │ │ │ │ + rsbseq r4, r1, ip, lsr #31 │ │ │ │ + rsbseq r4, r1, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129921,17 +129921,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r8, sp, r0, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009d82d8 │ │ │ │ - addeq r7, r5, r4, asr r4 │ │ │ │ - rsbseq r4, r1, r8, lsr #12 │ │ │ │ - rsbseq r4, r1, r4, asr #12 │ │ │ │ + addeq r7, r5, r4, asr r5 │ │ │ │ + rsbseq r4, r1, r8, lsr #14 │ │ │ │ + rsbseq r4, r1, r4, asr #14 │ │ │ │ │ │ │ │ 002d3068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -130124,25 +130124,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -130174,15 +130174,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 255d00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2d346c │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -130196,15 +130196,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -130519,15 +130519,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2d36d4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255ef8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2d3bdc │ │ │ │ bl 2baeb0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 253654 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130547,15 +130547,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 25513c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255ef8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2d3bdc │ │ │ │ bl 2baeb0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 253654 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130609,15 +130609,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2c9c64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2d3be0 │ │ │ │ ldr r3, [pc, #156] @ 2d3bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -130655,17 +130655,17 @@ │ │ │ │ bl 2533b4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3b14 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, ip, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - umulleq r6, r5, ip, ip │ │ │ │ + umulleq r6, r5, ip, sp │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq r1, r1, r8, lsl #4 │ │ │ │ + rsbseq r1, r1, r8, lsl #6 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r7, sp, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130675,15 +130675,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 253600 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 25432c │ │ │ │ @@ -130794,15 +130794,15 @@ │ │ │ │ beq 2d3f20 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2d3ec4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -130838,15 +130838,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c9c64 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -130921,18 +130921,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253288 │ │ │ │ b 2d3fb4 │ │ │ │ umullseq r7, sp, r4, r0 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r1, r8, asr #13 │ │ │ │ + rsbseq r3, r1, r8, asr #15 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r3, r1, ip, lsl r7 │ │ │ │ - rsbseq r3, r1, ip, asr #12 │ │ │ │ + rsbseq r3, r1, ip, lsl r8 │ │ │ │ + rsbseq r3, r1, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2d42b4 │ │ │ │ @@ -131052,15 +131052,15 @@ │ │ │ │ bgt 2d40cc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2d426c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2d426c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -131079,15 +131079,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2d4244 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ b 2d4270 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2d42c0 │ │ │ │ ldr r3, [pc, #60] @ 2d42b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131256,15 +131256,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4598 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131282,15 +131282,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d4574 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ b 2d459c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d45e8 │ │ │ │ ldr r3, [pc, #60] @ 2d45e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131458,15 +131458,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d48c0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131484,15 +131484,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d489c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ b 2d48c4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d4910 │ │ │ │ ldr r3, [pc, #60] @ 2d490c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131639,32 +131639,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00855abc │ │ │ │ - addeq r5, r5, r4, lsl #21 │ │ │ │ - addeq r5, r5, ip, asr #20 │ │ │ │ - addeq r5, r5, r4, lsl sl │ │ │ │ + @ instruction: 0x00855bbc │ │ │ │ + addeq r5, r5, r4, lsl #23 │ │ │ │ + addeq r5, r5, ip, asr #22 │ │ │ │ + addeq r5, r5, r4, lsl fp │ │ │ │ ldrdeq r5, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -131879,15 +131879,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2d4d6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009d61b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r8, lsr r8 │ │ │ │ + addeq r5, r5, r8, lsr r9 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x009d5ff0 │ │ │ │ @ instruction: 0x009d5fb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -131951,15 +131951,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r5, r8, ror #10 │ │ │ │ + addeq r5, r5, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2d52a0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -132007,15 +132007,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d527c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r0, r8 │ │ │ │ bl 25525c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255220 │ │ │ │ @@ -132091,15 +132091,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2c9c64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2d52b8 │ │ │ │ ldr r3, [pc, #92] @ 2d52a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -132629,15 +132629,15 @@ │ │ │ │ b 2d5a00 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2d592c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, r4, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r5, [r5], r8 │ │ │ │ + @ instruction: 0x008551b8 │ │ │ │ addseq r5, sp, r8, lsr #14 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -132648,15 +132648,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2d69cc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d6298 │ │ │ │ @@ -132702,25 +132702,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2d69d0 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2d5e34 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -132846,20 +132846,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d9904 │ │ │ │ + bl 9d99fc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d98dc │ │ │ │ + bl 9d99d4 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d5f50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2d5bac │ │ │ │ @@ -133039,15 +133039,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2d6780 │ │ │ │ @@ -133148,15 +133148,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2d69ec │ │ │ │ bl 255d00 │ │ │ │ ldr r3, [pc, #1860] @ 2d69f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 995064 │ │ │ │ + bl 99515c │ │ │ │ b 2d5b08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5d08 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2d5c50 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5ec4 │ │ │ │ @@ -133199,15 +133199,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2d6344 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2d792c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db520 │ │ │ │ + bl 9db620 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2d63a4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2d64c0 │ │ │ │ @@ -133419,15 +133419,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2d61c4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -133602,26 +133602,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2d5c9c │ │ │ │ mov ip, #0 │ │ │ │ b 2d5f1c │ │ │ │ addseq r5, sp, ip, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r4, r5, r0, lsl #18 │ │ │ │ + addeq r4, r5, r0, lsl #20 │ │ │ │ strdeq r4, [r5], r4 @ │ │ │ │ addseq r4, sp, r0, asr #31 │ │ │ │ - addeq r4, r5, r0, lsl r5 │ │ │ │ + addeq r4, r5, r0, lsl r6 │ │ │ │ addseq r4, sp, r0, lsr lr │ │ │ │ - umulleq r4, r5, r0, r4 │ │ │ │ - addeq r4, r5, ip, lsl #8 │ │ │ │ + umulleq r4, r5, r0, r5 │ │ │ │ + addeq r4, r5, ip, lsl #10 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r4, sp, ip, ror r9 │ │ │ │ - addeq r3, r5, r4, asr #31 │ │ │ │ - addeq r3, r5, r8, lsl #31 │ │ │ │ + addeq r4, r5, r4, asr #1 │ │ │ │ + addeq r4, r5, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -133643,15 +133643,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2d6ad0 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2d6ab0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -133719,15 +133719,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r5, r0, lsl #21 │ │ │ │ + addeq r3, r5, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -133765,15 +133765,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2d7620 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d98c8 │ │ │ │ + bl 9d99c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d75b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2d74ec │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -133783,15 +133783,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2d7624 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2d760c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -134390,16 +134390,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2d6f28 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2d6df0 │ │ │ │ - addeq r3, r5, r0, lsl #17 │ │ │ │ - addeq r3, r5, ip, lsr r8 │ │ │ │ + addeq r3, r5, r0, lsl #19 │ │ │ │ + addeq r3, r5, ip, lsr r9 │ │ │ │ │ │ │ │ 002d7628 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -134434,28 +134434,28 @@ │ │ │ │ bl 25585c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2d7680 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9ba214 │ │ │ │ + b 9ba30c │ │ │ │ │ │ │ │ 002d76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134707,21 +134707,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -135146,19 +135146,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r3, sp, r0, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, sp, r8, asr #30 │ │ │ │ - addeq r2, r5, r0, lsr r8 │ │ │ │ + addeq r2, r5, r0, lsr r9 │ │ │ │ addseq r2, sp, r4, lsl sp │ │ │ │ - addeq r2, r5, ip, asr #13 │ │ │ │ - rsbseq pc, r0, r4, ror r5 @ │ │ │ │ - rsbseq pc, r0, r8, lsl #11 │ │ │ │ + addeq r2, r5, ip, asr #15 │ │ │ │ + rsbseq pc, r0, r4, ror r6 @ │ │ │ │ + rsbseq pc, r0, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -135389,15 +135389,15 @@ │ │ │ │ bhi 2d83fc │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -135414,15 +135414,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2d866c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -136253,20 +136253,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, asr #17 │ │ │ │ + addeq r1, r5, r0, asr #19 │ │ │ │ addseq r1, sp, r4, asr sp │ │ │ │ addseq r1, sp, ip, lsl #26 │ │ │ │ - addeq r1, r5, ip, ror r5 │ │ │ │ - rsbseq lr, r0, r4, lsr #8 │ │ │ │ - rsbseq lr, r0, r8, lsr r4 │ │ │ │ + addeq r1, r5, ip, ror r6 │ │ │ │ + rsbseq lr, r0, r4, lsr #10 │ │ │ │ + rsbseq lr, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136621,17 +136621,17 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d1af8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r1, [r5], ip │ │ │ │ addseq r1, sp, ip, ror #15 │ │ │ │ - addeq r0, r5, r4, asr #31 │ │ │ │ - rsbseq sp, r0, ip, ror #28 │ │ │ │ - rsbseq sp, r0, r0, lsl #29 │ │ │ │ + addeq r1, r5, r4, asr #1 │ │ │ │ + rsbseq sp, r0, ip, ror #30 │ │ │ │ + rsbseq sp, r0, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136982,19 +136982,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r1, sp, r4, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, asr #26 │ │ │ │ + addeq r0, r5, ip, asr #28 │ │ │ │ addseq r1, sp, ip, lsr r2 │ │ │ │ - addeq r0, r5, r8, lsl sl │ │ │ │ - rsbseq sp, r0, r0, asr #17 │ │ │ │ - ldrsbeq sp, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r0, r5, r8, lsl fp │ │ │ │ + rsbseq sp, r0, r0, asr #19 │ │ │ │ + ldrsbeq sp, [r0], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -137730,20 +137730,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d09b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, lsr #3 │ │ │ │ + addeq r0, r5, ip, lsr #5 │ │ │ │ addseq r0, sp, r0, asr #12 │ │ │ │ @ instruction: 0x009d05f8 │ │ │ │ - addeq pc, r4, r8, ror #28 │ │ │ │ - rsbseq ip, r0, r0, lsl sp │ │ │ │ - rsbseq ip, r0, r4, lsr #26 │ │ │ │ + addeq pc, r4, r8, ror #30 │ │ │ │ + rsbseq ip, r0, r0, lsl lr │ │ │ │ + rsbseq ip, r0, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138096,19 +138096,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r4, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, ror #23 │ │ │ │ + addeq pc, r4, r8, ror #25 │ │ │ │ ldrsbeq r0, [sp], r8 │ │ │ │ - @ instruction: 0x0084f8b0 │ │ │ │ - rsbseq ip, r0, r8, asr r7 │ │ │ │ - rsbseq ip, r0, ip, ror #14 │ │ │ │ + @ instruction: 0x0084f9b0 │ │ │ │ + rsbseq ip, r0, r8, asr r8 │ │ │ │ + rsbseq ip, r0, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138459,19 +138459,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq pc, ip, r0, lsr lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, lsr r6 @ │ │ │ │ + addeq pc, r4, r8, lsr r7 @ │ │ │ │ addseq pc, ip, r8, lsr #22 │ │ │ │ - addeq pc, r4, r4, lsl #6 │ │ │ │ - rsbseq ip, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r0, r0, asr #3 │ │ │ │ + addeq pc, r4, r4, lsl #8 │ │ │ │ + rsbseq ip, r0, ip, lsr #5 │ │ │ │ + rsbseq ip, r0, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139217,20 +139217,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq pc, ip, ip, ror r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r8, asr #20 │ │ │ │ + addeq lr, r4, r8, asr #22 │ │ │ │ addseq lr, ip, ip, asr #30 │ │ │ │ @ instruction: 0x009ceefc │ │ │ │ - addeq lr, r4, ip, lsr #14 │ │ │ │ - ldrsbeq fp, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq fp, r0, r8, ror #11 │ │ │ │ + addeq lr, r4, ip, lsr #16 │ │ │ │ + ldrsbeq fp, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq fp, r0, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139976,20 +139976,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r0, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r4, ip, ror #28 │ │ │ │ + addeq sp, r4, ip, ror #30 │ │ │ │ addseq lr, ip, r0, ror r3 │ │ │ │ addseq lr, ip, r0, lsr #6 │ │ │ │ - addeq sp, r4, r0, asr fp │ │ │ │ - ldrsheq sl, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sl, r0, ip, lsl #20 │ │ │ │ + addeq sp, r4, r0, asr ip │ │ │ │ + ldrsheq sl, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sl, r0, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -140746,20 +140746,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r4, r4, ror #4 │ │ │ │ + addeq sp, r4, r4, ror #6 │ │ │ │ addseq sp, ip, r8, ror #14 │ │ │ │ addseq sp, ip, r8, lsl r7 │ │ │ │ - addeq ip, r4, r8, asr #30 │ │ │ │ - ldrsheq r9, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r9, r0, r4, lsl #28 │ │ │ │ + addeq sp, r4, r8, asr #32 │ │ │ │ + ldrsheq r9, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, r0, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -141516,20 +141516,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cd4bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, ip, asr r6 │ │ │ │ + addeq ip, r4, ip, asr r7 │ │ │ │ addseq ip, ip, r0, ror #22 │ │ │ │ addseq ip, ip, r0, lsl fp │ │ │ │ - addeq ip, r4, r0, asr #6 │ │ │ │ - rsbseq r9, r0, r8, ror #3 │ │ │ │ - ldrsheq r9, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq ip, r4, r0, asr #8 │ │ │ │ + rsbseq r9, r0, r8, ror #5 │ │ │ │ + ldrsheq r9, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -141544,15 +141544,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2de9d0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -141625,15 +141625,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2de740 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2df024 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -141658,15 +141658,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2deff0 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -142225,19 +142225,19 @@ │ │ │ │ bl 253288 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2de7bc │ │ │ │ @ instruction: 0x009cc8bc │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r0, ip, lsl #30 │ │ │ │ + rsbseq r9, r0, ip │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r8, r0, r8, asr #14 │ │ │ │ - rsbseq r8, r0, r0, lsr #12 │ │ │ │ + rsbseq r8, r0, r8, asr #16 │ │ │ │ + rsbseq r8, r0, r0, lsr #14 │ │ │ │ │ │ │ │ 002df040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -142287,22 +142287,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df108 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 25585c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9ba214 │ │ │ │ + b 9ba30c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2df3d4 │ │ │ │ ldr r3, [pc, #656] @ 2df3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142390,22 +142390,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2df3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df2e0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2df22c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -142431,66 +142431,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #168] @ 2df400 │ │ │ │ ldr r3, [pc, #168] @ 2df404 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2df408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df194 │ │ │ │ ldr r0, [pc, #124] @ 2df40c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df2c8 │ │ │ │ ldr r0, [pc, #100] @ 2df410 │ │ │ │ ldr r3, [pc, #100] @ 2df414 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2df418 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df194 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cbcd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, ip, r0, asr #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, ip, r4, ror #24 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r0, ip, ror r4 │ │ │ │ + rsbseq r8, r0, ip, ror r5 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq lr, r9, r0, lsr r3 │ │ │ │ - @ instruction: 0x0070849c │ │ │ │ - rsbseq r7, r0, r8, lsl sl │ │ │ │ - rsbseq r8, r0, ip, lsl #8 │ │ │ │ - ldrsbeq lr, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r8, r0, r0, asr #8 │ │ │ │ - rsbseq r7, r0, r0, asr #20 │ │ │ │ + rsbseq lr, r9, r0, lsr r4 │ │ │ │ + @ instruction: 0x0070859c │ │ │ │ + rsbseq r7, r0, r8, lsl fp │ │ │ │ + rsbseq r8, r0, ip, lsl #10 │ │ │ │ + ldrsbeq lr, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r8, r0, r0, asr #10 │ │ │ │ + rsbseq r7, r0, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2df8f8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142567,55 +142567,55 @@ │ │ │ │ bne 2df614 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7aba70 │ │ │ │ + bl 7abb68 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2df724 │ │ │ │ ldr fp, [pc, #916] @ 2df914 │ │ │ │ ldr r9, [pc, #916] @ 2df918 │ │ │ │ ldr sl, [pc, #916] @ 2df91c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #884] @ 2df920 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2df754 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac208 │ │ │ │ + bl 7ac300 │ │ │ │ ldr r1, [pc, #816] @ 2df924 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7abf50 │ │ │ │ + bl 7ac048 │ │ │ │ b 2df4ac │ │ │ │ bl 253ba0 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2df554 │ │ │ │ ldr r3, [pc, #768] @ 2df928 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -142624,22 +142624,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2df92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2df52c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142662,38 +142662,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #576] @ 2df934 │ │ │ │ ldr r3, [pc, #576] @ 2df938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2df93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df490 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2df824 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9ac0 │ │ │ │ b 2df4ac │ │ │ │ ldr r3, [pc, #484] @ 2df940 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142711,43 +142711,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #396] @ 2df944 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2df948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df5e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2df94c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df670 │ │ │ │ ldr r0, [pc, #336] @ 2df950 │ │ │ │ ldr r3, [pc, #336] @ 2df954 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2df958 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df490 │ │ │ │ ldr r3, [pc, #260] @ 2df930 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df740 │ │ │ │ ldr r3, [pc, #208] @ 2df910 │ │ │ │ @@ -142763,76 +142763,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #212] @ 2df95c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2df960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df740 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2df964 │ │ │ │ ldr r0, [pc, #168] @ 2df968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df5e4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2df96c │ │ │ │ ldr r0, [pc, #144] @ 2df970 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2df740 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cb9dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009cb9b4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, ip, r8, ror #18 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - @ instruction: 0x00702b9c │ │ │ │ - ldrheq r2, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x00702c9c │ │ │ │ + ldrheq r2, [r0], #-200 @ 0xffffff38 @ │ │ │ │ strdeq fp, [r4], r8 │ │ │ │ - rsbseq r8, r0, r4, asr #6 │ │ │ │ + rsbseq r8, r0, r4, asr #8 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r0, r4, lsr #3 │ │ │ │ + rsbseq r8, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0079df94 │ │ │ │ - rsbseq r8, r0, r0, asr #3 │ │ │ │ - rsbseq r7, r0, ip, ror r6 │ │ │ │ + @ instruction: 0x0079e094 │ │ │ │ + rsbseq r8, r0, r0, asr #5 │ │ │ │ + rsbseq r7, r0, ip, ror r7 │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ - ldrsheq r6, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r8, r0, r8, lsr #2 │ │ │ │ - rsbseq r8, r0, ip, ror r0 │ │ │ │ - rsbseq sp, r9, r8, lsl #29 │ │ │ │ - rsbseq r8, r0, ip, lsr #1 │ │ │ │ - rsbseq r7, r0, ip, ror #11 │ │ │ │ - rsbseq r8, r0, r0, asr r0 │ │ │ │ - ldrsheq r7, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, r7, ip, ror #9 │ │ │ │ - rsbseq r8, r0, ip, lsl #1 │ │ │ │ - ldrsheq r7, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r7, r0, ip, lsl r5 │ │ │ │ + ldrsheq r6, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r0, r8, lsr #4 │ │ │ │ + rsbseq r8, r0, ip, ror r1 │ │ │ │ + rsbseq sp, r9, r8, lsl #31 │ │ │ │ + rsbseq r8, r0, ip, lsr #3 │ │ │ │ + rsbseq r7, r0, ip, ror #13 │ │ │ │ + rsbseq r8, r0, r0, asr r1 │ │ │ │ + ldrsheq r7, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r6, r7, ip, ror #11 │ │ │ │ + rsbseq r8, r0, ip, lsl #3 │ │ │ │ + ldrsheq r8, [r0], #-12 @ │ │ │ │ + rsbseq r7, r0, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2dfcbc │ │ │ │ ldr r3, [pc, #816] @ 2dfcc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142841,15 +142841,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b46f4 │ │ │ │ + bl 7b47ec │ │ │ │ ldr r5, [pc, #772] @ 2dfcc4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2dfa34 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfa2c │ │ │ │ @@ -142858,15 +142858,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2dfccc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -142876,25 +142876,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 253ba0 │ │ │ │ b 2df9d4 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #644] @ 2dfcd0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2dfb40 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9ac0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ ldr r2, [pc, #608] @ 2dfcd4 │ │ │ │ ldr r3, [pc, #584] @ 2dfcc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142962,26 +142962,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #324] @ 2dfce8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2dfcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2dfa5c │ │ │ │ ldr r3, [pc, #264] @ 2dfcdc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dfaf4 │ │ │ │ ldr r3, [pc, #248] @ 2dfce0 │ │ │ │ @@ -142998,72 +142998,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #188] @ 2dfcf0 │ │ │ │ ldr r2, [pc, #188] @ 2dfcf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2dfcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2dfaf4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2dfcfc │ │ │ │ ldr r0, [pc, #136] @ 2dfd00 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2dfa5c │ │ │ │ ldr r1, [pc, #112] @ 2dfd04 │ │ │ │ ldr r3, [pc, #112] @ 2dfd08 │ │ │ │ ldr r0, [pc, #112] @ 2dfd0c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2dfaf4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, ip, r0, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, ip, r0, ror #8 │ │ │ │ muleq r0, r0, lr │ │ │ │ - addeq fp, r4, r8, ror r3 │ │ │ │ + addeq fp, r4, r8, ror r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, ip, r8, lsr #7 │ │ │ │ - addeq fp, r4, r8, asr r2 │ │ │ │ + addeq fp, r4, r8, asr r3 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r0, r8, ror #27 │ │ │ │ - ldrsbeq r7, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sp, r9, r4, asr sl │ │ │ │ - rsbseq r7, r0, ip, ror #26 │ │ │ │ - rsbseq r7, r0, r8, lsr r1 │ │ │ │ - rsbseq r7, r0, r8, lsl sp │ │ │ │ - rsbseq r7, r0, r4, lsl #3 │ │ │ │ - ldrsheq sp, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r7, r0, r4, lsl #26 │ │ │ │ - rsbseq r7, r0, ip, asr r1 │ │ │ │ + rsbseq r7, r0, r8, ror #29 │ │ │ │ + ldrsbeq r7, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, r9, r4, asr fp │ │ │ │ + rsbseq r7, r0, ip, ror #28 │ │ │ │ + rsbseq r7, r0, r8, lsr r2 │ │ │ │ + rsbseq r7, r0, r8, lsl lr │ │ │ │ + rsbseq r7, r0, r4, lsl #5 │ │ │ │ + ldrsheq sp, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r7, r0, r4, lsl #28 │ │ │ │ + rsbseq r7, r0, ip, asr r2 │ │ │ │ │ │ │ │ 002dfd10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143091,28 +143091,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b46f4 │ │ │ │ + bl 7b47ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfe1c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfe14 │ │ │ │ ldr r2, [pc, #136] @ 2dfe3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2dfe40 │ │ │ │ ldr r3, [pc, #92] @ 2dfe38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -143128,15 +143128,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ba0 │ │ │ │ b 2dfdac │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9ac0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ b 2dfdd0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [ip], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq fp, ip, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143151,23 +143151,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b46f4 │ │ │ │ + bl 7b47ec │ │ │ │ ldr r5, [pc, #176] @ 2dff40 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2dfeec │ │ │ │ bl 2c9ac0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ ldr r2, [pc, #148] @ 2dff44 │ │ │ │ ldr r3, [pc, #136] @ 2dff3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143190,15 +143190,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2dfea8 │ │ │ │ bl 253ba0 │ │ │ │ b 2dfefc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @@ -143225,51 +143225,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e0088 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2e007c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7af808 │ │ │ │ + bl 7af900 │ │ │ │ ldr r9, [pc, #420] @ 2e0154 │ │ │ │ ldr r7, [pc, #420] @ 2e0158 │ │ │ │ ldr sl, [pc, #420] @ 2e015c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #384] @ 2e0160 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #344] @ 2e0164 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0098 │ │ │ │ ldr r1, [pc, #320] @ 2e0168 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7afa08 │ │ │ │ + bl 7afb00 │ │ │ │ ldr r2, [pc, #300] @ 2e016c │ │ │ │ ldr r3, [pc, #264] @ 2e014c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143308,53 +143308,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #128] @ 2e017c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0020 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e0184 │ │ │ │ ldr r0, [pc, #84] @ 2e0188 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0020 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009caeb0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq sl, ip, ip, lr │ │ │ │ - rsbseq r2, r0, ip, ror #2 │ │ │ │ - rsbseq r2, r0, r8, lsl #3 │ │ │ │ + rsbseq r2, r0, ip, ror #4 │ │ │ │ + rsbseq r2, r0, r8, lsl #5 │ │ │ │ strdeq sl, [r4], r4 │ │ │ │ - rsbseq r7, r0, r4, ror #19 │ │ │ │ + rsbseq r7, r0, r4, ror #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x009caddc │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, sl, r4, ror #6 │ │ │ │ - rsbseq r7, r0, r4, ror #15 │ │ │ │ - rsbseq lr, sl, r0, lsr r3 │ │ │ │ - rsbseq r7, r0, r4, lsl r8 │ │ │ │ + rsbseq lr, sl, r4, ror #8 │ │ │ │ + rsbseq r7, r0, r4, ror #17 │ │ │ │ + rsbseq lr, sl, r0, lsr r4 │ │ │ │ + rsbseq r7, r0, r4, lsl r9 │ │ │ │ │ │ │ │ 002e018c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -143379,57 +143379,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7aba70 │ │ │ │ + bl 7abb68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e02f4 │ │ │ │ ldr fp, [pc, #440] @ 2e03d0 │ │ │ │ ldr r8, [pc, #440] @ 2e03d4 │ │ │ │ ldr sl, [pc, #440] @ 2e03d8 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #408] @ 2e03dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afecc │ │ │ │ + bl 7affc4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #368] @ 2e03e0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0314 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac208 │ │ │ │ + bl 7ac300 │ │ │ │ ldr r1, [pc, #336] @ 2e03e4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7abf50 │ │ │ │ + bl 7ac048 │ │ │ │ ldr r2, [pc, #304] @ 2e03e8 │ │ │ │ ldr r3, [pc, #268] @ 2e03c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143440,15 +143440,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9ac0 │ │ │ │ b 2e02b0 │ │ │ │ bl 253ba0 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2e01e0 │ │ │ │ ldr r3, [pc, #208] @ 2e03ec │ │ │ │ @@ -143469,53 +143469,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #128] @ 2e03f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e03fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0284 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e0400 │ │ │ │ ldr r0, [pc, #84] @ 2e0404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0284 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, ror ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, ip, r8, asr ip │ │ │ │ - rsbseq r1, r0, r4, lsl #30 │ │ │ │ - rsbseq r1, r0, r0, lsr #30 │ │ │ │ - addeq sl, r4, ip, lsl #23 │ │ │ │ - @ instruction: 0x00707798 │ │ │ │ + rsbseq r2, r0, r4 │ │ │ │ + rsbseq r2, r0, r0, lsr #32 │ │ │ │ + addeq sl, r4, ip, lsl #25 │ │ │ │ + @ instruction: 0x00707898 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq sl, ip, r4, ror #22 │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r7, r0, lsr sl │ │ │ │ - rsbseq r7, r0, r8, ror #10 │ │ │ │ - ldrsheq r5, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x0070759c │ │ │ │ + rsbseq r5, r7, r0, lsr fp │ │ │ │ + rsbseq r7, r0, r8, ror #12 │ │ │ │ + ldrsheq r5, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x0070769c │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -143573,15 +143573,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e04c0 │ │ │ │ ldr r5, [pc, #1400] @ 2e0a78 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0e78 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2e0a7c │ │ │ │ ldr r3, [pc, #1364] @ 2e0a80 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -143605,15 +143605,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e064c │ │ │ │ ldr r1, [pc, #1284] @ 2e0a88 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2e0a8c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -143628,17 +143628,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ - bl 994450 │ │ │ │ + bl 994548 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2e0a94 │ │ │ │ ldr r3, [pc, #1104] @ 2e0a5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -143654,34 +143654,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9ba1e4 │ │ │ │ + bl 9ba2dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e0c54 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2e0a98 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2e0a9c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9fd8 │ │ │ │ + bl 9ba0d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -143817,15 +143817,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -143834,15 +143834,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2e0aa4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e07f8 │ │ │ │ mov r6, r3 │ │ │ │ b 2e04f8 │ │ │ │ ldr r1, [pc, #368] @ 2e0aa8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -143859,15 +143859,15 @@ │ │ │ │ bne 2e0d34 │ │ │ │ ldr r0, [pc, #312] @ 2e0aac │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2e086c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -143891,20 +143891,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2e0ab0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -143917,47 +143917,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009ca9d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ umullseq sl, ip, ip, r9 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r7, r0, r4, asr r5 │ │ │ │ - rsbseq r7, r0, r4, lsr r5 │ │ │ │ + rsbseq r7, r0, r4, asr r6 │ │ │ │ + rsbseq r7, r0, r4, lsr r6 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - rsbseq r7, r0, ip, ror #9 │ │ │ │ + rsbseq r7, r0, ip, ror #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r0, ip, lsl #21 │ │ │ │ - rsbseq r5, r0, r8, asr sl │ │ │ │ - rsbseq r7, r0, ip, asr #8 │ │ │ │ - rsbseq r7, r0, r8, lsl r4 │ │ │ │ + rsbseq r5, r0, ip, lsl #23 │ │ │ │ + rsbseq r5, r0, r8, asr fp │ │ │ │ + rsbseq r7, r0, ip, asr #10 │ │ │ │ + rsbseq r7, r0, r8, lsl r5 │ │ │ │ addseq sl, ip, r4, lsl r8 │ │ │ │ - rsbseq r5, r0, ip, ror #18 │ │ │ │ - rsbseq r7, r0, r4, lsl #7 │ │ │ │ + rsbseq r5, r0, ip, ror #20 │ │ │ │ + rsbseq r7, r0, r4, lsl #9 │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ - rsbseq r7, r0, r4, ror r2 │ │ │ │ + rsbseq r7, r0, r4, ror r3 │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ - rsbseq r7, r0, ip, lsl #2 │ │ │ │ - rsbseq r5, r0, r8, ror #11 │ │ │ │ - rsbseq r5, r0, r8, lsr #9 │ │ │ │ - ldrsbeq r5, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r7, r0, ip, lsl #4 │ │ │ │ + rsbseq r5, r0, r8, ror #13 │ │ │ │ + rsbseq r5, r0, r8, lsr #11 │ │ │ │ + ldrsbeq r5, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r1, r0, r0, asr lr │ │ │ │ - ldrheq r6, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00706c90 │ │ │ │ - rsbseq r6, r0, r0, lsr lr │ │ │ │ + ldrheq r6, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00706d90 │ │ │ │ + rsbseq r6, r0, r0, lsr pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r6, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r6, r0, r4, lsr #25 │ │ │ │ - ldrsbeq r6, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r9, r4, ip, ror #29 │ │ │ │ - rsbseq r6, r0, r8, lsr #22 │ │ │ │ + ldrsbeq r6, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, r0, r4, lsr #27 │ │ │ │ + ldrsbeq r6, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r9, r4, ip, ror #31 │ │ │ │ + rsbseq r6, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -143971,15 +143971,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2e0ab4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -143995,46 +143995,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2e0c10 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9ba64c │ │ │ │ + bl 9ba744 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9b00c0 │ │ │ │ + bl 9b01b8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2e0ab8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ b 2e0590 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ba208 │ │ │ │ + bl 9ba300 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9ba214 │ │ │ │ + bl 9ba30c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -144047,15 +144047,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9ba440 │ │ │ │ + bl 9ba538 │ │ │ │ b 2e0664 │ │ │ │ ldr r1, [pc, #-456] @ 2e0abc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e07d8 │ │ │ │ ldr r1, [pc, #-452] @ 2e0ad4 │ │ │ │ @@ -144075,15 +144075,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144092,29 +144092,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2e0ac0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e07d8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144123,23 +144123,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2e0ac4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0988 │ │ │ │ ldr r0, [pc, #-748] @ 2e0ac8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e07f8 │ │ │ │ ldr r3, [pc, #-776] @ 2e0acc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2e0b18 │ │ │ │ ldr r3, [pc, #-792] @ 2e0ad0 │ │ │ │ @@ -144162,45 +144162,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2e0adc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0b24 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e0600 │ │ │ │ ldr r0, [pc, #-936] @ 2e0ae0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e07d8 │ │ │ │ ldr r0, [pc, #-968] @ 2e0ae4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e0b24 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2e0ae8 │ │ │ │ ldr r0, [pc, #-996] @ 2e0aec │ │ │ │ ldr r2, [pc, #-996] @ 2e0af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -144208,26 +144208,26 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 9954a8 │ │ │ │ + bl 9955a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e0408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0efc │ │ │ │ ldr r5, [pc, #48] @ 2e0f44 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 9943a4 │ │ │ │ + bl 99449c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -144265,15 +144265,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -144287,18 +144287,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r9, ip, ip, lsr #29 │ │ │ │ adceq r1, ip, r0, asr #23 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r0, asr #20 │ │ │ │ - @ instruction: 0x00849dbc │ │ │ │ - rsbseq r6, r0, r8, ror #19 │ │ │ │ - rsbseq r4, r0, r0, ror r9 │ │ │ │ + rsbseq r6, r0, r0, asr #22 │ │ │ │ + @ instruction: 0x00849ebc │ │ │ │ + rsbseq r6, r0, r8, ror #21 │ │ │ │ + rsbseq r4, r0, r0, ror sl │ │ │ │ │ │ │ │ 002e103c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -144350,15 +144350,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [pc, #280] @ 2e1244 │ │ │ │ ldr r3, [pc, #244] @ 2e1224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -144391,52 +144391,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e1254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e10a8 │ │ │ │ ldr r0, [pc, #88] @ 2e1258 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e10a8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, ip, ip, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r1, ip, r0, lsr #21 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r0, lsl r9 │ │ │ │ - ldrsheq r6, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, r0, r0, lsl sl │ │ │ │ + ldrsheq r6, [r0], #-148 @ 0xffffff6c @ │ │ │ │ adceq r1, ip, r8, asr #20 │ │ │ │ @ instruction: 0x009c9cf0 │ │ │ │ andeq r2, r0, r4, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r6, r0, r8, asr #21 │ │ │ │ - rsbseq r6, r0, r8, lsl #22 │ │ │ │ + rsbseq r6, r0, r8, asr #23 │ │ │ │ + rsbseq r6, r0, r8, lsl #24 │ │ │ │ │ │ │ │ 002e125c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2e130c │ │ │ │ @@ -144462,33 +144462,33 @@ │ │ │ │ beq 2e12e0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 994450 │ │ │ │ + bl 994548 │ │ │ │ b 2e12e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [pc, #44] @ 2e131c │ │ │ │ ldr r1, [pc, #44] @ 2e1320 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ addseq r9, ip, r4, lsr #23 │ │ │ │ ldrdeq r1, [ip], r4 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r0, asr r7 │ │ │ │ + rsbseq r6, r0, r0, asr r8 │ │ │ │ adceq r1, ip, r0, ror #16 │ │ │ │ - ldrsheq r6, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq r6, [r0], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002e1324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2e1464 │ │ │ │ @@ -144511,20 +144511,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2e13a0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ba1e4 │ │ │ │ + bl 9ba2dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e141c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ba64c │ │ │ │ + bl 9ba744 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -144533,49 +144533,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1400 │ │ │ │ ldr r1, [pc, #140] @ 2e1470 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca598 │ │ │ │ ldr r1, [pc, #108] @ 2e1474 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e145c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e13a0 │ │ │ │ ldr r2, [pc, #60] @ 2e1478 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2e13a0 │ │ │ │ bl 253ba0 │ │ │ │ b 2e1428 │ │ │ │ addseq r9, ip, r0, ror #21 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r4, r0, r0, lsl #25 │ │ │ │ - ldrsheq r4, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r4, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r0, r0, lsl #27 │ │ │ │ + ldrsheq r4, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq r4, [r0], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, r0, lr │ │ │ │ │ │ │ │ 002e147c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144625,26 +144625,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e14fc │ │ │ │ ldr r1, [pc, #52] @ 2e1580 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e1324 │ │ │ │ addseq r9, ip, r4, lsl #19 │ │ │ │ @ instruction: 0x00ac16b4 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r4, lsr r5 │ │ │ │ + rsbseq r6, r0, r4, lsr r6 │ │ │ │ adceq r1, ip, r4, ror r6 │ │ │ │ - rsbseq r6, r0, ip, lsl #10 │ │ │ │ + rsbseq r6, r0, ip, lsl #12 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - rsbseq r6, r0, r0, lsr #9 │ │ │ │ + rsbseq r6, r0, r0, lsr #11 │ │ │ │ │ │ │ │ 002e1584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2e1634 │ │ │ │ @@ -144659,41 +144659,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ - bl 99429c │ │ │ │ + bl 994394 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r2, [pc, #80] @ 2e1638 │ │ │ │ ldr r1, [pc, #80] @ 2e163c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 995088 │ │ │ │ + bl 995180 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00ac15b4 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r6, r0, r4, asr r7 │ │ │ │ + rsbseq r6, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2e18a8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -144793,15 +144793,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9c64 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca598 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #184] @ 2e18c0 │ │ │ │ ldr r3, [pc, #160] @ 2e18ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144843,17 +144843,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2e1724 │ │ │ │ @ instruction: 0x009c97b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, ip, r0, lsl #15 │ │ │ │ - rsbseq r5, r0, ip, lsr #30 │ │ │ │ + rsbseq r6, r0, ip, lsr #32 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r4, r0, r0, ror r8 │ │ │ │ + rsbseq r4, r0, r0, ror r9 │ │ │ │ addseq r9, ip, r4, lsl r6 │ │ │ │ addseq r9, ip, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2e1994 │ │ │ │ @@ -144895,22 +144895,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9de8 │ │ │ │ ldr r1, [pc, #36] @ 2e19a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca598 │ │ │ │ addseq r9, ip, ip, lsr r5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsbeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r4, r0, r0, ror #12 │ │ │ │ + ldrsbeq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, r0, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2e1a40 │ │ │ │ ldr r3, [pc, #132] @ 2e1a44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145241,15 +145241,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2b016c │ │ │ │ b 2e1d78 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, asr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c91d0 │ │ │ │ - rsbseq r5, r0, r4, ror r9 │ │ │ │ + rsbseq r5, r0, r4, ror sl │ │ │ │ addseq r9, ip, ip, lsl #1 │ │ │ │ addseq r9, ip, r4 │ │ │ │ addseq r8, ip, ip, lsr #31 │ │ │ │ │ │ │ │ 002e1ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -145345,15 +145345,15 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, ip, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r0, lsl #29 │ │ │ │ blne 2e2074 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r2, sl, r0, lsl r8 │ │ │ │ + rsbseq r2, sl, r0, lsl r9 │ │ │ │ @ instruction: 0x009c8df8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -145426,40 +145426,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e2218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2144 │ │ │ │ ldr r0, [pc, #56] @ 2e221c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2144 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r8, ror sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r8, ror #26 │ │ │ │ addseq r8, ip, r4, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, ip, lsl #23 │ │ │ │ - rsbseq r5, r0, r4, asr #23 │ │ │ │ + rsbseq r5, r0, ip, lsl #25 │ │ │ │ + rsbseq r5, r0, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -145558,29 +145558,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2e24e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2288 │ │ │ │ ldr r0, [pc, #244] @ 2e24ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2288 │ │ │ │ ldr r3, [pc, #224] @ 2e24f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2358 │ │ │ │ ldr r3, [pc, #188] @ 2e24e0 │ │ │ │ @@ -145597,54 +145597,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #132] @ 2e24f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e24f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2358 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2e24fc │ │ │ │ ldr r0, [pc, #84] @ 2e2500 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2358 │ │ │ │ @ instruction: 0x009c8bd0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, ip, lsr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq r8, ip, r8, lsr fp │ │ │ │ muleq r0, ip, r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, r4, lsl #20 │ │ │ │ - rsbseq r5, r0, r0, asr #20 │ │ │ │ + rsbseq r5, r0, r4, lsl #22 │ │ │ │ + rsbseq r5, r0, r0, asr #22 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq r5, r0, ip, lsl #20 │ │ │ │ - rsbseq r4, r0, r4, lsl #18 │ │ │ │ - ldrsbeq r5, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r4, r0, r0, asr r9 │ │ │ │ + rsbseq r5, r0, ip, lsl #22 │ │ │ │ + rsbseq r4, r0, r4, lsl #20 │ │ │ │ + ldrsbeq r5, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r4, r0, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2e276c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145720,28 +145720,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #308] @ 2e2790 │ │ │ │ ldr r3, [pc, #308] @ 2e2794 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e2798 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e25cc │ │ │ │ ldr r3, [pc, #240] @ 2e2784 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e25cc │ │ │ │ ldr r3, [pc, #224] @ 2e2788 │ │ │ │ @@ -145759,15 +145759,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #164] @ 2e279c │ │ │ │ ldr r3, [pc, #164] @ 2e27a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e27a4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -145778,48 +145778,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2e27b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e25cc │ │ │ │ ldr r0, [pc, #108] @ 2e27b4 │ │ │ │ ldr r3, [pc, #108] @ 2e27b8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2e27bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e25cc │ │ │ │ @ instruction: 0x009c88f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c88d0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ umullseq r8, ip, ip, r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r9, ip, lsr #32 │ │ │ │ - rsbseq r5, r0, r4, lsr r8 │ │ │ │ - rsbseq r4, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x0079af90 │ │ │ │ - ldrheq r5, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, r0, ip, lsl #13 │ │ │ │ - rsbseq sl, r9, ip, ror #30 │ │ │ │ - rsbseq r5, r0, ip, ror #14 │ │ │ │ - ldrsbeq r4, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sl, r9, r0, asr #30 │ │ │ │ - rsbseq r5, r0, r8, asr r7 │ │ │ │ - rsbseq r4, r0, r4, lsr #13 │ │ │ │ + rsbseq fp, r9, ip, lsr #2 │ │ │ │ + rsbseq r5, r0, r4, lsr r9 │ │ │ │ + rsbseq r4, r0, r8, lsr #16 │ │ │ │ + @ instruction: 0x0079b090 │ │ │ │ + ldrheq r5, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r4, r0, ip, lsl #15 │ │ │ │ + rsbseq fp, r9, ip, rrx │ │ │ │ + rsbseq r5, r0, ip, ror #16 │ │ │ │ + ldrsbeq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, r9, r0, asr #32 │ │ │ │ + rsbseq r5, r0, r8, asr r8 │ │ │ │ + rsbseq r4, r0, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2e2d5c │ │ │ │ @@ -145855,15 +145855,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2890 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c6aac │ │ │ │ + bl 7c6ba4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2a8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e2a10 │ │ │ │ @@ -145903,23 +145903,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2e2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2e2864 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -145943,24 +145943,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2e2d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2890 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e2864 │ │ │ │ b 2e2974 │ │ │ │ @@ -145981,46 +145981,46 @@ │ │ │ │ beq 2e2ad0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2e2d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e288c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2c54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e2890 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2e2d8c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2950 │ │ │ │ ldr r0, [pc, #696] @ 2e2d90 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e288c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 25462c │ │ │ │ ldr r3, [pc, #616] @ 2e2d68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -146046,33 +146046,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #548] @ 2e2d98 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e2d9c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2ab0 │ │ │ │ ldr r0, [pc, #504] @ 2e2da0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2890 │ │ │ │ ldr r3, [pc, #424] @ 2e2d68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2ab0 │ │ │ │ ldr r3, [pc, #448] @ 2e2d94 │ │ │ │ @@ -146095,15 +146095,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #364] @ 2e2da4 │ │ │ │ ldr r3, [pc, #364] @ 2e2da8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2e2dac │ │ │ │ @@ -146127,88 +146127,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #248] @ 2e2db0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2e2db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2aa8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2e2db8 │ │ │ │ ldr r0, [pc, #200] @ 2e2dbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2aa8 │ │ │ │ ldr r3, [pc, #172] @ 2e2dc0 │ │ │ │ ldr r0, [pc, #172] @ 2e2dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2ab0 │ │ │ │ ldr ip, [pc, #144] @ 2e2dc8 │ │ │ │ ldr r3, [pc, #144] @ 2e2dcc │ │ │ │ ldr r0, [pc, #144] @ 2e2dd0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2ab0 │ │ │ │ addseq r8, ip, ip, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r4, lsl #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, ip, r4, lsl #11 │ │ │ │ andeq r3, r0, r0, ror #23 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r5, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r5, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ - rsbseq r5, r0, r0, lsr #11 │ │ │ │ - rsbseq r5, r0, ip, lsl #10 │ │ │ │ - rsbseq r5, r0, r4, lsl #9 │ │ │ │ - rsbseq r5, r0, r0, lsl #10 │ │ │ │ + rsbseq r5, r0, r0, lsr #13 │ │ │ │ + rsbseq r5, r0, ip, lsl #12 │ │ │ │ + rsbseq r5, r0, r4, lsl #11 │ │ │ │ + rsbseq r5, r0, r0, lsl #12 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq r5, r0, r0, asr r3 │ │ │ │ - rsbseq r4, r0, r4, lsl r2 │ │ │ │ - rsbseq r5, r0, r0, lsr r4 │ │ │ │ - rsbseq sl, r9, r0, asr sl │ │ │ │ - rsbseq r5, r0, r4, lsr #5 │ │ │ │ - rsbseq r4, r0, r8, asr #2 │ │ │ │ - rsbseq r5, r0, r0, ror #6 │ │ │ │ - ldrheq r4, [r0], #-12 @ │ │ │ │ - rsbseq r5, r0, r8, lsr #6 │ │ │ │ - rsbseq r4, r0, r0, lsl r1 │ │ │ │ - ldrheq r5, [r0], #-16 @ │ │ │ │ - rsbseq r4, r0, ip, ror #1 │ │ │ │ - rsbseq sl, r9, ip, asr #18 │ │ │ │ - rsbseq r5, r0, r0, lsr #3 │ │ │ │ - rsbseq r4, r0, r0, asr #1 │ │ │ │ + rsbseq r5, r0, r0, asr r4 │ │ │ │ + rsbseq r4, r0, r4, lsl r3 │ │ │ │ + rsbseq r5, r0, r0, lsr r5 │ │ │ │ + rsbseq sl, r9, r0, asr fp │ │ │ │ + rsbseq r5, r0, r4, lsr #7 │ │ │ │ + rsbseq r4, r0, r8, asr #4 │ │ │ │ + rsbseq r5, r0, r0, ror #8 │ │ │ │ + ldrheq r4, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r0, r8, lsr #8 │ │ │ │ + rsbseq r4, r0, r0, lsl r2 │ │ │ │ + ldrheq r5, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r0, ip, ror #3 │ │ │ │ + rsbseq sl, r9, ip, asr #20 │ │ │ │ + rsbseq r5, r0, r0, lsr #5 │ │ │ │ + rsbseq r4, r0, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2e34a4 │ │ │ │ ldr r3, [pc, #1716] @ 2e34a8 │ │ │ │ @@ -146335,26 +146335,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2e34c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2e74 │ │ │ │ ldr r3, [pc, #1188] @ 2e34cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2f00 │ │ │ │ ldr r3, [pc, #1156] @ 2e34c0 │ │ │ │ @@ -146371,23 +146371,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e34d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2f00 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3148 │ │ │ │ ldr r3, [pc, #1052] @ 2e34d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -146408,28 +146408,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #956] @ 2e34d8 │ │ │ │ ldr r3, [pc, #956] @ 2e34dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e34e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9de8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9de8 │ │ │ │ ldr r1, [pc, #892] @ 2e34e4 │ │ │ │ @@ -146447,21 +146447,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e34e8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2e74 │ │ │ │ ldr r0, [pc, #816] @ 2e34ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e2f00 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253be8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -146495,29 +146495,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #632] @ 2e34f0 │ │ │ │ ldr r2, [pc, #632] @ 2e34f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e34f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ ldr r3, [pc, #508] @ 2e34b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2e335c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -146540,27 +146540,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #464] @ 2e34fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2e34d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e32c0 │ │ │ │ @@ -146579,110 +146579,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #316] @ 2e3504 │ │ │ │ ldr r2, [pc, #316] @ 2e3508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e350c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3510 │ │ │ │ ldr r0, [pc, #264] @ 2e3514 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ ldr r0, [pc, #240] @ 2e3518 │ │ │ │ ldr r3, [pc, #240] @ 2e351c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3520 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3148 │ │ │ │ ldr r1, [pc, #208] @ 2e3524 │ │ │ │ ldr r3, [pc, #208] @ 2e3528 │ │ │ │ ldr r0, [pc, #208] @ 2e352c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ ldr r1, [pc, #176] @ 2e3530 │ │ │ │ ldr r3, [pc, #176] @ 2e3534 │ │ │ │ ldr r0, [pc, #176] @ 2e3538 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e31e8 │ │ │ │ addseq r8, ip, ip, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009c7efc │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, r4, asr r0 │ │ │ │ + rsbseq r5, r0, r4, asr r1 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r3, r0, ip, lsr #28 │ │ │ │ + rsbseq r3, r0, ip, lsr #30 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq sl, r9, ip, ror #10 │ │ │ │ - rsbseq r5, r0, r4, ror r0 │ │ │ │ - rsbseq r3, r0, r4, asr ip │ │ │ │ - rsbseq r5, r0, r0, asr #32 │ │ │ │ - rsbseq r4, r0, r0, asr pc │ │ │ │ - rsbseq r3, r0, r0, asr sp │ │ │ │ - rsbseq sl, r9, r0, lsl r4 │ │ │ │ - rsbseq r4, r0, r4, lsl #30 │ │ │ │ + rsbseq sl, r9, ip, ror #12 │ │ │ │ + rsbseq r5, r0, r4, ror r1 │ │ │ │ + rsbseq r3, r0, r4, asr sp │ │ │ │ + rsbseq r5, r0, r0, asr #2 │ │ │ │ + rsbseq r5, r0, r0, asr r0 │ │ │ │ + rsbseq r3, r0, r0, asr lr │ │ │ │ + rsbseq sl, r9, r0, lsl r5 │ │ │ │ + rsbseq r5, r0, r4 │ │ │ │ + ldrsheq r3, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r0, ip, lsr pc │ │ │ │ + rsbseq r3, r0, r8, asr #22 │ │ │ │ + rsbseq r4, r0, r4, ror #26 │ │ │ │ + rsbseq r4, r0, r0, lsl #27 │ │ │ │ + rsbseq r3, r0, r4, lsr #21 │ │ │ │ + rsbseq r4, r0, r0, ror #28 │ │ │ │ ldrsheq r3, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r4, r0, ip, lsr lr │ │ │ │ - rsbseq r3, r0, r8, asr #20 │ │ │ │ - rsbseq r4, r0, r4, ror #24 │ │ │ │ - rsbseq r4, r0, r0, lsl #25 │ │ │ │ - rsbseq r3, r0, r4, lsr #19 │ │ │ │ - rsbseq r4, r0, r0, ror #26 │ │ │ │ - ldrsheq r3, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r9, r0, ror #4 │ │ │ │ - rsbseq r4, r0, r0, ror #26 │ │ │ │ - rsbseq r3, r0, r4, asr #19 │ │ │ │ - rsbseq sl, r9, r0, lsr r2 │ │ │ │ - rsbseq r4, r0, r0, lsr #26 │ │ │ │ - @ instruction: 0x0070399c │ │ │ │ - rsbseq r4, r0, r8, lsr #23 │ │ │ │ - rsbseq r4, r0, r0, asr #23 │ │ │ │ - rsbseq r3, r0, r0, ror r9 │ │ │ │ + rsbseq sl, r9, r0, ror #6 │ │ │ │ + rsbseq r4, r0, r0, ror #28 │ │ │ │ + rsbseq r3, r0, r4, asr #21 │ │ │ │ + rsbseq sl, r9, r0, lsr r3 │ │ │ │ + rsbseq r4, r0, r0, lsr #28 │ │ │ │ + @ instruction: 0x00703a9c │ │ │ │ + rsbseq r4, r0, r8, lsr #25 │ │ │ │ + rsbseq r4, r0, r0, asr #25 │ │ │ │ + rsbseq r3, r0, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e3718 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146767,57 +146767,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #136] @ 2e3740 │ │ │ │ ldr r3, [pc, #136] @ 2e3744 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e363c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e374c │ │ │ │ ldr r3, [pc, #88] @ 2e3750 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e3754 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e363c │ │ │ │ @ instruction: 0x009c78bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r7, ip, r8, r8 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r7, ip, r4, ror #16 │ │ │ │ addseq r7, ip, r4, lsr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r9, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r4, r0, r4, lsl #22 │ │ │ │ - ldrheq r3, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x00799f94 │ │ │ │ - rsbseq r4, r0, r0, asr #21 │ │ │ │ - ldrsheq r3, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq sl, [r9], #-0 @ │ │ │ │ + rsbseq r4, r0, r4, lsl #24 │ │ │ │ + ldrheq r3, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x0079a094 │ │ │ │ + rsbseq r4, r0, r0, asr #23 │ │ │ │ + ldrsheq r3, [r0], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2e3e2c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -146946,26 +146946,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2e3e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e37f0 │ │ │ │ ldr r3, [pc, #1184] @ 2e3e54 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e387c │ │ │ │ ldr r3, [pc, #1152] @ 2e3e48 │ │ │ │ @@ -146982,22 +146982,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e387c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3ad0 │ │ │ │ ldr r3, [pc, #1052] @ 2e3e5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -147018,28 +147018,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #956] @ 2e3e60 │ │ │ │ ldr r3, [pc, #956] @ 2e3e64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9de8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9de8 │ │ │ │ ldr r1, [pc, #892] @ 2e3e6c │ │ │ │ @@ -147057,21 +147057,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3e70 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e37f0 │ │ │ │ ldr r0, [pc, #816] @ 2e3e74 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e387c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253be8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147105,29 +147105,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #632] @ 2e3e78 │ │ │ │ ldr r2, [pc, #632] @ 2e3e7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ ldr r2, [pc, #508] @ 2e3e38 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e3ce4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -147150,27 +147150,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #464] @ 2e3e84 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e3e5c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3c48 │ │ │ │ @@ -147189,110 +147189,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #316] @ 2e3e8c │ │ │ │ ldr r2, [pc, #316] @ 2e3e90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3e98 │ │ │ │ ldr r0, [pc, #264] @ 2e3e9c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ ldr r0, [pc, #240] @ 2e3ea0 │ │ │ │ ldr r3, [pc, #240] @ 2e3ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3ad0 │ │ │ │ ldr r1, [pc, #208] @ 2e3eac │ │ │ │ ldr r3, [pc, #208] @ 2e3eb0 │ │ │ │ ldr r0, [pc, #208] @ 2e3eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ ldr r1, [pc, #176] @ 2e3eb8 │ │ │ │ ldr r3, [pc, #176] @ 2e3ebc │ │ │ │ ldr r0, [pc, #176] @ 2e3ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3b70 │ │ │ │ addseq r7, ip, r4, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, ip, r4, lsl #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, ip, r0, ror r5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000048bc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r4, r0, ip, lsr r8 │ │ │ │ + rsbseq r4, r0, ip, lsr r9 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r3, r0, r4, lsr #9 │ │ │ │ + rsbseq r3, r0, r4, lsr #11 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq r9, r9, r4, ror #23 │ │ │ │ - rsbseq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r3, r0, ip, asr #5 │ │ │ │ - ldrheq r4, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, r0, r8, lsr r7 │ │ │ │ - rsbseq r3, r0, r8, asr #7 │ │ │ │ - rsbseq r9, r9, r8, lsl #21 │ │ │ │ - rsbseq r4, r0, ip, ror r5 │ │ │ │ + rsbseq r9, r9, r4, ror #25 │ │ │ │ + rsbseq r4, r0, ip, ror #15 │ │ │ │ + rsbseq r3, r0, ip, asr #7 │ │ │ │ + ldrheq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r0, r8, lsr r8 │ │ │ │ + rsbseq r3, r0, r8, asr #9 │ │ │ │ + rsbseq r9, r9, r8, lsl #23 │ │ │ │ + rsbseq r4, r0, ip, ror r6 │ │ │ │ + rsbseq r3, r0, ip, ror #4 │ │ │ │ + rsbseq r4, r0, r4, lsr #14 │ │ │ │ + rsbseq r3, r0, r0, asr #3 │ │ │ │ + ldrsbeq r4, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsheq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, r0, ip, lsl r1 │ │ │ │ + rsbseq r4, r0, r8, asr #12 │ │ │ │ rsbseq r3, r0, ip, ror #2 │ │ │ │ - rsbseq r4, r0, r4, lsr #12 │ │ │ │ - rsbseq r3, r0, r0, asr #1 │ │ │ │ - ldrsbeq r4, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq r4, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r3, r0, ip, lsl r0 │ │ │ │ - rsbseq r4, r0, r8, asr #10 │ │ │ │ - rsbseq r3, r0, ip, rrx │ │ │ │ - ldrsbeq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r3, r0, ip, lsr r0 │ │ │ │ - rsbseq r9, r9, r8, lsr #17 │ │ │ │ - @ instruction: 0x00704398 │ │ │ │ - rsbseq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r0, r0, lsr #4 │ │ │ │ - rsbseq r4, r0, r8, lsr r2 │ │ │ │ - rsbseq r2, r0, r8, ror #31 │ │ │ │ + ldrsbeq r9, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r4, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, r0, ip, lsr r1 │ │ │ │ + rsbseq r9, r9, r8, lsr #19 │ │ │ │ + @ instruction: 0x00704498 │ │ │ │ + rsbseq r3, r0, r4, lsl r1 │ │ │ │ + rsbseq r4, r0, r0, lsr #6 │ │ │ │ + rsbseq r4, r0, r8, lsr r3 │ │ │ │ + rsbseq r3, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e40a0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -147377,57 +147377,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [pc, #136] @ 2e40c8 │ │ │ │ ldr r3, [pc, #136] @ 2e40cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e40d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3fc4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e40d4 │ │ │ │ ldr r3, [pc, #88] @ 2e40d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e40dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e3fc4 │ │ │ │ addseq r6, ip, r4, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, ip, r0, lsl pc │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0x009c6edc │ │ │ │ umullseq r6, ip, ip, lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r9, r8, asr #12 │ │ │ │ - rsbseq r4, r0, ip, lsr #5 │ │ │ │ - rsbseq r2, r0, r0, lsr sp │ │ │ │ - rsbseq r9, r9, ip, lsl #12 │ │ │ │ - rsbseq r4, r0, r8, ror #4 │ │ │ │ - rsbseq r2, r0, r0, ror sp │ │ │ │ + rsbseq r9, r9, r8, asr #14 │ │ │ │ + rsbseq r4, r0, ip, lsr #7 │ │ │ │ + rsbseq r2, r0, r0, lsr lr │ │ │ │ + rsbseq r9, r9, ip, lsl #14 │ │ │ │ + rsbseq r4, r0, r8, ror #6 │ │ │ │ + rsbseq r2, r0, r0, ror lr │ │ │ │ │ │ │ │ 002e40e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2e4184 │ │ │ │ @@ -147455,26 +147455,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r8, lsl lr │ │ │ │ - ldrsbeq r4, [r0], #-20 @ 0xffffffec @ │ │ │ │ - umulleq r6, r4, r4, ip │ │ │ │ - ldrheq r4, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r2, r9, r8, lsl pc │ │ │ │ + ldrsbeq r4, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + umulleq r6, r4, r4, sp │ │ │ │ + ldrheq r4, [r0], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002e4194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -147551,15 +147551,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0758 │ │ │ │ + bl 7b0850 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2e4584 │ │ │ │ ldr r3, [pc, #656] @ 2e4578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -147582,15 +147582,15 @@ │ │ │ │ bhi 2e4348 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2e44a0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9ba3fc │ │ │ │ + bl 9ba4f4 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2e436c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2e43fc │ │ │ │ mov r2, #0 │ │ │ │ @@ -147654,24 +147654,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2e459c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e436c │ │ │ │ ldr r2, [pc, #228] @ 2e458c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4348 │ │ │ │ @@ -147694,54 +147694,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e45a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4348 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2e45a8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e436c │ │ │ │ ldr r0, [pc, #76] @ 2e45ac │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4348 │ │ │ │ addseq r6, ip, ip, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c6bd4 │ │ │ │ muleq r0, r0, lr │ │ │ │ addseq r6, ip, r8, lsr fp │ │ │ │ addseq r6, ip, r4, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r0, ip, ror #16 │ │ │ │ + rsbseq r1, r0, ip, ror #18 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbseq r1, r0, r0, lsr #14 │ │ │ │ - rsbseq r1, r0, r8, lsr #16 │ │ │ │ - rsbseq r1, r0, r4, asr #14 │ │ │ │ + rsbseq r1, r0, r0, lsr #16 │ │ │ │ + rsbseq r1, r0, r8, lsr #18 │ │ │ │ + rsbseq r1, r0, r4, asr #16 │ │ │ │ │ │ │ │ 002e45b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -147800,19 +147800,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 254d40 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2e46cc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba1c4 │ │ │ │ + bl 9ba2bc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9ba3ac │ │ │ │ + bl 9ba4a4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2e4630 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c9a70 │ │ │ │ b 2e4630 │ │ │ │ @@ -147844,44 +147844,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ ldr r8, [pc, #2736] @ 2e5214 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e49a8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4790 │ │ │ │ ldr r0, [pc, #2712] @ 2e5218 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a8a90 │ │ │ │ + bl 7a8b88 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4a8c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e499c │ │ │ │ ldr r0, [pc, #2656] @ 2e521c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2e5220 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -147905,15 +147905,15 @@ │ │ │ │ bne 2e4844 │ │ │ │ ldr r3, [pc, #2536] @ 2e5224 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2e4b94 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2e4868 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -147922,15 +147922,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8a80 │ │ │ │ + bl 7a8b78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e48a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4ad4 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -147989,29 +147989,29 @@ │ │ │ │ bl 2ca598 │ │ │ │ ldr r1, [pc, #2220] @ 2e5238 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9b90 │ │ │ │ b 2e49e0 │ │ │ │ - bl 94e81c │ │ │ │ + bl 94e914 │ │ │ │ mov r9, #0 │ │ │ │ b 2e47d0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #2164] @ 2e5234 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4c8c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9ac0 │ │ │ │ ldr r2, [pc, #2132] @ 2e523c │ │ │ │ ldr r3, [pc, #2084] @ 2e5210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -148052,15 +148052,15 @@ │ │ │ │ bne 2e4e50 │ │ │ │ mov r0, fp │ │ │ │ bl 255994 │ │ │ │ b 2e4a4c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #1936] @ 2e5234 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4f98 │ │ │ │ mov r0, r4 │ │ │ │ @@ -148101,33 +148101,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #1764] @ 2e524c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2e5250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c5330 │ │ │ │ + bl 7c5428 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4ee0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -148163,27 +148163,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #1524] @ 2e5254 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2e5258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r3, [pc, #1452] @ 2e5240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e49d0 │ │ │ │ ldr r3, [pc, #1436] @ 2e5244 │ │ │ │ @@ -148199,27 +148199,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #1388] @ 2e525c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2e5260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e49d0 │ │ │ │ ldr r3, [pc, #1344] @ 2e5264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5028 │ │ │ │ ldr r3, [pc, #1292] @ 2e5244 │ │ │ │ @@ -148235,23 +148235,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e5268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4948 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148274,29 +148274,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #1104] @ 2e526c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2e5270 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2e5274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r3, [pc, #1000] @ 2e5240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4a80 │ │ │ │ ldr r3, [pc, #984] @ 2e5244 │ │ │ │ @@ -148312,31 +148312,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #964] @ 2e5278 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2e527c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b938 │ │ │ │ + bl 99ba30 │ │ │ │ ldr r3, [pc, #832] @ 2e5234 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2e4a80 │ │ │ │ ldr r3, [pc, #820] @ 2e5240 │ │ │ │ @@ -148358,27 +148358,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #788] @ 2e5280 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2e5284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r3, [pc, #672] @ 2e5240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4ab4 │ │ │ │ ldr r3, [pc, #656] @ 2e5244 │ │ │ │ @@ -148394,27 +148394,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #652] @ 2e5288 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2e528c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4ab4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4948 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2e4db8 │ │ │ │ ldr r3, [pc, #508] @ 2e5240 │ │ │ │ @@ -148434,162 +148434,162 @@ │ │ │ │ beq 2e514c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #500] @ 2e5290 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2e5294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2e5298 │ │ │ │ ldr r0, [pc, #452] @ 2e529c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e49d0 │ │ │ │ ldr r0, [pc, #428] @ 2e52a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4d98 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2e52a4 │ │ │ │ ldr r0, [pc, #404] @ 2e52a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4ab4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2e52ac │ │ │ │ ldr r0, [pc, #376] @ 2e52b0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2e52b4 │ │ │ │ ldr r0, [pc, #348] @ 2e52b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2e52bc │ │ │ │ ldr r0, [pc, #320] @ 2e52c0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ ldr r3, [pc, #296] @ 2e52c4 │ │ │ │ ldr r0, [pc, #296] @ 2e52c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2e52cc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2e52d0 │ │ │ │ ldr r0, [pc, #256] @ 2e52d4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2e52d8 │ │ │ │ ldr r0, [pc, #228] @ 2e52dc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2e4a80 │ │ │ │ addseq r6, ip, r0, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c66bc │ │ │ │ - rsbseq r3, r0, r0, asr #23 │ │ │ │ - rsbseq r3, r0, r4, lsl #23 │ │ │ │ - rsbseq r0, sl, r8, asr #32 │ │ │ │ + rsbseq r3, r0, r0, asr #25 │ │ │ │ + rsbseq r3, r0, r4, lsl #25 │ │ │ │ + rsbseq r0, sl, r8, asr #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq r8, r9, ip, lsl #27 │ │ │ │ - rsbseq r5, sl, r8, asr r5 │ │ │ │ + rsbseq r8, r9, ip, lsl #29 │ │ │ │ + rsbseq r5, sl, r8, asr r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r6, ip, r4, lsr r4 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r0, r8, lsl #17 │ │ │ │ - rsbseq r2, r0, ip, lsl #4 │ │ │ │ - rsbseq r3, r0, r0, asr r7 │ │ │ │ - rsbseq r2, r0, r4, lsl r1 │ │ │ │ - rsbseq r3, r0, r8, asr r6 │ │ │ │ - rsbseq r2, r0, r4, lsl #1 │ │ │ │ + rsbseq r3, r0, r8, lsl #19 │ │ │ │ + rsbseq r2, r0, ip, lsl #6 │ │ │ │ + rsbseq r3, r0, r0, asr r8 │ │ │ │ + rsbseq r2, r0, r4, lsl r2 │ │ │ │ + rsbseq r3, r0, r8, asr r7 │ │ │ │ + rsbseq r2, r0, r4, lsl #3 │ │ │ │ andeq r3, r0, r8, asr pc │ │ │ │ - rsbseq r3, r0, ip, ror r6 │ │ │ │ - rsbseq r8, r9, ip, ror #16 │ │ │ │ - rsbseq r3, r0, r4, ror r6 │ │ │ │ - rsbseq r1, r0, r0, asr pc │ │ │ │ - rsbseq r3, r0, ip, lsl r5 │ │ │ │ - rsbseq r1, r0, r0, asr #29 │ │ │ │ - rsbseq r3, r0, r8, lsr #8 │ │ │ │ - rsbseq r1, r0, r8, lsl #28 │ │ │ │ - rsbseq r3, r0, r4, ror #6 │ │ │ │ - rsbseq r1, r0, r8, ror sp │ │ │ │ - ldrsbeq r3, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r3, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, r4, lsr #26 │ │ │ │ - rsbseq r3, r0, r8, ror #6 │ │ │ │ - rsbseq r3, r0, r0, asr r2 │ │ │ │ - rsbseq r1, r0, ip, ror #25 │ │ │ │ - @ instruction: 0x00703298 │ │ │ │ - rsbseq r1, r0, r8, asr #25 │ │ │ │ - rsbseq r3, r0, r0, lsr #4 │ │ │ │ - rsbseq r1, r0, r4, lsr #25 │ │ │ │ - rsbseq r3, r0, r0, ror r2 │ │ │ │ - rsbseq r1, r0, r0, lsl #25 │ │ │ │ - rsbseq r8, r9, ip, ror #9 │ │ │ │ - rsbseq r1, r0, r4, asr ip │ │ │ │ - ldrsheq r3, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, r0, r0, asr #3 │ │ │ │ - rsbseq r1, r0, ip, lsr #24 │ │ │ │ - ldrheq r3, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r0, r8, lsl #24 │ │ │ │ + rsbseq r3, r0, ip, ror r7 │ │ │ │ + rsbseq r8, r9, ip, ror #18 │ │ │ │ + rsbseq r3, r0, r4, ror r7 │ │ │ │ + rsbseq r2, r0, r0, asr r0 │ │ │ │ + rsbseq r3, r0, ip, lsl r6 │ │ │ │ + rsbseq r1, r0, r0, asr #31 │ │ │ │ + rsbseq r3, r0, r8, lsr #10 │ │ │ │ + rsbseq r1, r0, r8, lsl #30 │ │ │ │ + rsbseq r3, r0, r4, ror #8 │ │ │ │ + rsbseq r1, r0, r8, ror lr │ │ │ │ + ldrsbeq r3, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r1, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r0, r4, ror r3 │ │ │ │ + rsbseq r1, r0, r4, lsr #28 │ │ │ │ + rsbseq r3, r0, r8, ror #8 │ │ │ │ + rsbseq r3, r0, r0, asr r3 │ │ │ │ + rsbseq r1, r0, ip, ror #27 │ │ │ │ + @ instruction: 0x00703398 │ │ │ │ + rsbseq r1, r0, r8, asr #27 │ │ │ │ + rsbseq r3, r0, r0, lsr #6 │ │ │ │ + rsbseq r1, r0, r4, lsr #27 │ │ │ │ + rsbseq r3, r0, r0, ror r3 │ │ │ │ + rsbseq r1, r0, r0, lsl #27 │ │ │ │ + rsbseq r8, r9, ip, ror #11 │ │ │ │ + rsbseq r1, r0, r4, asr sp │ │ │ │ + ldrsheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r3, r0, r0, asr #5 │ │ │ │ + rsbseq r1, r0, ip, lsr #26 │ │ │ │ + ldrheq r3, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r1, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -148632,15 +148632,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2e53b4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e53ac │ │ │ │ pop {r4, lr} │ │ │ │ - b 98bcf4 │ │ │ │ + b 98bdec │ │ │ │ pop {r4, lr} │ │ │ │ b 25588c │ │ │ │ bl 2555b0 │ │ │ │ b 2e539c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148738,18 +148738,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2e5428 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, ip, ror #19 │ │ │ │ - rsbseq r3, r0, ip, lsr r0 │ │ │ │ - rsbseq r3, r0, ip, lsr #32 │ │ │ │ - rsbseq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r3, r0, r8 │ │ │ │ + rsbseq r3, r0, ip, lsr r1 │ │ │ │ + rsbseq r3, r0, ip, lsr #2 │ │ │ │ + rsbseq r3, r0, r8, lsl r1 │ │ │ │ + rsbseq r3, r0, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2e56f8 │ │ │ │ ldr r3, [pc, #380] @ 2e56fc │ │ │ │ @@ -148847,18 +148847,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e55a8 │ │ │ │ b 2e55d8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, ip, lsr r8 │ │ │ │ - rsbseq r2, r0, r4, lsr #29 │ │ │ │ - rsbseq r2, r0, r4, ror lr │ │ │ │ - rsbseq r2, r0, r4, asr #28 │ │ │ │ - rsbseq r2, r0, r4, ror #27 │ │ │ │ + rsbseq r2, r0, r4, lsr #31 │ │ │ │ + rsbseq r2, r0, r4, ror pc │ │ │ │ + rsbseq r2, r0, r4, asr #30 │ │ │ │ + rsbseq r2, r0, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -148943,25 +148943,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2e5c3c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ ldr r1, [pc, #944] @ 2e5c40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ ldr r1, [pc, #928] @ 2e5c44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2e5b74 │ │ │ │ ldr r1, [pc, #900] @ 2e5c48 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ @@ -148999,32 +148999,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2e5a64 │ │ │ │ ldr r1, [pc, #764] @ 2e5c54 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ ldr r7, [pc, #744] @ 2e5c58 │ │ │ │ ldr r1, [pc, #744] @ 2e5c5c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99fbac │ │ │ │ + bl 99fca4 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #684] @ 2e5c60 │ │ │ │ ldr r3, [pc, #632] @ 2e5c30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -149066,33 +149066,33 @@ │ │ │ │ bne 2e58e8 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2e5920 │ │ │ │ ldr r1, [pc, #516] @ 2e5c70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f820 │ │ │ │ + bl 99f918 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5b08 │ │ │ │ ldr r1, [pc, #496] @ 2e5c74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f820 │ │ │ │ + bl 99f918 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5994 │ │ │ │ ldr ip, [pc, #476] @ 2e5c78 │ │ │ │ ldr r3, [pc, #476] @ 2e5c7c │ │ │ │ ldr r1, [pc, #476] @ 2e5c80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r6, #0 │ │ │ │ b 2e59a0 │ │ │ │ ldr r1, [pc, #440] @ 2e5c84 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -149113,125 +149113,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2e5c94 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2e5c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2e5abc │ │ │ │ ldr r1, [pc, #352] @ 2e5c9c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b6d8 │ │ │ │ + bl 99b7d0 │ │ │ │ b 2e5abc │ │ │ │ ldr ip, [pc, #336] @ 2e5ca0 │ │ │ │ ldr r3, [pc, #336] @ 2e5ca4 │ │ │ │ ldr r1, [pc, #336] @ 2e5ca8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2e5cac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2e5abc │ │ │ │ ldr r0, [pc, #308] @ 2e5cb0 │ │ │ │ ldr r3, [pc, #308] @ 2e5cb4 │ │ │ │ ldr r1, [pc, #308] @ 2e5cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [pc, #280] @ 2e5cbc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ b 2e5abc │ │ │ │ ldr r1, [pc, #264] @ 2e5cc0 │ │ │ │ ldr r3, [pc, #264] @ 2e5cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2e5cc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2e5ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [pc, #240] @ 2e5cd0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ b 2e5abc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2e5cd4 │ │ │ │ ldr r3, [pc, #220] @ 2e5cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2e5cdc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2e5ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [pc, #196] @ 2e5ce4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ b 2e5abc │ │ │ │ addseq r5, ip, ip, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, r0, asr #11 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x00702c90 │ │ │ │ - rsbseq r4, r6, r4, lsr pc │ │ │ │ - rsbseq r2, r0, r8, ror ip │ │ │ │ - rsbseq r4, r6, r0, lsl #26 │ │ │ │ - rsbseq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r2, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, r0, r8, lsr #26 │ │ │ │ + @ instruction: 0x00702d90 │ │ │ │ + rsbseq r5, r6, r4, lsr r0 │ │ │ │ + rsbseq r2, r0, r8, ror sp │ │ │ │ + rsbseq r4, r6, r0, lsl #28 │ │ │ │ + rsbseq r2, r0, r4, lsl #28 │ │ │ │ + ldrsheq r2, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, r0, r8, lsr #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, r8, lsl sp │ │ │ │ + rsbseq r2, r0, r8, lsl lr │ │ │ │ addseq r5, ip, r8, ror #8 │ │ │ │ - ldrheq r2, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, r0, r0, lsr #23 │ │ │ │ - rsbseq ip, r0, ip, ror r0 │ │ │ │ - rsbseq r2, r0, r8, lsl ip │ │ │ │ - rsbseq r2, r0, r8, lsl #24 │ │ │ │ - rsbseq r2, r0, r4, lsr #24 │ │ │ │ - addeq r5, r4, r4, asr r3 │ │ │ │ - rsbseq r2, r0, ip, ror sl │ │ │ │ - rsbseq r2, r0, r8, lsr fp │ │ │ │ - ldrsbeq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, r0, r0, lsl #23 │ │ │ │ + ldrheq r2, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, r0, r0, lsr #25 │ │ │ │ + rsbseq ip, r0, ip, ror r1 │ │ │ │ + rsbseq r2, r0, r8, lsl sp │ │ │ │ + rsbseq r2, r0, r8, lsl #26 │ │ │ │ + rsbseq r2, r0, r4, lsr #26 │ │ │ │ + addeq r5, r4, r4, asr r4 │ │ │ │ + rsbseq r2, r0, ip, ror fp │ │ │ │ + rsbseq r2, r0, r8, lsr ip │ │ │ │ + ldrsbeq r2, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, r0, r0, lsl #25 │ │ │ │ ldrdeq r5, [r4], ip │ │ │ │ - rsbseq r2, r0, r4, lsl #20 │ │ │ │ + rsbseq r2, r0, r4, lsl #22 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq r2, r0, r4, lsr #22 │ │ │ │ - rsbseq r3, r6, ip, lsl #23 │ │ │ │ - umulleq r5, r4, ip, r2 │ │ │ │ - rsbseq r2, r0, r4, asr #19 │ │ │ │ + rsbseq r2, r0, r4, lsr #24 │ │ │ │ + rsbseq r3, r6, ip, lsl #25 │ │ │ │ + umulleq r5, r4, ip, r3 │ │ │ │ + rsbseq r2, r0, r4, asr #21 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - ldrheq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r5, r4, r0, ror r2 │ │ │ │ - @ instruction: 0x00702994 │ │ │ │ - ldrheq r2, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r2, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r5, r4, r0, ror r3 │ │ │ │ + @ instruction: 0x00702a94 │ │ │ │ + ldrheq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r0, r4, asr fp │ │ │ │ + addeq r5, r4, ip, lsr #6 │ │ │ │ rsbseq r2, r0, r4, asr sl │ │ │ │ - addeq r5, r4, ip, lsr #4 │ │ │ │ - rsbseq r2, r0, r4, asr r9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, ip, asr #20 │ │ │ │ - ldrsbeq r2, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r5, r4, ip, ror #3 │ │ │ │ - rsbseq r2, r0, r4, lsl r9 │ │ │ │ + rsbseq r2, r0, ip, asr #22 │ │ │ │ + ldrsbeq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r5, r4, ip, ror #5 │ │ │ │ + rsbseq r2, r0, r4, lsl sl │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq r2, r0, r8, lsr r9 │ │ │ │ + rsbseq r2, r0, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2e5f0c │ │ │ │ ldr r3, [pc, #524] @ 2e5f10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149336,15 +149336,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2e5f48 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e5dd4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2e5f4c │ │ │ │ ldr r3, [pc, #132] @ 2e5f50 │ │ │ │ @@ -149356,15 +149356,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 254278 │ │ │ │ b 2e5eac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, ip, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, ip, ror #1 │ │ │ │ @@ -149373,21 +149373,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addseq r5, ip, r0, asr #32 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, ror #6 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x00702898 │ │ │ │ - addeq r4, r4, r0, ror pc │ │ │ │ - @ instruction: 0x00702690 │ │ │ │ + @ instruction: 0x00702998 │ │ │ │ + addeq r5, r4, r0, ror r0 │ │ │ │ + @ instruction: 0x00702790 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq r2, r0, ip, asr r8 │ │ │ │ - addeq r4, r4, ip, lsl pc │ │ │ │ - rsbseq r2, r0, r0, asr #12 │ │ │ │ + rsbseq r2, r0, ip, asr r9 │ │ │ │ + addeq r5, r4, ip, lsl r0 │ │ │ │ + rsbseq r2, r0, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -149541,27 +149541,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2e620c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00702790 │ │ │ │ - rsbseq r1, fp, ip, asr #3 │ │ │ │ - rsbseq r6, sl, r0, lsl #3 │ │ │ │ - ldrheq lr, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r0, r4, lsl #12 │ │ │ │ - addeq r4, r4, r8, asr ip │ │ │ │ - rsbseq r2, r0, ip, ror r3 │ │ │ │ - rsbseq r2, r0, r8, asr #11 │ │ │ │ + rsbseq r2, r0, r0, asr #17 │ │ │ │ + @ instruction: 0x00702890 │ │ │ │ + rsbseq r1, fp, ip, asr #5 │ │ │ │ + rsbseq r6, sl, r0, lsl #5 │ │ │ │ + ldrheq lr, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, r0, r4, lsl #14 │ │ │ │ + addeq r4, r4, r8, asr sp │ │ │ │ + rsbseq r2, r0, ip, ror r4 │ │ │ │ + rsbseq r2, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r4, r4, r4, lsr ip │ │ │ │ - rsbseq r2, r0, ip, asr r3 │ │ │ │ - rsbseq r2, r0, r8, lsr #11 │ │ │ │ + addeq r4, r4, r4, lsr sp │ │ │ │ + rsbseq r2, r0, ip, asr r4 │ │ │ │ + rsbseq r2, r0, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2e62c4 │ │ │ │ ldr r9, [pc, #156] @ 2e62c8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -149599,16 +149599,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r2, r0, r0, lsr #10 │ │ │ │ - rsbseq r2, r0, r0, lsr r5 │ │ │ │ + rsbseq r2, r0, r0, lsr #12 │ │ │ │ + rsbseq r2, r0, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149675,16 +149675,16 @@ │ │ │ │ bl 254278 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2e62f8 │ │ │ │ b 2e637c │ │ │ │ - rsbseq r2, r0, r8, asr #8 │ │ │ │ - rsbseq r2, r0, ip, lsl #7 │ │ │ │ + rsbseq r2, r0, r8, asr #10 │ │ │ │ + rsbseq r2, r0, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2e6578 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -149764,29 +149764,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e52e0 │ │ │ │ b 2e6460 │ │ │ │ ldr r1, [pc, #64] @ 2e6590 │ │ │ │ ldr r0, [pc, #64] @ 2e6594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mov r0, r5 │ │ │ │ bl 254278 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2e6460 │ │ │ │ bl 256134 │ │ │ │ addseq r4, ip, r0, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ @ instruction: 0x009c49b0 │ │ │ │ - rsbseq r2, r0, r0, asr #4 │ │ │ │ + rsbseq r2, r0, r0, asr #6 │ │ │ │ adceq ip, fp, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -150069,38 +150069,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2e6a7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r4, ip, r0, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, ip, asr ip │ │ │ │ - rsbseq r2, r0, r0, asr #2 │ │ │ │ - ldrheq r2, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r2, r0, r0, asr #3 │ │ │ │ - rsbseq r2, r0, r0, lsr #3 │ │ │ │ - rsbseq r2, r0, r4, ror r1 │ │ │ │ - rsbseq sl, pc, r8, lsl #28 │ │ │ │ - rsbseq r2, r0, r8, asr #32 │ │ │ │ - rsbseq r2, r0, r8, lsr r0 │ │ │ │ - rsbseq r2, r0, r8, lsr #32 │ │ │ │ - rsbseq r2, r0, r8, lsl r0 │ │ │ │ + rsbseq fp, r9, ip, asr sp │ │ │ │ + rsbseq r2, r0, r0, asr #4 │ │ │ │ + ldrheq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r2, r0, r0, asr #5 │ │ │ │ + rsbseq r2, r0, r0, lsr #5 │ │ │ │ + rsbseq r2, r0, r4, ror r2 │ │ │ │ + rsbseq sl, pc, r8, lsl #30 │ │ │ │ + rsbseq r2, r0, r8, asr #2 │ │ │ │ + rsbseq r2, r0, r8, lsr r1 │ │ │ │ + rsbseq r2, r0, r8, lsr #2 │ │ │ │ + rsbseq r2, r0, r8, lsl r1 │ │ │ │ umullseq r4, ip, r4, r5 │ │ │ │ - rsbseq sl, pc, ip, ror #24 │ │ │ │ - rsbseq r1, r0, r4, asr lr │ │ │ │ - rsbseq r1, r0, r8, lsr #28 │ │ │ │ - ldrsheq r1, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq fp, r9, r8, lsl #18 │ │ │ │ - ldrsbeq sl, [pc], #-184 @ │ │ │ │ - addeq r4, r4, r0, lsr #8 │ │ │ │ - rsbseq r1, r0, r8, asr #22 │ │ │ │ - rsbseq r1, r0, r4, asr lr │ │ │ │ + rsbseq sl, pc, ip, ror #26 │ │ │ │ + rsbseq r1, r0, r4, asr pc │ │ │ │ + rsbseq r1, r0, r8, lsr #30 │ │ │ │ + ldrsheq r1, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, r9, r8, lsl #20 │ │ │ │ + ldrsbeq sl, [pc], #-200 @ │ │ │ │ + addeq r4, r4, r0, lsr #10 │ │ │ │ + rsbseq r1, r0, r8, asr #24 │ │ │ │ + rsbseq r1, r0, r4, asr pc │ │ │ │ strdeq r4, [r4], ip │ │ │ │ - rsbseq r1, r0, r0, lsr #22 │ │ │ │ - rsbseq r1, r0, ip, lsr lr │ │ │ │ + rsbseq r1, r0, r0, lsr #24 │ │ │ │ + rsbseq r1, r0, ip, lsr pc │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2e6bf0 │ │ │ │ @@ -150190,15 +150190,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2e6b14 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r0, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x009c42fc │ │ │ │ - ldrsheq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsheq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 002e6c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -150277,15 +150277,15 @@ │ │ │ │ beq 2e6dc4 │ │ │ │ mov r5, r8 │ │ │ │ b 2e6c7c │ │ │ │ ldr r1, [pc, #360] @ 2e6eb4 │ │ │ │ ldr r0, [pc, #360] @ 2e6eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mov r0, r4 │ │ │ │ bl 254278 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -150365,23 +150365,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 256134 │ │ │ │ @ instruction: 0x009c41f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r0, r4, asr #20 │ │ │ │ + rsbseq r1, r0, r4, asr #22 │ │ │ │ adceq fp, fp, r4, lsl #28 │ │ │ │ umullseq r4, ip, r0, r0 │ │ │ │ - addeq r3, r4, ip, lsl #31 │ │ │ │ - ldrheq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r1, r0, r4, asr #20 │ │ │ │ - addeq r3, r4, r8, ror #30 │ │ │ │ - @ instruction: 0x00701690 │ │ │ │ - rsbseq r1, r0, ip, lsl #20 │ │ │ │ + addeq r4, r4, ip, lsl #1 │ │ │ │ + ldrheq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r1, r0, r4, asr #22 │ │ │ │ + addeq r4, r4, r8, rrx │ │ │ │ + @ instruction: 0x00701790 │ │ │ │ + rsbseq r1, r0, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -150557,16 +150557,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r1, r0, r4, asr r6 │ │ │ │ - rsbseq r1, r0, r4, lsr #12 │ │ │ │ + rsbseq r1, r0, r4, asr r7 │ │ │ │ + rsbseq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150725,18 +150725,18 @@ │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 254278 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7248 │ │ │ │ - rsbseq r1, r0, r0, asr r5 │ │ │ │ - rsbseq r1, r0, r8, asr #10 │ │ │ │ - rsbseq r1, r0, r0, lsr r4 │ │ │ │ - rsbseq r1, r0, r4, ror #7 │ │ │ │ + rsbseq r1, r0, r0, asr r6 │ │ │ │ + rsbseq r1, r0, r8, asr #12 │ │ │ │ + rsbseq r1, r0, r0, lsr r5 │ │ │ │ + rsbseq r1, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2e7588 │ │ │ │ ldr r3, [pc, #264] @ 2e758c │ │ │ │ @@ -150932,16 +150932,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255f28 │ │ │ │ str r8, [r4] │ │ │ │ b 2e7668 │ │ │ │ bl 2e6598 │ │ │ │ mov r5, r0 │ │ │ │ b 2e76f8 │ │ │ │ - rsbseq r1, r0, ip, ror r1 │ │ │ │ - rsbseq r1, r0, r8, asr #2 │ │ │ │ + rsbseq r1, r0, ip, ror r2 │ │ │ │ + rsbseq r1, r0, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2e7b94 │ │ │ │ mov r4, r3 │ │ │ │ @@ -151167,15 +151167,15 @@ │ │ │ │ beq 2e7934 │ │ │ │ b 2e7abc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2e7ba8 │ │ │ │ ldr r0, [pc, #116] @ 2e7bac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mov r0, r5 │ │ │ │ bl 254278 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151191,20 +151191,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7bb0 │ │ │ │ ldr r0, [pc, #40] @ 2e7bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e7b3c │ │ │ │ addseq r3, ip, r4, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r0, r0, asr pc │ │ │ │ + rsbseq r1, r0, r0, asr r0 │ │ │ │ @ instruction: 0x009c35fc │ │ │ │ - ldrsheq r0, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r0, r0, ip, asr ip │ │ │ │ + ldrsheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, r0, ip, asr sp │ │ │ │ adceq fp, fp, ip, lsl r0 │ │ │ │ - rsbseq r0, r0, r8, lsl #24 │ │ │ │ + rsbseq r0, r0, r8, lsl #26 │ │ │ │ adceq sl, fp, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -151394,18 +151394,18 @@ │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 254278 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7ca4 │ │ │ │ - rsbseq r0, r0, r0, asr #21 │ │ │ │ - rsbseq r0, r0, ip, ror sl │ │ │ │ - ldrheq r0, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r0, r0, ror r9 │ │ │ │ + rsbseq r0, r0, r0, asr #23 │ │ │ │ + rsbseq r0, r0, ip, ror fp │ │ │ │ + ldrheq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r0, r0, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2e8228 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -151592,15 +151592,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2e812c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2e8240 │ │ │ │ ldr r0, [pc, #104] @ 2e8244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mov r0, r5 │ │ │ │ bl 254278 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151612,19 +151612,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2e7ff4 │ │ │ │ bl 256134 │ │ │ │ addseq r2, ip, ip, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r0, r4, lsl r8 │ │ │ │ + rsbseq r0, r0, r4, lsl r9 │ │ │ │ addseq r2, ip, r0, asr #29 │ │ │ │ - ldrheq r0, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r0, [r0], #-140 @ 0xffffff74 @ │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - ldrheq r0, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r0, [r0], #-104 @ 0xffffff98 @ │ │ │ │ adceq sl, fp, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e838c │ │ │ │ @@ -151877,16 +151877,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255f28 │ │ │ │ str r8, [r4] │ │ │ │ b 2e8520 │ │ │ │ bl 2e6598 │ │ │ │ mov r5, r0 │ │ │ │ b 2e85b8 │ │ │ │ - rsbseq r0, r0, r4, asr #5 │ │ │ │ - @ instruction: 0x00700290 │ │ │ │ + rsbseq r0, r0, r4, asr #7 │ │ │ │ + @ instruction: 0x00700390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -152341,47 +152341,47 @@ │ │ │ │ b 2e8bf0 │ │ │ │ mov r6, r0 │ │ │ │ b 2e8a84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r4, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, ip, r0, lsl #7 │ │ │ │ - rsbeq pc, pc, r0, ror #19 │ │ │ │ - strheq pc, [pc], #-152 @ │ │ │ │ - @ instruction: 0x006ff99c │ │ │ │ - rsbeq pc, pc, r4, lsl #19 │ │ │ │ - @ instruction: 0x00799698 │ │ │ │ - rsbeq pc, pc, ip, ror fp @ │ │ │ │ - strdeq pc, [pc], #-188 @ │ │ │ │ - rsbeq pc, pc, r4, lsl #24 │ │ │ │ - rsbeq pc, pc, r4, ror #23 │ │ │ │ - rsbeq pc, pc, r4, asr #23 │ │ │ │ - rsbeq pc, pc, r0, lsr #20 │ │ │ │ - rsbseq r9, r9, ip, lsr #10 │ │ │ │ + rsbeq pc, pc, r0, ror #21 │ │ │ │ + strheq pc, [pc], #-168 @ │ │ │ │ + @ instruction: 0x006ffa9c │ │ │ │ + rsbeq pc, pc, r4, lsl #21 │ │ │ │ + @ instruction: 0x00799798 │ │ │ │ + rsbeq pc, pc, ip, ror ip @ │ │ │ │ + strdeq pc, [pc], #-204 @ │ │ │ │ + rsbeq pc, pc, r4, lsl #26 │ │ │ │ + rsbeq pc, pc, r4, ror #25 │ │ │ │ + rsbeq pc, pc, r4, asr #25 │ │ │ │ + rsbeq pc, pc, r0, lsr #22 │ │ │ │ + rsbseq r9, r9, ip, lsr #12 │ │ │ │ │ │ │ │ 002e8dc4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2e6c04 │ │ │ │ ldr r2, [pc, #4] @ 2e8ddc │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eb004 │ │ │ │ - strdeq pc, [pc], #-164 @ │ │ │ │ + strdeq pc, [pc], #-180 @ │ │ │ │ ldr r2, [pc, #4] @ 2e8dec │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eb004 │ │ │ │ - rsbeq pc, pc, r8, lsl #22 │ │ │ │ + rsbeq pc, pc, r8, lsl #24 │ │ │ │ ldr r2, [pc, #4] @ 2e8dfc │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eaf40 │ │ │ │ - ldrdeq pc, [pc], #-164 @ │ │ │ │ + ldrdeq pc, [pc], #-180 @ │ │ │ │ ldr r2, [pc, #4] @ 2e8e0c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eaf40 │ │ │ │ - rsbeq pc, pc, r8, ror #21 │ │ │ │ + rsbeq pc, pc, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8e6c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eb0d0 │ │ │ │ @@ -152397,15 +152397,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, r8, asr #21 │ │ │ │ + rsbeq pc, pc, r8, asr #23 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8ec0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152435,15 +152435,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, ip, asr sl @ │ │ │ │ + rsbeq pc, pc, ip, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8f64 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eb0d0 │ │ │ │ @@ -152459,15 +152459,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, ip, lsr #19 │ │ │ │ + rsbeq pc, pc, ip, lsr #21 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152497,15 +152497,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, r0, asr #18 │ │ │ │ + rsbeq pc, pc, r0, asr #20 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152575,28 +152575,28 @@ │ │ │ │ adceq r9, fp, ip, lsl #21 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2e9138 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993de4 │ │ │ │ - rsbeq r2, pc, r4, asr fp @ │ │ │ │ + b 993edc │ │ │ │ + rsbeq r2, pc, r4, asr ip @ │ │ │ │ ldr r3, [pc, #28] @ 2e9160 │ │ │ │ ldr r2, [pc, #28] @ 2e9164 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2e9168 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009c1cd8 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r2, pc, ip, lsr #22 │ │ │ │ + rsbeq r2, pc, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -152654,18 +152654,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -153030,51 +153030,51 @@ │ │ │ │ beq 2e9910 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e99b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2e993c │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e987c │ │ │ │ ldr r3, [pc, #384] @ 2e99f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e98a0 │ │ │ │ b 2e98b4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e98b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9890 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99e0 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2e98f4 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e99c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e994c │ │ │ │ @@ -153127,15 +153127,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e9848 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2e99fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 2e98f4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 256174 │ │ │ │ addseq r1, ip, r8, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, ip, r0, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @@ -153258,41 +153258,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r9, [pc, #408] @ 2e9d84 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9c14 │ │ │ │ ldr r3, [pc, #384] @ 2e9d88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9c48 │ │ │ │ mov r3, #0 │ │ │ │ b 2e9c38 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9c48 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2e9c28 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2e9d80 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -153328,27 +153328,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9c6c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2e9d8c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 2e9c6c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -153366,17 +153366,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 256174 │ │ │ │ addseq r1, ip, r4, lsr r2 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ - addeq r1, r4, r8, lsr #2 │ │ │ │ - strdeq lr, [pc], #-184 @ │ │ │ │ - rsbeq lr, pc, r0, ror #23 │ │ │ │ + addeq r1, r4, r8, lsr #4 │ │ │ │ + strdeq lr, [pc], #-200 @ │ │ │ │ + rsbeq lr, pc, r0, ror #25 │ │ │ │ │ │ │ │ 002e9d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -153469,18 +153469,18 @@ │ │ │ │ b 2e9edc │ │ │ │ mvn r5, #10 │ │ │ │ b 2e9edc │ │ │ │ adceq r8, fp, r0, lsr #27 │ │ │ │ addseq r1, ip, ip, asr r0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adceq r8, fp, r8, asr #26 │ │ │ │ - rsbeq r1, pc, ip, ror #28 │ │ │ │ + rsbeq r1, pc, ip, ror #30 │ │ │ │ strdeq r8, [fp], r4 @ │ │ │ │ - rsbeq lr, pc, r4, lsl fp @ │ │ │ │ - rsbseq sl, r0, r0, lsl fp │ │ │ │ + rsbeq lr, pc, r4, lsl ip @ │ │ │ │ + rsbseq sl, r0, r0, lsl ip │ │ │ │ adceq r8, fp, r8, lsl #25 │ │ │ │ addseq pc, ip, r8, ror #21 │ │ │ │ │ │ │ │ 002e9f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -153549,18 +153549,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2ea0e0 │ │ │ │ @@ -153580,15 +153580,15 @@ │ │ │ │ b 2ea094 │ │ │ │ mvn r4, #10 │ │ │ │ b 2ea094 │ │ │ │ adceq r8, fp, r0, lsl #24 │ │ │ │ @ instruction: 0x009c0ebc │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adceq r8, fp, ip, lsr #23 │ │ │ │ - ldrdeq r1, [pc], #-192 @ │ │ │ │ + ldrdeq r1, [pc], #-208 @ │ │ │ │ adceq r8, fp, r0, lsr #22 │ │ │ │ ldrdeq r8, [fp], r0 @ │ │ │ │ addseq pc, ip, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153604,15 +153604,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2ea414 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e921c │ │ │ │ @@ -153787,50 +153787,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, ip, r8, lsl sp │ │ │ │ adceq r8, fp, r8, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, ip, ip, asr #17 │ │ │ │ - rsbeq lr, pc, r0, ror #16 │ │ │ │ - rsbseq sl, r0, r4, ror #16 │ │ │ │ + rsbeq lr, pc, r0, ror #18 │ │ │ │ + rsbseq sl, r0, r4, ror #18 │ │ │ │ addseq r0, ip, r0, lsr #25 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - rsbeq lr, pc, r0, lsl #16 │ │ │ │ - strheq lr, [pc], #-112 @ │ │ │ │ + rsbeq lr, pc, r0, lsl #18 │ │ │ │ + strheq lr, [pc], #-128 @ │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - ldrsheq r1, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r1, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbeq lr, pc, r8, ror #14 │ │ │ │ - rsbeq lr, pc, r0, asr r7 @ │ │ │ │ - rsbeq lr, pc, ip, lsr r7 @ │ │ │ │ + rsbeq lr, pc, r8, ror #16 │ │ │ │ + rsbeq lr, pc, r0, asr r8 @ │ │ │ │ + rsbeq lr, pc, ip, lsr r8 @ │ │ │ │ addseq r0, ip, r0, lsr fp │ │ │ │ - addeq r0, r4, r0, asr fp │ │ │ │ - rsbeq lr, pc, r8, lsl #12 │ │ │ │ - rsbeq lr, pc, r4, asr #7 │ │ │ │ + addeq r0, r4, r0, asr ip │ │ │ │ + rsbeq lr, pc, r8, lsl #14 │ │ │ │ + rsbeq lr, pc, r4, asr #9 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq r0, r4, ip, lsr #22 │ │ │ │ - rsbeq lr, pc, r4, ror #11 │ │ │ │ - rsbeq lr, pc, r0, lsr #7 │ │ │ │ + addeq r0, r4, ip, lsr #24 │ │ │ │ + rsbeq lr, pc, r4, ror #13 │ │ │ │ + rsbeq lr, pc, r0, lsr #9 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq r0, r4, r8, lsl #22 │ │ │ │ - rsbeq lr, pc, r0, asr #11 │ │ │ │ - rsbeq lr, pc, ip, ror r3 @ │ │ │ │ + addeq r0, r4, r8, lsl #24 │ │ │ │ + rsbeq lr, pc, r0, asr #13 │ │ │ │ + rsbeq lr, pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r0, r4, r4, ror #21 │ │ │ │ - @ instruction: 0x006fe59c │ │ │ │ - rsbeq lr, pc, r8, asr r3 @ │ │ │ │ + addeq r0, r4, r4, ror #23 │ │ │ │ + @ instruction: 0x006fe69c │ │ │ │ + rsbeq lr, pc, r8, asr r4 @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r0, r4, r0, asr #21 │ │ │ │ - rsbeq lr, pc, r8, ror r5 @ │ │ │ │ - rsbeq lr, pc, r4, lsr r3 @ │ │ │ │ + addeq r0, r4, r0, asr #23 │ │ │ │ + rsbeq lr, pc, r8, ror r6 @ │ │ │ │ + rsbeq lr, pc, r4, lsr r4 @ │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - umulleq r0, r4, ip, sl │ │ │ │ - rsbeq lr, pc, r4, asr r5 @ │ │ │ │ - rsbeq lr, pc, r0, lsl r3 @ │ │ │ │ + umulleq r0, r4, ip, fp │ │ │ │ + rsbeq lr, pc, r4, asr r6 @ │ │ │ │ + rsbeq lr, pc, r0, lsl r4 @ │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002ea4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154012,51 +154012,51 @@ │ │ │ │ bne 2ea5ec │ │ │ │ ldr ip, [pc, #156] @ 2ea81c │ │ │ │ add ip, pc, ip │ │ │ │ b 2ea5f4 │ │ │ │ ldr r0, [pc, #148] @ 2ea820 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ea4dc │ │ │ │ - rsbeq lr, pc, r8, lsl #10 │ │ │ │ - rsbeq lr, pc, ip, lsl #10 │ │ │ │ - rsbeq lr, pc, r4, lsl #10 │ │ │ │ - strdeq lr, [pc], #-76 @ │ │ │ │ - strdeq lr, [pc], #-68 @ │ │ │ │ - rsbeq lr, pc, r8, ror #9 │ │ │ │ - ldrdeq lr, [pc], #-76 @ │ │ │ │ - ldrdeq lr, [pc], #-68 @ │ │ │ │ - rsbeq lr, pc, r8, asr #9 │ │ │ │ - rsbeq lr, pc, r0, asr #9 │ │ │ │ - strheq lr, [pc], #-76 @ │ │ │ │ - strheq lr, [pc], #-72 @ │ │ │ │ - strheq lr, [pc], #-68 @ │ │ │ │ + rsbeq lr, pc, r8, lsl #12 │ │ │ │ + rsbeq lr, pc, ip, lsl #12 │ │ │ │ + rsbeq lr, pc, r4, lsl #12 │ │ │ │ + strdeq lr, [pc], #-92 @ │ │ │ │ + strdeq lr, [pc], #-84 @ │ │ │ │ + rsbeq lr, pc, r8, ror #11 │ │ │ │ + ldrdeq lr, [pc], #-92 @ │ │ │ │ + ldrdeq lr, [pc], #-84 @ │ │ │ │ + rsbeq lr, pc, r8, asr #11 │ │ │ │ + rsbeq lr, pc, r0, asr #11 │ │ │ │ + strheq lr, [pc], #-92 @ │ │ │ │ + strheq lr, [pc], #-88 @ │ │ │ │ + strheq lr, [pc], #-84 @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbeq lr, pc, ip, lsr #9 │ │ │ │ - ldrheq r3, [r9], #-8 @ │ │ │ │ + rsbeq lr, pc, ip, lsr #11 │ │ │ │ + ldrheq r3, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ subeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006fe49c │ │ │ │ - @ instruction: 0x006fe498 │ │ │ │ - rsbeq lr, pc, r8, lsl #7 │ │ │ │ - rsbseq r3, r9, r0, lsl r0 │ │ │ │ - rsbseq r3, r9, r0 │ │ │ │ - ldrsheq r2, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, r9, r0, ror #31 │ │ │ │ - rsbseq r2, r9, ip, asr #31 │ │ │ │ - ldrheq r2, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r9, r4, lsr #31 │ │ │ │ - @ instruction: 0x00792f90 │ │ │ │ - rsbseq r2, r9, r0, lsl #31 │ │ │ │ - rsbseq r2, r9, r0, ror pc │ │ │ │ - rsbseq r2, r9, r0, ror #30 │ │ │ │ - rsbseq r2, r9, r0, asr pc │ │ │ │ - rsbseq r2, r9, ip, lsr pc │ │ │ │ - rsbeq lr, pc, ip, lsl r3 @ │ │ │ │ - rsbseq r2, r9, r8, lsl pc │ │ │ │ - rsbseq r2, r9, ip, lsl #30 │ │ │ │ - rsbeq lr, pc, r0, ror #4 │ │ │ │ + @ instruction: 0x006fe59c │ │ │ │ + @ instruction: 0x006fe598 │ │ │ │ + rsbeq lr, pc, r8, lsl #9 │ │ │ │ + rsbseq r3, r9, r0, lsl r1 │ │ │ │ + rsbseq r3, r9, r0, lsl #2 │ │ │ │ + ldrsheq r3, [r9], #-0 @ │ │ │ │ + rsbseq r3, r9, r0, ror #1 │ │ │ │ + rsbseq r3, r9, ip, asr #1 │ │ │ │ + ldrheq r3, [r9], #-8 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #1 │ │ │ │ + @ instruction: 0x00793090 │ │ │ │ + rsbseq r3, r9, r0, lsl #1 │ │ │ │ + rsbseq r3, r9, r0, ror r0 │ │ │ │ + rsbseq r3, r9, r0, rrx │ │ │ │ + rsbseq r3, r9, r0, asr r0 │ │ │ │ + rsbseq r3, r9, ip, lsr r0 │ │ │ │ + rsbeq lr, pc, ip, lsl r4 @ │ │ │ │ + rsbseq r3, r9, r8, lsl r0 │ │ │ │ + rsbseq r3, r9, ip │ │ │ │ + rsbeq lr, pc, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154096,16 +154096,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2ea8b0 │ │ │ │ - rsbeq lr, pc, r8, asr #4 │ │ │ │ - rsbeq lr, pc, r4, lsr r2 @ │ │ │ │ + rsbeq lr, pc, r8, asr #6 │ │ │ │ + rsbeq lr, pc, r4, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea964 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154129,15 +154129,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq lr, pc, r8, lsl #3 │ │ │ │ + rsbeq lr, pc, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea9e4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154161,15 +154161,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq lr, pc, r8, lsl #2 │ │ │ │ + rsbeq lr, pc, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2eaa5c │ │ │ │ mov r4, r2 │ │ │ │ @@ -154191,15 +154191,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006fe090 │ │ │ │ + @ instruction: 0x006fe190 │ │ │ │ │ │ │ │ 002eaa60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -154779,15 +154779,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, fp, ip, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r3, r0, lsr ip @ │ │ │ │ + addeq pc, r3, r0, lsr sp @ │ │ │ │ addseq pc, fp, ip, asr #22 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -155021,16 +155021,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2eb6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq pc, [r3], r4 │ │ │ │ - rsbeq sp, pc, r4, lsl #8 │ │ │ │ - rsbeq sp, pc, r0, lsl r4 @ │ │ │ │ + rsbeq sp, pc, r4, lsl #10 │ │ │ │ + rsbeq sp, pc, r0, lsl r5 @ │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2eb7ec │ │ │ │ @@ -155062,23 +155062,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf5dc │ │ │ │ + bl 9bf6d4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf818 │ │ │ │ + bl 9bf910 │ │ │ │ ldr r2, [pc, #72] @ 2eb7f4 │ │ │ │ ldr r3, [pc, #64] @ 2eb7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -155211,16 +155211,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq pc, [r3], ip │ │ │ │ - rsbeq sp, pc, r0, lsl r1 @ │ │ │ │ - rsbeq sp, pc, ip, lsr #2 │ │ │ │ + rsbeq sp, pc, r0, lsl r2 @ │ │ │ │ + rsbeq sp, pc, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2ebb94 │ │ │ │ @@ -155508,30 +155508,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ebe84 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508c0c │ │ │ │ b 2ebd8c │ │ │ │ - rsbseq fp, sl, r4, lsr #9 │ │ │ │ - rsbeq ip, pc, ip, asr #25 │ │ │ │ - rsbeq ip, pc, r4, lsr #25 │ │ │ │ - rsbeq ip, pc, ip, lsr #25 │ │ │ │ + rsbseq fp, sl, r4, lsr #11 │ │ │ │ + rsbeq ip, pc, ip, asr #27 │ │ │ │ + rsbeq ip, pc, r4, lsr #27 │ │ │ │ + rsbeq ip, pc, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d9308 │ │ │ │ + bl 9d9400 │ │ │ │ bl 254dd0 │ │ │ │ - bl 9d9950 │ │ │ │ + bl 9d9a48 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2ec02c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -155648,21 +155648,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 2553d0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ec110 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ec128 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155675,31 +155675,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2ec158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9b26c0 │ │ │ │ + bl 9b27b8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ec0bc │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9b26c0 │ │ │ │ + bl 9b27b8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0083edbc │ │ │ │ - rsbeq ip, pc, ip, asr #19 │ │ │ │ - ldrdeq ip, [pc], #-152 @ │ │ │ │ + @ instruction: 0x0083eebc │ │ │ │ + rsbeq ip, pc, ip, asr #21 │ │ │ │ + ldrdeq ip, [pc], #-168 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2ec230 │ │ │ │ @@ -155724,15 +155724,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ec1e8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ec1e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2ec238 │ │ │ │ ldr r3, [pc, #64] @ 2ec234 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155783,15 +155783,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ec7e8 │ │ │ │ ldr r0, [pc, #1400] @ 2ec830 │ │ │ │ ldr r1, [pc, #1400] @ 2ec834 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 25432c │ │ │ │ @@ -155841,15 +155841,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a6958 │ │ │ │ + bl 9a6a50 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec684 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -155903,15 +155903,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a6958 │ │ │ │ + bl 9a6a50 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2ec4ec │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -155951,23 +155951,23 @@ │ │ │ │ bl 2ebe88 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a6960 │ │ │ │ + bl 9a6a58 │ │ │ │ b 2ec4b0 │ │ │ │ ldr r3, [pc, #740] @ 2ec858 │ │ │ │ ldr r1, [pc, #740] @ 2ec85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2ec840 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2ec844 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -156017,15 +156017,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a6958 │ │ │ │ + bl 9a6a50 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec6f8 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2ec2e4 │ │ │ │ mov r0, #16 │ │ │ │ bl 253534 │ │ │ │ @@ -156042,15 +156042,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a6960 │ │ │ │ + bl 9a6a58 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -156110,50 +156110,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a6960 │ │ │ │ + bl 9a6a58 │ │ │ │ b 2ec678 │ │ │ │ ldr r0, [pc, #116] @ 2ec864 │ │ │ │ ldr r1, [pc, #116] @ 2ec868 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mvn r0, #18 │ │ │ │ b 2ec330 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2ec86c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99cd64 │ │ │ │ + bl 99ce5c │ │ │ │ mvn r0, #22 │ │ │ │ b 2ec330 │ │ │ │ @ instruction: 0x009bebb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r6, fp, r4, asr #17 │ │ │ │ - rsbeq ip, pc, ip, lsl #19 │ │ │ │ + rsbeq ip, pc, ip, lsl #21 │ │ │ │ addseq lr, fp, r4, ror #21 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r6, fp, r8, lsl #12 │ │ │ │ - rsbeq ip, pc, r8, lsr #11 │ │ │ │ + rsbeq ip, pc, r8, lsr #13 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r6, fp, ip, lsl #7 │ │ │ │ - rsbeq ip, pc, ip, lsr #7 │ │ │ │ - rsbeq ip, pc, r0, asr #6 │ │ │ │ + rsbeq ip, pc, ip, lsr #9 │ │ │ │ + rsbeq ip, pc, r0, asr #8 │ │ │ │ │ │ │ │ 002ec870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -156455,16 +156455,16 @@ │ │ │ │ b 2ecb0c │ │ │ │ mvn r6, #1 │ │ │ │ b 2ecb20 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, fp, r0, r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009be2f4 │ │ │ │ - rsbseq r2, r7, ip, lsr #1 │ │ │ │ - rsbseq sl, sl, r0, asr #11 │ │ │ │ + rsbseq r2, r7, ip, lsr #3 │ │ │ │ + rsbseq sl, sl, r0, asr #13 │ │ │ │ │ │ │ │ 002ecd1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156593,30 +156593,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2ed004 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2ed030 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2ecec0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2ed07c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2ed080 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2ed05c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -156631,15 +156631,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ecf7c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r2, [pc, #188] @ 2ed084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156671,24 +156671,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2ecf18 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ b 2ecff4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, lsr #32 │ │ │ │ addseq lr, fp, r0, lsl r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009bdfbc │ │ │ │ adceq r5, fp, r8, asr #25 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - strdeq fp, [pc], #-220 @ │ │ │ │ + strdeq fp, [pc], #-236 @ │ │ │ │ @ instruction: 0x00ab5bb8 │ │ │ │ │ │ │ │ 002ed088 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -156757,17 +156757,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ed1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq sp, r3, r0, lsr sp │ │ │ │ - rsbeq fp, pc, r4, asr #23 │ │ │ │ - rsbeq fp, pc, ip, lsr r9 @ │ │ │ │ + addeq sp, r3, r0, lsr lr │ │ │ │ + rsbeq fp, pc, r4, asr #25 │ │ │ │ + rsbeq fp, pc, ip, lsr sl @ │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2ed520 │ │ │ │ ldr r3, [pc, #852] @ 2ed524 │ │ │ │ @@ -156849,15 +156849,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b2550 │ │ │ │ + bl 9b2648 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ed370 │ │ │ │ ldr r2, [pc, #532] @ 2ed53c │ │ │ │ ldr r3, [pc, #504] @ 2ed524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -156921,22 +156921,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2ed550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed2cc │ │ │ │ ldr r3, [pc, #240] @ 2ed554 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed3cc │ │ │ │ @@ -156954,57 +156954,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ed558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed3cc │ │ │ │ ldr r0, [pc, #116] @ 2ed55c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed2cc │ │ │ │ ldr r0, [pc, #88] @ 2ed560 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed3cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, fp, ip, lsl ip │ │ │ │ - ldrsbeq r7, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r7, r6, r8, lsl r6 │ │ │ │ + ldrsbeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r7, r6, r8, lsl r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq fp, pc, r0, lsr #22 │ │ │ │ + rsbeq fp, pc, r0, lsr #24 │ │ │ │ @ instruction: 0x009bdaf4 │ │ │ │ addseq sp, fp, r4, lsr #21 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, pc, r4, asr r9 @ │ │ │ │ + rsbeq fp, pc, r4, asr sl @ │ │ │ │ muleq r0, r4, r4 │ │ │ │ - rsbeq fp, pc, ip, lsl #17 │ │ │ │ - rsbeq fp, pc, r0, ror #17 │ │ │ │ - rsbeq fp, pc, ip, ror r8 @ │ │ │ │ + rsbeq fp, pc, ip, lsl #19 │ │ │ │ + rsbeq fp, pc, r0, ror #19 │ │ │ │ + rsbeq fp, pc, ip, ror r9 @ │ │ │ │ mvn r1, #29 │ │ │ │ b 2ed1b4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2ed1b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157295,30 +157295,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2edb14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed644 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2edab4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -157335,42 +157335,42 @@ │ │ │ │ b 2ed738 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2ed840 │ │ │ │ b 2ed8b0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2eda88 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2eda60 │ │ │ │ ldr r0, [pc, #76] @ 2edb18 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed644 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, ip, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, pc, r4, lsl #16 │ │ │ │ + rsbeq fp, pc, r4, lsl #18 │ │ │ │ @ instruction: 0x009bd7fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq sp, fp, r0, r6 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, r4, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq fp, [pc], #-56 @ │ │ │ │ - rsbeq fp, pc, r8, ror r3 @ │ │ │ │ + strheq fp, [pc], #-72 @ │ │ │ │ + rsbeq fp, pc, r8, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2edebc │ │ │ │ ldr r3, [pc, #900] @ 2edec0 │ │ │ │ @@ -157520,25 +157520,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2edee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2edbc0 │ │ │ │ ldr r3, [pc, #284] @ 2edee8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edcf0 │ │ │ │ @@ -157563,61 +157563,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2edeec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2edcf0 │ │ │ │ ldr r0, [pc, #116] @ 2edef0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2edbc0 │ │ │ │ ldr r0, [pc, #92] @ 2edef4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2edcf0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r6, ip, lsl sp │ │ │ │ + rsbseq r6, r6, ip, lsl lr │ │ │ │ addseq sp, fp, r0, lsl #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sp, fp, ip, asr #3 │ │ │ │ - rsbeq fp, pc, r8, lsl r2 @ │ │ │ │ + rsbeq fp, pc, r8, lsl r3 @ │ │ │ │ andeq r4, r0, ip, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq fp, [pc], #-12 @ │ │ │ │ + ldrdeq fp, [pc], #-28 @ │ │ │ │ andeq r2, r0, r4, asr #20 │ │ │ │ - rsbeq fp, pc, r8, ror r0 @ │ │ │ │ - rsbeq fp, pc, ip, lsr r0 @ │ │ │ │ - @ instruction: 0x006fb094 │ │ │ │ + rsbeq fp, pc, r8, ror r1 @ │ │ │ │ + rsbeq fp, pc, ip, lsr r1 @ │ │ │ │ + @ instruction: 0x006fb194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2ee108 │ │ │ │ ldr r1, [pc, #504] @ 2ee10c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157721,46 +157721,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee12c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edf70 │ │ │ │ ldr r0, [pc, #68] @ 2ee130 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edf70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, ip, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r6, r4, ror r9 │ │ │ │ + rsbseq r6, r6, r4, ror sl │ │ │ │ @ instruction: 0x009bced0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, r4, lsl #28 │ │ │ │ andeq r4, r0, r0, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sl, [pc], #-228 @ │ │ │ │ - rsbeq sl, pc, ip, asr #29 │ │ │ │ + strheq sl, [pc], #-244 @ │ │ │ │ + rsbeq sl, pc, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2ee2fc │ │ │ │ ldr r1, [pc, #432] @ 2ee300 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157846,46 +157846,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2ee1b0 │ │ │ │ ldr r0, [pc, #68] @ 2ee324 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2ee1b0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bccd0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r6, r0, lsr r7 │ │ │ │ + rsbseq r6, r6, r0, lsr r8 │ │ │ │ umullseq ip, fp, r0, ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, r0, lsl ip │ │ │ │ andeq r4, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, r4, lsl sp @ │ │ │ │ - rsbeq sl, pc, r4, lsr #26 │ │ │ │ + rsbeq sl, pc, r4, lsl lr @ │ │ │ │ + rsbeq sl, pc, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2ee83c │ │ │ │ @@ -157952,15 +157952,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2ee634 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed1b4 │ │ │ │ ldr r2, [pc, #1000] @ 2ee850 │ │ │ │ ldr r3, [pc, #980] @ 2ee840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157978,15 +157978,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2ee43c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2ee4fc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -157996,21 +157996,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2ee560 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfd04 │ │ │ │ + bl 9bfdfc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf818 │ │ │ │ + bl 9bf910 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7c14 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -158018,15 +158018,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2ee550 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee51c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ b 2ee440 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2ee854 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158060,26 +158060,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2ee864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ee554 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -158164,69 +158164,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2ee870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee410 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2ee874 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee410 │ │ │ │ mvn r4, #27 │ │ │ │ b 2ee440 │ │ │ │ ldr r0, [pc, #84] @ 2ee878 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ee554 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bcad0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq sl, [pc], #-204 @ │ │ │ │ + strheq sl, [pc], #-220 @ │ │ │ │ addseq ip, fp, r8, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009bc9b4 │ │ │ │ - rsbseq r6, r6, r4, lsr r3 │ │ │ │ + rsbseq r6, r6, r4, lsr r4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, ip, lsl #21 │ │ │ │ - rsbseq r6, r6, r8, lsr #4 │ │ │ │ + rsbeq sl, pc, ip, lsl #23 │ │ │ │ + rsbseq r6, r6, r8, lsr #6 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - rsbeq sl, pc, r8, asr r8 @ │ │ │ │ - rsbeq sl, pc, r8, ror r8 @ │ │ │ │ - rsbeq sl, pc, ip, asr #17 │ │ │ │ + rsbeq sl, pc, r8, asr r9 @ │ │ │ │ + rsbeq sl, pc, r8, ror r9 @ │ │ │ │ + rsbeq sl, pc, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2ef0f0 │ │ │ │ ldr r1, [pc, #2140] @ 2ef0f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -158345,15 +158345,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 50817c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2ee95c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2eeed0 │ │ │ │ @@ -158446,15 +158446,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eef10 │ │ │ │ ldr r1, [pc, #1308] @ 2ef11c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 253840 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2ee96c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2ee96c │ │ │ │ @@ -158492,15 +158492,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2eed24 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ cmp r4, #0 │ │ │ │ blt 2eefe4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508bd0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 508bd0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -158515,18 +158515,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2eeb30 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b26cc │ │ │ │ + bl 9b27c4 │ │ │ │ b 2eeb64 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2be8 │ │ │ │ + bl 9b2ce0 │ │ │ │ b 2eecc4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -158541,35 +158541,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2eb6e8 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ b 2eedb8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2eef1c │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfd04 │ │ │ │ + bl 9bfdfc │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf818 │ │ │ │ + bl 9bf910 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7d00 │ │ │ │ @@ -158577,17 +158577,17 @@ │ │ │ │ bge 2eed8c │ │ │ │ cmn r4, #4 │ │ │ │ bne 2eee10 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eedd8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ b 2ee95c │ │ │ │ ldr r3, [pc, #760] @ 2ef124 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2ee920 │ │ │ │ ldr r3, [pc, #744] @ 2ef128 │ │ │ │ @@ -158609,47 +158609,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2ef130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee920 │ │ │ │ ldr r0, [pc, #604] @ 2ef134 │ │ │ │ ldr r1, [pc, #604] @ 2ef138 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ee96c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2eea0c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2be8 │ │ │ │ + bl 9b2ce0 │ │ │ │ b 2eec0c │ │ │ │ ldr r2, [pc, #536] @ 2ef13c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb404 │ │ │ │ @@ -158681,25 +158681,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2ef144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ee96c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6b3c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -158718,15 +158718,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ef0e0 │ │ │ │ ldr r1, [pc, #264] @ 2ef148 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6b3c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508bd0 │ │ │ │ @@ -158745,54 +158745,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2ef14c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee920 │ │ │ │ ldr r0, [pc, #136] @ 2ef150 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ee96c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2be8 │ │ │ │ + bl 9b2ce0 │ │ │ │ b 2ef04c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, pc, r8, asr r7 @ │ │ │ │ + rsbeq sl, pc, r8, asr r8 @ │ │ │ │ addseq ip, fp, r4, lsr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq ip, fp, r0, r4 │ │ │ │ - rsbseq r5, r6, ip, lsl #29 │ │ │ │ - strdeq sl, [pc], #-104 @ │ │ │ │ - rsbseq r5, fp, r0, lsl #19 │ │ │ │ - rsbeq sl, pc, r0, ror #13 │ │ │ │ + rsbseq r5, r6, ip, lsl #31 │ │ │ │ + strdeq sl, [pc], #-120 @ │ │ │ │ + rsbseq r5, fp, r0, lsl #21 │ │ │ │ + rsbeq sl, pc, r0, ror #15 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq sl, pc, r0, lsl #12 │ │ │ │ - rsbseq r5, r6, r4, ror ip │ │ │ │ + rsbeq sl, pc, r0, lsl #14 │ │ │ │ + rsbseq r5, r6, r4, ror sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, r8, ror #4 │ │ │ │ + rsbeq sl, pc, r8, ror #6 │ │ │ │ adceq r3, fp, r4, lsr #25 │ │ │ │ - rsbeq sl, pc, r8, asr #5 │ │ │ │ - rsbseq r5, r6, r0, lsl #19 │ │ │ │ + rsbeq sl, pc, r8, asr #7 │ │ │ │ + rsbseq r5, r6, r0, lsl #21 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ - rsbeq sl, pc, r8, lsr r2 @ │ │ │ │ - rsbeq sl, pc, r0, asr #3 │ │ │ │ - strheq sl, [pc], #-12 @ │ │ │ │ - rsbeq sl, pc, r0, lsl #3 │ │ │ │ + rsbeq sl, pc, r8, lsr r3 @ │ │ │ │ + rsbeq sl, pc, r0, asr #5 │ │ │ │ + strheq sl, [pc], #-28 @ │ │ │ │ + rsbeq sl, pc, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2efa7c │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -159033,15 +159033,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -159049,15 +159049,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2efaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef25c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -159193,15 +159193,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2efaac │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef25c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2eb210 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -159282,40 +159282,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2ef424 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2ef424 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2ef3f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2ef61c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2ef5e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2ef730 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2ef6fc │ │ │ │ ldr r3, [pc, #300] @ 2efab8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef48c │ │ │ │ ldr r3, [pc, #252] @ 2efa9c │ │ │ │ @@ -159338,65 +159338,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2efabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ef48c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2ef8f0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2efac0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2ef48c │ │ │ │ addseq fp, fp, r0, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, pc, ip, lsl #1 │ │ │ │ + rsbeq sl, pc, ip, lsl #3 │ │ │ │ addseq fp, fp, r8, ror #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, fp, r4, lsl #23 │ │ │ │ - strheq r9, [pc], #-224 @ │ │ │ │ + strheq r9, [pc], #-240 @ │ │ │ │ andeq r2, r0, ip, asr fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, pc, r8, lsl sp @ │ │ │ │ - rsbeq r9, pc, ip, lsl #7 │ │ │ │ - rsbeq r9, pc, r4, lsr #22 │ │ │ │ + rsbeq r9, pc, r8, lsl lr @ │ │ │ │ + rsbeq r9, pc, ip, lsl #9 │ │ │ │ + rsbeq r9, pc, r4, lsr #24 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, ip, lsl #16 │ │ │ │ - rsbeq r9, pc, r8, ror #17 │ │ │ │ - strdeq r9, [pc], #-140 @ │ │ │ │ + rsbeq r9, pc, r8, ror #19 │ │ │ │ + strdeq r9, [pc], #-156 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2f08e0 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159578,30 +159578,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 255b20 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #2872] @ 2f08fc │ │ │ │ ldr r2, [pc, #2872] @ 2f0900 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2effe8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -159718,15 +159718,15 @@ │ │ │ │ b 2efd54 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efc8c │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 253840 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -159773,34 +159773,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #2112] @ 2f0910 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2f0914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2efca4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2efff0 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2f0300 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159913,15 +159913,15 @@ │ │ │ │ bne 2f01d8 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0250 │ │ │ │ b 2f01d8 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2effec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2efffc │ │ │ │ @@ -159947,15 +159947,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #1424] @ 2f0918 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -159963,15 +159963,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2f091c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efd54 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ @@ -160105,25 +160105,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2f0930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f051c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2ec034 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2f0690 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -160209,28 +160209,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f0938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efd54 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2f050c │ │ │ │ ldr r0, [pc, #336] @ 2f093c │ │ │ │ @@ -160239,96 +160239,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2f0940 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2efca4 │ │ │ │ ldr r0, [pc, #296] @ 2f0944 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2f0948 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov fp, r4 │ │ │ │ b 2f03c0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2f041c │ │ │ │ b 2efff0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f0484 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2f044c │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2f0124 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2f094c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f051c │ │ │ │ ldr r0, [pc, #144] @ 2f0950 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efd54 │ │ │ │ addseq fp, fp, r0, asr #6 │ │ │ │ addseq fp, fp, ip, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, pc, r0, asr r8 @ │ │ │ │ - rsbseq r4, ip, r4, lsl fp │ │ │ │ + rsbeq r9, pc, r0, asr r9 @ │ │ │ │ + rsbseq r4, ip, r4, lsl ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, fp, r8, lsr r1 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r8, pc, r4, ror pc @ │ │ │ │ + rsbeq r9, pc, r4, ror r0 @ │ │ │ │ andeq r1, r0, r8, asr #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r9, [pc], #-56 @ │ │ │ │ - ldrdeq r9, [pc], #-40 @ │ │ │ │ - rsbseq sp, r8, r0, lsl #6 │ │ │ │ - rsbeq r9, pc, ip │ │ │ │ - rsbseq r1, pc, r0, ror #1 │ │ │ │ - ldrheq pc, [r1], #-16 @ │ │ │ │ - rsbseq r1, pc, r4, lsl r0 @ │ │ │ │ + strdeq r9, [pc], #-72 @ │ │ │ │ + ldrdeq r9, [pc], #-56 @ │ │ │ │ + rsbseq sp, r8, r0, lsl #8 │ │ │ │ + rsbeq r9, pc, ip, lsl #2 │ │ │ │ + rsbseq r1, pc, r0, ror #3 │ │ │ │ + ldrheq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r1, pc, r4, lsl r1 @ │ │ │ │ muleq r0, r0, fp │ │ │ │ - rsbeq r8, pc, ip, lsr lr @ │ │ │ │ - strheq r8, [pc], #-204 @ │ │ │ │ - rsbeq r8, pc, r0, lsl #24 │ │ │ │ - ldrdeq r8, [pc], #-204 @ │ │ │ │ - rsbeq r8, pc, r4, lsl ip @ │ │ │ │ - rsbseq ip, r8, ip, ror #28 │ │ │ │ - rsbeq r8, pc, r4, ror #23 │ │ │ │ - rsbeq r8, pc, r8, ror #23 │ │ │ │ - rsbeq r8, pc, r0, asr fp @ │ │ │ │ + rsbeq r8, pc, ip, lsr pc @ │ │ │ │ + strheq r8, [pc], #-220 @ │ │ │ │ + rsbeq r8, pc, r0, lsl #26 │ │ │ │ + ldrdeq r8, [pc], #-220 @ │ │ │ │ + rsbeq r8, pc, r4, lsl sp @ │ │ │ │ + rsbseq ip, r8, ip, ror #30 │ │ │ │ + rsbeq r8, pc, r4, ror #25 │ │ │ │ + rsbeq r8, pc, r8, ror #25 │ │ │ │ + rsbeq r8, pc, r0, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2f0e5c │ │ │ │ @@ -160490,15 +160490,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5544a4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2f0d2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -160532,15 +160532,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -160549,15 +160549,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f0e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f0a44 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 255628 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -160607,70 +160607,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f0ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0b10 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2f0ea4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f0a44 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2f0ea8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0b10 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, fp, ip, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, pc, r0, ror #21 │ │ │ │ + rsbeq r8, pc, r0, ror #23 │ │ │ │ addseq sl, fp, r0, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, fp, ip, lsr r5 │ │ │ │ - rsbseq lr, r1, r4, lsr #23 │ │ │ │ + rsbseq r3, fp, ip, lsr r6 │ │ │ │ + rsbseq lr, r1, r4, lsr #25 │ │ │ │ @ instruction: 0x009ba2dc │ │ │ │ ldrdeq sl, [r3], r4 │ │ │ │ - rsbeq r8, pc, ip, ror r9 @ │ │ │ │ - rsbeq r7, pc, r0, ror #29 │ │ │ │ + rsbeq r8, pc, ip, ror sl @ │ │ │ │ + rsbeq r7, pc, r0, ror #31 │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r8, [pc], #-116 @ │ │ │ │ - rsbeq r0, pc, ip, lsl #29 │ │ │ │ + strdeq r8, [pc], #-132 @ │ │ │ │ + rsbeq r0, pc, ip, lsl #31 │ │ │ │ strheq r3, [r0], -ip │ │ │ │ - rsbeq r8, pc, r4, asr #15 │ │ │ │ - strdeq r8, [pc], #-108 @ │ │ │ │ - strheq r8, [pc], #-120 @ │ │ │ │ + rsbeq r8, pc, r4, asr #17 │ │ │ │ + strdeq r8, [pc], #-124 @ │ │ │ │ + strheq r8, [pc], #-136 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2f11f0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2f11f4 │ │ │ │ @@ -160764,22 +160764,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2f0f84 │ │ │ │ ldr r0, [pc, #472] @ 2f1214 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 2f0fc8 │ │ │ │ ldr r0, [pc, #456] @ 2f1218 │ │ │ │ ldr r1, [pc, #456] @ 2f121c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2f0f98 │ │ │ │ ldr r1, [pc, #432] @ 2f1220 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508c0c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160808,26 +160808,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2f1230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0f34 │ │ │ │ ldr r3, [pc, #264] @ 2f1234 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0fc8 │ │ │ │ ldr r3, [pc, #232] @ 2f1228 │ │ │ │ @@ -160847,60 +160847,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f1238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0fc8 │ │ │ │ ldr r0, [pc, #132] @ 2f123c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0f34 │ │ │ │ ldr r0, [pc, #108] @ 2f1240 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f0fc8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r0, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, r0, r8, asr #20 │ │ │ │ + rsbseq r9, r0, r8, asr #22 │ │ │ │ addseq r9, fp, r8, lsl #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r8, pc, ip, ror #14 │ │ │ │ - rsbeq r8, pc, ip, asr r7 @ │ │ │ │ - @ instruction: 0x0070999c │ │ │ │ + rsbeq r8, pc, ip, ror #16 │ │ │ │ + rsbeq r8, pc, ip, asr r8 @ │ │ │ │ + @ instruction: 0x00709a9c │ │ │ │ addseq r9, fp, r8, lsr lr │ │ │ │ - rsbeq r8, pc, ip, lsl #13 │ │ │ │ + rsbeq r8, pc, ip, lsl #15 │ │ │ │ adceq r1, fp, ip, lsr #22 │ │ │ │ - rsbeq r8, pc, r0, asr #13 │ │ │ │ - rsbseq sp, sp, ip, asr #15 │ │ │ │ + rsbeq r8, pc, r0, asr #15 │ │ │ │ + rsbseq sp, sp, ip, asr #17 │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, pc, ip, lsr #10 │ │ │ │ - andeq r4, r0, r0, lsr r5 │ │ │ │ rsbeq r8, pc, ip, lsr #12 │ │ │ │ - rsbeq r8, pc, r0, asr #9 │ │ │ │ - rsbeq r8, pc, r8, lsr r6 @ │ │ │ │ + andeq r4, r0, r0, lsr r5 │ │ │ │ + rsbeq r8, pc, ip, lsr #14 │ │ │ │ + rsbeq r8, pc, r0, asr #11 │ │ │ │ + rsbeq r8, pc, r8, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2f1434 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2f1438 │ │ │ │ @@ -161019,15 +161019,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2f12d8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b9bb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006f859c │ │ │ │ + @ instruction: 0x006f869c │ │ │ │ addseq r9, fp, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -161204,28 +161204,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7f8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f1684 │ │ │ │ b 2f1678 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2f15f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7f8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14f0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f1690 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -161320,26 +161320,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7f8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14ec │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f14ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14ec │ │ │ │ b 2f18e8 │ │ │ │ addseq r9, fp, r0, lsr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006f8390 │ │ │ │ + @ instruction: 0x006f8490 │ │ │ │ addseq r9, fp, r8, lsl #18 │ │ │ │ - rsbseq sp, r6, r4, ror #8 │ │ │ │ + rsbseq sp, r6, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2f1d1c │ │ │ │ ldr r3, [pc, #992] @ 2f1d20 │ │ │ │ @@ -161489,28 +161489,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f1d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f1a00 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f1a94 │ │ │ │ @@ -161546,15 +161546,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -161563,53 +161563,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2f1d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f19f0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2f1d50 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f19f0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2f1d54 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f1bcc │ │ │ │ @ instruction: 0x009b94dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r7, [pc], #-236 @ │ │ │ │ + strheq r7, [pc], #-252 @ │ │ │ │ addseq r9, fp, r0, asr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, fp, r0, lsl #8 │ │ │ │ - rsbseq sp, r1, r0, lsl #23 │ │ │ │ + rsbseq sp, r1, r0, lsl #25 │ │ │ │ andeq r5, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r8, lsl sp @ │ │ │ │ + rsbeq r7, pc, r8, lsl lr @ │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbeq r7, pc, r8, lsr #23 │ │ │ │ - rsbeq r7, pc, r0, asr #23 │ │ │ │ - rsbeq r7, pc, ip, lsr #24 │ │ │ │ + rsbeq r7, pc, r8, lsr #25 │ │ │ │ + rsbeq r7, pc, r0, asr #25 │ │ │ │ + rsbeq r7, pc, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2f1fd4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2f1fd8 │ │ │ │ @@ -161738,48 +161738,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f1ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1df0 │ │ │ │ ldr r0, [pc, #76] @ 2f1ffc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1df0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r4, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r7, [pc], #-180 @ │ │ │ │ + ldrdeq r7, [pc], #-196 @ │ │ │ │ addseq r9, fp, r0, asr r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, fp, r0 │ │ │ │ andeq r4, r0, r8, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, ip, ror #19 │ │ │ │ - rsbeq r7, pc, r8, lsl #20 │ │ │ │ + rsbeq r7, pc, ip, ror #21 │ │ │ │ + rsbeq r7, pc, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2f2390 │ │ │ │ ldr r3, [pc, #888] @ 2f2394 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -161911,15 +161911,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -161927,15 +161927,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f23b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f20cc │ │ │ │ ldr r3, [pc, #316] @ 2f23bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f214c │ │ │ │ @@ -161961,68 +161961,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2f23c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f214c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2f23c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f20cc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2f23c8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f214c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r0, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, pc, r4, ror r9 @ │ │ │ │ + rsbeq r7, pc, r4, ror sl @ │ │ │ │ addseq r8, fp, r0, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r7, pc, r8, ror r9 @ │ │ │ │ + rsbeq r7, pc, r8, ror sl @ │ │ │ │ addseq r8, fp, r8, lsr #25 │ │ │ │ andeq r4, r0, r0, ror sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006f7798 │ │ │ │ + @ instruction: 0x006f7898 │ │ │ │ @ instruction: 0x00004db8 │ │ │ │ - rsbeq r7, pc, r4, ror r7 @ │ │ │ │ - strdeq r7, [pc], #-108 @ │ │ │ │ - rsbeq r7, pc, ip, ror r7 @ │ │ │ │ + rsbeq r7, pc, r4, ror r8 @ │ │ │ │ + strdeq r7, [pc], #-124 @ │ │ │ │ + rsbeq r7, pc, ip, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2f270c │ │ │ │ ldr r3, [pc, #808] @ 2f2710 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -162153,30 +162153,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f2734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f249c │ │ │ │ ldr r3, [pc, #248] @ 2f2738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2564 │ │ │ │ ldr r3, [pc, #216] @ 2f272c │ │ │ │ @@ -162195,57 +162195,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2f273c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f2564 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2f2740 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f249c │ │ │ │ ldr r0, [pc, #76] @ 2f2744 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f2564 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, pc, r8, ror #13 │ │ │ │ + rsbeq r7, pc, r8, ror #15 │ │ │ │ addseq r8, fp, r0, lsr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, fp, r4, asr r9 │ │ │ │ - rsbseq ip, r2, r8, ror fp │ │ │ │ + rsbseq ip, r2, r8, ror ip │ │ │ │ andeq r2, r0, r0, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r0, lsr #10 │ │ │ │ + rsbeq r7, pc, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r7, pc, r0, lsr #10 │ │ │ │ - strheq r7, [pc], #-68 @ │ │ │ │ - rsbeq r7, pc, r4, lsl r5 @ │ │ │ │ + rsbeq r7, pc, r0, lsr #12 │ │ │ │ + strheq r7, [pc], #-84 @ │ │ │ │ + rsbeq r7, pc, r4, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2f2914 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2f2918 │ │ │ │ @@ -162331,47 +162331,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f2938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f27cc │ │ │ │ ldr r0, [pc, #72] @ 2f293c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f27cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b86b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, pc, r4, lsl #7 │ │ │ │ + rsbeq r0, pc, r4, lsl #9 │ │ │ │ addseq r8, fp, r4, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, fp, r0, lsl #12 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r0, ror #6 │ │ │ │ - rsbeq r7, pc, ip, ror r3 @ │ │ │ │ + rsbeq r7, pc, r0, ror #8 │ │ │ │ + rsbeq r7, pc, ip, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -162515,15 +162515,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2f2af0 │ │ │ │ ldr r0, [pc, #796] @ 2f2eac │ │ │ │ ldr r1, [pc, #796] @ 2f2eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed1b4 │ │ │ │ @@ -162546,22 +162546,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2f2eb8 │ │ │ │ ldr r1, [pc, #688] @ 2f2ebc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ b 2f29f0 │ │ │ │ ldr r0, [pc, #664] @ 2f2ec0 │ │ │ │ ldr r1, [pc, #664] @ 2f2ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99ce5c │ │ │ │ + bl 99cf54 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f2bb0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -162618,25 +162618,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f2ba4 │ │ │ │ ldr r3, [pc, #364] @ 2f2edc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2f29e0 │ │ │ │ ldr r3, [pc, #332] @ 2f2ed0 │ │ │ │ @@ -162658,28 +162658,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2f2ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f29e0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -162690,51 +162690,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2f2c54 │ │ │ │ ldr r0, [pc, #152] @ 2f2ee4 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f29e0 │ │ │ │ mov r6, r4 │ │ │ │ b 2f2c9c │ │ │ │ ldr r0, [pc, #116] @ 2f2ee8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f2ba4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b84b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006f6694 │ │ │ │ + @ instruction: 0x006f6794 │ │ │ │ addseq r8, fp, r4, ror #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r4, sl, ip, lsl #15 │ │ │ │ - rsbeq r7, pc, r4, lsr #6 │ │ │ │ + rsbseq r4, sl, ip, lsl #17 │ │ │ │ + rsbeq r7, pc, r4, lsr #8 │ │ │ │ adceq pc, sl, ip, ror #31 │ │ │ │ - rsbeq r7, pc, r8, asr #3 │ │ │ │ + rsbeq r7, pc, r8, asr #5 │ │ │ │ addseq r8, fp, r8, asr r2 │ │ │ │ adceq pc, sl, r4, ror pc @ │ │ │ │ - rsbeq r7, pc, ip, lsl r1 @ │ │ │ │ + rsbeq r7, pc, ip, lsl r2 @ │ │ │ │ adceq pc, sl, r4, asr pc @ │ │ │ │ - rsbeq r7, pc, r4, ror #2 │ │ │ │ - rsbseq r1, r6, r0, lsl #24 │ │ │ │ + rsbeq r7, pc, r4, ror #4 │ │ │ │ + rsbseq r1, r6, r0, lsl #26 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, ip, lsl #1 │ │ │ │ + rsbeq r7, pc, ip, lsl #3 │ │ │ │ @ instruction: 0x00002bbc │ │ │ │ - @ instruction: 0x006f6e9c │ │ │ │ - @ instruction: 0x006f6e9c │ │ │ │ - strheq r6, [pc], #-240 @ │ │ │ │ + @ instruction: 0x006f6f9c │ │ │ │ + @ instruction: 0x006f6f9c │ │ │ │ + strheq r7, [pc], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2f3180 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -162864,53 +162864,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f31a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2f98 │ │ │ │ ldr r0, [pc, #76] @ 2f31a8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2f98 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r8, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, ip, lsl pc @ │ │ │ │ + rsbeq r7, pc, ip, lsl r0 @ │ │ │ │ addseq r7, fp, r8, lsr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, fp, r0, asr #28 │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r8, lsr #26 │ │ │ │ - rsbeq r6, pc, r4, asr sp @ │ │ │ │ + rsbeq r6, pc, r8, lsr #28 │ │ │ │ + rsbeq r6, pc, r4, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2f3698 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2f369c │ │ │ │ @@ -163124,28 +163124,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f36c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f324c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 255628 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -163179,69 +163179,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f36cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f3368 │ │ │ │ ldr r0, [pc, #140] @ 2f36d0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f324c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2f36d4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f3368 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, r8, lsl #15 │ │ │ │ + rsbeq r6, pc, r8, lsl #17 │ │ │ │ @ instruction: 0x009b7bf8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r9, lr, r8, lsl lr │ │ │ │ + rsbeq r9, lr, r8, lsl pc │ │ │ │ addseq r7, fp, ip, lsl #21 │ │ │ │ - strdeq r9, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ andeq r2, r0, r0, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [pc], #-144 @ │ │ │ │ + strheq r6, [pc], #-160 @ │ │ │ │ muleq r0, ip, r7 │ │ │ │ - rsbeq r6, pc, r8, asr r9 @ │ │ │ │ - strdeq r6, [pc], #-136 @ │ │ │ │ - rsbeq r6, pc, r0, asr #18 │ │ │ │ + rsbeq r6, pc, r8, asr sl @ │ │ │ │ + strdeq r6, [pc], #-152 @ │ │ │ │ + rsbeq r6, pc, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2f3afc │ │ │ │ ldr r3, [pc, #1032] @ 2f3b00 │ │ │ │ @@ -163418,15 +163418,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -163440,15 +163440,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f3b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f376c │ │ │ │ ldr r3, [pc, #256] @ 2f3b24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3864 │ │ │ │ @@ -163467,60 +163467,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f3864 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2f3b2c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f376c │ │ │ │ ldr r0, [pc, #72] @ 2f3b30 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f3864 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r4, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r6, [pc], #-136 @ │ │ │ │ + strheq r6, [pc], #-152 @ │ │ │ │ @ instruction: 0x009b76d4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r7, fp, r4, r5 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r0, ror #11 │ │ │ │ + rsbeq r6, pc, r0, ror #13 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r6, pc, ip, lsr r6 @ │ │ │ │ - @ instruction: 0x006f6598 │ │ │ │ - rsbeq r6, pc, r8, lsl r6 @ │ │ │ │ + rsbeq r6, pc, ip, lsr r7 @ │ │ │ │ + @ instruction: 0x006f6698 │ │ │ │ + rsbeq r6, pc, r8, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2f3fe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2f3fec │ │ │ │ @@ -163638,15 +163638,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2f3d38 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -163736,28 +163736,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f4014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f3c44 │ │ │ │ ldr r3, [pc, #292] @ 2f4018 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f3bf0 │ │ │ │ @@ -163779,65 +163779,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f401c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3bf0 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2f4020 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3bf0 │ │ │ │ ldr r0, [pc, #96] @ 2f4024 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f3c44 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr #5 │ │ │ │ addseq r7, fp, r4, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, ip, ror #10 │ │ │ │ + rsbeq r6, pc, ip, ror #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009b71b8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sl, r3, ip, asr r5 │ │ │ │ + rsbseq sl, r3, ip, asr r6 │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r0, asr #5 │ │ │ │ + rsbeq r6, pc, r0, asr #7 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - rsbeq r6, pc, r0, lsr #3 │ │ │ │ - rsbeq r6, pc, r0, asr #3 │ │ │ │ - rsbeq r6, pc, r4, lsr r2 @ │ │ │ │ + rsbeq r6, pc, r0, lsr #5 │ │ │ │ + rsbeq r6, pc, r0, asr #5 │ │ │ │ + rsbeq r6, pc, r4, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2f42d0 │ │ │ │ ldr r3, [pc, #656] @ 2f42d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163939,23 +163939,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2f42f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f40ac │ │ │ │ ldr r3, [pc, #236] @ 2f42fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4118 │ │ │ │ @@ -163975,54 +163975,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2f4300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4118 │ │ │ │ ldr r0, [pc, #108] @ 2f4304 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f40ac │ │ │ │ ldr r0, [pc, #80] @ 2f4308 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4118 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b6ddc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r6, r0, asr #16 │ │ │ │ + rsbseq r0, r6, r0, asr #18 │ │ │ │ umullseq r6, fp, r4, sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r0, ip, r8, asr #12 │ │ │ │ + rsbseq r0, ip, r8, asr #14 │ │ │ │ @ instruction: 0x009b6cdc │ │ │ │ andeq r3, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, ip, asr r0 @ │ │ │ │ + rsbeq r6, pc, ip, asr r1 @ │ │ │ │ andeq r4, r0, r8, lsr sl │ │ │ │ - rsbeq r6, pc, r4, lsr #32 │ │ │ │ - rsbeq r5, pc, r4, ror #31 │ │ │ │ - rsbeq r6, pc, r0, lsr #32 │ │ │ │ + rsbeq r6, pc, r4, lsr #2 │ │ │ │ + rsbeq r6, pc, r4, ror #1 │ │ │ │ + rsbeq r6, pc, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2f44f4 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2f44f8 │ │ │ │ @@ -164130,24 +164130,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2f44e0 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2f4468 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2f44a0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f44c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b6af0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, pc, r0, lsl r6 @ │ │ │ │ + rsbeq r5, pc, r0, lsl r7 @ │ │ │ │ addseq r6, fp, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2f4944 │ │ │ │ @@ -164318,27 +164318,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f4974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f45fc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2f4690 │ │ │ │ @@ -164375,15 +164375,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164392,52 +164392,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2f497c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f45e8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2f4980 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f45e8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2f4984 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f47fc │ │ │ │ @ instruction: 0x009b68f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, pc, r8, ror #26 │ │ │ │ + rsbeq r5, pc, r8, ror #28 │ │ │ │ addseq r6, fp, r4, asr r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, fp, r4, lsl #16 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq sl, r1, r0, asr pc │ │ │ │ + rsbseq fp, r1, r0, asr r0 │ │ │ │ andeq r2, r0, r4, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r4, lsr #23 │ │ │ │ + rsbeq r5, pc, r4, lsr #25 │ │ │ │ andeq r3, r0, ip, ror #8 │ │ │ │ - rsbeq r5, pc, r8, lsr #20 │ │ │ │ - rsbeq r5, pc, r0, asr sl @ │ │ │ │ - strheq r5, [pc], #-164 @ │ │ │ │ + rsbeq r5, pc, r8, lsr #22 │ │ │ │ + rsbeq r5, pc, r0, asr fp @ │ │ │ │ + strheq r5, [pc], #-180 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2f4d90 │ │ │ │ ldr r3, [pc, #1004] @ 2f4d94 │ │ │ │ @@ -164591,26 +164591,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2f4db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb7f8 │ │ │ │ b 2f4a70 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f4b0c │ │ │ │ @@ -164646,15 +164646,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -164663,54 +164663,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2f4dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4a60 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2f4dc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4a60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2f4dc8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4c3c │ │ │ │ addseq r6, fp, r4, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, pc, r8, lsr #20 │ │ │ │ + rsbeq r5, pc, r8, lsr #22 │ │ │ │ addseq r6, fp, r4, ror #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, fp, r8, lsl #7 │ │ │ │ - rsbseq sl, r1, ip, lsl #22 │ │ │ │ + rsbseq sl, r1, ip, lsl #24 │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r8, lsl #17 │ │ │ │ + rsbeq r5, pc, r8, lsl #19 │ │ │ │ andeq r2, r0, ip, lsl #22 │ │ │ │ - rsbeq r5, pc, ip, lsl #14 │ │ │ │ - rsbeq r5, pc, ip, lsr #14 │ │ │ │ - rsbeq r5, pc, ip, lsl #15 │ │ │ │ + rsbeq r5, pc, ip, lsl #16 │ │ │ │ + rsbeq r5, pc, ip, lsr #16 │ │ │ │ + rsbeq r5, pc, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2f522c │ │ │ │ ldr r3, [pc, #1092] @ 2f5230 │ │ │ │ @@ -164852,15 +164852,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164869,15 +164869,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2f5250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4ea4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2eb254 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -164948,64 +164948,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f525c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4f70 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2f5260 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4ea4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2f5264 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f4f70 │ │ │ │ addseq r6, fp, r0, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, pc, ip, lsl #14 │ │ │ │ + rsbeq r5, pc, ip, lsl #16 │ │ │ │ umullseq r5, fp, ip, pc @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, fp, r8, asr #30 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r0, lsl #10 │ │ │ │ - rsbeq r4, pc, r4, lsl #4 │ │ │ │ + rsbeq r5, pc, r0, lsl #12 │ │ │ │ + rsbeq r4, pc, r4, lsl #6 │ │ │ │ andeq r3, r0, ip, lsr #6 │ │ │ │ - rsbeq r5, pc, ip, lsl r4 @ │ │ │ │ - rsbeq r5, pc, r0, asr #7 │ │ │ │ - rsbeq r5, pc, r4, lsr #8 │ │ │ │ + rsbeq r5, pc, ip, lsl r5 @ │ │ │ │ + rsbeq r5, pc, r0, asr #9 │ │ │ │ + rsbeq r5, pc, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2f5758 │ │ │ │ ldr r3, [pc, #1236] @ 2f575c │ │ │ │ @@ -165182,27 +165182,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2f5784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f536c │ │ │ │ ldr r2, [pc, #512] @ 2f5788 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -165250,28 +165250,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f5790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f5344 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb254 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2f5438 │ │ │ │ @@ -165302,44 +165302,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2f5798 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 2f536c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2f579c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f5344 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, fp, r4, fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, fp, r0, asr #22 │ │ │ │ - rsbseq fp, sp, ip, ror #24 │ │ │ │ + rsbseq fp, sp, ip, ror #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, fp, r8, lsl #21 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq r3, pc, ip, ror #28 │ │ │ │ + rsbeq r3, pc, ip, ror #30 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r0, lsl #3 │ │ │ │ - rsbeq sp, lr, r0, lsl #11 │ │ │ │ + rsbeq r5, pc, r0, lsl #5 │ │ │ │ + rsbeq sp, lr, r0, lsl #13 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8 │ │ │ │ - rsbeq r3, pc, ip, lsr ip @ │ │ │ │ - rsbeq r5, pc, r0, lsr r0 @ │ │ │ │ - rsbeq r4, pc, r4, lsl #31 │ │ │ │ + rsbeq r5, pc, r8, lsl #2 │ │ │ │ + rsbeq r3, pc, ip, lsr sp @ │ │ │ │ + rsbeq r5, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r5, pc, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2f5958 │ │ │ │ ldr r3, [pc, #412] @ 2f595c │ │ │ │ @@ -165376,15 +165376,15 @@ │ │ │ │ bl 2f7f7c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f58f8 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2f5964 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -165397,25 +165397,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -165444,16 +165444,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, fp, ip, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq pc, [r5], #-0 @ │ │ │ │ - rsbeq r4, pc, r8, lsr pc @ │ │ │ │ + ldrheq pc, [r5], #-16 @ │ │ │ │ + rsbeq r5, pc, r8, lsr r0 @ │ │ │ │ addseq r5, fp, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2f5bbc │ │ │ │ ldr r1, [pc, #568] @ 2f5bc0 │ │ │ │ @@ -165497,17 +165497,17 @@ │ │ │ │ bne 2f5a04 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9b23c8 │ │ │ │ + bl 9b24c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b2550 │ │ │ │ + bl 9b2648 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f5a98 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed1b4 │ │ │ │ ldr r2, [pc, #372] @ 2f5bd0 │ │ │ │ ldr r3, [pc, #352] @ 2f5bc0 │ │ │ │ @@ -165545,15 +165545,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2f5a4c │ │ │ │ ldr r0, [pc, #224] @ 2f5bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ mov r1, #7 │ │ │ │ b 2f5a4c │ │ │ │ ldr r2, [pc, #208] @ 2f5bd8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f59ec │ │ │ │ @@ -165572,49 +165572,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f5be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f59ec │ │ │ │ ldr r0, [pc, #72] @ 2f5be8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f59ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, fp, r8, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, lr, r4, asr #23 │ │ │ │ + rsbseq fp, lr, r4, asr #25 │ │ │ │ addseq r5, fp, r8, asr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, fp, r0, asr #7 │ │ │ │ - rsbeq r4, pc, r4, lsl sp @ │ │ │ │ + rsbeq r4, pc, r4, lsl lr @ │ │ │ │ andeq r2, r0, r0, asr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, pc, r4, lsr #24 │ │ │ │ - rsbeq r4, pc, r8, lsr ip @ │ │ │ │ + rsbeq r4, pc, r4, lsr #26 │ │ │ │ + rsbeq r4, pc, r8, lsr sp @ │ │ │ │ │ │ │ │ 002f5bec : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f5bf8 : │ │ │ │ @@ -165665,20 +165665,20 @@ │ │ │ │ bne 2f5cc0 │ │ │ │ ldr r5, [pc, #168] @ 2f5d5c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5cc0 │ │ │ │ ldr r5, [pc, #160] @ 2f5d60 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b23b0 │ │ │ │ + bl 9b24a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1a68 │ │ │ │ + bl 9b1b60 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b20b8 │ │ │ │ + b 9b21b0 │ │ │ │ ldr r5, [pc, #128] @ 2f5d64 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5cc0 │ │ │ │ ldr r3, [pc, #120] @ 2f5d68 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -165750,41 +165750,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2f5ea8 │ │ │ │ ldr r1, [pc, #192] @ 2f5ec8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6ea0 │ │ │ │ + bl 9a6f98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a65b0 │ │ │ │ + bl 9a66a8 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2f5ebc │ │ │ │ ldr r1, [pc, #148] @ 2f5ecc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6ea0 │ │ │ │ + bl 9a6f98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a65b0 │ │ │ │ + bl 9a66a8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5e7c │ │ │ │ ldr r1, [pc, #104] @ 2f5ed0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6ea0 │ │ │ │ + bl 9a6f98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a65b0 │ │ │ │ + bl 9a66a8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253840 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -165900,15 +165900,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 254d7c │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b309c │ │ │ │ + bl 9b3194 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6308 │ │ │ │ @@ -165938,29 +165938,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2f63a0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a64ac │ │ │ │ + bl 9a65a4 │ │ │ │ ldr r1, [pc, #672] @ 2f63a4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a64ac │ │ │ │ + bl 9a65a4 │ │ │ │ ldr r1, [pc, #648] @ 2f63a8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a64ac │ │ │ │ + bl 9a65a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -165974,15 +165974,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #536] @ 2f63ac │ │ │ │ ldr r3, [pc, #504] @ 2f6390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166004,15 +166004,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2f63bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f5d84 │ │ │ │ mov r7, #1 │ │ │ │ b 2f616c │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bdc │ │ │ │ @@ -166023,15 +166023,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2f63cc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2f6204 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2f6358 │ │ │ │ ldr r3, [pc, #360] @ 2f63d0 │ │ │ │ ldr r2, [pc, #360] @ 2f63d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -166039,64 +166039,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2f63dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2f6204 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2f63e0 │ │ │ │ ldr r2, [pc, #316] @ 2f63e4 │ │ │ │ ldr r1, [pc, #316] @ 2f63e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2f63ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2f6204 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2f63f0 │ │ │ │ ldr r2, [pc, #276] @ 2f63f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2f63f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2f63fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2f6204 │ │ │ │ ldr r1, [pc, #240] @ 2f6400 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b6d8 │ │ │ │ + bl 99b7d0 │ │ │ │ b 2f6204 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2f6404 │ │ │ │ ldr r2, [pc, #216] @ 2f6408 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2f640c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2f6410 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 2f6204 │ │ │ │ ldr r1, [pc, #180] @ 2f6414 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f6260 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2f6418 │ │ │ │ ldr r1, [pc, #168] @ 2f641c │ │ │ │ @@ -166107,48 +166107,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r4, fp, r0, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, fp, r4, lsl #30 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq sp, sl, ip, lsl pc │ │ │ │ + rsbseq lr, sl, ip, lsl r0 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r4, fp, r8, lsl #25 │ │ │ │ - addeq r4, r3, ip, asr #25 │ │ │ │ - rsbeq r4, pc, r4, ror #14 │ │ │ │ - ldrdeq r2, [pc], #-128 @ │ │ │ │ + addeq r4, r3, ip, asr #27 │ │ │ │ + rsbeq r4, pc, r4, ror #16 │ │ │ │ + ldrdeq r2, [pc], #-144 @ │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r4, r3, r4, lsl #25 │ │ │ │ - ldrdeq r4, [pc], #-104 @ │ │ │ │ - @ instruction: 0x006f2890 │ │ │ │ + addeq r4, r3, r4, lsl #27 │ │ │ │ + ldrdeq r4, [pc], #-120 @ │ │ │ │ + @ instruction: 0x006f2990 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r4, r3, r0, asr #24 │ │ │ │ - ldrdeq r4, [pc], #-88 @ │ │ │ │ - rsbeq r2, pc, r4, asr #16 │ │ │ │ + addeq r4, r3, r0, asr #26 │ │ │ │ + ldrdeq r4, [pc], #-104 @ │ │ │ │ + rsbeq r2, pc, r4, asr #18 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r4, r3, r8, lsl #24 │ │ │ │ - rsbeq r4, pc, r0, lsl #12 │ │ │ │ - rsbeq r2, pc, r8, lsl #16 │ │ │ │ + addeq r4, r3, r8, lsl #26 │ │ │ │ + rsbeq r4, pc, r0, lsl #14 │ │ │ │ + rsbeq r2, pc, r8, lsl #18 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r4, r3, ip, asr #23 │ │ │ │ - rsbeq r4, pc, r4, asr #12 │ │ │ │ - ldrdeq r2, [pc], #-112 @ │ │ │ │ + addeq r4, r3, ip, asr #25 │ │ │ │ + rsbeq r4, pc, r4, asr #14 │ │ │ │ + ldrdeq r2, [pc], #-128 @ │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - ldrdeq r4, [pc], #-84 @ │ │ │ │ - addeq r4, r3, ip, ror fp │ │ │ │ - rsbeq r4, pc, r8, asr #10 │ │ │ │ - rsbeq r2, pc, r0, lsl #15 │ │ │ │ + ldrdeq r4, [pc], #-100 @ │ │ │ │ + addeq r4, r3, ip, ror ip │ │ │ │ + rsbeq r4, pc, r8, asr #12 │ │ │ │ + rsbeq r2, pc, r0, lsl #17 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq fp, lr, r4, asr r8 │ │ │ │ - addeq r4, r3, r0, asr #22 │ │ │ │ - rsbeq r2, pc, r0, asr r7 @ │ │ │ │ - strheq r4, [pc], #-72 @ │ │ │ │ + rsbeq fp, lr, r4, asr r9 │ │ │ │ + addeq r4, r3, r0, asr #24 │ │ │ │ + rsbeq r2, pc, r0, asr r8 @ │ │ │ │ + strheq r4, [pc], #-88 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002f6428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -166166,31 +166166,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2f6498 │ │ │ │ - bl 9b0fd0 │ │ │ │ + bl 9b10c8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98f424 │ │ │ │ + bl 98f51c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6480 │ │ │ │ ldr r0, [pc, #128] @ 2f6520 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b1a68 │ │ │ │ - bl 9b20b8 │ │ │ │ + bl 9b1b60 │ │ │ │ + bl 9b21b0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f64d0 │ │ │ │ - bl 9b0fd0 │ │ │ │ + bl 9b10c8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98f424 │ │ │ │ + bl 98f51c │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f64b8 │ │ │ │ ldr r2, [pc, #76] @ 2f6524 │ │ │ │ ldr r3, [pc, #64] @ 2f651c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166223,43 +166223,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2f6608 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #172] @ 2f6614 │ │ │ │ ldr r2, [pc, #172] @ 2f6618 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f65ec │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -166270,15 +166270,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f65cc │ │ │ │ mvn r4, #3 │ │ │ │ b 2f65d0 │ │ │ │ @ instruction: 0x009b48d4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r2, pc, ip, asr #15 │ │ │ │ + rsbeq r2, pc, ip, asr #17 │ │ │ │ │ │ │ │ 002f661c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -166298,28 +166298,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2f6a1c │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #960] @ 2f6a4c │ │ │ │ ldr r2, [pc, #960] @ 2f6a50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -166472,22 +166472,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f69d0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2f6a60 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ec968 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r2, [pc, #260] @ 2f6a64 │ │ │ │ ldr r3, [pc, #224] @ 2f6a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166512,19 +166512,19 @@ │ │ │ │ bl 253534 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2f6814 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b2be8 │ │ │ │ + bl 9b2ce0 │ │ │ │ b 2f693c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b26cc │ │ │ │ + bl 9b27c4 │ │ │ │ b 2f672c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2f68fc │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -166542,19 +166542,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2f68fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b47dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009b47b4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r2, pc, ip, lsr #13 │ │ │ │ + rsbeq r2, pc, ip, lsr #15 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r2, pc, r4, ror #21 │ │ │ │ - @ instruction: 0x007a0a94 │ │ │ │ - rsbeq r2, pc, ip, asr #17 │ │ │ │ + rsbeq r2, pc, r4, ror #23 │ │ │ │ + @ instruction: 0x007a0b94 │ │ │ │ + rsbeq r2, pc, ip, asr #19 │ │ │ │ @ instruction: 0x009b44bc │ │ │ │ │ │ │ │ 002f6a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166562,55 +166562,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2f6b30 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f6b24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #144] @ 2f6b34 │ │ │ │ ldr r2, [pc, #144] @ 2f6b38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2f6b04 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2f6b08 │ │ │ │ umullseq r4, fp, r4, r3 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r2, pc, ip, lsl #5 │ │ │ │ + rsbeq r2, pc, ip, lsl #7 │ │ │ │ │ │ │ │ 002f6b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166626,42 +166626,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #92] @ 2f6bf8 │ │ │ │ ldr r2, [pc, #92] @ 2f6bfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b2118 │ │ │ │ + b 9b2210 │ │ │ │ addseq r4, fp, r4, asr #5 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - @ instruction: 0x006f2194 │ │ │ │ + @ instruction: 0x006f2294 │ │ │ │ │ │ │ │ 002f6c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166675,40 +166675,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #84] @ 2f6cac │ │ │ │ ldr r2, [pc, #84] @ 2f6cb0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b2118 │ │ │ │ + b 9b2210 │ │ │ │ @ instruction: 0x009b41fc │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - ldrdeq r2, [pc], #-8 @ │ │ │ │ + ldrdeq r2, [pc], #-24 @ │ │ │ │ │ │ │ │ 002f6cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -166746,43 +166746,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2f6e90 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #348] @ 2f6ec8 │ │ │ │ ldr r2, [pc, #348] @ 2f6ecc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f6e24 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6e80 │ │ │ │ ldr r2, [pc, #228] @ 2f6ed0 │ │ │ │ ldr r3, [pc, #208] @ 2f6ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166814,38 +166814,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6ea0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec968 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6de4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f6de4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f6d60 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6e68 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6de4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r8, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrsheq r4, [fp], r8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r8, asr #31 │ │ │ │ + rsbeq r2, pc, r8, asr #1 │ │ │ │ addseq r4, fp, r0, lsr r0 │ │ │ │ │ │ │ │ 002f6ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166857,37 +166857,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2f7044 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2f7014 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [pc, #304] @ 2f7050 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2f7054 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6fc4 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7024 │ │ │ │ ldr r3, [pc, #212] @ 2f7058 │ │ │ │ ldr r2, [pc, #212] @ 2f705c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -166903,15 +166903,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7034 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f6f7c │ │ │ │ mov r0, r6 │ │ │ │ @@ -166923,28 +166923,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecdd4 │ │ │ │ b 2f6fa4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f6f14 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f6f7c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f6fe0 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f6fa8 │ │ │ │ addseq r3, fp, r8, lsr #30 │ │ │ │ - rsbeq r1, pc, r8, lsl lr @ │ │ │ │ + rsbeq r1, pc, r8, lsl pc @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ │ │ │ │ 002f7060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -166954,40 +166954,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f7138 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7130 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [pc, #160] @ 2f713c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f7140 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f70f4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f7114 │ │ │ │ ldr r3, [pc, #60] @ 2f7144 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -166997,15 +166997,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7114 │ │ │ │ umullseq r3, fp, ip, sp │ │ │ │ - rsbeq r1, pc, r0, lsr #25 │ │ │ │ + rsbeq r1, pc, r0, lsr #27 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ │ │ │ │ 002f7148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167023,76 +167023,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2f7208 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7244 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #228] @ 2f728c │ │ │ │ ldr r2, [pc, #228] @ 2f7290 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f7224 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7254 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7208 │ │ │ │ b 2f7254 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f719c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7208 │ │ │ │ @ instruction: 0x009b3cb4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, ip, lsl #23 │ │ │ │ + rsbeq r1, pc, ip, lsl #25 │ │ │ │ │ │ │ │ 002f7294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167103,71 +167103,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f73a4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7368 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #208] @ 2f73b0 │ │ │ │ ldr r2, [pc, #208] @ 2f73b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f733c │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7378 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f72d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f734c │ │ │ │ addseq r3, fp, r8, ror #22 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r4, asr sl @ │ │ │ │ + rsbeq r1, pc, r4, asr fp @ │ │ │ │ │ │ │ │ 002f73b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -167176,49 +167176,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2f74ac │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #188] @ 2f74b8 │ │ │ │ ldr r2, [pc, #188] @ 2f74bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f7470 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2f7454 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f7294 │ │ │ │ @@ -167227,15 +167227,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2f7454 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7454 │ │ │ │ addseq r3, fp, r8, asr #20 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r4, lsr r9 @ │ │ │ │ + rsbeq r1, pc, r4, lsr sl @ │ │ │ │ │ │ │ │ 002f74c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167247,38 +167247,38 @@ │ │ │ │ bne 2f7638 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f7618 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [pc, #308] @ 2f7644 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2f7648 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f75c8 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f75b8 │ │ │ │ ldr r3, [pc, #212] @ 2f764c │ │ │ │ ldr r2, [pc, #212] @ 2f7650 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -167294,19 +167294,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f7570 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7628 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f7570 │ │ │ │ mov r0, r6 │ │ │ │ @@ -167318,24 +167318,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecdd4 │ │ │ │ b 2f7598 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f7504 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f75e4 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f759c │ │ │ │ addseq r3, fp, r0, asr #18 │ │ │ │ - rsbeq r1, pc, r8, lsr #16 │ │ │ │ + rsbeq r1, pc, r8, lsr #18 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ │ │ │ │ 002f7654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -167380,28 +167380,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f789c │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [pc, #508] @ 2f7918 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2f791c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -167411,15 +167411,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f7810 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f788c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f77d0 │ │ │ │ ldr r3, [pc, #368] @ 2f7920 │ │ │ │ @@ -167471,54 +167471,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec968 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f77a0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f77a0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b337c │ │ │ │ + bl 9b3474 │ │ │ │ b 2f7710 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec968 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f77d0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f77d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecdd4 │ │ │ │ b 2f77d0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2ecd1c │ │ │ │ b 2f7874 │ │ │ │ mvn r7, #3 │ │ │ │ b 2f77d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, r0, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, fp, r4, ror r7 │ │ │ │ - rsbeq r1, pc, ip, lsl r6 @ │ │ │ │ + rsbeq r1, pc, ip, lsl r7 @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ addseq r3, fp, r4, asr #12 │ │ │ │ │ │ │ │ 002f792c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167529,40 +167529,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f7a04 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f79fc │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r2, [pc, #160] @ 2f7a08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f7a0c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f79c0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f79e0 │ │ │ │ ldr r3, [pc, #60] @ 2f7a10 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167572,15 +167572,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f79e0 │ │ │ │ @ instruction: 0x009b34d0 │ │ │ │ - ldrdeq r1, [pc], #-52 @ │ │ │ │ + ldrdeq r1, [pc], #-68 @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ │ │ │ │ 002f7a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167590,54 +167590,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7ad4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #140] @ 2f7ae0 │ │ │ │ ldr r2, [pc, #140] @ 2f7ae4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7ab4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ab8 │ │ │ │ addseq r3, fp, r8, ror #7 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - ldrdeq r1, [pc], #-44 @ │ │ │ │ + ldrdeq r1, [pc], #-60 @ │ │ │ │ │ │ │ │ 002f7ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167649,72 +167649,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f7c00 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7bc4 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #212] @ 2f7c0c │ │ │ │ ldr r2, [pc, #212] @ 2f7c10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7b98 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7bd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f7b2c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ba8 │ │ │ │ addseq r3, fp, r4, lsl r3 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - strdeq r1, [pc], #-28 @ │ │ │ │ + strdeq r1, [pc], #-44 @ │ │ │ │ │ │ │ │ 002f7c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167726,56 +167726,56 @@ │ │ │ │ bne 2f7cec │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507f24 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #148] @ 2f7cf8 │ │ │ │ ldr r2, [pc, #148] @ 2f7cfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7ccc │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7cd0 │ │ │ │ addseq r3, fp, r4, ror #3 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, ip, asr #1 │ │ │ │ + rsbeq r1, pc, ip, asr #3 │ │ │ │ │ │ │ │ 002f7d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167787,56 +167787,56 @@ │ │ │ │ bne 2f7dd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507f24 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #148] @ 2f7de4 │ │ │ │ ldr r2, [pc, #148] @ 2f7de8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7db8 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7dbc │ │ │ │ ldrsheq r3, [fp], r8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r0, ror #31 │ │ │ │ + rsbeq r1, pc, r0, ror #1 │ │ │ │ │ │ │ │ 002f7dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167847,31 +167847,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7f68 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2f7f40 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #316] @ 2f7f74 │ │ │ │ ldr r2, [pc, #316] @ 2f7f78 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 255d00 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -167882,15 +167882,15 @@ │ │ │ │ blt 2f7ee4 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2f7f50 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7f14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -167900,45 +167900,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7ec8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f7e2c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 253840 │ │ │ │ mov r0, r9 │ │ │ │ bl 255d00 │ │ │ │ mov r2, r0 │ │ │ │ b 2f7e7c │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ec8 │ │ │ │ addseq r3, fp, r0, lsl r0 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - strdeq r0, [pc], #-236 @ │ │ │ │ + strdeq r0, [pc], #-252 @ │ │ │ │ │ │ │ │ 002f7f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167949,71 +167949,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f808c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8050 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #208] @ 2f8098 │ │ │ │ ldr r2, [pc, #208] @ 2f809c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8024 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8060 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f7fbc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8034 │ │ │ │ addseq r2, fp, r0, lsl #29 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, ror #26 │ │ │ │ + rsbeq r0, pc, ip, ror #28 │ │ │ │ │ │ │ │ 002f80a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -168042,41 +168042,41 @@ │ │ │ │ bne 2f8200 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ec924 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f81e0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #228] @ 2f8218 │ │ │ │ ldr r2, [pc, #228] @ 2f821c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8190 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f81f0 │ │ │ │ ldr r2, [pc, #120] @ 2f8220 │ │ │ │ ldr r3, [pc, #100] @ 2f8210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168090,28 +168090,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8128 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f81a0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f81a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r8, lsl sp │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r0, lsl #24 │ │ │ │ + rsbeq r0, pc, r0, lsl #26 │ │ │ │ addseq r2, fp, r4, ror ip │ │ │ │ │ │ │ │ 002f8224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168123,71 +168123,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f8334 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f82f8 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #208] @ 2f8340 │ │ │ │ ldr r2, [pc, #208] @ 2f8344 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f82cc │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8308 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8264 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f82dc │ │ │ │ @ instruction: 0x009b2bd8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, asr #21 │ │ │ │ + rsbeq r0, pc, r4, asr #23 │ │ │ │ │ │ │ │ 002f8348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168218,41 +168218,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2ec924 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2f8490 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #228] @ 2f84c8 │ │ │ │ ldr r2, [pc, #228] @ 2f84cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8440 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f84a0 │ │ │ │ ldr r2, [pc, #120] @ 2f84d0 │ │ │ │ ldr r3, [pc, #100] @ 2f84c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168266,28 +168266,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f83d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f8450 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8450 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b2ab4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r8, lsl #21 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r0, asr r9 @ │ │ │ │ + rsbeq r0, pc, r0, asr sl @ │ │ │ │ addseq r2, fp, r4, asr #19 │ │ │ │ │ │ │ │ 002f84d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168300,72 +168300,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f85ec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f85b0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #212] @ 2f85f8 │ │ │ │ ldr r2, [pc, #212] @ 2f85fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8584 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f85c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8518 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8594 │ │ │ │ addseq r2, fp, r8, lsr #18 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r0, lsl r8 @ │ │ │ │ + rsbeq r0, pc, r0, lsl r9 @ │ │ │ │ │ │ │ │ 002f8600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168405,43 +168405,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f87e4 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #348] @ 2f881c │ │ │ │ ldr r2, [pc, #348] @ 2f8820 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8778 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f87d4 │ │ │ │ ldr r2, [pc, #228] @ 2f8824 │ │ │ │ ldr r3, [pc, #208] @ 2f8814 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168473,38 +168473,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f87f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec968 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8738 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f8738 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f86b4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f87bc │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8738 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b27fc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, ip, lsr #15 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, ror r6 @ │ │ │ │ + rsbeq r0, pc, r4, ror r7 @ │ │ │ │ @ instruction: 0x009b26dc │ │ │ │ │ │ │ │ 002f8828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168515,69 +168515,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f892c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f88f0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr ip, [pc, #200] @ 2f8938 │ │ │ │ ldr r2, [pc, #200] @ 2f893c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f88c4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8900 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8864 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f88d4 │ │ │ │ @ instruction: 0x009b25d4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, asr #9 │ │ │ │ + rsbeq r0, pc, r4, asr #11 │ │ │ │ │ │ │ │ 002f8940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -168589,72 +168589,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8a58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8a1c │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #212] @ 2f8a64 │ │ │ │ ldr r2, [pc, #212] @ 2f8a68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f89f0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8a2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8984 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8a00 │ │ │ │ @ instruction: 0x009b24bc │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, lsr #7 │ │ │ │ + rsbeq r0, pc, r4, lsr #9 │ │ │ │ │ │ │ │ 002f8a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -168662,53 +168662,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f8b28 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #136] @ 2f8b34 │ │ │ │ ldr r2, [pc, #136] @ 2f8b38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8b08 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8b0c │ │ │ │ umullseq r2, fp, r0, r3 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, lsl #5 │ │ │ │ + rsbeq r0, pc, r4, lsl #7 │ │ │ │ │ │ │ │ 002f8b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -168717,29 +168717,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2f8c0c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #152] @ 2f8c18 │ │ │ │ ldr r2, [pc, #152] @ 2f8c1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -168747,27 +168747,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8bec │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8bf0 │ │ │ │ addseq r2, fp, r4, asr #5 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - strheq r0, [pc], #-16 @ │ │ │ │ + strheq r0, [pc], #-32 @ │ │ │ │ │ │ │ │ 002f8c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168806,44 +168806,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f8e04 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #356] @ 2f8e40 │ │ │ │ ldr r2, [pc, #356] @ 2f8e44 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8d98 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8df4 │ │ │ │ ldr r2, [pc, #232] @ 2f8e48 │ │ │ │ ldr r3, [pc, #208] @ 2f8e34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168875,39 +168875,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8e14 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec968 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8d58 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ b 2f8d58 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f8cd0 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8ddc │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8d58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b21dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, ip, lsl #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r8, asr r0 @ │ │ │ │ + rsbeq r0, pc, r8, asr r1 @ │ │ │ │ ldrheq r2, [fp], ip │ │ │ │ │ │ │ │ 002f8e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168933,42 +168933,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2f8f80 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #188] @ 2f8f8c │ │ │ │ ldr r2, [pc, #188] @ 2f8f90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8f30 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168984,34 +168984,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8e90 │ │ │ │ addseq r1, fp, ip, lsr #31 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r0, ror #28 │ │ │ │ - b 9b20b8 │ │ │ │ + rsbeq pc, lr, r0, ror #30 │ │ │ │ + b 9b21b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9b20b8 │ │ │ │ + bl 9b21b0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002f8fbc : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2f8fd8 │ │ │ │ ldr r0, [pc, #16] @ 2f8fdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b44cc │ │ │ │ + b 9b45c4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002f8fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -169025,72 +169025,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f90f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f90bc │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #212] @ 2f9104 │ │ │ │ ldr r2, [pc, #212] @ 2f9108 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9090 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f90cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f9024 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f90a0 │ │ │ │ addseq r1, fp, ip, lsl lr │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r4, lsl #26 │ │ │ │ + rsbeq pc, lr, r4, lsl #28 │ │ │ │ │ │ │ │ 002f910c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169102,74 +169102,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f922c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f91f0 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #220] @ 2f9238 │ │ │ │ ldr r2, [pc, #220] @ 2f923c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f91c4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f9150 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f91d4 │ │ │ │ @ instruction: 0x009b1cf0 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - ldrdeq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq pc, [lr], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002f9240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169181,29 +169181,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f9368 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f932c │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #228] @ 2f9374 │ │ │ │ ldr r2, [pc, #228] @ 2f9378 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -169212,45 +169212,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9300 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f933c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f9284 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f9310 │ │ │ │ @ instruction: 0x009b1bbc │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r4, lsr #21 │ │ │ │ + rsbeq pc, lr, r4, lsr #23 │ │ │ │ │ │ │ │ 002f937c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -169261,71 +169261,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f948c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f9450 │ │ │ │ - bl 9b3bf8 │ │ │ │ + bl 9b3cf0 │ │ │ │ ldr r3, [pc, #208] @ 2f9498 │ │ │ │ ldr r2, [pc, #208] @ 2f949c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b00c0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b01b8 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9424 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b2118 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9460 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b30ec │ │ │ │ + bl 9b31e4 │ │ │ │ b 2f93bc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b3244 │ │ │ │ + bl 9b333c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f9434 │ │ │ │ addseq r1, fp, r0, lsl #21 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, ip, ror #18 │ │ │ │ + rsbeq pc, lr, ip, ror #20 │ │ │ │ │ │ │ │ 002f94a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169347,15 +169347,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r1, [pc], #-68 @ │ │ │ │ + ldrdeq r1, [pc], #-84 @ │ │ │ │ │ │ │ │ 002f9510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169376,15 +169376,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, r4, ror #8 │ │ │ │ + rsbeq r1, pc, r4, ror #10 │ │ │ │ │ │ │ │ 002f957c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -169403,15 +169403,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r1, [pc], #-56 @ │ │ │ │ + strdeq r1, [pc], #-72 @ │ │ │ │ │ │ │ │ 002f95e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -169436,82 +169436,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, ip, lsl #7 │ │ │ │ + rsbeq r1, pc, ip, lsl #9 │ │ │ │ │ │ │ │ 002f965c : │ │ │ │ b 25507c │ │ │ │ │ │ │ │ 002f9660 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f9690 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x008d05bc │ │ │ │ │ │ │ │ 002f9694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2f9740 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2f9744 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #132] @ 2f9748 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9720 │ │ │ │ ldr r2, [pc, #92] @ 2f974c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r1, pc, ip, lsl #6 │ │ │ │ - addeq r1, r3, ip, asr #17 │ │ │ │ - ldrdeq r1, [pc], #-40 @ │ │ │ │ - rsbeq r1, pc, r4, ror #5 │ │ │ │ + rsbeq r1, pc, ip, lsl #8 │ │ │ │ + addeq r1, r3, ip, asr #19 │ │ │ │ + ldrdeq r1, [pc], #-56 @ │ │ │ │ + rsbeq r1, pc, r4, ror #7 │ │ │ │ │ │ │ │ 002f9750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -169526,59 +169526,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2f9848 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #160] @ 2f984c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f9818 │ │ │ │ ldr sl, [pc, #136] @ 2f9850 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f9818 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f9788 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r3, r4, lsl r8 │ │ │ │ - rsbeq r1, lr, r4, lsl pc │ │ │ │ - rsbseq sl, r2, r4, lsl #3 │ │ │ │ - rsbeq r1, pc, r8, asr r2 @ │ │ │ │ - rsbeq r1, pc, ip, asr #4 │ │ │ │ + addeq r1, r3, r4, lsl r9 │ │ │ │ + rsbeq r2, lr, r4, lsl r0 │ │ │ │ + rsbseq sl, r2, r4, lsl #5 │ │ │ │ + rsbeq r1, pc, r8, asr r3 @ │ │ │ │ + rsbeq r1, pc, ip, asr #6 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -169745,21 +169745,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2f9b20 │ │ │ │ ldr r0, [pc, #40] @ 2f9b24 │ │ │ │ ldr r2, [pc, #40] @ 2f9b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r1, r3, r0, lsr #10 │ │ │ │ - rsbeq r0, pc, r0, ror #30 │ │ │ │ - rsbeq r0, pc, r0, ror pc @ │ │ │ │ + addeq r1, r3, r0, lsr #12 │ │ │ │ + rsbeq r1, pc, r0, rrx │ │ │ │ + rsbeq r1, pc, r0, ror r0 @ │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r1, r3, r0, lsl #10 │ │ │ │ - rsbeq r0, pc, r0, asr #30 │ │ │ │ - rsbeq r0, pc, ip, asr pc @ │ │ │ │ + addeq r1, r3, r0, lsl #12 │ │ │ │ + rsbeq r1, pc, r0, asr #32 │ │ │ │ + rsbeq r1, pc, ip, asr r0 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169783,18 +169783,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2f9bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbeq r0, pc, r0, lsl pc @ │ │ │ │ - addeq r1, r3, r0, ror r4 │ │ │ │ - strheq r0, [pc], #-224 @ │ │ │ │ - ldrdeq r0, [pc], #-232 @ │ │ │ │ + rsbeq r1, pc, r0, lsl r0 @ │ │ │ │ + addeq r1, r3, r0, ror r5 │ │ │ │ + strheq r0, [pc], #-240 @ │ │ │ │ + ldrdeq r0, [pc], #-248 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2f9db0 │ │ │ │ @@ -169916,19 +169916,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r1, fp, r0, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, pc, r8, asr #27 │ │ │ │ + rsbeq sl, pc, r8, asr #29 │ │ │ │ addseq r1, fp, r4, asr r1 │ │ │ │ - addeq r1, r3, r4, ror #4 │ │ │ │ - rsbeq r0, pc, r4, lsr #25 │ │ │ │ - rsbeq r0, pc, ip, ror #25 │ │ │ │ + addeq r1, r3, r4, ror #6 │ │ │ │ + rsbeq r0, pc, r4, lsr #27 │ │ │ │ + rsbeq r0, pc, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2f9e60 │ │ │ │ ldr r3, [pc, #120] @ 2f9e64 │ │ │ │ @@ -169960,15 +169960,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, fp, r4, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r9, ip, lsr r4 │ │ │ │ + rsbseq sp, r9, ip, lsr r5 │ │ │ │ addseq r1, fp, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2f9f70 │ │ │ │ @@ -170029,17 +170029,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r0, fp, r0, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, fp, r8, lsl pc │ │ │ │ - strheq r1, [r3], r0 │ │ │ │ - rsbeq r0, pc, r0, ror #22 │ │ │ │ - rsbeq r0, pc, ip, ror #21 │ │ │ │ + @ instruction: 0x008311b0 │ │ │ │ + rsbeq r0, pc, r0, ror #24 │ │ │ │ + rsbeq r0, pc, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2fa0ec │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170770,17 +170770,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, fp, r4, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009b03b8 │ │ │ │ - addeq r0, r3, r8, asr #10 │ │ │ │ - rsbeq pc, lr, r4, lsl #31 │ │ │ │ - rsbeq r0, pc, r0 │ │ │ │ + addeq r0, r3, r8, asr #12 │ │ │ │ + rsbeq r0, pc, r4, lsl #1 │ │ │ │ + rsbeq r0, pc, r0, lsl #2 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002faae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170817,17 +170817,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fab98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umlaleq r8, sl, r8, r0 │ │ │ │ - addeq r0, r3, ip, lsl #9 │ │ │ │ - rsbeq pc, lr, r8, asr #29 │ │ │ │ - rsbeq pc, lr, r0, ror #30 │ │ │ │ + addeq r0, r3, ip, lsl #11 │ │ │ │ + rsbeq pc, lr, r8, asr #31 │ │ │ │ + rsbeq r0, pc, r0, rrx │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002fab9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170984,18 +170984,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2fae28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r0, fp, r4, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r3, r4, r3 │ │ │ │ + umulleq r0, r3, r4, r4 │ │ │ │ addseq r0, fp, ip, lsr #2 │ │ │ │ - addeq r0, r3, r8, lsl #4 │ │ │ │ - rsbeq pc, lr, r0, asr #24 │ │ │ │ + addeq r0, r3, r8, lsl #6 │ │ │ │ + rsbeq pc, lr, r0, asr #26 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2faf38 │ │ │ │ @@ -171813,15 +171813,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, sl, r0, lsr r1 │ │ │ │ - @ instruction: 0x0079b79c │ │ │ │ + @ instruction: 0x0079b89c │ │ │ │ │ │ │ │ 002fbae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -171858,17 +171858,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fbb94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r7, sl, r8, lsl #1 │ │ │ │ - umulleq pc, r2, r0, r4 @ │ │ │ │ - rsbeq lr, lr, ip, asr #29 │ │ │ │ - rsbeq lr, lr, r0, ror pc │ │ │ │ + umulleq pc, r2, r0, r5 @ │ │ │ │ + rsbeq lr, lr, ip, asr #31 │ │ │ │ + rsbeq pc, lr, r0, ror r0 @ │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002fbb98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172644,15 +172644,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r0, asr #9 │ │ │ │ - rsbseq sl, r9, r4, lsr fp │ │ │ │ + rsbseq sl, r9, r4, lsr ip │ │ │ │ │ │ │ │ 002fc734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -172682,15 +172682,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, ip, lsr r4 │ │ │ │ - ldrheq sl, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq sl, [r9], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 002fc7c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -172724,15 +172724,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r8, lsr #7 │ │ │ │ - rsbseq sl, r9, ip, lsl sl │ │ │ │ + rsbseq sl, r9, ip, lsl fp │ │ │ │ │ │ │ │ 002fc864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172769,15 +172769,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq r6, [sl], ip @ │ │ │ │ - rsbseq sl, r9, ip, ror r9 │ │ │ │ + rsbseq sl, r9, ip, ror sl │ │ │ │ │ │ │ │ 002fc910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172817,15 +172817,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, asr r2 │ │ │ │ - ldrsbeq sl, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq sl, [r9], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 002fc9c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172868,15 +172868,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ umlaleq r6, sl, r8, r1 │ │ │ │ - rsbseq sl, r9, r8, lsl r8 │ │ │ │ + rsbseq sl, r9, r8, lsl r9 │ │ │ │ │ │ │ │ 002fca8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172922,15 +172922,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r6, [sl], r4 @ │ │ │ │ - rsbseq sl, r9, r4, asr r7 │ │ │ │ + rsbseq sl, r9, r4, asr r8 │ │ │ │ │ │ │ │ 002fcb5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -173199,19 +173199,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq lr, sl, ip, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00aa5fb4 │ │ │ │ - rsbseq sl, r9, r8, asr #6 │ │ │ │ + rsbseq sl, r9, r8, asr #8 │ │ │ │ addseq sp, sl, r8, ror #29 │ │ │ │ - addeq lr, r2, ip, ror r0 │ │ │ │ - strheq sp, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, lr, r8, ror #22 │ │ │ │ + addeq lr, r2, ip, ror r1 │ │ │ │ + strheq sp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sp, lr, r8, ror #24 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002fcfbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173449,17 +173449,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r0, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, r8, lsl #19 │ │ │ │ addseq sp, sl, r4, lsl fp │ │ │ │ - addeq sp, r2, r8, lsr #25 │ │ │ │ - rsbeq sp, lr, r4, ror #13 │ │ │ │ - rsbeq sp, lr, ip, lsr #15 │ │ │ │ + addeq sp, r2, r8, lsr #27 │ │ │ │ + rsbeq sp, lr, r4, ror #15 │ │ │ │ + rsbeq sp, lr, ip, lsr #17 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002fd38c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173633,16 +173633,16 @@ │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ad8fc │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, ip, asr #12 │ │ │ │ addseq sp, sl, r8, asr #16 │ │ │ │ ldrdeq sp, [r2], ip │ │ │ │ - rsbeq sp, lr, r8, lsl r4 │ │ │ │ - strdeq sp, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, lr, r8, lsl r5 │ │ │ │ + strdeq sp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002fd658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173999,19 +173999,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r8, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strheq r5, [sl], r4 @ │ │ │ │ - rsbseq r9, r9, ip, lsl #14 │ │ │ │ + rsbseq r9, r9, ip, lsl #16 │ │ │ │ addseq sp, sl, r8, asr #5 │ │ │ │ - addeq sp, r2, ip, asr r4 │ │ │ │ - @ instruction: 0x006ece98 │ │ │ │ - rsbeq ip, lr, ip, ror pc │ │ │ │ + addeq sp, r2, ip, asr r5 │ │ │ │ + @ instruction: 0x006ecf98 │ │ │ │ + rsbeq sp, lr, ip, ror r0 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002fdbdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -174326,15 +174326,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r4, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, r0, asr #23 │ │ │ │ - rsbseq r9, r9, ip, lsl #4 │ │ │ │ + rsbseq r9, r9, ip, lsl #6 │ │ │ │ @ instruction: 0x009acdb0 │ │ │ │ │ │ │ │ 002fe0c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174515,15 +174515,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, ror fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, r8, lsr #17 │ │ │ │ - rsbseq r8, r9, r8, lsl pc │ │ │ │ + rsbseq r9, r9, r8, lsl r0 │ │ │ │ @ instruction: 0x009acad4 │ │ │ │ │ │ │ │ 002fe39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174595,15 +174595,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, r0, lsr #15 │ │ │ │ - rsbseq r8, r9, r8, asr #27 │ │ │ │ + rsbseq r8, r9, r8, asr #29 │ │ │ │ umullseq ip, sl, ip, r9 │ │ │ │ │ │ │ │ 002fe4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174643,15 +174643,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ umlaleq r4, sl, r8, r6 │ │ │ │ - ldrsbeq r8, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r8, [r9], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 002fe588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174690,15 +174690,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, r4, ror #11 │ │ │ │ - rsbseq r8, r9, r8, lsr #24 │ │ │ │ + rsbseq r8, r9, r8, lsr #26 │ │ │ │ │ │ │ │ 002fe63c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174804,17 +174804,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fe7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r4, sl, r0, lsr #8 │ │ │ │ - addeq ip, r2, r8, lsr #16 │ │ │ │ - rsbeq ip, lr, r4, ror #4 │ │ │ │ - rsbeq ip, lr, r8, asr r3 │ │ │ │ + addeq ip, r2, r8, lsr #18 │ │ │ │ + rsbeq ip, lr, r4, ror #6 │ │ │ │ + rsbeq ip, lr, r8, asr r4 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002fe800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175073,17 +175073,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, ip, ror #2 │ │ │ │ addseq ip, sl, ip, lsl #5 │ │ │ │ - addeq ip, r2, r4, lsr #8 │ │ │ │ - rsbeq fp, lr, r8, ror #30 │ │ │ │ - rsbeq fp, lr, ip, asr lr │ │ │ │ + addeq ip, r2, r4, lsr #10 │ │ │ │ + rsbeq ip, lr, r8, rrx │ │ │ │ + rsbeq fp, lr, ip, asr pc │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002fec1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175297,17 +175297,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, sl, ip, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, sl, r8, lsr #26 │ │ │ │ addseq fp, sl, r4, lsr pc │ │ │ │ - addeq ip, r2, r8, asr #1 │ │ │ │ - rsbeq fp, lr, r4, lsl #22 │ │ │ │ - rsbeq fp, lr, r8, lsl ip │ │ │ │ + addeq ip, r2, r8, asr #3 │ │ │ │ + rsbeq fp, lr, r4, lsl #24 │ │ │ │ + rsbeq fp, lr, r8, lsl sp │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002fef6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175646,32 +175646,32 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, sl, r4, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, sl, r4, lsr #21 │ │ │ │ addseq fp, sl, r4, ror #20 │ │ │ │ strdeq fp, [r2], r8 │ │ │ │ - rsbeq fp, lr, r4, lsr r6 │ │ │ │ - @ instruction: 0x006eb798 │ │ │ │ + rsbeq fp, lr, r4, lsr r7 │ │ │ │ + @ instruction: 0x006eb898 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ ldrdeq fp, [r2], r4 │ │ │ │ - rsbeq fp, lr, r0, lsl r6 │ │ │ │ - rsbeq fp, lr, r4, ror #14 │ │ │ │ + rsbeq fp, lr, r0, lsl r7 │ │ │ │ + rsbeq fp, lr, r4, ror #16 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - @ instruction: 0x0082bbb0 │ │ │ │ - rsbeq fp, lr, ip, ror #11 │ │ │ │ - rsbeq fp, lr, r0, lsr r7 │ │ │ │ + @ instruction: 0x0082bcb0 │ │ │ │ + rsbeq fp, lr, ip, ror #13 │ │ │ │ + rsbeq fp, lr, r0, lsr r8 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq fp, r2, ip, lsl #23 │ │ │ │ - rsbeq fp, lr, r8, asr #11 │ │ │ │ - strdeq fp, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addeq fp, r2, ip, lsl #25 │ │ │ │ + rsbeq fp, lr, r8, asr #13 │ │ │ │ + strdeq fp, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - addeq fp, r2, r8, ror #22 │ │ │ │ - rsbeq fp, lr, r4, lsr #11 │ │ │ │ - rsbeq fp, lr, r4, asr #13 │ │ │ │ + addeq fp, r2, r8, ror #24 │ │ │ │ + rsbeq fp, lr, r4, lsr #13 │ │ │ │ + rsbeq fp, lr, r4, asr #15 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ff50c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175932,19 +175932,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq fp, sl, ip, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, sl, r4, lsl #7 │ │ │ │ - rsbseq r7, r9, r4, asr #19 │ │ │ │ + rsbseq r7, r9, r4, asr #21 │ │ │ │ addseq fp, sl, ip, ror r5 │ │ │ │ - addeq fp, r2, r0, lsl r7 │ │ │ │ - rsbeq fp, lr, ip, asr #2 │ │ │ │ - rsbeq fp, lr, r0, asr #5 │ │ │ │ + addeq fp, r2, r0, lsl r8 │ │ │ │ + rsbeq fp, lr, ip, asr #4 │ │ │ │ + rsbeq fp, lr, r0, asr #7 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ff928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176131,15 +176131,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r3, sl, r0, lsl r0 │ │ │ │ - ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r7, [r9], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002ffc18 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2fae2c │ │ │ │ @@ -176288,19 +176288,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r8, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r4, lsr #28 │ │ │ │ + rsbeq sl, lr, r4, lsr #30 │ │ │ │ addseq fp, sl, r0, lsr #32 │ │ │ │ - @ instruction: 0x0082b1b8 │ │ │ │ - rsbeq sl, lr, r8, lsl #27 │ │ │ │ - strdeq sl, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x0082b2b8 │ │ │ │ + rsbeq sl, lr, r8, lsl #29 │ │ │ │ + strdeq sl, [lr], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ffe88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176348,15 +176348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r0, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq sl, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq sl, [lr], #-220 @ 0xffffff24 @ │ │ │ │ addseq sl, sl, ip, lsl #30 │ │ │ │ │ │ │ │ 002fff60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176392,17 +176392,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 300000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 300004 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq fp, r2, ip, lsl r0 │ │ │ │ - rsbeq sl, lr, r8, asr sl │ │ │ │ - rsbeq sl, lr, r8, lsl ip │ │ │ │ + addeq fp, r2, ip, lsl r1 │ │ │ │ + rsbeq sl, lr, r8, asr fp │ │ │ │ + rsbeq sl, lr, r8, lsl sp │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00300008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176698,33 +176698,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r0, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r0, asr sl │ │ │ │ - rsbeq sl, lr, r4, asr #20 │ │ │ │ - rsbeq sl, lr, r8, lsr r9 │ │ │ │ - rsbeq sl, lr, r0, lsr #19 │ │ │ │ - rsbeq sl, lr, r0, lsl #19 │ │ │ │ - rsbeq sl, lr, r4, lsl #18 │ │ │ │ - @ instruction: 0x006ea890 │ │ │ │ - rsbeq sl, lr, ip, lsr #17 │ │ │ │ + rsbeq sl, lr, r0, asr fp │ │ │ │ + rsbeq sl, lr, r4, asr #22 │ │ │ │ + rsbeq sl, lr, r8, lsr sl │ │ │ │ + rsbeq sl, lr, r0, lsr #21 │ │ │ │ + rsbeq sl, lr, r0, lsl #21 │ │ │ │ + rsbeq sl, lr, r4, lsl #20 │ │ │ │ + @ instruction: 0x006ea990 │ │ │ │ + rsbeq sl, lr, ip, lsr #19 │ │ │ │ addseq sl, sl, r4, asr #20 │ │ │ │ ldrdeq sl, [r2], r0 │ │ │ │ - strdeq sl, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, lr, r8, lsl #12 │ │ │ │ + strdeq sl, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, lr, r8, lsl #14 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq sl, r2, ip, lsr #23 │ │ │ │ - rsbeq sl, lr, r4, ror #11 │ │ │ │ + addeq sl, r2, ip, lsr #25 │ │ │ │ + rsbeq sl, lr, r4, ror #13 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq sl, r2, r4, lsl #23 │ │ │ │ - rsbeq sl, lr, ip, asr #15 │ │ │ │ - strheq sl, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq sl, r2, r4, lsl #25 │ │ │ │ + rsbeq sl, lr, ip, asr #17 │ │ │ │ + strheq sl, [lr], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 003004f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176811,16 +176811,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r4, lsr r7 │ │ │ │ - rsbeq sl, lr, ip, ror #12 │ │ │ │ + rsbeq sl, lr, r4, lsr r8 │ │ │ │ + rsbeq sl, lr, ip, ror #14 │ │ │ │ addseq sl, sl, r8, lsl #16 │ │ │ │ │ │ │ │ 00300668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176907,16 +176907,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, sl, r0, r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r4, asr #11 │ │ │ │ - strdeq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sl, lr, r4, asr #13 │ │ │ │ + strdeq sl, [lr], #-84 @ 0xffffffac @ │ │ │ │ umullseq sl, sl, r0, r6 @ │ │ │ │ │ │ │ │ 003007e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177316,17 +177316,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sl, sl, ip, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, sl, ip, rrx │ │ │ │ - addeq sl, r2, r0, lsl #4 │ │ │ │ - rsbeq r9, lr, ip, lsr ip │ │ │ │ - rsbeq r9, lr, r8, lsl #29 │ │ │ │ + addeq sl, r2, r0, lsl #6 │ │ │ │ + rsbeq r9, lr, ip, lsr sp │ │ │ │ + rsbeq r9, lr, r8, lsl #31 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00300e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177425,19 +177425,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 300fe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r9, sl, r8, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, lr, r0, lsl lr │ │ │ │ + rsbeq r9, lr, r0, lsl pc │ │ │ │ @ instruction: 0x009a9ebc │ │ │ │ - addeq sl, r2, r0, asr r0 │ │ │ │ - rsbeq r9, lr, ip, lsl #21 │ │ │ │ - strdeq r9, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sl, r2, r0, asr r1 │ │ │ │ + rsbeq r9, lr, ip, lsl #23 │ │ │ │ + strdeq r9, [lr], #-212 @ 0xffffff2c @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00300fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -177700,15 +177700,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 254f38 │ │ │ │ b 3012e0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r4, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, lr, r8, lsl #25 │ │ │ │ + rsbeq r9, lr, r8, lsl #27 │ │ │ │ addseq r9, sl, r8, lsr #22 │ │ │ │ │ │ │ │ 00301418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -177723,25 +177723,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #792] @ 301788 │ │ │ │ ldr r2, [pc, #792] @ 30178c │ │ │ │ ldr r1, [pc, #792] @ 301790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -177924,30 +177924,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 3017c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009a99dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r2, r8, lsl #23 │ │ │ │ - rsbeq sl, sp, r0, lsl #4 │ │ │ │ - rsbeq sl, sp, ip, asr #14 │ │ │ │ - rsbeq r9, lr, ip, lsl r8 │ │ │ │ + addeq r9, r2, r8, lsl #25 │ │ │ │ + rsbeq sl, sp, r0, lsl #6 │ │ │ │ + rsbeq sl, sp, ip, asr #16 │ │ │ │ + rsbeq r9, lr, ip, lsl r9 │ │ │ │ addseq r9, sl, r8, asr #14 │ │ │ │ ldrdeq r9, [r2], ip │ │ │ │ - rsbeq r9, lr, r8, lsl r3 │ │ │ │ - rsbeq r9, lr, r0, lsl r6 │ │ │ │ + rsbeq r9, lr, r8, lsl r4 │ │ │ │ + rsbeq r9, lr, r0, lsl r7 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - @ instruction: 0x008298b8 │ │ │ │ - strdeq r9, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r9, lr, r0, asr #11 │ │ │ │ + @ instruction: 0x008299b8 │ │ │ │ + strdeq r9, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, lr, r0, asr #13 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - umulleq r9, r2, r4, r8 │ │ │ │ - ldrdeq r9, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, lr, r0, ror r5 │ │ │ │ + umulleq r9, r2, r4, r9 │ │ │ │ + ldrdeq r9, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r9, lr, r0, ror r6 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 003017cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178546,23 +178546,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 30215c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r9, sl, r0, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, lr, ip, lsr r5 │ │ │ │ - rsbeq r9, lr, r8, ror #6 │ │ │ │ - rsbeq r9, lr, r0, lsl r3 │ │ │ │ - rsbeq r8, lr, r8, asr sp │ │ │ │ - rsbseq ip, r7, r0, lsl #17 │ │ │ │ + rsbeq r9, lr, ip, lsr r6 │ │ │ │ + rsbeq r9, lr, r8, ror #8 │ │ │ │ + rsbeq r9, lr, r0, lsl r4 │ │ │ │ + rsbeq r8, lr, r8, asr lr │ │ │ │ + rsbseq ip, r7, r0, lsl #19 │ │ │ │ addseq r8, sl, r4, lsr #27 │ │ │ │ - addeq r8, r2, r4, ror #29 │ │ │ │ - rsbeq r8, lr, r0, lsr #18 │ │ │ │ - rsbeq r8, lr, r8, asr #24 │ │ │ │ + addeq r8, r2, r4, ror #31 │ │ │ │ + rsbeq r8, lr, r0, lsr #20 │ │ │ │ + rsbeq r8, lr, r8, asr #26 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00302160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178589,22 +178589,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ ldr r2, [pc, #676] @ 30248c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [pc, #632] @ 302490 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -178637,15 +178637,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 254f38 │ │ │ │ ldr r1, [pc, #508] @ 302494 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, r6 │ │ │ │ beq 30241c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -178736,21 +178736,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3024a8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3022a8 │ │ │ │ ldr r1, [pc, #112] @ 3024ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 302460 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3024b0 │ │ │ │ b 3022b4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @@ -178758,28 +178758,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3024b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ umullseq r8, sl, ip, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r8, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq fp, r7, ip, asr #9 │ │ │ │ - addeq r8, r2, r0, lsr lr │ │ │ │ - @ instruction: 0x006e8b94 │ │ │ │ - rsbeq r8, lr, r0, lsl #23 │ │ │ │ - rsbeq r8, lr, r8, lsl #22 │ │ │ │ - rsbeq r8, lr, r0, asr sl │ │ │ │ - rsbeq r8, lr, r0, lsl sl │ │ │ │ - rsbeq r8, lr, ip, lsr r8 │ │ │ │ + ldrdeq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, r7, ip, asr #11 │ │ │ │ + addeq r8, r2, r0, lsr pc │ │ │ │ + @ instruction: 0x006e8c94 │ │ │ │ + rsbeq r8, lr, r0, lsl #25 │ │ │ │ + rsbeq r8, lr, r8, lsl #24 │ │ │ │ + rsbeq r8, lr, r0, asr fp │ │ │ │ + rsbeq r8, lr, r0, lsl fp │ │ │ │ + rsbeq r8, lr, ip, lsr r9 │ │ │ │ addseq r8, sl, ip, lsr sl │ │ │ │ - rsbeq r8, lr, r4, lsl #19 │ │ │ │ - rsbeq r8, lr, ip, ror r9 │ │ │ │ + rsbeq r8, lr, r4, lsl #21 │ │ │ │ + rsbeq r8, lr, ip, ror sl │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - ldrdeq r8, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r8, [lr], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003024bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -179252,16 +179252,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r0, sl, r8, lsl #13 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ strdeq r8, [r2], r0 │ │ │ │ - rsbeq r7, lr, ip, lsr #28 │ │ │ │ - strheq r8, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, lr, ip, lsr #30 │ │ │ │ + strheq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00302c3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179591,20 +179591,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, sl, ip, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, r4, asr sp │ │ │ │ - strheq r8, [r2], r4 │ │ │ │ - rsbeq r7, lr, r4, lsl #26 │ │ │ │ - rsbeq r7, lr, r0, lsr #26 │ │ │ │ - umulleq r8, r2, r4, r0 │ │ │ │ - rsbeq r7, lr, r4, ror #25 │ │ │ │ - rsbeq r7, lr, r4, lsr #26 │ │ │ │ + @ instruction: 0x008281b4 │ │ │ │ + rsbeq r7, lr, r4, lsl #28 │ │ │ │ + rsbeq r7, lr, r0, lsr #28 │ │ │ │ + umulleq r8, r2, r4, r1 │ │ │ │ + rsbeq r7, lr, r4, ror #27 │ │ │ │ + rsbeq r7, lr, r4, lsr #28 │ │ │ │ │ │ │ │ 0030316c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -179736,28 +179736,28 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umullseq r7, sl, r0, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r7, sl, r0, fp │ │ │ │ strdeq r7, [r2], r0 │ │ │ │ - rsbeq r7, lr, r0, asr #22 │ │ │ │ - rsbeq r7, lr, r4, lsl ip │ │ │ │ - addeq r7, r2, ip, asr #29 │ │ │ │ - rsbeq r7, lr, ip, lsl fp │ │ │ │ - ldrdeq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r7, r2, r8, lsr #29 │ │ │ │ - strdeq r7, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r7, lr, r4, lsl #23 │ │ │ │ - addeq r7, r2, r4, lsl #29 │ │ │ │ - ldrdeq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, lr, r0, asr #22 │ │ │ │ - addeq r7, r2, r0, ror #28 │ │ │ │ - strheq r7, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r8, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, lr, r0, asr #24 │ │ │ │ + rsbeq r7, lr, r4, lsl sp │ │ │ │ + addeq r7, r2, ip, asr #31 │ │ │ │ + rsbeq r7, lr, ip, lsl ip │ │ │ │ + ldrdeq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r7, r2, r8, lsr #31 │ │ │ │ + strdeq r7, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, lr, r4, lsl #25 │ │ │ │ + addeq r7, r2, r4, lsl #31 │ │ │ │ + ldrdeq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, lr, r0, asr #24 │ │ │ │ + addeq r7, r2, r0, ror #30 │ │ │ │ + strheq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq r8, [r9], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 003033c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -179936,36 +179936,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r0, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, r8, lsr #17 │ │ │ │ - addeq r7, r2, r4, lsl #24 │ │ │ │ - rsbeq r7, lr, r0, asr r8 │ │ │ │ - rsbeq r7, lr, ip, asr r9 │ │ │ │ + addeq r7, r2, r4, lsl #26 │ │ │ │ + rsbeq r7, lr, r0, asr r9 │ │ │ │ + rsbeq r7, lr, ip, asr sl │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ ldrdeq r7, [r2], r4 │ │ │ │ - rsbeq r7, lr, r0, lsr #16 │ │ │ │ rsbeq r7, lr, r0, lsr #18 │ │ │ │ + rsbeq r7, lr, r0, lsr #20 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - @ instruction: 0x00827bb0 │ │ │ │ - strdeq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, lr, r4, lsl r9 │ │ │ │ + @ instruction: 0x00827cb0 │ │ │ │ + strdeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, lr, r4, lsl sl │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq r7, r2, ip, lsl #23 │ │ │ │ - ldrdeq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, lr, r0, lsr #18 │ │ │ │ - addeq r7, r2, r8, ror #22 │ │ │ │ - strheq r7, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, lr, r8, lsr r9 │ │ │ │ + addeq r7, r2, ip, lsl #25 │ │ │ │ + ldrdeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, lr, r0, lsr #20 │ │ │ │ + addeq r7, r2, r8, ror #24 │ │ │ │ + strheq r7, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, lr, r8, lsr sl │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r7, r2, r4, asr #22 │ │ │ │ - @ instruction: 0x006e7790 │ │ │ │ - rsbeq r7, lr, r8, lsr r9 │ │ │ │ + addeq r7, r2, r4, asr #24 │ │ │ │ + @ instruction: 0x006e7890 │ │ │ │ + rsbeq r7, lr, r8, lsr sl │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00303704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180082,37 +180082,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009a76f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, ip, ror #11 │ │ │ │ - addeq r7, r2, ip, asr #18 │ │ │ │ - @ instruction: 0x006e7598 │ │ │ │ - rsbeq r7, lr, r0, asr #14 │ │ │ │ + addeq r7, r2, ip, asr #20 │ │ │ │ + @ instruction: 0x006e7698 │ │ │ │ + rsbeq r7, lr, r0, asr #16 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r7, r2, r8, lsr #18 │ │ │ │ - rsbeq r7, lr, r4, ror r5 │ │ │ │ - strdeq r7, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r7, r2, r8, lsr #20 │ │ │ │ + rsbeq r7, lr, r4, ror r6 │ │ │ │ + strdeq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r7, r2, r4, lsl #18 │ │ │ │ - rsbeq r7, lr, r4, asr r5 │ │ │ │ - rsbeq r7, lr, r0, ror #12 │ │ │ │ + addeq r7, r2, r4, lsl #20 │ │ │ │ + rsbeq r7, lr, r4, asr r6 │ │ │ │ + rsbeq r7, lr, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 303944 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99dc98 │ │ │ │ + b 99dd90 │ │ │ │ @ instruction: 0x009b62b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180149,15 +180149,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 94ce10 │ │ │ │ + bl 94cf08 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522f88 │ │ │ │ pop {r4, lr} │ │ │ │ b 522c40 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180192,30 +180192,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [pc, #92] @ 303b08 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -180248,22 +180248,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 978370 │ │ │ │ + bl 978468 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 95b300 │ │ │ │ + bl 95b3f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a6f0 │ │ │ │ + bl 97a7e8 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 304028 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -180318,23 +180318,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, fp │ │ │ │ bl 254278 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ mov r0, r8 │ │ │ │ bl 255eec │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 95aec0 │ │ │ │ + bl 95afb8 │ │ │ │ ldr r2, [pc, #1276] @ 3041b0 │ │ │ │ ldr r3, [pc, #1252] @ 30419c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -180463,15 +180463,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 303ed0 │ │ │ │ ldr r0, [pc, #760] @ 3041c0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -180549,29 +180549,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 3041cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 3041d0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 303c94 │ │ │ │ ldr r3, [pc, #408] @ 3041d4 │ │ │ │ ldr r2, [pc, #408] @ 3041d8 │ │ │ │ ldr r1, [pc, #408] @ 3041dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 3041e0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, #0 │ │ │ │ b 303c94 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -180584,30 +180584,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 303c94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 303f88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 303fa4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 303fc8 │ │ │ │ ldr r0, [pc, #260] @ 3041f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ b 303fc8 │ │ │ │ ldr fp, [pc, #248] @ 3041f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 303d78 │ │ │ │ ldr r3, [pc, #232] @ 3041f8 │ │ │ │ @@ -180619,15 +180619,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 303c94 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 253534 │ │ │ │ str r0, [r7] │ │ │ │ b 303d98 │ │ │ │ ldr r3, [pc, #168] @ 304208 │ │ │ │ @@ -180639,47 +180639,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 303c94 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a72dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r4, r0, lsr #8 │ │ │ │ - addeq r7, r2, r0, ror #11 │ │ │ │ - rsbeq r7, lr, ip, asr #8 │ │ │ │ - strheq r7, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, r4, r0, lsr #10 │ │ │ │ + addeq r7, r2, r0, ror #13 │ │ │ │ + rsbeq r7, lr, ip, asr #10 │ │ │ │ + strheq r7, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ addseq r7, sl, r8, ror #2 │ │ │ │ adceq lr, r9, r0, lsl lr │ │ │ │ strdeq lr, [r9], ip @ │ │ │ │ adceq lr, r9, r8, ror sp │ │ │ │ - rsbeq r7, lr, ip, ror r2 │ │ │ │ - rsbeq r7, lr, r8, lsr r0 │ │ │ │ - addeq r7, r2, r8, lsr r2 │ │ │ │ - rsbeq r7, lr, ip │ │ │ │ + rsbeq r7, lr, ip, ror r3 │ │ │ │ + rsbeq r7, lr, r8, lsr r1 │ │ │ │ + addeq r7, r2, r8, lsr r3 │ │ │ │ + rsbeq r7, lr, ip, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r7, r2, r4, lsl #4 │ │ │ │ - rsbeq r7, lr, ip, lsr #32 │ │ │ │ - ldrdeq r6, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r7, r2, r4, lsl #6 │ │ │ │ + rsbeq r7, lr, ip, lsr #2 │ │ │ │ + ldrdeq r7, [lr], #-4 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r7, lr, r0, lsl r0 │ │ │ │ - @ instruction: 0x006e6f98 │ │ │ │ - @ instruction: 0x008271b0 │ │ │ │ - rsbeq r7, lr, r0, lsr #1 │ │ │ │ - addeq r7, r2, ip, asr #2 │ │ │ │ - rsbeq r7, lr, r8 │ │ │ │ - strdeq r6, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r7, r2, r8, lsr #2 │ │ │ │ + rsbeq r7, lr, r0, lsl r1 │ │ │ │ + @ instruction: 0x006e7098 │ │ │ │ + @ instruction: 0x008272b0 │ │ │ │ + rsbeq r7, lr, r0, lsr #3 │ │ │ │ + addeq r7, r2, ip, asr #4 │ │ │ │ + rsbeq r7, lr, r8, lsl #2 │ │ │ │ + strdeq r6, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r7, r2, r8, lsr #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r6, lr, r8, ror #30 │ │ │ │ - rsbeq r6, lr, ip, lsr #29 │ │ │ │ + rsbeq r7, lr, r8, rrx │ │ │ │ + rsbeq r6, lr, ip, lsr #31 │ │ │ │ ldrdeq r7, [r2], r8 │ │ │ │ │ │ │ │ 00304214 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ @@ -180784,34 +180784,34 @@ │ │ │ │ 00304390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 304430 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -180883,42 +180883,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 70742c │ │ │ │ + bl 707524 │ │ │ │ ldr r2, [pc, #96] @ 304588 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 30458c │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - @ instruction: 0x006e6c90 │ │ │ │ + @ instruction: 0x006e6d90 │ │ │ │ addeq r5, ip, ip, asr r7 │ │ │ │ │ │ │ │ 00304590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180930,58 +180930,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b5548 │ │ │ │ + b 9b5640 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9b6e20 <__bss_end__@@Base+0xfdbee188> │ │ │ │ │ │ │ │ 0030461c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [pc, #120] @ 3046b8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181058,55 +181058,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70742c │ │ │ │ + bl 707524 │ │ │ │ ldr r2, [pc, #92] @ 304834 │ │ │ │ ldr r3, [pc, #92] @ 304838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ addeq r5, ip, r4, asr #9 │ │ │ │ - rsbeq r6, lr, r8, ror #19 │ │ │ │ + rsbeq r6, lr, r8, ror #21 │ │ │ │ │ │ │ │ 0030483c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b5548 │ │ │ │ + b 9b5640 │ │ │ │ │ │ │ │ 0030485c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 304894 │ │ │ │ @@ -181153,34 +181153,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 304a28 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 522ef8 │ │ │ │ bl 522f10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70742c │ │ │ │ + bl 707524 │ │ │ │ ldr r2, [pc, #252] @ 304a2c │ │ │ │ ldr r3, [pc, #252] @ 304a30 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ bl 414650 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3049d8 │ │ │ │ ldr r3, [pc, #172] @ 304a34 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -181220,17 +181220,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sl, ip, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq r5, ip, r4, ror #6 │ │ │ │ - @ instruction: 0x006e689c │ │ │ │ - addeq r6, r2, r0, asr #17 │ │ │ │ - rsbeq r6, lr, r4, lsl r8 │ │ │ │ + @ instruction: 0x006e699c │ │ │ │ + addeq r6, r2, r0, asr #19 │ │ │ │ + rsbeq r6, lr, r4, lsl r9 │ │ │ │ addseq r6, sl, ip, lsr r4 │ │ │ │ │ │ │ │ 00304a40 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -181351,22 +181351,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 304d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304b80 │ │ │ │ ldr r3, [pc, #208] @ 304d18 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 304b44 │ │ │ │ ldr r3, [pc, #176] @ 304d0c │ │ │ │ @@ -181383,49 +181383,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304b44 │ │ │ │ ldr r0, [pc, #88] @ 304d20 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304b80 │ │ │ │ ldr r0, [pc, #68] @ 304d24 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304b44 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq r6, sl, r0, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009a62fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r6, sl, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, lr, r0, lsr r6 │ │ │ │ + rsbeq r6, lr, r0, lsr r7 │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ - rsbeq r6, lr, ip, lsr r5 │ │ │ │ - ldrdeq r6, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r6, lr, r0, asr r5 │ │ │ │ + rsbeq r6, lr, ip, lsr r6 │ │ │ │ + ldrdeq r6, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, lr, r0, asr r6 │ │ │ │ │ │ │ │ 00304d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 304f20 │ │ │ │ @@ -181496,15 +181496,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 304f40 │ │ │ │ add r0, pc, r0 │ │ │ │ b 304ed4 │ │ │ │ ldr r3, [pc, #208] @ 304f44 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -181523,50 +181523,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 304f48 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304d90 │ │ │ │ ldr r0, [pc, #92] @ 304f4c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304d90 │ │ │ │ ldr r0, [pc, #72] @ 304f50 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 304d90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ ldrsbeq r6, [sl], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, sl, r0, asr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, sl, r4, lsl #1 │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, lr, r8, ror #9 │ │ │ │ + rsbeq r6, lr, r8, ror #11 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ - rsbeq r6, lr, r8, lsl #8 │ │ │ │ - rsbeq r6, lr, r8, lsr #8 │ │ │ │ - rsbeq r6, lr, r4, lsl #9 │ │ │ │ + rsbeq r6, lr, r8, lsl #10 │ │ │ │ + rsbeq r6, lr, r8, lsr #10 │ │ │ │ + rsbeq r6, lr, r4, lsl #11 │ │ │ │ │ │ │ │ 00304f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181584,15 +181584,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 304590 │ │ │ │ @@ -181683,22 +181683,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 305148 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - strdeq r5, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006e6398 │ │ │ │ - rsbeq r5, lr, r0, lsr #24 │ │ │ │ - strdeq r6, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r6, r2, r4, lsr #3 │ │ │ │ - rsbeq r6, lr, r0, ror #5 │ │ │ │ - addeq r6, r2, r0, lsl #3 │ │ │ │ - strheq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r5, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006e6498 │ │ │ │ + rsbeq r5, lr, r0, lsr #26 │ │ │ │ + strdeq r6, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r6, r2, r4, lsr #5 │ │ │ │ + rsbeq r6, lr, r0, ror #7 │ │ │ │ + addeq r6, r2, r0, lsl #5 │ │ │ │ + strheq r6, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 0030514c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305150 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -181735,170 +181735,170 @@ │ │ │ │ 0030517c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305180 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 305190 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r4, ip, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 3051a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq r4, ip, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 30523c │ │ │ │ ldr r3, [pc, #124] @ 305240 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #96] @ 305244 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r5, [pc, #80] @ 305248 │ │ │ │ ldr r0, [pc, #80] @ 30524c │ │ │ │ ldr r2, [pc, #80] @ 305250 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #44] @ 305254 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d7ec │ │ │ │ - rsbeq r6, lr, r8, asr #4 │ │ │ │ + b 75d8e4 │ │ │ │ + rsbeq r6, lr, r8, asr #6 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - rsbeq r6, lr, r8, lsr #4 │ │ │ │ - ldrheq r4, [r9], #-16 @ │ │ │ │ + rsbeq r6, lr, r8, lsr #6 │ │ │ │ + ldrheq r4, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrsbeq fp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r6, lr, r0, lsl r2 │ │ │ │ + ldrsbeq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, lr, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 3052ec │ │ │ │ ldr r3, [pc, #124] @ 3052f0 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #96] @ 3052f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r5, [pc, #80] @ 3052f8 │ │ │ │ ldr r0, [pc, #80] @ 3052fc │ │ │ │ ldr r2, [pc, #80] @ 305300 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #44] @ 305304 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d7ec │ │ │ │ - strdeq r6, [lr], #-20 @ 0xffffffec @ │ │ │ │ + b 75d8e4 │ │ │ │ + strdeq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldrdeq r6, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r4, r9, r0, lsl #2 │ │ │ │ + ldrdeq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r4, r9, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - rsbseq fp, r8, r0, lsr #26 │ │ │ │ - ldrdeq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r8, r0, lsr #28 │ │ │ │ + ldrdeq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 305488 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r2, [pc, #344] @ 30548c │ │ │ │ ldr r1, [pc, #344] @ 305490 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #320] @ 305494 │ │ │ │ ldr sl, [pc, #320] @ 305498 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305420 │ │ │ │ ldr r8, [pc, #288] @ 30549c │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305440 │ │ │ │ ldr r1, [pc, #232] @ 3054a0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 305458 │ │ │ │ ldr r3, [pc, #208] @ 3054a4 │ │ │ │ ldr r1, [pc, #208] @ 3054a8 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ ldr r1, [pc, #192] @ 3054ac │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 305470 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181911,97 +181911,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 3054b0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #84] @ 3054b4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #64] @ 3054b8 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r2, r0, ror #31 │ │ │ │ - rsbeq r6, sp, r4, asr #6 │ │ │ │ - @ instruction: 0x006d6890 │ │ │ │ - rsbeq r6, lr, r8, lsr #3 │ │ │ │ + addeq r6, r2, r0, ror #1 │ │ │ │ + rsbeq r6, sp, r4, asr #8 │ │ │ │ + @ instruction: 0x006d6990 │ │ │ │ + rsbeq r6, lr, r8, lsr #5 │ │ │ │ addseq r5, sl, r0, asr #21 │ │ │ │ - @ instruction: 0x006e6198 │ │ │ │ - rsbeq pc, sp, r4, lsr #15 │ │ │ │ + @ instruction: 0x006e6298 │ │ │ │ + rsbeq pc, sp, r4, lsr #17 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x006e619c │ │ │ │ - rsbseq lr, r7, r8, ror #9 │ │ │ │ - ldrdeq r6, [lr], #-12 @ │ │ │ │ - rsbeq r6, lr, r8, ror #1 │ │ │ │ - rsbeq r6, lr, r4, lsl #2 │ │ │ │ + @ instruction: 0x006e629c │ │ │ │ + rsbseq lr, r7, r8, ror #11 │ │ │ │ + ldrdeq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r6, lr, r8, ror #3 │ │ │ │ + rsbeq r6, lr, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 305600 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r2, [pc, #284] @ 305604 │ │ │ │ ldr r1, [pc, #284] @ 305608 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #260] @ 30560c │ │ │ │ ldr r9, [pc, #260] @ 305610 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3055b0 │ │ │ │ ldr r2, [pc, #228] @ 305614 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 3055d0 │ │ │ │ ldr r1, [pc, #176] @ 305618 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3055e8 │ │ │ │ ldr r3, [pc, #152] @ 30561c │ │ │ │ ldr r1, [pc, #152] @ 305620 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ ldr r2, [pc, #132] @ 305624 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 300c10 │ │ │ │ mov r0, #0 │ │ │ │ @@ -182011,139 +182011,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 305628 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #60] @ 30562c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ - addeq r5, r2, ip, lsr #28 │ │ │ │ - @ instruction: 0x006d6190 │ │ │ │ - ldrdeq r6, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x006e6098 │ │ │ │ + addeq r5, r2, ip, lsr #30 │ │ │ │ + @ instruction: 0x006d6290 │ │ │ │ + ldrdeq r6, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x006e6198 │ │ │ │ addseq r5, sl, ip, lsl #18 │ │ │ │ - rsbeq r5, lr, r0, ror #31 │ │ │ │ - rsbeq r6, lr, r4, rrx │ │ │ │ + rsbeq r6, lr, r0, ror #1 │ │ │ │ + rsbeq r6, lr, r4, ror #2 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r6, lr, ip, ror r0 │ │ │ │ - rsbeq r6, lr, r0, ror r0 │ │ │ │ - ldrdeq r5, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, lr, ip, ror #31 │ │ │ │ + rsbeq r6, lr, ip, ror r1 │ │ │ │ + rsbeq r6, lr, r0, ror r1 │ │ │ │ + ldrdeq r6, [lr], #-12 @ │ │ │ │ + rsbeq r6, lr, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 30569c │ │ │ │ ldr r2, [pc, #84] @ 3056a0 │ │ │ │ ldr r1, [pc, #84] @ 3056a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, r2, r8, asr #25 │ │ │ │ - strheq r5, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, lr, r0, lsr #29 │ │ │ │ + addeq r5, r2, r8, asr #27 │ │ │ │ + strheq r5, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, lr, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 305714 │ │ │ │ ldr r2, [pc, #84] @ 305718 │ │ │ │ ldr r1, [pc, #84] @ 30571c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, r2, r0, asr ip │ │ │ │ - rsbeq r5, lr, r4, asr #28 │ │ │ │ - rsbeq r5, lr, ip, asr #29 │ │ │ │ + addeq r5, r2, r0, asr sp │ │ │ │ + rsbeq r5, lr, r4, asr #30 │ │ │ │ + rsbeq r5, lr, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 30576c │ │ │ │ ldr r2, [pc, #52] @ 305770 │ │ │ │ ldr r1, [pc, #52] @ 305774 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253840 │ │ │ │ ldrdeq r5, [r2], r8 │ │ │ │ - rsbeq r5, lr, ip, asr #27 │ │ │ │ - strheq r5, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, lr, ip, asr #29 │ │ │ │ + strheq r5, [lr], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3057c4 │ │ │ │ ldr r2, [pc, #52] @ 3057c8 │ │ │ │ ldr r1, [pc, #52] @ 3057cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253840 │ │ │ │ - addeq r5, r2, r0, lsl #23 │ │ │ │ - rsbeq r5, lr, r4, ror sp │ │ │ │ - strdeq r5, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r5, r2, r0, lsl #25 │ │ │ │ + rsbeq r5, lr, r4, ror lr │ │ │ │ + strdeq r5, [lr], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 3058cc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182160,23 +182160,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97c36c │ │ │ │ + bl 97c464 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30586c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 3058b0 │ │ │ │ ldr r2, [pc, #108] @ 3058e0 │ │ │ │ @@ -182196,25 +182196,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 3058e4 │ │ │ │ ldr r0, [pc, #44] @ 3058e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ - addeq r5, r2, ip, lsr #22 │ │ │ │ + addeq r5, r2, ip, lsr #24 │ │ │ │ addseq r5, sl, r0, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, lr, ip, lsl #27 │ │ │ │ - strdeq r5, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, lr, ip, lsl #29 │ │ │ │ + strdeq r5, [lr], #-220 @ 0xffffff24 @ │ │ │ │ addseq r5, sl, r8, lsr #11 │ │ │ │ - rsbeq r5, lr, r4, asr #24 │ │ │ │ - rsbeq r5, lr, r0, ror #26 │ │ │ │ + rsbeq r5, lr, r4, asr #26 │ │ │ │ + rsbeq r5, lr, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 30595c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 305960 │ │ │ │ @@ -182222,30 +182222,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r2, r8, lsl #20 │ │ │ │ - strdeq r5, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, lr, r0, ror #23 │ │ │ │ + addeq r5, r2, r8, lsl #22 │ │ │ │ + strdeq r5, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, lr, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3059d8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 3059dc │ │ │ │ @@ -182253,30 +182253,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r2, ip, lsl #19 │ │ │ │ - rsbeq r5, lr, r0, lsl #23 │ │ │ │ - rsbeq r5, lr, r8, lsl #24 │ │ │ │ + addeq r5, r2, ip, lsl #21 │ │ │ │ + rsbeq r5, lr, r0, lsl #25 │ │ │ │ + rsbeq r5, lr, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 305b20 │ │ │ │ ldr r3, [pc, #288] @ 305b24 │ │ │ │ @@ -182294,32 +182294,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r2, [pc, #216] @ 305b34 │ │ │ │ ldr r1, [pc, #216] @ 305b38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c36c │ │ │ │ + bl 97c464 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305ac0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 305b08 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -182345,26 +182345,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 305b40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ addseq r5, sl, ip, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r2, r0, lsl #18 │ │ │ │ - ldrdeq r5, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, lr, r4, ror #21 │ │ │ │ - rsbeq r5, sp, r0, lsr #24 │ │ │ │ - rsbeq r6, sp, ip, ror #2 │ │ │ │ + addeq r5, r2, r0, lsl #20 │ │ │ │ + ldrdeq r5, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, lr, r4, ror #23 │ │ │ │ + rsbeq r5, sp, r0, lsr #26 │ │ │ │ + rsbeq r6, sp, ip, ror #4 │ │ │ │ addseq r5, sl, r4, asr r3 │ │ │ │ - rsbeq r5, lr, ip, lsl #22 │ │ │ │ + rsbeq r5, lr, ip, lsl #24 │ │ │ │ │ │ │ │ 00305b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182449,34 +182449,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a52b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006e5a98 │ │ │ │ + @ instruction: 0x006e5b98 │ │ │ │ @ instruction: 0x009a51b8 │ │ │ │ │ │ │ │ 00305cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b27c │ │ │ │ + bl 75b374 │ │ │ │ ldr r1, [pc, #32] @ 305cf4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758720 │ │ │ │ - bl 75b27c │ │ │ │ + bl 758818 │ │ │ │ + bl 75b374 │ │ │ │ ldr r1, [pc, #16] @ 305cf8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758720 │ │ │ │ + b 758818 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ │ │ │ │ 00305cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -182486,16 +182486,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r5, r2, ip, asr #12 │ │ │ │ - rsbeq r5, lr, r8, lsr #18 │ │ │ │ + addeq r5, r2, ip, asr #14 │ │ │ │ + rsbeq r5, lr, r8, lsr #20 │ │ │ │ │ │ │ │ 00305d38 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305d40 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -182538,15 +182538,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 306050 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #656] @ 306054 │ │ │ │ ldr r3, [pc, #656] @ 306058 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182603,22 +182603,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 30606c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -182667,22 +182667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 306074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 305e04 │ │ │ │ ldr r2, [pc, #144] @ 306078 │ │ │ │ ldr r3, [pc, #88] @ 306044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182690,41 +182690,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 306038 │ │ │ │ ldr r0, [pc, #112] @ 30607c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #92] @ 306080 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 305ee4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r2, ip, ror r6 │ │ │ │ + addeq r5, r2, ip, ror r7 │ │ │ │ addseq r5, sl, ip, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r5, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r5, lr, r4, asr #17 │ │ │ │ + strheq r5, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, lr, r4, asr #19 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ addseq r5, sl, r8, asr r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, sl, r0, lsl r0 │ │ │ │ @ instruction: 0x000025b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, lr, r4, lsr #15 │ │ │ │ + rsbeq r5, lr, r4, lsr #17 │ │ │ │ andeq r1, r0, ip, lsr #12 │ │ │ │ - strdeq r5, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r5, [lr], #-124 @ 0xffffff84 @ │ │ │ │ addseq r4, sl, r4, lsr lr │ │ │ │ - strdeq r5, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r5, lr, r8, lsl #13 │ │ │ │ + strdeq r5, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r5, lr, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 30624c │ │ │ │ ldr ip, [pc, #432] @ 306250 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182808,51 +182808,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 306270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3060e4 │ │ │ │ ldr r0, [pc, #64] @ 306274 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3060e4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, sl, r8, ror #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, sl, r0, lsr sp │ │ │ │ - addeq r5, r2, ip, lsl #5 │ │ │ │ + addeq r5, r2, ip, lsl #7 │ │ │ │ andeq r1, r0, r0, ror #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, lr, ip, lsl #10 │ │ │ │ - rsbeq r5, lr, r4, asr #10 │ │ │ │ + rsbeq r5, lr, ip, lsl #12 │ │ │ │ + rsbeq r5, lr, r4, asr #12 │ │ │ │ ldr r0, [pc, #4] @ 306284 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r3, ip, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 3068dc │ │ │ │ mov r4, r1 │ │ │ │ @@ -182879,15 +182879,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 3068f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1508] @ 3068fc │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306638 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -182899,22 +182899,22 @@ │ │ │ │ bne 3063c0 │ │ │ │ bl 534cc0 │ │ │ │ ldr r1, [pc, #1456] @ 306900 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 75a7cc │ │ │ │ + bl 75a8c4 │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 3063f8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #1408] @ 306904 │ │ │ │ ldr r3, [pc, #1368] @ 3068e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -182924,30 +182924,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ ldr r3, [pc, #1340] @ 306908 │ │ │ │ ldr ip, [pc, #1340] @ 30690c │ │ │ │ ldr r1, [pc, #1340] @ 306910 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 306914 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 306370 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 3068b0 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -182983,15 +182983,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 306924 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 306370 │ │ │ │ ldr r2, [pc, #1124] @ 306928 │ │ │ │ ldr r3, [pc, #1124] @ 30692c │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -183000,15 +183000,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 41d458 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -183024,15 +183024,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 306370 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -183061,34 +183061,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 306940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306370 │ │ │ │ ldr r3, [pc, #820] @ 306944 │ │ │ │ ldr ip, [pc, #820] @ 306948 │ │ │ │ ldr r1, [pc, #820] @ 30694c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 306370 │ │ │ │ ldr r3, [pc, #784] @ 306950 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306328 │ │ │ │ ldr r3, [pc, #740] @ 306938 │ │ │ │ @@ -183104,21 +183104,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 306954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306328 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 306958 │ │ │ │ @@ -183139,15 +183139,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 306858 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -183155,15 +183155,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 306858 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 3064b0 │ │ │ │ ldr r3, [pc, #484] @ 306960 │ │ │ │ ldr r2, [pc, #484] @ 306964 │ │ │ │ @@ -183172,15 +183172,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3064b0 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -183203,20 +183203,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -183228,25 +183228,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 306978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3064b0 │ │ │ │ ldr r0, [pc, #236] @ 30697c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306328 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 306980 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306370 │ │ │ │ ldr r3, [pc, #204] @ 306984 │ │ │ │ ldr ip, [pc, #204] @ 306988 │ │ │ │ ldr r1, [pc, #204] @ 30698c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 306990 │ │ │ │ @@ -183255,55 +183255,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r4, sl, r8, ror fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, sl, r8, asr fp │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r5, lr, r0, ror r3 │ │ │ │ - addeq r5, r2, r0, lsl r1 │ │ │ │ + rsbeq r5, lr, r0, ror r4 │ │ │ │ + addeq r5, r2, r0, lsl r2 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r5, lr, ip, asr r3 │ │ │ │ + rsbeq r5, lr, ip, asr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, r7, r0, asr #5 │ │ │ │ + rsbseq r3, r7, r0, asr #7 │ │ │ │ umullseq r4, sl, r8, sl │ │ │ │ - addeq r5, r2, r8, lsr #32 │ │ │ │ - rsbeq r5, lr, ip, asr #8 │ │ │ │ - rsbeq r5, lr, ip, ror r2 │ │ │ │ + addeq r5, r2, r8, lsr #2 │ │ │ │ + rsbeq r5, lr, ip, asr #10 │ │ │ │ + rsbeq r5, lr, ip, ror r3 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r4, r2, ip, ror #30 │ │ │ │ - rsbeq r5, lr, r4, ror #7 │ │ │ │ - strheq r5, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r5, r2, ip, rrx │ │ │ │ + rsbeq r5, lr, r4, ror #9 │ │ │ │ + strheq r5, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq r3, ip, r8, asr #17 │ │ │ │ - rsbeq r5, lr, r4, lsr #3 │ │ │ │ - strheq r5, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r5, lr, r4, lsr #5 │ │ │ │ + strheq r5, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, r0, r8, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, lr, r0, lsl r3 │ │ │ │ - addeq r4, r2, r4, ror #27 │ │ │ │ - rsbeq r5, lr, r8, ror #3 │ │ │ │ - rsbeq r5, lr, r0, asr #32 │ │ │ │ + rsbeq r5, lr, r0, lsl r4 │ │ │ │ + addeq r4, r2, r4, ror #29 │ │ │ │ + rsbeq r5, lr, r8, ror #5 │ │ │ │ + rsbeq r5, lr, r0, asr #2 │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - rsbeq r5, lr, r4, lsl r1 │ │ │ │ + rsbeq r5, lr, r4, lsl r2 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r4, r2, r8, ror ip │ │ │ │ - rsbeq r5, lr, r8, lsr r1 │ │ │ │ - rsbeq r4, lr, ip, asr #29 │ │ │ │ - umulleq r4, r2, r4, fp │ │ │ │ - rsbeq r5, lr, ip, lsr #32 │ │ │ │ - rsbeq r4, lr, r4, ror #27 │ │ │ │ + addeq r4, r2, r8, ror sp │ │ │ │ + rsbeq r5, lr, r8, lsr r2 │ │ │ │ + rsbeq r4, lr, ip, asr #31 │ │ │ │ + umulleq r4, r2, r4, ip │ │ │ │ + rsbeq r5, lr, ip, lsr #2 │ │ │ │ + rsbeq r4, lr, r4, ror #29 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r4, lr, r4, asr pc │ │ │ │ - rsbeq r5, lr, r8, lsr #1 │ │ │ │ - addeq r4, r2, r0, asr #22 │ │ │ │ - rsbeq r4, lr, r0, lsl #31 │ │ │ │ - @ instruction: 0x006e4d94 │ │ │ │ + rsbeq r5, lr, r4, asr r0 │ │ │ │ + rsbeq r5, lr, r8, lsr #3 │ │ │ │ + addeq r4, r2, r0, asr #24 │ │ │ │ + rsbeq r5, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0x006e4e94 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 306c3c │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -183319,27 +183319,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 306c4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #600] @ 306c50 │ │ │ │ ldr r1, [pc, #600] @ 306c54 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 306c58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #564] @ 306c5c │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306b00 │ │ │ │ ldr r3, [pc, #544] @ 306c60 │ │ │ │ @@ -183350,26 +183350,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #504] @ 306c6c │ │ │ │ ldr r1, [pc, #504] @ 306c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #468] @ 306c74 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -183410,21 +183410,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306a38 │ │ │ │ ldr r3, [pc, #268] @ 306c8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 306abc │ │ │ │ ldr r3, [pc, #236] @ 306c80 │ │ │ │ @@ -183440,66 +183440,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 306c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306abc │ │ │ │ ldr r2, [pc, #156] @ 306c94 │ │ │ │ ldr r3, [pc, #72] @ 306c44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 306c38 │ │ │ │ ldr r0, [pc, #124] @ 306c98 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #108] @ 306c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306a38 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r2, r0, asr sl │ │ │ │ + addeq r4, r2, r0, asr fp │ │ │ │ addseq r4, sl, ip, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r4, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq ip, r1, r0, lsr pc │ │ │ │ - rsbeq r4, lr, ip, ror pc │ │ │ │ - rsbeq lr, sp, r4, asr r1 │ │ │ │ + strheq r4, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq sp, r1, r0, lsr r0 │ │ │ │ + rsbeq r5, lr, ip, ror r0 │ │ │ │ + rsbeq lr, sp, r4, asr r2 │ │ │ │ addseq r4, sl, ip, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq r3, ip, r0, lsr #6 │ │ │ │ addseq fp, r7, r4, lsr sl │ │ │ │ - rsbeq r4, lr, r4, asr #30 │ │ │ │ + rsbeq r5, lr, r4, asr #32 │ │ │ │ addseq r4, sl, r8, asr r3 │ │ │ │ andeq r2, r0, r0, ror #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, lr, r4, lsr lr │ │ │ │ + rsbeq r4, lr, r4, lsr pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r4, lsr lr │ │ │ │ + rsbeq r4, lr, r4, lsr pc │ │ │ │ addseq r4, sl, r4, lsr #4 │ │ │ │ - rsbeq r4, lr, r8, lsr #28 │ │ │ │ - @ instruction: 0x006e4d9c │ │ │ │ + rsbeq r4, lr, r8, lsr #30 │ │ │ │ + @ instruction: 0x006e4e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 306ce0 │ │ │ │ ldr ip, [pc, #40] @ 306ce4 │ │ │ │ ldr r1, [pc, #40] @ 306ce8 │ │ │ │ @@ -183508,17 +183508,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 306cec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r4, r2, ip, lsr r7 │ │ │ │ - @ instruction: 0x006e4d98 │ │ │ │ - @ instruction: 0x006e4990 │ │ │ │ + addeq r4, r2, ip, lsr r8 │ │ │ │ + @ instruction: 0x006e4e98 │ │ │ │ + @ instruction: 0x006e4a90 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -183680,15 +183680,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3070a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r3, [pc, #288] @ 3070bc │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306ff4 │ │ │ │ @@ -183734,42 +183734,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3070d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306fb0 │ │ │ │ ldr r0, [pc, #60] @ 3070d4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 306fb0 │ │ │ │ bl 306ca0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a3eb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, sl, r8, lsr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, sl, r4, ror #28 │ │ │ │ andeq r3, r0, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r4, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r4, lr, ip, lsl sl │ │ │ │ + strdeq r4, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r4, lr, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 307b00 │ │ │ │ ldr r1, [pc, #2576] @ 307b04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183862,26 +183862,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 307b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 307138 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 307150 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 307150 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -183938,15 +183938,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #1 │ │ │ │ bl 41bc2c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 307150 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183981,22 +183981,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 307880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -184104,15 +184104,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307afc │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307880 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 25432c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184221,15 +184221,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 307888 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 307910 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -184250,15 +184250,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 30740c │ │ │ │ ldr r0, [pc, #716] @ 307b38 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 307138 │ │ │ │ mov r3, #3 │ │ │ │ b 30785c │ │ │ │ mov r3, #4 │ │ │ │ b 30785c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3077cc │ │ │ │ @@ -184346,15 +184346,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 307978 │ │ │ │ cmp r5, #0 │ │ │ │ beq 307844 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -184362,15 +184362,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 307afc │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 25432c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -184394,15 +184394,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307afc │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307880 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 25432c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184417,24 +184417,24 @@ │ │ │ │ b 30785c │ │ │ │ bl 306ca0 │ │ │ │ addseq r3, sl, ip, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, sl, r8, lsl #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, sl, r4, asr #25 │ │ │ │ - addeq r4, r2, r2, lsr #4 │ │ │ │ + addeq r4, r2, r2, lsr #6 │ │ │ │ andeq r4, r0, r4, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, lr, r4, asr r8 │ │ │ │ - addeq r4, r2, ip, lsl r1 │ │ │ │ - addeq r4, r2, r0, lsl #1 │ │ │ │ - strdeq r4, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, lr, r4, asr #5 │ │ │ │ + rsbeq r4, lr, r4, asr r9 │ │ │ │ + addeq r4, r2, ip, lsl r2 │ │ │ │ + addeq r4, r2, r0, lsl #3 │ │ │ │ + strdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq sp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r4, lr, r4, asr #7 │ │ │ │ │ │ │ │ 00307b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -184463,15 +184463,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 3080bc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41bc2c │ │ │ │ ldr r3, [pc, #1256] @ 3080c0 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 3080c4 │ │ │ │ @@ -184748,29 +184748,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3080e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 307cf4 │ │ │ │ ldr r0, [pc, #132] @ 3080ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 307cf4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3080f0 │ │ │ │ ldr ip, [pc, #108] @ 3080f4 │ │ │ │ ldr r1, [pc, #108] @ 3080f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184778,33 +184778,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r3, sl, r0, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r2, r0, ror #16 │ │ │ │ - ldrdeq r3, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - strheq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r3, r2, r0, ror #18 │ │ │ │ + ldrdeq r3, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + strheq sp, [sp], #-4 @ │ │ │ │ addseq r3, sl, r4, ror #4 │ │ │ │ - @ instruction: 0x006e3f98 │ │ │ │ + @ instruction: 0x006e4098 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, sl, r8, ror lr │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, lr, r4, lsr #22 │ │ │ │ - rsbeq r3, lr, r0, asr #22 │ │ │ │ - addeq r3, r2, r4, ror r3 │ │ │ │ - rsbeq r3, lr, r8, asr #22 │ │ │ │ - rsbeq r3, lr, r8, asr #11 │ │ │ │ + rsbeq r3, lr, r4, lsr #24 │ │ │ │ + rsbeq r3, lr, r0, asr #24 │ │ │ │ + addeq r3, r2, r4, ror r4 │ │ │ │ + rsbeq r3, lr, r8, asr #24 │ │ │ │ + rsbeq r3, lr, r8, asr #13 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 00308100 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00308104 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -184830,15 +184830,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3081c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3081d8 │ │ │ │ ldr r2, [pc, #76] @ 3081c8 │ │ │ │ ldr r3, [pc, #56] @ 3081b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184853,19 +184853,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x009a2cf4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, sl, ip, asr #25 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq ip, r1, r4, asr sp │ │ │ │ + rsbseq ip, r1, r4, asr lr │ │ │ │ addseq r2, sl, r0, lsr #25 │ │ │ │ - @ instruction: 0x006e3a9c │ │ │ │ - strheq r3, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - strheq r3, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006e3b9c │ │ │ │ + strheq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + strheq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2fb8e0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 3081cc │ │ │ │ ldr r7, [pc, #-36] @ 3081d0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -185140,29 +185140,29 @@ │ │ │ │ b 308684 │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, lr, r8, lsl sl │ │ │ │ - rsbeq r3, lr, r4, lsl #20 │ │ │ │ - strdeq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r3, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, lr, r8, lsl fp │ │ │ │ + rsbeq r3, lr, r4, lsl #22 │ │ │ │ + strdeq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + strheq r3, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, lr, r8, lsl #21 │ │ │ │ + rsbeq r3, lr, r4, lsr sl │ │ │ │ + rsbeq r3, lr, r8, lsl #20 │ │ │ │ + rsbeq r3, lr, ip, lsl #19 │ │ │ │ rsbeq r3, lr, r8, lsl #19 │ │ │ │ - rsbeq r3, lr, r4, lsr r9 │ │ │ │ - rsbeq r3, lr, r8, lsl #18 │ │ │ │ - rsbeq r3, lr, ip, lsl #17 │ │ │ │ - rsbeq r3, lr, r8, lsl #17 │ │ │ │ - ldrdeq r2, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, lr, r8, asr #15 │ │ │ │ - rsbseq r5, r0, r8, lsr lr │ │ │ │ - rsbeq r3, lr, ip, lsl #14 │ │ │ │ - rsbeq r3, lr, r0, asr r6 │ │ │ │ - rsbeq r3, lr, r0, lsr r0 │ │ │ │ + ldrdeq r2, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, lr, r8, asr #17 │ │ │ │ + rsbseq r5, r0, r8, lsr pc │ │ │ │ + rsbeq r3, lr, ip, lsl #16 │ │ │ │ + rsbeq r3, lr, r0, asr r7 │ │ │ │ + rsbeq r3, lr, r0, lsr r1 │ │ │ │ addseq r2, sl, ip, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2fdd48 │ │ │ │ @@ -185667,35 +185667,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 308f18 │ │ │ │ ldr r4, [pc, #212] @ 308f5c │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #208] @ 308f60 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #184] @ 308f64 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 308f68 │ │ │ │ ldr r3, [pc, #112] @ 308f50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -185718,28 +185718,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 308ed4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, ip, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, lr, r4, lsl #23 │ │ │ │ - rsbseq r4, r7, r4, lsr #16 │ │ │ │ + rsbeq r1, lr, r4, lsl #25 │ │ │ │ + rsbseq r4, r7, r4, lsr #18 │ │ │ │ strdeq r2, [r2], ip │ │ │ │ - rsbeq r1, lr, r0, lsl fp │ │ │ │ - @ instruction: 0x006e2e94 │ │ │ │ + rsbeq r1, lr, r0, lsl ip │ │ │ │ + @ instruction: 0x006e2f94 │ │ │ │ addseq r1, sl, r0, asr #30 │ │ │ │ - addeq r2, r2, r0, ror #10 │ │ │ │ - rsbeq r2, lr, ip, lsr lr │ │ │ │ - rsbeq r2, lr, ip, lsl lr │ │ │ │ + addeq r2, r2, r0, ror #12 │ │ │ │ + rsbeq r2, lr, ip, lsr pc │ │ │ │ + rsbeq r2, lr, ip, lsl pc │ │ │ │ │ │ │ │ 00308f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 308ff8 │ │ │ │ @@ -185768,16 +185768,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r9, r9, r4, lsl ip │ │ │ │ ldrdeq r2, [r2], ip │ │ │ │ - rsbeq r2, lr, r8, lsr #27 │ │ │ │ - strheq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, lr, r8, lsr #29 │ │ │ │ + strheq r2, [lr], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 00309008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 309084 │ │ │ │ @@ -185804,17 +185804,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq r9, r9, r4, lsl #23 │ │ │ │ - addeq r2, r2, r4, asr r4 │ │ │ │ - rsbeq r2, lr, r0, lsr #26 │ │ │ │ - rsbeq r2, lr, r0, lsr sp │ │ │ │ + addeq r2, r2, r4, asr r5 │ │ │ │ + rsbeq r2, lr, r0, lsr #28 │ │ │ │ + rsbeq r2, lr, r0, lsr lr │ │ │ │ │ │ │ │ 00309094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 309138 │ │ │ │ @@ -185851,17 +185851,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 309144 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d5c │ │ │ │ strdeq r9, [r9], r8 @ │ │ │ │ - rsbeq r2, lr, r0, lsl sp │ │ │ │ - rsbeq r2, lr, ip, lsl #26 │ │ │ │ - ldrdeq r2, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, lr, r0, lsl lr │ │ │ │ + rsbeq r2, lr, ip, lsl #28 │ │ │ │ + ldrdeq r2, [lr], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00309148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 3091fc │ │ │ │ @@ -185892,27 +185892,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 309204 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ bl 309094 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #24] @ 309208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ adceq r9, r9, r4, asr #20 │ │ │ │ strdeq r9, [r9], r8 @ │ │ │ │ - strheq r2, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r2, lr, r0, lsl #25 │ │ │ │ + strheq r2, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, lr, r0, lsl #27 │ │ │ │ │ │ │ │ 0030920c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 3093e8 │ │ │ │ @@ -185921,23 +185921,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ ldr r1, [pc, #420] @ 3093f4 │ │ │ │ ldr r7, [pc, #420] @ 3093f8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 309374 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 309304 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -185947,49 +185947,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 309404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 309408 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 309348 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r3, [pc, #320] @ 30940c │ │ │ │ ldr r1, [pc, #320] @ 309410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r3, [pc, #300] @ 309414 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 751190 │ │ │ │ + b 751288 │ │ │ │ cmp r6, #0 │ │ │ │ beq 309394 │ │ │ │ ldr r3, [pc, #260] @ 309418 │ │ │ │ ldr r2, [pc, #260] @ 30941c │ │ │ │ ldr r1, [pc, #260] @ 309420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 309408 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3092c0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3093c4 │ │ │ │ @@ -186008,53 +186008,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 309428 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #120] @ 30942c │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r3, [pc, #100] @ 309430 │ │ │ │ ldr r1, [pc, #100] @ 309434 │ │ │ │ ldr r0, [pc, #100] @ 309438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, ror #8 │ │ │ │ + rsbseq r4, r7, r0, ror #10 │ │ │ │ adceq r9, r9, r4, ror r9 │ │ │ │ - rsbeq r2, lr, ip, ror ip │ │ │ │ - rsbeq pc, pc, r4, lsr #23 │ │ │ │ + rsbeq r2, lr, ip, ror sp │ │ │ │ + rsbeq pc, pc, r4, lsr #25 │ │ │ │ addseq r1, sl, r4, asr #23 │ │ │ │ - addeq r2, r2, ip, lsr #4 │ │ │ │ - strdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq sl, r1, r0, ror #5 │ │ │ │ + addeq r2, r2, ip, lsr #6 │ │ │ │ + strdeq r2, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, r1, r0, ror #7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r9, [r9], r4 @ │ │ │ │ - rsbeq lr, sp, r8, lsr #5 │ │ │ │ + rsbeq lr, sp, r8, lsr #7 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r2, r2, r8, lsr #3 │ │ │ │ - rsbeq r2, sp, ip, ror #6 │ │ │ │ - rsbseq sl, r1, r8, asr r2 │ │ │ │ + addeq r2, r2, r8, lsr #5 │ │ │ │ + rsbeq r2, sp, ip, ror #8 │ │ │ │ + rsbseq sl, r1, r8, asr r3 │ │ │ │ adceq r9, r9, r4, asr #16 │ │ │ │ - rsbeq r2, lr, r8, lsl fp │ │ │ │ - rsbeq r2, lr, r0, lsr #22 │ │ │ │ + rsbeq r2, lr, r8, lsl ip │ │ │ │ + rsbeq r2, lr, r0, lsr #24 │ │ │ │ strdeq r2, [r2], r0 │ │ │ │ - strheq r2, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, lr, ip, lsl fp │ │ │ │ + strheq r2, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, lr, ip, lsl ip │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186063,15 +186063,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3094a4 │ │ │ │ cmp r5, #2 │ │ │ │ beq 309564 │ │ │ │ cmp r5, #4 │ │ │ │ beq 3094e0 │ │ │ │ @@ -186261,39 +186261,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r2, r0, asr #32 │ │ │ │ + addeq r2, r2, r0, asr #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r1, r2, sp, asr #31 │ │ │ │ + addeq r2, r2, sp, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 3097e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ ldr r3, [pc, #32] @ 3097ec │ │ │ │ ldr r1, [pc, #32] @ 3097f0 │ │ │ │ ldr r0, [pc, #32] @ 3097f4 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 309008 │ │ │ │ addeq r0, ip, r0, ror r6 │ │ │ │ - rsbeq r2, lr, r8, lsr #14 │ │ │ │ - rsbeq r2, lr, ip, lsr #14 │ │ │ │ - rsbeq r2, lr, r4, asr #14 │ │ │ │ + rsbeq r2, lr, r8, lsr #16 │ │ │ │ + rsbeq r2, lr, ip, lsr #16 │ │ │ │ + rsbeq r2, lr, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 3099b4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -186399,15 +186399,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 3098f4 │ │ │ │ b 309960 │ │ │ │ addseq r1, sl, r0, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r2, r8, lsr #26 │ │ │ │ + addeq r1, r2, r8, lsr #28 │ │ │ │ addseq r1, sl, r0, ror r5 │ │ │ │ addseq r1, sl, r8, ror #9 │ │ │ │ @ instruction: 0x009a14b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186509,20 +186509,20 @@ │ │ │ │ bl 4fdc98 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 309a6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r4, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r2, lr, r4, ror #9 │ │ │ │ + rsbeq r2, lr, r4, ror #11 │ │ │ │ addseq r1, sl, r8, lsr #7 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq r2, lr, r8, lsr r4 │ │ │ │ + rsbeq r2, lr, r8, lsr r5 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq r2, lr, r0, lsl r4 │ │ │ │ + rsbeq r2, lr, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186558,25 +186558,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 309ce8 │ │ │ │ ldr r1, [pc, #192] @ 309cec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #172] @ 309cf0 │ │ │ │ ldr r1, [pc, #172] @ 309cf4 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #140] @ 309cf8 │ │ │ │ ldr r1, [pc, #140] @ 309cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 309d00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186594,29 +186594,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 309d10 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #64] @ 309d14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - addeq r1, r2, r8, asr #18 │ │ │ │ - rsbeq r1, sp, ip, ror #20 │ │ │ │ - rsbseq r9, r1, r4, ror #25 │ │ │ │ - rsbeq r1, lr, r8, lsr sp │ │ │ │ - rsbeq sl, sp, r0, lsl pc │ │ │ │ + b 751824 │ │ │ │ + addeq r1, r2, r8, asr #20 │ │ │ │ + rsbeq r1, sp, ip, ror #22 │ │ │ │ + rsbseq r9, r1, r4, ror #27 │ │ │ │ + rsbeq r1, lr, r8, lsr lr │ │ │ │ + rsbeq fp, sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq r2, lr, r8, lsl #5 │ │ │ │ + rsbeq r2, lr, r8, lsl #7 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r0, ip, ip, lsl #3 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r8, r7, r0, ror #20 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186625,15 +186625,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 309d6c │ │ │ │ cmp r6, #2 │ │ │ │ beq 309dac │ │ │ │ cmp r6, #4 │ │ │ │ beq 309d88 │ │ │ │ @@ -186688,16 +186688,16 @@ │ │ │ │ b 500470 │ │ │ │ ldr r1, [pc, #16] @ 309e40 │ │ │ │ ldr r0, [pc, #16] @ 309e44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4fc77c │ │ │ │ - rsbeq r2, lr, r0, lsl r1 │ │ │ │ - rsbeq r2, lr, ip, ror #1 │ │ │ │ + rsbeq r2, lr, r0, lsl r2 │ │ │ │ + rsbeq r2, lr, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -186754,29 +186754,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 309ff0 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -186808,15 +186808,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187125,15 +187125,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -187141,15 +187141,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 30a4cc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -187233,30 +187233,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4ffe1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a7a4 │ │ │ │ @@ -187519,16 +187519,16 @@ │ │ │ │ bl 255370 │ │ │ │ b 30aa2c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, ip, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, sl, r4, lsr #9 │ │ │ │ umullseq r0, sl, r8, r3 │ │ │ │ - rsbeq r1, lr, r4, asr #9 │ │ │ │ - rsbeq r1, lr, r4, ror r4 │ │ │ │ + rsbeq r1, lr, r4, asr #11 │ │ │ │ + rsbeq r1, lr, r4, ror r5 │ │ │ │ addseq r0, sl, r4, lsr r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 30a7cc │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 30a7cc │ │ │ │ @@ -187603,15 +187603,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff748 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -187619,17 +187619,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4ff748 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500ce8 │ │ │ │ - addeq r0, r2, ip, ror #17 │ │ │ │ - rsbeq r1, lr, r4, lsr #6 │ │ │ │ - rsbeq r1, lr, r4, ror r2 │ │ │ │ + addeq r0, r2, ip, ror #19 │ │ │ │ + rsbeq r1, lr, r4, lsr #8 │ │ │ │ + rsbeq r1, lr, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 30adfc │ │ │ │ ldr r3, [pc, #268] @ 30ae00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187717,32 +187717,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 309e48 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 309e48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 309e48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 30acd8 │ │ │ │ - addeq r0, r2, r4, lsr #14 │ │ │ │ - rsbeq r1, lr, ip, asr r1 │ │ │ │ - rsbeq r1, lr, ip, lsr #1 │ │ │ │ + addeq r0, r2, r4, lsr #16 │ │ │ │ + rsbeq r1, lr, ip, asr r2 │ │ │ │ + rsbeq r1, lr, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 30b030 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 30b034 │ │ │ │ @@ -187750,15 +187750,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 30b03c │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 500c34 │ │ │ │ @@ -187801,27 +187801,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #152] @ 30b048 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -187832,27 +187832,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 30b050 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30ae1c │ │ │ │ - addeq r0, r2, r0, lsr #13 │ │ │ │ - ldrdeq r1, [lr], #-8 @ │ │ │ │ - rsbeq r1, lr, ip, lsr #32 │ │ │ │ - rsbeq r1, lr, r0, lsr r0 │ │ │ │ + addeq r0, r2, r0, lsr #15 │ │ │ │ + ldrdeq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, lr, ip, lsr #2 │ │ │ │ + rsbeq r1, lr, r0, lsr r1 │ │ │ │ @ instruction: 0x008beeb0 │ │ │ │ - rsbeq r1, lr, r0, lsr r0 │ │ │ │ - rsbeq r1, lr, ip │ │ │ │ - rsbeq r0, sp, r8, lsl #13 │ │ │ │ - rsbseq r8, r1, r4, lsl #18 │ │ │ │ + rsbeq r1, lr, r0, lsr r1 │ │ │ │ + rsbeq r1, lr, ip, lsl #2 │ │ │ │ + rsbeq r0, sp, r8, lsl #15 │ │ │ │ + rsbseq r8, r1, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 30b184 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 30b188 │ │ │ │ @@ -187945,15 +187945,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 30b210 │ │ │ │ cmp r5, #2 │ │ │ │ beq 30b260 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -188258,20 +188258,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ @ instruction: 0x0099f9d4 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq pc, r9, r8, lsl #19 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq r0, lr, r4, lsl #20 │ │ │ │ + rsbeq r0, lr, r4, lsl #22 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strheq r0, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r0, [lr], #-160 @ 0xffffff60 @ │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq r0, lr, ip, ror r9 │ │ │ │ + rsbeq r0, lr, ip, ror sl │ │ │ │ addseq pc, r9, r8, lsl r8 @ │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ @ instruction: 0x0099f7dc │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 30b730 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -188284,33 +188284,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq pc, r1, r4, lsr #30 │ │ │ │ + addeq r0, r2, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 30b79c │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 30b7a0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 30b7a0 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -188319,28 +188319,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 30b7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ ldr r3, [pc, #32] @ 30b7e8 │ │ │ │ ldr r1, [pc, #32] @ 30b7ec │ │ │ │ ldr r0, [pc, #32] @ 30b7f0 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 309008 │ │ │ │ addeq lr, fp, r0, ror r7 │ │ │ │ - rsbeq r0, lr, r4, ror r8 │ │ │ │ - rsbeq r0, lr, r8, ror r8 │ │ │ │ - rsbeq r0, lr, ip, lsl #17 │ │ │ │ + rsbeq r0, lr, r4, ror r9 │ │ │ │ + rsbeq r0, lr, r8, ror r9 │ │ │ │ + rsbeq r0, lr, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -188573,28 +188573,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30bc94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b9c0 │ │ │ │ ldr r3, [pc, #156] @ 30bc98 │ │ │ │ ldr r2, [pc, #156] @ 30bc9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -188608,39 +188608,39 @@ │ │ │ │ b 30ba2c │ │ │ │ ldr r0, [pc, #112] @ 30bca0 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b9c0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r8, ror r5 @ │ │ │ │ addseq pc, r9, ip, asr r5 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, fp, ip, asr #12 │ │ │ │ - @ instruction: 0x006e0798 │ │ │ │ - rsbeq r0, lr, r0, lsl #15 │ │ │ │ - rsbeq r0, lr, ip, ror #14 │ │ │ │ - rsbseq r3, r1, r0, ror r8 │ │ │ │ + @ instruction: 0x006e0898 │ │ │ │ + rsbeq r0, lr, r0, lsl #17 │ │ │ │ + rsbeq r0, lr, ip, ror #16 │ │ │ │ + rsbseq r3, r1, r0, ror r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r0, lr, r4, ror r6 │ │ │ │ + rsbeq r0, lr, r4, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq pc, r9, r8, lsr #7 │ │ │ │ - rsbeq r0, lr, r8, asr #10 │ │ │ │ + rsbeq r0, lr, r8, asr #12 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r0, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + strheq r0, [lr], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq r0, lr, r0, lsl #10 │ │ │ │ - rsbeq r0, lr, r8, lsr #9 │ │ │ │ + rsbeq r0, lr, r0, lsl #12 │ │ │ │ + rsbeq r0, lr, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188774,24 +188774,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 30c1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bdcc │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 30c1ac │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -188840,24 +188840,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 30c1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bdcc │ │ │ │ ldr r3, [pc, #432] @ 30c1c8 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -188913,69 +188913,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30c1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bf28 │ │ │ │ ldr r0, [pc, #156] @ 30c1d4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bdcc │ │ │ │ ldr r0, [pc, #128] @ 30c1d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bf28 │ │ │ │ ldr r0, [pc, #104] @ 30c1dc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bdcc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r4, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq pc, r9, r0, r0 @ │ │ │ │ - addeq pc, r1, ip, ror #15 │ │ │ │ + addeq pc, r1, ip, ror #17 │ │ │ │ addseq pc, r9, r8, asr #32 │ │ │ │ - umulleq pc, r1, lr, r7 @ │ │ │ │ + umulleq pc, r1, lr, r8 @ │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, lr, r4, lsr #5 │ │ │ │ + rsbeq r0, lr, r4, lsr #7 │ │ │ │ andeq r2, r0, r4, asr #26 │ │ │ │ - rsbeq r0, lr, r8, lsl r1 │ │ │ │ + rsbeq r0, lr, r8, lsl r2 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r8, ror fp │ │ │ │ - strdeq r0, [lr], #-4 @ │ │ │ │ - rsbeq r0, lr, r8, lsr #1 │ │ │ │ - strdeq r0, [lr], #-4 @ │ │ │ │ - rsbeq pc, sp, ip, ror #31 │ │ │ │ + strdeq r0, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, lr, r8, lsr #3 │ │ │ │ + strdeq r0, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, lr, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 30c2dc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 30c2e0 │ │ │ │ @@ -188983,15 +188983,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #192] @ 30c2e8 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -189021,28 +189021,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30b7f4 │ │ │ │ - addeq pc, r1, r0, lsr #8 │ │ │ │ - rsbeq r0, lr, ip, rrx │ │ │ │ - rsbeq pc, sp, r4, lsr lr @ │ │ │ │ - rsbeq pc, sp, ip, lsr lr @ │ │ │ │ + addeq pc, r1, r0, lsr #10 │ │ │ │ + rsbeq r0, lr, ip, ror #2 │ │ │ │ + rsbeq pc, sp, r4, lsr pc @ │ │ │ │ + rsbeq pc, sp, ip, lsr pc @ │ │ │ │ umulleq sp, fp, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 30c3dc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -189051,25 +189051,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 30c3e0 │ │ │ │ ldr r1, [pc, #196] @ 30c3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 30c3e8 │ │ │ │ ldr r1, [pc, #176] @ 30c3ec │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #144] @ 30c3f0 │ │ │ │ ldr r2, [pc, #144] @ 30c3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 30c3f8 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 30c3fc │ │ │ │ @@ -189087,34 +189087,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #72] @ 30c410 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - addeq pc, r1, r8, lsl r3 @ │ │ │ │ - rsbeq pc, ip, r8, ror r3 @ │ │ │ │ - ldrsheq r7, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, sp, r4, asr #12 │ │ │ │ - rsbeq r8, sp, ip, lsl r8 │ │ │ │ + b 74fa80 │ │ │ │ + addeq pc, r1, r8, lsl r4 @ │ │ │ │ + rsbeq pc, ip, r8, ror r4 @ │ │ │ │ + ldrsheq r7, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, sp, r4, asr #14 │ │ │ │ + rsbeq r8, sp, ip, lsl r9 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ umulleq sp, fp, r0, fp │ │ │ │ - rsbeq pc, sp, r8, lsr #25 │ │ │ │ + rsbeq pc, sp, r8, lsr #27 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r6, r7, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -189215,29 +189215,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4ffe1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30c578 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -189317,15 +189317,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -189333,15 +189333,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 30c7cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -189401,23 +189401,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 30c9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30c7fc │ │ │ │ ldr r3, [pc, #292] @ 30c9f8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c6b8 │ │ │ │ @@ -189440,64 +189440,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 30c9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30c6b8 │ │ │ │ mov r9, r4 │ │ │ │ b 30c620 │ │ │ │ ldr r0, [pc, #112] @ 30ca00 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30c6b8 │ │ │ │ ldr r0, [pc, #72] @ 30ca04 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30c7fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099e9d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq lr, r9, r4, r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r9, ip, asr r7 │ │ │ │ - ldrdeq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq pc, sp, ip, ror #21 │ │ │ │ + ldrdeq pc, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, sp, ip, ror #23 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, sp, ip, asr #19 │ │ │ │ + rsbeq pc, sp, ip, asr #21 │ │ │ │ muleq r0, r0, fp │ │ │ │ - rsbeq pc, sp, r4, lsr #19 │ │ │ │ - strdeq pc, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, sp, ip, lsl #18 │ │ │ │ + rsbeq pc, sp, r4, lsr #21 │ │ │ │ + strdeq pc, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, sp, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 30cb94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 30cb98 │ │ │ │ @@ -189618,36 +189618,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 30b7f4 │ │ │ │ - addeq lr, r1, r4, lsr sl │ │ │ │ - rsbeq pc, sp, r0, lsl #13 │ │ │ │ - rsbeq pc, sp, r8, asr #8 │ │ │ │ + addeq lr, r1, r4, lsr fp │ │ │ │ + rsbeq pc, sp, r0, lsl #15 │ │ │ │ + rsbeq pc, sp, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 30cc9c │ │ │ │ ldr r2, [pc, #96] @ 30cca0 │ │ │ │ ldr r1, [pc, #96] @ 30cca4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fdc98 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -189655,17 +189655,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4ff748 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500ce8 │ │ │ │ - addeq lr, r1, r0, ror #19 │ │ │ │ - rsbeq pc, sp, ip, lsr #12 │ │ │ │ - rsbeq pc, sp, ip, ror #7 │ │ │ │ + addeq lr, r1, r0, ror #21 │ │ │ │ + rsbeq pc, sp, ip, lsr #14 │ │ │ │ + rsbeq pc, sp, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 30d270 │ │ │ │ @@ -189767,24 +189767,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 30d2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30cd5c │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -189853,23 +189853,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 30d2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30cd5c │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 30d058 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189967,23 +189967,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30d2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 30cd5c │ │ │ │ cmp ip, #0 │ │ │ │ beq 30d004 │ │ │ │ b 30d0bc │ │ │ │ ldr r2, [pc, #268] @ 30d2c4 │ │ │ │ ldr r3, [pc, #184] @ 30d274 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -189995,15 +189995,15 @@ │ │ │ │ bne 30d0e8 │ │ │ │ ldr r0, [pc, #236] @ 30d2c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #212] @ 30d2cc │ │ │ │ ldr r3, [pc, #120] @ 30d274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190012,15 +190012,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 30d2d0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #152] @ 30d2d4 │ │ │ │ ldr r3, [pc, #52] @ 30d274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190035,124 +190035,124 @@ │ │ │ │ addseq lr, r9, r0, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r9, ip, lsr r1 │ │ │ │ ldrdeq lr, [r1], ip │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrheq lr, [r9], r8 │ │ │ │ - addeq lr, r1, r5, ror #16 │ │ │ │ + addeq lr, r1, r5, ror #18 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, sp, r8, asr r6 @ │ │ │ │ + rsbeq pc, sp, r8, asr r7 @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, lsl lr │ │ │ │ - rsbeq pc, sp, ip, lsl r4 @ │ │ │ │ + rsbeq pc, sp, ip, lsl r5 @ │ │ │ │ @ instruction: 0x0099ddf4 │ │ │ │ addseq sp, r9, r8, asr sp │ │ │ │ andeq r3, r0, r0, lsr #1 │ │ │ │ - ldrdeq pc, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq pc, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ addseq sp, r9, r4, ror #24 │ │ │ │ - rsbeq pc, sp, ip, asr #5 │ │ │ │ + rsbeq pc, sp, ip, asr #7 │ │ │ │ addseq sp, r9, r4, lsr #24 │ │ │ │ - strdeq pc, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq pc, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ addseq sp, r9, r0, ror #23 │ │ │ │ - ldrdeq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30d358 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ ldr r2, [pc, #28] @ 30d35c │ │ │ │ ldr r1, [pc, #28] @ 30d360 │ │ │ │ ldr r0, [pc, #28] @ 30d364 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308f78 │ │ │ │ addeq ip, fp, r8, asr #26 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq pc, sp, ip, asr #4 │ │ │ │ - rsbeq pc, sp, r8, asr r2 @ │ │ │ │ + rsbeq pc, sp, ip, asr #6 │ │ │ │ + rsbeq pc, sp, r8, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 30d430 │ │ │ │ ldr r2, [pc, #176] @ 30d434 │ │ │ │ ldr r1, [pc, #176] @ 30d438 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #144] @ 30d43c │ │ │ │ ldr r1, [pc, #144] @ 30d440 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #112] @ 30d444 │ │ │ │ ldr r2, [pc, #112] @ 30d448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 30d44c │ │ │ │ ldr ip, [pc, #108] @ 30d450 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 30d454 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #76] @ 30d458 │ │ │ │ ldr r1, [pc, #76] @ 30d45c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ + b 74fa80 │ │ │ │ ldrdeq lr, [r1], r4 │ │ │ │ - rsbeq lr, ip, r4, lsl #6 │ │ │ │ - rsbseq r6, r1, r0, lsl #11 │ │ │ │ - ldrdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, sp, r8, lsr #15 │ │ │ │ + rsbeq lr, ip, r4, lsl #8 │ │ │ │ + rsbseq r6, r1, r0, lsl #13 │ │ │ │ + ldrdeq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, sp, r8, lsr #17 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq ip, fp, r8, asr #24 │ │ │ │ umullseq r5, r7, ip, sl │ │ │ │ @@ -190285,47 +190285,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 30d5a8 │ │ │ │ addseq sp, r9, r0, ror r9 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq pc, sp, ip, lsl #1 │ │ │ │ - rsbeq pc, sp, r4, rrx │ │ │ │ + rsbeq pc, sp, ip, lsl #3 │ │ │ │ + rsbeq pc, sp, r4, ror #2 │ │ │ │ strdeq lr, [r1], r4 │ │ │ │ - rsbeq pc, sp, ip, lsr r0 @ │ │ │ │ - addeq lr, r1, ip, lsl #1 │ │ │ │ - rsbseq pc, fp, r8, ror sp @ │ │ │ │ - ldrdeq lr, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq lr, sp, r8, lsr #31 │ │ │ │ - rsbseq pc, fp, r0, lsl #26 │ │ │ │ - addeq lr, r1, r8 │ │ │ │ - rsbeq lr, sp, r0, asr pc │ │ │ │ + rsbeq pc, sp, ip, lsr r1 @ │ │ │ │ + addeq lr, r1, ip, lsl #3 │ │ │ │ + rsbseq pc, fp, r8, ror lr @ │ │ │ │ + ldrdeq pc, [sp], #-4 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #1 │ │ │ │ + rsbseq pc, fp, r0, lsl #28 │ │ │ │ + addeq lr, r1, r8, lsl #2 │ │ │ │ + rsbeq pc, sp, r0, asr r0 @ │ │ │ │ b 30d460 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -190350,20 +190350,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 30d804 │ │ │ │ @@ -190384,61 +190384,61 @@ │ │ │ │ bne 30d97c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30d800 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d9c4 │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 30d9fc │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r2, [pc, #460] @ 30da00 │ │ │ │ ldr r3, [pc, #460] @ 30da04 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30da08 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ ldr ip, [pc, #308] @ 30da0c │ │ │ │ ldr r2, [pc, #308] @ 30da10 │ │ │ │ @@ -190446,24 +190446,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #276] @ 30da18 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r2, [pc, #244] @ 30da1c │ │ │ │ ldr r3, [pc, #244] @ 30da20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 30da24 │ │ │ │ @@ -190485,18 +190485,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d7e8 │ │ │ │ ldr r1, [pc, #152] @ 30da28 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 30d938 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 30da2c │ │ │ │ ldr r2, [pc, #120] @ 30da30 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190506,36 +190506,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 30da3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 30da40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq sp, r1, ip, lsr #30 │ │ │ │ + addeq lr, r1, ip, lsr #32 │ │ │ │ @ instruction: 0x0099d6d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq lr, sp, r8, ror lr │ │ │ │ - rsbeq lr, sp, r0, lsl #29 │ │ │ │ - rsbeq lr, sp, r4, ror #28 │ │ │ │ + rsbeq lr, sp, r8, ror pc │ │ │ │ + rsbeq lr, sp, r0, lsl #31 │ │ │ │ + rsbeq lr, sp, r4, ror #30 │ │ │ │ addeq ip, fp, r0, lsl r8 │ │ │ │ - rsbeq lr, sp, r4, asr lr │ │ │ │ - rsbeq lr, sp, ip, lsl #28 │ │ │ │ - addeq sp, r1, r0, lsl #27 │ │ │ │ - strheq sp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r1, ip, lsr #32 │ │ │ │ - rsbeq lr, sp, ip, lsr #27 │ │ │ │ + rsbeq lr, sp, r4, asr pc │ │ │ │ + rsbeq lr, sp, ip, lsl #30 │ │ │ │ + addeq sp, r1, r0, lsl #29 │ │ │ │ + strheq sp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, r1, ip, lsr #2 │ │ │ │ + rsbeq lr, sp, ip, lsr #29 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ @ instruction: 0x0099d4dc │ │ │ │ - rsbeq lr, sp, r4, lsl #25 │ │ │ │ - rsbeq lr, sp, r8, asr #24 │ │ │ │ + rsbeq lr, sp, r4, lsl #27 │ │ │ │ + rsbeq lr, sp, r8, asr #26 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq sp, r1, ip, lsl #25 │ │ │ │ - strdeq lr, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq lr, sp, r0, lsl #25 │ │ │ │ + addeq sp, r1, ip, lsl #27 │ │ │ │ + strdeq lr, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, sp, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 30d460 │ │ │ │ b 30d460 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -190552,42 +190552,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75105c │ │ │ │ + b 751154 │ │ │ │ ldrdeq sp, [r1], r8 │ │ │ │ - rsbeq sp, ip, r4, lsl #24 │ │ │ │ - rsbseq r5, r1, r0, lsl #29 │ │ │ │ + rsbeq sp, ip, r4, lsl #26 │ │ │ │ + rsbseq r5, r1, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 30db04 │ │ │ │ ldr r2, [pc, #48] @ 30db08 │ │ │ │ ldr r1, [pc, #48] @ 30db0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 415f5c │ │ │ │ - addeq sp, r1, r4, lsl #23 │ │ │ │ - rsbeq lr, sp, ip, ror #21 │ │ │ │ - rsbeq lr, sp, r0, lsl #22 │ │ │ │ + addeq sp, r1, r4, lsl #25 │ │ │ │ + rsbeq lr, sp, ip, ror #23 │ │ │ │ + rsbeq lr, sp, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 30de2c │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -190738,15 +190738,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 30dcc4 │ │ │ │ ldr r0, [pc, #212] @ 30de54 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 30dcb0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190783,26 +190783,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, ror #5 │ │ │ │ addeq ip, fp, r0, lsr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, sp, ip, ror #18 │ │ │ │ - rsbeq lr, sp, r4, asr #20 │ │ │ │ - ldrdeq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, sp, r4, lsl #17 │ │ │ │ - strheq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, sp, r8, asr r9 │ │ │ │ - rsbeq lr, sp, r0, lsl #16 │ │ │ │ - rsbeq lr, sp, ip, lsl #18 │ │ │ │ - addeq sp, r1, r8, asr #16 │ │ │ │ - strheq lr, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq lr, sp, r4, lsl r9 │ │ │ │ + rsbeq lr, sp, ip, ror #20 │ │ │ │ + rsbeq lr, sp, r4, asr #22 │ │ │ │ + ldrdeq lr, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq lr, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq lr, sp, r4, lsl #19 │ │ │ │ + strheq lr, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq lr, sp, r8, asr sl │ │ │ │ + rsbeq lr, sp, r0, lsl #18 │ │ │ │ + rsbeq lr, sp, ip, lsl #20 │ │ │ │ + addeq sp, r1, r8, asr #18 │ │ │ │ + strheq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq lr, sp, r4, lsl sl │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 30df2c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -190815,49 +190815,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 30df38 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #116] @ 30df3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 30df40 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r1, [pc, #96] @ 30df44 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r3, [pc, #80] @ 30df48 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq lr, sp, r8, lsl #16 │ │ │ │ - @ instruction: 0x0081d7b8 │ │ │ │ - rsbeq sp, ip, r4, ror #15 │ │ │ │ - rsbseq r5, r1, r0, ror #20 │ │ │ │ + rsbeq lr, sp, r8, lsl #18 │ │ │ │ + @ instruction: 0x0081d8b8 │ │ │ │ + rsbeq sp, ip, r4, ror #17 │ │ │ │ + rsbseq r5, r1, r0, ror #22 │ │ │ │ addseq ip, r9, r8, asr pc │ │ │ │ - rsbeq lr, sp, r4, ror r8 │ │ │ │ - @ instruction: 0x006d9698 │ │ │ │ + rsbeq lr, sp, r4, ror r9 │ │ │ │ + @ instruction: 0x006d9798 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 30e20c │ │ │ │ @@ -191030,37 +191030,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 30dffc │ │ │ │ addseq ip, r9, ip, lsr #29 │ │ │ │ addeq ip, fp, ip, ror #4 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, sp, r8, ror #10 │ │ │ │ - ldrdeq lr, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - strheq lr, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - strheq lr, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq lr, sp, r4, ror #8 │ │ │ │ - rsbeq lr, sp, r8, lsr r5 │ │ │ │ - strdeq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq lr, sp, r8, lsl #10 │ │ │ │ + rsbeq lr, sp, r8, ror #12 │ │ │ │ + ldrdeq lr, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + strheq lr, [sp], #-84 @ 0xffffffac @ │ │ │ │ + strheq lr, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq lr, sp, r4, ror #10 │ │ │ │ + rsbeq lr, sp, r8, lsr r6 │ │ │ │ + strdeq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, sp, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 30e330 │ │ │ │ ldr r2, [pc, #224] @ 30e334 │ │ │ │ ldr r1, [pc, #224] @ 30e338 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #192] @ 30e33c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -191069,15 +191069,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30e288 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30e320 │ │ │ │ ldr r6, [pc, #108] @ 30e340 │ │ │ │ ldr r8, [pc, #108] @ 30e344 │ │ │ │ @@ -191087,48 +191087,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30e2e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30d460 │ │ │ │ - addeq sp, r1, r8, lsl #8 │ │ │ │ - rsbeq lr, sp, r8, ror #6 │ │ │ │ - rsbeq lr, sp, ip, ror r3 │ │ │ │ + addeq sp, r1, r8, lsl #10 │ │ │ │ + rsbeq lr, sp, r8, ror #8 │ │ │ │ + rsbeq lr, sp, ip, ror r4 │ │ │ │ addeq fp, fp, r8, ror pc │ │ │ │ - addeq sp, r1, r4, lsl #7 │ │ │ │ - @ instruction: 0x006de490 │ │ │ │ - rsbeq lr, sp, r4, lsr #9 │ │ │ │ + addeq sp, r1, r4, lsl #9 │ │ │ │ + @ instruction: 0x006de590 │ │ │ │ + rsbeq lr, sp, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 30e3d0 │ │ │ │ ldr r2, [pc, #108] @ 30e3d4 │ │ │ │ ldr r1, [pc, #108] @ 30e3d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [pc, #80] @ 30e3dc │ │ │ │ ldr r1, [pc, #80] @ 30e3e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 30e3e4 │ │ │ │ @@ -191139,47 +191139,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ + b 74fa80 │ │ │ │ strdeq sp, [r1], r0 │ │ │ │ - rsbeq sp, ip, r0, lsr #6 │ │ │ │ - @ instruction: 0x0071559c │ │ │ │ + rsbeq sp, ip, r0, lsr #8 │ │ │ │ + @ instruction: 0x0071569c │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq r4, r7, r0, lsr #22 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - strdeq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e498 │ │ │ │ ldr r2, [pc, #148] @ 30e49c │ │ │ │ ldr r1, [pc, #148] @ 30e4a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #116] @ 30e4a4 │ │ │ │ ldr r1, [pc, #116] @ 30e4a8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #84] @ 30e4ac │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e4b0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191190,46 +191190,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sp, r1, r0, asr r2 │ │ │ │ - rsbeq sp, ip, r0, lsl #5 │ │ │ │ - ldrsheq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sp, sp, ip, asr #10 │ │ │ │ - rsbeq r6, sp, r4, lsr #14 │ │ │ │ + addeq sp, r1, r0, asr r3 │ │ │ │ + rsbeq sp, ip, r0, lsl #7 │ │ │ │ + ldrsheq r5, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, sp, ip, asr #12 │ │ │ │ + rsbeq r6, sp, r4, lsr #16 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq lr, sp, r8, lsr #6 │ │ │ │ + rsbeq lr, sp, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e560 │ │ │ │ ldr r2, [pc, #148] @ 30e564 │ │ │ │ ldr r1, [pc, #148] @ 30e568 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #116] @ 30e56c │ │ │ │ ldr r1, [pc, #116] @ 30e570 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #84] @ 30e574 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e578 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191240,21 +191240,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sp, r1, r8, lsl #3 │ │ │ │ - strheq sp, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r1, r4, lsr r4 │ │ │ │ - rsbeq sp, sp, r4, lsl #9 │ │ │ │ - rsbeq r6, sp, ip, asr r6 │ │ │ │ + addeq sp, r1, r8, lsl #5 │ │ │ │ + strheq sp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r1, r4, lsr r5 │ │ │ │ + rsbeq sp, sp, r4, lsl #11 │ │ │ │ + rsbeq r6, sp, ip, asr r7 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq lr, sp, r4, lsl #5 │ │ │ │ + rsbeq lr, sp, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30e7e8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -191320,30 +191320,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -191405,16 +191405,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r4, lsl #17 │ │ │ │ addseq ip, r9, r4, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, sp, r8, lsr #31 │ │ │ │ - rsbeq lr, sp, r8, lsr #3 │ │ │ │ + rsbeq lr, sp, r8, lsr #1 │ │ │ │ + rsbeq lr, sp, r8, lsr #5 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ addseq ip, r9, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -191464,17 +191464,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 30e82c │ │ │ │ @ instruction: 0x0099c5f8 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r0, lsr #26 │ │ │ │ - addeq ip, r1, r0, lsr #27 │ │ │ │ - rsbseq sl, r2, r8, lsl #28 │ │ │ │ + rsbeq sp, sp, r0, lsr #28 │ │ │ │ + addeq ip, r1, r0, lsr #29 │ │ │ │ + rsbseq sl, r2, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191489,23 +191489,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30e9b8 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30e988 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -191516,17 +191516,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq ip, r1, r8, asr #26 │ │ │ │ - rsbeq sp, sp, ip, asr #28 │ │ │ │ - rsbeq sp, sp, r4, asr lr │ │ │ │ + addeq ip, r1, r8, asr #28 │ │ │ │ + rsbeq sp, sp, ip, asr #30 │ │ │ │ + rsbeq sp, sp, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -191637,20 +191637,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 30ea8c │ │ │ │ addseq ip, r9, r0, lsr #8 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r0, lsl #22 │ │ │ │ - rsbeq sp, sp, ip, lsl #26 │ │ │ │ - strheq sp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq sp, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, sp, r4, ror sl │ │ │ │ - rsbeq sp, sp, ip, lsl #25 │ │ │ │ + rsbeq sp, sp, r0, lsl #24 │ │ │ │ + rsbeq sp, sp, ip, lsl #28 │ │ │ │ + strheq sp, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq sp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, sp, r4, ror fp │ │ │ │ + rsbeq sp, sp, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 30ec4c │ │ │ │ ldr r6, [pc, #136] @ 30ec50 │ │ │ │ ldr r5, [pc, #136] @ 30ec54 │ │ │ │ @@ -191659,23 +191659,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30ec2c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -191683,17 +191683,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq ip, r1, r4, sl │ │ │ │ - @ instruction: 0x006ddb98 │ │ │ │ - rsbeq sp, sp, ip, lsr #23 │ │ │ │ + umulleq ip, r1, r4, fp │ │ │ │ + @ instruction: 0x006ddc98 │ │ │ │ + rsbeq sp, sp, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -191721,15 +191721,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -191804,15 +191804,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -191821,15 +191821,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -191950,47 +191950,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 30ef04 │ │ │ │ b 30efb8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r9, ip, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r9, ip, ror #2 │ │ │ │ - @ instruction: 0x0081c9bc │ │ │ │ - rsbeq sp, sp, r0, ror #19 │ │ │ │ - rsbeq sp, sp, ip, lsr #21 │ │ │ │ + @ instruction: 0x0081cabc │ │ │ │ + rsbeq sp, sp, r0, ror #21 │ │ │ │ + rsbeq sp, sp, ip, lsr #23 │ │ │ │ ldrsheq ip, [r9], r0 │ │ │ │ - rsbeq sp, sp, r4, asr #16 │ │ │ │ - strheq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, sp, r4, asr #18 │ │ │ │ + strheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strdeq sp, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sp, sp, ip, ror r8 │ │ │ │ + strdeq sp, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, sp, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 30f214 │ │ │ │ ldr r5, [pc, #256] @ 30f218 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -192001,33 +192001,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #208] @ 30f220 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 30f1c8 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -192044,30 +192044,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq ip, r1, r8, asr #10 │ │ │ │ - rsbeq sp, sp, r8, asr #12 │ │ │ │ - rsbeq sp, sp, ip, ror r5 │ │ │ │ - rsbeq sp, sp, r4, lsr r6 │ │ │ │ - addeq ip, r1, r4, lsl #9 │ │ │ │ - @ instruction: 0x006dd69c │ │ │ │ - strdeq sp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + addeq ip, r1, r8, asr #12 │ │ │ │ + rsbeq sp, sp, r8, asr #14 │ │ │ │ + rsbeq sp, sp, ip, ror r6 │ │ │ │ + rsbeq sp, sp, r4, lsr r7 │ │ │ │ + addeq ip, r1, r4, lsl #11 │ │ │ │ + @ instruction: 0x006dd79c │ │ │ │ + strdeq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 30f768 │ │ │ │ @@ -192091,15 +192091,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 30f590 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -192133,15 +192133,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -192156,29 +192156,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -192187,15 +192187,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30f448 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 30f6ac │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -192398,33 +192398,33 @@ │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30d460 │ │ │ │ addseq fp, r9, r0, asr #23 │ │ │ │ @ instruction: 0x0099bbbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq ip, [r1], ip @ │ │ │ │ - ldrdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sp, sp, ip, lsl #8 │ │ │ │ + ldrdeq sp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, sp, ip, lsl #10 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r4, asr r1 │ │ │ │ - addeq ip, r1, ip, asr #3 │ │ │ │ - rsbeq sp, sp, r0, asr #8 │ │ │ │ + rsbeq sp, sp, r4, asr r2 │ │ │ │ + addeq ip, r1, ip, asr #5 │ │ │ │ + rsbeq sp, sp, r0, asr #10 │ │ │ │ addseq fp, r9, ip, lsr r9 │ │ │ │ - rsbeq sp, sp, r8, lsl #1 │ │ │ │ + rsbeq sp, sp, r8, lsl #3 │ │ │ │ addseq fp, r9, r8, asr #17 │ │ │ │ - rsbeq sp, sp, ip, lsr r3 │ │ │ │ - strdeq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x006dd29c │ │ │ │ - @ instruction: 0x006dcf98 │ │ │ │ - addeq ip, r1, r0, lsl r0 │ │ │ │ - ldrdeq sp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, sp, ip, lsr r4 │ │ │ │ + strdeq sp, [sp], #-4 @ │ │ │ │ + @ instruction: 0x006dd39c │ │ │ │ + @ instruction: 0x006dd098 │ │ │ │ + addeq ip, r1, r0, lsl r1 │ │ │ │ + ldrdeq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ umullseq fp, r9, r0, r7 │ │ │ │ - rsbeq ip, sp, r0, ror #29 │ │ │ │ - addeq fp, r1, ip, asr pc │ │ │ │ - rsbeq sp, sp, r0, lsl #4 │ │ │ │ + rsbeq ip, sp, r0, ror #31 │ │ │ │ + addeq ip, r1, ip, asr r0 │ │ │ │ + rsbeq sp, sp, r0, lsl #6 │ │ │ │ addseq fp, r9, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 30f964 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192454,27 +192454,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30f8a8 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30f838 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -192522,24 +192522,24 @@ │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30f988 │ │ │ │ ldr r2, [pc, #48] @ 30f98c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30f908 │ │ │ │ addseq fp, r9, r8, lsr r6 │ │ │ │ - addeq fp, r1, r4, asr #28 │ │ │ │ - rsbeq ip, sp, ip, asr #30 │ │ │ │ - rsbeq ip, sp, r0, ror #30 │ │ │ │ + addeq fp, r1, r4, asr #30 │ │ │ │ + rsbeq sp, sp, ip, asr #32 │ │ │ │ + rsbeq sp, sp, r0, rrx │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - ldrdeq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - addeq fp, r1, ip, asr sp │ │ │ │ - rsbeq sp, sp, r4, ror r0 │ │ │ │ - rsbeq ip, sp, r4, lsl #25 │ │ │ │ - addeq fp, r1, r4, lsl #26 │ │ │ │ - strdeq ip, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq ip, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + addeq fp, r1, ip, asr lr │ │ │ │ + rsbeq sp, sp, r4, ror r1 │ │ │ │ + rsbeq ip, sp, r4, lsl #27 │ │ │ │ + addeq fp, r1, r4, lsl #28 │ │ │ │ + strdeq sp, [sp], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 30fcd4 │ │ │ │ tst r2, #1 │ │ │ │ @@ -192587,30 +192587,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 30fb00 │ │ │ │ ldr r2, [pc, #544] @ 30fce4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -192744,31 +192744,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 30fb38 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r9, r8, asr r4 │ │ │ │ - addeq fp, r1, ip, ror #24 │ │ │ │ + addeq fp, r1, ip, ror #26 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strdeq ip, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, sp, r8, lsl #30 │ │ │ │ + strdeq ip, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sp, sp, r8 │ │ │ │ @ instruction: 0x0099b2dc │ │ │ │ - rsbeq ip, sp, r4, lsl sl │ │ │ │ - umulleq fp, r1, r4, sl │ │ │ │ - rsbeq ip, sp, r4, ror #27 │ │ │ │ - rsbeq ip, sp, r4, asr #19 │ │ │ │ - addeq fp, r1, r4, asr #20 │ │ │ │ - strheq ip, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq ip, sp, r0, lsl #19 │ │ │ │ + rsbeq ip, sp, r4, lsl fp │ │ │ │ + umulleq fp, r1, r4, fp │ │ │ │ + rsbeq ip, sp, r4, ror #29 │ │ │ │ + rsbeq ip, sp, r4, asr #21 │ │ │ │ + addeq fp, r1, r4, asr #22 │ │ │ │ + strheq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq ip, sp, r0, lsl #21 │ │ │ │ strdeq fp, [r1], ip │ │ │ │ - rsbeq ip, sp, r4, lsr sp │ │ │ │ - rsbeq ip, sp, r8, lsr #18 │ │ │ │ - addeq fp, r1, r8, lsr #19 │ │ │ │ - rsbeq ip, sp, r4, lsl #26 │ │ │ │ + rsbeq ip, sp, r4, lsr lr │ │ │ │ + rsbeq ip, sp, r8, lsr #20 │ │ │ │ + addeq fp, r1, r8, lsr #21 │ │ │ │ + rsbeq ip, sp, r4, lsl #28 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 30f990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -192810,27 +192810,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 30fe10 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq ip, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0030fe14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192850,15 +192850,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 30fea4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 30fe58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192868,17 +192868,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, r1, ip, lsl r8 │ │ │ │ - rsbeq ip, sp, r4, lsr #18 │ │ │ │ - rsbeq ip, sp, r8, lsr r9 │ │ │ │ + addeq fp, r1, ip, lsl r9 │ │ │ │ + rsbeq ip, sp, r4, lsr #20 │ │ │ │ + rsbeq ip, sp, r8, lsr sl │ │ │ │ │ │ │ │ 0030fecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 30ff34 │ │ │ │ @@ -192891,25 +192891,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq fp, r1, ip, ror #14 │ │ │ │ - rsbeq ip, sp, r4, lsr #15 │ │ │ │ - rsbeq ip, sp, r4, ror #16 │ │ │ │ + addeq fp, r1, ip, ror #16 │ │ │ │ + rsbeq ip, sp, r4, lsr #17 │ │ │ │ + rsbeq ip, sp, r4, ror #18 │ │ │ │ │ │ │ │ 0030ff40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -192924,48 +192924,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ strdeq fp, [r1], r4 │ │ │ │ - rsbeq ip, sp, r0, lsr r7 │ │ │ │ - strdeq ip, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, sp, r0, lsr r8 │ │ │ │ + strdeq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 310018 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sp, fp, r8, lsl #27 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -193099,21 +193099,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 4ff828 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3101c4 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr ip, [pc, #252] @ 310354 │ │ │ │ add ip, pc, ip │ │ │ │ b 310214 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr ip, [pc, #232] @ 310358 │ │ │ │ add ip, pc, ip │ │ │ │ b 310198 │ │ │ │ ldr r2, [pc, #224] @ 31035c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193139,31 +193139,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 31036c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31017c │ │ │ │ ldr r0, [pc, #84] @ 310370 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31017c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099acf0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0099acd4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -193171,16 +193171,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r4, r0, r4, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x008bdab8 │ │ │ │ - rsbeq ip, sp, ip, lsr #26 │ │ │ │ - rsbeq ip, sp, r8, asr #26 │ │ │ │ + rsbeq ip, sp, ip, lsr #28 │ │ │ │ + rsbeq ip, sp, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193333,15 +193333,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 31054c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #400] @ 310790 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31057c │ │ │ │ ldr r2, [pc, #388] @ 31079c │ │ │ │ @@ -193364,22 +193364,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3107a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31057c │ │ │ │ ldr r2, [pc, #272] @ 3107ac │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310560 │ │ │ │ ldr r2, [pc, #240] @ 3107a0 │ │ │ │ @@ -193397,32 +193397,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3107b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 310560 │ │ │ │ ldr r8, [pc, #144] @ 3107b4 │ │ │ │ mvn r5, #0 │ │ │ │ b 31054c │ │ │ │ ldr r0, [pc, #136] @ 3107b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 310560 │ │ │ │ ldr r2, [pc, #116] @ 3107bc │ │ │ │ ldr r3, [pc, #56] @ 310784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -193430,58 +193430,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31077c │ │ │ │ ldr r0, [pc, #84] @ 3107c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099a9d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r9, r4, lsl #19 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq sl, r9, r8, r8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, sp, r0, lsl sl │ │ │ │ + rsbeq ip, sp, r0, lsl fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq ip, sp, ip, asr #19 │ │ │ │ + rsbeq ip, sp, ip, asr #21 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - ldrdeq ip, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq ip, [sp], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0x0099a6d4 │ │ │ │ - rsbeq ip, sp, r4, asr r9 │ │ │ │ + rsbeq ip, sp, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 310894 │ │ │ │ ldr r2, [pc, #184] @ 310898 │ │ │ │ ldr r1, [pc, #184] @ 31089c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #152] @ 3108a0 │ │ │ │ ldr r1, [pc, #152] @ 3108a4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #120] @ 3108a8 │ │ │ │ ldr r2, [pc, #120] @ 3108ac │ │ │ │ ldr r3, [pc, #120] @ 3108b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -193489,31 +193489,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 3108b4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #72] @ 3108b8 │ │ │ │ ldr r1, [pc, #72] @ 3108bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - addeq sl, r1, r0, ror #31 │ │ │ │ - rsbeq sl, ip, r8, lsr #29 │ │ │ │ - rsbseq r3, r1, r4, lsr #2 │ │ │ │ - rsbeq fp, sp, r0, ror #30 │ │ │ │ - rsbeq fp, sp, r4, ror pc │ │ │ │ + b 74fa80 │ │ │ │ + addeq fp, r1, r0, ror #1 │ │ │ │ + rsbeq sl, ip, r8, lsr #31 │ │ │ │ + rsbseq r3, r1, r4, lsr #4 │ │ │ │ + rsbeq ip, sp, r0, rrx │ │ │ │ + rsbeq ip, sp, r4, ror r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq sp, fp, r8, lsl #10 │ │ │ │ addseq r2, r7, r8, asr #30 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -193592,28 +193592,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 310a38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 310aec │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 310bb4 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b57a8 │ │ │ │ + bl 9b58a0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 310a7c │ │ │ │ ldr r2, [pc, #356] @ 310bb8 │ │ │ │ ldr r3, [pc, #336] @ 310ba8 │ │ │ │ @@ -193653,15 +193653,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ b 310a38 │ │ │ │ ldr r2, [pc, #192] @ 310bc4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3109e0 │ │ │ │ ldr r2, [pc, #176] @ 310bc8 │ │ │ │ @@ -193679,45 +193679,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3109e0 │ │ │ │ ldr r0, [pc, #72] @ 310bd4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3109e0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r9, r0, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r9, r4, ror r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, r9, r8, asr #7 │ │ │ │ umullseq sl, r9, r8, r3 │ │ │ │ addseq sl, r9, r8, ror #6 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq ip, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ ldr ip, [pc, #368] @ 310d50 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 310d54 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193806,15 +193806,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 310d68 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 310c5c │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq sl, r1, r8, asr fp │ │ │ │ + addeq sl, r1, r8, asr ip │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedbb818 <__bss_end__@@Base+0xfdff2b80> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -193881,17 +193881,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 310d9c │ │ │ │ addseq sl, r9, ip, lsl #1 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, sp, ip, ror r7 │ │ │ │ - addeq sl, r1, r4, ror #18 │ │ │ │ - rsbseq r8, r2, r4, ror #16 │ │ │ │ + rsbeq fp, sp, ip, ror r8 │ │ │ │ + addeq sl, r1, r4, ror #20 │ │ │ │ + rsbseq r8, r2, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 311594 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -193901,15 +193901,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3115a0 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -194333,55 +194333,55 @@ │ │ │ │ b 311514 │ │ │ │ ldr lr, [pc, #140] @ 311610 │ │ │ │ add lr, pc, lr │ │ │ │ b 311504 │ │ │ │ ldr ip, [pc, #132] @ 311614 │ │ │ │ add ip, pc, ip │ │ │ │ b 3114f4 │ │ │ │ - addeq sl, r1, r0, lsl r9 │ │ │ │ - ldrdeq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, sp, r4, ror #5 │ │ │ │ + addeq sl, r1, r0, lsl sl │ │ │ │ + ldrdeq ip, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, sp, r4, ror #7 │ │ │ │ addseq r9, r9, ip, lsl pc │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, sp, r4, lsl #12 │ │ │ │ - rsbeq ip, sp, r0, lsl r2 │ │ │ │ - rsbeq fp, sp, r4, lsr #11 │ │ │ │ - rsbseq r5, r4, ip, lsl fp │ │ │ │ - addeq sl, r1, r8, lsr r7 │ │ │ │ - rsbeq fp, sp, r8, asr r5 │ │ │ │ - addeq sl, r1, ip, lsl r7 │ │ │ │ - rsbeq ip, sp, ip, lsl #2 │ │ │ │ - rsbeq fp, sp, r4, ror #9 │ │ │ │ - rsbeq fp, sp, r0, lsl #6 │ │ │ │ + rsbeq fp, sp, r4, lsl #14 │ │ │ │ + rsbeq ip, sp, r0, lsl r3 │ │ │ │ + rsbeq fp, sp, r4, lsr #13 │ │ │ │ + rsbseq r5, r4, ip, lsl ip │ │ │ │ + addeq sl, r1, r8, lsr r8 │ │ │ │ + rsbeq fp, sp, r8, asr r6 │ │ │ │ + addeq sl, r1, ip, lsl r8 │ │ │ │ + rsbeq ip, sp, ip, lsl #4 │ │ │ │ + rsbeq fp, sp, r4, ror #11 │ │ │ │ + rsbeq fp, sp, r0, lsl #8 │ │ │ │ ldrdeq sl, [r1], ip │ │ │ │ - rsbeq fp, sp, r0, ror #30 │ │ │ │ - rsbeq fp, sp, r8, asr r2 │ │ │ │ - rsbeq fp, sp, r4, ror #28 │ │ │ │ - rsbeq fp, sp, r0, lsl r1 │ │ │ │ - ldrdeq fp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq lr, r7, ip, ror #25 │ │ │ │ - rsbseq sp, r0, r4, ror fp │ │ │ │ - rsbseq r0, r7, r4, ror #26 │ │ │ │ - rsbeq fp, sp, r4, ror #24 │ │ │ │ - rsbeq fp, sp, r4, ror #25 │ │ │ │ - rsbeq fp, sp, r0, lsr ip │ │ │ │ - rsbseq ip, r6, r0, lsr #2 │ │ │ │ - rsbeq fp, sp, r8, lsl ip │ │ │ │ - rsbeq fp, sp, ip, lsl #24 │ │ │ │ - rsbeq fp, sp, r0, lsl #24 │ │ │ │ + rsbeq ip, sp, r0, rrx │ │ │ │ + rsbeq fp, sp, r8, asr r3 │ │ │ │ + rsbeq fp, sp, r4, ror #30 │ │ │ │ + rsbeq fp, sp, r0, lsl r2 │ │ │ │ + ldrdeq fp, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq lr, r7, ip, ror #27 │ │ │ │ + rsbseq sp, r0, r4, ror ip │ │ │ │ + rsbseq r0, r7, r4, ror #28 │ │ │ │ + rsbeq fp, sp, r4, ror #26 │ │ │ │ + rsbeq fp, sp, r4, ror #27 │ │ │ │ + rsbeq fp, sp, r0, lsr sp │ │ │ │ + rsbseq ip, r6, r0, lsr #4 │ │ │ │ + rsbeq fp, sp, r8, lsl sp │ │ │ │ + rsbeq fp, sp, ip, lsl #26 │ │ │ │ + rsbeq fp, sp, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -194399,22 +194399,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 311778 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -194472,28 +194472,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b57a8 │ │ │ │ + b 9b58a0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3fd0 <__bss_end__@@Base+0xfdbfb338> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -194510,22 +194510,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 31192c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -194582,15 +194582,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b57a8 │ │ │ │ + b 9b58a0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c4188 <__bss_end__@@Base+0xfdbfb4f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194602,138 +194602,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #100] @ 311a38 │ │ │ │ ldr r1, [pc, #100] @ 311a3c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #68] @ 311a40 │ │ │ │ ldr r3, [pc, #68] @ 311a44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r1, r4, lsl lr │ │ │ │ - ldrdeq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r1, r1, r8, asr pc │ │ │ │ - @ instruction: 0x006dad94 │ │ │ │ - rsbeq sl, sp, r8, lsr #27 │ │ │ │ + addeq r9, r1, r4, lsl pc │ │ │ │ + ldrdeq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, r1, r8, asr r0 │ │ │ │ + @ instruction: 0x006dae94 │ │ │ │ + rsbeq sl, sp, r8, lsr #29 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq fp, sp, r4, lsl #17 │ │ │ │ + rsbeq fp, sp, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311ae4 │ │ │ │ ldr r2, [pc, #132] @ 311ae8 │ │ │ │ ldr r1, [pc, #132] @ 311aec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #100] @ 311af0 │ │ │ │ ldr r1, [pc, #100] @ 311af4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #68] @ 311af8 │ │ │ │ ldr r3, [pc, #68] @ 311afc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r1, ip, asr sp │ │ │ │ - rsbeq r9, ip, r4, lsr #24 │ │ │ │ - rsbseq r1, r1, r0, lsr #29 │ │ │ │ - ldrdeq sl, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r9, r1, ip, asr lr │ │ │ │ + rsbeq r9, ip, r4, lsr #26 │ │ │ │ + rsbseq r1, r1, r0, lsr #31 │ │ │ │ + ldrdeq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq sl, [sp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - strdeq fp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq fp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311b9c │ │ │ │ ldr r2, [pc, #132] @ 311ba0 │ │ │ │ ldr r1, [pc, #132] @ 311ba4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #100] @ 311ba8 │ │ │ │ ldr r1, [pc, #100] @ 311bac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #68] @ 311bb0 │ │ │ │ ldr r3, [pc, #68] @ 311bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r1, r4, lsr #25 │ │ │ │ - rsbeq r9, ip, ip, ror #22 │ │ │ │ - rsbseq r1, r1, r8, ror #27 │ │ │ │ - rsbeq sl, sp, r4, lsr #24 │ │ │ │ - rsbeq sl, sp, r8, lsr ip │ │ │ │ + addeq r9, r1, r4, lsr #27 │ │ │ │ + rsbeq r9, ip, ip, ror #24 │ │ │ │ + rsbseq r1, r1, r8, ror #29 │ │ │ │ + rsbeq sl, sp, r4, lsr #26 │ │ │ │ + rsbeq sl, sp, r8, lsr sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq fp, sp, ip, ror #14 │ │ │ │ + rsbeq fp, sp, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 311e28 │ │ │ │ @@ -194862,47 +194862,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 311d18 │ │ │ │ ldr r5, [pc, #72] @ 311e54 │ │ │ │ mvn r4, #0 │ │ │ │ b 311d04 │ │ │ │ ldr r0, [pc, #64] @ 311e58 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 311d18 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r9, r0, lsl #4 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, r9, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, sp, r4, ror #5 │ │ │ │ + rsbeq fp, sp, r4, ror #7 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - strdeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 311f28 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -194912,15 +194912,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -194946,32 +194946,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r1, r4, asr #18 │ │ │ │ - rsbeq fp, sp, r8, lsl r3 │ │ │ │ - rsbeq fp, sp, r8, lsl #6 │ │ │ │ + addeq r9, r1, r4, asr #20 │ │ │ │ + rsbeq fp, sp, r8, lsl r4 │ │ │ │ + rsbeq fp, sp, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 312018 │ │ │ │ ldr r2, [pc, #204] @ 31201c │ │ │ │ ldr r1, [pc, #204] @ 312020 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #172] @ 312024 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311fdc │ │ │ │ @@ -195006,36 +195006,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 312030 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 311f8c │ │ │ │ - addeq r9, r1, r4, ror r8 │ │ │ │ - rsbeq fp, sp, r8, lsr r2 │ │ │ │ - rsbeq fp, sp, ip, asr #4 │ │ │ │ + addeq r9, r1, r4, ror r9 │ │ │ │ + rsbeq fp, sp, r8, lsr r3 │ │ │ │ + rsbeq fp, sp, ip, asr #6 │ │ │ │ addseq r8, r9, r8, lsr #29 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - ldrdeq sl, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r7, r2, r8, asr #13 │ │ │ │ + ldrdeq sl, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, r2, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 312148 │ │ │ │ ldr r2, [pc, #252] @ 31214c │ │ │ │ ldr r1, [pc, #252] @ 312150 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #220] @ 312154 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31210c │ │ │ │ @@ -195046,15 +195046,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120dc │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 3120c4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 312104 │ │ │ │ @@ -195082,22 +195082,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 312164 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 31208c │ │ │ │ - addeq r9, r1, r4, ror r7 │ │ │ │ - rsbeq fp, sp, r8, lsr r1 │ │ │ │ - rsbeq fp, sp, ip, asr #2 │ │ │ │ + addeq r9, r1, r4, ror r8 │ │ │ │ + rsbeq fp, sp, r8, lsr r2 │ │ │ │ + rsbeq fp, sp, ip, asr #4 │ │ │ │ addseq r8, r9, r8, lsr #27 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x00727598 │ │ │ │ + rsbeq sl, sp, r8, lsr #11 │ │ │ │ + @ instruction: 0x00727698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 3123ec │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195106,15 +195106,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3123f4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 3123f8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 3123fc │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195127,15 +195127,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 312384 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -195191,15 +195191,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -195223,15 +195223,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ b 312300 │ │ │ │ ldr r2, [pc, #128] @ 31240c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 312410 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195251,28 +195251,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 312420 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 312424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r9, r1, r4, asr #12 │ │ │ │ - rsbeq fp, sp, r0 │ │ │ │ - rsbeq fp, sp, r4, lsl r0 │ │ │ │ + addeq r9, r1, r4, asr #14 │ │ │ │ + rsbeq fp, sp, r0, lsl #2 │ │ │ │ + rsbeq fp, sp, r4, lsl r1 │ │ │ │ addseq r8, r9, r8, ror #24 │ │ │ │ - rsbeq sl, sp, r4, ror #7 │ │ │ │ + rsbeq sl, sp, r4, ror #9 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, sp, r0, lsr r2 │ │ │ │ - rsbeq sl, sp, r8, asr pc │ │ │ │ + rsbeq sl, sp, r0, lsr r3 │ │ │ │ + rsbeq fp, sp, r8, asr r0 │ │ │ │ strdeq r9, [r1], r0 │ │ │ │ - strheq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, sp, r4, lsr pc │ │ │ │ + strheq sl, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, sp, r4, lsr r0 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3124ac │ │ │ │ ldr r2, [pc, #108] @ 3124b0 │ │ │ │ @@ -195282,15 +195282,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31249c │ │ │ │ ldr r3, [pc, #52] @ 3124b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -195299,17 +195299,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312168 │ │ │ │ ldr r3, [pc, #24] @ 3124bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 312488 │ │ │ │ - addeq r9, r1, r4, lsl #7 │ │ │ │ - rsbeq sl, sp, r0, asr #26 │ │ │ │ - rsbeq sl, sp, r0, asr sp │ │ │ │ + addeq r9, r1, r4, lsl #9 │ │ │ │ + rsbeq sl, sp, r0, asr #28 │ │ │ │ + rsbeq sl, sp, r0, asr lr │ │ │ │ strdeq fp, [fp], r8 │ │ │ │ ldrdeq fp, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 312544 │ │ │ │ @@ -195320,15 +195320,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312534 │ │ │ │ ldr r3, [pc, #52] @ 312550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -195337,17 +195337,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312168 │ │ │ │ ldr r3, [pc, #24] @ 312554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 312520 │ │ │ │ - addeq r9, r1, ip, ror #5 │ │ │ │ - rsbeq sl, sp, r8, lsr #25 │ │ │ │ - strheq sl, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r9, r1, ip, ror #7 │ │ │ │ + rsbeq sl, sp, r8, lsr #27 │ │ │ │ + strheq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ addeq fp, fp, r0, ror #16 │ │ │ │ addeq fp, fp, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3125dc │ │ │ │ @@ -195358,15 +195358,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3125cc │ │ │ │ ldr r3, [pc, #52] @ 3125e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -195375,17 +195375,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312168 │ │ │ │ ldr r3, [pc, #24] @ 3125ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 3125b8 │ │ │ │ - addeq r9, r1, r4, asr r2 │ │ │ │ - rsbeq sl, sp, r0, lsl ip │ │ │ │ - rsbeq sl, sp, r0, lsr #24 │ │ │ │ + addeq r9, r1, r4, asr r3 │ │ │ │ + rsbeq sl, sp, r0, lsl sp │ │ │ │ + rsbeq sl, sp, r0, lsr #26 │ │ │ │ addeq fp, fp, r8, asr #15 │ │ │ │ addeq fp, fp, r8, lsr #15 │ │ │ │ ldr r3, [pc, #248] @ 3126f0 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 3126a8 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 312628 │ │ │ │ @@ -195445,48 +195445,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 312720 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r9, r1, r4, lsr r6 │ │ │ │ - rsbeq sl, sp, r0, asr #28 │ │ │ │ - rsbeq sl, sp, ip, asr #29 │ │ │ │ - rsbeq sl, sp, r4, lsr #29 │ │ │ │ - rsbeq sl, sp, ip, asr lr │ │ │ │ - rsbeq sl, sp, r8, ror #28 │ │ │ │ - rsbeq sl, sp, r0, lsr #28 │ │ │ │ - rsbeq sl, sp, r8, asr #27 │ │ │ │ - rsbeq sl, sp, ip, ror lr │ │ │ │ - rsbeq sl, sp, r4, lsl #29 │ │ │ │ - rsbeq sl, sp, r4, ror lr │ │ │ │ - strheq sl, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r9, r1, r4, lsr r7 │ │ │ │ + rsbeq sl, sp, r0, asr #30 │ │ │ │ + rsbeq sl, sp, ip, asr #31 │ │ │ │ + rsbeq sl, sp, r4, lsr #31 │ │ │ │ + rsbeq sl, sp, ip, asr pc │ │ │ │ + rsbeq sl, sp, r8, ror #30 │ │ │ │ + rsbeq sl, sp, r0, lsr #30 │ │ │ │ + rsbeq sl, sp, r8, asr #29 │ │ │ │ + rsbeq sl, sp, ip, ror pc │ │ │ │ + rsbeq sl, sp, r4, lsl #31 │ │ │ │ + rsbeq sl, sp, r4, ror pc │ │ │ │ + strheq sl, [sp], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 312734 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ addeq fp, fp, r8, lsr ip │ │ │ │ ldr r1, [pc, #8] @ 312748 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993de4 │ │ │ │ - rsbeq r9, ip, r4, asr #10 │ │ │ │ + b 993edc │ │ │ │ + rsbeq r9, ip, r4, asr #12 │ │ │ │ ldr r3, [pc, #28] @ 312770 │ │ │ │ ldr r2, [pc, #28] @ 312774 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 312778 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r8, r9, r8, asr #13 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r9, ip, ip, lsl r5 │ │ │ │ + rsbeq r9, ip, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3128ec │ │ │ │ mov r8, r3 │ │ │ │ @@ -195502,15 +195502,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3128fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 312900 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #288] @ 312904 │ │ │ │ ldr r3, [pc, #288] @ 312908 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -195553,46 +195553,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31291c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312808 │ │ │ │ ldr r0, [pc, #76] @ 312920 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312808 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, lsl #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r9, r1, ip, r4 │ │ │ │ - rsbeq sl, sp, r4, lsr #27 │ │ │ │ - @ instruction: 0x006dad94 │ │ │ │ + umulleq r9, r1, ip, r5 │ │ │ │ + rsbeq sl, sp, r4, lsr #29 │ │ │ │ + @ instruction: 0x006dae94 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r8, r9, r8, lsr r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, ip, lsl #12 │ │ │ │ andeq r1, r0, r4, ror #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, r4, asr #25 │ │ │ │ - rsbeq sl, sp, ip, ror #25 │ │ │ │ + rsbeq sl, sp, r4, asr #27 │ │ │ │ + rsbeq sl, sp, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 312a80 │ │ │ │ ldr r2, [pc, #324] @ 312a84 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -195627,15 +195627,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 312a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312970 │ │ │ │ ldr r3, [pc, #192] @ 312a9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312984 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -195649,49 +195649,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 312aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312984 │ │ │ │ ldr r2, [pc, #92] @ 312aa8 │ │ │ │ ldr r3, [pc, #52] @ 312a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312a7c │ │ │ │ ldr r0, [pc, #60] @ 312aac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r9, ip, asr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r8, r9, r0, r4 │ │ │ │ - rsbeq sl, sp, r8, lsr ip │ │ │ │ + rsbeq sl, sp, r8, lsr sp │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq sl, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq sl, [sp], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0x009983d0 │ │ │ │ - rsbeq sl, sp, r4, lsl #24 │ │ │ │ + rsbeq sl, sp, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 312ca4 │ │ │ │ ldr r0, [pc, #476] @ 312ca8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195744,21 +195744,21 @@ │ │ │ │ beq 312c70 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 312cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312b04 │ │ │ │ ldr r3, [pc, #256] @ 312cc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312b04 │ │ │ │ ldr r3, [pc, #224] @ 312cbc │ │ │ │ @@ -195774,36 +195774,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 312ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312b04 │ │ │ │ ldr r2, [pc, #144] @ 312cd0 │ │ │ │ ldr r3, [pc, #100] @ 312ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312ca0 │ │ │ │ ldr r0, [pc, #112] @ 312cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #96] @ 312cd8 │ │ │ │ ldr r3, [pc, #44] @ 312ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195817,21 +195817,21 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r9, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, r0, lsl r3 │ │ │ │ andeq r3, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, r0, ror #22 │ │ │ │ + rsbeq sl, sp, r0, ror #24 │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - rsbeq sl, sp, ip, ror sl │ │ │ │ + rsbeq sl, sp, ip, ror fp │ │ │ │ @ instruction: 0x009981dc │ │ │ │ - rsbeq sl, sp, r4, lsl #21 │ │ │ │ + rsbeq sl, sp, r4, lsl #23 │ │ │ │ addseq r8, r9, r4, lsr #3 │ │ │ │ - strheq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + strheq sl, [sp], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 312e54 │ │ │ │ ldr lr, [pc, #348] @ 312e58 │ │ │ │ ldr ip, [pc, #348] @ 312e5c │ │ │ │ @@ -195847,15 +195847,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #288] @ 312e68 │ │ │ │ ldr r3, [pc, #288] @ 312e6c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -195896,48 +195896,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312d60 │ │ │ │ ldr r0, [pc, #76] @ 312e84 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 312d60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r1, r0, ror #30 │ │ │ │ + addeq r9, r1, r0, rrx │ │ │ │ addseq r8, r9, r8, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, sp, r4, lsr r8 │ │ │ │ - rsbeq sl, sp, r8, asr #16 │ │ │ │ + rsbeq sl, sp, r4, lsr r9 │ │ │ │ + rsbeq sl, sp, r8, asr #18 │ │ │ │ ldrsbeq r8, [r9], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrheq r8, [r9], r4 │ │ │ │ andeq r4, r0, r0, lsr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, ip, asr r9 │ │ │ │ - @ instruction: 0x006da998 │ │ │ │ + rsbeq sl, sp, ip, asr sl │ │ │ │ + @ instruction: 0x006daa98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 313170 │ │ │ │ @@ -196085,15 +196085,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 312f14 │ │ │ │ @@ -196118,30 +196118,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 3131b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r7, r9, r8, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r1, r9, lsl sp │ │ │ │ + addeq r8, r1, r9, lsl lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r8, asr #29 │ │ │ │ - @ instruction: 0x00818cb0 │ │ │ │ + @ instruction: 0x00818db0 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq sl, sp, r0, ror #15 │ │ │ │ + rsbeq sl, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq sl, sp, r8, lsl #15 │ │ │ │ - addeq r8, r1, r0, asr #22 │ │ │ │ - rsbeq sl, sp, r0, lsr r4 │ │ │ │ + rsbeq sl, sp, r8, lsl #17 │ │ │ │ + addeq r8, r1, r0, asr #24 │ │ │ │ + rsbeq sl, sp, r0, lsr r5 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r8, r1, r8, lsl #22 │ │ │ │ - strdeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r8, r1, r8, lsl #24 │ │ │ │ + strdeq sl, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 3132c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196150,34 +196150,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3132cc │ │ │ │ ldr r1, [pc, #228] @ 3132d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #208] @ 3132d4 │ │ │ │ ldr r1, [pc, #208] @ 3132d8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 3132dc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #144] @ 3132e0 │ │ │ │ ldr r2, [pc, #144] @ 3132e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -196202,19 +196202,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, r8, lsl #21 │ │ │ │ - rsbeq r8, ip, ip, lsr #9 │ │ │ │ - rsbseq r0, r1, r4, lsr #14 │ │ │ │ - rsbeq sl, sp, r8, lsr r6 │ │ │ │ - rsbeq sl, sp, r4, asr r6 │ │ │ │ + addeq r8, r1, r8, lsl #23 │ │ │ │ + rsbeq r8, ip, ip, lsr #11 │ │ │ │ + rsbseq r0, r1, r4, lsr #16 │ │ │ │ + rsbeq sl, sp, r8, lsr r7 │ │ │ │ + rsbeq sl, sp, r4, asr r7 │ │ │ │ addseq r0, r7, ip, lsr #21 │ │ │ │ addeq fp, fp, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -196241,15 +196241,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 3134dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 3134a4 │ │ │ │ ldr r8, [pc, #356] @ 3134e0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -196273,34 +196273,34 @@ │ │ │ │ beq 3133d8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313414 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 313388 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 25432c │ │ │ │ b 3133e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r2, [pc, #168] @ 3134e4 │ │ │ │ ldr r3, [pc, #144] @ 3134d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196330,27 +196330,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r1, r8, asr #18 │ │ │ │ + addeq r8, r1, r8, asr #20 │ │ │ │ addseq r7, r9, r0, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, sp, r0, lsr #4 │ │ │ │ - rsbeq sl, sp, r0, lsr #4 │ │ │ │ + rsbeq sl, sp, r0, lsr #6 │ │ │ │ + rsbeq sl, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r0, ror #19 │ │ │ │ ldrdeq r8, [r1], r8 @ │ │ │ │ - rsbeq sl, sp, ip, lsl #8 │ │ │ │ - rsbeq sl, sp, r8, asr #1 │ │ │ │ + rsbeq sl, sp, ip, lsl #10 │ │ │ │ + rsbeq sl, sp, r8, asr #3 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - rsbeq sl, sp, r8, asr #7 │ │ │ │ + rsbeq sl, sp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -196374,32 +196374,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313648 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr ip, [pc, #236] @ 313680 │ │ │ │ ldr r2, [pc, #236] @ 313684 │ │ │ │ ldr r1, [pc, #236] @ 313688 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 31365c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3135cc │ │ │ │ @@ -196440,17 +196440,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 3135ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009978f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r1, r4, asr #13 │ │ │ │ - @ instruction: 0x006da29c │ │ │ │ - strheq sl, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r8, r1, r4, asr #15 │ │ │ │ + @ instruction: 0x006da39c │ │ │ │ + strheq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r7, r9, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -196497,15 +196497,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 313804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r0, [pc, #152] @ 313808 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196515,45 +196515,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 313814 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #96] @ 313818 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7534 │ │ │ │ + bl 6e762c │ │ │ │ ldr r0, [pc, #88] @ 31381c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 313820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 313768 │ │ │ │ ldr r0, [pc, #48] @ 313824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 313768 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - @ instruction: 0x006da194 │ │ │ │ + @ instruction: 0x006da294 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r8, r1, r8, asr #9 │ │ │ │ - rsbeq sl, sp, r8, lsr #1 │ │ │ │ - strheq sl, [sp], #-12 @ │ │ │ │ - strdeq sl, [sp], #-4 @ │ │ │ │ + addeq r8, r1, r8, asr #11 │ │ │ │ + rsbeq sl, sp, r8, lsr #3 │ │ │ │ + strheq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq sl, sp, r4, lsr r1 │ │ │ │ - ldrdeq sl, [sp], #-12 @ │ │ │ │ + rsbeq sl, sp, r4, lsr r2 │ │ │ │ + ldrdeq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 3139d0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 3139d4 │ │ │ │ @@ -196570,15 +196570,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3138bc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -196586,33 +196586,33 @@ │ │ │ │ bhi 3138bc │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3139b4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr ip, [pc, #240] @ 3139d8 │ │ │ │ ldr r2, [pc, #240] @ 3139dc │ │ │ │ ldr r1, [pc, #240] @ 3139e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 31399c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 313920 │ │ │ │ @@ -196654,17 +196654,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 25432c │ │ │ │ b 3138cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009975d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r1, r0, ror r3 │ │ │ │ - rsbeq r9, sp, r8, asr #30 │ │ │ │ - rsbeq r9, sp, r4, ror #30 │ │ │ │ + addeq r8, r1, r0, ror r4 │ │ │ │ + rsbeq sl, sp, r8, asr #32 │ │ │ │ + rsbeq sl, sp, r4, rrx │ │ │ │ @ instruction: 0x009974bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 313ae4 │ │ │ │ ldr r7, [pc, #228] @ 313ae8 │ │ │ │ @@ -196673,15 +196673,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 313af0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #196] @ 313af4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 313ac4 │ │ │ │ ldr r3, [pc, #180] @ 313af8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196721,22 +196721,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 313b04 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r8, r1, r8, asr r2 │ │ │ │ - rsbeq r9, sp, ip, asr #22 │ │ │ │ - rsbeq r9, sp, r4, asr fp │ │ │ │ + addeq r8, r1, r8, asr r3 │ │ │ │ + rsbeq r9, sp, ip, asr #24 │ │ │ │ + rsbeq r9, sp, r4, asr ip │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ @ instruction: 0x009973f0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, ip, ip, lsr #4 │ │ │ │ - rsbeq r9, sp, r8, ror #28 │ │ │ │ + rsbeq r8, ip, ip, lsr #6 │ │ │ │ + rsbeq r9, sp, r8, ror #30 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 313c20 │ │ │ │ ldr r2, [pc, #256] @ 313c24 │ │ │ │ @@ -196751,15 +196751,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 313b8c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313b8c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313b98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -196770,15 +196770,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 312738 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 313bfc │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196802,15 +196802,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 313828 │ │ │ │ cmp r4, #0 │ │ │ │ bne 313b4c │ │ │ │ b 313b8c │ │ │ │ @ instruction: 0x009972fc │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, ip, r4, asr #2 │ │ │ │ + rsbeq r8, ip, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 314010 │ │ │ │ @@ -196832,15 +196832,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313d5c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ ldr r9, [pc, #888] @ 314024 │ │ │ │ ldr r8, [pc, #888] @ 314028 │ │ │ │ ldr sl, [pc, #888] @ 31402c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -196907,29 +196907,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313fa4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr r2, [pc, #588] @ 314034 │ │ │ │ ldr r1, [pc, #588] @ 314038 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313f84 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313e14 │ │ │ │ @@ -196943,15 +196943,15 @@ │ │ │ │ bl 253840 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313d5c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 313ccc │ │ │ │ ldr r2, [pc, #460] @ 31403c │ │ │ │ ldr r3, [pc, #416] @ 314014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -196971,28 +196971,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313fd8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr r1, [pc, #344] @ 314040 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313fb8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313f10 │ │ │ │ @@ -197012,15 +197012,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 313cec │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -197056,26 +197056,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, r9, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009971b8 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, ip, r0 │ │ │ │ - addeq r7, r1, ip, lsr #31 │ │ │ │ - addeq r7, r1, r8, lsr #31 │ │ │ │ - rsbeq r9, sp, r4, lsl #23 │ │ │ │ + rsbeq r8, ip, r0, lsl #2 │ │ │ │ + addeq r8, r1, ip, lsr #1 │ │ │ │ + addeq r8, r1, r8, lsr #1 │ │ │ │ + rsbeq r9, sp, r4, lsl #25 │ │ │ │ ldrheq r7, [r9], r8 │ │ │ │ - rsbeq r9, sp, r4, asr sl │ │ │ │ - rsbeq r9, sp, r0, ror sl │ │ │ │ + rsbeq r9, sp, r4, asr fp │ │ │ │ + rsbeq r9, sp, r0, ror fp │ │ │ │ addseq r6, r9, ip, lsr #31 │ │ │ │ - rsbeq r9, sp, ip, ror r9 │ │ │ │ - addeq r7, r1, r4, ror #24 │ │ │ │ - rsbeq r9, sp, r8, asr r5 │ │ │ │ - rsbeq r9, sp, r0, asr r9 │ │ │ │ + rsbeq r9, sp, ip, ror sl │ │ │ │ + addeq r7, r1, r4, ror #26 │ │ │ │ + rsbeq r9, sp, r8, asr r6 │ │ │ │ + rsbeq r9, sp, r0, asr sl │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 3142d8 │ │ │ │ @@ -197101,15 +197101,15 @@ │ │ │ │ beq 3140c8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 314144 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 314154 │ │ │ │ ldr r3, [pc, #504] @ 3142e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -197179,25 +197179,25 @@ │ │ │ │ b 314100 │ │ │ │ ldr r9, [pc, #260] @ 314300 │ │ │ │ add r9, pc, r9 │ │ │ │ b 314170 │ │ │ │ ldr r0, [pc, #252] @ 314304 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 3140f8 │ │ │ │ bl 500470 │ │ │ │ b 3141ec │ │ │ │ ldr r1, [pc, #228] @ 314308 │ │ │ │ ldr r0, [pc, #228] @ 31430c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3140f8 │ │ │ │ ldr r3, [pc, #204] @ 314310 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314184 │ │ │ │ ldr r3, [pc, #140] @ 3142e4 │ │ │ │ @@ -197213,49 +197213,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 314318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314184 │ │ │ │ ldr r0, [pc, #88] @ 31431c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314184 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r9, r8, lsr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r9, ip, ror #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r4, lsl sp │ │ │ │ - rsbeq r9, sp, ip, lsr #7 │ │ │ │ + rsbeq r9, sp, ip, lsr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, r8, asr #21 │ │ │ │ - rsbeq r9, sp, r8, lsl #6 │ │ │ │ - rsbeq r9, sp, ip, lsr r8 │ │ │ │ - addeq r7, r1, r8, lsr sl │ │ │ │ - rsbeq r9, sp, r4, asr r7 │ │ │ │ + rsbeq r7, ip, r8, asr #23 │ │ │ │ + rsbeq r9, sp, r8, lsl #8 │ │ │ │ + rsbeq r9, sp, ip, lsr r9 │ │ │ │ + addeq r7, r1, r8, lsr fp │ │ │ │ + rsbeq r9, sp, r4, asr r8 │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, sp, r0, lsl r7 │ │ │ │ - rsbeq r9, sp, r4, asr #14 │ │ │ │ + rsbeq r9, sp, r0, lsl r8 │ │ │ │ + rsbeq r9, sp, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 3145e8 │ │ │ │ ldr lr, [pc, #688] @ 3145ec │ │ │ │ ldr ip, [pc, #688] @ 3145f0 │ │ │ │ @@ -197271,22 +197271,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 3145fc │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3143e4 │ │ │ │ ldr r2, [pc, #596] @ 314600 │ │ │ │ ldr r3, [pc, #576] @ 3145f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -197315,29 +197315,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 314544 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 314454 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 314530 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 314404 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 314404 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197357,15 +197357,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 253534 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -197413,42 +197413,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31461c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3143f8 │ │ │ │ ldr r0, [pc, #68] @ 314620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3143f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r1, r0, lsr #18 │ │ │ │ + addeq r7, r1, r0, lsr #20 │ │ │ │ @ instruction: 0x00996ad8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r9, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #4 │ │ │ │ + strdeq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, sp, ip, lsl #6 │ │ │ │ umullseq r6, r9, r0, sl │ │ │ │ addseq r6, r9, r0, ror sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, r4, asr #15 │ │ │ │ + rsbeq r7, ip, r4, asr #17 │ │ │ │ andeq r4, r0, ip, asr #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006d9494 │ │ │ │ - rsbeq r9, sp, r8, asr #9 │ │ │ │ + @ instruction: 0x006d9594 │ │ │ │ + rsbeq r9, sp, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 315308 │ │ │ │ ldr r3, [pc, #3276] @ 31530c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197491,15 +197491,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 314760 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, r7 │ │ │ │ beq 314794 │ │ │ │ ldr r3, [pc, #3116] @ 31532c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314a8c │ │ │ │ @@ -197569,30 +197569,30 @@ │ │ │ │ beq 314818 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 314a78 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ ldr r1, [pc, #2800] @ 315338 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ b 31470c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197685,15 +197685,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 314c88 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, r4 │ │ │ │ beq 314c98 │ │ │ │ ldr r3, [pc, #2340] @ 31532c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314db4 │ │ │ │ @@ -197728,15 +197728,15 @@ │ │ │ │ bl 25432c │ │ │ │ b 314828 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 315348 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31470c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314b70 │ │ │ │ ldr r3, [pc, #2160] @ 31532c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -197772,26 +197772,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 315358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314ac8 │ │ │ │ ldr r0, [pc, #2020] @ 31535c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 314a14 │ │ │ │ ldr r3, [pc, #2004] @ 315360 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3147b0 │ │ │ │ ldr r3, [pc, #1932] @ 31532c │ │ │ │ @@ -197810,49 +197810,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 315364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3147b0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, sl │ │ │ │ beq 3148a8 │ │ │ │ ldr r3, [pc, #1784] @ 31532c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314a14 │ │ │ │ ldr r1, [pc, #1824] @ 315368 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 31536c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314a14 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 315340 │ │ │ │ bne 314994 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 31498c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -197869,29 +197869,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3147f4 │ │ │ │ ldr r7, [pc, #1700] @ 315370 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [pc, #1684] @ 315374 │ │ │ │ ldr r2, [pc, #1684] @ 315378 │ │ │ │ ldr r1, [pc, #1684] @ 31537c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7534 │ │ │ │ + bl 6e762c │ │ │ │ b 314a14 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314ef0 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314ed4 │ │ │ │ @@ -197915,32 +197915,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312738 │ │ │ │ b 314938 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 315388 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3147b0 │ │ │ │ ldr r0, [pc, #1520] @ 31538c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314ac8 │ │ │ │ ldr r0, [pc, #1508] @ 315390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314af4 │ │ │ │ ldr r1, [pc, #1496] @ 315394 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 315398 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314a14 │ │ │ │ ldr r3, [pc, #1468] @ 31539c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314ca8 │ │ │ │ ldr r3, [pc, #1336] @ 31532c │ │ │ │ @@ -197956,22 +197956,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 3153a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314ca8 │ │ │ │ ldr r3, [pc, #1352] @ 3153a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3148b8 │ │ │ │ ldr r3, [pc, #1212] @ 31532c │ │ │ │ @@ -197987,30 +197987,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 3153a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3148b8 │ │ │ │ ldr r7, [pc, #1232] @ 3153ac │ │ │ │ add r7, pc, r7 │ │ │ │ b 314d34 │ │ │ │ ldr r0, [pc, #1224] @ 3153b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314ac8 │ │ │ │ ldr r3, [pc, #1212] @ 3153b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314d20 │ │ │ │ ldr r3, [pc, #1056] @ 31532c │ │ │ │ @@ -198026,38 +198026,38 @@ │ │ │ │ beq 314f98 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 3153b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314d20 │ │ │ │ ldr r0, [pc, #1096] @ 3153bc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314ca8 │ │ │ │ ldr r0, [pc, #1080] @ 3153c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3148b8 │ │ │ │ ldr r0, [pc, #1060] @ 3153c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 314d20 │ │ │ │ ldr r2, [pc, #1044] @ 3153c8 │ │ │ │ ldr r3, [pc, #852] @ 31530c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -198093,44 +198093,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 315098 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 3150a8 │ │ │ │ ldr r3, [pc, #704] @ 31532c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 315240 │ │ │ │ ldr r1, [pc, #844] @ 3153cc │ │ │ │ ldr r0, [pc, #844] @ 3153d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315240 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 25432c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 315218 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 2536e4 │ │ │ │ @@ -198202,28 +198202,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ mov r0, sl │ │ │ │ bl 253840 │ │ │ │ b 3147f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3153dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 315340 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 253840 │ │ │ │ b 3147f4 │ │ │ │ @@ -198246,90 +198246,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315150 │ │ │ │ ldr r0, [pc, #260] @ 3153e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 315244 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315150 │ │ │ │ addseq r6, r9, r0, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009967d0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - strdeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - addeq r7, r1, r8, lsr #11 │ │ │ │ - rsbeq r9, sp, r8, ror r1 │ │ │ │ - umulleq r7, r1, r8, r5 │ │ │ │ + strdeq r7, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r7, r1, r8, lsr #13 │ │ │ │ + rsbeq r9, sp, r8, ror r2 │ │ │ │ + umulleq r7, r1, r8, r6 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r7, r1, lr, lsl #9 │ │ │ │ - rsbeq r9, sp, ip, lsl r0 │ │ │ │ - @ instruction: 0x006c7398 │ │ │ │ + addeq r7, r1, lr, lsl #11 │ │ │ │ + rsbeq r9, sp, ip, lsl r1 │ │ │ │ + @ instruction: 0x006c7498 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009963d0 │ │ │ │ - rsbeq r8, sp, r0, ror #29 │ │ │ │ + rsbeq r8, sp, r0, ror #31 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, sp, ip, lsl #6 │ │ │ │ - rsbeq r9, sp, ip, ror r3 │ │ │ │ + rsbeq r9, sp, ip, lsl #8 │ │ │ │ + rsbeq r9, sp, ip, ror r4 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ - ldrdeq r8, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - addeq r7, r1, r0, lsl r0 │ │ │ │ - rsbeq r8, sp, r4, lsr #26 │ │ │ │ - rsbeq r9, sp, r0, ror #1 │ │ │ │ - addeq r6, r1, r8, ror pc │ │ │ │ - rsbeq r8, sp, r4, asr fp │ │ │ │ - rsbeq r8, sp, r0, ror fp │ │ │ │ + ldrdeq r8, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r7, r1, r0, lsl r1 │ │ │ │ + rsbeq r8, sp, r4, lsr #28 │ │ │ │ + rsbeq r9, sp, r0, ror #3 │ │ │ │ + addeq r7, r1, r8, ror r0 │ │ │ │ + rsbeq r8, sp, r4, asr ip │ │ │ │ + rsbeq r8, sp, r0, ror ip │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq r6, ip, r0, asr #30 │ │ │ │ - @ instruction: 0x006d8d90 │ │ │ │ - strheq r8, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x006d9090 │ │ │ │ - umulleq r6, r1, ip, lr │ │ │ │ - strheq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, ip, r0, asr #32 │ │ │ │ + @ instruction: 0x006d8e90 │ │ │ │ + strheq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006d9190 │ │ │ │ + umulleq r6, r1, ip, pc @ │ │ │ │ + strheq r8, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, r4, asr r6 │ │ │ │ - rsbeq r8, sp, ip, lsl #28 │ │ │ │ + rsbeq r8, sp, ip, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, r4, asr #28 │ │ │ │ + rsbeq r8, sp, r4, asr #30 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - ldrdeq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r9, [sp], #-4 @ │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ - rsbeq r8, sp, r8, ror #28 │ │ │ │ - rsbeq r8, sp, r0, asr #26 │ │ │ │ - ldrdeq r8, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r8, sp, r8, ror #28 │ │ │ │ + rsbeq r8, sp, r8, ror #30 │ │ │ │ + rsbeq r8, sp, r0, asr #28 │ │ │ │ + ldrdeq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, sp, r8, ror #30 │ │ │ │ addseq r5, r9, r8, ror #28 │ │ │ │ ldrdeq r6, [r1], ip │ │ │ │ - strdeq r8, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, sp, r0, lsl fp │ │ │ │ - rsbeq r8, sp, ip, lsr #21 │ │ │ │ - rsbeq r8, sp, ip, asr #18 │ │ │ │ + strdeq r8, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, sp, r0, lsl ip │ │ │ │ + rsbeq r8, sp, ip, lsr #23 │ │ │ │ + rsbeq r8, sp, ip, asr #20 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - rsbeq r8, sp, r4, ror #14 │ │ │ │ + rsbeq r8, sp, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 3156e0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -198344,27 +198344,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 3156f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #680] @ 3156f4 │ │ │ │ ldr r1, [pc, #680] @ 3156f8 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 3156fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 315700 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 52267c │ │ │ │ ldr r3, [pc, #636] @ 315704 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198417,15 +198417,15 @@ │ │ │ │ bl 312738 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 315610 │ │ │ │ cmp r5, #1 │ │ │ │ beq 31562c │ │ │ │ mov r0, r8 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -198438,36 +198438,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 500ce8 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ ldr r2, [pc, #308] @ 315718 │ │ │ │ ldr r3, [pc, #256] @ 3156e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3156dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6888 │ │ │ │ + b 6e6980 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 4fdc98 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 315560 │ │ │ │ @@ -198497,49 +198497,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 315728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315494 │ │ │ │ ldr r0, [pc, #92] @ 31572c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315494 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r1, ip, asr r8 │ │ │ │ + addeq r6, r1, ip, asr r9 │ │ │ │ addseq r5, r9, r8, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, sp, r4, lsl r4 │ │ │ │ - rsbeq r8, sp, ip, lsr #8 │ │ │ │ - rsbeq r8, sp, r4, lsl #2 │ │ │ │ - rsbeq r8, sp, r8, lsl r1 │ │ │ │ + rsbeq r8, sp, r4, lsl r5 │ │ │ │ + rsbeq r8, sp, ip, lsr #10 │ │ │ │ + rsbeq r8, sp, r4, lsl #4 │ │ │ │ + rsbeq r8, sp, r8, lsl r2 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ @ instruction: 0x009959b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - strheq r6, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r6, [ip], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ addseq r5, r9, r8, lsr r8 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, r0, ror #16 │ │ │ │ - rsbeq r8, sp, r4, lsl #17 │ │ │ │ + rsbeq r8, sp, r0, ror #18 │ │ │ │ + rsbeq r8, sp, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 315bb4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 315bb8 │ │ │ │ @@ -198565,26 +198565,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 315bd0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #1044] @ 315bd4 │ │ │ │ ldr r1, [pc, #1044] @ 315bd8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1008] @ 315bdc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -198629,15 +198629,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 2536e4 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6904 │ │ │ │ + bl 6e69fc │ │ │ │ ldr r3, [pc, #808] @ 315be8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 315bec │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -198645,37 +198645,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ ldr r2, [pc, #752] @ 315bf0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ ldr r2, [pc, #732] @ 315bf4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ ldr r2, [pc, #712] @ 315bf8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -198705,36 +198705,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 315c08 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r7 │ │ │ │ bl 3153e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 315a3c │ │ │ │ ldr r3, [pc, #516] @ 315c0c │ │ │ │ ldr ip, [pc, #516] @ 315c10 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 315c14 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 315c18 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #472] @ 315c1c │ │ │ │ ldr r3, [pc, #368] @ 315bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198755,28 +198755,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 315c2c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 315a30 │ │ │ │ ldr r3, [pc, #372] @ 315c30 │ │ │ │ ldr ip, [pc, #372] @ 315c34 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 315c38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 315c3c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 315a30 │ │ │ │ ldr r3, [pc, #336] @ 315c40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 315818 │ │ │ │ ldr r3, [pc, #320] @ 315c44 │ │ │ │ @@ -198791,89 +198791,89 @@ │ │ │ │ beq 315b9c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 315c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315818 │ │ │ │ ldr r1, [pc, #232] @ 315c50 │ │ │ │ ldr r3, [pc, #232] @ 315c54 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 315c58 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 315c5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 315c60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3159e8 │ │ │ │ ldr r0, [pc, #192] @ 315c64 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315818 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009956d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009956b0 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldrdeq r6, [r1], r8 │ │ │ │ - ldrdeq r7, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - strheq r7, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r7, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r7, [sp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq r8, sp, r4, ror r0 │ │ │ │ - rsbeq r8, sp, r0, lsr #1 │ │ │ │ + rsbeq r8, sp, r4, ror r1 │ │ │ │ + rsbeq r8, sp, r0, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r8, sp, ip, ror #15 │ │ │ │ + rsbeq r8, sp, ip, ror #17 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - umulleq r6, r1, r8, r2 │ │ │ │ - rsbeq r8, sp, ip, ror r6 │ │ │ │ - rsbeq r7, sp, r4, lsl #23 │ │ │ │ + umulleq r6, r1, r8, r3 │ │ │ │ + rsbeq r8, sp, ip, ror r7 │ │ │ │ + rsbeq r7, sp, r4, lsl #25 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq r6, r1, ip, asr #4 │ │ │ │ - strdeq r8, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, sp, r4, lsr fp │ │ │ │ + addeq r6, r1, ip, asr #6 │ │ │ │ + strdeq r8, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, sp, r4, lsr ip │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ @ instruction: 0x009953d8 │ │ │ │ - addeq r6, r1, r8, asr #3 │ │ │ │ - rsbeq r8, sp, r4, asr #10 │ │ │ │ - strheq r7, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r6, r1, r8, asr #5 │ │ │ │ + rsbeq r8, sp, r4, asr #12 │ │ │ │ + strheq r7, [sp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - umulleq r6, r1, r4, r1 │ │ │ │ - rsbeq r8, sp, ip, lsr #10 │ │ │ │ - rsbeq r7, sp, r0, lsl #21 │ │ │ │ + umulleq r6, r1, r4, r2 │ │ │ │ + rsbeq r8, sp, ip, lsr #12 │ │ │ │ + rsbeq r7, sp, r0, lsl #23 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, r8, lsr #8 │ │ │ │ - rsbeq r7, sp, r0, ror #19 │ │ │ │ - addeq r6, r1, r0, ror #1 │ │ │ │ - rsbeq r8, sp, r8, lsl #10 │ │ │ │ - rsbeq r7, sp, r8, asr #19 │ │ │ │ + rsbeq r8, sp, r8, lsr #10 │ │ │ │ + rsbeq r7, sp, r0, ror #21 │ │ │ │ + addeq r6, r1, r0, ror #3 │ │ │ │ + rsbeq r8, sp, r8, lsl #12 │ │ │ │ + rsbeq r7, sp, r8, asr #21 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq r8, sp, ip, lsl #8 │ │ │ │ + rsbeq r8, sp, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 315e68 │ │ │ │ ldr ip, [pc, #488] @ 315e6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198889,25 +198889,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 315e78 │ │ │ │ ldr r3, [pc, #448] @ 315e7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #432] @ 315e80 │ │ │ │ ldr r3, [pc, #432] @ 315e84 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 315dcc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 315d3c │ │ │ │ ldr r2, [pc, #392] @ 315e88 │ │ │ │ ldr r3, [pc, #364] @ 315e70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198921,15 +198921,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315d98 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 253534 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -198939,15 +198939,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 315d58 │ │ │ │ ldr r2, [pc, #236] @ 315e8c │ │ │ │ ldr r3, [pc, #204] @ 315e70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198977,46 +198977,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315ce8 │ │ │ │ ldr r0, [pc, #76] @ 315ea0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315ce8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r5, [r1], ip │ │ │ │ + ldrdeq r6, [r1], ip │ │ │ │ addseq r5, r9, ip, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, sp, r0, lsr #17 │ │ │ │ - strheq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, sp, r0, lsr #19 │ │ │ │ + strheq r7, [sp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq r5, r9, ip, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, r9, ip, lsl r1 │ │ │ │ addseq r5, r9, ip, ror r0 │ │ │ │ andeq r1, r0, r8, lsr #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, r4, ror r2 │ │ │ │ - rsbeq r8, sp, ip, lsr #5 │ │ │ │ + rsbeq r8, sp, r4, ror r3 │ │ │ │ + rsbeq r8, sp, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 316150 │ │ │ │ ldr ip, [pc, #660] @ 316154 │ │ │ │ mov r6, r1 │ │ │ │ @@ -199032,22 +199032,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 316160 │ │ │ │ ldr r3, [pc, #620] @ 316164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 316168 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e36d8 │ │ │ │ + bl 6e37d0 │ │ │ │ cmp r0, r4 │ │ │ │ bne 315f6c │ │ │ │ ldr r2, [pc, #572] @ 31616c │ │ │ │ ldr r3, [pc, #548] @ 316158 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199077,29 +199077,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3160ac │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 315fdc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 316098 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 315f8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 315f8c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199117,15 +199117,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 316178 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r0, r0, #24 │ │ │ │ bl 253534 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -199167,43 +199167,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315f80 │ │ │ │ ldr r0, [pc, #72] @ 31618c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 315f80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - umulleq r5, r1, ip, sp │ │ │ │ + umulleq r5, r1, ip, lr │ │ │ │ addseq r4, r9, r0, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, sp, r4, ror #12 │ │ │ │ - rsbeq r7, sp, r8, ror r6 │ │ │ │ + rsbeq r7, sp, r4, ror #14 │ │ │ │ + rsbeq r7, sp, r8, ror r7 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq r4, r9, ip, lsl #30 │ │ │ │ addseq r4, r9, ip, ror #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r5, ip, r4, asr #24 │ │ │ │ + rsbeq r5, ip, r4, asr #26 │ │ │ │ andeq r1, r0, ip, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, r0, lsl r0 │ │ │ │ - rsbeq r8, sp, r4, asr #32 │ │ │ │ + rsbeq r8, sp, r0, lsl r1 │ │ │ │ + rsbeq r8, sp, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 3161cc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4ddb34 │ │ │ │ @@ -199213,70 +199213,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308f78 │ │ │ │ addeq r8, fp, ip, asr r2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq r8, sp, r0, lsl r0 │ │ │ │ - rsbseq lr, r1, r0, ror #3 │ │ │ │ + rsbeq r8, sp, r0, lsl r1 │ │ │ │ + rsbseq lr, r1, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 3162f4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r7, [pc, #232] @ 3162f8 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3162d4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 3162fc │ │ │ │ ldr r2, [pc, #216] @ 316300 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #192] @ 316304 │ │ │ │ ldr r1, [pc, #192] @ 316308 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #152] @ 31630c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r1, [pc, #140] @ 316310 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 316314 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #120] @ 316318 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -199285,27 +199285,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 316320 │ │ │ │ ldr r0, [pc, #64] @ 316324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbeq r7, sp, ip, ror #31 │ │ │ │ + rsbeq r8, sp, ip, ror #1 │ │ │ │ addseq r4, r9, r0, lsl ip │ │ │ │ - addeq r5, r1, r0, asr ip │ │ │ │ - rsbeq r7, sp, r4, asr #31 │ │ │ │ - rsbeq r5, ip, ip, asr #8 │ │ │ │ - ldrheq sp, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, sp, r8, lsl #6 │ │ │ │ - rsbseq sp, r0, r0, lsl #6 │ │ │ │ + addeq r5, r1, r0, asr sp │ │ │ │ + rsbeq r8, sp, r4, asr #1 │ │ │ │ + rsbeq r5, ip, ip, asr #10 │ │ │ │ + ldrheq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, sp, r8, lsl #8 │ │ │ │ + rsbseq sp, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - umulleq r5, r1, r4, fp │ │ │ │ - rsbeq r7, sp, r0, lsl pc │ │ │ │ - rsbseq r3, r3, r8, asr r7 │ │ │ │ + umulleq r5, r1, r4, ip │ │ │ │ + rsbeq r8, sp, r0, lsl r0 │ │ │ │ + rsbseq r3, r3, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 31641c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199313,41 +199313,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 316420 │ │ │ │ ldr r1, [pc, #204] @ 316424 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #184] @ 316428 │ │ │ │ ldr r1, [pc, #184] @ 31642c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #152] @ 316430 │ │ │ │ ldr r1, [pc, #152] @ 316434 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #120] @ 316438 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 31643c │ │ │ │ ldr r3, [pc, #96] @ 316440 │ │ │ │ ldr r0, [pc, #96] @ 316444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -199359,23 +199359,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r1, r4, lsr fp │ │ │ │ - rsbeq r5, ip, r0, asr #6 │ │ │ │ - ldrheq sp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, sp, r0, lsr #29 │ │ │ │ - rsbeq r7, sp, r0, asr #29 │ │ │ │ - ldrdeq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq lr, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r5, r1, r4, lsr ip │ │ │ │ + rsbeq r5, ip, r0, asr #8 │ │ │ │ + ldrheq sp, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, sp, r0, lsr #31 │ │ │ │ + rsbeq r7, sp, r0, asr #31 │ │ │ │ + ldrdeq r5, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + strheq lr, [ip], #-132 @ 0xffffff7c @ │ │ │ │ addseq sp, r6, r0, asr sl │ │ │ │ - strdeq r7, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r7, [sp], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3164ac │ │ │ │ @@ -199385,28 +199385,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #40] @ 3164b8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6890 │ │ │ │ - addeq r5, r1, r0, lsl sl │ │ │ │ - rsbeq r7, sp, r4, lsl #27 │ │ │ │ - rsbeq r7, sp, ip, ror #26 │ │ │ │ - rsbeq r7, sp, r0, ror #1 │ │ │ │ + b 6e6988 │ │ │ │ + addeq r5, r1, r0, lsl fp │ │ │ │ + rsbeq r7, sp, r4, lsl #29 │ │ │ │ + rsbeq r7, sp, ip, ror #28 │ │ │ │ + rsbeq r7, sp, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 31657c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199415,52 +199415,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #128] @ 316588 │ │ │ │ ldr r1, [pc, #128] @ 31658c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 316590 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 316594 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751068 │ │ │ │ - addeq r5, r1, r0, lsr #19 │ │ │ │ - rsbeq r7, sp, r8, lsl #26 │ │ │ │ - rsbeq r7, sp, ip, ror #25 │ │ │ │ - rsbeq r5, ip, r8, lsl #3 │ │ │ │ - ldrsheq sp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq sp, r0, r8, lsr r0 │ │ │ │ + b 751160 │ │ │ │ + addeq r5, r1, r0, lsr #21 │ │ │ │ + rsbeq r7, sp, r8, lsl #28 │ │ │ │ + rsbeq r7, sp, ip, ror #27 │ │ │ │ + rsbeq r5, ip, r8, lsl #5 │ │ │ │ + ldrsheq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00316598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199500,15 +199500,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ade0c │ │ │ │ + bl 8adf04 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 316850 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3167e0 │ │ │ │ ldr r3, [pc, #600] @ 3168c4 │ │ │ │ @@ -199516,15 +199516,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 316894 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 3165f0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -199558,68 +199558,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8aa2d4 │ │ │ │ + bl 8aa3cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 316774 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 3166c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3166c4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 75207c │ │ │ │ + bl 752174 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [pc, #284] @ 3168c8 │ │ │ │ ldr r1, [pc, #284] @ 3168cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 3168d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 3165f8 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75207c │ │ │ │ + bl 752174 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldr r3, [pc, #196] @ 3168d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3168d8 │ │ │ │ ldr r3, [pc, #180] @ 3168dc │ │ │ │ @@ -199628,31 +199628,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3165f8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldr ip, [pc, #128] @ 3168e0 │ │ │ │ ldr r3, [pc, #128] @ 3168e4 │ │ │ │ ldr r1, [pc, #128] @ 3168e8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 3165f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3168ec │ │ │ │ ldr r1, [pc, #80] @ 3168f0 │ │ │ │ ldr r0, [pc, #80] @ 3168f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199660,26 +199660,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r4, r9, r4, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r9, r4, lsl r8 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r7, sp, r4, asr #22 │ │ │ │ - @ instruction: 0x006d7a94 │ │ │ │ - addeq r5, r1, r0, lsr #14 │ │ │ │ - rsbeq r7, sp, r4, ror sl │ │ │ │ - rsbeq r7, sp, r0, lsr #20 │ │ │ │ - @ instruction: 0x008156b4 │ │ │ │ - strdeq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r5, r1, r0, ror r6 │ │ │ │ - ldrdeq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r5, r1, ip, lsr r6 │ │ │ │ - rsbeq r7, sp, r8, lsr #19 │ │ │ │ - rsbeq r7, sp, r8, lsr #20 │ │ │ │ + rsbeq r7, sp, r4, asr #24 │ │ │ │ + @ instruction: 0x006d7b94 │ │ │ │ + addeq r5, r1, r0, lsr #16 │ │ │ │ + rsbeq r7, sp, r4, ror fp │ │ │ │ + rsbeq r7, sp, r0, lsr #22 │ │ │ │ + @ instruction: 0x008157b4 │ │ │ │ + strdeq r7, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r5, r1, r0, ror r7 │ │ │ │ + ldrdeq r7, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r5, r1, ip, lsr r7 │ │ │ │ + rsbeq r7, sp, r8, lsr #21 │ │ │ │ + rsbeq r7, sp, r8, lsr #22 │ │ │ │ │ │ │ │ 003168f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 316c5c │ │ │ │ @@ -199711,29 +199711,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 316b08 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316b74 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 316ba4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316bd8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 3169d0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316c08 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 316c64 │ │ │ │ ldr r3, [pc, #640] @ 316c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199748,15 +199748,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 316c58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 817f00 │ │ │ │ + bl 817ff8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 316b58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316a58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -199772,18 +199772,18 @@ │ │ │ │ bne 31697c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 316984 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 817f00 │ │ │ │ + bl 817ff8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316b3c │ │ │ │ cmp r5, #0 │ │ │ │ bne 316ab8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -199816,15 +199816,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ b 3169d4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 316c38 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -199843,81 +199843,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316b34 │ │ │ │ ldr r3, [pc, #212] @ 316c80 │ │ │ │ ldr ip, [pc, #212] @ 316c84 │ │ │ │ ldr lr, [pc, #212] @ 316c88 │ │ │ │ ldr r1, [pc, #212] @ 316c8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316b34 │ │ │ │ ldr r3, [pc, #176] @ 316c90 │ │ │ │ ldr ip, [pc, #176] @ 316c94 │ │ │ │ ldr r1, [pc, #176] @ 316c98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316b34 │ │ │ │ ldr r3, [pc, #140] @ 316c9c │ │ │ │ ldr ip, [pc, #140] @ 316ca0 │ │ │ │ ldr r1, [pc, #140] @ 316ca4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316b34 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 316ab8 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 316ab8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq r4, r9, r4, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r9, r0, asr #8 │ │ │ │ - addeq r5, r1, r8, asr #7 │ │ │ │ - rsbeq r7, sp, r8, lsl #16 │ │ │ │ - rsbeq r7, sp, r0, lsr r7 │ │ │ │ - addeq r5, r1, r8, asr r3 │ │ │ │ - ldrdeq r7, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, sp, r4, asr #13 │ │ │ │ - addeq r5, r1, r4, lsr #6 │ │ │ │ - ldrdeq r7, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r5, r1, r8, asr #9 │ │ │ │ + rsbeq r7, sp, r8, lsl #18 │ │ │ │ + rsbeq r7, sp, r0, lsr r8 │ │ │ │ + addeq r5, r1, r8, asr r4 │ │ │ │ + ldrdeq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, sp, r4, asr #15 │ │ │ │ + addeq r5, r1, r4, lsr #8 │ │ │ │ + ldrdeq r7, [sp], #-140 @ 0xffffff74 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x006d7690 │ │ │ │ + @ instruction: 0x006d7790 │ │ │ │ strdeq r5, [r1], r4 │ │ │ │ - ldrdeq r7, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, sp, r0, ror #12 │ │ │ │ - addeq r5, r1, r4, asr #5 │ │ │ │ - rsbeq r7, sp, r4, ror #15 │ │ │ │ - rsbeq r7, sp, r0, lsr r6 │ │ │ │ + ldrdeq r7, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, sp, r0, ror #14 │ │ │ │ + addeq r5, r1, r4, asr #7 │ │ │ │ + rsbeq r7, sp, r4, ror #17 │ │ │ │ + rsbeq r7, sp, r0, lsr r7 │ │ │ │ │ │ │ │ 00316ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -199937,67 +199937,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 814324 │ │ │ │ + bl 81441c │ │ │ │ cmp r0, r5 │ │ │ │ blt 316de8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 316da8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316d40 │ │ │ │ cmp r3, r5 │ │ │ │ bne 316e08 │ │ │ │ mov r0, r6 │ │ │ │ - bl 816114 │ │ │ │ + bl 81620c │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 316db8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 316dd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 81611c │ │ │ │ + bl 816214 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815dcc │ │ │ │ + bl 815ec4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 80c1cc │ │ │ │ + bl 80c2c4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 316d4c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815e48 │ │ │ │ + bl 815f40 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 316d58 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815e48 │ │ │ │ + bl 815f40 │ │ │ │ mov r8, r0 │ │ │ │ b 316d58 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200063,27 +200063,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 316fdc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316f30 │ │ │ │ ldr r3, [pc, #212] @ 316fe0 │ │ │ │ ldr r0, [pc, #212] @ 316fe4 │ │ │ │ ldr r1, [pc, #212] @ 316fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 316fec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -200114,27 +200114,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 316ffc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 316f30 │ │ │ │ - strdeq r4, [r1], r8 │ │ │ │ - @ instruction: 0x006d7598 │ │ │ │ - rsbeq r7, sp, ip, asr r3 │ │ │ │ + strdeq r5, [r1], r8 │ │ │ │ + @ instruction: 0x006d7698 │ │ │ │ + rsbeq r7, sp, ip, asr r4 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq r4, r1, r8, asr #31 │ │ │ │ - rsbeq r7, sp, r8, lsr #10 │ │ │ │ - rsbeq r7, sp, r8, lsr #6 │ │ │ │ + addeq r5, r1, r8, asr #1 │ │ │ │ + rsbeq r7, sp, r8, lsr #12 │ │ │ │ + rsbeq r7, sp, r8, lsr #8 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r4, r1, ip, lsr #30 │ │ │ │ - rsbeq r7, sp, ip, lsr #9 │ │ │ │ - rsbeq r7, sp, ip, lsl #5 │ │ │ │ + addeq r5, r1, ip, lsr #32 │ │ │ │ + rsbeq r7, sp, ip, lsr #11 │ │ │ │ + rsbeq r7, sp, ip, lsl #7 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00317000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200429,25 +200429,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 255370 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ ldr fp, [pc, #440] @ 317690 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 317560 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 317560 │ │ │ │ @@ -200468,15 +200468,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 317554 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [pc, #328] @ 317694 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 3175a4 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 317508 │ │ │ │ @@ -200529,46 +200529,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3176ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3175d0 │ │ │ │ ldr r0, [pc, #64] @ 3176b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3175d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r9, r8, asr #18 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ @ instruction: 0x009938b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, ip, lsr lr │ │ │ │ - rsbeq r6, sp, r4, ror #28 │ │ │ │ + rsbeq r6, sp, ip, lsr pc │ │ │ │ + rsbeq r6, sp, r4, ror #30 │ │ │ │ │ │ │ │ 003176b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -200588,15 +200588,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 817fb0 │ │ │ │ + bl 8180a8 │ │ │ │ ldr r8, [pc, #800] @ 317a44 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3177bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -200650,15 +200650,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 317744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200718,32 +200718,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 317a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317770 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200786,31 +200786,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 317a70 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317770 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009936fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, r9, r4, lsr #13 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, r0, asr #23 │ │ │ │ - rsbeq r6, sp, r0, lsr #22 │ │ │ │ + rsbeq r6, sp, r0, asr #25 │ │ │ │ + rsbeq r6, sp, r0, lsr #24 │ │ │ │ │ │ │ │ 00317a74 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -200823,15 +200823,15 @@ │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 317ac0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ addeq r6, fp, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -200850,15 +200850,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ae6f4 │ │ │ │ + bl 8ae7ec │ │ │ │ cmp r0, #0 │ │ │ │ blt 317b50 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200867,17 +200867,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 253bdc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 317b74 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99c980 │ │ │ │ + b 99ca78 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r6, sp, r4, lsl sl │ │ │ │ + rsbeq r6, sp, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 317cb0 │ │ │ │ ldr r3, [pc, #288] @ 317cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200933,65 +200933,65 @@ │ │ │ │ beq 317c98 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 317cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317bd8 │ │ │ │ ldr r0, [pc, #52] @ 317cd4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317bd8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, ip, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r9, r0, ror #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, r9, ip, lsr r2 │ │ │ │ muleq r0, ip, r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, r4, lsl #18 │ │ │ │ - rsbeq r6, sp, r4, lsr #18 │ │ │ │ + rsbeq r6, sp, r4, lsl #20 │ │ │ │ + rsbeq r6, sp, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 317d7c │ │ │ │ ldr r2, [pc, #140] @ 317d80 │ │ │ │ ldr r1, [pc, #140] @ 317d84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #112] @ 317d88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #100] @ 317d8c │ │ │ │ ldr r1, [pc, #100] @ 317d90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r2, [pc, #76] @ 317d94 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -200999,17 +200999,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r1, r8, ror #4 │ │ │ │ - @ instruction: 0x006c3994 │ │ │ │ - rsbseq fp, r0, ip, lsl #24 │ │ │ │ + addeq r4, r1, r8, ror #6 │ │ │ │ + @ instruction: 0x006c3a94 │ │ │ │ + rsbseq fp, r0, ip, lsl #26 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq ip, r6, r0, asr #2 │ │ │ │ addeq r6, fp, r4, ror #13 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 317db8 │ │ │ │ @@ -201215,27 +201215,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 318244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317f4c │ │ │ │ ldr ip, [pc, #300] @ 318248 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 317edc │ │ │ │ ldr ip, [pc, #268] @ 31823c │ │ │ │ @@ -201255,69 +201255,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 31824c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317edc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 318250 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317edc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318254 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 317f4c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r0, ror #31 │ │ │ │ addseq r2, r9, ip, lsl #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r4, r1, ip, lsr r0 │ │ │ │ - addeq r4, r1, r4, lsr #32 │ │ │ │ - addeq r3, r1, r0, lsr #30 │ │ │ │ - rsbeq r6, sp, r8, asr #14 │ │ │ │ + addeq r4, r1, ip, lsr r1 │ │ │ │ + addeq r4, r1, r4, lsr #2 │ │ │ │ + addeq r4, r1, r0, lsr #32 │ │ │ │ + rsbeq r6, sp, r8, asr #16 │ │ │ │ strdeq r3, [r1], ip │ │ │ │ - rsbeq r6, sp, r0, lsr #14 │ │ │ │ + rsbeq r6, sp, r0, lsr #16 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r6, [sp], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r6, sp, ip, lsl #9 │ │ │ │ - ldrdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, sp, r8, asr r5 │ │ │ │ + rsbeq r6, sp, ip, lsl #11 │ │ │ │ + ldrdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, sp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 3186bc │ │ │ │ ldr ip, [pc, #1100] @ 3186c0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -201343,15 +201343,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 3183a8 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -201371,21 +201371,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3186d8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 70f69c │ │ │ │ + bl 70f794 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3183d0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #876] @ 3186dc │ │ │ │ ldr r3, [pc, #844] @ 3186c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201402,47 +201402,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3186e4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3186e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 31835c │ │ │ │ mov r0, fp │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r2, [pc, #780] @ 3186ec │ │ │ │ ldr r1, [pc, #780] @ 3186f0 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, fp │ │ │ │ bl 3400c4 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31865c │ │ │ │ - bl 815fa4 │ │ │ │ + bl 81609c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 814324 │ │ │ │ + bl 81441c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31835c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318484 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -201464,28 +201464,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3184d4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 318664 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -201545,89 +201545,89 @@ │ │ │ │ bl 255d00 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 318368 │ │ │ │ ldr ip, [pc, #248] @ 31870c │ │ │ │ ldr r1, [pc, #248] @ 318710 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 318714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 31835c │ │ │ │ ldr ip, [pc, #220] @ 318718 │ │ │ │ ldr r1, [pc, #220] @ 31871c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 318720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 31835c │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 318484 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r6, r0 │ │ │ │ b 3184fc │ │ │ │ ldr ip, [pc, #160] @ 318724 │ │ │ │ ldr r2, [pc, #160] @ 318728 │ │ │ │ ldr r1, [pc, #160] @ 31872c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 56f5dc │ │ │ │ b 31835c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r8, lsl #23 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x00813cb4 │ │ │ │ - rsbeq r6, sp, r4, ror #9 │ │ │ │ - strdeq r6, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x00813db4 │ │ │ │ + rsbeq r6, sp, r4, ror #11 │ │ │ │ + strdeq r6, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ strdeq r6, [fp], r4 │ │ │ │ addseq r2, r9, ip, lsr #21 │ │ │ │ - rsbeq r6, sp, ip, lsr r4 │ │ │ │ - rsbeq r6, sp, ip, lsl r4 │ │ │ │ + rsbeq r6, sp, ip, lsr r5 │ │ │ │ + rsbeq r6, sp, ip, lsl r5 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r6, sp, ip, lsl #9 │ │ │ │ - rsbeq r6, sp, r0, lsr #9 │ │ │ │ + rsbeq r6, sp, ip, lsl #11 │ │ │ │ + rsbeq r6, sp, r0, lsr #11 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r6, sp, ip, lsl #4 │ │ │ │ - strheq r6, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, sp, ip, lsl #6 │ │ │ │ + strheq r6, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r6, sp, r4, lsl r2 │ │ │ │ - @ instruction: 0x006d6190 │ │ │ │ + rsbeq r6, sp, r4, lsl r3 │ │ │ │ + @ instruction: 0x006d6290 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ ldrdeq r3, [r1], r8 │ │ │ │ - rsbeq r3, ip, r4 │ │ │ │ - rsbseq fp, r0, r0, lsl #5 │ │ │ │ + rsbeq r3, ip, r4, lsl #2 │ │ │ │ + rsbseq fp, r0, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 3189c8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -201745,26 +201745,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3189f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3187e4 │ │ │ │ ldr r3, [pc, #148] @ 3189f4 │ │ │ │ ldr r1, [pc, #148] @ 3189f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -201783,34 +201783,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 318a08 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3187e4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, asr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r4, lsr #13 │ │ │ │ - @ instruction: 0x008137b8 │ │ │ │ - addeq r3, r1, r0, lsr #15 │ │ │ │ + @ instruction: 0x008138b8 │ │ │ │ + addeq r3, r1, r0, lsr #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r9, r0, lsr r6 │ │ │ │ andeq r5, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, sp, ip, asr #30 │ │ │ │ - addeq r3, r1, r0, lsl #12 │ │ │ │ - rsbeq r5, sp, r8, lsr #28 │ │ │ │ + rsbeq r6, sp, ip, asr #32 │ │ │ │ + addeq r3, r1, r0, lsl #14 │ │ │ │ + rsbeq r5, sp, r8, lsr #30 │ │ │ │ ldrdeq r3, [r1], ip │ │ │ │ - rsbeq r5, sp, r0, lsl #28 │ │ │ │ + rsbeq r5, sp, r0, lsl #30 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r5, sp, r8, lsr pc │ │ │ │ + rsbeq r6, sp, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 318b88 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -201824,29 +201824,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #304] @ 318b9c │ │ │ │ ldr r3, [pc, #304] @ 318ba0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 318af0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cbc0 │ │ │ │ + bl 70ccb8 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 318ba4 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 318b90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201883,42 +201883,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 318bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 318a84 │ │ │ │ ldr r0, [pc, #64] @ 318bb8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 318a84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r1, ip, lsr r5 │ │ │ │ + addeq r3, r1, ip, lsr r6 │ │ │ │ addseq r2, r9, r4, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sp, ip, asr sp │ │ │ │ - rsbeq r5, sp, r4, ror sp │ │ │ │ + rsbeq r5, sp, ip, asr lr │ │ │ │ + rsbeq r5, sp, r4, ror lr │ │ │ │ @ instruction: 0x009923b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r9, r8, ror #6 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, sp, r4, asr #27 │ │ │ │ - ldrdeq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, sp, r4, asr #29 │ │ │ │ + ldrdeq r5, [sp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 319acc │ │ │ │ ldr r1, [pc, #3828] @ 319ad0 │ │ │ │ @@ -201992,23 +201992,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 319aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 318f18 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 319398 │ │ │ │ @@ -202178,15 +202178,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -202194,15 +202194,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 319af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 318ed0 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202378,23 +202378,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 319b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 31923c │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 319058 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -202496,28 +202496,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 319b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202571,23 +202571,23 @@ │ │ │ │ beq 319a84 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 319b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 319adc │ │ │ │ mov r9, r6 │ │ │ │ @@ -202614,25 +202614,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 319b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319070 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3190d4 │ │ │ │ b 318e5c │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -202663,23 +202663,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 319b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ mov r0, r2 │ │ │ │ b 3190cc │ │ │ │ ldr r3, [pc, #864] @ 319b18 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -202699,23 +202699,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 319b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 31923c │ │ │ │ ldr r2, [pc, #704] @ 319b04 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -202737,25 +202737,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 319b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31913c │ │ │ │ ldr r3, [pc, #512] @ 319adc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -202778,22 +202778,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 319b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318f3c │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 3190cc │ │ │ │ ldr r0, [pc, #424] @ 319b30 │ │ │ │ @@ -202801,123 +202801,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 318ed0 │ │ │ │ ldr r0, [pc, #384] @ 319b34 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 31923c │ │ │ │ ldr r0, [pc, #356] @ 319b38 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 31923c │ │ │ │ ldr r0, [pc, #328] @ 319b3c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31913c │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 318f88 │ │ │ │ ldr r0, [pc, #288] @ 319b40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ ldr r0, [pc, #264] @ 319b44 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318f3c │ │ │ │ ldr r0, [pc, #240] @ 319b48 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319070 │ │ │ │ ldr r0, [pc, #220] @ 319b4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ ldr r0, [pc, #196] @ 319b50 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f78 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 319b54 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 318f78 │ │ │ │ addseq r2, r9, r0, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r8, lsl r2 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r8, ror ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r5, [sp], #-208 @ 0xffffff30 @ │ │ │ │ addseq r1, r9, r4, asr #30 │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - @ instruction: 0x006d5c94 │ │ │ │ + @ instruction: 0x006d5d94 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ - rsbeq r5, sp, r4, lsr #15 │ │ │ │ + rsbeq r5, sp, r4, lsr #17 │ │ │ │ andeq r4, r0, r4, lsr #4 │ │ │ │ - rsbeq r5, sp, r4, lsr #12 │ │ │ │ - rsbeq r5, sp, r0, lsr #9 │ │ │ │ + rsbeq r5, sp, r4, lsr #14 │ │ │ │ + rsbeq r5, sp, r0, lsr #11 │ │ │ │ andeq r1, r0, r0, lsl #16 │ │ │ │ - rsbeq r5, sp, r8, ror #9 │ │ │ │ + rsbeq r5, sp, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - rsbeq r5, sp, ip, lsr #5 │ │ │ │ - rsbeq r5, sp, ip, lsl r2 │ │ │ │ - rsbeq r5, sp, ip, ror #4 │ │ │ │ + rsbeq r5, sp, ip, lsr #7 │ │ │ │ + rsbeq r5, sp, ip, lsl r3 │ │ │ │ + rsbeq r5, sp, ip, ror #6 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r8 │ │ │ │ - rsbeq r5, sp, ip, ror r3 │ │ │ │ - ldrdeq r5, [sp], #-4 @ │ │ │ │ - rsbeq r5, sp, ip, lsr #2 │ │ │ │ - rsbeq r5, sp, r8, lsl #3 │ │ │ │ - rsbeq r5, sp, r0 │ │ │ │ - rsbeq r4, sp, r0, ror pc │ │ │ │ - rsbeq r5, sp, r8, ror #3 │ │ │ │ - rsbeq r5, sp, r8, lsl r0 │ │ │ │ - rsbeq r5, sp, r4, ror r0 │ │ │ │ - ldrdeq r5, [sp], #-4 @ │ │ │ │ + rsbeq r5, sp, r8, lsl #2 │ │ │ │ + rsbeq r5, sp, ip, ror r4 │ │ │ │ + ldrdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, sp, ip, lsr #4 │ │ │ │ + rsbeq r5, sp, r8, lsl #5 │ │ │ │ + rsbeq r5, sp, r0, lsl #2 │ │ │ │ + rsbeq r5, sp, r0, ror r0 │ │ │ │ + rsbeq r5, sp, r8, ror #5 │ │ │ │ + rsbeq r5, sp, r8, lsl r1 │ │ │ │ + rsbeq r5, sp, r4, ror r1 │ │ │ │ + ldrdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 31ab0c │ │ │ │ mov r6, r3 │ │ │ │ @@ -202969,15 +202969,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 31a18c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cbc0 │ │ │ │ + bl 70ccb8 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c20 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 31a5c8 │ │ │ │ bhi 319e50 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 31a4bc │ │ │ │ @@ -203011,15 +203011,15 @@ │ │ │ │ bne 31a0e4 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a1c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cbc0 │ │ │ │ + bl 70ccb8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 319bbc │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -203082,30 +203082,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 31ab28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c18 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 31a0c4 │ │ │ │ bhi 31a240 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 31a55c │ │ │ │ @@ -203187,25 +203187,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #2932] @ 31ab2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 31ab30 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 31a404 │ │ │ │ @@ -203245,25 +203245,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #2708] @ 31ab34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 31ab38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319cfc │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 31aa04 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -203287,22 +203287,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 31ab40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cd4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a72c │ │ │ │ ldr r3, [pc, #2648] @ 31abd4 │ │ │ │ @@ -203343,22 +203343,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 31ab48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319ce4 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 31a5e0 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 319c80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203382,25 +203382,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #2184] @ 31ab4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 31ab50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 319c80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203444,25 +203444,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #1944] @ 31ab54 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 31ab58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -203509,15 +203509,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 31ab60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319c98 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319e78 │ │ │ │ ldr r2, [pc, #1776] @ 31abc0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -203537,15 +203537,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #1588] @ 31ab64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 31ab68 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319fc4 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -203610,25 +203610,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #1304] @ 31ab6c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 31ab70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -203645,15 +203645,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c18 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203665,15 +203665,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 317ac4 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 31a318 │ │ │ │ ldr r0, [pc, #1112] @ 31ab78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319ce4 │ │ │ │ ldr r3, [pc, #1032] @ 31ab3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 31abd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -203691,22 +203691,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 31ab7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a180 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 255370 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -203733,22 +203733,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 31ab84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319eec │ │ │ │ ldr r3, [pc, #860] @ 31abc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a304 │ │ │ │ @@ -203766,25 +203766,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #708] @ 31ab88 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 31ab8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a304 │ │ │ │ ldr r3, [pc, #720] @ 31abc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a014 │ │ │ │ ldr r3, [pc, #720] @ 31abd4 │ │ │ │ @@ -203801,25 +203801,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #576] @ 31ab90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 31ab94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a014 │ │ │ │ ldr r2, [pc, #580] @ 31abc0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a550 │ │ │ │ ldr r2, [pc, #580] @ 31abd4 │ │ │ │ @@ -203835,25 +203835,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #448] @ 31ab98 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 31ab9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a550 │ │ │ │ ldr r2, [pc, #436] @ 31abc0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -203872,25 +203872,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #308] @ 31aba0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 31aba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31a0d0 │ │ │ │ ldr r2, [pc, #292] @ 31abc0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319e78 │ │ │ │ @@ -203908,112 +203908,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #172] @ 31aba8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 31abac │ │ │ │ add r0, pc, r0 │ │ │ │ b 319fc4 │ │ │ │ addseq r1, r9, r4, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r9, ip, lsl #5 │ │ │ │ addseq r1, r9, r8, asr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r2, r1, r8, lsr r3 │ │ │ │ + addeq r2, r1, r8, lsr r4 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - rsbeq r4, sp, r4, lsr #30 │ │ │ │ - rsbeq r4, sp, ip, asr #30 │ │ │ │ - rsbeq r4, sp, ip, lsr lr │ │ │ │ - rsbeq r4, sp, r4, lsl pc │ │ │ │ - rsbeq r4, sp, r4, asr #26 │ │ │ │ + rsbeq r5, sp, r4, lsr #32 │ │ │ │ + rsbeq r5, sp, ip, asr #32 │ │ │ │ + rsbeq r4, sp, ip, lsr pc │ │ │ │ + rsbeq r5, sp, r4, lsl r0 │ │ │ │ + rsbeq r4, sp, r4, asr #28 │ │ │ │ andeq r4, r0, r0, asr pc │ │ │ │ - @ instruction: 0x006d4f9c │ │ │ │ + @ instruction: 0x006d509c │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - @ instruction: 0x006d4f98 │ │ │ │ - rsbeq r4, sp, ip, lsr #25 │ │ │ │ - rsbeq r4, sp, r0, lsr #22 │ │ │ │ - ldrdeq r4, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, sp, r8, lsr #20 │ │ │ │ - addeq r1, r1, r0, asr #21 │ │ │ │ - rsbeq r4, sp, r4, asr #25 │ │ │ │ - strdeq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, sp, r4, asr #17 │ │ │ │ - rsbeq r4, sp, r8, lsl #18 │ │ │ │ - @ instruction: 0x006d4790 │ │ │ │ - strdeq r4, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, sp, r8, ror #21 │ │ │ │ - rsbeq r4, sp, ip, asr #18 │ │ │ │ + @ instruction: 0x006d5098 │ │ │ │ + rsbeq r4, sp, ip, lsr #27 │ │ │ │ + rsbeq r4, sp, r0, lsr #24 │ │ │ │ + ldrdeq r4, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, sp, r8, lsr #22 │ │ │ │ + addeq r1, r1, r0, asr #23 │ │ │ │ + rsbeq r4, sp, r4, asr #27 │ │ │ │ + strdeq r4, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, sp, r4, asr #19 │ │ │ │ + rsbeq r4, sp, r8, lsl #20 │ │ │ │ + @ instruction: 0x006d4890 │ │ │ │ + strdeq r4, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r4, sp, r8, ror #23 │ │ │ │ + rsbeq r4, sp, ip, asr #20 │ │ │ │ andeq r4, r0, r4, lsl #22 │ │ │ │ - rsbeq r4, sp, r4, lsr r8 │ │ │ │ - strheq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, sp, r0, lsr #10 │ │ │ │ - rsbeq r4, sp, r0, lsl #14 │ │ │ │ - @ instruction: 0x006d4494 │ │ │ │ - rsbeq r4, sp, r4, lsl r5 │ │ │ │ - rsbeq r4, sp, ip, lsl #8 │ │ │ │ - rsbeq r4, sp, r0, ror #9 │ │ │ │ - rsbeq r4, sp, r8, ror r3 │ │ │ │ - rsbeq r4, sp, r8, asr #8 │ │ │ │ - strdeq r4, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, sp, r4, lsr r9 │ │ │ │ + strheq r4, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, sp, r0, lsr #12 │ │ │ │ + rsbeq r4, sp, r0, lsl #16 │ │ │ │ + @ instruction: 0x006d4594 │ │ │ │ + rsbeq r4, sp, r4, lsl r6 │ │ │ │ + rsbeq r4, sp, ip, lsl #10 │ │ │ │ + rsbeq r4, sp, r0, ror #11 │ │ │ │ + rsbeq r4, sp, r8, ror r4 │ │ │ │ + rsbeq r4, sp, r8, asr #10 │ │ │ │ + strdeq r4, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x000048b8 │ │ │ │ - rsbeq r4, sp, r0, asr r1 │ │ │ │ - @ instruction: 0x006d419c │ │ │ │ - rsbeq r4, sp, r0, ror r0 │ │ │ │ + rsbeq r4, sp, r0, asr r2 │ │ │ │ + @ instruction: 0x006d429c │ │ │ │ + rsbeq r4, sp, r0, ror r1 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbeq r4, sp, r8, lsr #2 │ │ │ │ - rsbeq r3, sp, r4, ror #31 │ │ │ │ - rsbeq r4, sp, r4, lsl #6 │ │ │ │ + rsbeq r4, sp, r8, lsr #4 │ │ │ │ + rsbeq r4, sp, r4, ror #1 │ │ │ │ + rsbeq r4, sp, r4, lsl #8 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r4, sp, r0, lsl #2 │ │ │ │ - rsbeq r4, sp, r0, asr r2 │ │ │ │ + rsbeq r4, sp, r0, lsl #4 │ │ │ │ + rsbeq r4, sp, r0, asr r3 │ │ │ │ + rsbeq r4, sp, r4, lsl #3 │ │ │ │ + rsbeq r4, sp, r8, lsr r0 │ │ │ │ + rsbeq r4, sp, ip, lsr #5 │ │ │ │ + rsbeq r4, sp, r8, lsl #3 │ │ │ │ + rsbeq r4, sp, r8 │ │ │ │ + rsbeq r4, sp, r8, lsl #4 │ │ │ │ + rsbeq r3, sp, ip, ror #31 │ │ │ │ rsbeq r4, sp, r4, lsl #1 │ │ │ │ - rsbeq r3, sp, r8, lsr pc │ │ │ │ - rsbeq r4, sp, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r8, lsl #1 │ │ │ │ - rsbeq r3, sp, r8, lsl #30 │ │ │ │ - rsbeq r4, sp, r8, lsl #2 │ │ │ │ - rsbeq r3, sp, ip, ror #29 │ │ │ │ + rsbeq r3, sp, ip, asr #31 │ │ │ │ + rsbeq r4, sp, ip, lsl #2 │ │ │ │ + rsbeq r3, sp, r8, lsr #31 │ │ │ │ + rsbeq r4, sp, ip, lsr #1 │ │ │ │ rsbeq r3, sp, r4, lsl #31 │ │ │ │ - rsbeq r3, sp, ip, asr #29 │ │ │ │ - rsbeq r4, sp, ip │ │ │ │ - rsbeq r3, sp, r8, lsr #29 │ │ │ │ - rsbeq r3, sp, ip, lsr #31 │ │ │ │ - rsbeq r3, sp, r4, lsl #29 │ │ │ │ - rsbeq r3, sp, r0, ror pc │ │ │ │ - rsbeq r3, sp, r4, ror #28 │ │ │ │ - rsbeq r4, sp, r4, lsr #32 │ │ │ │ - rsbeq r3, sp, r0, lsr #30 │ │ │ │ - rsbeq r3, sp, ip, lsr #28 │ │ │ │ + rsbeq r4, sp, r0, ror r0 │ │ │ │ + rsbeq r3, sp, r4, ror #30 │ │ │ │ + rsbeq r4, sp, r4, lsr #2 │ │ │ │ + rsbeq r4, sp, r0, lsr #32 │ │ │ │ + rsbeq r3, sp, ip, lsr #30 │ │ │ │ + ldrdeq r3, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, sp, r0, lsl pc │ │ │ │ ldrdeq r3, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r3, sp, r0, lsl lr │ │ │ │ - ldrdeq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, sp, r8, lsl #30 │ │ │ │ - rsbeq r3, sp, ip, asr #27 │ │ │ │ - rsbeq r3, sp, ip, lsl lr │ │ │ │ - rsbeq r3, sp, r8, lsr #29 │ │ │ │ - @ instruction: 0x006d3d90 │ │ │ │ - rsbeq r3, sp, ip, asr #28 │ │ │ │ - rsbeq r3, sp, r0, ror sp │ │ │ │ - addeq r0, r1, ip, ror lr │ │ │ │ - rsbeq r3, sp, r0, lsl #31 │ │ │ │ - rsbeq r3, sp, r4, ror #13 │ │ │ │ + strdeq r3, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, sp, r8 │ │ │ │ + rsbeq r3, sp, ip, asr #29 │ │ │ │ + rsbeq r3, sp, ip, lsl pc │ │ │ │ + rsbeq r3, sp, r8, lsr #31 │ │ │ │ + @ instruction: 0x006d3e90 │ │ │ │ + rsbeq r3, sp, ip, asr #30 │ │ │ │ + rsbeq r3, sp, r0, ror lr │ │ │ │ + addeq r0, r1, ip, ror pc │ │ │ │ + rsbeq r4, sp, r0, lsl #1 │ │ │ │ + rsbeq r3, sp, r4, ror #15 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, sp, ip, lsl r0 │ │ │ │ - rsbeq r3, sp, r0, lsr #25 │ │ │ │ - rsbeq r3, sp, r4, ror #31 │ │ │ │ - strheq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, sp, ip, lsl r1 │ │ │ │ + rsbeq r3, sp, r0, lsr #27 │ │ │ │ + rsbeq r4, sp, r4, ror #1 │ │ │ │ + strheq r3, [sp], #-216 @ 0xffffff28 @ │ │ │ │ ldr r2, [pc, #-208] @ 31abb0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a5a0 │ │ │ │ ldr r2, [pc, #-192] @ 31abd4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -204030,26 +204030,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 31abb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a5a0 │ │ │ │ ldr r3, [pc, #-340] @ 31abc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a5d4 │ │ │ │ ldr r3, [pc, #-340] @ 31abd4 │ │ │ │ @@ -204066,25 +204066,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #-444] @ 31abb8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 31abbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a5d4 │ │ │ │ ldr r3, [pc, #-480] @ 31abc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a568 │ │ │ │ ldr r3, [pc, #-480] @ 31abd4 │ │ │ │ @@ -204101,30 +204101,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #-572] @ 31abc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 31abc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a568 │ │ │ │ ldr r0, [pc, #-608] @ 31abcc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cd4 │ │ │ │ ldr r1, [pc, #-632] @ 31abd0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -204145,154 +204145,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 31abd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a41c │ │ │ │ ldr r0, [pc, #-772] @ 31abdc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a180 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 31abe0 │ │ │ │ ldr r0, [pc, #-792] @ 31abe4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a304 │ │ │ │ ldr r0, [pc, #-812] @ 31abe8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319eec │ │ │ │ ldr r2, [pc, #-832] @ 31abec │ │ │ │ ldr r0, [pc, #-832] @ 31abf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 319cfc │ │ │ │ ldr r2, [pc, #-852] @ 31abf4 │ │ │ │ ldr r0, [pc, #-852] @ 31abf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a014 │ │ │ │ ldr r2, [pc, #-872] @ 31abfc │ │ │ │ ldr r0, [pc, #-872] @ 31ac00 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a550 │ │ │ │ ldr r2, [pc, #-900] @ 31ac04 │ │ │ │ ldr r0, [pc, #-900] @ 31ac08 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldr r2, [pc, #-928] @ 31ac0c │ │ │ │ ldr r0, [pc, #-928] @ 31ac10 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldr r2, [pc, #-956] @ 31ac14 │ │ │ │ ldr r0, [pc, #-956] @ 31ac18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r0, [pc, #-980] @ 31ac1c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a41c │ │ │ │ ldr r2, [pc, #-1000] @ 31ac20 │ │ │ │ ldr r0, [pc, #-1000] @ 31ac24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a568 │ │ │ │ ldr r2, [pc, #-1020] @ 31ac28 │ │ │ │ ldr r0, [pc, #-1020] @ 31ac2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r2, [pc, #-1044] @ 31ac30 │ │ │ │ ldr r0, [pc, #-1044] @ 31ac34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r2, [pc, #-1068] @ 31ac38 │ │ │ │ ldr r0, [pc, #-1068] @ 31ac3c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldr r0, [pc, #-1096] @ 31ac40 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a5a0 │ │ │ │ ldr r2, [pc, #-1120] @ 31ac44 │ │ │ │ ldr r0, [pc, #-1120] @ 31ac48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31a0d0 │ │ │ │ ldr r2, [pc, #-1144] @ 31ac4c │ │ │ │ ldr r0, [pc, #-1144] @ 31ac50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31a5d4 │ │ │ │ ldr r3, [pc, #-1164] @ 31ac54 │ │ │ │ ldr lr, [pc, #-1164] @ 31ac58 │ │ │ │ ldr r1, [pc, #-1164] @ 31ac5c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 31ac60 │ │ │ │ @@ -204310,34 +204310,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #-1244] @ 31ac68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 31ac6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ ldr r2, [pc, #-1288] @ 31ac70 │ │ │ │ ldr r0, [pc, #-1288] @ 31ac74 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319cdc │ │ │ │ │ │ │ │ 0031b194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -204357,146 +204357,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 31b3ac │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31b214 │ │ │ │ ldr r1, [pc, #416] @ 31b3b0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33ebd0 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 31b384 │ │ │ │ ldr r1, [pc, #384] @ 31b3b4 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f264 │ │ │ │ + bl 74f35c │ │ │ │ ldr r1, [pc, #368] @ 31b3b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f310 │ │ │ │ + bl 74f408 │ │ │ │ ldr r1, [pc, #348] @ 31b3bc │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f1b4 │ │ │ │ + bl 74f2ac │ │ │ │ ldr r1, [pc, #332] @ 31b3c0 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f18c │ │ │ │ + bl 74f284 │ │ │ │ ldr r1, [pc, #312] @ 31b3c4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f20c │ │ │ │ + bl 74f304 │ │ │ │ ldr r1, [pc, #296] @ 31b3c8 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f20c │ │ │ │ + bl 74f304 │ │ │ │ ldr r1, [pc, #280] @ 31b3cc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f20c │ │ │ │ + bl 74f304 │ │ │ │ ldr r1, [pc, #264] @ 31b3d0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 31b3d4 │ │ │ │ - bl 74f20c │ │ │ │ + bl 74f304 │ │ │ │ ldr r8, [pc, #248] @ 31b3d8 │ │ │ │ ldr r1, [pc, #248] @ 31b3dc │ │ │ │ ldr r7, [pc, #248] @ 31b3e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #192] @ 31b3e4 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 34057c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdfc │ │ │ │ ldr r2, [pc, #132] @ 31b3e8 │ │ │ │ ldr r1, [pc, #132] @ 31b3ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757ddc │ │ │ │ + b 757ed4 │ │ │ │ ldr r3, [pc, #100] @ 31b3f0 │ │ │ │ ldr r1, [pc, #100] @ 31b3f4 │ │ │ │ ldr r0, [pc, #100] @ 31b3f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 31b3fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbeq r3, sp, r8, lsl #12 │ │ │ │ + rsbeq r3, sp, r8, lsl #14 │ │ │ │ addseq pc, r8, r0, lsr #24 │ │ │ │ - ldrsbeq sl, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, sp, r4, lsr #32 │ │ │ │ - rsbeq r4, sp, r4, lsl r0 │ │ │ │ - rsbeq r9, sp, r8, lsr #24 │ │ │ │ - strdeq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r0, r0, ip, lsr #13 │ │ │ │ - rsbseq r0, r0, r0, lsr #13 │ │ │ │ - rsbeq r3, sp, r8, asr #31 │ │ │ │ - strheq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - addeq r0, r1, ip, ror ip │ │ │ │ - rsbeq r3, sp, ip, ror r5 │ │ │ │ - ldrsheq r3, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x006d3590 │ │ │ │ + ldrsbeq sl, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, sp, r4, lsr #2 │ │ │ │ + rsbeq r4, sp, r4, lsl r1 │ │ │ │ + rsbeq r9, sp, r8, lsr #26 │ │ │ │ + strdeq r4, [sp], #-8 @ │ │ │ │ + rsbseq r0, r0, ip, lsr #15 │ │ │ │ + rsbseq r0, r0, r0, lsr #15 │ │ │ │ + rsbeq r4, sp, r8, asr #1 │ │ │ │ + strheq r4, [sp], #-8 @ │ │ │ │ + addeq r0, r1, ip, ror sp │ │ │ │ + rsbeq r3, sp, ip, ror r6 │ │ │ │ + ldrsheq r3, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x006d3690 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r3, sp, r4, asr #8 │ │ │ │ - rsbeq r3, sp, ip, asr r4 │ │ │ │ + rsbeq r3, sp, r4, asr #10 │ │ │ │ + rsbeq r3, sp, ip, asr r5 │ │ │ │ ldrdeq r0, [r1], r0 @ │ │ │ │ - rsbeq r3, sp, ip, lsr r4 │ │ │ │ - @ instruction: 0x006d3e98 │ │ │ │ + rsbeq r3, sp, ip, lsr r5 │ │ │ │ + @ instruction: 0x006d3f98 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031b400 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031b408 : │ │ │ │ @@ -204524,44 +204524,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 31b4e8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c6d0 │ │ │ │ + bl 99c7c8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 9a0864 │ │ │ │ + bl 9a095c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31b52c │ │ │ │ ldr r3, [pc, #188] @ 31b54c │ │ │ │ ldr r2, [pc, #188] @ 31b550 │ │ │ │ ldr r1, [pc, #188] @ 31b554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813ff0 │ │ │ │ + bl 8140e8 │ │ │ │ ldr r3, [pc, #144] @ 31b558 │ │ │ │ ldr r1, [pc, #144] @ 31b55c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33eb44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c704 │ │ │ │ + bl 99c7fc │ │ │ │ ldr r2, [pc, #112] @ 31b560 │ │ │ │ ldr r3, [pc, #80] @ 31b544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204573,27 +204573,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 31b564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ @ instruction: 0x0098f9f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r8, ip, asr #19 │ │ │ │ - addeq r0, r1, ip, asr #21 │ │ │ │ - strdeq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r8, r0, r4, ror r4 │ │ │ │ + addeq r0, r1, ip, asr #23 │ │ │ │ + strdeq r0, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r8, r0, r4, ror r5 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq sl, r7, r0, lsl ip │ │ │ │ + rsbseq sl, r7, r0, lsl sp │ │ │ │ addseq pc, r8, ip, lsr #18 │ │ │ │ - rsbeq r3, sp, r8, asr sp │ │ │ │ + rsbeq r3, sp, r8, asr lr │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -204627,15 +204627,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 31b6b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ ldr r4, [pc, #164] @ 31b6bc │ │ │ │ ldr r9, [pc, #164] @ 31b6c0 │ │ │ │ ldr r8, [pc, #164] @ 31b6c4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -204647,15 +204647,15 @@ │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ cmp r4, r7 │ │ │ │ bne 31b634 │ │ │ │ ldr r2, [pc, #88] @ 31b6c8 │ │ │ │ ldr r3, [pc, #64] @ 31b6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -204672,75 +204672,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r0, lsr r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r2, fp, r4, lsl #30 │ │ │ │ addseq r9, r6, ip, lsr r5 │ │ │ │ - rsbeq r3, sp, r0, lsl #26 │ │ │ │ + rsbeq r3, sp, r0, lsl #28 │ │ │ │ muleq r0, r4, r5 │ │ │ │ addseq pc, r8, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b700 │ │ │ │ mov r6, r1 │ │ │ │ - bl 816068 │ │ │ │ + bl 816160 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31b71c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 255d00 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 31b798 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 81536c │ │ │ │ + bl 815464 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -204790,15 +204790,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31bb44 │ │ │ │ ldr r0, [pc, #760] @ 31bb88 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 31b8b0 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 31b8b8 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -204823,40 +204823,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255370 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b984 │ │ │ │ - bl 816068 │ │ │ │ + bl 816160 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b984 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 31bb48 │ │ │ │ mov r0, #20 │ │ │ │ bl 255d00 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ ldr r3, [pc, #548] @ 31bb8c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 81536c │ │ │ │ + bl 815464 │ │ │ │ ldr r2, [pc, #516] @ 31bb90 │ │ │ │ ldr r3, [pc, #480] @ 31bb70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204894,29 +204894,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 31bb9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31b8cc │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31baa4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r3, [pc, #256] @ 31bb7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -204941,15 +204941,15 @@ │ │ │ │ bne 31bb44 │ │ │ │ ldr r0, [pc, #192] @ 31bba4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 31b890 │ │ │ │ ldr r0, [pc, #184] @ 31bba8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31b844 │ │ │ │ ldr r3, [pc, #144] @ 31bb94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b8cc │ │ │ │ ldr r3, [pc, #104] @ 31bb80 │ │ │ │ @@ -204959,46 +204959,46 @@ │ │ │ │ beq 31b8cc │ │ │ │ b 31ba08 │ │ │ │ ldr r0, [pc, #124] @ 31bbac │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31b8cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 31bbb0 │ │ │ │ ldr r1, [pc, #96] @ 31bbb4 │ │ │ │ ldr r0, [pc, #96] @ 31bbb8 │ │ │ │ ldr r2, [pc, #96] @ 31bbbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq pc, r8, r0, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r8, ip, lsr #12 │ │ │ │ - addeq r0, r1, r8, lsr #16 │ │ │ │ + addeq r0, r1, r8, lsr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x0098f5b0 │ │ │ │ - rsbeq r3, sp, r8, ror fp │ │ │ │ + rsbeq r3, sp, r8, ror ip │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ umullseq pc, r8, r0, r4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, sp, r0, lsl r9 │ │ │ │ + rsbeq r3, sp, r0, lsl sl │ │ │ │ addseq pc, r8, ip, asr r3 @ │ │ │ │ - rsbeq r3, sp, r0, asr r8 │ │ │ │ - rsbeq r3, sp, r4, ror #17 │ │ │ │ - rsbeq r3, sp, r0, ror r8 │ │ │ │ + rsbeq r3, sp, r0, asr r9 │ │ │ │ + rsbeq r3, sp, r4, ror #19 │ │ │ │ + rsbeq r3, sp, r0, ror r9 │ │ │ │ strdeq r0, [r1], r0 @ │ │ │ │ - rsbeq r3, sp, ip, asr #17 │ │ │ │ - ldrdeq r3, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, sp, ip, asr #19 │ │ │ │ + ldrdeq r3, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 31bcf4 │ │ │ │ mov r8, r1 │ │ │ │ @@ -205008,35 +205008,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #244] @ 31bd00 │ │ │ │ ldr r1, [pc, #244] @ 31bd04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #212] @ 31bd08 │ │ │ │ ldr r1, [pc, #212] @ 31bd0c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 31bd10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #184] @ 31bd14 │ │ │ │ ldr r1, [pc, #184] @ 31bd18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 31bd1c │ │ │ │ ldr r2, [pc, #176] @ 31bd20 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -205049,19 +205049,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #120] @ 31bd28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 31bd2c │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -205069,29 +205069,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r1, r0, ror r7 │ │ │ │ - rsbeq pc, fp, r4, lsr #21 │ │ │ │ - rsbseq r7, r0, ip, lsl sp │ │ │ │ - rsbeq r3, sp, ip, asr #16 │ │ │ │ - rsbeq r3, sp, r0, ror #16 │ │ │ │ - rsbeq r3, sp, r8, ror #15 │ │ │ │ - ldrdeq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r0, r1, r0, ror r8 │ │ │ │ + rsbeq pc, fp, r4, lsr #23 │ │ │ │ + rsbseq r7, r0, ip, lsl lr │ │ │ │ + rsbeq r3, sp, ip, asr #18 │ │ │ │ + rsbeq r3, sp, r0, ror #18 │ │ │ │ + rsbeq r3, sp, r8, ror #17 │ │ │ │ + ldrdeq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ addeq r2, fp, r4, lsl #17 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ addseq r8, r6, r0, asr #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - strheq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r3, [sp], #-140 @ 0xffffff74 @ │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31bd80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205127,15 +205127,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 31be38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 31be14 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -205147,19 +205147,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 31be3c │ │ │ │ ldr r2, [pc, #32] @ 31be40 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r0, r1, r4, r5 │ │ │ │ - rsbeq r3, sp, r4, ror #12 │ │ │ │ - rsbeq r3, sp, ip, asr #10 │ │ │ │ + umulleq r0, r1, r4, r6 │ │ │ │ + rsbeq r3, sp, r4, ror #14 │ │ │ │ + rsbeq r3, sp, ip, asr #12 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r3, sp, r4, ror r6 │ │ │ │ + rsbeq r3, sp, r4, ror r7 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 31c1a4 │ │ │ │ ldr r3, [pc, #840] @ 31c1a8 │ │ │ │ @@ -205177,72 +205177,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 31c1b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 31c1bc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #756] @ 31c1b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 31c048 │ │ │ │ mov r0, ip │ │ │ │ - bl 815fa4 │ │ │ │ + bl 81609c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 814324 │ │ │ │ + bl 81441c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31c004 │ │ │ │ ldr r3, [pc, #640] @ 31c1c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c078 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 817734 │ │ │ │ + bl 81782c │ │ │ │ ldr ip, [pc, #612] @ 31c1c4 │ │ │ │ ldr r2, [pc, #612] @ 31c1c8 │ │ │ │ ldr r1, [pc, #612] @ 31c1cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -205256,15 +205256,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #496] @ 31c1dc │ │ │ │ ldr r1, [pc, #496] @ 31c1e0 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -205288,15 +205288,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 31c1c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c0f4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 817734 │ │ │ │ + bl 81782c │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 255370 │ │ │ │ b 31bfb8 │ │ │ │ ldr r3, [pc, #360] @ 31c1e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -205316,22 +205316,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31c1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31bf4c │ │ │ │ ldr r3, [pc, #252] @ 31c1f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31c05c │ │ │ │ ldr r3, [pc, #220] @ 31c1ec │ │ │ │ @@ -205347,61 +205347,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 31c1fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31c05c │ │ │ │ ldr r0, [pc, #132] @ 31c200 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31bf4c │ │ │ │ ldr r0, [pc, #116] @ 31c204 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31c05c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [r1], r4 │ │ │ │ - rsbeq r3, sp, r4, lsr #11 │ │ │ │ - @ instruction: 0x006d3494 │ │ │ │ + rsbeq r3, sp, r4, lsr #13 │ │ │ │ + @ instruction: 0x006d3594 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, ip, ror #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r0, r1, r4, ror #7 │ │ │ │ - rsbeq pc, fp, r4, lsr #14 │ │ │ │ - @ instruction: 0x0070799c │ │ │ │ - addeq r0, r1, r4, lsl #7 │ │ │ │ - rsbeq pc, fp, r8, asr #13 │ │ │ │ - rsbseq r7, r0, r4, asr #18 │ │ │ │ - @ instruction: 0x006d3590 │ │ │ │ + addeq r0, r1, r4, ror #9 │ │ │ │ + rsbeq pc, fp, r4, lsr #16 │ │ │ │ + @ instruction: 0x00707a9c │ │ │ │ + addeq r0, r1, r4, lsl #9 │ │ │ │ + rsbeq pc, fp, r8, asr #15 │ │ │ │ + rsbseq r7, r0, r4, asr #20 │ │ │ │ + @ instruction: 0x006d3690 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ addseq lr, r8, r0, lsl lr │ │ │ │ andeq r2, r0, ip, lsr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r3, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r3, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq r3, sp, r0, lsr #7 │ │ │ │ - rsbeq r3, sp, r8, asr r3 │ │ │ │ - strheq r3, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, sp, r0, lsr #9 │ │ │ │ + rsbeq r3, sp, r8, asr r4 │ │ │ │ + strheq r3, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 31c24c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205452,17 +205452,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, r1, r4, lsl r1 │ │ │ │ - rsbeq r3, sp, ip, ror #3 │ │ │ │ - rsbeq r3, sp, r4, asr #6 │ │ │ │ + addeq r0, r1, r4, lsl r2 │ │ │ │ + rsbeq r3, sp, ip, ror #5 │ │ │ │ + rsbeq r3, sp, r4, asr #8 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -205567,22 +205567,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31c540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31c39c │ │ │ │ ldr r2, [pc, #92] @ 31c544 │ │ │ │ ldr r3, [pc, #56] @ 31c524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -205590,53 +205590,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31c51c │ │ │ │ ldr r0, [pc, #60] @ 31c548 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0098eab8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r8, r8, ror sl │ │ │ │ andeq r2, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, sp, ip, asr #1 │ │ │ │ + rsbeq r3, sp, ip, asr #3 │ │ │ │ addseq lr, r8, r4, lsr r9 │ │ │ │ - rsbeq r3, sp, r8, asr #1 │ │ │ │ + rsbeq r3, sp, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 31c5a8 │ │ │ │ ldr r2, [pc, #68] @ 31c5ac │ │ │ │ ldr r1, [pc, #68] @ 31c5b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31c5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c300 │ │ │ │ - addeq pc, r0, r0, ror #27 │ │ │ │ - strheq r2, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, sp, r4, lsr #27 │ │ │ │ + addeq pc, r0, r0, ror #29 │ │ │ │ + strheq r2, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, sp, r4, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205918,15 +205918,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31cc54 │ │ │ │ ldr r0, [pc, #592] @ 31cc80 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 31c90c │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -205970,27 +205970,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 31cc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c858 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 31c8fc │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 31c8fc │ │ │ │ @@ -206033,15 +206033,15 @@ │ │ │ │ b 31c8fc │ │ │ │ ldr r0, [pc, #164] @ 31cc98 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c858 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -206064,21 +206064,21 @@ │ │ │ │ stmdacs r8, {r0} │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], r1 │ │ │ │ addseq lr, r8, r8, lsl #10 │ │ │ │ addseq lr, r8, r4, lsl #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq lr, r8, r0, lsl r4 │ │ │ │ - @ instruction: 0x006d2c98 │ │ │ │ + @ instruction: 0x006d2d98 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, sp, r4, asr #21 │ │ │ │ + rsbeq r2, sp, r4, asr #23 │ │ │ │ addseq lr, r8, r8, lsl #5 │ │ │ │ - rsbeq r2, sp, ip, ror #21 │ │ │ │ - rsbeq r2, sp, ip, asr sl │ │ │ │ + rsbeq r2, sp, ip, ror #23 │ │ │ │ + rsbeq r2, sp, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 31ce64 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206093,15 +206093,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 31ce74 │ │ │ │ ldr r3, [pc, #392] @ 31ce78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #380] @ 31ce7c │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31cdb4 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -206168,47 +206168,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ce9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cd70 │ │ │ │ ldr r0, [pc, #80] @ 31cea0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cd70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - umulleq pc, r0, r4, r6 @ │ │ │ │ + umulleq pc, r0, r4, r7 @ │ │ │ │ addseq lr, r8, r0, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, sp, ip, lsr r7 │ │ │ │ - rsbeq r2, sp, r0, lsr r6 │ │ │ │ + rsbeq r2, sp, ip, lsr r8 │ │ │ │ + rsbeq r2, sp, r0, lsr r7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, ip, lsl r1 │ │ │ │ - rsbseq r4, r4, r8, lsl #4 │ │ │ │ + rsbseq r4, r4, r8, lsl #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r8, r4, lsr #1 │ │ │ │ - ldrsbeq r0, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq r0, [r6], #-144 @ 0xffffff70 @ │ │ │ │ andeq r4, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, sp, r8, asr #17 │ │ │ │ - rsbeq r2, sp, r0, ror #17 │ │ │ │ + rsbeq r2, sp, r8, asr #19 │ │ │ │ + rsbeq r2, sp, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 31de84 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206223,15 +206223,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 31de94 │ │ │ │ ldr r3, [pc, #4000] @ 31de98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #3988] @ 31de9c │ │ │ │ ldr r2, [pc, #3988] @ 31dea0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -206287,15 +206287,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf7c │ │ │ │ ldr r0, [pc, #3760] @ 31deac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf7c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d758 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -206323,30 +206323,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 31d1e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d338 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 31d1e0 │ │ │ │ ldr r3, [pc, #3748] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d260 │ │ │ │ ldr r0, [pc, #3560] @ 31deb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d260 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -206374,29 +206374,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 31deb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 31debc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 31d840 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -206423,15 +206423,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -206474,15 +206474,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d260 │ │ │ │ ldr r0, [pc, #3036] @ 31dec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d260 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -206503,15 +206503,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d260 │ │ │ │ ldr r0, [pc, #2924] @ 31dec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d260 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -206534,24 +206534,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 31ded0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d044 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 31ded4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -206571,24 +206571,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 31ded8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d0e0 │ │ │ │ ldr r3, [pc, #2616] @ 31dedc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d30c │ │ │ │ @@ -206605,23 +206605,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 31dee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d30c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -206649,24 +206649,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 31dee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d1f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b6cc │ │ │ │ @@ -206689,77 +206689,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 31def0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31d030 │ │ │ │ ldr r0, [pc, #2172] @ 31def4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31d194 │ │ │ │ ldr r0, [pc, #2140] @ 31def8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf7c │ │ │ │ ldr r0, [pc, #2128] @ 31defc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d044 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 31df00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31d030 │ │ │ │ ldr r0, [pc, #2072] @ 31df04 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d0e0 │ │ │ │ ldr r0, [pc, #2044] @ 31df08 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d30c │ │ │ │ ldr r0, [pc, #2016] @ 31df0c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d1f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 31df10 │ │ │ │ @@ -206790,22 +206790,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 31df24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 31d854 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -206845,15 +206845,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d818 │ │ │ │ ldr r0, [pc, #1656] @ 31df2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31d818 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cf8c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cf8c │ │ │ │ @@ -206913,15 +206913,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #1392] @ 31df30 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -207080,15 +207080,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #728] @ 31df34 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e704 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -207129,15 +207129,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #532] @ 31df38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 31cf8c │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dd08 │ │ │ │ @@ -207176,15 +207176,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #348] @ 31df3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31de08 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -207208,92 +207208,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 31df44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31ddf4 │ │ │ │ - addeq pc, r0, ip, lsl #9 │ │ │ │ + addeq pc, r0, ip, lsl #11 │ │ │ │ addseq sp, r8, r8, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, sp, r4, lsr r5 │ │ │ │ - rsbeq r2, sp, r8, lsr #8 │ │ │ │ + rsbeq r2, sp, r4, lsr r6 │ │ │ │ + rsbeq r2, sp, r8, lsr #10 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq sp, r8, r4, lsl pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], r9 │ │ │ │ addseq sp, r8, r4, lsl #29 │ │ │ │ - rsbeq r2, sp, r8, asr sl │ │ │ │ - ldrdeq r2, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, sp, r8, asr fp │ │ │ │ + ldrdeq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, ip, asr #26 │ │ │ │ - rsbeq r2, sp, r4, asr #11 │ │ │ │ - addeq lr, r0, r4, lsr #31 │ │ │ │ - addeq lr, r0, ip, lsl #31 │ │ │ │ - strheq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, sp, r8, asr #10 │ │ │ │ + rsbeq r2, sp, r4, asr #13 │ │ │ │ + addeq pc, r0, r4, lsr #1 │ │ │ │ + addeq pc, r0, ip, lsl #1 │ │ │ │ + strheq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, sp, r8, asr #12 │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq r2, sp, ip, lsl r4 │ │ │ │ + rsbeq r2, sp, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ - strdeq r2, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - rsbeq r2, sp, ip, lsr #11 │ │ │ │ + rsbeq r2, sp, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ - rsbeq r2, sp, r0, lsl #6 │ │ │ │ + rsbeq r2, sp, r0, lsl #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrdeq r2, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r2, sp, r0, asr #2 │ │ │ │ - rsbeq r2, sp, ip, asr #6 │ │ │ │ - strheq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x006d2498 │ │ │ │ - rsbeq r2, sp, r4, asr #5 │ │ │ │ - rsbeq r2, sp, r0, ror #7 │ │ │ │ - strdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq lr, r0, r4, ror #23 │ │ │ │ - strheq r1, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - strheq r2, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, sp, r0, asr #4 │ │ │ │ + rsbeq r2, sp, ip, asr #8 │ │ │ │ + strheq r2, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x006d2598 │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ + rsbeq r2, sp, r0, ror #9 │ │ │ │ + strdeq r2, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq lr, r0, r4, ror #25 │ │ │ │ + strheq r1, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r2, sp, r8, lsr #7 │ │ │ │ - addeq lr, r0, r0, asr #18 │ │ │ │ - rsbeq r2, sp, r4, asr r3 │ │ │ │ - rsbeq r2, sp, ip, lsr #5 │ │ │ │ - rsbeq r2, sp, r0, lsl r2 │ │ │ │ - ldrdeq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, sp, r4, asr #32 │ │ │ │ + rsbeq r2, sp, r8, lsr #9 │ │ │ │ + addeq lr, r0, r0, asr #20 │ │ │ │ + rsbeq r2, sp, r4, asr r4 │ │ │ │ + rsbeq r2, sp, ip, lsr #7 │ │ │ │ + rsbeq r2, sp, r0, lsl r3 │ │ │ │ + ldrdeq r2, [sp], #-0 @ │ │ │ │ + rsbeq r2, sp, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ - rsbeq r1, sp, r4, asr pc │ │ │ │ - ldrdeq r1, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, sp, r4, asr sp │ │ │ │ - rsbeq r1, sp, r8, asr fp │ │ │ │ - rsbeq r1, sp, ip, ror #19 │ │ │ │ + rsbeq r2, sp, r4, asr r0 │ │ │ │ + ldrdeq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, sp, r4, asr lr │ │ │ │ + rsbeq r1, sp, r8, asr ip │ │ │ │ + rsbeq r1, sp, ip, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r1, sp, ip, asr sl │ │ │ │ + rsbeq r1, sp, ip, asr fp │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, sp, r0, asr #18 │ │ │ │ - rsbeq r1, sp, r8, ror #18 │ │ │ │ - rsbeq r1, sp, r0, ror #16 │ │ │ │ - rsbeq r1, sp, r4, lsl r8 │ │ │ │ + rsbeq r1, sp, r0, asr #20 │ │ │ │ + rsbeq r1, sp, r8, ror #20 │ │ │ │ + rsbeq r1, sp, r0, ror #18 │ │ │ │ + rsbeq r1, sp, r4, lsl r9 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - rsbeq r1, sp, ip, lsr #13 │ │ │ │ - strdeq r1, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, sp, r0, ror #16 │ │ │ │ - rsbeq r1, sp, r4, ror r5 │ │ │ │ - rsbeq r1, sp, r0, lsr r5 │ │ │ │ + rsbeq r1, sp, ip, lsr #15 │ │ │ │ + strdeq r1, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, sp, r0, ror #18 │ │ │ │ + rsbeq r1, sp, r4, ror r6 │ │ │ │ + rsbeq r1, sp, r0, lsr r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r1, sp, ip, lsr #14 │ │ │ │ + rsbeq r1, sp, ip, lsr #16 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e5d4 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 31e1c0 │ │ │ │ @@ -207350,20 +207350,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-332] @ 31df48 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r0, [pc, #-348] @ 31df4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31ddf4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e110 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -207393,15 +207393,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-496] @ 31df50 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 31e0d0 │ │ │ │ mov r3, #2 │ │ │ │ b 31dff0 │ │ │ │ @@ -207473,15 +207473,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-812] @ 31df54 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e310 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -207519,15 +207519,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-992] @ 31df5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -207554,28 +207554,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 31df68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e2a8 │ │ │ │ ldr r0, [pc, #-1164] @ 31df6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e2a8 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 31db00 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 31db00 │ │ │ │ @@ -207583,15 +207583,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1224] @ 31df70 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 31e060 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -207602,15 +207602,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1296] @ 31df74 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 31db20 │ │ │ │ bhi 31e4d4 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 31e4ec │ │ │ │ @@ -207668,30 +207668,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1552] @ 31df7c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e618 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e618 │ │ │ │ ldr r3, [pc, #-1576] @ 31df90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1612] @ 31df80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 31df90 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -207700,15 +207700,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1672] @ 31df84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e5b0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -207733,21 +207733,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 31df90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d860 │ │ │ │ ldr r0, [pc, #-1804] @ 31df88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31d860 │ │ │ │ ldr r0, [pc, #-1816] @ 31df8c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31d7f8 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 31e64c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 31cf8c │ │ │ │ @@ -207768,15 +207768,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 31df90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf8c │ │ │ │ ldr r0, [pc, #-1932] @ 31df94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31cf8c │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 31dcdc │ │ │ │ bhi 31e764 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 31dcdc │ │ │ │ @@ -207805,142 +207805,142 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31e7dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0080dbb8 │ │ │ │ - rsbeq r0, sp, r8, lsl #25 │ │ │ │ - rsbeq r0, sp, ip, ror fp │ │ │ │ + @ instruction: 0x0080dcb8 │ │ │ │ + rsbeq r0, sp, r8, lsl #27 │ │ │ │ + rsbeq r0, sp, ip, ror ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 0031e7e0 : │ │ │ │ ldr r3, [pc, #16] @ 31e7f8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r8, lsr #24 │ │ │ │ + addeq sp, r0, r8, lsr #26 │ │ │ │ │ │ │ │ 0031e7fc : │ │ │ │ ldr r3, [pc, #20] @ 31e818 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, lsl #24 │ │ │ │ + addeq sp, r0, ip, lsl #26 │ │ │ │ │ │ │ │ 0031e81c : │ │ │ │ ldr r3, [pc, #20] @ 31e838 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, ror #23 │ │ │ │ + addeq sp, r0, ip, ror #25 │ │ │ │ │ │ │ │ 0031e83c : │ │ │ │ ldr r3, [pc, #20] @ 31e858 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, asr #23 │ │ │ │ + addeq sp, r0, ip, asr #25 │ │ │ │ │ │ │ │ 0031e85c : │ │ │ │ ldr r3, [pc, #24] @ 31e87c │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r8, lsr #23 │ │ │ │ + addeq sp, r0, r8, lsr #25 │ │ │ │ │ │ │ │ 0031e880 : │ │ │ │ ldr r3, [pc, #24] @ 31e8a0 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsl #23 │ │ │ │ + addeq sp, r0, r4, lsl #25 │ │ │ │ │ │ │ │ 0031e8a4 : │ │ │ │ ldr r3, [pc, #20] @ 31e8c0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, ror #22 │ │ │ │ + addeq sp, r0, r4, ror #24 │ │ │ │ │ │ │ │ 0031e8c4 : │ │ │ │ ldr r3, [pc, #20] @ 31e8e0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, asr #22 │ │ │ │ + addeq sp, r0, r4, asr #24 │ │ │ │ │ │ │ │ 0031e8e4 : │ │ │ │ ldr r3, [pc, #20] @ 31e900 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsr #22 │ │ │ │ + addeq sp, r0, r4, lsr #24 │ │ │ │ │ │ │ │ 0031e904 : │ │ │ │ ldr r3, [pc, #20] @ 31e920 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsl #22 │ │ │ │ + addeq sp, r0, r4, lsl #24 │ │ │ │ │ │ │ │ 0031e924 : │ │ │ │ ldr r3, [pc, #20] @ 31e940 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, ror #21 │ │ │ │ + addeq sp, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31e954 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq pc, sl, r0, lsl #26 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -207968,15 +207968,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207997,23 +207997,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 31ea58 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r3, [pc, #460] @ 31ec4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 31eb94 │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -208042,26 +208042,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 31eb7c │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ ldr r2, [pc, #272] @ 31ec50 │ │ │ │ ldr r3, [pc, #256] @ 31ec44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -208099,28 +208099,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ec64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31ea90 │ │ │ │ ldr r0, [pc, #76] @ 31ec68 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31ea90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d143c <__bss_end__@@Base+0xfdc087a4> │ │ │ │ blcc fe9d1440 <__bss_end__@@Base+0xfdc087a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208129,40 +208129,40 @@ │ │ │ │ addseq ip, r8, r4, ror #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0098c2dc │ │ │ │ blcc fe9d145c <__bss_end__@@Base+0xfdc087c4> │ │ │ │ andeq r2, r0, r8, lsl #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, sp, r0, ror sl │ │ │ │ - rsbeq r1, sp, r8, lsl #21 │ │ │ │ + rsbeq r1, sp, r0, ror fp │ │ │ │ + rsbeq r1, sp, r8, lsl #23 │ │ │ │ b 31e9e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 7549b4 │ │ │ │ + bl 754aac │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ed64 │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31ecfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208170,26 +208170,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0628 │ │ │ │ + bl 8b0720 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ed88 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ed40 │ │ │ │ ldr r2, [pc, #136] @ 31edb0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ed64 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e958 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -208227,27 +208227,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 31ee78 │ │ │ │ ldr r1, [pc, #128] @ 31ee7c │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 31ee80 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #92] @ 31ee84 │ │ │ │ ldr lr, [pc, #92] @ 31ee88 │ │ │ │ ldr r1, [pc, #92] @ 31ee8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -208258,20 +208258,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 31ee90 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - addeq lr, r0, r8, asr #5 │ │ │ │ - strheq ip, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r4, r0, r4, lsr fp │ │ │ │ - strheq ip, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, fp, r8, asr #17 │ │ │ │ + b 74fa80 │ │ │ │ + addeq lr, r0, r8, asr #7 │ │ │ │ + strheq ip, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r4, r0, r4, lsr ip │ │ │ │ + strheq ip, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, fp, r8, asr #19 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ addeq pc, sl, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ addseq r6, r6, r8, lsl lr │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -208351,21 +208351,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31eca8 │ │ │ │ ldr r0, [pc, #28] @ 31eff4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 31ef8c │ │ │ │ @ instruction: 0x0098beb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - strdeq r1, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -208391,15 +208391,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ef44 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31f024 │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 31f134 │ │ │ │ @@ -208425,15 +208425,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e958 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208455,15 +208455,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 31f1e0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -208477,17 +208477,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sp, r0, ip, lsr pc │ │ │ │ - rsbeq r1, sp, r8, ror r5 │ │ │ │ - @ instruction: 0x006d1598 │ │ │ │ + addeq lr, r0, ip, lsr r0 │ │ │ │ + rsbeq r1, sp, r8, ror r6 │ │ │ │ + @ instruction: 0x006d1698 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 31f258 │ │ │ │ ldr r2, [pc, #92] @ 31f25c │ │ │ │ @@ -208495,85 +208495,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 31e958 │ │ │ │ - umulleq sp, r0, ip, lr │ │ │ │ - ldrdeq r1, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r1, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + umulleq sp, r0, ip, pc @ │ │ │ │ + ldrdeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 31f32c │ │ │ │ ldr r2, [pc, #176] @ 31f330 │ │ │ │ ldr r1, [pc, #176] @ 31f334 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #128] @ 31f338 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 31f33c │ │ │ │ ldr r2, [pc, #92] @ 31f340 │ │ │ │ ldr r1, [pc, #92] @ 31f344 │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sp, r0, ip, lsl lr │ │ │ │ - rsbeq r1, sp, r8, asr r4 │ │ │ │ - rsbeq r1, sp, r8, ror r4 │ │ │ │ + addeq sp, r0, ip, lsl pc │ │ │ │ + rsbeq r1, sp, r8, asr r5 │ │ │ │ + rsbeq r1, sp, r8, ror r5 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -208585,94 +208585,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 31f49c │ │ │ │ ldr r1, [pc, #296] @ 31f4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #276] @ 31f4a4 │ │ │ │ ldr r1, [pc, #276] @ 31f4a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #236] @ 31f4ac │ │ │ │ ldr r3, [pc, #236] @ 31f4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3400c4 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33ffc4 │ │ │ │ ldr r2, [pc, #160] @ 31f4b4 │ │ │ │ ldr r1, [pc, #160] @ 31f4b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #136] @ 31f4bc │ │ │ │ ldr r1, [pc, #136] @ 31f4c0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 755338 │ │ │ │ + bl 755430 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 7549b4 │ │ │ │ + bl 754aac │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq sp, r0, ip, lsr sp │ │ │ │ - strdeq pc, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq pc, ip, ip, lsl #10 │ │ │ │ - rsbeq r1, sp, r8, asr r3 │ │ │ │ - rsbeq r1, sp, r8, ror r3 │ │ │ │ + addeq sp, r0, ip, lsr lr │ │ │ │ + strdeq pc, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, ip, ip, lsl #12 │ │ │ │ + rsbeq r1, sp, r8, asr r4 │ │ │ │ + rsbeq r1, sp, r8, ror r4 │ │ │ │ addeq pc, sl, ip, lsl #5 │ │ │ │ - rsbeq r1, sp, r0, asr r3 │ │ │ │ - rsbeq ip, fp, r0, lsl #5 │ │ │ │ - ldrsheq r4, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, sp, r0, asr r4 │ │ │ │ + rsbeq ip, fp, r0, lsl #7 │ │ │ │ + ldrsheq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - rsbeq r1, sp, r4, ror #5 │ │ │ │ + rsbeq r1, sp, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 31f5d8 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208699,16 +208699,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 31f5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751064 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 75115c │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f4f4 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -208732,23 +208732,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 31f5ec │ │ │ │ ldr r0, [pc, #40] @ 31f5f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31f508 │ │ │ │ addseq fp, r8, r0, lsr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq sp, r0, r0, ror fp │ │ │ │ - rsbeq ip, fp, r8, asr r1 │ │ │ │ - ldrsbeq r4, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sp, r0, r0, ror ip │ │ │ │ + rsbeq ip, fp, r8, asr r2 │ │ │ │ + ldrsbeq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq sp, [r0], r8 │ │ │ │ - rsbeq r1, sp, ip, asr r1 │ │ │ │ + rsbeq r1, sp, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -208777,16 +208777,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751064 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 75115c │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 31f62c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -208808,15 +208808,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 31f77c │ │ │ │ ldr r0, [pc, #136] @ 31f780 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31f640 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 31f6c4 │ │ │ │ @@ -208832,23 +208832,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ b 31f730 │ │ │ │ @ instruction: 0x0098b7fc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq sp, r0, r4, lsr sl │ │ │ │ - rsbeq ip, fp, r4, lsr #32 │ │ │ │ - rsbseq r4, r0, r0, lsr #5 │ │ │ │ - addeq sp, r0, r8, lsr #19 │ │ │ │ - rsbeq r1, sp, ip, lsr #32 │ │ │ │ + addeq sp, r0, r4, lsr fp │ │ │ │ + rsbeq ip, fp, r4, lsr #2 │ │ │ │ + rsbseq r4, r0, r0, lsr #7 │ │ │ │ + addeq sp, r0, r8, lsr #21 │ │ │ │ + rsbeq r1, sp, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 31f8dc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208876,26 +208876,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 31f8ec │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751064 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 75115c │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f7b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31f838 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e958 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 31f828 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f8cc │ │ │ │ @@ -208911,37 +208911,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e958 │ │ │ │ b 31f828 │ │ │ │ ldr r1, [pc, #60] @ 31f8f0 │ │ │ │ ldr r0, [pc, #60] @ 31f8f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 31f8a0 │ │ │ │ addseq fp, r8, r0, ror r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq sp, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x006bbe98 │ │ │ │ - rsbseq r4, r0, r4, lsl r1 │ │ │ │ - addeq sp, r0, r8, ror #15 │ │ │ │ - rsbeq r0, sp, ip, ror #28 │ │ │ │ + addeq sp, r0, ip, lsr #19 │ │ │ │ + @ instruction: 0x006bbf98 │ │ │ │ + rsbseq r4, r0, r4, lsl r2 │ │ │ │ + addeq sp, r0, r8, ror #17 │ │ │ │ + rsbeq r0, sp, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 31fc24 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208986,16 +208986,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751064 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 75115c │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f94c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -209028,15 +209028,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 31f964 │ │ │ │ ldr r1, [pc, #484] @ 31fc48 │ │ │ │ ldr r0, [pc, #484] @ 31fc4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 31f960 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -209044,15 +209044,15 @@ │ │ │ │ b 31fa4c │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 31fbec │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 31fa4c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31fa4c │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31fc10 │ │ │ │ @@ -209069,15 +209069,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e958 │ │ │ │ b 31fa4c │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209112,23 +209112,23 @@ │ │ │ │ bne 31fa4c │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ b 31fa4c │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 31fb94 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 31fa4c │ │ │ │ mov r2, #1 │ │ │ │ @@ -209143,40 +209143,40 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, r4, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0098b4d8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x0098b4b0 │ │ │ │ strdeq sp, [r0], r0 │ │ │ │ - rsbeq fp, fp, r0, ror #25 │ │ │ │ - rsbseq r3, r0, ip, asr pc │ │ │ │ - addeq sp, r0, r4, lsl #13 │ │ │ │ - addeq sp, r0, r8, lsr r6 │ │ │ │ - strheq r0, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, fp, r0, ror #27 │ │ │ │ + rsbseq r4, r0, ip, asr r0 │ │ │ │ + addeq sp, r0, r4, lsl #15 │ │ │ │ + addeq sp, r0, r8, lsr r7 │ │ │ │ + strheq r0, [sp], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 31fc98 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ add r1, pc, #88 @ 0x58 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #64 @ 0x40 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, #10 │ │ │ │ add r4, r4, #960 @ 0x3c0 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #-8] │ │ │ │ str r2, [r4, #-4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -209188,53 +209188,53 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d24e4 <__bss_end__@@Base+0xfdc0984c> │ │ │ │ blcc fe9d24e8 <__bss_end__@@Base+0xfdc09850> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31fcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq lr, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #1 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #1036] @ 0x40c │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1040] @ 0x410 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #2 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #4 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #8 │ │ │ │ beq 31fd84 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31fcf8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -209261,24 +209261,24 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r2, #1004 @ 0x3ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r2, #980] @ 0x3d4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fef8 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31feb4 │ │ │ │ add r7, r4, #920 @ 0x398 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0628 │ │ │ │ + bl 8b0720 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31fe5c │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ add r1, r7, r0 │ │ │ │ sub r2, r2, r0 │ │ │ │ str r2, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -209332,15 +209332,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #88] @ 31ff7c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fef8 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq 31fe90 │ │ │ │ lsr r1, r6, #5 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -209365,45 +209365,45 @@ │ │ │ │ ldr r1, [pc, #140] @ 32002c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #112] @ 320030 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #100] @ 320034 │ │ │ │ ldr r0, [pc, #100] @ 320038 │ │ │ │ ldr r1, [pc, #100] @ 32003c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, r8, lsr #3 │ │ │ │ - rsbeq fp, fp, ip, ror #13 │ │ │ │ - rsbseq r3, r0, r4, ror #18 │ │ │ │ + addeq sp, r0, r8, lsr #5 │ │ │ │ + rsbeq fp, fp, ip, ror #15 │ │ │ │ + rsbseq r3, r0, r4, ror #20 │ │ │ │ muleq r0, r4, sl │ │ │ │ addeq lr, sl, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ umullseq r5, r6, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -209444,15 +209444,15 @@ │ │ │ │ ldr r4, [r5, #976] @ 0x3d0 │ │ │ │ tst r3, #2 │ │ │ │ beq 3200a8 │ │ │ │ ldr r3, [r5, #940] @ 0x3ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3200a8 │ │ │ │ add r0, r5, #1004 @ 0x3ec │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ ldr r2, [r5, #940] @ 0x3ac │ │ │ │ ldr r3, [r5, #972] @ 0x3cc │ │ │ │ sub r2, r2, #1 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #940] @ 0x3ac │ │ │ │ @@ -209474,54 +209474,54 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ beq 3200a8 │ │ │ │ ldr r1, [pc, #280] @ 320274 │ │ │ │ ldr r0, [pc, #280] @ 320278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a8 │ │ │ │ ldr r3, [pc, #248] @ 320270 │ │ │ │ ldr r4, [r5, #988] @ 0x3dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3200a8 │ │ │ │ ldr r1, [pc, #236] @ 32027c │ │ │ │ ldr r0, [pc, #236] @ 320280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a8 │ │ │ │ ldr r3, [pc, #196] @ 320270 │ │ │ │ ldr r4, [r5, #992] @ 0x3e0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3200a8 │ │ │ │ ldr r1, [pc, #192] @ 320284 │ │ │ │ ldr r0, [pc, #192] @ 320288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a8 │ │ │ │ ldr r3, [pc, #144] @ 320270 │ │ │ │ ldr r4, [r5, #996] @ 0x3e4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3200a8 │ │ │ │ ldr r1, [pc, #148] @ 32028c │ │ │ │ ldr r0, [pc, #148] @ 320290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a8 │ │ │ │ ldr r4, [r5, #960] @ 0x3c0 │ │ │ │ b 3200a8 │ │ │ │ ldr r4, [r5, #964] @ 0x3c4 │ │ │ │ b 3200a8 │ │ │ │ ldr r1, [pc, #76] @ 320270 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ @@ -209529,38 +209529,38 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3200a4 │ │ │ │ ldr r1, [pc, #92] @ 320294 │ │ │ │ ldr r0, [pc, #92] @ 320298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a4 │ │ │ │ ldr r1, [pc, #72] @ 32029c │ │ │ │ ldr r0, [pc, #72] @ 3202a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3200a4 │ │ │ │ @ instruction: 0x0098adb4 │ │ │ │ - addeq sp, r0, r8, lsr #1 │ │ │ │ + addeq sp, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq ip, r0, ip, ror #31 │ │ │ │ - rsbeq r0, sp, r8, asr #12 │ │ │ │ - @ instruction: 0x0080cfb8 │ │ │ │ - rsbeq r0, sp, r4, lsr r6 │ │ │ │ - addeq ip, r0, r4, lsl #31 │ │ │ │ - rsbeq r0, sp, ip, lsl r6 │ │ │ │ - addeq ip, r0, r0, asr pc │ │ │ │ - rsbeq r0, sp, r4, lsl #12 │ │ │ │ - addeq ip, r0, r0, lsl pc │ │ │ │ - rsbeq r0, sp, r8, ror #11 │ │ │ │ + addeq sp, r0, ip, ror #1 │ │ │ │ + rsbeq r0, sp, r8, asr #14 │ │ │ │ + strheq sp, [r0], r8 │ │ │ │ + rsbeq r0, sp, r4, lsr r7 │ │ │ │ + addeq sp, r0, r4, lsl #1 │ │ │ │ + rsbeq r0, sp, ip, lsl r7 │ │ │ │ + addeq sp, r0, r0, asr r0 │ │ │ │ + rsbeq r0, sp, r4, lsl #14 │ │ │ │ + addeq sp, r0, r0, lsl r0 │ │ │ │ + rsbeq r0, sp, r8, ror #13 │ │ │ │ strdeq ip, [r0], r4 │ │ │ │ - rsbeq r0, sp, r4, lsr r5 │ │ │ │ + rsbeq r0, sp, r4, lsr r6 │ │ │ │ ldr r3, [r0, #968] @ 0x3c8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #972] @ 0x3cc │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -209679,15 +209679,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3204a0 │ │ │ │ ldr r1, [pc, #1132] @ 3208fc │ │ │ │ ldr r0, [pc, #1132] @ 320900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ tst r5, #16 │ │ │ │ bne 320878 │ │ │ │ tst r5, #32 │ │ │ │ beq 320894 │ │ │ │ ldr r3, [pc, #1204] @ 32096c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209704,24 +209704,24 @@ │ │ │ │ bcc 320388 │ │ │ │ ldr r3, [r4, #1000] @ 0x3e8 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 32051c │ │ │ │ add r1, pc, #976 @ 0x3d0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r5, [r4, #968] @ 0x3c8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #948 @ 0x3b4 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, #10 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #952] @ 0x3b8 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ b 320388 │ │ │ │ ldr r3, [pc, #1064] @ 32096c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209753,15 +209753,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3205c8 │ │ │ │ ldr r1, [pc, #856] @ 320910 │ │ │ │ ldr r0, [pc, #856] @ 320914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ tst r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #936] @ 0x3a8 │ │ │ │ b 320388 │ │ │ │ ldr r3, [pc, #908] @ 32096c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209837,17 +209837,17 @@ │ │ │ │ ldr r1, [pc, #576] @ 320940 │ │ │ │ ldr r0, [pc, #576] @ 320944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r8, [r4, #980] @ 0x3d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r3, #16 │ │ │ │ and r8, r8, #3 │ │ │ │ movne r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ @@ -209858,15 +209858,15 @@ │ │ │ │ ldr r5, [r2] │ │ │ │ ands r2, r5, #2048 @ 0x800 │ │ │ │ moveq r5, r2 │ │ │ │ beq 320770 │ │ │ │ ldr r0, [pc, #484] @ 320948 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sp │ │ │ │ bl 25432c │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -209903,15 +209903,15 @@ │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r7 │ │ │ │ adc r3, r3, r9 │ │ │ │ ldr r0, [r4, #944] @ 0x3b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r1, [pc, #324] @ 32096c │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 320388 │ │ │ │ ldr r0, [pc, #276] @ 320950 │ │ │ │ ldr r1, [pc, #316] @ 32097c │ │ │ │ @@ -209925,15 +209925,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 320954 │ │ │ │ ldr r0, [pc, #244] @ 320958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [pc, #236] @ 32096c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 320a20 │ │ │ │ tst r5, #32 │ │ │ │ bne 3204c4 │ │ │ │ @@ -209945,86 +209945,86 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3204c4 │ │ │ │ ldr r1, [pc, #164] @ 32095c │ │ │ │ ldr r0, [pc, #164] @ 320960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3204c4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d30dc <__bss_end__@@Base+0xfdc0a444> │ │ │ │ blcc fe9d30e0 <__bss_end__@@Base+0xfdc0a448> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sl, r8, ip, lsl #22 │ │ │ │ @ instruction: 0x0098aad8 │ │ │ │ ldrdeq ip, [r0], sl │ │ │ │ addseq sl, r8, ip, lsl #21 │ │ │ │ addseq sl, r8, r0, asr #20 │ │ │ │ addseq sl, r8, ip, lsl #20 │ │ │ │ @ instruction: 0x0098a9d4 │ │ │ │ - @ instruction: 0x0080ccb8 │ │ │ │ - rsbeq r0, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0x0080cdb8 │ │ │ │ + rsbeq r0, sp, r8, lsr #9 │ │ │ │ addseq sl, r8, r4, asr #17 │ │ │ │ - addeq ip, r0, ip, asr #23 │ │ │ │ - strheq r0, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - umulleq ip, r0, r0, fp │ │ │ │ - rsbeq r0, sp, ip, ror #3 │ │ │ │ + addeq ip, r0, ip, asr #25 │ │ │ │ + strheq r0, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + umulleq ip, r0, r0, ip │ │ │ │ + rsbeq r0, sp, ip, ror #5 │ │ │ │ addseq sl, r8, r8, lsr #16 │ │ │ │ - addeq ip, r0, r0, lsr fp │ │ │ │ - rsbeq r0, sp, r4, ror #6 │ │ │ │ + addeq ip, r0, r0, lsr ip │ │ │ │ + rsbeq r0, sp, r4, ror #8 │ │ │ │ @ instruction: 0x0098a7d8 │ │ │ │ - addeq ip, r0, r0, ror #21 │ │ │ │ - rsbeq r0, sp, ip, asr r1 │ │ │ │ + addeq ip, r0, r0, ror #23 │ │ │ │ + rsbeq r0, sp, ip, asr r2 │ │ │ │ addseq sl, r8, ip, lsl #15 │ │ │ │ - umulleq ip, r0, r4, sl │ │ │ │ - rsbeq r0, sp, r8, ror #5 │ │ │ │ + umulleq ip, r0, r4, fp │ │ │ │ + rsbeq r0, sp, r8, ror #7 │ │ │ │ addseq sl, r8, r0, asr #14 │ │ │ │ - addeq ip, r0, r8, asr #20 │ │ │ │ - rsbeq r0, sp, r8, asr #4 │ │ │ │ - rsbeq r0, sp, r0, lsl #4 │ │ │ │ + addeq ip, r0, r8, asr #22 │ │ │ │ + rsbeq r0, sp, r8, asr #6 │ │ │ │ + rsbeq r0, sp, r0, lsl #6 │ │ │ │ addseq sl, r8, r4, asr #12 │ │ │ │ addseq sl, r8, r0, ror #11 │ │ │ │ - addeq ip, r0, r8, ror #17 │ │ │ │ - rsbeq pc, ip, r0, asr #31 │ │ │ │ - umulleq ip, r0, r0, r8 │ │ │ │ - strdeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - addeq ip, r0, r8, lsr #15 │ │ │ │ - rsbeq pc, ip, r8, lsr pc @ │ │ │ │ + addeq ip, r0, r8, ror #19 │ │ │ │ + rsbeq r0, sp, r0, asr #1 │ │ │ │ + umulleq ip, r0, r0, r9 │ │ │ │ + strdeq r0, [sp], #-4 @ │ │ │ │ + addeq ip, r0, r8, lsr #17 │ │ │ │ + rsbeq r0, sp, r8, lsr r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq ip, r0, r4, ror r7 │ │ │ │ - rsbeq pc, ip, r0, lsr pc @ │ │ │ │ + addeq ip, r0, r4, ror r8 │ │ │ │ + rsbeq r0, sp, r0, lsr r0 │ │ │ │ addseq sl, r8, ip, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r0, r4, lsr r7 │ │ │ │ - rsbeq pc, ip, r8, ror #27 │ │ │ │ - addeq ip, r0, r0, lsr #14 │ │ │ │ - rsbeq pc, ip, r4, lsr lr @ │ │ │ │ - addeq ip, r0, r4, lsl #14 │ │ │ │ - rsbeq pc, ip, r0, asr #28 │ │ │ │ + addeq ip, r0, r4, lsr r8 │ │ │ │ + rsbeq pc, ip, r8, ror #29 │ │ │ │ + addeq ip, r0, r0, lsr #16 │ │ │ │ + rsbeq pc, ip, r4, lsr pc @ │ │ │ │ + addeq ip, r0, r4, lsl #16 │ │ │ │ + rsbeq pc, ip, r0, asr #30 │ │ │ │ ldr r1, [pc, #-60] @ 320964 │ │ │ │ ldr r0, [pc, #-60] @ 320968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ tst r5, #768 @ 0x300 │ │ │ │ beq 3204e0 │ │ │ │ ldr r3, [pc, #-84] @ 32096c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3204e0 │ │ │ │ ldr r1, [pc, #-100] @ 320970 │ │ │ │ ldr r0, [pc, #-100] @ 320974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3204e0 │ │ │ │ ldr r2, [pc, #-120] @ 320978 │ │ │ │ ldr r3, [pc, #-120] @ 32097c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -210037,22 +210037,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 320708 │ │ │ │ ldr r1, [pc, #-160] @ 320988 │ │ │ │ ldr r0, [pc, #-160] @ 32098c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3204a8 │ │ │ │ ldr r1, [pc, #-180] @ 320990 │ │ │ │ ldr r0, [pc, #-180] @ 320994 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 320894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ 320af0 │ │ │ │ ldr r2, [pc, #128] @ 320af4 │ │ │ │ @@ -210060,15 +210060,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #60 @ 0x3c │ │ │ │ str r2, [r0, #960] @ 0x3c0 │ │ │ │ str r2, [r0, #964] @ 0x3c4 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ @@ -210085,16 +210085,16 @@ │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 31fcf8 │ │ │ │ ldrdeq ip, [r0], r4 │ │ │ │ - rsbeq pc, ip, r4, lsr pc @ │ │ │ │ - rsbeq pc, ip, r0, asr pc @ │ │ │ │ + rsbeq r0, sp, r4, lsr r0 │ │ │ │ + rsbeq r0, sp, r0, asr r0 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 320bc0 │ │ │ │ ldr r2, [pc, #168] @ 320bc4 │ │ │ │ @@ -210102,51 +210102,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #120] @ 320bcc │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ ldr r2, [pc, #88] @ 320bd0 │ │ │ │ ldr r1, [pc, #88] @ 320bd4 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #944] @ 0x3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r4, #1004 @ 0x3ec │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r0, ip, lsr #12 │ │ │ │ - rsbeq pc, ip, ip, lsl #29 │ │ │ │ - rsbeq pc, ip, r8, lsr #29 │ │ │ │ + addeq ip, r0, ip, lsr #14 │ │ │ │ + rsbeq pc, ip, ip, lsl #31 │ │ │ │ + rsbeq pc, ip, r8, lsr #31 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -210158,122 +210158,122 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #336] @ 320d74 │ │ │ │ ldr r1, [pc, #336] @ 320d78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #324] @ 320d7c │ │ │ │ ldr r7, [pc, #324] @ 320d80 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #296] @ 320d84 │ │ │ │ ldr r1, [pc, #296] @ 320d88 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - bl 755338 │ │ │ │ + bl 755430 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r9, r5, #1040 @ 0x410 │ │ │ │ add fp, r5, #752 @ 0x2f0 │ │ │ │ str r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 7549b4 │ │ │ │ + bl 754aac │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 33ffc4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33ffc4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r9, #4 │ │ │ │ bl 33ffc4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r9, #8 │ │ │ │ bl 33ffc4 │ │ │ │ ldr r2, [pc, #112] @ 320d8c │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3400c4 │ │ │ │ - addeq ip, r0, r8, asr r5 │ │ │ │ - ldrdeq pc, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq pc, ip, ip, lsr #27 │ │ │ │ - rsbeq sl, fp, r0, ror sl │ │ │ │ - rsbseq r2, r0, ip, ror #25 │ │ │ │ - rsbeq sp, ip, r8, lsr ip │ │ │ │ - rsbeq sp, ip, ip, asr #24 │ │ │ │ + addeq ip, r0, r8, asr r6 │ │ │ │ + ldrdeq pc, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, ip, ip, lsr #29 │ │ │ │ + rsbeq sl, fp, r0, ror fp │ │ │ │ + rsbseq r2, r0, ip, ror #27 │ │ │ │ + rsbeq sp, ip, r8, lsr sp │ │ │ │ + rsbeq sp, ip, ip, asr #26 │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ - rsbeq pc, ip, r4, lsl #27 │ │ │ │ + rsbeq pc, ip, r4, lsl #29 │ │ │ │ addeq sp, sl, r0, asr #19 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 320db4 │ │ │ │ ldr r3, [pc, #32] @ 320dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r0, lsr r4 │ │ │ │ + addeq ip, r0, r0, lsr r5 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -210281,15 +210281,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 320e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sp, sl, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 320e98 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210299,15 +210299,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -210317,18 +210317,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 320e8c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 753bac │ │ │ │ - addeq ip, r0, r4, lsr #7 │ │ │ │ - rsbeq pc, ip, r8, ror #24 │ │ │ │ - rsbeq pc, ip, r0, lsl #25 │ │ │ │ + b 753ca4 │ │ │ │ + addeq ip, r0, r4, lsr #9 │ │ │ │ + rsbeq pc, ip, r8, ror #26 │ │ │ │ + rsbeq pc, ip, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 321110 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 321114 │ │ │ │ @@ -210336,15 +210336,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 32111c │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -210386,15 +210386,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 3210d8 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320fdc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -210467,27 +210467,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 320fc8 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320fdc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 320fc8 │ │ │ │ - addeq ip, r0, ip, lsl #6 │ │ │ │ - strdeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, ip, r4, lsl ip @ │ │ │ │ - addeq ip, r0, r4, lsr #5 │ │ │ │ + addeq ip, r0, ip, lsl #8 │ │ │ │ + strdeq pc, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, ip, r4, lsl sp @ │ │ │ │ + addeq ip, r0, r4, lsr #7 │ │ │ │ bge fedcbbd4 <__bss_end__@@Base+0xfe002f3c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -210557,17 +210557,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bge fedcbd04 <__bss_end__@@Base+0xfe00306c> │ │ │ │ - umulleq fp, r0, r8, pc @ │ │ │ │ - rsbeq pc, ip, ip, lsl #17 │ │ │ │ - rsbeq pc, ip, ip, lsr #17 │ │ │ │ + umulleq ip, r0, r8, r0 │ │ │ │ + rsbeq pc, ip, ip, lsl #19 │ │ │ │ + rsbeq pc, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3213b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -210576,25 +210576,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3213b4 │ │ │ │ ldr r1, [pc, #292] @ 3213b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #272] @ 3213bc │ │ │ │ ldr r1, [pc, #272] @ 3213c0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #240] @ 3213c4 │ │ │ │ ldr r1, [pc, #240] @ 3213c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 3213cc │ │ │ │ @@ -210631,44 +210631,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #112] @ 3213f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r0, r4, asr pc │ │ │ │ - rsbeq sl, fp, r4, lsl #8 │ │ │ │ - rsbseq r2, r0, ip, ror r6 │ │ │ │ - strdeq pc, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, ip, r8, lsl #16 │ │ │ │ + addeq ip, r0, r4, asr r0 │ │ │ │ + rsbeq sl, fp, r4, lsl #10 │ │ │ │ + rsbseq r2, r0, ip, ror r7 │ │ │ │ + strdeq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, ip, r8, lsl #18 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + strheq pc, [ip], #-132 @ 0xffffff7c @ │ │ │ │ addseq r4, r6, r8, lsl #29 │ │ │ │ strdeq sp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 32151c │ │ │ │ @@ -210754,28 +210754,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r0, r4, lsl #25 │ │ │ │ - rsbeq pc, ip, r4, lsl #11 │ │ │ │ - rsbeq pc, ip, r0, ror r5 @ │ │ │ │ + addeq fp, r0, r4, lsl #27 │ │ │ │ + rsbeq pc, ip, r4, lsl #13 │ │ │ │ + rsbeq pc, ip, r0, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 32160c │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -210784,28 +210784,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r0, ip, lsl #24 │ │ │ │ - rsbeq pc, ip, ip, lsl #10 │ │ │ │ - strdeq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq fp, r0, ip, lsl #26 │ │ │ │ + rsbeq pc, ip, ip, lsl #12 │ │ │ │ + strdeq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3216ac │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3216b0 │ │ │ │ @@ -210813,15 +210813,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 321680 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -210835,32 +210835,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq fp, r0, r8, fp │ │ │ │ - rsbeq pc, ip, r8, lsl #9 │ │ │ │ - @ instruction: 0x006cf49c │ │ │ │ + umulleq fp, r0, r8, ip │ │ │ │ + rsbeq pc, ip, r8, lsl #11 │ │ │ │ + @ instruction: 0x006cf59c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 321794 │ │ │ │ ldr r2, [pc, #196] @ 321798 │ │ │ │ ldr r1, [pc, #196] @ 32179c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #164] @ 3217a0 │ │ │ │ ldr r8, [pc, #164] @ 3217a4 │ │ │ │ ldr r7, [pc, #164] @ 3217a8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210868,42 +210868,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 321728 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 321774 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32171c │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ cmp r4, r6 │ │ │ │ bne 321728 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strdeq fp, [r0], ip │ │ │ │ - rsbeq pc, ip, ip, ror #7 │ │ │ │ - rsbeq pc, ip, r0, lsl #8 │ │ │ │ + rsbeq pc, ip, ip, ror #9 │ │ │ │ + rsbeq pc, ip, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210922,15 +210922,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 321ad8 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 321adc │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -210951,15 +210951,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 321978 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8b0644 │ │ │ │ + bl 8b073c │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 3219cc │ │ │ │ mov r5, r1 │ │ │ │ b 3219c4 │ │ │ │ tst r5, #1 │ │ │ │ @@ -211098,21 +211098,21 @@ │ │ │ │ b 321a14 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 321a14 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r0, r8, lsl #20 │ │ │ │ + addeq fp, r0, r8, lsl #22 │ │ │ │ addseq r9, r8, r4, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq pc, ip, r0, ror #5 │ │ │ │ - rsbeq pc, ip, ip, asr #5 │ │ │ │ - umulleq fp, r0, r7, r9 │ │ │ │ - addeq fp, r0, r6, lsl #17 │ │ │ │ + rsbeq pc, ip, r0, ror #7 │ │ │ │ + rsbeq pc, ip, ip, asr #7 │ │ │ │ + umulleq fp, r0, r7, sl │ │ │ │ + addeq fp, r0, r6, lsl #19 │ │ │ │ umullseq r9, r8, ip, r4 │ │ │ │ addseq r9, r8, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 321b2c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -211152,32 +211152,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b59b0 │ │ │ │ + b 9b5aa8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -211188,60 +211188,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 321c34 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ tst r1, #1 │ │ │ │ bne 321c64 │ │ │ │ tst r1, #2 │ │ │ │ beq 321cc0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321cc0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321c84 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 321c3c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 321cac │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 321c3c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ tst r1, #8 │ │ │ │ beq 321cd4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 321c24 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 321dbc │ │ │ │ @@ -211253,30 +211253,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ ldr r2, [pc, #72] @ 321dc4 │ │ │ │ ldr r3, [pc, #64] @ 321dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -211325,47 +211325,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 321f30 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d9c3c │ │ │ │ + bl 9d9d34 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d9c44 │ │ │ │ + bl 9d9d3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d9e88 │ │ │ │ + bl 9d9f80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9da11c │ │ │ │ + bl 9da214 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 32200c │ │ │ │ - bl 9d9e88 │ │ │ │ + bl 9d9f80 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9da448 │ │ │ │ + bl 9da540 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d9c44 │ │ │ │ + bl 9d9d3c │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d9cf0 │ │ │ │ - bl 9da448 │ │ │ │ + bl 9d9de8 │ │ │ │ + bl 9da540 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ ldr r3, [pc, #304] @ 322010 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 321f48 │ │ │ │ ldr r2, [pc, #288] @ 322014 │ │ │ │ ldr r3, [pc, #268] @ 322004 │ │ │ │ @@ -211408,51 +211408,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 32202c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 321eec │ │ │ │ ldr r0, [pc, #80] @ 322030 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 321eec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, ip, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r8, r4, lsr #32 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r8, r8, lsr #30 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, ip, ror #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, ip, ip, asr #24 │ │ │ │ - rsbeq lr, ip, r8, lsl #25 │ │ │ │ + rsbeq lr, ip, ip, asr #26 │ │ │ │ + rsbeq lr, ip, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 32217c │ │ │ │ ldr r2, [pc, #304] @ 322180 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211461,19 +211461,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 322104 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -211519,29 +211519,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 3220ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #32] @ 322188 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 322104 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00988dd0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, r0, lsl sp │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 322198 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x008ac6bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -211559,29 +211559,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99af8c │ │ │ │ + bl 99b084 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99af8c │ │ │ │ + bl 99b084 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, r4 │ │ │ │ bl 322034 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -211615,21 +211615,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ mov r0, r4 │ │ │ │ bl 321dc8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 322034 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211651,15 +211651,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ba0 │ │ │ │ ldr r2, [pc, #80] @ 3223b0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -211682,32 +211682,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 32242c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr lr, [pc, #60] @ 322430 │ │ │ │ ldr ip, [pc, #60] @ 322434 │ │ │ │ ldr r1, [pc, #60] @ 322438 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - addeq sl, r0, r4, ror #28 │ │ │ │ - strheq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r1, r0, r4, lsr r5 │ │ │ │ + b 74fa80 │ │ │ │ + addeq sl, r0, r4, ror #30 │ │ │ │ + strheq r9, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r0, r4, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0x009642f4 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 322474 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -211742,26 +211742,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b518 │ │ │ │ + bl 99b610 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 322500 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321bfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 99aff4 │ │ │ │ + bl 99b0ec │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3224ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 32261c │ │ │ │ @@ -211770,40 +211770,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #196] @ 322628 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr r1, [pc, #152] @ 32262c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ ldr r0, [pc, #120] @ 322630 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 33f0c8 │ │ │ │ ldr r0, [pc, #104] @ 322634 │ │ │ │ ldr r3, [pc, #104] @ 322638 │ │ │ │ @@ -211812,28 +211812,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99afa4 │ │ │ │ + bl 99b09c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99afa4 │ │ │ │ + bl 99b09c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32219c │ │ │ │ - addeq sl, r0, ip, lsl #26 │ │ │ │ - rsbeq lr, ip, r8, lsr #15 │ │ │ │ - rsbseq r6, r2, r8, ror r0 │ │ │ │ + addeq sl, r0, ip, lsl #28 │ │ │ │ + rsbeq lr, ip, r8, lsr #17 │ │ │ │ + rsbseq r6, r2, r8, ror r1 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -211847,46 +211847,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8b13b4 │ │ │ │ + bl 8b14ac │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3226ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 3226c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99afec │ │ │ │ + bl 99b0e4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99afec │ │ │ │ + bl 99b0e4 │ │ │ │ ldr r0, [pc, #28] @ 3226fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33f288 │ │ │ │ ldrdeq sl, [r0], r8 │ │ │ │ - rsbeq lr, ip, r8, ror r6 │ │ │ │ - rsbseq r5, r2, r8, asr #30 │ │ │ │ + rsbeq lr, ip, r8, ror r7 │ │ │ │ + rsbseq r6, r2, r8, asr #32 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211904,41 +211904,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 3227ac │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 321bfc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 32274c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 99b518 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322798 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99aff4 │ │ │ │ + bl 99b0ec │ │ │ │ b 3227a4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -211989,15 +211989,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 322844 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0628 │ │ │ │ + bl 8b0720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3228d8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 322854 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -212009,15 +212009,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3229f0 │ │ │ │ ldr r2, [pc, #356] @ 322a5c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 322854 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -212025,19 +212025,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3229cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b170 │ │ │ │ + bl 99b268 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 322888 │ │ │ │ tst r3, #32 │ │ │ │ @@ -212047,15 +212047,15 @@ │ │ │ │ bne 322898 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 321bfc │ │ │ │ b 322898 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -212096,26 +212096,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq sl, r0, r0, ror #16 │ │ │ │ - rsbeq lr, ip, r4, lsr #6 │ │ │ │ - rsbeq lr, ip, ip, ror #6 │ │ │ │ - addeq sl, r0, ip, lsr r8 │ │ │ │ - rsbeq lr, ip, r0, lsl #6 │ │ │ │ - rsbeq lr, ip, r8, ror #6 │ │ │ │ - addeq sl, r0, r8, lsl r8 │ │ │ │ - ldrdeq lr, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq lr, ip, r8, lsl #6 │ │ │ │ + addeq sl, r0, r0, ror #18 │ │ │ │ + rsbeq lr, ip, r4, lsr #8 │ │ │ │ + rsbeq lr, ip, ip, ror #8 │ │ │ │ + addeq sl, r0, ip, lsr r9 │ │ │ │ + rsbeq lr, ip, r0, lsl #8 │ │ │ │ + rsbeq lr, ip, r8, ror #8 │ │ │ │ + addeq sl, r0, r8, lsl r9 │ │ │ │ + ldrdeq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, ip, r8, lsl #8 │ │ │ │ strdeq sl, [r0], r4 │ │ │ │ - strheq lr, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq lr, ip, r8, asr #5 │ │ │ │ + strheq lr, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, ip, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -212156,15 +212156,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 322c3c │ │ │ │ ldr r2, [pc, #284] @ 322c60 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -212193,29 +212193,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 322b58 │ │ │ │ ldr r0, [pc, #128] @ 322c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 322c20 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322bb0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 322bb0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322bb0 │ │ │ │ ldr r0, [pc, #76] @ 322c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -212225,19 +212225,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 322c78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq lr, ip, r0, ror #3 │ │ │ │ - rsbeq lr, ip, r8, ror #2 │ │ │ │ + rsbeq lr, ip, r0, ror #5 │ │ │ │ + rsbeq lr, ip, r8, ror #4 │ │ │ │ strdeq sl, [r0], r0 │ │ │ │ - strheq lr, [ip], #-0 @ │ │ │ │ - rsbeq lr, ip, r8, lsl r1 │ │ │ │ + strheq lr, [ip], #-16 @ │ │ │ │ + rsbeq lr, ip, r8, lsl r2 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212388,15 +212388,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 322d38 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8b0888 │ │ │ │ + bl 8b0980 │ │ │ │ b 322d38 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 322d38 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -212406,15 +212406,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 322d38 │ │ │ │ mov r0, r6 │ │ │ │ bl 321ce8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #756] @ 323238 │ │ │ │ ldr r3, [pc, #724] @ 32321c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212423,24 +212423,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 99af8c │ │ │ │ + bl 99b084 │ │ │ │ b 322e2c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 323104 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -212486,22 +212486,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 32324c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 322d04 │ │ │ │ cmp r4, #0 │ │ │ │ bne 322dd0 │ │ │ │ tst r3, #15 │ │ │ │ beq 322d38 │ │ │ │ b 322de0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -212519,15 +212519,15 @@ │ │ │ │ b 322e80 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 99af8c │ │ │ │ + bl 99b084 │ │ │ │ b 322e34 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 323250 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -212556,68 +212556,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 32313c │ │ │ │ b 322e04 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b518 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3231e8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99aff4 │ │ │ │ + bl 99b0ec │ │ │ │ b 322fc4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 322de0 │ │ │ │ b 322dcc │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 322e80 │ │ │ │ ldr r0, [pc, #128] @ 323258 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 322d04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b170 │ │ │ │ + bl 99b268 │ │ │ │ b 32319c │ │ │ │ ldr r3, [pc, #96] @ 32325c │ │ │ │ ldr r1, [pc, #96] @ 323260 │ │ │ │ ldr r0, [pc, #96] @ 323264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 323268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r8, r8, r8, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, ip, lsr r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq sl, r0, ip, lsl #10 │ │ │ │ + addeq sl, r0, ip, lsl #12 │ │ │ │ ldrsbeq r8, [r8], ip │ │ │ │ addseq r8, r8, r4, lsr r0 │ │ │ │ umullseq r7, r8, r4, pc @ │ │ │ │ @ instruction: 0x00987ed8 │ │ │ │ addseq r7, r8, r8, lsr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, ip, r8, lsl #27 │ │ │ │ + rsbeq sp, ip, r8, lsl #29 │ │ │ │ @ instruction: 0x00987cfc │ │ │ │ @ instruction: 0x00987cb4 │ │ │ │ - rsbeq sp, ip, r8, ror ip │ │ │ │ - addeq sl, r0, r8, lsr r0 │ │ │ │ - strdeq sp, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq sp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, ip, r8, ror sp │ │ │ │ + addeq sl, r0, r8, lsr r1 │ │ │ │ + strdeq sp, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq sp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -212734,15 +212734,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 321bfc │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 32330c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ b 32330c │ │ │ │ ldr r3, [pc, #412] @ 323604 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323320 │ │ │ │ ldr r3, [pc, #396] @ 323608 │ │ │ │ @@ -212758,22 +212758,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 323610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 323320 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 32350c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -212787,15 +212787,15 @@ │ │ │ │ bl 322034 │ │ │ │ b 3234e8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 32330c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 3235b0 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32357c │ │ │ │ @@ -212805,31 +212805,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 323440 │ │ │ │ ldr r0, [pc, #168] @ 323614 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 323320 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 323558 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b170 │ │ │ │ + bl 99b268 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 323540 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 323618 │ │ │ │ ldr r1, [pc, #72] @ 32361c │ │ │ │ ldr r0, [pc, #72] @ 323620 │ │ │ │ @@ -212838,50 +212838,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, r8, r8, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r8, r0, asr fp │ │ │ │ - addeq r9, r0, r3, asr #30 │ │ │ │ + addeq sl, r0, r3, asr #32 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00987af4 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, ip, ip, lsr #19 │ │ │ │ - rsbeq sp, ip, r8, asr #18 │ │ │ │ - addeq r9, r0, r4, ror #24 │ │ │ │ - rsbeq sp, ip, r4, lsr #14 │ │ │ │ - rsbeq sp, ip, r0, lsr #16 │ │ │ │ + rsbeq sp, ip, ip, lsr #21 │ │ │ │ + rsbeq sp, ip, r8, asr #20 │ │ │ │ + addeq r9, r0, r4, ror #26 │ │ │ │ + rsbeq sp, ip, r4, lsr #16 │ │ │ │ + rsbeq sp, ip, r0, lsr #18 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 323638 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ addeq fp, sl, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3236c4 │ │ │ │ ldr r2, [pc, #112] @ 3236c8 │ │ │ │ ldr r1, [pc, #112] @ 3236cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #84] @ 3236d0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #68] @ 3236d4 │ │ │ │ ldr r2, [pc, #68] @ 3236d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -212889,17 +212889,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r0, r4, asr ip │ │ │ │ - rsbeq r8, fp, ip, lsr #32 │ │ │ │ - rsbseq r0, r0, r8, lsr #5 │ │ │ │ + addeq r9, r0, r4, asr sp │ │ │ │ + rsbeq r8, fp, ip, lsr #2 │ │ │ │ + rsbseq r0, r0, r8, lsr #7 │ │ │ │ addseq r3, r6, ip, lsr #14 │ │ │ │ addeq fp, sl, r0, ror #7 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212911,15 +212911,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 32376c │ │ │ │ ldr r1, [pc, #96] @ 323770 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #76] @ 323774 │ │ │ │ ldr r2, [pc, #76] @ 323778 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -212930,17 +212930,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x00809bbc │ │ │ │ - rsbeq sp, ip, r0, lsl r9 │ │ │ │ - rsbeq sp, ip, r8, lsr #18 │ │ │ │ + @ instruction: 0x00809cbc │ │ │ │ + rsbeq sp, ip, r0, lsl sl │ │ │ │ + rsbeq sp, ip, r8, lsr #20 │ │ │ │ @ instruction: 0x009876f4 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 32381c │ │ │ │ @@ -212952,15 +212952,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 323820 │ │ │ │ ldr r1, [pc, #116] @ 323824 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #92] @ 323828 │ │ │ │ ldr r2, [pc, #92] @ 32382c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -212975,17 +212975,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r9, r0, ip, lsl fp │ │ │ │ - rsbeq sp, ip, r0, ror r8 │ │ │ │ - rsbeq sp, ip, ip, lsl #17 │ │ │ │ + addeq r9, r0, ip, lsl ip │ │ │ │ + rsbeq sp, ip, r0, ror r9 │ │ │ │ + rsbeq sp, ip, ip, lsl #19 │ │ │ │ addseq r7, r8, r0, asr r6 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3238c4 │ │ │ │ @@ -212995,42 +212995,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3238c8 │ │ │ │ ldr r1, [pc, #108] @ 3238cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #88] @ 3238d0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r2, [pc, #56] @ 3238d4 │ │ │ │ ldr r1, [pc, #56] @ 3238d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fbcc │ │ │ │ - addeq r9, r0, r8, ror #20 │ │ │ │ - rsbeq sp, ip, r4, asr #15 │ │ │ │ - ldrdeq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r4, r2, r0, asr #26 │ │ │ │ - strdeq r7, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r0, r4, ror r0 │ │ │ │ + b 74fcc4 │ │ │ │ + addeq r9, r0, r8, ror #22 │ │ │ │ + rsbeq sp, ip, r4, asr #17 │ │ │ │ + ldrdeq sp, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r2, r0, asr #28 │ │ │ │ + strdeq r7, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r0, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 323a28 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213039,28 +213039,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #268] @ 323a34 │ │ │ │ ldr r1, [pc, #268] @ 323a38 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 751068 │ │ │ │ + bl 751160 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32397c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213087,42 +213087,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r6 │ │ │ │ bl 3400c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33ffc4 │ │ │ │ - @ instruction: 0x008099bc │ │ │ │ - rsbeq sp, ip, r8, lsl r7 │ │ │ │ - rsbeq sp, ip, r4, lsr r7 │ │ │ │ - rsbeq r7, fp, r8, ror #26 │ │ │ │ - rsbeq pc, pc, r4, ror #31 │ │ │ │ + @ instruction: 0x00809abc │ │ │ │ + rsbeq sp, ip, r8, lsl r8 │ │ │ │ + rsbeq sp, ip, r4, lsr r8 │ │ │ │ + rsbeq r7, fp, r8, ror #28 │ │ │ │ + rsbseq r0, r0, r4, ror #1 │ │ │ │ addeq fp, sl, ip, ror #1 │ │ │ │ - ldrsheq r4, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq sl, ip, r8, lsr #29 │ │ │ │ - strheq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sl, ip, r8, lsr #31 │ │ │ │ + strheq sl, [ip], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00323a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 323c44 │ │ │ │ @@ -213130,143 +213130,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 323c48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r2, [pc, #448] @ 323c4c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #424] @ 323c50 │ │ │ │ ldr r6, [pc, #424] @ 323c54 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 323c58 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 323c5c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f1b4 │ │ │ │ + bl 74f2ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #340] @ 323c60 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f264 │ │ │ │ + bl 74f35c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #304] @ 323c64 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33ec70 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 750ff0 │ │ │ │ + bl 7510e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #232] @ 323c68 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 323c6c │ │ │ │ ldr r6, [pc, #228] @ 323c70 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f1b4 │ │ │ │ + bl 74f2ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #184] @ 323c74 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 34057c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fd04 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ bl 340148 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq sp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r9, r0, r4, lsr r8 │ │ │ │ - rsbeq sp, ip, ip, lsl #11 │ │ │ │ - rsbeq r7, fp, r8, ror #23 │ │ │ │ - rsbeq pc, pc, r4, ror #28 │ │ │ │ + ldrdeq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r9, r0, r4, lsr r9 │ │ │ │ + rsbeq sp, ip, ip, lsl #13 │ │ │ │ + rsbeq r7, fp, r8, ror #25 │ │ │ │ + rsbeq pc, pc, r4, ror #30 │ │ │ │ addseq r7, r8, r0, asr r3 │ │ │ │ - rsbeq sp, ip, r8, ror #10 │ │ │ │ - ldrdeq sp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq sl, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, ip, r8, ror #25 │ │ │ │ - rsbeq lr, ip, r4, lsl r9 │ │ │ │ - strdeq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, ip, r8, ror #12 │ │ │ │ + ldrdeq sp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq sl, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sl, ip, r8, ror #27 │ │ │ │ + rsbeq lr, ip, r4, lsl sl │ │ │ │ + strdeq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 323c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, sl, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 323d84 │ │ │ │ @@ -213277,18 +213277,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 751068 │ │ │ │ + bl 751160 │ │ │ │ ldr r7, [pc, #172] @ 323d90 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323d0c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213315,27 +213315,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 41d458 │ │ │ │ - addeq r9, r0, r4, lsr r6 │ │ │ │ - ldrdeq r7, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, pc, r4, asr ip @ │ │ │ │ + addeq r9, r0, r4, lsr r7 │ │ │ │ + ldrdeq r7, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, pc, r4, asr sp @ │ │ │ │ addseq r7, r8, ip, lsr r1 │ │ │ │ - rsbseq r4, r2, r4, lsl #17 │ │ │ │ + rsbseq r4, r2, r4, lsl #19 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323e80 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213344,25 +213344,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 323e84 │ │ │ │ ldr r1, [pc, #188] @ 323e88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #168] @ 323e8c │ │ │ │ ldr r1, [pc, #168] @ 323e90 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #136] @ 323e94 │ │ │ │ ldr r3, [pc, #136] @ 323e98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -213374,31 +213374,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 323ea4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, r0, lsr r5 │ │ │ │ - rsbeq r7, fp, ip, asr #17 │ │ │ │ - rsbeq pc, pc, r4, asr #22 │ │ │ │ - @ instruction: 0x006c7b98 │ │ │ │ - rsbeq r0, ip, r0, ror sp │ │ │ │ + addeq r9, r0, r0, lsr r6 │ │ │ │ + rsbeq r7, fp, ip, asr #19 │ │ │ │ + rsbeq pc, pc, r4, asr #24 │ │ │ │ + @ instruction: 0x006c7c98 │ │ │ │ + rsbeq r0, ip, r0, ror lr │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ addeq sl, sl, r8, asr sp │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ addseq r3, r6, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213411,23 +213411,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 7511cc │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7512c4 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ - addeq r9, r0, ip, lsl r4 │ │ │ │ - rsbeq r7, fp, r4, asr #15 │ │ │ │ - rsbeq pc, pc, r0, asr #20 │ │ │ │ + b 753fac │ │ │ │ + addeq r9, r0, ip, lsl r5 │ │ │ │ + rsbeq r7, fp, r4, asr #17 │ │ │ │ + rsbeq pc, pc, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 323f98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213435,52 +213435,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 323f9c │ │ │ │ ldr r1, [pc, #104] @ 323fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #84] @ 323fa4 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r2, [pc, #56] @ 323fa8 │ │ │ │ ldr r1, [pc, #56] @ 323fac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fbcc │ │ │ │ - addeq r9, r0, r4, asr #7 │ │ │ │ - rsbeq sp, ip, r4, lsr #2 │ │ │ │ - rsbeq sp, ip, r4, lsr r1 │ │ │ │ - rsbseq r4, r2, r8, ror #12 │ │ │ │ - rsbeq r7, fp, r4, lsr #14 │ │ │ │ - rsbeq pc, pc, r0, lsr #19 │ │ │ │ + b 74fcc4 │ │ │ │ + addeq r9, r0, r4, asr #9 │ │ │ │ + rsbeq sp, ip, r4, lsr #4 │ │ │ │ + rsbeq sp, ip, r4, lsr r2 │ │ │ │ + rsbseq r4, r2, r8, ror #14 │ │ │ │ + rsbeq r7, fp, r4, lsr #16 │ │ │ │ + rsbeq pc, pc, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 323fdc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, sl, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 3240c4 │ │ │ │ ldr r2, [pc, #204] @ 3240c8 │ │ │ │ @@ -213488,25 +213488,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #172] @ 3240d0 │ │ │ │ ldr r1, [pc, #172] @ 3240d4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #140] @ 3240d8 │ │ │ │ ldr r2, [pc, #140] @ 3240dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3240e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -213519,31 +213519,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, ip, lsl r3 │ │ │ │ - rsbeq r7, fp, ip, lsl #13 │ │ │ │ - rsbeq pc, pc, r8, lsl #18 │ │ │ │ - rsbeq r7, ip, r8, asr r9 │ │ │ │ - rsbeq r0, ip, r0, lsr fp │ │ │ │ + addeq r9, r0, ip, lsl r4 │ │ │ │ + rsbeq r7, fp, ip, lsl #15 │ │ │ │ + rsbeq pc, pc, r8, lsl #20 │ │ │ │ + rsbeq r7, ip, r8, asr sl │ │ │ │ + rsbeq r0, ip, r0, lsr ip │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq sl, sl, r8, ror fp │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r2, r6, ip, asr #29 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -213571,15 +213571,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldrdeq r9, [r0], r8 │ │ │ │ - rsbeq ip, ip, r8, lsr pc │ │ │ │ + rsbeq sp, ip, r8, lsr r0 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -213602,19 +213602,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ - bl 7511cc │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7512c4 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 3241cc │ │ │ │ @@ -213622,35 +213622,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r9, r0, r8, ror r1 │ │ │ │ - rsbeq r7, fp, r4, ror #9 │ │ │ │ - rsbeq pc, pc, r0, ror #14 │ │ │ │ + addeq r9, r0, r8, ror r2 │ │ │ │ + rsbeq r7, fp, r4, ror #11 │ │ │ │ + rsbeq pc, pc, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #500] @ 324458 │ │ │ │ ldr r2, [pc, #500] @ 32445c │ │ │ │ ldr r1, [pc, #500] @ 324460 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr fp, [pc, #472] @ 324464 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 324430 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213667,15 +213667,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [pc, #360] @ 32446c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -213698,18 +213698,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 751068 │ │ │ │ + bl 751160 │ │ │ │ cmp r0, #0 │ │ │ │ beq 324444 │ │ │ │ ldr r0, [pc, #248] @ 324478 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -213726,21 +213726,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -213760,23 +213760,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 3242ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 324168 │ │ │ │ bl 324128 │ │ │ │ - strheq r9, [r0], r4 │ │ │ │ - rsbeq r7, ip, ip, lsl #14 │ │ │ │ - rsbeq r0, ip, r4, ror #17 │ │ │ │ + @ instruction: 0x008091b4 │ │ │ │ + rsbeq r7, ip, ip, lsl #16 │ │ │ │ + rsbeq r0, ip, r4, ror #19 │ │ │ │ umullseq r6, r8, r4, fp │ │ │ │ - rsbeq ip, ip, ip, asr #27 │ │ │ │ - addeq r9, r0, r8, lsl r0 │ │ │ │ - rsbeq r7, fp, ip, ror r3 │ │ │ │ - rsbeq pc, pc, ip, ror #11 │ │ │ │ - rsbeq ip, ip, r4, lsr #26 │ │ │ │ + rsbeq ip, ip, ip, asr #29 │ │ │ │ + addeq r9, r0, r8, lsl r1 │ │ │ │ + rsbeq r7, fp, ip, ror r4 │ │ │ │ + rsbeq pc, pc, ip, ror #13 │ │ │ │ + rsbeq ip, ip, r4, lsr #28 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 324568 │ │ │ │ ldr r2, [pc, #208] @ 32456c │ │ │ │ @@ -213784,25 +213784,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 324574 │ │ │ │ ldr r1, [pc, #176] @ 324578 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #144] @ 32457c │ │ │ │ ldr r3, [pc, #144] @ 324580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 324584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -213816,31 +213816,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, ror lr │ │ │ │ - rsbeq r7, fp, ip, ror #3 │ │ │ │ - rsbeq pc, pc, r8, ror #8 │ │ │ │ - strheq r7, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x006c0690 │ │ │ │ + addeq r8, r0, ip, ror pc │ │ │ │ + rsbeq r7, fp, ip, ror #5 │ │ │ │ + rsbeq pc, pc, r8, ror #10 │ │ │ │ + strheq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x006c0790 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ ldrdeq sl, [sl], ip │ │ │ │ addseq r2, r6, r4, asr sl │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -213855,23 +213855,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 324690 │ │ │ │ cmp r8, #4 │ │ │ │ bne 324698 │ │ │ │ ldr fp, [pc, #148] @ 3246a8 │ │ │ │ ldr sl, [pc, #148] @ 3246ac │ │ │ │ @@ -213882,22 +213882,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 753bd4 │ │ │ │ + bl 753ccc │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 324630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213905,31 +213905,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 32460c │ │ │ │ bl 324128 │ │ │ │ - addeq r8, r0, r0, ror sp │ │ │ │ - rsbeq r7, ip, r8, asr #7 │ │ │ │ - rsbeq r0, ip, r0, lsr #11 │ │ │ │ + addeq r8, r0, r0, ror lr │ │ │ │ + rsbeq r7, ip, r8, asr #9 │ │ │ │ + rsbeq r0, ip, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0x006cca94 │ │ │ │ - @ instruction: 0x00723f90 │ │ │ │ + @ instruction: 0x006ccb94 │ │ │ │ + @ instruction: 0x00724090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3246e0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, sl, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3247b0 │ │ │ │ ldr r2, [pc, #180] @ 3247b4 │ │ │ │ @@ -213937,25 +213937,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #148] @ 3247bc │ │ │ │ ldr r1, [pc, #148] @ 3247c0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #116] @ 3247c4 │ │ │ │ ldr r1, [pc, #116] @ 3247c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 3247cc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -213973,20 +213973,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - addeq r8, r0, r4, lsl #25 │ │ │ │ - rsbeq r6, fp, r8, lsl #31 │ │ │ │ - rsbeq pc, pc, r4, lsl #4 │ │ │ │ - rsbeq ip, ip, ip, asr #19 │ │ │ │ - rsbeq ip, ip, ip, ror #19 │ │ │ │ + b 74fa80 │ │ │ │ + addeq r8, r0, r4, lsl #27 │ │ │ │ + rsbeq r7, fp, r8, lsl #1 │ │ │ │ + rsbeq pc, pc, r4, lsl #6 │ │ │ │ + rsbeq ip, ip, ip, asr #21 │ │ │ │ + rsbeq ip, ip, ip, ror #21 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r2, r6, ip, lsl sl │ │ │ │ @@ -214009,15 +214009,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #416] @ 3249e8 │ │ │ │ ldr r3, [pc, #416] @ 3249ec │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -214037,15 +214037,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3249d0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5d54 │ │ │ │ + b 6b5e50 │ │ │ │ ldr r2, [pc, #316] @ 3249f4 │ │ │ │ ldr r3, [pc, #288] @ 3249dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214066,15 +214066,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3249d0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5ce8 │ │ │ │ + b 6b5de4 │ │ │ │ bl 253ba0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 32487c │ │ │ │ ldr r3, [pc, #192] @ 3249fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214094,46 +214094,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 324a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324860 │ │ │ │ ldr r0, [pc, #76] @ 324a0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324860 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r0, ip, lsl #23 │ │ │ │ + addeq r8, r0, ip, lsl #25 │ │ │ │ addseq r6, r8, r8, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x009865d4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r6, r8, r8, r5 │ │ │ │ addseq r6, r8, r4, ror #10 │ │ │ │ addseq r6, r8, r4, lsr #10 │ │ │ │ andeq r4, r0, r0, ror r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, ip, r4, lsl #15 │ │ │ │ - rsbeq ip, ip, r8, lsr #15 │ │ │ │ + rsbeq ip, ip, r4, lsl #17 │ │ │ │ + rsbeq ip, ip, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 324c28 │ │ │ │ ldr r3, [pc, #508] @ 324c2c │ │ │ │ @@ -214150,21 +214150,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 324c38 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #448] @ 324c3c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324ad8 │ │ │ │ ldr r2, [pc, #420] @ 324c40 │ │ │ │ ldr r3, [pc, #396] @ 324c2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -214179,52 +214179,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8b0628 │ │ │ │ + bl 8b0720 │ │ │ │ ldr r3, [pc, #340] @ 324c44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 324b84 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 324a94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #300] @ 324c48 │ │ │ │ ldr r2, [pc, #300] @ 324c4c │ │ │ │ ldr r1, [pc, #300] @ 324c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 324a94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b60a8 │ │ │ │ + bl 6b61a4 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 324a94 │ │ │ │ ldr r2, [pc, #232] @ 324c54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 324a94 │ │ │ │ ldr r3, [pc, #204] @ 324c58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324b00 │ │ │ │ @@ -214242,120 +214242,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 324c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324b00 │ │ │ │ ldr r0, [pc, #88] @ 324c68 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324b00 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009863f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r0, ip, lsr r9 │ │ │ │ - rsbeq ip, ip, r4, asr r7 │ │ │ │ - rsbeq ip, ip, ip, lsr r7 │ │ │ │ + addeq r8, r0, ip, lsr sl │ │ │ │ + rsbeq ip, ip, r4, asr r8 │ │ │ │ + rsbeq ip, ip, ip, lsr r8 │ │ │ │ addseq r6, r8, r4, lsr #7 │ │ │ │ addseq r6, r8, r0, lsl #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r8, r0, r8, ror #16 │ │ │ │ - rsbeq ip, ip, ip, asr #11 │ │ │ │ - rsbeq ip, ip, r8, ror #11 │ │ │ │ + addeq r8, r0, r8, ror #18 │ │ │ │ + rsbeq ip, ip, ip, asr #13 │ │ │ │ + rsbeq ip, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, ip, r8, asr #11 │ │ │ │ - strdeq ip, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, ip, r8, asr #13 │ │ │ │ + strdeq ip, [ip], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 324cd0 │ │ │ │ ldr r2, [pc, #76] @ 324cd4 │ │ │ │ ldr r1, [pc, #76] @ 324cd8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r0, r0, lsl #14 │ │ │ │ - rsbeq ip, ip, r4, ror #8 │ │ │ │ - rsbeq ip, ip, r4, lsl #9 │ │ │ │ + addeq r8, r0, r0, lsl #16 │ │ │ │ + rsbeq ip, ip, r4, ror #10 │ │ │ │ + rsbeq ip, ip, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 324d28 │ │ │ │ ldr r2, [pc, #52] @ 324d2c │ │ │ │ ldr r1, [pc, #52] @ 324d30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8b0bcc │ │ │ │ - umulleq r8, r0, r0, r6 │ │ │ │ - @ instruction: 0x006cc494 │ │ │ │ - rsbeq ip, ip, ip, lsr #9 │ │ │ │ + b 8b0cc4 │ │ │ │ + umulleq r8, r0, r0, r7 │ │ │ │ + @ instruction: 0x006cc594 │ │ │ │ + rsbeq ip, ip, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 324d7c │ │ │ │ ldr r2, [pc, #48] @ 324d80 │ │ │ │ ldr r1, [pc, #48] @ 324d84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6b5f54 │ │ │ │ - addeq r8, r0, r8, lsr r6 │ │ │ │ - @ instruction: 0x006cc39c │ │ │ │ - strheq ip, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + b 6b6050 │ │ │ │ + addeq r8, r0, r8, lsr r7 │ │ │ │ + @ instruction: 0x006cc49c │ │ │ │ + strheq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 324df8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 324dfc │ │ │ │ @@ -214365,60 +214365,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b60a8 │ │ │ │ + bl 6b61a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r0, r0, ror #11 │ │ │ │ - rsbeq ip, ip, r8, asr r3 │ │ │ │ - rsbeq ip, ip, r0, asr #6 │ │ │ │ + addeq r8, r0, r0, ror #13 │ │ │ │ + rsbeq ip, ip, r8, asr r4 │ │ │ │ + rsbeq ip, ip, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 324e78 │ │ │ │ ldr r2, [pc, #92] @ 324e7c │ │ │ │ ldr r1, [pc, #92] @ 324e80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324e6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253ba0 │ │ │ │ - addeq r8, r0, r8, ror #10 │ │ │ │ - rsbeq ip, ip, ip, ror #6 │ │ │ │ - rsbeq ip, ip, r4, lsl #7 │ │ │ │ + addeq r8, r0, r8, ror #12 │ │ │ │ + rsbeq ip, ip, ip, ror #8 │ │ │ │ + rsbeq ip, ip, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 324fe0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214434,15 +214434,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #264] @ 324ff4 │ │ │ │ ldr r3, [pc, #264] @ 324ff8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214457,15 +214457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 324fdc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5e18 │ │ │ │ + b 6b5f14 │ │ │ │ ldr r3, [pc, #184] @ 325000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324f04 │ │ │ │ ldr r3, [pc, #168] @ 325004 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -214481,44 +214481,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 32500c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324f04 │ │ │ │ ldr r0, [pc, #68] @ 325010 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 324f04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r0, ip, ror #9 │ │ │ │ + addeq r8, r0, ip, ror #11 │ │ │ │ addseq r5, r8, ip, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq ip, ip, r0, asr r2 │ │ │ │ - rsbeq ip, ip, r8, lsr #4 │ │ │ │ + rsbeq ip, ip, r0, asr r3 │ │ │ │ + rsbeq ip, ip, r8, lsr #6 │ │ │ │ addseq r5, r8, r0, lsr pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, r8, r0, lsl pc │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006cc290 │ │ │ │ - strheq ip, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006cc390 │ │ │ │ + strheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 32510c │ │ │ │ ldr r2, [pc, #224] @ 325110 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -214527,67 +214527,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #184] @ 325118 │ │ │ │ ldr r1, [pc, #184] @ 32511c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #136] @ 325120 │ │ │ │ ldr r1, [pc, #136] @ 325124 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3250f8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3250d8 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 901088 │ │ │ │ + b 901180 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8b1148 │ │ │ │ + bl 8b1240 │ │ │ │ b 3250b8 │ │ │ │ - addeq r8, r0, ip, asr r3 │ │ │ │ - rsbeq ip, ip, r8, asr r1 │ │ │ │ - rsbeq ip, ip, r0, ror r1 │ │ │ │ - rsbeq r6, fp, r4, lsr r6 │ │ │ │ - strheq lr, [pc], #-128 @ │ │ │ │ - rsbeq ip, ip, ip, asr r0 │ │ │ │ - rsbeq ip, ip, ip, ror r0 │ │ │ │ + addeq r8, r0, ip, asr r4 │ │ │ │ + rsbeq ip, ip, r8, asr r2 │ │ │ │ + rsbeq ip, ip, r0, ror r2 │ │ │ │ + rsbeq r6, fp, r4, lsr r7 │ │ │ │ + strheq lr, [pc], #-144 @ │ │ │ │ + rsbeq ip, ip, ip, asr r1 │ │ │ │ + rsbeq ip, ip, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 325284 │ │ │ │ ldr r7, [pc, #324] @ 325288 │ │ │ │ ldr r6, [pc, #324] @ 32528c │ │ │ │ @@ -214598,21 +214598,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 757ddc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7583d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3251fc │ │ │ │ ldr r1, [pc, #240] @ 325290 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -214621,15 +214621,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 325298 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 325244 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214647,37 +214647,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 3252a8 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3251dc │ │ │ │ bl 253ba0 │ │ │ │ ldr r2, [pc, #92] @ 3252ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r8, r0, r4, asr #4 │ │ │ │ - rsbeq fp, ip, r8, lsr #31 │ │ │ │ - rsbeq fp, ip, r8, asr #31 │ │ │ │ + addeq r8, r0, r4, asr #6 │ │ │ │ + rsbeq ip, ip, r8, lsr #1 │ │ │ │ + rsbeq ip, ip, r8, asr #1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -214696,45 +214696,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr fp, [pc, #368] @ 325474 │ │ │ │ ldr r1, [pc, #368] @ 325478 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 325368 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 325428 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325408 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3253d0 │ │ │ │ ldr r1, [pc, #236] @ 32547c │ │ │ │ mov r2, #1 │ │ │ │ @@ -214745,33 +214745,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 325484 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6b5ce8 │ │ │ │ + b 6b5de4 │ │ │ │ ldr ip, [pc, #176] @ 325488 │ │ │ │ ldr r3, [pc, #176] @ 32548c │ │ │ │ ldr r1, [pc, #176] @ 325490 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 325494 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214779,36 +214779,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 325498 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq r8, [r0], ip │ │ │ │ - rsbeq fp, ip, r0, lsr #28 │ │ │ │ - rsbeq fp, ip, r8, asr #28 │ │ │ │ - @ instruction: 0x006cbe94 │ │ │ │ - rsbeq fp, ip, ip, lsr #29 │ │ │ │ + @ instruction: 0x008081bc │ │ │ │ + rsbeq fp, ip, r0, lsr #30 │ │ │ │ + rsbeq fp, ip, r8, asr #30 │ │ │ │ + @ instruction: 0x006cbf94 │ │ │ │ + rsbeq fp, ip, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq fp, ip, ip, ror lr │ │ │ │ + rsbeq fp, ip, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 3255d8 │ │ │ │ ldr r2, [pc, #292] @ 3255dc │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -214817,33 +214817,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325574 │ │ │ │ cmp r4, #0 │ │ │ │ beq 325594 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #212] @ 3255e4 │ │ │ │ ldr r1, [pc, #212] @ 3255e8 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 325540 │ │ │ │ ldr r3, [pc, #172] @ 3255ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214854,15 +214854,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3255f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214871,41 +214871,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r7, [r0], r4 │ │ │ │ - ldrdeq fp, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq fp, ip, r8, ror #25 │ │ │ │ - rsbeq fp, ip, r0, ror #23 │ │ │ │ - rsbeq fp, ip, r0, lsl #24 │ │ │ │ + ldrdeq fp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, ip, r8, ror #27 │ │ │ │ + rsbeq fp, ip, r0, ror #25 │ │ │ │ + rsbeq fp, ip, r0, lsl #26 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325620 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x008a96bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -214923,17 +214923,17 @@ │ │ │ │ bne 3256d8 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3256f4 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -214978,15 +214978,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 325804 │ │ │ │ ldr r3, [pc, #220] @ 325854 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214997,28 +214997,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #160] @ 325858 │ │ │ │ ldr r2, [pc, #160] @ 32585c │ │ │ │ ldr r1, [pc, #160] @ 325860 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215027,64 +215027,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 325868 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, ip, r0, lsl #24 │ │ │ │ + rsbeq fp, ip, r0, lsl #26 │ │ │ │ ldrdeq r7, [r0], r0 │ │ │ │ - ldrdeq fp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq fp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ addeq r9, sl, ip, asr r5 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq fp, ip, r4, ror #22 │ │ │ │ - rsbeq fp, ip, r4, asr #22 │ │ │ │ + rsbeq fp, ip, r4, ror #24 │ │ │ │ + rsbeq fp, ip, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3258e0 │ │ │ │ ldr r2, [pc, #92] @ 3258e4 │ │ │ │ ldr r1, [pc, #92] @ 3258e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #60] @ 3258ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #48] @ 3258f0 │ │ │ │ ldr r1, [pc, #48] @ 3258f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f988 │ │ │ │ - addeq r7, r0, ip, lsl #23 │ │ │ │ - rsbeq r5, fp, r0, lsl #28 │ │ │ │ - rsbeq lr, pc, r4, ror r0 @ │ │ │ │ + b 74fa80 │ │ │ │ + addeq r7, r0, ip, lsl #25 │ │ │ │ + rsbeq r5, fp, r0, lsl #30 │ │ │ │ + rsbeq lr, pc, r4, ror r1 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r1, r6, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -215094,58 +215094,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #100] @ 3259a0 │ │ │ │ ldr r7, [pc, #100] @ 3259a4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 33ffc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3400c4 │ │ │ │ strdeq r7, [r0], ip │ │ │ │ - strdeq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq fp, ip, ip, lsl sl │ │ │ │ - rsbeq r8, ip, r4, lsr pc │ │ │ │ - rsbeq r8, ip, r8, asr #30 │ │ │ │ + strdeq fp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, ip, ip, lsl fp │ │ │ │ + rsbeq r9, ip, r4, lsr r0 │ │ │ │ + rsbeq r9, ip, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 325a2c │ │ │ │ ldr r2, [pc, #108] @ 325a30 │ │ │ │ ldr r1, [pc, #108] @ 325a34 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -215157,17 +215157,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r0, ip, asr #20 │ │ │ │ - rsbeq fp, ip, r0, asr r9 │ │ │ │ - rsbeq fp, ip, r0, ror r9 │ │ │ │ + addeq r7, r0, ip, asr #22 │ │ │ │ + rsbeq fp, ip, r0, asr sl │ │ │ │ + rsbeq fp, ip, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 325bf0 │ │ │ │ ldr r1, [pc, #412] @ 325bf4 │ │ │ │ @@ -215206,15 +215206,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 325b64 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 325b6c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r2, [pc, #256] @ 325bfc │ │ │ │ ldr r3, [pc, #244] @ 325bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215252,39 +215252,39 @@ │ │ │ │ bne 325bd0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 325ac0 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8b0644 │ │ │ │ + bl 8b073c │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 325ac0 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 325ac0 │ │ │ │ ldr r1, [pc, #44] @ 325c04 │ │ │ │ ldr r0, [pc, #44] @ 325c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 325b90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, asr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r5, r8, r8, r3 │ │ │ │ addseq r5, r8, r0, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq r7, r0, ip, lsr r8 │ │ │ │ - rsbeq fp, ip, r0, ror #15 │ │ │ │ + addeq r7, r0, ip, lsr r9 │ │ │ │ + rsbeq fp, ip, r0, ror #17 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 325c70 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -215301,28 +215301,28 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r0, [pc, #4] @ 325c7c │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d5c │ │ │ │ - rsbeq fp, ip, r4, ror #14 │ │ │ │ + rsbeq fp, ip, r4, ror #16 │ │ │ │ ldrb r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r9, sl, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #88] @ 325d18 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -215335,15 +215335,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 325d24 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215362,27 +215362,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #168] @ 325e14 │ │ │ │ ldr r1, [pc, #168] @ 325e18 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r5, [pc, #148] @ 325e1c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #132] @ 325e20 │ │ │ │ ldr r6, [pc, #132] @ 325e24 │ │ │ │ ldr lr, [pc, #132] @ 325e28 │ │ │ │ ldr ip, [pc, #132] @ 325e2c │ │ │ │ ldr r1, [pc, #132] @ 325e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -215393,30 +215393,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r0, #52] @ 0x34 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, r4, asr r7 │ │ │ │ - rsbeq r5, fp, r4, asr #18 │ │ │ │ - rsbeq sp, pc, r0, asr #23 │ │ │ │ - rsbeq r5, fp, ip, lsr r9 │ │ │ │ - rsbeq r5, fp, r4, asr r9 │ │ │ │ + addeq r7, r0, r4, asr r8 │ │ │ │ + rsbeq r5, fp, r4, asr #20 │ │ │ │ + rsbeq sp, pc, r0, asr #25 │ │ │ │ + rsbeq r5, fp, ip, lsr sl │ │ │ │ + rsbeq r5, fp, r4, asr sl │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addeq r8, sl, r0, asr #31 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addseq r1, r6, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -215429,60 +215429,60 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99afec │ │ │ │ - addeq r7, r0, ip, asr #12 │ │ │ │ - @ instruction: 0x006cb598 │ │ │ │ - strheq fp, [ip], #-84 @ 0xffffffac @ │ │ │ │ + b 99b0e4 │ │ │ │ + addeq r7, r0, ip, asr #14 │ │ │ │ + @ instruction: 0x006cb698 │ │ │ │ + strheq fp, [ip], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 325edc │ │ │ │ ldr r2, [pc, #56] @ 325ee0 │ │ │ │ ldr r1, [pc, #56] @ 325ee4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ strdeq r7, [r0], r4 │ │ │ │ - rsbeq fp, ip, r0, asr #10 │ │ │ │ - rsbeq fp, ip, ip, asr r5 │ │ │ │ + rsbeq fp, ip, r0, asr #12 │ │ │ │ + rsbeq fp, ip, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 325f6c │ │ │ │ ldr r2, [pc, #108] @ 325f70 │ │ │ │ ldr r1, [pc, #108] @ 325f74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #976 @ 0x3d0 │ │ │ │ str r1, [r0, #960] @ 0x3c0 │ │ │ │ @@ -215492,18 +215492,18 @@ │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #984 @ 0x3d8 │ │ │ │ strb r1, [r4, #992] @ 0x3e0 │ │ │ │ bl 255370 │ │ │ │ add r0, r4, #996 @ 0x3e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 99af8c │ │ │ │ - umulleq r7, r0, r8, r5 │ │ │ │ - rsbeq fp, ip, r0, ror #9 │ │ │ │ - strdeq fp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + b 99b084 │ │ │ │ + umulleq r7, r0, r8, r6 │ │ │ │ + rsbeq fp, ip, r0, ror #11 │ │ │ │ + strdeq fp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 326038 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -215511,52 +215511,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 32603c │ │ │ │ ldr r1, [pc, #152] @ 326040 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #132] @ 326044 │ │ │ │ ldr r2, [pc, #132] @ 326048 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #88] @ 32604c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3400c4 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33ffc4 │ │ │ │ - addeq r7, r0, ip, lsl #10 │ │ │ │ - rsbeq r8, ip, ip, asr #17 │ │ │ │ - ldrdeq r8, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq fp, ip, r4, asr r4 │ │ │ │ - rsbeq fp, ip, r4, lsr #8 │ │ │ │ + addeq r7, r0, ip, lsl #12 │ │ │ │ + rsbeq r8, ip, ip, asr #19 │ │ │ │ + ldrdeq r8, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, ip, r4, asr r5 │ │ │ │ + rsbeq fp, ip, r4, lsr #10 │ │ │ │ addeq r8, sl, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #244] @ 32615c │ │ │ │ ldr r2, [pc, #244] @ 326160 │ │ │ │ @@ -215564,35 +215564,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #8 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99afa4 │ │ │ │ + bl 99b09c │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #184] @ 326168 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, ip} │ │ │ │ add r7, r4, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, r6 │ │ │ │ bne 326104 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -215608,40 +215608,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r0, r0, lsr r4 │ │ │ │ - rsbeq fp, ip, ip, ror r3 │ │ │ │ - @ instruction: 0x006cb390 │ │ │ │ + addeq r7, r0, r0, lsr r5 │ │ │ │ + rsbeq fp, ip, ip, ror r4 │ │ │ │ + @ instruction: 0x006cb490 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #972] @ 0x3cc │ │ │ │ ldr r5, [r0, #976] @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99b548 │ │ │ │ + bl 99b640 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r2, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi 3261e0 │ │ │ │ @@ -215649,38 +215649,38 @@ │ │ │ │ movls r1, #0 │ │ │ │ bls 3261d4 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ cmp r2, r5 │ │ │ │ and r1, r3, #1 │ │ │ │ bls 3261d4 │ │ │ │ cmp r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ beq 3261cc │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldrb r2, [r0, #992] @ 0x3e0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32622c │ │ │ │ add ip, r2, #1 │ │ │ │ add r3, r0, r2 │ │ │ │ strb ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1] │ │ │ │ strb r2, [r3, #984] @ 0x3d8 │ │ │ │ b 32617c │ │ │ │ ldr r0, [pc, #4] @ 326238 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d5c │ │ │ │ - rsbeq fp, ip, r8, lsr #3 │ │ │ │ + rsbeq fp, ip, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #324] @ 326398 │ │ │ │ mov r4, r2 │ │ │ │ add r7, r2, #928 @ 0x3a0 │ │ │ │ @@ -215690,20 +215690,20 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ add r5, r4, #996 @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326368 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3262e4 │ │ │ │ ldr r2, [pc, #248] @ 3263a0 │ │ │ │ ldr r3, [pc, #240] @ 32639c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -215716,54 +215716,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b548 │ │ │ │ + bl 99b640 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b270 │ │ │ │ + bl 99b368 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8b0628 │ │ │ │ + bl 8b0720 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge 326374 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326344 │ │ │ │ ldr r2, [pc, #120] @ 3263a4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b14f0 │ │ │ │ + bl 8b15e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326368 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b518 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ biceq r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, #960] @ 0x3c0 │ │ │ │ bl 32617c │ │ │ │ b 3262a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99af8c │ │ │ │ + bl 99b084 │ │ │ │ b 3262a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b418 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b508 │ │ │ │ + bl 99b600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326344 │ │ │ │ b 326324 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r8, r4, ror fp │ │ │ │ @@ -215826,69 +215826,69 @@ │ │ │ │ bl 32617c │ │ │ │ b 326418 │ │ │ │ str ip, [r0, #976] @ 0x3d0 │ │ │ │ b 326418 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ b 326418 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r7, r4, #996 @ 0x3e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r1 │ │ │ │ - bl 99b534 │ │ │ │ + bl 99b62c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ beq 3264fc │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b08c │ │ │ │ + bl 99b184 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b518 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orrne r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ strne r3, [r4, #960] @ 0x3c0 │ │ │ │ adds r2, r6, #100 @ 0x64 │ │ │ │ adc r3, r8, #0 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 326418 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b534 │ │ │ │ + bl 99b62c │ │ │ │ ldr r3, [pc, #88] @ 326564 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ beq 3264c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #72] @ 326570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 3264c4 │ │ │ │ ldr r1, [pc, #56] @ 326574 │ │ │ │ ldr r0, [pc, #56] @ 326578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326418 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r4, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r8, r0, lsr sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x009849fc │ │ │ │ - addeq r7, r0, r8 │ │ │ │ - rsbeq sl, ip, r4, lsl #30 │ │ │ │ - addeq r6, r0, r0, ror #30 │ │ │ │ - rsbeq sl, ip, r8, lsl #30 │ │ │ │ + addeq r7, r0, r8, lsl #2 │ │ │ │ + rsbeq fp, ip, r4 │ │ │ │ + addeq r7, r0, r0, rrx │ │ │ │ + rsbeq fp, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #364] @ 326708 │ │ │ │ @@ -215914,15 +215914,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ ldr r6, [r0, #976] @ 0x3d0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99b548 │ │ │ │ + bl 99b640 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r0 │ │ │ │ @@ -215962,15 +215962,15 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r0, #1 │ │ │ │ bl 25435c │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 8b0bcc │ │ │ │ + bl 8b0cc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 32617c │ │ │ │ mov r0, r5 │ │ │ │ b 3265e0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -215978,21 +215978,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 326714 │ │ │ │ ldr r0, [pc, #32] @ 326718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3265b4 │ │ │ │ addseq r4, r8, r4, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - @ instruction: 0x00806ebd │ │ │ │ - addeq r6, r0, r8, lsr #27 │ │ │ │ - rsbeq sl, ip, r4, ror sp │ │ │ │ + @ instruction: 0x00806fbd │ │ │ │ + addeq r6, r0, r8, lsr #29 │ │ │ │ + rsbeq sl, ip, r4, ror lr │ │ │ │ │ │ │ │ 0032671c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #224] @ 326814 │ │ │ │ @@ -216001,29 +216001,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r4, [pc, #184] @ 326818 │ │ │ │ ldr r2, [pc, #184] @ 32681c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #180] @ 326820 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #160] @ 326824 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #144] @ 326828 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33ec70 │ │ │ │ ldr r3, [pc, #124] @ 32682c │ │ │ │ @@ -216035,36 +216035,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 340148 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fd04 │ │ │ │ ldr r2, [pc, #56] @ 326830 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757ddc │ │ │ │ - rsbeq sl, ip, r0, ror #25 │ │ │ │ - addeq r6, r0, ip, lsr sp │ │ │ │ - rsbeq r8, ip, r0, lsl #2 │ │ │ │ - rsbeq r8, ip, r0, lsl r1 │ │ │ │ + b 757ed4 │ │ │ │ + rsbeq sl, ip, r0, ror #27 │ │ │ │ + addeq r6, r0, ip, lsr lr │ │ │ │ + rsbeq r8, ip, r0, lsl #4 │ │ │ │ + rsbeq r8, ip, r0, lsl r2 │ │ │ │ umullseq r4, r8, r8, r6 │ │ │ │ - rsbseq r7, r5, r0, ror fp │ │ │ │ + rsbseq r7, r5, r0, ror ip │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - strdeq sl, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -216079,15 +216079,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 3268bc │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216128,23 +216128,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 326970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, ip, r0, ror #22 │ │ │ │ + rsbeq sl, ip, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr ip, [pc, #1704] @ 327034 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1700] @ 327038 │ │ │ │ @@ -216225,15 +216225,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 326b80 │ │ │ │ cmp r7, #1 │ │ │ │ beq 326b98 │ │ │ │ ldr r0, [pc, #1400] @ 327048 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov sl, #0 │ │ │ │ mov r3, sl │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216261,15 +216261,15 @@ │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 326fe4 │ │ │ │ ldr r0, [pc, #1268] @ 327050 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r5, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ b 326a1c │ │ │ │ mov r2, #0 │ │ │ │ @@ -216279,15 +216279,15 @@ │ │ │ │ strd r2, [r4, #8] │ │ │ │ b 326a1c │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ strb sl, [sp, #72] @ 0x48 │ │ │ │ - bl 8b0644 │ │ │ │ + bl 8b073c │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326ae0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 326ec4 │ │ │ │ ands sl, fp, #1 │ │ │ │ beq 326ed8 │ │ │ │ @@ -216321,15 +216321,15 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [pc, #1016] @ 327058 │ │ │ │ strb sl, [sp, #68] @ 0x44 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [r6, ip] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ @@ -216337,15 +216337,15 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [pc, #956] @ 32705c │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253240 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 327008 │ │ │ │ orrs r3, r5, r8 │ │ │ │ @@ -216424,29 +216424,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 327080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326aa8 │ │ │ │ ldr r0, [pc, #604] @ 327084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326ad8 │ │ │ │ ldr r3, [pc, #584] @ 327088 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216464,31 +216464,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ lsr r2, r5, #24 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 32708c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326ad8 │ │ │ │ ldr r0, [pc, #452] @ 327090 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326ad8 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -216496,39 +216496,39 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ sub r2, r2, #64 @ 0x40 │ │ │ │ orrs r2, r2, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ beq 326f78 │ │ │ │ ldr r2, [pc, #324] @ 327078 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 326ae0 │ │ │ │ ldr r0, [pc, #332] @ 327094 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 326ae0 │ │ │ │ ldr r0, [pc, #312] @ 327098 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ lsr r1, r5, #24 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326aa8 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub r2, r2, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ bne 326f2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -216541,70 +216541,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 8b0644 │ │ │ │ + bl 8b073c │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326ae0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #172] @ 32709c │ │ │ │ mov r2, r7 │ │ │ │ lsr r1, r5, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 326ad8 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bdc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #120] @ 3270a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, sl │ │ │ │ bl 25591c │ │ │ │ addseq r4, r8, ip, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r8, r0, ror #8 │ │ │ │ @ instruction: 0x009843f8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq sl, ip, ip, asr #21 │ │ │ │ + rsbeq sl, ip, ip, asr #23 │ │ │ │ addseq r4, r8, r4, ror #5 │ │ │ │ - rsbeq sl, ip, r8, lsr #22 │ │ │ │ + rsbeq sl, ip, r8, lsr #24 │ │ │ │ adceq ip, r7, r8, lsl #1 │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - ldrsbeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ addseq r2, r9, r4, asr #31 │ │ │ │ - rsbseq r8, r0, r4, lsr #15 │ │ │ │ - rsbseq r8, r0, r8, lsr #15 │ │ │ │ + rsbseq r8, r0, r4, lsr #17 │ │ │ │ + rsbseq r8, r0, r8, lsr #17 │ │ │ │ addseq r2, r9, r8, asr pc │ │ │ │ ldrheq r4, [r8], r8 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sl, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x006ca79c │ │ │ │ + strheq sl, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x006ca89c │ │ │ │ andeq r3, r0, r4, ror #14 │ │ │ │ - rsbeq sl, ip, r8, lsr #14 │ │ │ │ - ldrdeq sl, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sl, ip, r4, lsr r6 │ │ │ │ - strheq sl, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sl, ip, r4, asr #12 │ │ │ │ - rsbeq sl, ip, r8, lsr r5 │ │ │ │ + rsbeq sl, ip, r8, lsr #16 │ │ │ │ + ldrdeq sl, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, ip, r4, lsr r7 │ │ │ │ + strheq sl, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, ip, r4, asr #14 │ │ │ │ + rsbeq sl, ip, r8, lsr r6 │ │ │ │ cmp r2, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -216644,15 +216644,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #276] @ 32726c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #260] @ 327270 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216668,15 +216668,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #192] @ 327278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #176] @ 32727c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216711,22 +216711,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, ip, lsr #11 │ │ │ │ + rsbeq sl, ip, ip, lsr #13 │ │ │ │ adceq fp, r7, ip, lsr fp │ │ │ │ - rsbeq sl, ip, r0, ror #10 │ │ │ │ - rsbeq sl, ip, r8, ror #10 │ │ │ │ + rsbeq sl, ip, r0, ror #12 │ │ │ │ + rsbeq sl, ip, r8, ror #12 │ │ │ │ ldrdeq fp, [r7], ip @ │ │ │ │ - rsbeq sl, ip, r8, lsr #10 │ │ │ │ - rsbeq sl, ip, ip, lsr #10 │ │ │ │ - rsbeq sl, ip, r4, lsr #10 │ │ │ │ + rsbeq sl, ip, r8, lsr #12 │ │ │ │ + rsbeq sl, ip, ip, lsr #12 │ │ │ │ + rsbeq sl, ip, r4, lsr #12 │ │ │ │ adceq fp, r7, r0, asr sl │ │ │ │ adceq fp, r7, r4, lsr #20 │ │ │ │ │ │ │ │ 0032728c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216786,15 +216786,15 @@ │ │ │ │ strd r2, [r5, #240] @ 0xf0 │ │ │ │ strd r2, [r4], #208 @ 0xd0 │ │ │ │ ldr r3, [fp, r0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8b0e34 │ │ │ │ + bl 8b0f2c │ │ │ │ ldr r3, [pc, #244] @ 327488 │ │ │ │ ldr r2, [pc, #244] @ 32748c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #236] @ 327490 │ │ │ │ ldr r3, [pc, #236] @ 327494 │ │ │ │ mov r0, r4 │ │ │ │ @@ -216802,33 +216802,33 @@ │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ ldr r3, [pc, #196] @ 327498 │ │ │ │ ldr r2, [pc, #196] @ 32749c │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216844,31 +216844,31 @@ │ │ │ │ orrs r0, r6, r1 │ │ │ │ beq 327468 │ │ │ │ adds ip, r4, #8 │ │ │ │ adc r0, r3, #0 │ │ │ │ b 3272e8 │ │ │ │ ldr r0, [pc, #52] @ 3274a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ addseq r3, r8, r8, ror #22 │ │ │ │ umlaleq fp, r7, ip, r9 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - rsbeq sl, ip, r8, ror #6 │ │ │ │ + rsbeq sl, ip, r8, ror #8 │ │ │ │ addeq r7, sl, r8, lsl sl │ │ │ │ adceq fp, r7, r8, lsr #16 │ │ │ │ - rsbeq sl, ip, ip, lsr #5 │ │ │ │ + rsbeq sl, ip, ip, lsr #7 │ │ │ │ ldr r0, [pc, #4] @ 3274b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, sl, r4, lsl #19 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 3274c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33f288 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -216889,15 +216889,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #1044] @ 327944 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -216989,15 +216989,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -217012,15 +217012,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldr r3, [pc, #588] @ 32796c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -217035,15 +217035,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -217072,28 +217072,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldr r3, [pc, #376] @ 327988 │ │ │ │ ldr ip, [pc, #376] @ 32798c │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 327990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327674 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217105,28 +217105,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 327998 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldr r3, [pc, #264] @ 32799c │ │ │ │ ldr ip, [pc, #264] @ 3279a0 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 3279a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -217145,110 +217145,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 3279ac │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327620 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r0, r4, lsl r0 │ │ │ │ + addeq r6, r0, r4, lsl r1 │ │ │ │ addseq r3, r8, r0, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, ip, ip, asr r2 │ │ │ │ - rsbeq sl, ip, ip, lsr r2 │ │ │ │ + rsbeq sl, ip, ip, asr r3 │ │ │ │ + rsbeq sl, ip, ip, lsr r3 │ │ │ │ addseq r3, r8, ip, ror #17 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ @ instruction: 0x009837f4 │ │ │ │ - addeq r5, r0, r8, ror #28 │ │ │ │ - rsbeq sl, ip, r0, lsl #2 │ │ │ │ - ldrdeq sl, [ip], #-12 @ │ │ │ │ - addeq r5, r0, ip, lsl #28 │ │ │ │ - rsbeq sl, ip, r4, ror #1 │ │ │ │ - rsbeq sl, ip, r0, lsl #1 │ │ │ │ + addeq r5, r0, r8, ror #30 │ │ │ │ + rsbeq sl, ip, r0, lsl #4 │ │ │ │ + ldrdeq sl, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r5, r0, ip, lsl #30 │ │ │ │ + rsbeq sl, ip, r4, ror #3 │ │ │ │ + rsbeq sl, ip, r0, lsl #3 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x00805db0 │ │ │ │ - rsbeq sl, ip, ip, asr #1 │ │ │ │ - rsbeq sl, ip, r4, lsr #32 │ │ │ │ - addeq r5, r0, ip, lsl sp │ │ │ │ - rsbeq sl, ip, r4, rrx │ │ │ │ - @ instruction: 0x006c9f90 │ │ │ │ - addeq r5, r0, r8, ror #25 │ │ │ │ - ldrdeq sl, [ip], #-12 @ │ │ │ │ - rsbeq r9, ip, ip, asr pc │ │ │ │ - rsbeq sl, ip, r4 │ │ │ │ - rsbeq r9, ip, ip, lsl #30 │ │ │ │ - addeq r5, r0, r4, ror #24 │ │ │ │ - rsbeq sl, ip, r0, lsr r0 │ │ │ │ - ldrdeq r9, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #31 │ │ │ │ - rsbeq r9, ip, ip, ror #28 │ │ │ │ + @ instruction: 0x00805eb0 │ │ │ │ + rsbeq sl, ip, ip, asr #3 │ │ │ │ + rsbeq sl, ip, r4, lsr #2 │ │ │ │ + addeq r5, r0, ip, lsl lr │ │ │ │ + rsbeq sl, ip, r4, ror #2 │ │ │ │ + @ instruction: 0x006ca090 │ │ │ │ + addeq r5, r0, r8, ror #27 │ │ │ │ + ldrdeq sl, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, ip, ip, asr r0 │ │ │ │ + rsbeq sl, ip, r4, lsl #2 │ │ │ │ + rsbeq sl, ip, ip │ │ │ │ + addeq r5, r0, r4, ror #26 │ │ │ │ + rsbeq sl, ip, r0, lsr r1 │ │ │ │ + ldrdeq r9, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, ip, r0, lsr #1 │ │ │ │ + rsbeq r9, ip, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 327a50 │ │ │ │ ldr r2, [pc, #136] @ 327a54 │ │ │ │ ldr r1, [pc, #136] @ 327a58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [pc, #104] @ 327a5c │ │ │ │ ldr r3, [pc, #104] @ 327a60 │ │ │ │ ldr r1, [pc, #104] @ 327a64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 327a68 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r0, r8, lsr fp │ │ │ │ - strheq r3, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, pc, r4, lsr pc @ │ │ │ │ + addeq r5, r0, r8, lsr ip │ │ │ │ + strheq r3, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, pc, r4, lsr r0 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x0095fad8 │ │ │ │ - strdeq r9, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r9, [ip], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 327ba0 │ │ │ │ ldr r2, [pc, #284] @ 327ba4 │ │ │ │ ldr r1, [pc, #284] @ 327ba8 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327b5c │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 327b3c │ │ │ │ @@ -217265,28 +217265,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -217304,23 +217304,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 327bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r5, r0, r8, ror sl │ │ │ │ - strheq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r5, r0, ip, ror r9 │ │ │ │ - strdeq r9, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006c9d94 │ │ │ │ + addeq r5, r0, r8, ror fp │ │ │ │ + strheq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r5, r0, ip, ror sl │ │ │ │ + strdeq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006c9e94 │ │ │ │ ldr r0, [pc, #4] @ 327bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, sl, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 328000 │ │ │ │ ldr lr, [pc, #1056] @ 328004 │ │ │ │ @@ -217335,15 +217335,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #1004] @ 328014 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327e24 │ │ │ │ @@ -217361,24 +217361,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 32d624 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 327ef0 │ │ │ │ ldr r9, [pc, #916] @ 32801c │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 328020 │ │ │ │ ldr r1, [pc, #908] @ 328024 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 328028 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -217447,15 +217447,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 328040 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #604] @ 328044 │ │ │ │ ldr r3, [pc, #540] @ 328008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217482,15 +217482,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 32804c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 327c50 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 327db0 │ │ │ │ @@ -217514,168 +217514,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327db0 │ │ │ │ ldr r3, [pc, #360] @ 328060 │ │ │ │ ldr ip, [pc, #360] @ 328064 │ │ │ │ ldr r1, [pc, #360] @ 328068 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327de0 │ │ │ │ ldr r3, [pc, #320] @ 32806c │ │ │ │ ldr ip, [pc, #320] @ 328070 │ │ │ │ ldr r1, [pc, #320] @ 328074 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327de0 │ │ │ │ ldr ip, [pc, #284] @ 328078 │ │ │ │ ldr r1, [pc, #284] @ 32807c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327db0 │ │ │ │ ldr ip, [pc, #252] @ 328080 │ │ │ │ ldr r1, [pc, #252] @ 328084 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327db0 │ │ │ │ ldr ip, [pc, #216] @ 328088 │ │ │ │ ldr r1, [pc, #216] @ 32808c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327de0 │ │ │ │ ldr ip, [pc, #184] @ 328090 │ │ │ │ ldr r1, [pc, #184] @ 328094 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 327db0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r0, r4, ror #18 │ │ │ │ + addeq r5, r0, r4, ror #20 │ │ │ │ addseq r3, r8, r4, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, ip, r8, ror #26 │ │ │ │ - rsbeq r9, ip, ip, ror sp │ │ │ │ + rsbeq r9, ip, r8, ror #28 │ │ │ │ + rsbeq r9, ip, ip, ror lr │ │ │ │ @ instruction: 0x009831f8 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ - addeq r5, r0, ip, asr #17 │ │ │ │ - rsbeq r3, fp, r0, ror #19 │ │ │ │ - rsbeq r3, fp, r4, lsr pc │ │ │ │ - rsbeq r9, ip, r8, lsr #27 │ │ │ │ - rsbeq r7, sp, r4, asr r4 │ │ │ │ + addeq r5, r0, ip, asr #19 │ │ │ │ + rsbeq r3, fp, r0, ror #21 │ │ │ │ + rsbeq r4, fp, r4, lsr r0 │ │ │ │ + rsbeq r9, ip, r8, lsr #29 │ │ │ │ + rsbeq r7, sp, r4, asr r5 │ │ │ │ addseq r1, r9, r4, lsr pc │ │ │ │ - rsbeq r9, ip, r8, asr #26 │ │ │ │ - rsbeq r9, ip, ip, lsr sp │ │ │ │ - rsbeq r9, ip, r8, ror #23 │ │ │ │ - rsbeq r9, ip, ip, asr #23 │ │ │ │ + rsbeq r9, ip, r8, asr #28 │ │ │ │ + rsbeq r9, ip, ip, lsr lr │ │ │ │ + rsbeq r9, ip, r8, ror #25 │ │ │ │ + rsbeq r9, ip, ip, asr #25 │ │ │ │ addseq r3, r8, r4, lsr r0 │ │ │ │ - rsbeq r9, ip, r8, ror #23 │ │ │ │ - rsbeq r9, ip, r8, lsr fp │ │ │ │ + rsbeq r9, ip, r8, ror #25 │ │ │ │ + rsbeq r9, ip, r8, lsr ip │ │ │ │ @ instruction: 0x00991dfc │ │ │ │ - rsbeq r9, ip, ip, lsl #24 │ │ │ │ - rsbeq r9, ip, r0, ror #23 │ │ │ │ - rsbeq r9, ip, r4, asr #21 │ │ │ │ - addeq r5, r0, r4, asr r6 │ │ │ │ - strdeq r9, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x006c9a90 │ │ │ │ - addeq r5, r0, r0, lsr #12 │ │ │ │ - ldrdeq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, ip, ip, asr sl │ │ │ │ - rsbeq r9, ip, ip, lsl fp │ │ │ │ - rsbeq r9, ip, r4, lsr sl │ │ │ │ - rsbeq r9, ip, r8, lsr #22 │ │ │ │ - rsbeq r9, ip, ip, lsl #20 │ │ │ │ - rsbeq r9, ip, r0, lsr sl │ │ │ │ - rsbeq r9, ip, r0, ror #19 │ │ │ │ - strdeq r9, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - strheq r9, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, ip, ip, lsl #26 │ │ │ │ + rsbeq r9, ip, r0, ror #25 │ │ │ │ + rsbeq r9, ip, r4, asr #23 │ │ │ │ + addeq r5, r0, r4, asr r7 │ │ │ │ + strdeq r9, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006c9b90 │ │ │ │ + addeq r5, r0, r0, lsr #14 │ │ │ │ + ldrdeq r9, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, ip, ip, asr fp │ │ │ │ + rsbeq r9, ip, ip, lsl ip │ │ │ │ + rsbeq r9, ip, r4, lsr fp │ │ │ │ + rsbeq r9, ip, r8, lsr #24 │ │ │ │ + rsbeq r9, ip, ip, lsl #22 │ │ │ │ + rsbeq r9, ip, r0, lsr fp │ │ │ │ + rsbeq r9, ip, r0, ror #21 │ │ │ │ + strdeq r9, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r9, [ip], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 32812c │ │ │ │ ldr r2, [pc, #124] @ 328130 │ │ │ │ ldr r1, [pc, #124] @ 328134 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #92] @ 328138 │ │ │ │ ldr r1, [pc, #92] @ 32813c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 328140 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r0, r0, lsr #9 │ │ │ │ - ldrdeq r3, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq fp, pc, ip, asr #16 │ │ │ │ + addeq r5, r0, r0, lsr #11 │ │ │ │ + ldrdeq r3, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, pc, ip, asr #18 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq pc, r5, r8, asr #10 │ │ │ │ - rsbeq r9, ip, r4, ror #19 │ │ │ │ + rsbeq r9, ip, r4, ror #21 │ │ │ │ ldr r0, [pc, #4] @ 328150 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r6, sl, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -217705,15 +217705,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3281e8 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3281c4 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 999f28 │ │ │ │ + bl 99a020 │ │ │ │ add r4, r4, #1 │ │ │ │ b 328170 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 328334 │ │ │ │ @@ -217722,36 +217722,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #268] @ 328340 │ │ │ │ ldr r1, [pc, #268] @ 328344 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #232] @ 328348 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3400c4 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -217789,20 +217789,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 255370 │ │ │ │ b 3282fc │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3282f4 │ │ │ │ - addeq r5, r0, r0, lsr #7 │ │ │ │ - rsbeq r6, ip, ip, asr r6 │ │ │ │ - rsbeq r6, ip, r0, ror r6 │ │ │ │ - rsbeq r9, ip, r0, lsl #18 │ │ │ │ - rsbeq r9, ip, r8, lsl r9 │ │ │ │ - rsbeq r9, ip, r8, lsl #18 │ │ │ │ + addeq r5, r0, r0, lsr #9 │ │ │ │ + rsbeq r6, ip, ip, asr r7 │ │ │ │ + rsbeq r6, ip, r0, ror r7 │ │ │ │ + rsbeq r9, ip, r0, lsl #20 │ │ │ │ + rsbeq r9, ip, r8, lsl sl │ │ │ │ + rsbeq r9, ip, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3283b0 │ │ │ │ ldr r2, [pc, #72] @ 3283b4 │ │ │ │ @@ -217810,27 +217810,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #40] @ 3283bc │ │ │ │ ldr r1, [pc, #40] @ 3283c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - addeq r5, r0, r4, asr #4 │ │ │ │ - rsbeq r3, fp, ip, lsl r3 │ │ │ │ - @ instruction: 0x006fb598 │ │ │ │ + b 74fa80 │ │ │ │ + addeq r5, r0, r4, asr #6 │ │ │ │ + rsbeq r3, fp, ip, lsl r4 │ │ │ │ + @ instruction: 0x006fb698 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq pc, r5, r0, asr r3 @ │ │ │ │ │ │ │ │ 003283c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217873,25 +217873,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 340148 │ │ │ │ ldr r6, [pc, #120] @ 3284e8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70dec4 │ │ │ │ + bl 70dfbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3284ac │ │ │ │ ldr r3, [pc, #100] @ 3284ec │ │ │ │ ldr r1, [pc, #100] @ 3284f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3284cc │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -217901,19 +217901,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3284f4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75adf4 │ │ │ │ + b 75aeec │ │ │ │ @ instruction: 0x009829b0 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq fp, fp, r8, lsr #8 │ │ │ │ - rsbseq fp, r5, r0, lsl #8 │ │ │ │ + rsbseq fp, fp, r8, lsr #10 │ │ │ │ + rsbseq fp, r5, r0, lsl #10 │ │ │ │ │ │ │ │ 003284f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 328740 │ │ │ │ @@ -217934,15 +217934,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 33fc18 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 32859c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99ac7c │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 328728 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -217966,19 +217966,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3286e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 340148 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70dec4 │ │ │ │ + bl 70dfbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3286b8 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3286c8 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -217998,45 +217998,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 32867c │ │ │ │ - bl 707454 │ │ │ │ + bl 70754c │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3286c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70def0 │ │ │ │ + bl 70dfe8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328660 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3285b8 │ │ │ │ ldr r0, [pc, #120] @ 328748 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r2, [pc, #96] @ 32874c │ │ │ │ ldr r3, [pc, #84] @ 328744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -218050,23 +218050,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 328750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r8, r8, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, ip, ip, asr #9 │ │ │ │ + rsbeq r9, ip, ip, asr #11 │ │ │ │ addseq r2, r8, r0, lsr r7 │ │ │ │ - rsbeq r9, ip, ip, asr #8 │ │ │ │ + rsbeq r9, ip, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -218152,15 +218152,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 328b0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328ae4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -218203,15 +218203,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 3287fc │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 328894 │ │ │ │ @@ -218275,15 +218275,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328950 │ │ │ │ ldr r0, [pc, #116] @ 328b20 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r1, [pc, #96] @ 328b20 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -218299,19 +218299,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253288 │ │ │ │ b 3288c4 │ │ │ │ addseq r2, r8, ip, lsl #13 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r9, ip, r0, lsr #3 │ │ │ │ + rsbeq r9, ip, r0, lsr #5 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r4, r0, r8, asr #29 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r9, ip, r4, lsl #2 │ │ │ │ + rsbeq r9, ip, r4, lsl #4 │ │ │ │ │ │ │ │ 00328b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -218329,15 +218329,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -218387,15 +218387,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 328c74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 328dd8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 328d6c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -218427,15 +218427,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 328d04 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328bc0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -218464,15 +218464,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ b 328d10 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 328cac │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -218509,17 +218509,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328e54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328e58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008047b0 │ │ │ │ - rsbeq r8, ip, r8, ror #27 │ │ │ │ - rsbeq r8, ip, ip, lsl #28 │ │ │ │ + @ instruction: 0x008048b0 │ │ │ │ + rsbeq r8, ip, r8, ror #29 │ │ │ │ + rsbeq r8, ip, ip, lsl #30 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00328e5c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 328f68 │ │ │ │ @@ -218585,18 +218585,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00981fb0 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strheq r8, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - umulleq r4, r0, r4, r6 │ │ │ │ - rsbeq r8, ip, ip, asr #25 │ │ │ │ - strdeq r8, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r8, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + umulleq r4, r0, r4, r7 │ │ │ │ + rsbeq r8, ip, ip, asr #27 │ │ │ │ + strdeq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00328f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218610,15 +218610,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 328b28 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218631,16 +218631,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [r0], ip │ │ │ │ - rsbeq r8, ip, r8, lsl ip │ │ │ │ - rsbeq r8, ip, ip, lsr ip │ │ │ │ + rsbeq r8, ip, r8, lsl sp │ │ │ │ + rsbeq r8, ip, ip, lsr sp │ │ │ │ │ │ │ │ 0032902c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -218671,17 +218671,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3290c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3290c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, r0, asr #10 │ │ │ │ - rsbeq r8, ip, r8, ror fp │ │ │ │ - @ instruction: 0x006c8b9c │ │ │ │ + addeq r4, r0, r0, asr #12 │ │ │ │ + rsbeq r8, ip, r8, ror ip │ │ │ │ + @ instruction: 0x006c8c9c │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 003290cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218717,17 +218717,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 329174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - umulleq r4, r0, r0, r4 │ │ │ │ - rsbeq r8, ip, ip, asr #21 │ │ │ │ - strdeq r8, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + umulleq r4, r0, r0, r5 │ │ │ │ + rsbeq r8, ip, ip, asr #23 │ │ │ │ + strdeq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 00329178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218737,21 +218737,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 328b28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218770,16 +218770,16 @@ │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9dba30 <__bss_end__@@Base+0xfdc12d98> │ │ │ │ ... │ │ │ │ blcc fe9dba3c <__bss_end__@@Base+0xfdc12da4> │ │ │ │ ldrdeq r4, [r0], r8 │ │ │ │ - rsbeq r8, ip, r0, lsl sl │ │ │ │ - rsbeq r8, ip, r4, lsr sl │ │ │ │ + rsbeq r8, ip, r0, lsl fp │ │ │ │ + rsbeq r8, ip, r4, lsr fp │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00329248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218809,17 +218809,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3292d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, ip, lsr #6 │ │ │ │ - rsbeq r8, ip, r8, ror #18 │ │ │ │ - rsbeq r8, ip, ip, lsl #19 │ │ │ │ + addeq r4, r0, ip, lsr #8 │ │ │ │ + rsbeq r8, ip, r8, ror #20 │ │ │ │ + rsbeq r8, ip, ip, lsl #21 │ │ │ │ │ │ │ │ 003292dc : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003292e4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218849,15 +218849,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32938c │ │ │ │ mov r5, #0 │ │ │ │ b 329380 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 328758 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218879,17 +218879,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3293d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3293dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, ip, lsr #4 │ │ │ │ - rsbeq r8, ip, r4, ror #16 │ │ │ │ - rsbeq r8, ip, r8, lsl #17 │ │ │ │ + addeq r4, r0, ip, lsr #6 │ │ │ │ + rsbeq r8, ip, r4, ror #18 │ │ │ │ + rsbeq r8, ip, r8, lsl #19 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218957,15 +218957,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 329588 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 329564 │ │ │ │ @@ -218992,95 +218992,95 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - umulleq r4, r0, r8, r0 │ │ │ │ - ldrdeq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, ip, r8, lsl #14 │ │ │ │ + umulleq r4, r0, r8, r1 │ │ │ │ + ldrdeq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, ip, r8, lsl #16 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq r4, r0, r4, ror r0 │ │ │ │ - strheq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r4, r0, r4, ror r1 │ │ │ │ + strheq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 003295a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3295d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253840 │ │ │ │ ldr r0, [pc, #4] @ 3295f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r5, sl, r8, lsl r9 │ │ │ │ │ │ │ │ 003295f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #64] @ 329664 │ │ │ │ ldr r2, [pc, #64] @ 329668 │ │ │ │ ldr r1, [pc, #64] @ 32966c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addeq r4, r0, r4, lsl #1 │ │ │ │ - rsbeq r8, ip, r4, ror #13 │ │ │ │ - strdeq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r4, r0, r4, lsl #3 │ │ │ │ + rsbeq r8, ip, r4, ror #15 │ │ │ │ + strdeq r8, [ip], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 00329670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #96] @ 3296fc │ │ │ │ ldr r2, [pc, #96] @ 329700 │ │ │ │ ldr r1, [pc, #96] @ 329704 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3296dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -219090,17 +219090,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r0, ip │ │ │ │ - rsbeq r8, ip, ip, ror #12 │ │ │ │ - rsbeq r8, ip, r0, lsl #13 │ │ │ │ + addeq r4, r0, ip, lsl #2 │ │ │ │ + rsbeq r8, ip, ip, ror #14 │ │ │ │ + rsbeq r8, ip, r0, lsl #15 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 329844 │ │ │ │ @@ -219174,19 +219174,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r0, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r8, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq r8, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, ip, ip, lsl r3 │ │ │ │ - rsbeq r5, sp, r4, asr #19 │ │ │ │ + ldrdeq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r8, ip, ip, lsl r4 │ │ │ │ + rsbeq r5, sp, r4, asr #21 │ │ │ │ addseq r1, r8, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 329994 │ │ │ │ mov r3, r1 │ │ │ │ @@ -219258,18 +219258,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r8, r8, r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006c8490 │ │ │ │ - rsbeq r8, ip, r0, lsl #9 │ │ │ │ - rsbeq r8, ip, r4, asr #3 │ │ │ │ - rsbeq r5, sp, ip, asr r8 │ │ │ │ + @ instruction: 0x006c8590 │ │ │ │ + rsbeq r8, ip, r0, lsl #11 │ │ │ │ + rsbeq r8, ip, r4, asr #5 │ │ │ │ + rsbeq r5, sp, ip, asr r9 │ │ │ │ addseq r1, r8, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 329aec │ │ │ │ @@ -219312,15 +219312,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329a74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 329ad8 │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329ae0 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 329a38 │ │ │ │ @@ -219337,15 +219337,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99c198 │ │ │ │ + bl 99c290 │ │ │ │ b 329a78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, ip, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r8, r0, lsl #7 │ │ │ │ @@ -219444,42 +219444,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 329ce8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 329cec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #60] @ 329cf0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ addseq r1, r8, r4, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009812d0 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r7, ip, ip, lsl #30 │ │ │ │ - rsbeq r8, ip, r8, lsr #4 │ │ │ │ + rsbeq r8, ip, ip │ │ │ │ + rsbeq r8, ip, r8, lsr #6 │ │ │ │ umullseq r0, r9, ip, r0 │ │ │ │ - rsbeq r8, ip, ip, lsl #4 │ │ │ │ + rsbeq r8, ip, ip, lsl #6 │ │ │ │ addseq r1, r8, r0, ror #3 │ │ │ │ - rsbeq r8, ip, r8, lsl #2 │ │ │ │ - rsbeq r8, ip, r4, ror #2 │ │ │ │ - rsbeq r8, ip, ip, lsl #2 │ │ │ │ + rsbeq r8, ip, r8, lsl #4 │ │ │ │ + rsbeq r8, ip, r4, ror #4 │ │ │ │ + rsbeq r8, ip, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 32a238 │ │ │ │ ldr r3, [pc, #1324] @ 32a23c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219495,15 +219495,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 32a24c │ │ │ │ @@ -219659,15 +219659,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -219770,87 +219770,87 @@ │ │ │ │ bl 255eec │ │ │ │ ldr r1, [pc, #232] @ 32a274 │ │ │ │ ldr r0, [pc, #232] @ 32a278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ mov r3, #0 │ │ │ │ b 32a00c │ │ │ │ ldr r0, [pc, #196] @ 32a27c │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #168] @ 32a280 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 32a284 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r1, [pc, #124] @ 32a288 │ │ │ │ ldr r0, [pc, #124] @ 32a28c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r1, r8, r0, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r3, r0, r8, r9 │ │ │ │ - rsbeq r8, ip, r4, lsl r1 │ │ │ │ - strdeq r8, [ip], #-4 @ │ │ │ │ + umulleq r3, r0, r8, sl │ │ │ │ + rsbeq r8, ip, r4, lsl r2 │ │ │ │ + strdeq r8, [ip], #-20 @ 0xffffffec @ │ │ │ │ addseq r1, r8, ip, lsr #1 │ │ │ │ - rsbeq sl, ip, r4, asr #24 │ │ │ │ - rsbeq r8, ip, ip, lsr #1 │ │ │ │ + rsbeq sl, ip, r4, asr #26 │ │ │ │ + rsbeq r8, ip, ip, lsr #3 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r8, ip, ip, asr #1 │ │ │ │ - rsbeq r7, ip, r8, asr #28 │ │ │ │ + rsbeq r8, ip, ip, asr #3 │ │ │ │ + rsbeq r7, ip, r8, asr #30 │ │ │ │ addseq pc, r8, r4, ror sp @ │ │ │ │ - rsbeq r5, sp, r0, ror r1 │ │ │ │ - @ instruction: 0x007a0190 │ │ │ │ + rsbeq r5, sp, r0, ror r2 │ │ │ │ + @ instruction: 0x007a0290 │ │ │ │ @ instruction: 0x00980cd8 │ │ │ │ - addeq r3, r0, r8, lsr r5 │ │ │ │ - ldrdeq r7, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, ip, r4, lsl #26 │ │ │ │ - rsbeq r7, ip, r0, asr #26 │ │ │ │ - strdeq r7, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x008034b8 │ │ │ │ - rsbeq r7, ip, r0, lsl #25 │ │ │ │ + addeq r3, r0, r8, lsr r6 │ │ │ │ + ldrdeq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, ip, r4, lsl #28 │ │ │ │ + rsbeq r7, ip, r0, asr #28 │ │ │ │ + strdeq r7, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x008035b8 │ │ │ │ + rsbeq r7, ip, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32a3b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r1, [r4] │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32a2f0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a348 │ │ │ │ @@ -219869,20 +219869,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 33bc28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32a3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r3, [pc, #116] @ 32a3c4 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -219904,22 +219904,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 32a3d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq r4, sl, ip, lsl #25 │ │ │ │ - @ instruction: 0x008033b8 │ │ │ │ - rsbeq r1, fp, r0, lsl #7 │ │ │ │ - strdeq r9, [pc], #-92 @ │ │ │ │ - rsbeq r7, ip, r4, lsr #24 │ │ │ │ + @ instruction: 0x008034b8 │ │ │ │ + rsbeq r1, fp, r0, lsl #9 │ │ │ │ + strdeq r9, [pc], #-108 @ │ │ │ │ + rsbeq r7, ip, r4, lsr #26 │ │ │ │ addeq r4, sl, r4, ror #23 │ │ │ │ - addeq r3, r0, ip, lsr #6 │ │ │ │ - rsbeq r7, ip, r4, lsr #23 │ │ │ │ - rsbeq lr, fp, r4, ror #6 │ │ │ │ + addeq r3, r0, ip, lsr #8 │ │ │ │ + rsbeq r7, ip, r4, lsr #25 │ │ │ │ + rsbeq lr, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 32a49c │ │ │ │ ldr r2, [pc, #172] @ 32a4a0 │ │ │ │ @@ -219927,15 +219927,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 32a4a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32a47c │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 32a448 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219962,17 +219962,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r0, r8, asr #5 │ │ │ │ - rsbeq r7, ip, r0, lsr sl │ │ │ │ - rsbeq r7, ip, r0, asr sl │ │ │ │ + addeq r3, r0, r8, asr #7 │ │ │ │ + rsbeq r7, ip, r0, lsr fp │ │ │ │ + rsbeq r7, ip, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 32a708 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -219984,15 +219984,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 328440 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -220044,15 +220044,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -220118,22 +220118,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strdeq r3, [r0], r0 │ │ │ │ - rsbeq r7, ip, r4, asr r9 │ │ │ │ - rsbeq r7, ip, r0, ror r9 │ │ │ │ - rsbeq r7, ip, r4, lsr #16 │ │ │ │ - rsbeq r7, ip, r4, ror #10 │ │ │ │ - rsbseq r3, r5, r0, lsl r1 │ │ │ │ - rsbeq r7, ip, r0, lsl sl │ │ │ │ - rsbeq r4, sp, ip, ror #22 │ │ │ │ - ldrsbeq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, ip, r4, asr sl │ │ │ │ + rsbeq r7, ip, r0, ror sl │ │ │ │ + rsbeq r7, ip, r4, lsr #18 │ │ │ │ + rsbeq r7, ip, r4, ror #12 │ │ │ │ + rsbseq r3, r5, r0, lsl r2 │ │ │ │ + rsbeq r7, ip, r0, lsl fp │ │ │ │ + rsbeq r4, sp, ip, ror #24 │ │ │ │ + ldrsbeq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 0032a72c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -220229,21 +220229,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f9fc │ │ │ │ bl 340658 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7513bc │ │ │ │ + bl 7514b4 │ │ │ │ ldr r2, [pc, #204] @ 32a998 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 32a99c │ │ │ │ @@ -220274,28 +220274,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 32a9a8 │ │ │ │ ldr r2, [pc, #72] @ 32a9ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, r8, r8, asr #13 │ │ │ │ - addeq r2, r0, r8, ror #30 │ │ │ │ + addeq r3, r0, r8, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, ip, ip, ror #5 │ │ │ │ - rsbeq r7, ip, r0, asr #15 │ │ │ │ - rsbeq r7, ip, r8, lsr #15 │ │ │ │ - @ instruction: 0x007b2c94 │ │ │ │ - rsbeq r7, ip, r8, lsr #5 │ │ │ │ - rsbeq r7, ip, ip, lsr #14 │ │ │ │ - rsbeq r7, ip, ip, ror #4 │ │ │ │ + strdeq r7, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, ip, ip, ror #7 │ │ │ │ + rsbeq r7, ip, r0, asr #17 │ │ │ │ + rsbeq r7, ip, r8, lsr #17 │ │ │ │ + @ instruction: 0x007b2d94 │ │ │ │ + rsbeq r7, ip, r8, lsr #7 │ │ │ │ + rsbeq r7, ip, ip, lsr #16 │ │ │ │ + rsbeq r7, ip, ip, ror #6 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r0, r8, r8, lsl #10 │ │ │ │ - rsbeq r7, ip, r4, ror #11 │ │ │ │ - rsbeq r7, ip, r8, lsr r6 │ │ │ │ + rsbeq r7, ip, r4, ror #13 │ │ │ │ + rsbeq r7, ip, r8, lsr r7 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -220341,17 +220341,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 73aa90 │ │ │ │ + bl 73ab88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733d48 │ │ │ │ + bl 733e40 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r8, r4, ror #7 │ │ │ │ @@ -220396,26 +220396,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32ab70 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, ip, r0, lsr r6 │ │ │ │ - addeq r2, r0, r4, lsr #24 │ │ │ │ - strdeq r7, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, ip, r0, lsr r7 │ │ │ │ + addeq r2, r0, r4, lsr #26 │ │ │ │ + strdeq r7, [ip], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 0032ab74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -220529,17 +220529,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32ad48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r4, lsr sl │ │ │ │ - rsbeq r7, ip, r0, lsl r4 │ │ │ │ - rsbeq r7, ip, ip, asr r4 │ │ │ │ + addeq r2, r0, r4, lsr fp │ │ │ │ + rsbeq r7, ip, r0, lsl r5 │ │ │ │ + rsbeq r7, ip, ip, asr r5 │ │ │ │ │ │ │ │ 0032ad4c : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ad64 │ │ │ │ @@ -220602,15 +220602,15 @@ │ │ │ │ 0032ae24 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ae3c │ │ │ │ bx r3 │ │ │ │ - b 700888 │ │ │ │ + b 700980 │ │ │ │ │ │ │ │ 0032ae40 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ae58 │ │ │ │ @@ -220628,24 +220628,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 32aeb0 │ │ │ │ ldr r2, [pc, #48] @ 32aeb4 │ │ │ │ ldr r1, [pc, #48] @ 32aeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r1, [pc, #28] @ 32aebc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74f988 │ │ │ │ + b 74fa80 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r7, ip, r4, lsr #6 │ │ │ │ + rsbeq r7, ip, r4, lsr #8 │ │ │ │ addseq ip, r5, r0, lsr #21 │ │ │ │ │ │ │ │ 0032aec0 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -220664,28 +220664,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ - addeq r2, r0, ip, asr r8 │ │ │ │ - strheq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, ip, r4, lsr r2 │ │ │ │ + addeq r2, r0, ip, asr r9 │ │ │ │ + strheq r7, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, ip, r4, lsr r3 │ │ │ │ │ │ │ │ 0032af28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758914 │ │ │ │ + b 758a0c │ │ │ │ │ │ │ │ 0032af4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 32b014 │ │ │ │ @@ -220695,16 +220695,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 7508dc │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7509d4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 32afec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32afcc │ │ │ │ @@ -220731,16 +220731,16 @@ │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 56879c │ │ │ │ b 32af98 │ │ │ │ strdeq r2, [r0], r4 │ │ │ │ - rsbeq r0, fp, ip, lsl r7 │ │ │ │ - rsbeq r8, pc, r0, lsr #19 │ │ │ │ + rsbeq r0, fp, ip, lsl r8 │ │ │ │ + rsbeq r8, pc, r0, lsr #21 │ │ │ │ addeq r3, sl, r4, lsr #31 │ │ │ │ │ │ │ │ 0032b024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220760,16 +220760,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ - bl 7508dc │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7509d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32b0b4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -220779,92 +220779,92 @@ │ │ │ │ ldr r1, [pc, #28] @ 32b0d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 568a88 │ │ │ │ strdeq r2, [r0], r4 │ │ │ │ - rsbeq r0, fp, r4, lsr #12 │ │ │ │ - rsbeq r8, pc, r0, lsr #17 │ │ │ │ + rsbeq r0, fp, r4, lsr #14 │ │ │ │ + rsbeq r8, pc, r0, lsr #19 │ │ │ │ addeq r3, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 32b0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r3, sl, ip, ror #30 │ │ │ │ │ │ │ │ 0032b0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #56] @ 32b150 │ │ │ │ ldr r2, [pc, #56] @ 32b154 │ │ │ │ ldr r1, [pc, #56] @ 32b158 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - umulleq r2, r0, r4, r6 │ │ │ │ - rsbeq r7, ip, ip, asr #2 │ │ │ │ - rsbeq r7, ip, r8, ror #2 │ │ │ │ + umulleq r2, r0, r4, r7 │ │ │ │ + rsbeq r7, ip, ip, asr #4 │ │ │ │ + rsbeq r7, ip, r8, ror #4 │ │ │ │ │ │ │ │ 0032b15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 32b1ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32b1d0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #84] @ 32b1f0 │ │ │ │ ldr r2, [pc, #84] @ 32b1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r7, ip, r8, lsl r1 │ │ │ │ - addeq r2, r0, r4, lsl r6 │ │ │ │ - rsbeq r7, ip, r4, asr #1 │ │ │ │ + rsbeq r7, ip, r8, lsl r2 │ │ │ │ + addeq r2, r0, r4, lsl r7 │ │ │ │ + rsbeq r7, ip, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -220925,15 +220925,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 32b39c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 753cb4 │ │ │ │ + bl 753dac │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32b390 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 32b36c │ │ │ │ @@ -220945,15 +220945,15 @@ │ │ │ │ bl 2535ac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b92c │ │ │ │ + bl 75ba24 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 32b328 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -220973,19 +220973,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32b3d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r0, ror #31 │ │ │ │ - rsbeq r6, ip, ip, lsr pc │ │ │ │ - addeq r2, r0, r4, lsr #8 │ │ │ │ - strdeq r6, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, ip, r0, lsr pc │ │ │ │ + rsbeq r7, ip, r0, ror #1 │ │ │ │ + rsbeq r7, ip, ip, lsr r0 │ │ │ │ + addeq r2, r0, r4, lsr #10 │ │ │ │ + strdeq r6, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, ip, r0, lsr r0 │ │ │ │ │ │ │ │ 0032b3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -221051,15 +221051,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ mov r0, sl │ │ │ │ bl 253840 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32b4b0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -221082,22 +221082,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097f9d0 │ │ │ │ - rsbeq r6, ip, r0, lsr #29 │ │ │ │ + rsbeq r6, ip, r0, lsr #31 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - rsbeq r6, ip, r8, ror #28 │ │ │ │ - rsbseq fp, r5, ip, ror r7 │ │ │ │ - ldrdeq r6, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r2, r0, r4, lsl #5 │ │ │ │ - rsbeq r6, ip, r4, asr sp │ │ │ │ - ldrdeq r6, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r6, ip, r8, ror #30 │ │ │ │ + rsbseq fp, r5, ip, ror r8 │ │ │ │ + ldrdeq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r2, r0, r4, lsl #7 │ │ │ │ + rsbeq r6, ip, r4, asr lr │ │ │ │ + ldrdeq r6, [ip], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 0032b584 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 32b41c │ │ │ │ │ │ │ │ 0032b590 : │ │ │ │ @@ -221167,36 +221167,36 @@ │ │ │ │ beq 32b6b8 │ │ │ │ ldr r3, [pc, #88] @ 32b6e0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253840 │ │ │ │ ldr r1, [pc, #48] @ 32b6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b65c │ │ │ │ ldr r0, [pc, #40] @ 32b6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75185c │ │ │ │ + bl 751954 │ │ │ │ ldr r1, [pc, #32] @ 32b6ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b92c │ │ │ │ + bl 75ba24 │ │ │ │ b 32b680 │ │ │ │ @ instruction: 0x0097f7d0 │ │ │ │ - rsbeq r6, ip, r0, ror #25 │ │ │ │ + rsbeq r6, ip, r0, ror #27 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r6, ip, ip, asr ip │ │ │ │ - rsbeq r6, ip, ip, lsl #25 │ │ │ │ - rsbeq r6, ip, r8, lsl #25 │ │ │ │ + rsbeq r6, ip, ip, asr sp │ │ │ │ + rsbeq r6, ip, ip, lsl #27 │ │ │ │ + rsbeq r6, ip, r8, lsl #27 │ │ │ │ │ │ │ │ 0032b6f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221205,29 +221205,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 32b75c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b760 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b70c │ │ │ │ - rsbeq r6, ip, r0, lsr ip │ │ │ │ - strheq r6, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, ip, r0, lsr sp │ │ │ │ + strheq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0032b764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -221240,22 +221240,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c5fc │ │ │ │ + bl 75c6f4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32b7cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32b630 │ │ │ │ @@ -221265,16 +221265,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b814 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b78c │ │ │ │ - rsbeq r6, ip, ip, lsr #23 │ │ │ │ - rsbeq r6, ip, r4, lsl #22 │ │ │ │ + rsbeq r6, ip, ip, lsr #25 │ │ │ │ + rsbeq r6, ip, r4, lsl #24 │ │ │ │ │ │ │ │ 0032b818 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32b630 │ │ │ │ │ │ │ │ @@ -221304,15 +221304,15 @@ │ │ │ │ bl 2535ac │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d68c │ │ │ │ + bl 75d784 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b86c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221330,15 +221330,15 @@ │ │ │ │ bl 2535ac │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d68c │ │ │ │ + bl 75d784 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b8d4 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221360,42 +221360,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, ip, r0, ror sl │ │ │ │ - ldrdeq r6, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r6, ip, r4, asr #20 │ │ │ │ - rsbeq r6, ip, r4, ror sl │ │ │ │ + rsbeq r6, ip, r0, ror fp │ │ │ │ + ldrdeq r6, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, ip, r4, asr #22 │ │ │ │ + rsbeq r6, ip, r4, ror fp │ │ │ │ ldr r0, [pc, #4] @ 32b998 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq r3, [sl], r0 │ │ │ │ │ │ │ │ 0032b99c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #96] @ 32ba28 │ │ │ │ ldr r2, [pc, #96] @ 32ba2c │ │ │ │ ldr r1, [pc, #96] @ 32ba30 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ba08 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221405,37 +221405,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r8, asr lr │ │ │ │ - @ instruction: 0x006c6994 │ │ │ │ - rsbeq r6, ip, r8, lsr #19 │ │ │ │ + addeq r1, r0, r8, asr pc │ │ │ │ + @ instruction: 0x006c6a94 │ │ │ │ + rsbeq r6, ip, r8, lsr #21 │ │ │ │ │ │ │ │ 0032ba34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #96] @ 32bac0 │ │ │ │ ldr r2, [pc, #96] @ 32bac4 │ │ │ │ ldr r1, [pc, #96] @ 32bac8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32baa0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221445,37 +221445,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r0, asr #27 │ │ │ │ - strdeq r6, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, ip, r0, lsl r9 │ │ │ │ + addeq r1, r0, r0, asr #29 │ │ │ │ + strdeq r6, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, ip, r0, lsl sl │ │ │ │ │ │ │ │ 0032bacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #96] @ 32bb58 │ │ │ │ ldr r2, [pc, #96] @ 32bb5c │ │ │ │ ldr r1, [pc, #96] @ 32bb60 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221485,37 +221485,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r8, lsr #26 │ │ │ │ - rsbeq r6, ip, r4, ror #16 │ │ │ │ - rsbeq r6, ip, r8, ror r8 │ │ │ │ + addeq r1, r0, r8, lsr #28 │ │ │ │ + rsbeq r6, ip, r4, ror #18 │ │ │ │ + rsbeq r6, ip, r8, ror r9 │ │ │ │ │ │ │ │ 0032bb64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #96] @ 32bbf0 │ │ │ │ ldr r2, [pc, #96] @ 32bbf4 │ │ │ │ ldr r1, [pc, #96] @ 32bbf8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bbd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221525,17 +221525,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r1, r0, r0, ip │ │ │ │ - rsbeq r6, ip, ip, asr #15 │ │ │ │ - rsbeq r6, ip, r0, ror #15 │ │ │ │ + umulleq r1, r0, r0, sp │ │ │ │ + rsbeq r6, ip, ip, asr #17 │ │ │ │ + rsbeq r6, ip, r0, ror #17 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32bc94 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -221573,16 +221573,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, r8, lsl sl │ │ │ │ - ldrsheq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, r5, r8, lsl fp │ │ │ │ + ldrsheq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32bce0 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -221640,16 +221640,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bdc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, ip, lsl #18 │ │ │ │ - rsbseq r1, r5, r4, ror #17 │ │ │ │ + rsbseq r1, r5, ip, lsl #20 │ │ │ │ + rsbseq r1, r5, r4, ror #19 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -221977,15 +221977,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ adceq r6, r7, r4, lsr #21 │ │ │ │ addseq lr, r7, ip, lsr #24 │ │ │ │ addseq sp, r8, r8, lsl fp │ │ │ │ addseq sp, r8, r8, lsl #21 │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - rsbeq r6, ip, ip, lsr #1 │ │ │ │ + rsbeq r6, ip, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -222007,22 +222007,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 32c400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 706ac4 │ │ │ │ + bl 706bbc │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70caf0 │ │ │ │ + bl 70cbe8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 56f60c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ mov r5, r0 │ │ │ │ bl 545488 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222123,15 +222123,15 @@ │ │ │ │ bne 32c688 │ │ │ │ cmp ip, #0 │ │ │ │ beq 32c504 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c6e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -222140,15 +222140,15 @@ │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c6bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 719970 │ │ │ │ + bl 719a68 │ │ │ │ ldr r3, [pc, #556] @ 32c7c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c504 │ │ │ │ ldr r3, [pc, #540] @ 32c7c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -222174,26 +222174,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 32c7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 32c504 │ │ │ │ ldr r2, [pc, #392] @ 32c7d8 │ │ │ │ ldr r3, [pc, #360] @ 32c7bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -222239,15 +222239,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 7195c4 │ │ │ │ + bl 7196bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -222259,15 +222259,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7191d4 │ │ │ │ + bl 7192cc │ │ │ │ b 32c574 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 253840 │ │ │ │ b 32c6d4 │ │ │ │ mov r0, ip │ │ │ │ bl 253840 │ │ │ │ b 32c6b0 │ │ │ │ @@ -222275,28 +222275,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 32c504 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r8, ip, asr r8 │ │ │ │ addseq lr, r7, r8, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r7, r4, lsr r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, ip, ip, ror sp │ │ │ │ + rsbeq r5, ip, ip, ror lr │ │ │ │ addseq lr, r7, ip, asr #15 │ │ │ │ - rsbeq r5, ip, ip, asr ip │ │ │ │ + rsbeq r5, ip, ip, asr sp │ │ │ │ │ │ │ │ 0032c7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222391,22 +222391,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 32c97c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r5, ip, r8, lsr fp │ │ │ │ - rsbeq r5, ip, r4, lsr fp │ │ │ │ - rsbeq r5, ip, r8, lsr fp │ │ │ │ - @ instruction: 0x006c5b90 │ │ │ │ - rsbeq r5, ip, ip, asr fp │ │ │ │ - rsbeq r5, ip, r0, lsr #22 │ │ │ │ - rsbeq r5, ip, r8, lsl #23 │ │ │ │ + addeq r1, r0, r8, rrx │ │ │ │ + rsbeq r5, ip, r8, lsr ip │ │ │ │ + rsbeq r5, ip, r4, lsr ip │ │ │ │ + rsbeq r5, ip, r8, lsr ip │ │ │ │ + @ instruction: 0x006c5c90 │ │ │ │ + rsbeq r5, ip, ip, asr ip │ │ │ │ + rsbeq r5, ip, r0, lsr #24 │ │ │ │ + rsbeq r5, ip, r8, lsl #25 │ │ │ │ │ │ │ │ 0032c980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -222449,15 +222449,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 32cbe4 │ │ │ │ ldr r2, [pc, #432] @ 32cbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ bl 254278 │ │ │ │ ldr r2, [pc, #408] @ 32cbec │ │ │ │ ldr r3, [pc, #384] @ 32cbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -222482,15 +222482,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 32ca44 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 32ca1c │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 32ca1c │ │ │ │ @@ -222527,57 +222527,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 32ca4c │ │ │ │ ldr r2, [pc, #128] @ 32cc08 │ │ │ │ ldr r3, [pc, #128] @ 32cc0c │ │ │ │ ldr r1, [pc, #128] @ 32cc10 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 32cc14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 32ca44 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 32cc18 │ │ │ │ ldr r3, [pc, #96] @ 32cc1c │ │ │ │ ldr r1, [pc, #96] @ 32cc20 │ │ │ │ ldr r2, [pc, #96] @ 32cc24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32cab0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, ip, ip, lsl #22 │ │ │ │ - addeq r0, r0, r8, lsl lr │ │ │ │ - strheq r5, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, ip, ip, lsl #24 │ │ │ │ + addeq r0, r0, r8, lsl pc │ │ │ │ + strheq r5, [ip], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq lr, r7, r8, asr #7 │ │ │ │ - rsbeq r5, ip, r8, ror sl │ │ │ │ - addeq r0, r0, r8, lsr #27 │ │ │ │ - rsbeq r5, ip, r4, asr #20 │ │ │ │ - strheq r5, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r0, r0, ip, ror #25 │ │ │ │ - rsbeq r5, ip, r8, lsl #19 │ │ │ │ - strheq r5, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00800cb8 │ │ │ │ - rsbeq r5, ip, ip, asr #18 │ │ │ │ + rsbeq r5, ip, r8, ror fp │ │ │ │ + addeq r0, r0, r8, lsr #29 │ │ │ │ + rsbeq r5, ip, r4, asr #22 │ │ │ │ + strheq r5, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r0, r0, ip, ror #27 │ │ │ │ + rsbeq r5, ip, r8, lsl #21 │ │ │ │ + strheq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00800db8 │ │ │ │ + rsbeq r5, ip, ip, asr #20 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r5, ip, r8, asr r9 │ │ │ │ - addeq r0, r0, r8, lsl #25 │ │ │ │ - rsbeq r5, ip, r4, lsr #18 │ │ │ │ + rsbeq r5, ip, r8, asr sl │ │ │ │ + addeq r0, r0, r8, lsl #27 │ │ │ │ + rsbeq r5, ip, r4, lsr #20 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0032cc28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222714,21 +222714,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 2555f8 <__printf_chk@plt> │ │ │ │ b 32cdfc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e1d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strdeq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ umullseq lr, r7, r0, r0 │ │ │ │ - rsbeq r5, ip, r0, asr #15 │ │ │ │ - rsbeq r5, ip, ip, asr #14 │ │ │ │ - rsbeq r5, ip, r8, ror r7 │ │ │ │ - rsbeq r5, ip, r4, lsr r7 │ │ │ │ + rsbeq r5, ip, r0, asr #17 │ │ │ │ + rsbeq r5, ip, ip, asr #16 │ │ │ │ + rsbeq r5, ip, r8, ror r8 │ │ │ │ + rsbeq r5, ip, r4, lsr r8 │ │ │ │ │ │ │ │ 0032ce78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222820,15 +222820,15 @@ │ │ │ │ b 32cf50 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r4, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r7, r0, asr #30 │ │ │ │ @ instruction: 0x0097deb4 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r5, ip, r8, lsl r6 │ │ │ │ + rsbeq r5, ip, r8, lsl r7 │ │ │ │ │ │ │ │ 0032d000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32d230 │ │ │ │ @@ -222967,19 +222967,19 @@ │ │ │ │ bl 253840 │ │ │ │ b 32d1d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r4, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r7, ip, ror #27 │ │ │ │ @ instruction: 0x0097ddb8 │ │ │ │ - rsbeq r5, ip, r8, lsl #10 │ │ │ │ + rsbeq r5, ip, r8, lsl #12 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r5, ip, r8, lsr #9 │ │ │ │ - rsbeq r5, ip, r4, asr #8 │ │ │ │ - rsbeq r5, ip, r8, ror r4 │ │ │ │ + rsbeq r5, ip, r8, lsr #11 │ │ │ │ + rsbeq r5, ip, r4, asr #10 │ │ │ │ + rsbeq r5, ip, r8, ror r5 │ │ │ │ │ │ │ │ 0032d254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -222997,26 +222997,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 32d5e8 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7517fc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7518f4 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #812] @ 32d5ec │ │ │ │ ldr r2, [pc, #812] @ 32d5f0 │ │ │ │ ldr r1, [pc, #812] @ 32d5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -223204,28 +223204,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32c444 │ │ │ │ b 32d598 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r0, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r7, ip, ror fp │ │ │ │ - addeq r0, r0, r8, lsl #11 │ │ │ │ - strheq lr, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq lr, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r0, r0, r8, lsl #13 │ │ │ │ + strheq lr, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq lr, [sl], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r5, [r7], r8 @ │ │ │ │ - rsbseq lr, r5, r4, asr #28 │ │ │ │ - rsbeq r5, ip, r8, lsl #6 │ │ │ │ + rsbseq lr, r5, r4, asr #30 │ │ │ │ + rsbeq r5, ip, r8, lsl #8 │ │ │ │ adceq r5, r7, ip, lsr #16 │ │ │ │ - rsbeq r5, ip, r4, lsr #5 │ │ │ │ + rsbeq r5, ip, r4, lsr #7 │ │ │ │ addseq sp, r7, r4, asr r9 │ │ │ │ adceq r5, r7, ip, ror #14 │ │ │ │ - ldrdeq r5, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r5, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r5, ip, r4, lsr r1 │ │ │ │ - rsbeq r5, ip, ip, asr #2 │ │ │ │ + rsbeq r5, ip, r4, lsr r2 │ │ │ │ + rsbeq r5, ip, ip, asr #4 │ │ │ │ │ │ │ │ 0032d624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223304,15 +223304,15 @@ │ │ │ │ bl 255aa8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 254278 │ │ │ │ cmp r4, #0 │ │ │ │ blt 32d7b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 32d7b4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32d7e8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223331,15 +223331,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7098a4 │ │ │ │ + bl 70999c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d72c │ │ │ │ b 32d7b4 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -223434,25 +223434,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 7517fc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7518f4 │ │ │ │ + bl 7583d8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 32db48 │ │ │ │ ldr r1, [pc, #464] @ 32db4c │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255af0 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -223554,25 +223554,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25354c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097d4f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, pc, r0, ror #29 │ │ │ │ - rsbeq sp, sl, r0, lsl #26 │ │ │ │ - rsbeq lr, sl, ip, asr #4 │ │ │ │ + rsbseq pc, pc, r0, ror #31 │ │ │ │ + rsbeq sp, sl, r0, lsl #28 │ │ │ │ + rsbeq lr, sl, ip, asr #6 │ │ │ │ adceq r5, r7, r0, lsl #5 │ │ │ │ - rsbeq r4, ip, r0, lsr #26 │ │ │ │ + rsbeq r4, ip, r0, lsr #28 │ │ │ │ adceq r5, r7, r0, lsl #4 │ │ │ │ addseq sp, r7, r4, ror r3 │ │ │ │ - rsbeq r4, ip, ip, lsr ip │ │ │ │ + rsbeq r4, ip, ip, lsr sp │ │ │ │ umlaleq r5, r7, r0, r1 │ │ │ │ - rsbeq r4, ip, r0, lsr #24 │ │ │ │ - rsbeq r4, ip, r8, asr #19 │ │ │ │ + rsbeq r4, ip, r0, lsr #26 │ │ │ │ + rsbeq r4, ip, r8, asr #21 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0032db74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -223611,15 +223611,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq lr, [pc], #-64 @ │ │ │ │ + ldrdeq lr, [pc], #-80 @ │ │ │ │ │ │ │ │ 0032dc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -224140,20 +224140,20 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r7, r8, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0097cdd0 │ │ │ │ umullseq ip, r7, r0, sp │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ + strheq r4, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, ip, r8, lsr #13 │ │ │ │ strheq r4, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, ip, r8, lsr #11 │ │ │ │ - strheq r4, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r4, ip, r4, lsr r4 │ │ │ │ + rsbeq r4, ip, r4, lsr r5 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r4, ip, r4, asr r3 │ │ │ │ + rsbeq r4, ip, r4, asr r4 │ │ │ │ │ │ │ │ 0032e474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224932,15 +224932,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f4a4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 32f454 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -225151,20 +225151,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 32f100 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 32f3dc │ │ │ │ b 32f114 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -225191,15 +225191,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7191d4 │ │ │ │ + bl 7192cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f0a0 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 255d60 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 253840 │ │ │ │ @@ -225298,29 +225298,29 @@ │ │ │ │ addseq ip, r7, r8, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r7, r0, lsl r7 │ │ │ │ addseq ip, r7, ip, ror r6 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, r4, lsl r0 │ │ │ │ - rsbeq r3, ip, ip, asr fp │ │ │ │ - rsbeq r3, ip, r4, lsl #22 │ │ │ │ - rsbseq lr, pc, ip, lsl #14 │ │ │ │ - rsbeq r3, ip, r4, lsr #14 │ │ │ │ - rsbeq r3, ip, r0, ror #14 │ │ │ │ + rsbeq r3, ip, ip, asr ip │ │ │ │ + rsbeq r3, ip, r4, lsl #24 │ │ │ │ + rsbseq lr, pc, ip, lsl #16 │ │ │ │ + rsbeq r3, ip, r4, lsr #16 │ │ │ │ + rsbeq r3, ip, r0, ror #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - rsbeq r2, ip, r8, lsr #28 │ │ │ │ + rsbeq r2, ip, r8, lsr #30 │ │ │ │ bge fedda114 <__bss_end__@@Base+0xfe01147c> │ │ │ │ bge fedda11c <__bss_end__@@Base+0xfe011484> │ │ │ │ - rsbseq sp, pc, ip, asr #17 │ │ │ │ - rsbeq r2, ip, r4, ror #17 │ │ │ │ - rsbeq r2, ip, r0, lsr #18 │ │ │ │ + rsbseq sp, pc, ip, asr #19 │ │ │ │ + rsbeq r2, ip, r4, ror #19 │ │ │ │ + rsbeq r2, ip, r0, lsr #20 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r2, ip, ip, lsl #14 │ │ │ │ + rsbeq r2, ip, ip, lsl #16 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 32f814 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 32f684 │ │ │ │ @@ -225802,15 +225802,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33040c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 3303ac │ │ │ │ @@ -226127,23 +226127,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 32feb0 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -226177,15 +226177,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7191d4 │ │ │ │ + bl 7192cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe44 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 255d60 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 253840 │ │ │ │ @@ -226571,19 +226571,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2550e8 │ │ │ │ mvn fp, #0 │ │ │ │ b 32e798 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, r4, lsl r0 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - ldrheq ip, [pc], #-236 @ │ │ │ │ - ldrdeq r1, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq ip, [pc], #-252 @ │ │ │ │ + ldrdeq r1, [ip], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbseq ip, pc, ip, asr lr @ │ │ │ │ - rsbeq r1, ip, ip, ror #28 │ │ │ │ + rsbseq ip, pc, ip, asr pc @ │ │ │ │ + rsbeq r1, ip, ip, ror #30 │ │ │ │ │ │ │ │ 00330a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -226674,15 +226674,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r8, asr #26 │ │ │ │ + rsbeq r1, ip, r8, asr #28 │ │ │ │ │ │ │ │ 00330bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226700,15 +226700,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r1, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r1, [ip], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 00330c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 330e90 │ │ │ │ @@ -226741,29 +226741,29 @@ │ │ │ │ bne 330c78 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330d5c │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70def0 │ │ │ │ + bl 70dfe8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 330cdc │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 707454 │ │ │ │ + bl 70754c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 330c84 │ │ │ │ cmp r9, #0 │ │ │ │ bne 330e84 │ │ │ │ ldr r0, [pc, #412] @ 330e9c │ │ │ │ mov r1, #0 │ │ │ │ @@ -226792,15 +226792,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 330d74 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 330d84 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 330c9c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -226816,49 +226816,49 @@ │ │ │ │ beq 330e6c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330e78 │ │ │ │ ldr r0, [pc, #216] @ 330ea8 │ │ │ │ ldr r9, [pc, #216] @ 330eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 330c9c │ │ │ │ mov r9, #1 │ │ │ │ b 330d74 │ │ │ │ ldr r0, [pc, #96] @ 330eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r0, [pc, #88] @ 330eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c370 │ │ │ │ + bl 99c468 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330dbc │ │ │ │ ldr r1, [pc, #68] @ 330eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 330dc8 │ │ │ │ ldr r1, [pc, #60] @ 330ebc │ │ │ │ @@ -226869,20 +226869,20 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097a1f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r8, ip, asr #1 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r1, r7, r8, ror pc │ │ │ │ ldrsheq sl, [r7], r8 │ │ │ │ - rsbeq r1, ip, r4, ror #24 │ │ │ │ - rsbeq r1, ip, r8, lsl #25 │ │ │ │ - @ instruction: 0x006c1a94 │ │ │ │ - rsbeq r1, ip, ip, lsr #21 │ │ │ │ - rsbeq r1, ip, r4, ror #20 │ │ │ │ - rsbeq r1, ip, r8, asr sl │ │ │ │ + rsbeq r1, ip, r4, ror #26 │ │ │ │ + rsbeq r1, ip, r8, lsl #27 │ │ │ │ + @ instruction: 0x006c1b94 │ │ │ │ + rsbeq r1, ip, ip, lsr #23 │ │ │ │ + rsbeq r1, ip, r4, ror #22 │ │ │ │ + rsbeq r1, ip, r8, asr fp │ │ │ │ │ │ │ │ 00330ec0 : │ │ │ │ ldr r3, [pc, #16] @ 330ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227349,15 +227349,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3311e4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r7, r4, lsr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, ip, ror #23 │ │ │ │ @ instruction: 0x00979cdc │ │ │ │ - rsbseq ip, pc, r2, asr #13 │ │ │ │ + rsbseq ip, pc, r2, asr #15 │ │ │ │ andeq r4, r0, r8, ror #31 │ │ │ │ addseq r9, r7, r0, lsr #24 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00331610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -227785,17 +227785,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 331cb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 331cbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrheq fp, [pc], #-180 @ │ │ │ │ - strdeq r0, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, ip, r0, lsl lr │ │ │ │ + ldrheq fp, [pc], #-196 @ │ │ │ │ + strdeq r0, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, ip, r0, lsl pc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00331cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -227841,15 +227841,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 331e7c │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -227866,55 +227866,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 714efc │ │ │ │ + bl 714ff4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 331e20 │ │ │ │ ldr r1, [pc, #196] @ 331ecc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 705aa4 │ │ │ │ + bl 705b9c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 331e98 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 331d44 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 331d44 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 331ed0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 331d44 │ │ │ │ ldr r3, [pc, #80] @ 331ed4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ b 331da4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 331ed8 │ │ │ │ ldr r1, [pc, #56] @ 331edc │ │ │ │ ldr r0, [pc, #56] @ 331ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -227925,17 +227925,17 @@ │ │ │ │ addseq r9, r7, ip, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r7, r4, ror #1 │ │ │ │ ldrsbeq r9, [r7], r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - rsbseq fp, pc, r8, lsr #19 │ │ │ │ - rsbeq r6, fp, ip, ror #20 │ │ │ │ - rsbeq r6, fp, r0, lsl #21 │ │ │ │ + rsbseq fp, pc, r8, lsr #21 │ │ │ │ + rsbeq r6, fp, ip, ror #22 │ │ │ │ + rsbeq r6, fp, r0, lsl #23 │ │ │ │ │ │ │ │ 00331ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 33201c │ │ │ │ @@ -227951,15 +227951,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 332024 │ │ │ │ ldr r8, [pc, #256] @ 332028 │ │ │ │ ldr r6, [pc, #256] @ 33202c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 331f64 │ │ │ │ - bl 7074f4 │ │ │ │ + bl 7075ec │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253fcc │ │ │ │ @@ -227979,15 +227979,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 253fcc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 331f64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 982b60 │ │ │ │ + bl 982c58 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 331fc4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2533e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -228008,21 +228008,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253fcc │ │ │ │ b 331f58 │ │ │ │ - rsbseq fp, r4, ip, lsl #15 │ │ │ │ + rsbseq fp, r4, ip, lsl #17 │ │ │ │ addseq r7, r8, ip, lsl lr │ │ │ │ - ldrdeq r0, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r0, ip, ip, lsr #23 │ │ │ │ - rsbeq r0, ip, ip, lsl #23 │ │ │ │ - ldrheq r2, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r5, sp, r0, lsl #7 │ │ │ │ + ldrdeq r0, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, ip, ip, lsr #25 │ │ │ │ + rsbeq r0, ip, ip, lsl #25 │ │ │ │ + ldrheq r2, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, sp, r0, lsl #9 │ │ │ │ │ │ │ │ 00332038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -228092,40 +228092,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 3321c0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72ae80 │ │ │ │ + bl 72af78 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 332150 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 914938 │ │ │ │ - rsbeq r0, ip, r4, ror #19 │ │ │ │ - strdeq r0, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + b 914a30 │ │ │ │ + rsbeq r0, ip, r4, ror #21 │ │ │ │ + strdeq r0, [ip], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 003321c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 3324a0 │ │ │ │ @@ -228163,15 +228163,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 3324ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ cmp r7, #0 │ │ │ │ beq 332490 │ │ │ │ ldr r9, [pc, #556] @ 3324b0 │ │ │ │ ldr r8, [pc, #556] @ 3324b4 │ │ │ │ ldr sl, [pc, #556] @ 3324b8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -228205,129 +228205,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 332490 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332350 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 3324bc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33229c │ │ │ │ ldr r1, [pc, #328] @ 3324c0 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322a8 │ │ │ │ ldr r1, [pc, #300] @ 3324c4 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322b4 │ │ │ │ ldr r1, [pc, #272] @ 3324c8 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322c0 │ │ │ │ ldr r1, [pc, #244] @ 3324cc │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322cc │ │ │ │ ldr r1, [pc, #216] @ 3324d0 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322d8 │ │ │ │ ldr r1, [pc, #188] @ 3324d4 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322e4 │ │ │ │ ldr r1, [pc, #160] @ 3324d8 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322f0 │ │ │ │ ldr r1, [pc, #132] @ 3324dc │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322fc │ │ │ │ ldr r1, [pc, #104] @ 3324e0 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 332308 │ │ │ │ mov r0, r7 │ │ │ │ - bl 915290 │ │ │ │ + bl 915388 │ │ │ │ b 332220 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, asr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00978bf4 │ │ │ │ - rsbeq r0, ip, r0, ror #17 │ │ │ │ - ldrdeq r0, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r0, ip, r4, ror #17 │ │ │ │ - strdeq r0, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r0, ip, r4, asr #16 │ │ │ │ - rsbeq r0, ip, r0, asr #16 │ │ │ │ - rsbeq r0, ip, r8, lsr r8 │ │ │ │ - rsbeq r0, ip, r0, lsr r8 │ │ │ │ - rsbeq r0, ip, r8, lsr #16 │ │ │ │ - rsbeq r0, ip, r0, lsr #16 │ │ │ │ - rsbeq r0, ip, r4, lsl r8 │ │ │ │ - rsbeq r0, ip, ip, lsl #16 │ │ │ │ - rsbeq r0, ip, r4, lsl #16 │ │ │ │ - strdeq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, ip, r0, ror #19 │ │ │ │ + ldrdeq r0, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, ip, r4, ror #19 │ │ │ │ + strdeq r0, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, ip, r4, asr #18 │ │ │ │ + rsbeq r0, ip, r0, asr #18 │ │ │ │ + rsbeq r0, ip, r8, lsr r9 │ │ │ │ + rsbeq r0, ip, r0, lsr r9 │ │ │ │ + rsbeq r0, ip, r8, lsr #18 │ │ │ │ + rsbeq r0, ip, r0, lsr #18 │ │ │ │ + rsbeq r0, ip, r4, lsl r9 │ │ │ │ + rsbeq r0, ip, ip, lsl #18 │ │ │ │ + rsbeq r0, ip, r4, lsl #18 │ │ │ │ + strdeq r0, [ip], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 003324e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 332794 │ │ │ │ @@ -228361,101 +228361,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 332690 │ │ │ │ ldr r2, [pc, #572] @ 3327b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 3327b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326f8 │ │ │ │ ldr r2, [pc, #540] @ 3327b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 3327bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332710 │ │ │ │ ldr r2, [pc, #508] @ 3327c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 3327c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332704 │ │ │ │ ldr r2, [pc, #476] @ 3327c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 3327cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332634 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33271c │ │ │ │ ldr r2, [pc, #432] @ 3327d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 3327d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r1, [pc, #400] @ 3327d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a4e0 │ │ │ │ + bl 97a5d8 │ │ │ │ ldr r1, [pc, #372] @ 3327dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253840 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a6f0 │ │ │ │ + bl 97a7e8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 332728 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 982a1c │ │ │ │ + bl 982b14 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c5870 │ │ │ │ + bl 8c5968 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33256c │ │ │ │ ldr r2, [pc, #236] @ 3327e0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332574 │ │ │ │ @@ -228470,17 +228470,17 @@ │ │ │ │ b 3325c4 │ │ │ │ ldr r2, [pc, #204] @ 3327f0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332620 │ │ │ │ ldr r1, [pc, #196] @ 3327f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 91517c │ │ │ │ + bl 915274 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #164] @ 3327f8 │ │ │ │ ldr r3, [pc, #64] @ 332798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228498,99 +228498,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r7, ip, ror #17 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r0, ip, ip, lsr #14 │ │ │ │ - rsbeq r0, ip, ip, lsr r7 │ │ │ │ + rsbeq r0, ip, ip, lsr #16 │ │ │ │ + rsbeq r0, ip, ip, lsr r8 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ - rsbseq sp, r6, r4, lsl #16 │ │ │ │ - rsbeq r0, ip, r4, lsr r7 │ │ │ │ - ldrsbeq sp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, ip, ip, lsl r7 │ │ │ │ - ldrheq sp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, ip, r0, lsl #14 │ │ │ │ - rsbseq sp, r6, ip, lsl #15 │ │ │ │ - rsbeq r0, ip, r8, ror #13 │ │ │ │ - rsbseq sp, r6, r8, asr r7 │ │ │ │ - rsbeq r0, ip, r4, asr #13 │ │ │ │ - strheq r0, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, ip, r4, lsr #13 │ │ │ │ - rsbeq r1, fp, r0, lsl #29 │ │ │ │ - rsbeq r1, fp, r4, ror lr │ │ │ │ - rsbeq r1, fp, r8, ror #28 │ │ │ │ - rsbeq r1, fp, ip, asr lr │ │ │ │ - rsbeq r1, fp, r0, asr lr │ │ │ │ - rsbseq sp, sl, r8, asr #12 │ │ │ │ + rsbseq sp, r6, r4, lsl #18 │ │ │ │ + rsbeq r0, ip, r4, lsr r8 │ │ │ │ + ldrsbeq sp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, ip, ip, lsl r8 │ │ │ │ + ldrheq sp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, ip, r0, lsl #16 │ │ │ │ + rsbseq sp, r6, ip, lsl #17 │ │ │ │ + rsbeq r0, ip, r8, ror #15 │ │ │ │ + rsbseq sp, r6, r8, asr r8 │ │ │ │ + rsbeq r0, ip, r4, asr #15 │ │ │ │ + strheq r0, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, ip, r4, lsr #15 │ │ │ │ + rsbeq r1, fp, r0, lsl #31 │ │ │ │ + rsbeq r1, fp, r4, ror pc │ │ │ │ + rsbeq r1, fp, r8, ror #30 │ │ │ │ + rsbeq r1, fp, ip, asr pc │ │ │ │ + rsbeq r1, fp, r0, asr pc │ │ │ │ + rsbseq sp, sl, r8, asr #14 │ │ │ │ addseq r8, r7, r8, asr #13 │ │ │ │ │ │ │ │ 003327fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 334468 │ │ │ │ ldr r1, [pc, #112] @ 332890 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332874 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332868 │ │ │ │ ldr r2, [pc, #72] @ 332894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 332898 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 914c74 │ │ │ │ + b 914d6c │ │ │ │ ldr r2, [pc, #44] @ 33289c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33284c │ │ │ │ ldr r1, [pc, #36] @ 3328a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 914c74 │ │ │ │ - rsbeq r0, ip, r4, lsl #10 │ │ │ │ - rsbeq r4, fp, r4, asr #1 │ │ │ │ - rsbseq r6, r0, r8, ror lr │ │ │ │ - rsbseq r1, r8, ip, lsr r1 │ │ │ │ - strheq r0, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + b 914d6c │ │ │ │ + rsbeq r0, ip, r4, lsl #12 │ │ │ │ + rsbeq r4, fp, r4, asr #3 │ │ │ │ + rsbseq r6, r0, r8, ror pc │ │ │ │ + rsbseq r1, r8, ip, lsr r2 │ │ │ │ + strheq r0, [ip], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 003328a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 3344d4 │ │ │ │ ldr r1, [pc, #28] @ 3328e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 914bbc │ │ │ │ - rsbseq r6, r0, r8, lsl #28 │ │ │ │ + b 914cb4 │ │ │ │ + rsbseq r6, r0, r8, lsl #30 │ │ │ │ │ │ │ │ 003328e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 3329b4 │ │ │ │ @@ -228615,17 +228615,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 3329bc │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9152ec │ │ │ │ + bl 9153e4 │ │ │ │ ldr r2, [pc, #76] @ 3329c0 │ │ │ │ ldr r3, [pc, #64] @ 3329b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -228638,15 +228638,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, ip, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, ip, r4, ror #7 │ │ │ │ + rsbeq r0, ip, r4, ror #9 │ │ │ │ addseq r8, r7, r8, lsr #9 │ │ │ │ │ │ │ │ 003329c4 : │ │ │ │ mov r0, #0 │ │ │ │ b 334534 │ │ │ │ │ │ │ │ 003329cc : │ │ │ │ @@ -228667,31 +228667,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ ldr r1, [pc, #232] @ 332b0c │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #212] @ 332b10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72ae80 │ │ │ │ + bl 72af78 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 332ae8 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -228722,24 +228722,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 332b18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 332aa4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r4, ip, lsl #24 │ │ │ │ - rsbseq r6, r1, r8, ror #24 │ │ │ │ - rsbseq sp, r2, r4, ror r9 │ │ │ │ + rsbseq r6, r4, ip, lsl #26 │ │ │ │ + rsbseq r6, r1, r8, ror #26 │ │ │ │ + rsbseq sp, r2, r4, ror sl │ │ │ │ addseq r8, r7, r0, ror r3 │ │ │ │ - rsbeq r0, ip, r8, ror #4 │ │ │ │ + rsbeq r0, ip, r8, ror #6 │ │ │ │ │ │ │ │ 00332b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 332bfc │ │ │ │ @@ -228751,25 +228751,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ ldr r1, [pc, #156] @ 332c08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #140] @ 332c0c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 515f40 │ │ │ │ @@ -228792,17 +228792,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r4, r4, asr #21 │ │ │ │ - rsbseq r6, r1, r4, lsr #22 │ │ │ │ - rsbseq sp, r2, r0, lsr r8 │ │ │ │ + rsbseq r6, r4, r4, asr #23 │ │ │ │ + rsbseq r6, r1, r4, lsr #24 │ │ │ │ + rsbseq sp, r2, r0, lsr r9 │ │ │ │ addseq r8, r7, r0, ror #4 │ │ │ │ │ │ │ │ 00332c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228901,15 +228901,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 332e10 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984cf4 │ │ │ │ + bl 984dec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 512d30 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ @@ -228929,15 +228929,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r7, ip, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, r2, r8, asr #2 │ │ │ │ + rsbseq pc, r2, r8, asr #4 │ │ │ │ addseq r8, r7, r4, asr r0 │ │ │ │ │ │ │ │ 00332e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -228975,71 +228975,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3332e8 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333288 │ │ │ │ ldr r1, [pc, #1040] @ 3332ec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #1028] @ 3332f0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #1012] @ 3332f4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #996] @ 3332f8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #980] @ 3332fc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #964] @ 333300 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33324c │ │ │ │ ldr r2, [pc, #936] @ 333304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 333308 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 333240 │ │ │ │ ldr r2, [pc, #908] @ 33330c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 333310 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 332e88 │ │ │ │ mov r0, r8 │ │ │ │ - bl 915908 │ │ │ │ + bl 915a00 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #860] @ 333314 │ │ │ │ ldr r3, [pc, #792] @ 3332d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229058,166 +229058,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3332e8 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333270 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333258 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332f90 │ │ │ │ ldr r1, [pc, #700] @ 333318 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 332f90 │ │ │ │ ldr r2, [pc, #632] @ 3332e8 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 33327c │ │ │ │ ldr r1, [pc, #640] @ 33331c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #628] @ 333320 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #612] @ 333324 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #596] @ 333328 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #580] @ 33332c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #564] @ 333330 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #548] @ 333334 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #532] @ 333338 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 332f90 │ │ │ │ ldr r2, [pc, #428] @ 3332e8 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333294 │ │ │ │ ldr r1, [pc, #468] @ 33333c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #456] @ 333340 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #440] @ 333344 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #424] @ 333348 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 332f90 │ │ │ │ ldr r2, [pc, #304] @ 3332e8 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3332a0 │ │ │ │ ldr r1, [pc, #360] @ 33334c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #348] @ 333350 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #332] @ 333354 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #316] @ 333358 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #300] @ 33335c │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 332f90 │ │ │ │ ldr r2, [pc, #280] @ 333360 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332f80 │ │ │ │ ldr r2, [pc, #272] @ 333364 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332f5c │ │ │ │ ldr r1, [pc, #264] @ 333368 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 333038 │ │ │ │ ldr r3, [pc, #244] @ 33336c │ │ │ │ add r3, pc, r3 │ │ │ │ b 333020 │ │ │ │ ldr r3, [pc, #236] @ 333370 │ │ │ │ add r3, pc, r3 │ │ │ │ b 333094 │ │ │ │ @@ -229238,57 +229238,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r7, r7, ip, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00977fbc │ │ │ │ - rsbseq sl, pc, r8, asr sl @ │ │ │ │ - strdeq pc, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, fp, r8, lsr #31 │ │ │ │ + rsbseq sl, pc, r8, asr fp @ │ │ │ │ + strdeq pc, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, ip, r8, lsr #1 │ │ │ │ andeq r3, r0, r4, ror #19 │ │ │ │ - @ instruction: 0x006bfe90 │ │ │ │ - @ instruction: 0x006bfe9c │ │ │ │ - @ instruction: 0x006bfe98 │ │ │ │ - @ instruction: 0x006bfe94 │ │ │ │ - @ instruction: 0x006bfe90 │ │ │ │ - rsbeq pc, fp, ip, lsl #29 │ │ │ │ - rsbseq ip, r6, ip, lsl lr │ │ │ │ - rsbeq pc, fp, r4, ror lr @ │ │ │ │ - ldrsheq ip, [r6], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq pc, fp, r4, ror #28 │ │ │ │ + @ instruction: 0x006bff90 │ │ │ │ + @ instruction: 0x006bff9c │ │ │ │ + @ instruction: 0x006bff98 │ │ │ │ + @ instruction: 0x006bff94 │ │ │ │ + @ instruction: 0x006bff90 │ │ │ │ + rsbeq pc, fp, ip, lsl #31 │ │ │ │ + rsbseq ip, r6, ip, lsl pc │ │ │ │ + rsbeq pc, fp, r4, ror pc @ │ │ │ │ + ldrsheq ip, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, fp, r4, ror #30 │ │ │ │ addseq r7, r7, r4, ror #28 │ │ │ │ - rsbeq pc, fp, ip, ror #26 │ │ │ │ - ldrdeq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, fp, r4, asr sp @ │ │ │ │ - rsbeq pc, fp, r8, ror #25 │ │ │ │ - rsbeq pc, fp, r0, asr #26 │ │ │ │ - ldrdeq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, fp, r0, lsr sp @ │ │ │ │ - rsbeq pc, fp, r0, lsr sp @ │ │ │ │ - rsbeq pc, fp, r4, lsr #25 │ │ │ │ - rsbeq pc, fp, r4, lsl #24 │ │ │ │ + rsbeq pc, fp, ip, ror #28 │ │ │ │ + ldrdeq pc, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, fp, r4, asr lr @ │ │ │ │ + rsbeq pc, fp, r8, ror #27 │ │ │ │ + rsbeq pc, fp, r0, asr #28 │ │ │ │ + ldrdeq pc, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, fp, r0, lsr lr @ │ │ │ │ + rsbeq pc, fp, r0, lsr lr @ │ │ │ │ + rsbeq pc, fp, r4, lsr #27 │ │ │ │ + rsbeq pc, fp, r4, lsl #26 │ │ │ │ + rsbeq pc, fp, r8, lsl #27 │ │ │ │ + rsbeq pc, fp, ip, lsr #26 │ │ │ │ + rsbeq pc, fp, r8, lsr #26 │ │ │ │ rsbeq pc, fp, r8, lsl #25 │ │ │ │ - rsbeq pc, fp, ip, lsr #24 │ │ │ │ - rsbeq pc, fp, r8, lsr #24 │ │ │ │ - rsbeq pc, fp, r8, lsl #23 │ │ │ │ - rsbeq pc, fp, ip, lsl #24 │ │ │ │ - strheq pc, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq pc, fp, ip, lsl #23 │ │ │ │ - @ instruction: 0x006bfb98 │ │ │ │ - rsbeq r1, fp, ip, lsr #6 │ │ │ │ - rsbeq r1, fp, r0, lsr #6 │ │ │ │ - rsbeq pc, fp, r0, lsr #23 │ │ │ │ - rsbseq sl, r4, r4, lsl r4 │ │ │ │ - rsbseq sl, r4, r8, lsl #8 │ │ │ │ - ldrsheq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq sl, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sl, r4, r4, ror #7 │ │ │ │ - rsbseq sl, pc, r8, lsl r6 @ │ │ │ │ - @ instruction: 0x006bfb90 │ │ │ │ + rsbeq pc, fp, ip, lsl #26 │ │ │ │ + strheq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, fp, ip, lsl #25 │ │ │ │ + @ instruction: 0x006bfc98 │ │ │ │ + rsbeq r1, fp, ip, lsr #8 │ │ │ │ + rsbeq r1, fp, r0, lsr #8 │ │ │ │ + rsbeq pc, fp, r0, lsr #25 │ │ │ │ + rsbseq sl, r4, r4, lsl r5 │ │ │ │ + rsbseq sl, r4, r8, lsl #10 │ │ │ │ + ldrsheq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq sl, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r4, r4, ror #9 │ │ │ │ + rsbseq sl, pc, r8, lsl r7 @ │ │ │ │ + @ instruction: 0x006bfc90 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0033338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229307,20 +229307,20 @@ │ │ │ │ bl 3347a4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3333ec │ │ │ │ ldr r1, [pc, #112] @ 333450 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581240 │ │ │ │ mov r0, r4 │ │ │ │ - bl 914c18 │ │ │ │ + bl 914d10 │ │ │ │ ldr r2, [pc, #76] @ 333454 │ │ │ │ ldr r3, [pc, #64] @ 33344c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -229333,15 +229333,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r0, ip, ror #5 │ │ │ │ + rsbseq r6, r0, ip, ror #7 │ │ │ │ addseq r7, r7, r4, lsl sl │ │ │ │ │ │ │ │ 00333458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229360,20 +229360,20 @@ │ │ │ │ bl 3345d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3334cc │ │ │ │ ldr r1, [pc, #148] @ 333540 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33351c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9153a4 │ │ │ │ + bl 91549c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581240 │ │ │ │ ldr r2, [pc, #100] @ 333544 │ │ │ │ ldr r3, [pc, #88] @ 33353c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229390,22 +229390,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 333548 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3334c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, ip, lsr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq pc, fp, r4, asr #19 │ │ │ │ + rsbeq pc, fp, r4, asr #21 │ │ │ │ addseq r7, r7, ip, lsr r9 │ │ │ │ - rsbeq pc, fp, r0, ror #18 │ │ │ │ + rsbeq pc, fp, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 333780 │ │ │ │ @@ -229416,94 +229416,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 333788 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ ldr r6, [pc, #492] @ 33378c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33370c │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ bl 255af0 │ │ │ │ ldr r3, [pc, #456] @ 333790 │ │ │ │ ldr r1, [pc, #456] @ 333794 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 333798 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ ldr r1, [pc, #412] @ 33379c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ ldr r1, [pc, #392] @ 3337a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ ldr r1, [pc, #372] @ 3337a4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ ldr r1, [pc, #352] @ 3337a8 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 333678 │ │ │ │ mov r0, sp │ │ │ │ - bl 99c1e4 │ │ │ │ + bl 99c2dc │ │ │ │ ldr r2, [pc, #300] @ 3337ac │ │ │ │ ldr r1, [pc, #300] @ 3337b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75af6c │ │ │ │ + bl 75b064 │ │ │ │ ldr r1, [pc, #280] @ 3337b4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75eb04 │ │ │ │ + bl 75ebfc │ │ │ │ mov r4, r0 │ │ │ │ - bl 97fc04 │ │ │ │ + bl 97fcfc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c5870 │ │ │ │ + bl 8c5968 │ │ │ │ mov r0, r8 │ │ │ │ - bl 97a6f0 │ │ │ │ + bl 97a7e8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3336f8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333760 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229528,43 +229528,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 986b9c │ │ │ │ + bl 986c94 │ │ │ │ b 3336f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3337bc │ │ │ │ ldr r1, [pc, #84] @ 3337c0 │ │ │ │ ldr r0, [pc, #84] @ 3337c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, r7, ip, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006b8694 │ │ │ │ + @ instruction: 0x006b8794 │ │ │ │ addseq r7, r7, r0, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r6, r4, r8, asr #32 │ │ │ │ - rsbeq pc, fp, r0, ror #25 │ │ │ │ - rsbseq r6, r2, r0, lsl #27 │ │ │ │ - rsbseq r4, r1, ip, asr #20 │ │ │ │ - ldrdeq pc, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, lr, ip, lsl #14 │ │ │ │ - rsbeq pc, fp, r8, lsl r8 @ │ │ │ │ - rsbseq r2, r5, r0, lsl #3 │ │ │ │ - rsbeq pc, fp, r0, lsl r8 @ │ │ │ │ + rsbseq r6, r4, r8, asr #2 │ │ │ │ + rsbeq pc, fp, r0, ror #27 │ │ │ │ + rsbseq r6, r2, r0, lsl #29 │ │ │ │ + rsbseq r4, r1, ip, asr #22 │ │ │ │ + ldrdeq pc, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r1, lr, ip, lsl #16 │ │ │ │ + rsbeq pc, fp, r8, lsl r9 @ │ │ │ │ + rsbseq r2, r5, r0, lsl #5 │ │ │ │ + rsbeq pc, fp, r0, lsl r9 @ │ │ │ │ addseq r7, r7, r8, lsl #14 │ │ │ │ - rsbseq sl, pc, r4, lsl #3 │ │ │ │ - rsbeq sp, sl, r0, asr #17 │ │ │ │ - ldrdeq sp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, pc, r4, lsl #5 │ │ │ │ + rsbeq sp, sl, r0, asr #19 │ │ │ │ + ldrdeq sp, [sl], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 333984 │ │ │ │ ldr r4, [pc, #420] @ 333988 │ │ │ │ ldr r3, [pc, #420] @ 33398c │ │ │ │ @@ -229574,37 +229574,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3338a4 │ │ │ │ ldr r7, [pc, #368] @ 333990 │ │ │ │ ldr r2, [pc, #368] @ 333994 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 333998 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #324] @ 33399c │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3338e8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -229630,23 +229630,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r1, [pc, #172] @ 3339a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253fcc │ │ │ │ b 3338a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r1, [pc, #144] @ 3339a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253fcc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -229669,57 +229669,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 253fcc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 33393c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, lsr r6 │ │ │ │ - rsbeq pc, fp, ip, asr #13 │ │ │ │ + rsbeq pc, fp, ip, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq sl, [pc], #-0 @ │ │ │ │ - @ instruction: 0x006bf694 │ │ │ │ + ldrsbeq sl, [pc], #-16 @ │ │ │ │ + @ instruction: 0x006bf794 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, r0, lsl #13 │ │ │ │ + rsbeq pc, fp, r0, lsl #15 │ │ │ │ addseq r7, r7, r0, ror r5 │ │ │ │ - rsbeq pc, fp, r8, lsr #12 │ │ │ │ - rsbeq pc, fp, r4, ror #11 │ │ │ │ - ldrdeq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, fp, r8, lsr #14 │ │ │ │ + rsbeq pc, fp, r4, ror #13 │ │ │ │ + ldrdeq pc, [fp], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 333a8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 333a4c │ │ │ │ ldr r5, [pc, #164] @ 333a90 │ │ │ │ ldr r2, [pc, #164] @ 333a94 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #116] @ 333a98 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333a6c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -229727,26 +229727,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r1, [pc, #32] @ 333a9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253fcc │ │ │ │ b 333a4c │ │ │ │ - strdeq pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, pc, r4, lsl #30 │ │ │ │ - rsbeq pc, fp, ip, asr #9 │ │ │ │ - strheq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq pc, fp, ip, asr #9 │ │ │ │ + strdeq pc, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, pc, r4 │ │ │ │ + rsbeq pc, fp, ip, asr #11 │ │ │ │ + strheq pc, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, fp, ip, asr #11 │ │ │ │ │ │ │ │ 00333aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 333c88 │ │ │ │ @@ -229759,46 +229759,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 333c9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 700890 │ │ │ │ + bl 700988 │ │ │ │ ldr ip, [pc, #348] @ 333ca0 │ │ │ │ ldr r3, [pc, #348] @ 333ca4 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ ldr r3, [pc, #312] @ 333ca8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333c40 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -229807,15 +229807,15 @@ │ │ │ │ bl 253534 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75bbd4 │ │ │ │ + bl 75bccc │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229865,17 +229865,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, pc, r0, lsr #28 │ │ │ │ - @ instruction: 0x006a7b9c │ │ │ │ - rsbeq r8, sl, r8, ror #1 │ │ │ │ + rsbseq r9, pc, r0, lsr #30 │ │ │ │ + @ instruction: 0x006a7c9c │ │ │ │ + rsbeq r8, sl, r8, ror #3 │ │ │ │ addseq r7, r7, r0, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ andeq r4, r0, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ @ instruction: 0x009771d4 │ │ │ │ │ │ │ │ 00333cb0 : │ │ │ │ @@ -229884,15 +229884,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 333ec8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75872c │ │ │ │ + bl 758824 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 333ec0 │ │ │ │ ldr r9, [pc, #484] @ 333ecc │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -229938,15 +229938,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 7594dc │ │ │ │ + bl 7595d4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 333dd0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ @@ -230009,16 +230009,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 333e98 │ │ │ │ - rsbeq r7, sl, r0, lsl #30 │ │ │ │ - ldrdeq r7, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, sl, r0 │ │ │ │ + ldrdeq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00333ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -230039,26 +230039,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 253534 │ │ │ │ ldr r5, [pc, #88] @ 333f84 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 700890 │ │ │ │ + bl 700988 │ │ │ │ ldr ip, [pc, #76] @ 333f88 │ │ │ │ ldr r3, [pc, #76] @ 333f8c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979d70 │ │ │ │ + bl 979e68 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230077,29 +230077,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 334060 │ │ │ │ ldr r4, [pc, #180] @ 334064 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 334018 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 337a60 │ │ │ │ @@ -230107,52 +230107,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 33406c │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, pc, r0, asr #18 │ │ │ │ - rsbeq r7, sl, r4, asr #13 │ │ │ │ - rsbeq r7, sl, r8, lsl ip │ │ │ │ - rsbeq lr, fp, ip, asr pc │ │ │ │ - @ instruction: 0x006bee98 │ │ │ │ + rsbseq r9, pc, r0, asr #20 │ │ │ │ + rsbeq r7, sl, r4, asr #15 │ │ │ │ + rsbeq r7, sl, r8, lsl sp │ │ │ │ + rsbeq pc, fp, ip, asr r0 @ │ │ │ │ + @ instruction: 0x006bef98 │ │ │ │ │ │ │ │ 00334070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7520e8 │ │ │ │ + bl 7521e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3340dc │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr ip, [pc, #128] @ 334128 │ │ │ │ ldr r2, [pc, #128] @ 33412c │ │ │ │ ldr r1, [pc, #128] @ 334130 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33a994 │ │ │ │ ldr r3, [pc, #80] @ 334134 │ │ │ │ ldr ip, [pc, #80] @ 334138 │ │ │ │ @@ -230160,50 +230160,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, pc, r4, asr #16 │ │ │ │ - rsbeq r7, sl, r8, asr #11 │ │ │ │ - rsbeq r7, sl, r0, lsl fp │ │ │ │ - rsbseq r9, pc, r4, lsl #16 │ │ │ │ - rsbeq lr, fp, r0, asr #29 │ │ │ │ - ldrdeq lr, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, pc, r4, asr #18 │ │ │ │ + rsbeq r7, sl, r8, asr #13 │ │ │ │ + rsbeq r7, sl, r0, lsl ip │ │ │ │ + rsbseq r9, pc, r4, lsl #18 │ │ │ │ + rsbeq lr, fp, r0, asr #31 │ │ │ │ + ldrdeq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 00334140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 3341d4 │ │ │ │ ldr r3, [pc, #124] @ 3341d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75c310 │ │ │ │ + bl 75c408 │ │ │ │ ldr r1, [pc, #96] @ 3341dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ ldr r2, [pc, #76] @ 3341e0 │ │ │ │ ldr r3, [pc, #64] @ 3341d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -230231,25 +230231,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 334434 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253ce4 │ │ │ │ ldr r4, [pc, #556] @ 334438 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr ip, [pc, #544] @ 33443c │ │ │ │ ldr r2, [pc, #544] @ 334440 │ │ │ │ ldr r1, [pc, #544] @ 334444 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 334420 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 334448 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -230339,19 +230339,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 3342dc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 914938 │ │ │ │ + bl 914a30 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ - bl 982b60 │ │ │ │ + bl 982c58 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3343ec │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2533e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -230368,27 +230368,27 @@ │ │ │ │ bl 253fcc │ │ │ │ b 334328 │ │ │ │ ldr r1, [pc, #60] @ 334464 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253fcc │ │ │ │ b 3343cc │ │ │ │ - rsbseq r9, r4, ip, lsl #9 │ │ │ │ + rsbseq r9, r4, ip, lsl #11 │ │ │ │ addseq r6, r7, r4, lsl ip │ │ │ │ - ldrsbeq r9, [pc], #-96 @ │ │ │ │ - rsbeq r7, sl, r4, asr r4 │ │ │ │ - @ instruction: 0x006a799c │ │ │ │ - @ instruction: 0x006bed94 │ │ │ │ + ldrsbeq r9, [pc], #-112 @ │ │ │ │ + rsbeq r7, sl, r4, asr r5 │ │ │ │ + @ instruction: 0x006a7a9c │ │ │ │ + @ instruction: 0x006bee94 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq lr, fp, ip, asr #26 │ │ │ │ - rsbeq lr, fp, ip, asr #26 │ │ │ │ - rsbseq fp, sl, ip, lsr #21 │ │ │ │ - strheq lr, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x006bec9c │ │ │ │ - rsbeq lr, fp, r4, asr #23 │ │ │ │ + rsbeq lr, fp, ip, asr #28 │ │ │ │ + rsbeq lr, fp, ip, asr #28 │ │ │ │ + rsbseq fp, sl, ip, lsr #23 │ │ │ │ + strheq lr, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x006bed9c │ │ │ │ + rsbeq lr, fp, r4, asr #25 │ │ │ │ │ │ │ │ 00334468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -230398,26 +230398,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 3344d0 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72fc68 │ │ │ │ + bl 72fd60 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umullseq r6, r7, r4, r9 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - rsbseq r3, r1, r4, asr #1 │ │ │ │ + rsbseq r3, r1, r4, asr #3 │ │ │ │ │ │ │ │ 003344d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -230426,15 +230426,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 33452c │ │ │ │ ldr r3, [pc, #52] @ 334530 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a2984 │ │ │ │ + bl 9a2a7c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230469,50 +230469,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, pc, r8, ror #6 │ │ │ │ - rsbeq lr, fp, r0, asr #21 │ │ │ │ - rsbeq lr, fp, r4, lsr r9 │ │ │ │ + rsbseq r9, pc, r8, ror #8 │ │ │ │ + rsbeq lr, fp, r0, asr #23 │ │ │ │ + rsbeq lr, fp, r4, lsr sl │ │ │ │ │ │ │ │ 003345d0 : │ │ │ │ b 393870 │ │ │ │ │ │ │ │ 003345d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr ip, [pc, #104] @ 334668 │ │ │ │ ldr r2, [pc, #104] @ 33466c │ │ │ │ ldr r1, [pc, #104] @ 334670 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 393878 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -230523,26 +230523,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, pc, ip, ror #5 │ │ │ │ - rsbeq r7, sl, ip, rrx │ │ │ │ - strheq r7, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r9, pc, ip, ror #7 │ │ │ │ + rsbeq r7, sl, ip, ror #2 │ │ │ │ + strheq r7, [sl], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 00334674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 716480 │ │ │ │ + bl 716578 │ │ │ │ mov r4, r0 │ │ │ │ - bl 982b60 │ │ │ │ + bl 982c58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3346a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533e4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -230556,65 +230556,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 334728 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253ce4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b27c │ │ │ │ + bl 75b374 │ │ │ │ ldr r1, [pc, #68] @ 33472c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758720 │ │ │ │ + bl 758818 │ │ │ │ mov r0, r4 │ │ │ │ - bl 982b60 │ │ │ │ + bl 982c58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334710 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533e4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r9, [r4], #-8 @ │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00334730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 33479c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253ce4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b27c │ │ │ │ + bl 75b374 │ │ │ │ ldr r1, [pc, #68] @ 3347a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758720 │ │ │ │ + bl 758818 │ │ │ │ mov r0, r4 │ │ │ │ - bl 982b60 │ │ │ │ + bl 982c58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334784 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533e4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r4, r4, asr #30 │ │ │ │ + rsbseq r9, r4, r4, asr #32 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 003347a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230622,32 +230622,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 334874 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 334840 │ │ │ │ ldr ip, [pc, #144] @ 334878 │ │ │ │ ldr r2, [pc, #144] @ 33487c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 253534 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 9a2984 │ │ │ │ + bl 9a2a7c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230659,28 +230659,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 334888 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 33488c │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 334820 │ │ │ │ - strheq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq r8, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r9, pc, r8, lsl #2 │ │ │ │ - strheq lr, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, fp, r8, lsr r8 │ │ │ │ - @ instruction: 0x007f909c │ │ │ │ - rsbeq lr, fp, ip, asr r6 │ │ │ │ + strheq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r8, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, pc, r8, lsl #4 │ │ │ │ + strheq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x007f919c │ │ │ │ + rsbeq lr, fp, ip, asr r7 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3348a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, r9, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 334e64 │ │ │ │ ldr r2, [pc, #1448] @ 334e68 │ │ │ │ @@ -230688,15 +230688,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 334e70 │ │ │ │ ldr r9, [pc, #1412] @ 334e74 │ │ │ │ ldr r2, [pc, #1412] @ 334e78 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -230714,524 +230714,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 334e88 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1340] @ 334e8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 334e90 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1324] @ 334e94 │ │ │ │ ldr r2, [pc, #1324] @ 334e98 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1300] @ 334e9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 334ea0 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1284] @ 334ea4 │ │ │ │ ldr r2, [pc, #1284] @ 334ea8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1260] @ 334eac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 334eb0 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1244] @ 334eb4 │ │ │ │ ldr r2, [pc, #1244] @ 334eb8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1220] @ 334ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 334ec0 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1204] @ 334ec4 │ │ │ │ ldr r2, [pc, #1204] @ 334ec8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1180] @ 334ecc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 334ed0 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1164] @ 334ed4 │ │ │ │ ldr r2, [pc, #1164] @ 334ed8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #1140] @ 334edc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1124] @ 334ee0 │ │ │ │ ldr r2, [pc, #1124] @ 334ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 334ee8 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #1084] @ 334eec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1068] @ 334ef0 │ │ │ │ ldr r6, [pc, #1068] @ 334ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 334ef8 │ │ │ │ ldr r3, [pc, #1060] @ 334efc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #1028] @ 334f00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #1012] @ 334f04 │ │ │ │ ldr r6, [pc, #1012] @ 334f08 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 334f0c │ │ │ │ ldr r3, [pc, #1004] @ 334f10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #972] @ 334f14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #956] @ 334f18 │ │ │ │ ldr r6, [pc, #956] @ 334f1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 334f20 │ │ │ │ ldr r3, [pc, #948] @ 334f24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #916] @ 334f28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 334f2c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #900] @ 334f30 │ │ │ │ ldr r2, [pc, #900] @ 334f34 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #876] @ 334f38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 334f3c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #860] @ 334f40 │ │ │ │ ldr r2, [pc, #860] @ 334f44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #836] @ 334f48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 334f4c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #820] @ 334f50 │ │ │ │ ldr r2, [pc, #820] @ 334f54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #796] @ 334f58 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 334f5c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #780] @ 334f60 │ │ │ │ ldr r2, [pc, #780] @ 334f64 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #756] @ 334f68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 334f6c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #740] @ 334f70 │ │ │ │ ldr r2, [pc, #740] @ 334f74 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #716] @ 334f78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 334f7c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #700] @ 334f80 │ │ │ │ ldr r2, [pc, #700] @ 334f84 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #676] @ 334f88 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 334f8c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #660] @ 334f90 │ │ │ │ ldr r2, [pc, #660] @ 334f94 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #636] @ 334f98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 334f9c │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #620] @ 334fa0 │ │ │ │ ldr r2, [pc, #620] @ 334fa4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ce80 │ │ │ │ + bl 75cf78 │ │ │ │ ldr r2, [pc, #596] @ 334fa8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r6, [pc, #580] @ 334fac │ │ │ │ ldr r3, [pc, #580] @ 334fb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75b95c │ │ │ │ + bl 75ba54 │ │ │ │ ldr r2, [pc, #548] @ 334fb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 334fb8 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r3, [pc, #532] @ 334fbc │ │ │ │ ldr r2, [pc, #532] @ 334fc0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #508] @ 334fc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r6, [pc, #492] @ 334fc8 │ │ │ │ ldr r0, [pc, #492] @ 334fcc │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b95c │ │ │ │ + bl 75ba54 │ │ │ │ ldr r2, [pc, #456] @ 334fd0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d7ec │ │ │ │ + bl 75d8e4 │ │ │ │ ldr r6, [pc, #440] @ 334fd4 │ │ │ │ ldr r0, [pc, #440] @ 334fd8 │ │ │ │ ldr r3, [pc, #440] @ 334fdc │ │ │ │ ldr r2, [pc, #440] @ 334fe0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr r2, [pc, #404] @ 334fe4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75d7ec │ │ │ │ - rsbseq r9, pc, ip, lsl r1 @ │ │ │ │ - strheq r6, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq r7, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r1, [r2], #-12 @ │ │ │ │ + b 75d8e4 │ │ │ │ + rsbseq r9, pc, ip, lsl r2 @ │ │ │ │ + strheq r6, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r7, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - rsbeq lr, fp, ip, ror r8 │ │ │ │ + rsbeq lr, fp, ip, ror r9 │ │ │ │ addseq r6, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq lr, fp, ip, ror #14 │ │ │ │ - rsbeq lr, fp, r0, ror r7 │ │ │ │ + rsbeq lr, fp, ip, ror #16 │ │ │ │ + rsbeq lr, fp, r0, ror r8 │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - rsbeq lr, fp, r4, asr r7 │ │ │ │ - @ instruction: 0x006bd190 │ │ │ │ + rsbeq lr, fp, r4, asr r8 │ │ │ │ + @ instruction: 0x006bd290 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbeq lr, fp, ip, lsr #14 │ │ │ │ - rsbseq r0, r5, ip, lsl #14 │ │ │ │ + rsbeq lr, fp, ip, lsr #16 │ │ │ │ + rsbseq r0, r5, ip, lsl #16 │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - rsbeq lr, fp, r0, lsl r7 │ │ │ │ - rsbeq lr, fp, ip, lsr r7 │ │ │ │ + rsbeq lr, fp, r0, lsl r8 │ │ │ │ + rsbeq lr, fp, ip, lsr r8 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - strdeq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq lr, fp, r0, lsl #14 │ │ │ │ + strdeq lr, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, fp, r0, lsl #16 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r4, ror #13 │ │ │ │ + rsbeq lr, fp, r4, ror #15 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq lr, fp, r0, ror #13 │ │ │ │ + rsbeq lr, fp, r0, ror #15 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - ldrdeq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq lr, [fp], #-124 @ 0xffffff84 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, fp, r4, ror #13 │ │ │ │ - rsbeq lr, fp, r4, asr #13 │ │ │ │ + rsbeq lr, fp, r4, ror #15 │ │ │ │ + rsbeq lr, fp, r4, asr #15 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - rsbeq r6, sl, r0, lsr #27 │ │ │ │ + rsbeq r6, sl, r0, lsr #29 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - strheq lr, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006be690 │ │ │ │ + strheq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x006be790 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - @ instruction: 0x006be698 │ │ │ │ + @ instruction: 0x006be798 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r0, lsr #13 │ │ │ │ - rsbseq ip, r5, r8, ror #8 │ │ │ │ + rsbeq lr, fp, r0, lsr #15 │ │ │ │ + rsbseq ip, r5, r8, ror #10 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, fp, r4, lsl #13 │ │ │ │ - rsbeq lr, fp, r4, lsr #13 │ │ │ │ + rsbeq lr, fp, r4, lsl #15 │ │ │ │ + rsbeq lr, fp, r4, lsr #15 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - @ instruction: 0x006be690 │ │ │ │ - strheq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x006be790 │ │ │ │ + strheq lr, [fp], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - rsbeq lr, fp, r0, lsr #13 │ │ │ │ - strheq lr, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, fp, r0, lsr #15 │ │ │ │ + strheq lr, [fp], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - @ instruction: 0x006be698 │ │ │ │ - rsbeq lr, fp, r8, lsr #13 │ │ │ │ + @ instruction: 0x006be798 │ │ │ │ + rsbeq lr, fp, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - @ instruction: 0x006be694 │ │ │ │ - rsbseq r1, r5, ip, lsr pc │ │ │ │ + @ instruction: 0x006be794 │ │ │ │ + rsbseq r2, r5, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x006be694 │ │ │ │ - rsbeq lr, fp, r4, lsr #13 │ │ │ │ + @ instruction: 0x006be794 │ │ │ │ + rsbeq lr, fp, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - rsbeq lr, fp, ip, lsl #13 │ │ │ │ - rsbeq lr, fp, r8, lsr #13 │ │ │ │ + rsbeq lr, fp, ip, lsl #15 │ │ │ │ + rsbeq lr, fp, r8, lsr #15 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - @ instruction: 0x006be690 │ │ │ │ - rsbeq lr, fp, ip, lsl #13 │ │ │ │ + @ instruction: 0x006be790 │ │ │ │ + rsbeq lr, fp, ip, lsl #15 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - rsbeq lr, fp, r8, ror r6 │ │ │ │ - @ instruction: 0x006be694 │ │ │ │ + rsbeq lr, fp, r8, ror r7 │ │ │ │ + @ instruction: 0x006be794 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rsbeq lr, fp, r4, lsl #13 │ │ │ │ - @ instruction: 0x006be69c │ │ │ │ + rsbeq lr, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x006be79c │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, ip, lsl #13 │ │ │ │ - rsbeq r6, fp, r8, lsr lr │ │ │ │ + rsbeq lr, fp, ip, lsl #15 │ │ │ │ + rsbeq r6, fp, r8, lsr pc │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - rsbeq lr, fp, r0, ror r6 │ │ │ │ - rsbeq sp, sp, r0, ror #24 │ │ │ │ + rsbeq lr, fp, r0, ror r7 │ │ │ │ + rsbeq sp, sp, r0, ror #26 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq lr, fp, r0, lsl #13 │ │ │ │ - rsbeq lr, fp, r0, lsl #13 │ │ │ │ + rsbeq lr, fp, r0, lsl #15 │ │ │ │ + rsbeq lr, fp, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75c310 │ │ │ │ + bl 75c408 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75bfc4 │ │ │ │ + bl 75c0bc │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 335038 │ │ │ │ ldr r1, [pc, #100] @ 335088 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75bd00 │ │ │ │ + b 75bdf8 │ │ │ │ ldr r3, [pc, #76] @ 33508c │ │ │ │ ldr ip, [pc, #76] @ 335090 │ │ │ │ ldr r1, [pc, #76] @ 335094 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq lr, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x007f8998 │ │ │ │ - strheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq lr, fp, r0, lsr #9 │ │ │ │ + ldrdeq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x007f8a98 │ │ │ │ + strheq lr, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, fp, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 3351f0 │ │ │ │ ldr r2, [pc, #320] @ 3351f4 │ │ │ │ ldr r1, [pc, #320] @ 3351f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582e8 │ │ │ │ + bl 7583e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335134 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582f8 │ │ │ │ + bl 7583f0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3351a8 │ │ │ │ bl 254b9c │ │ │ │ cmp r0, #7 │ │ │ │ bls 3351cc │ │ │ │ ldr r1, [pc, #164] @ 3351fc │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -231269,41 +231269,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 33520c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 335210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r8, pc, r8, lsr #18 │ │ │ │ - rsbeq r6, sl, r0, asr #11 │ │ │ │ - rsbeq r6, sl, ip, lsl #22 │ │ │ │ - rsbseq lr, r2, ip, lsr r3 │ │ │ │ - rsbseq lr, r2, r8, ror #5 │ │ │ │ - rsbseq r8, pc, r8, lsl #16 │ │ │ │ - rsbeq lr, fp, ip, lsl #6 │ │ │ │ - rsbeq lr, fp, r4, asr #6 │ │ │ │ + rsbseq r8, pc, r8, lsr #20 │ │ │ │ + rsbeq r6, sl, r0, asr #13 │ │ │ │ + rsbeq r6, sl, ip, lsl #24 │ │ │ │ + rsbseq lr, r2, ip, lsr r4 │ │ │ │ + rsbseq lr, r2, r8, ror #7 │ │ │ │ + rsbseq r8, pc, r8, lsl #18 │ │ │ │ + rsbeq lr, fp, ip, lsl #8 │ │ │ │ + rsbeq lr, fp, r4, asr #8 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #184] @ 3352f4 │ │ │ │ ldr r2, [pc, #184] @ 3352f8 │ │ │ │ ldr r1, [pc, #184] @ 3352fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253840 │ │ │ │ @@ -231334,17 +231334,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, pc, r0, lsr #15 │ │ │ │ - rsbeq r6, sl, r4, lsr r4 │ │ │ │ - rsbeq r6, sl, ip, ror r9 │ │ │ │ + rsbseq r8, pc, r0, lsr #17 │ │ │ │ + rsbeq r6, sl, r4, lsr r5 │ │ │ │ + rsbeq r6, sl, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335364 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335368 │ │ │ │ @@ -231352,27 +231352,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r0, asr #13 │ │ │ │ - rsbeq r6, sl, r0, asr r3 │ │ │ │ - @ instruction: 0x006a689c │ │ │ │ + rsbseq r8, pc, r0, asr #15 │ │ │ │ + rsbeq r6, sl, r0, asr r4 │ │ │ │ + @ instruction: 0x006a699c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3353d4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3353d8 │ │ │ │ @@ -231380,53 +231380,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r0, asr r6 @ │ │ │ │ - rsbeq r6, sl, r0, ror #5 │ │ │ │ - rsbeq r6, sl, ip, lsr #16 │ │ │ │ + rsbseq r8, pc, r0, asr r7 @ │ │ │ │ + rsbeq r6, sl, r0, ror #7 │ │ │ │ + rsbeq r6, sl, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33543c │ │ │ │ ldr r2, [pc, #68] @ 335440 │ │ │ │ ldr r1, [pc, #68] @ 335444 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, ror #11 │ │ │ │ - rsbeq r6, sl, r4, ror r2 │ │ │ │ - rsbeq r6, sl, r0, asr #15 │ │ │ │ + rsbseq r8, pc, r4, ror #13 │ │ │ │ + rsbeq r6, sl, r4, ror r3 │ │ │ │ + rsbeq r6, sl, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3354ac │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3354b0 │ │ │ │ @@ -231434,79 +231434,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r8, ror r5 @ │ │ │ │ - rsbeq r6, sl, r8, lsl #4 │ │ │ │ - rsbeq r6, sl, r4, asr r7 │ │ │ │ + rsbseq r8, pc, r8, ror r6 @ │ │ │ │ + rsbeq r6, sl, r8, lsl #6 │ │ │ │ + rsbeq r6, sl, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335514 │ │ │ │ ldr r2, [pc, #68] @ 335518 │ │ │ │ ldr r1, [pc, #68] @ 33551c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, lsl #10 │ │ │ │ - @ instruction: 0x006a619c │ │ │ │ - rsbeq r6, sl, r8, ror #13 │ │ │ │ + rsbseq r8, pc, ip, lsl #12 │ │ │ │ + @ instruction: 0x006a629c │ │ │ │ + rsbeq r6, sl, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33557c │ │ │ │ ldr r2, [pc, #68] @ 335580 │ │ │ │ ldr r1, [pc, #68] @ 335584 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, lsr #9 │ │ │ │ - rsbeq r6, sl, r4, lsr r1 │ │ │ │ - rsbeq r6, sl, r0, lsl #13 │ │ │ │ + rsbseq r8, pc, r4, lsr #11 │ │ │ │ + rsbeq r6, sl, r4, lsr r2 │ │ │ │ + rsbeq r6, sl, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3355ec │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3355f0 │ │ │ │ @@ -231514,79 +231514,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r8, lsr r4 @ │ │ │ │ - rsbeq r6, sl, r8, asr #1 │ │ │ │ - rsbeq r6, sl, r4, lsl r6 │ │ │ │ + rsbseq r8, pc, r8, lsr r5 @ │ │ │ │ + rsbeq r6, sl, r8, asr #3 │ │ │ │ + rsbeq r6, sl, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335654 │ │ │ │ ldr r2, [pc, #68] @ 335658 │ │ │ │ ldr r1, [pc, #68] @ 33565c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, asr #7 │ │ │ │ - rsbeq r6, sl, ip, asr r0 │ │ │ │ - rsbeq r6, sl, r8, lsr #11 │ │ │ │ + rsbseq r8, pc, ip, asr #9 │ │ │ │ + rsbeq r6, sl, ip, asr r1 │ │ │ │ + rsbeq r6, sl, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3356bc │ │ │ │ ldr r2, [pc, #68] @ 3356c0 │ │ │ │ ldr r1, [pc, #68] @ 3356c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, ror #6 │ │ │ │ - strdeq r5, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, sl, r0, asr #10 │ │ │ │ + rsbseq r8, pc, r4, ror #8 │ │ │ │ + strdeq r6, [sl], #-4 @ │ │ │ │ + rsbeq r6, sl, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 33572c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335730 │ │ │ │ @@ -231594,160 +231594,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r8, [pc], #-40 @ │ │ │ │ - rsbeq r5, sl, r8, lsl #31 │ │ │ │ - ldrdeq r6, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r8, [pc], #-56 @ │ │ │ │ + rsbeq r6, sl, r8, lsl #1 │ │ │ │ + ldrdeq r6, [sl], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335794 │ │ │ │ ldr r2, [pc, #68] @ 335798 │ │ │ │ ldr r1, [pc, #68] @ 33579c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, lsl #5 │ │ │ │ - rsbeq r5, sl, ip, lsl pc │ │ │ │ - rsbeq r6, sl, r8, ror #8 │ │ │ │ + rsbseq r8, pc, ip, lsl #7 │ │ │ │ + rsbeq r6, sl, ip, lsl r0 │ │ │ │ + rsbeq r6, sl, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #332] @ 335918 │ │ │ │ ldr r2, [pc, #332] @ 33591c │ │ │ │ ldr r1, [pc, #332] @ 335920 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3358a8 │ │ │ │ ldr r0, [pc, #292] @ 335924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r1, [pc, #284] @ 335928 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75a36c │ │ │ │ + bl 75a464 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335848 │ │ │ │ ldr r1, [pc, #256] @ 33592c │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75a71c │ │ │ │ + bl 75a814 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 335870 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758aa4 │ │ │ │ + bl 758b9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 75c310 │ │ │ │ + bl 75c408 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75b92c │ │ │ │ + bl 75ba24 │ │ │ │ ldr r1, [pc, #168] @ 335930 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75a528 │ │ │ │ + bl 75a620 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3358bc │ │ │ │ mov r4, #0 │ │ │ │ b 335848 │ │ │ │ ldr r0, [pc, #132] @ 335934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ mov r5, r0 │ │ │ │ b 335824 │ │ │ │ ldr r2, [pc, #116] @ 335938 │ │ │ │ ldr r1, [pc, #116] @ 33593c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 335940 │ │ │ │ ldr r3, [pc, #104] @ 335944 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75d950 │ │ │ │ + bl 75da48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3358a0 │ │ │ │ ldr r1, [pc, #72] @ 335948 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r4, r0 │ │ │ │ b 335848 │ │ │ │ - rsbseq r8, pc, r0, lsl r2 @ │ │ │ │ - rsbeq r5, sl, r4, lsr #29 │ │ │ │ - strdeq r6, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, fp, ip, asr sp │ │ │ │ - rsbeq sp, fp, r0, ror #26 │ │ │ │ - rsbseq r3, r4, r4, ror #27 │ │ │ │ - rsbeq sp, fp, r0, lsl #26 │ │ │ │ - rsbeq sp, fp, ip, asr #25 │ │ │ │ - rsbseq r8, pc, ip, lsl r1 @ │ │ │ │ - ldrdeq fp, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, fp, r4, lsl ip │ │ │ │ + rsbseq r8, pc, r0, lsl r3 @ │ │ │ │ + rsbeq r5, sl, r4, lsr #31 │ │ │ │ + strdeq r6, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, fp, ip, asr lr │ │ │ │ + rsbeq sp, fp, r0, ror #28 │ │ │ │ + rsbseq r3, r4, r4, ror #29 │ │ │ │ + rsbeq sp, fp, r0, lsl #28 │ │ │ │ + rsbeq sp, fp, ip, asr #27 │ │ │ │ + rsbseq r8, pc, ip, lsl r2 @ │ │ │ │ + ldrdeq fp, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sp, fp, r4, lsl sp │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r6, fp, r4, lsl r3 │ │ │ │ + rsbeq r6, fp, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3359b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3359b8 │ │ │ │ @@ -231755,55 +231755,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r4, ror r0 @ │ │ │ │ - rsbeq r5, sl, r4, lsl #26 │ │ │ │ - rsbeq r6, sl, r0, asr r2 │ │ │ │ + rsbseq r8, pc, r4, ror r1 @ │ │ │ │ + rsbeq r5, sl, r4, lsl #28 │ │ │ │ + rsbeq r6, sl, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 335a20 │ │ │ │ ldr r2, [pc, #72] @ 335a24 │ │ │ │ ldr r1, [pc, #72] @ 335a28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4 │ │ │ │ - @ instruction: 0x006a5c94 │ │ │ │ - rsbeq r6, sl, r0, ror #3 │ │ │ │ + rsbseq r8, pc, r4, lsl #2 │ │ │ │ + @ instruction: 0x006a5d94 │ │ │ │ + rsbeq r6, sl, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335a94 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335a98 │ │ │ │ @@ -231811,55 +231811,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f7f94 │ │ │ │ - rsbeq r5, sl, r4, lsr #24 │ │ │ │ - rsbeq r6, sl, r0, ror r1 │ │ │ │ + @ instruction: 0x007f8094 │ │ │ │ + rsbeq r5, sl, r4, lsr #26 │ │ │ │ + rsbeq r6, sl, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 335b00 │ │ │ │ ldr r2, [pc, #72] @ 335b04 │ │ │ │ ldr r1, [pc, #72] @ 335b08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r4, lsr #30 │ │ │ │ - strheq r5, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r6, sl, r0, lsl #2 │ │ │ │ + rsbseq r8, pc, r4, lsr #32 │ │ │ │ + strheq r5, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, sl, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 335b78 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 335b7c │ │ │ │ @@ -231867,29 +231867,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r7, [pc], #-228 @ │ │ │ │ - rsbeq r5, sl, r4, asr #22 │ │ │ │ - @ instruction: 0x006a6090 │ │ │ │ + ldrheq r7, [pc], #-244 @ │ │ │ │ + rsbeq r5, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x006a6190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 335c54 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -231905,26 +231905,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #124] @ 335c68 │ │ │ │ ldr r3, [pc, #124] @ 335c6c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91c9c4 │ │ │ │ + bl 91cabc │ │ │ │ ldr r2, [pc, #88] @ 335c70 │ │ │ │ ldr r3, [pc, #64] @ 335c5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231934,19 +231934,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r4, asr #28 │ │ │ │ + rsbseq r7, pc, r4, asr #30 │ │ │ │ addseq r5, r7, ip, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, sl, r4 │ │ │ │ - strheq r5, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, sl, r4, lsl #2 │ │ │ │ + strheq r5, [sl], #-176 @ 0xffffff50 @ │ │ │ │ addseq r5, r7, r0, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r5, r7, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231966,24 +231966,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ ldr r2, [pc, #80] @ 335d54 │ │ │ │ ldr r3, [pc, #64] @ 335d48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231993,19 +231993,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r4, asr sp @ │ │ │ │ + rsbseq r7, pc, r4, asr lr @ │ │ │ │ addseq r5, r7, ip, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r4, lsl pc │ │ │ │ - rsbeq r5, sl, r0, asr #19 │ │ │ │ + rsbeq r6, sl, r4, lsl r0 │ │ │ │ + rsbeq r5, sl, r0, asr #21 │ │ │ │ addseq r5, r7, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 335e30 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -232023,24 +232023,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ ldr r2, [pc, #92] @ 335e44 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 335e38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232053,19 +232053,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r0, ror ip @ │ │ │ │ + rsbseq r7, pc, r0, ror sp @ │ │ │ │ umullseq r5, r7, r8, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r0, lsr lr │ │ │ │ - ldrdeq r5, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, sl, r0, lsr pc │ │ │ │ + ldrdeq r5, [sl], #-156 @ 0xffffff64 @ │ │ │ │ addseq r5, r7, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 335f30 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -232083,31 +232083,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 914628 │ │ │ │ + bl 914720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335eec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 25e100 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9140e0 │ │ │ │ + bl 9141d8 │ │ │ │ ldr r2, [pc, #80] @ 335f44 │ │ │ │ ldr r3, [pc, #64] @ 335f38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232117,19 +232117,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r0, lsl #23 │ │ │ │ + rsbseq r7, pc, r0, lsl #25 │ │ │ │ addseq r4, r7, r8, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r0, asr #26 │ │ │ │ - rsbeq r5, sl, ip, ror #15 │ │ │ │ + rsbeq r5, sl, r0, asr #28 │ │ │ │ + rsbeq r5, sl, ip, ror #17 │ │ │ │ addseq r4, r7, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f94 │ │ │ │ ldr r2, [pc, #52] @ 335f98 │ │ │ │ @@ -232137,221 +232137,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, ip, ror sl @ │ │ │ │ - rsbeq r5, sl, ip, lsl #14 │ │ │ │ - rsbeq r5, sl, r8, asr ip │ │ │ │ + rsbseq r7, pc, ip, ror fp @ │ │ │ │ + rsbeq r5, sl, ip, lsl #16 │ │ │ │ + rsbeq r5, sl, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335fec │ │ │ │ ldr r2, [pc, #52] @ 335ff0 │ │ │ │ ldr r1, [pc, #52] @ 335ff4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, r4, lsr #20 │ │ │ │ - strheq r5, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r5, sl, r0, lsl #24 │ │ │ │ + rsbseq r7, pc, r4, lsr #22 │ │ │ │ + strheq r5, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, sl, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 336044 │ │ │ │ ldr r2, [pc, #52] @ 336048 │ │ │ │ ldr r1, [pc, #52] @ 33604c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, ip, asr #19 │ │ │ │ - rsbeq r5, sl, ip, asr r6 │ │ │ │ - rsbeq r5, sl, r8, lsr #23 │ │ │ │ + rsbseq r7, pc, ip, asr #21 │ │ │ │ + rsbeq r5, sl, ip, asr r7 │ │ │ │ + rsbeq r5, sl, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 33609c │ │ │ │ ldr r2, [pc, #52] @ 3360a0 │ │ │ │ ldr r1, [pc, #52] @ 3360a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, r4, ror r9 @ │ │ │ │ - rsbeq r5, sl, r4, lsl #12 │ │ │ │ - rsbeq r5, sl, r0, asr fp │ │ │ │ + rsbseq r7, pc, r4, ror sl @ │ │ │ │ + rsbeq r5, sl, r4, lsl #14 │ │ │ │ + rsbeq r5, sl, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3360f4 │ │ │ │ ldr r2, [pc, #52] @ 3360f8 │ │ │ │ ldr r1, [pc, #52] @ 3360fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, ip, lsl r9 @ │ │ │ │ - rsbeq r5, sl, ip, lsr #11 │ │ │ │ - strdeq r5, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r7, pc, ip, lsl sl @ │ │ │ │ + rsbeq r5, sl, ip, lsr #13 │ │ │ │ + strdeq r5, [sl], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 33614c │ │ │ │ ldr r2, [pc, #52] @ 336150 │ │ │ │ ldr r1, [pc, #52] @ 336154 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, r4, asr #17 │ │ │ │ - rsbeq r5, sl, r4, asr r5 │ │ │ │ - rsbeq r5, sl, r0, lsr #21 │ │ │ │ + rsbseq r7, pc, r4, asr #19 │ │ │ │ + rsbeq r5, sl, r4, asr r6 │ │ │ │ + rsbeq r5, sl, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3361a4 │ │ │ │ ldr r2, [pc, #52] @ 3361a8 │ │ │ │ ldr r1, [pc, #52] @ 3361ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, ip, ror #16 │ │ │ │ - strdeq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r5, sl, r8, asr #20 │ │ │ │ + rsbseq r7, pc, ip, ror #18 │ │ │ │ + strdeq r5, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r5, sl, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3361fc │ │ │ │ ldr r2, [pc, #52] @ 336200 │ │ │ │ ldr r1, [pc, #52] @ 336204 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, r4, lsl r8 @ │ │ │ │ - rsbeq r5, sl, r4, lsr #9 │ │ │ │ - strdeq r5, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, pc, r4, lsl r9 @ │ │ │ │ + rsbeq r5, sl, r4, lsr #11 │ │ │ │ + strdeq r5, [sl], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 336254 │ │ │ │ ldr r2, [pc, #52] @ 336258 │ │ │ │ ldr r1, [pc, #52] @ 33625c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - ldrheq r7, [pc], #-124 @ │ │ │ │ - rsbeq r5, sl, ip, asr #8 │ │ │ │ - @ instruction: 0x006a5998 │ │ │ │ + ldrheq r7, [pc], #-140 @ │ │ │ │ + rsbeq r5, sl, ip, asr #10 │ │ │ │ + @ instruction: 0x006a5a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3362b0 │ │ │ │ ldr r2, [pc, #56] @ 3362b4 │ │ │ │ ldr r1, [pc, #56] @ 3362b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ - rsbseq r7, pc, r4, ror #14 │ │ │ │ - strdeq r5, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r5, sl, r0, asr #18 │ │ │ │ + rsbseq r7, pc, r4, ror #16 │ │ │ │ + strdeq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, sl, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 3363c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -232368,30 +232368,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91cdd8 │ │ │ │ + bl 91ced0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33639c │ │ │ │ cmp r1, #0 │ │ │ │ beq 33635c │ │ │ │ mov r0, r1 │ │ │ │ - bl 9159c0 │ │ │ │ + bl 915ab8 │ │ │ │ ldr r2, [pc, #112] @ 3363d4 │ │ │ │ ldr r3, [pc, #96] @ 3363c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232406,22 +232406,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 25d7dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33635c │ │ │ │ - bl 9159c0 │ │ │ │ + bl 915ab8 │ │ │ │ b 33635c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, ip, lsl #14 │ │ │ │ + rsbseq r7, pc, ip, lsl #16 │ │ │ │ addseq r4, r7, r4, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, ip, asr #17 │ │ │ │ - rsbeq r5, sl, r8, ror r3 │ │ │ │ + rsbeq r5, sl, ip, asr #19 │ │ │ │ + rsbeq r5, sl, r8, ror r4 │ │ │ │ @ instruction: 0x00974ab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 336540 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -232438,15 +232438,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #276] @ 336554 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -232487,15 +232487,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91d0e4 │ │ │ │ + bl 91d1dc │ │ │ │ ldr r2, [pc, #88] @ 33655c │ │ │ │ ldr r3, [pc, #64] @ 336548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232505,19 +232505,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r7, [pc], #-80 @ │ │ │ │ + ldrsheq r7, [pc], #-96 @ │ │ │ │ addseq r4, r7, r8, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r5, sl, ip, asr r2 │ │ │ │ + strheq r5, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r5, sl, ip, asr r3 │ │ │ │ @ instruction: 0x009749dc │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r4, r7, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -232537,15 +232537,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -232563,17 +232563,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 3365dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 914628 │ │ │ │ + bl 914720 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9140e0 │ │ │ │ + bl 9141d8 │ │ │ │ ldr r2, [pc, #84] @ 336690 │ │ │ │ ldr r3, [pc, #68] @ 336684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232584,19 +232584,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r8, ror #8 │ │ │ │ + rsbseq r7, pc, r8, ror #10 │ │ │ │ umullseq r4, r7, r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r4, lsr #12 │ │ │ │ - ldrdeq r5, [sl], #-0 @ │ │ │ │ + rsbeq r5, sl, r4, lsr #14 │ │ │ │ + ldrdeq r5, [sl], #-16 @ │ │ │ │ addseq r4, r7, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 336708 │ │ │ │ ldr r2, [pc, #92] @ 33670c │ │ │ │ @@ -232604,32 +232604,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3366ec │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255af0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r0, lsr r3 @ │ │ │ │ - rsbeq r4, sl, r0, asr #31 │ │ │ │ - rsbeq r5, sl, ip, lsl #10 │ │ │ │ + rsbseq r7, pc, r0, lsr r4 @ │ │ │ │ + rsbeq r5, sl, r0, asr #1 │ │ │ │ + rsbeq r5, sl, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33678c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336790 │ │ │ │ @@ -232637,32 +232637,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, ip, lsr #5 │ │ │ │ - rsbeq r4, sl, ip, lsr pc │ │ │ │ - rsbeq r5, sl, r8, lsl #9 │ │ │ │ + rsbseq r7, pc, ip, lsr #7 │ │ │ │ + rsbeq r5, sl, ip, lsr r0 │ │ │ │ + rsbeq r5, sl, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336810 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336814 │ │ │ │ @@ -232670,32 +232670,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, r8, lsr #4 │ │ │ │ - strheq r4, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, sl, r4, lsl #8 │ │ │ │ + rsbseq r7, pc, r8, lsr #6 │ │ │ │ + strheq r4, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, sl, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336894 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336898 │ │ │ │ @@ -232703,32 +232703,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, r4, lsr #3 │ │ │ │ - rsbeq r4, sl, r4, lsr lr │ │ │ │ - rsbeq r5, sl, r0, lsl #7 │ │ │ │ + rsbseq r7, pc, r4, lsr #5 │ │ │ │ + rsbeq r4, sl, r4, lsr pc │ │ │ │ + rsbeq r5, sl, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336918 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33691c │ │ │ │ @@ -232736,32 +232736,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, r0, lsr #2 │ │ │ │ - strheq r4, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq r5, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r7, pc, r0, lsr #4 │ │ │ │ + strheq r4, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r5, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33699c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3369a0 │ │ │ │ @@ -232769,32 +232769,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007f709c │ │ │ │ - rsbeq r4, sl, ip, lsr #26 │ │ │ │ - rsbeq r5, sl, r8, ror r2 │ │ │ │ + @ instruction: 0x007f719c │ │ │ │ + rsbeq r4, sl, ip, lsr #28 │ │ │ │ + rsbeq r5, sl, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336a20 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336a24 │ │ │ │ @@ -232802,32 +232802,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, r8, lsl r0 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #25 │ │ │ │ - strdeq r5, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r7, pc, r8, lsl r1 @ │ │ │ │ + rsbeq r4, sl, r8, lsr #27 │ │ │ │ + strdeq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336aa4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336aa8 │ │ │ │ @@ -232835,32 +232835,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007f6f94 │ │ │ │ - rsbeq r4, sl, r4, lsr #24 │ │ │ │ - rsbeq r5, sl, r0, ror r1 │ │ │ │ + @ instruction: 0x007f7094 │ │ │ │ + rsbeq r4, sl, r4, lsr #26 │ │ │ │ + rsbeq r5, sl, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336b28 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336b2c │ │ │ │ @@ -232868,32 +232868,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r0, lsl pc @ │ │ │ │ - rsbeq r4, sl, r0, lsr #23 │ │ │ │ - rsbeq r5, sl, ip, ror #1 │ │ │ │ + rsbseq r7, pc, r0, lsl r0 @ │ │ │ │ + rsbeq r4, sl, r0, lsr #25 │ │ │ │ + rsbeq r5, sl, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 336bc4 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -232902,15 +232902,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ba4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -232922,32 +232922,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, pc, r8, lsl #29 │ │ │ │ - rsbeq r5, sl, r0, rrx │ │ │ │ - rsbeq r4, sl, r4, lsl fp │ │ │ │ + rsbseq r6, pc, r8, lsl #31 │ │ │ │ + rsbeq r5, sl, r0, ror #2 │ │ │ │ + rsbeq r4, sl, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 336c88 │ │ │ │ ldr r2, [pc, #160] @ 336c8c │ │ │ │ ldr r1, [pc, #160] @ 336c90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253840 │ │ │ │ @@ -232971,17 +232971,17 @@ │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253840 │ │ │ │ - ldrsheq r6, [pc], #-212 @ │ │ │ │ - rsbeq r4, sl, r4, lsl #21 │ │ │ │ - ldrdeq r4, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq r6, [pc], #-228 @ │ │ │ │ + rsbeq r4, sl, r4, lsl #23 │ │ │ │ + ldrdeq r5, [sl], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 336d98 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -232990,15 +232990,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 336da0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #196] @ 336da4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336d48 │ │ │ │ @@ -233030,30 +233030,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r6, pc, r4, lsr sp @ │ │ │ │ - rsbeq r4, sl, r4, lsl #30 │ │ │ │ - strheq r4, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - strheq sp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq ip, fp, r8, ror #18 │ │ │ │ - rsbeq ip, fp, ip, asr r8 │ │ │ │ - @ instruction: 0x006bc790 │ │ │ │ + rsbseq r6, pc, r4, lsr lr @ │ │ │ │ + rsbeq r5, sl, r4 │ │ │ │ + strheq r4, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + strheq sp, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq ip, fp, r8, ror #20 │ │ │ │ + rsbeq ip, fp, ip, asr r9 │ │ │ │ + @ instruction: 0x006bc890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 336f30 │ │ │ │ ldr ip, [pc, #356] @ 336f34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233080,39 +233080,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91c9c4 │ │ │ │ + bl 91cabc │ │ │ │ cmp r0, #0 │ │ │ │ beq 336edc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ea8 │ │ │ │ mov r1, r4 │ │ │ │ bl 51310c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336ea4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 915964 │ │ │ │ + bl 915a5c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 336ee8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ecc │ │ │ │ mov r1, r4 │ │ │ │ bl 51310c │ │ │ │ @@ -233122,15 +233122,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 335214 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 254230 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #92] @ 336f4c │ │ │ │ ldr r3, [pc, #64] @ 336f34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233145,17 +233145,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r0, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r7, r8, lsr #32 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r4, sl, r4, asr r8 │ │ │ │ - rsbseq r6, pc, r0, asr #23 │ │ │ │ - rsbeq r4, sl, r0, lsr #27 │ │ │ │ + rsbeq r4, sl, r4, asr r9 │ │ │ │ + rsbseq r6, pc, r0, asr #25 │ │ │ │ + rsbeq r4, sl, r0, lsr #29 │ │ │ │ addseq r3, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 3371e4 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -233172,15 +233172,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -233296,15 +233296,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91cdd8 │ │ │ │ + bl 91ced0 │ │ │ │ ldr r2, [pc, #88] @ 337200 │ │ │ │ ldr r3, [pc, #64] @ 3371ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233314,19 +233314,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r8, ror sl @ │ │ │ │ + rsbseq r6, pc, r8, ror fp @ │ │ │ │ addseq r3, r7, r0, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, sl, r8, lsr ip │ │ │ │ - rsbeq r4, sl, r4, ror #13 │ │ │ │ + rsbeq r4, sl, r8, lsr sp │ │ │ │ + rsbeq r4, sl, r4, ror #15 │ │ │ │ addseq r3, r7, ip, lsl lr │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r3, r7, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233346,24 +233346,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 33747c │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 255d00 │ │ │ │ @@ -233389,20 +233389,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 33748c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cdb4 │ │ │ │ + bl 75ceac │ │ │ │ ldr r2, [pc, #372] @ 337490 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d618 │ │ │ │ + bl 75d710 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -233453,56 +233453,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 3374a0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cdb4 │ │ │ │ + bl 75ceac │ │ │ │ ldr r2, [pc, #136] @ 3374a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 3374a8 │ │ │ │ - bl 75d618 │ │ │ │ + bl 75d710 │ │ │ │ ldr r3, [pc, #120] @ 3374ac │ │ │ │ ldr r2, [pc, #120] @ 3374b0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cc40 │ │ │ │ + bl 75cd38 │ │ │ │ ldr r2, [pc, #96] @ 3374b4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d618 │ │ │ │ + bl 75d710 │ │ │ │ b 3372cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, asr #15 │ │ │ │ + rsbseq r6, pc, r4, asr #17 │ │ │ │ addseq r3, r7, ip, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, sl, ip, lsr r4 │ │ │ │ - rsbeq r4, sl, r8, lsl #19 │ │ │ │ + rsbeq r4, sl, ip, lsr r5 │ │ │ │ + rsbeq r4, sl, r8, lsl #21 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq ip, fp, r8, ror r3 │ │ │ │ + rsbeq ip, fp, r8, ror r4 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq ip, fp, ip, asr r3 │ │ │ │ + rsbeq ip, fp, ip, asr r4 │ │ │ │ addseq r3, r7, r4, ror sl │ │ │ │ - strdeq ip, [fp], #-16 @ │ │ │ │ + strdeq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - ldrdeq ip, [fp], #-16 @ │ │ │ │ - strdeq ip, [fp], #-16 @ │ │ │ │ + ldrdeq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq ip, fp, r4, ror #3 │ │ │ │ + rsbeq ip, fp, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 337864 │ │ │ │ ldr ip, [pc, #916] @ 337868 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233532,32 +233532,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91d0e4 │ │ │ │ + bl 91d1dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 337658 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 337880 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -233598,18 +233598,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 337650 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 915a1c │ │ │ │ + bl 915b14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #536] @ 337884 │ │ │ │ ldr r3, [pc, #504] @ 337868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233661,15 +233661,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 337894 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337654 │ │ │ │ ldr r1, [pc, #308] @ 337898 │ │ │ │ ldr r3, [pc, #308] @ 33789c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 3378a0 │ │ │ │ @@ -233679,28 +233679,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 3378a4 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337654 │ │ │ │ ldr r3, [pc, #252] @ 3378a8 │ │ │ │ ldr ip, [pc, #252] @ 3378ac │ │ │ │ ldr r1, [pc, #252] @ 3378b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 3378b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337654 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 3378b8 │ │ │ │ ldr r1, [pc, #212] @ 3378bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233709,15 +233709,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 3378c4 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337654 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 3378c8 │ │ │ │ ldr r1, [pc, #160] @ 3378cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233726,46 +233726,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 3378d4 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337654 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, ip, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r7, r4, lsr #18 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r6, pc, r4, asr #9 │ │ │ │ - rsbeq r4, sl, r4, asr r1 │ │ │ │ - @ instruction: 0x006a469c │ │ │ │ + rsbseq r6, pc, r4, asr #11 │ │ │ │ + rsbeq r4, sl, r4, asr r2 │ │ │ │ + @ instruction: 0x006a479c │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x009737b0 │ │ │ │ - rsbeq fp, fp, r0, lsr #31 │ │ │ │ - ldrheq r6, [pc], #-36 @ │ │ │ │ - rsbeq fp, fp, r8, lsr #27 │ │ │ │ + rsbeq ip, fp, r0, lsr #1 │ │ │ │ + ldrheq r6, [pc], #-52 @ │ │ │ │ + rsbeq fp, fp, r8, lsr #29 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq fp, fp, r4, ror #30 │ │ │ │ - rsbseq r6, pc, r0, ror r2 @ │ │ │ │ - rsbeq fp, fp, r0, ror #26 │ │ │ │ + rsbeq ip, fp, r4, rrx │ │ │ │ + rsbseq r6, pc, r0, ror r3 @ │ │ │ │ + rsbeq fp, fp, r0, ror #28 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq r6, pc, ip, lsr #4 │ │ │ │ - rsbeq ip, fp, r4, lsr r0 │ │ │ │ - rsbeq fp, fp, ip, lsr #26 │ │ │ │ + rsbseq r6, pc, ip, lsr #6 │ │ │ │ + rsbeq ip, fp, r4, lsr r1 │ │ │ │ + rsbeq fp, fp, ip, lsr #28 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq fp, fp, r4, lsl pc │ │ │ │ - strdeq fp, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, pc, ip, ror #3 │ │ │ │ + rsbeq ip, fp, r4, lsl r0 │ │ │ │ + strdeq fp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, pc, ip, ror #5 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq fp, fp, r8, lsr pc │ │ │ │ - rsbeq fp, fp, ip, lsr #25 │ │ │ │ - rsbseq r6, pc, r8, lsr #3 │ │ │ │ + rsbeq ip, fp, r8, lsr r0 │ │ │ │ + rsbeq fp, fp, ip, lsr #27 │ │ │ │ + rsbseq r6, pc, r8, lsr #5 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003378d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233793,27 +233793,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 3379d4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3379bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ - bl 758308 │ │ │ │ + bl 7583c4 │ │ │ │ + bl 758400 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3379bc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757af0 │ │ │ │ + bl 757be8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337978 │ │ │ │ @@ -233826,31 +233826,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, fp, r0, asr #30 │ │ │ │ + rsbeq r7, fp, r0, asr #32 │ │ │ │ │ │ │ │ 003379d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 758308 │ │ │ │ + bl 758400 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 337a48 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757af0 │ │ │ │ + bl 757be8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337a04 │ │ │ │ @@ -233871,25 +233871,25 @@ │ │ │ │ 00337a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #300] @ 337bb0 │ │ │ │ ldr r2, [pc, #300] @ 337bb4 │ │ │ │ ldr r1, [pc, #300] @ 337bb8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 337b8c │ │ │ │ @@ -233918,15 +233918,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 255b20 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337b3c │ │ │ │ - bl 75bbd4 │ │ │ │ + bl 75bccc │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 255d00 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -233949,38 +233949,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r5, pc, r8, asr pc @ │ │ │ │ - rsbeq r3, sl, ip, ror #23 │ │ │ │ - rsbeq r4, sl, r8, lsr r1 │ │ │ │ + rsbseq r6, pc, r8, asr r0 @ │ │ │ │ + rsbeq r3, sl, ip, ror #25 │ │ │ │ + rsbeq r4, sl, r8, lsr r2 │ │ │ │ │ │ │ │ 00337bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 33821c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #1584] @ 338220 │ │ │ │ ldr r1, [pc, #1584] @ 338224 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 33819c │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 338200 │ │ │ │ @@ -234196,40 +234196,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 338234 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 337f24 │ │ │ │ ldr r3, [pc, #676] @ 338238 │ │ │ │ ldr ip, [pc, #676] @ 33823c │ │ │ │ ldr r1, [pc, #676] @ 338240 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 338244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 337f24 │ │ │ │ ldr r3, [pc, #644] @ 338248 │ │ │ │ ldr ip, [pc, #644] @ 33824c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 338250 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234241,15 +234241,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 338260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234261,15 +234261,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 338270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234281,15 +234281,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 338280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234301,15 +234301,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234321,15 +234321,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 33829c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234338,80 +234338,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 3382a4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 3382a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 337f24 │ │ │ │ ldr r3, [pc, #224] @ 3382ac │ │ │ │ ldr r4, [pc, #224] @ 3382b0 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 3382b4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 3382b8 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 337f24 │ │ │ │ ldr r1, [pc, #180] @ 3382bc │ │ │ │ ldr r0, [pc, #180] @ 3382c0 │ │ │ │ ldr r2, [pc, #180] @ 3382c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r0, lsl #28 │ │ │ │ - rsbeq r3, sl, r4, lsl #21 │ │ │ │ - rsbeq r3, sl, ip, asr #31 │ │ │ │ - rsbseq r5, pc, ip, ror sl @ │ │ │ │ - rsbeq fp, fp, r8, asr #19 │ │ │ │ - rsbeq fp, fp, r4, ror r5 │ │ │ │ + rsbseq r5, pc, r0, lsl #30 │ │ │ │ + rsbeq r3, sl, r4, lsl #23 │ │ │ │ + rsbeq r4, sl, ip, asr #1 │ │ │ │ + rsbseq r5, pc, ip, ror fp @ │ │ │ │ + rsbeq fp, fp, r8, asr #21 │ │ │ │ + rsbeq fp, fp, r4, ror r6 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq r5, pc, r4, asr #20 │ │ │ │ - strheq fp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, fp, r8, asr #10 │ │ │ │ + rsbseq r5, pc, r4, asr #22 │ │ │ │ + strheq fp, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, fp, r8, asr #12 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbseq r5, pc, r0, lsl sl @ │ │ │ │ - rsbeq fp, fp, ip, lsl #17 │ │ │ │ - rsbeq fp, fp, r8, lsl r5 │ │ │ │ - rsbseq r5, pc, r0, asr #19 │ │ │ │ - rsbeq fp, fp, r8, asr r8 │ │ │ │ - rsbeq fp, fp, r4, asr #9 │ │ │ │ + rsbseq r5, pc, r0, lsl fp @ │ │ │ │ + rsbeq fp, fp, ip, lsl #19 │ │ │ │ + rsbeq fp, fp, r8, lsl r6 │ │ │ │ + rsbseq r5, pc, r0, asr #21 │ │ │ │ + rsbeq fp, fp, r8, asr r9 │ │ │ │ + rsbeq fp, fp, r4, asr #11 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq r5, pc, r0, ror r9 @ │ │ │ │ - rsbeq fp, fp, r4, lsr #16 │ │ │ │ - rsbeq fp, fp, r4, ror r4 │ │ │ │ + rsbseq r5, pc, r0, ror sl @ │ │ │ │ + rsbeq fp, fp, r4, lsr #18 │ │ │ │ + rsbeq fp, fp, r4, ror r5 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq r5, pc, r0, lsr #18 │ │ │ │ - strdeq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, fp, r4, lsr #8 │ │ │ │ + rsbseq r5, pc, r0, lsr #20 │ │ │ │ + strdeq fp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, fp, r4, lsr #10 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - ldrsbeq r5, [pc], #-128 @ │ │ │ │ - strheq fp, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq fp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r5, pc, r0, lsl #17 │ │ │ │ - rsbeq fp, fp, r8, lsl #15 │ │ │ │ - rsbeq fp, fp, r4, lsl #7 │ │ │ │ + ldrsbeq r5, [pc], #-144 @ │ │ │ │ + strheq fp, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, pc, r0, lsl #19 │ │ │ │ + rsbeq fp, fp, r8, lsl #17 │ │ │ │ + rsbeq fp, fp, r4, lsl #9 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq fp, fp, r0, ror #12 │ │ │ │ - rsbeq fp, fp, r0, asr #6 │ │ │ │ + rsbeq fp, fp, r0, ror #14 │ │ │ │ + rsbeq fp, fp, r0, asr #8 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq r5, pc, r8, lsl #16 │ │ │ │ - rsbeq fp, fp, r8, lsr #14 │ │ │ │ - rsbeq fp, fp, r4, lsl #6 │ │ │ │ + rsbseq r5, pc, r8, lsl #18 │ │ │ │ + rsbeq fp, fp, r8, lsr #16 │ │ │ │ + rsbeq fp, fp, r4, lsl #8 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq fp, fp, r0, ror #5 │ │ │ │ - rsbeq fp, fp, r4, lsr #12 │ │ │ │ + rsbeq fp, fp, r0, ror #7 │ │ │ │ + rsbeq fp, fp, r4, lsr #14 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003382c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234419,25 +234419,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 338318 │ │ │ │ ldr r2, [pc, #52] @ 33831c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75cd0c │ │ │ │ + bl 75ce04 │ │ │ │ ldr r2, [pc, #28] @ 338320 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75d7ec │ │ │ │ - @ instruction: 0x006af298 │ │ │ │ + b 75d8e4 │ │ │ │ + @ instruction: 0x006af398 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq fp, fp, r0, ror #12 │ │ │ │ + rsbeq fp, fp, r0, ror #14 │ │ │ │ │ │ │ │ 00338324 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033832c : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -234477,22 +234477,22 @@ │ │ │ │ bl 56f60c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 3383cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ - ldrdeq fp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq fp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 003383d0 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3383e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234531,23 +234531,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #2840] @ 338f9c │ │ │ │ ldr r1, [pc, #2840] @ 338fa0 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5a9c08 │ │ │ │ ldr r3, [pc, #2804] @ 338fa4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234561,15 +234561,15 @@ │ │ │ │ beq 338734 │ │ │ │ ldr r3, [pc, #2764] @ 338fac │ │ │ │ ldr r1, [pc, #2764] @ 338fb0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3387e0 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338524 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234582,42 +234582,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 338790 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33861c │ │ │ │ ldr r7, [pc, #2672] @ 338fb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 338fb8 │ │ │ │ ldr r1, [pc, #2660] @ 338fbc │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 758308 │ │ │ │ + bl 758400 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3385cc │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 3385ac │ │ │ │ b 338f50 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 338d28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757af0 │ │ │ │ + bl 757be8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33859c │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338d28 │ │ │ │ ldr r5, [pc, #2540] @ 338fc0 │ │ │ │ @@ -234626,77 +234626,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338f6c │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 33861c │ │ │ │ ldr r0, [pc, #2488] @ 338fcc │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33869c │ │ │ │ ldr r0, [pc, #2464] @ 338fd0 │ │ │ │ ldr r2, [pc, #2464] @ 338fd4 │ │ │ │ ldr r1, [pc, #2464] @ 338fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 338fdc │ │ │ │ ldr r1, [pc, #2428] @ 338fe0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 338fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7577c4 │ │ │ │ + bl 7578bc │ │ │ │ ldr r1, [pc, #2400] @ 338fe8 │ │ │ │ ldr r0, [pc, #2400] @ 338fec │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7577c4 │ │ │ │ + bl 7578bc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #2372] @ 338ff0 │ │ │ │ ldr r2, [pc, #2372] @ 338ff4 │ │ │ │ ldr r1, [pc, #2372] @ 338ff8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 338ffc │ │ │ │ - bl 758038 │ │ │ │ - bl 72fd68 │ │ │ │ + bl 758130 │ │ │ │ + bl 72fe60 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 75210c │ │ │ │ + bl 752204 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #2312] @ 339000 │ │ │ │ ldr r3, [pc, #2192] @ 338f8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234715,17 +234715,17 @@ │ │ │ │ beq 338500 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 338500 │ │ │ │ bl 339c48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338500 │ │ │ │ - bl 75c310 │ │ │ │ + bl 75c408 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 7596bc │ │ │ │ + bl 7597b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338e14 │ │ │ │ ldr r3, [pc, #2192] @ 339004 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -234744,46 +234744,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 33900c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 339010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 3386f0 │ │ │ │ ldr r3, [pc, #2092] @ 339014 │ │ │ │ ldr ip, [pc, #2092] @ 339018 │ │ │ │ ldr r1, [pc, #2092] @ 33901c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 339020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3387d0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253ce4 │ │ │ │ ldr r7, [pc, #2052] @ 339024 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #2036] @ 339028 │ │ │ │ ldr r1, [pc, #2036] @ 33902c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234946,25 +234946,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2533e4 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 338524 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #1364] @ 339054 │ │ │ │ ldr r2, [pc, #1364] @ 339058 │ │ │ │ ldr r1, [pc, #1364] @ 33905c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 339050 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -235029,18 +235029,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253fcc │ │ │ │ b 338994 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 339064 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r0, [pc, #1052] @ 339068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ b 338ad8 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 338ab4 │ │ │ │ mov r1, #0 │ │ │ │ b 338c88 │ │ │ │ @@ -235059,15 +235059,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 338c6c │ │ │ │ ldr r0, [pc, #952] @ 33906c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r1, [pc, #932] @ 339070 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253fcc │ │ │ │ b 338a5c │ │ │ │ @@ -235088,69 +235088,69 @@ │ │ │ │ b 3389d8 │ │ │ │ ldr r1, [pc, #868] @ 339080 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253fcc │ │ │ │ b 3389ac │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 70031c │ │ │ │ + bl 700414 │ │ │ │ ldr r3, [pc, #844] @ 339084 │ │ │ │ ldr ip, [pc, #844] @ 339088 │ │ │ │ ldr r1, [pc, #844] @ 33908c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 339090 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 338e60 │ │ │ │ ldr r1, [pc, #792] @ 339094 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338df8 │ │ │ │ ldr sl, [pc, #764] @ 339098 │ │ │ │ ldr r9, [pc, #764] @ 33909c │ │ │ │ ldr r7, [pc, #764] @ 3390a0 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 70031c │ │ │ │ + bl 700414 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338db0 │ │ │ │ ldr r1, [pc, #676] @ 3390a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ mov r0, fp │ │ │ │ bl 253840 │ │ │ │ b 3387d0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 3390a8 │ │ │ │ ldr r2, [pc, #648] @ 3390ac │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -235158,29 +235158,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 3390b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [pc, #616] @ 3390b8 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ b 3387d0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 70031c │ │ │ │ + bl 700414 │ │ │ │ ldr r1, [pc, #588] @ 3390bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ b 338e08 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -235208,22 +235208,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 338bf0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 3390c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r1, [pc, #396] @ 3390c8 │ │ │ │ ldr r0, [pc, #396] @ 3390cc │ │ │ │ ldr r2, [pc, #396] @ 3390d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -235243,113 +235243,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009729f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009729d0 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r5, pc, ip, ror #10 │ │ │ │ - strdeq r3, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r3, sl, r0, asr #14 │ │ │ │ + rsbseq r5, pc, ip, ror #12 │ │ │ │ + strdeq r3, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, sl, r0, asr #16 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r1, r4, ip, lsr #2 │ │ │ │ - @ instruction: 0x007f5498 │ │ │ │ - rsbeq r3, sl, r4, lsr #2 │ │ │ │ - rsbeq r3, sl, r0, ror r6 │ │ │ │ - rsbseq r5, pc, r8, lsl #8 │ │ │ │ - rsbeq r3, sl, ip, ror #1 │ │ │ │ - rsbeq ip, fp, r0, lsr #3 │ │ │ │ - strdeq fp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r5, pc, ip, lsr #7 │ │ │ │ - rsbeq r3, sl, r0, asr #32 │ │ │ │ - rsbeq r3, sl, ip, lsl #11 │ │ │ │ - rsbseq sp, r3, r4, ror #22 │ │ │ │ - rsbeq fp, fp, r4, asr #15 │ │ │ │ - strheq r5, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, fp, ip, lsr #15 │ │ │ │ - ldrdeq r5, [fp], #-16 @ │ │ │ │ - rsbseq r5, pc, r0, lsr r3 @ │ │ │ │ - rsbeq sl, fp, r0, lsr lr │ │ │ │ - rsbseq r7, r4, r4, lsr r1 │ │ │ │ + rsbseq r1, r4, ip, lsr #4 │ │ │ │ + @ instruction: 0x007f5598 │ │ │ │ + rsbeq r3, sl, r4, lsr #4 │ │ │ │ + rsbeq r3, sl, r0, ror r7 │ │ │ │ + rsbseq r5, pc, r8, lsl #10 │ │ │ │ + rsbeq r3, sl, ip, ror #3 │ │ │ │ + rsbeq ip, fp, r0, lsr #5 │ │ │ │ + strdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r5, pc, ip, lsr #9 │ │ │ │ + rsbeq r3, sl, r0, asr #2 │ │ │ │ + rsbeq r3, sl, ip, lsl #13 │ │ │ │ + rsbseq sp, r3, r4, ror #24 │ │ │ │ + rsbeq fp, fp, r4, asr #17 │ │ │ │ + strheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, fp, ip, lsr #17 │ │ │ │ + ldrdeq r5, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, pc, r0, lsr r4 @ │ │ │ │ + rsbeq sl, fp, r0, lsr pc │ │ │ │ + rsbseq r7, r4, r4, lsr r2 │ │ │ │ muleq r0, r3, r6 │ │ │ │ addseq r2, r7, r4, lsr #14 │ │ │ │ adceq sl, r6, ip, lsl r5 │ │ │ │ - rsbeq fp, fp, r0, lsl r2 │ │ │ │ - rsbeq sl, fp, r0, lsr sp │ │ │ │ + rsbeq fp, fp, r0, lsl r3 │ │ │ │ + rsbeq sl, fp, r0, lsr lr │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - ldrsheq r5, [pc], #-16 @ │ │ │ │ - rsbeq fp, fp, r0, lsl #4 │ │ │ │ - strdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r5, [pc], #-32 @ │ │ │ │ + rsbeq fp, fp, r0, lsl #6 │ │ │ │ + strdeq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - rsbseq r5, pc, r4, asr #3 │ │ │ │ - rsbeq r2, sl, r4, asr #28 │ │ │ │ - @ instruction: 0x006a3390 │ │ │ │ - strdeq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r4, r4, r4, asr #27 │ │ │ │ - ldrdeq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq fp, fp, r8, lsr #3 │ │ │ │ - rsbeq fp, fp, ip, lsl #3 │ │ │ │ - rsbeq fp, fp, r4, ror r1 │ │ │ │ - rsbeq fp, fp, r8, asr r1 │ │ │ │ - rsbeq fp, fp, ip, lsr r1 │ │ │ │ + rsbseq r5, pc, r4, asr #5 │ │ │ │ + rsbeq r2, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x006a3490 │ │ │ │ + strdeq fp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, r4, r4, asr #29 │ │ │ │ + ldrdeq r0, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, fp, r8, lsr #5 │ │ │ │ + rsbeq fp, fp, ip, lsl #5 │ │ │ │ + rsbeq fp, fp, r4, ror r2 │ │ │ │ + rsbeq fp, fp, r8, asr r2 │ │ │ │ + rsbeq fp, fp, ip, lsr r2 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - ldrsbeq r4, [pc], #-236 @ │ │ │ │ - rsbeq r2, sl, r0, ror fp │ │ │ │ - strheq r3, [sl], #-12 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #30 │ │ │ │ - strdeq sl, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq fp, fp, r8, lsl r0 │ │ │ │ - rsbeq sl, fp, ip, lsl #30 │ │ │ │ - strdeq r0, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r0, fp, r0, ror #13 │ │ │ │ - rsbeq r0, fp, ip, asr #13 │ │ │ │ - strheq r0, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, fp, r4, lsr #13 │ │ │ │ - rsbseq r4, pc, r0, lsr #25 │ │ │ │ - rsbeq fp, fp, r4, ror r0 │ │ │ │ - rsbeq sl, fp, r0, lsr #15 │ │ │ │ + ldrsbeq r4, [pc], #-252 @ │ │ │ │ + rsbeq r2, sl, r0, ror ip │ │ │ │ + strheq r3, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, fp, r8, lsr #32 │ │ │ │ + strdeq fp, [fp], #-8 @ │ │ │ │ + rsbeq fp, fp, r8, lsl r1 │ │ │ │ + rsbeq fp, fp, ip │ │ │ │ + strdeq r0, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, fp, r0, ror #15 │ │ │ │ + rsbeq r0, fp, ip, asr #15 │ │ │ │ + strheq r0, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, fp, r4, lsr #15 │ │ │ │ + rsbseq r4, pc, r0, lsr #27 │ │ │ │ + rsbeq fp, fp, r4, ror r1 │ │ │ │ + rsbeq sl, fp, r0, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - rsbeq fp, fp, r8, rrx │ │ │ │ - rsbseq r4, r4, r4, ror #17 │ │ │ │ - rsbeq r0, fp, r8, lsl r6 │ │ │ │ - rsbseq r5, r2, ip, lsr #29 │ │ │ │ - rsbseq r6, sl, r8, ror pc │ │ │ │ - ldrheq r4, [pc], #-180 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #24 │ │ │ │ - rsbeq sl, fp, ip, lsr #13 │ │ │ │ + rsbeq fp, fp, r8, ror #2 │ │ │ │ + rsbseq r4, r4, r4, ror #19 │ │ │ │ + rsbeq r0, fp, r8, lsl r7 │ │ │ │ + rsbseq r5, r2, ip, lsr #31 │ │ │ │ + rsbseq r7, sl, r8, ror r0 │ │ │ │ + ldrheq r4, [pc], #-196 @ │ │ │ │ + rsbeq sl, fp, r8, lsl #26 │ │ │ │ + rsbeq sl, fp, ip, lsr #15 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - rsbeq sl, fp, r4, asr #24 │ │ │ │ - rsbeq sl, fp, ip, asr pc │ │ │ │ - rsbeq sl, fp, r0, lsl #28 │ │ │ │ - rsbeq sl, fp, r4, ror #25 │ │ │ │ - rsbeq sl, fp, ip, lsr #11 │ │ │ │ - rsbeq sl, fp, r8, ror #23 │ │ │ │ + rsbeq sl, fp, r4, asr #26 │ │ │ │ + rsbeq fp, fp, ip, asr r0 │ │ │ │ + rsbeq sl, fp, r0, lsl #30 │ │ │ │ + rsbeq sl, fp, r4, ror #27 │ │ │ │ + rsbeq sl, fp, ip, lsr #13 │ │ │ │ + rsbeq sl, fp, r8, ror #25 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - @ instruction: 0x006ba590 │ │ │ │ - rsbeq sl, fp, r0, lsr lr │ │ │ │ + @ instruction: 0x006ba690 │ │ │ │ + rsbeq sl, fp, r0, lsr pc │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - rsbeq sl, fp, r4, ror r5 │ │ │ │ - rsbeq sl, fp, r0, lsl #29 │ │ │ │ + rsbeq sl, fp, r4, ror r6 │ │ │ │ + rsbeq sl, fp, r0, lsl #31 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 003390ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 33914c │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99e2b0 │ │ │ │ + bl 99e3a8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 7520e8 │ │ │ │ + bl 7521e0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -235357,15 +235357,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq r9, r6, ip, lsl #23 │ │ │ │ │ │ │ │ 00339150 : │ │ │ │ - b 99e2e0 │ │ │ │ + b 99e3d8 │ │ │ │ │ │ │ │ 00339154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 33924c │ │ │ │ @@ -235390,22 +235390,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 33f0c8 │ │ │ │ ldr r4, [pc, #144] @ 33925c │ │ │ │ mov r0, #5 │ │ │ │ - bl 75210c │ │ │ │ + bl 752204 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 751204 │ │ │ │ + bl 7512fc │ │ │ │ bl 340658 │ │ │ │ bl 33f480 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99e31c │ │ │ │ + bl 99e414 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 339218 │ │ │ │ ldr r3, [pc, #80] @ 339254 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -235437,58 +235437,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 33931c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3392e0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #128] @ 339320 │ │ │ │ ldr r2, [pc, #128] @ 339324 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 339314 │ │ │ │ ldr r1, [pc, #64] @ 339328 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3392f8 │ │ │ │ - rsbseq r1, sl, r4, asr r5 │ │ │ │ - rsbseq r4, pc, ip, lsl #18 │ │ │ │ - rsbeq fp, fp, r0, ror #12 │ │ │ │ + rsbseq r1, sl, r4, asr r6 │ │ │ │ + rsbseq r4, pc, ip, lsl #20 │ │ │ │ + rsbeq fp, fp, r0, ror #14 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 339338 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x00895db8 │ │ │ │ │ │ │ │ 0033933c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235501,25 +235501,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75b27c │ │ │ │ + bl 75b374 │ │ │ │ ldr r1, [pc, #160] @ 33942c │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3393f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #124] @ 339430 │ │ │ │ ldr r3, [pc, #112] @ 339428 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235539,42 +235539,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3393ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r4, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r1, r7, r8, ror #20 │ │ │ │ - rsbseq r4, pc, ip, lsr #15 │ │ │ │ - rsbeq fp, fp, r0, lsr r5 │ │ │ │ - rsbeq fp, fp, r8, lsl r5 │ │ │ │ + rsbseq r4, pc, ip, lsr #17 │ │ │ │ + rsbeq fp, fp, r0, lsr r6 │ │ │ │ + rsbeq fp, fp, r8, lsl r6 │ │ │ │ ldr r0, [pc, #4] @ 33944c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ ldrdeq r5, [r9], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3394e8 │ │ │ │ ldr r2, [pc, #128] @ 3394ec │ │ │ │ ldr r1, [pc, #128] @ 3394f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #100] @ 3394f4 │ │ │ │ ldr r1, [pc, #100] @ 3394f8 │ │ │ │ ldr ip, [pc, #100] @ 3394fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -235591,20 +235591,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r0, ror #14 │ │ │ │ - rsbeq r2, sl, r4, lsl #4 │ │ │ │ - rsbeq r2, sl, r0, asr r7 │ │ │ │ + rsbseq r4, pc, r0, ror #16 │ │ │ │ + rsbeq r2, sl, r4, lsl #6 │ │ │ │ + rsbeq r2, sl, r0, asr r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strheq fp, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq fp, r4, r8 │ │ │ │ + strheq fp, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq fp, r4, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -235612,42 +235612,42 @@ │ │ │ │ beq 339530 │ │ │ │ bl 25d10c │ │ │ │ cmp r0, #0 │ │ │ │ beq 339590 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 339554 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33957c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 3395a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #16] @ 3395a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ - strdeq fp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq fp, fp, r8, asr #7 │ │ │ │ + strdeq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, fp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 339ad4 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -235661,24 +235661,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #1236] @ 339ae0 │ │ │ │ ldr r2, [pc, #1236] @ 339ae4 │ │ │ │ ldr r1, [pc, #1236] @ 339ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -235746,15 +235746,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3397b8 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 339a10 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -235770,15 +235770,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #836] @ 339b04 │ │ │ │ ldr r3, [pc, #792] @ 339adc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235817,38 +235817,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3398d8 │ │ │ │ ldr r7, [pc, #680] @ 339b10 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 339a54 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758914 │ │ │ │ + bl 758a0c │ │ │ │ ldr r1, [pc, #644] @ 339b14 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75adf4 │ │ │ │ + bl 75aeec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 339b18 │ │ │ │ ldr r2, [pc, #616] @ 339b1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 339b20 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235859,28 +235859,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 3397b8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 3397b8 │ │ │ │ ldr r3, [pc, #508] @ 339b24 │ │ │ │ ldr ip, [pc, #508] @ 339b28 │ │ │ │ ldr r1, [pc, #508] @ 339b2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3397b8 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 3399ac │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -235892,15 +235892,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3397b8 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 339974 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -235918,118 +235918,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33984c │ │ │ │ ldr r0, [pc, #320] @ 339b40 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 33984c │ │ │ │ ldr r3, [pc, #300] @ 339b44 │ │ │ │ ldr ip, [pc, #300] @ 339b48 │ │ │ │ ldr r1, [pc, #300] @ 339b4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3397b8 │ │ │ │ ldr r0, [pc, #264] @ 339b50 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 3397b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 339b54 │ │ │ │ ldr ip, [pc, #244] @ 339b58 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 339b5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3397b8 │ │ │ │ ldr r3, [pc, #204] @ 339b60 │ │ │ │ ldr r0, [pc, #204] @ 339b64 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 339b68 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [pc, #168] @ 339b6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b774 │ │ │ │ + bl 99b86c │ │ │ │ b 3397b8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r4, asr r8 │ │ │ │ addseq r1, r7, r4, asr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r4, [pc], #-92 @ │ │ │ │ - rsbeq r2, sl, r8, rrx │ │ │ │ - strheq r2, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r4, [pc], #-68 @ │ │ │ │ - strheq fp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x006bb294 │ │ │ │ - rsbseq r4, pc, r8, asr r4 @ │ │ │ │ - rsbeq fp, fp, r4, asr r2 │ │ │ │ - rsbeq fp, fp, ip, lsr r2 │ │ │ │ + ldrsbeq r4, [pc], #-108 @ │ │ │ │ + rsbeq r2, sl, r8, ror #2 │ │ │ │ + strheq r2, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r4, [pc], #-84 @ │ │ │ │ + strheq fp, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006bb394 │ │ │ │ + rsbseq r4, pc, r8, asr r5 @ │ │ │ │ + rsbeq fp, fp, r4, asr r3 │ │ │ │ + rsbeq fp, fp, ip, lsr r3 │ │ │ │ addseq r1, r7, ip, asr r6 │ │ │ │ umlaleq r9, r6, r8, r4 │ │ │ │ adceq r9, r6, ip, ror #8 │ │ │ │ - rsbeq r2, fp, ip, lsr #7 │ │ │ │ - rsbseq pc, r3, r0, lsl #27 │ │ │ │ - rsbseq r4, pc, ip, lsr r3 @ │ │ │ │ - rsbeq fp, fp, ip, ror #6 │ │ │ │ + rsbeq r2, fp, ip, lsr #9 │ │ │ │ + rsbseq pc, r3, r0, lsl #29 │ │ │ │ + rsbseq r4, pc, ip, lsr r4 @ │ │ │ │ + rsbeq fp, fp, ip, ror #8 │ │ │ │ @ instruction: 0x00a693b8 │ │ │ │ - ldrheq r4, [pc], #-44 @ │ │ │ │ - rsbeq fp, fp, r8, ror #1 │ │ │ │ - rsbeq fp, fp, r4, lsr #1 │ │ │ │ - rsbseq r4, pc, r8, ror #4 │ │ │ │ + ldrheq r4, [pc], #-60 @ │ │ │ │ + rsbeq fp, fp, r8, ror #3 │ │ │ │ rsbeq fp, fp, r4, lsr #3 │ │ │ │ - rsbeq fp, fp, r0, asr r0 │ │ │ │ + rsbseq r4, pc, r8, ror #6 │ │ │ │ + rsbeq fp, fp, r4, lsr #5 │ │ │ │ + rsbeq fp, fp, r0, asr r1 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - ldrdeq fp, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r4, pc, ip, asr #3 │ │ │ │ - rsbeq fp, fp, r4, lsl r0 │ │ │ │ - strheq sl, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, fp, r0, ror r0 │ │ │ │ - rsbseq r4, pc, r0, lsl #3 │ │ │ │ - strheq fp, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sl, fp, r8, ror #30 │ │ │ │ - rsbseq r4, pc, ip, asr #2 │ │ │ │ - ldrdeq fp, [fp], #-8 @ │ │ │ │ - rsbeq sl, fp, r4, lsr pc │ │ │ │ - strdeq fp, [fp], #-0 @ │ │ │ │ + ldrdeq fp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r4, pc, ip, asr #5 │ │ │ │ + rsbeq fp, fp, r4, lsl r1 │ │ │ │ + strheq fp, [fp], #-4 @ │ │ │ │ + rsbeq fp, fp, r0, ror r1 │ │ │ │ + rsbseq r4, pc, r0, lsl #5 │ │ │ │ + strheq fp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, fp, r8, rrx │ │ │ │ + rsbseq r4, pc, ip, asr #4 │ │ │ │ + ldrdeq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq fp, fp, r4, lsr r0 │ │ │ │ + strdeq fp, [fp], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716830 │ │ │ │ + bl 716928 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716828 │ │ │ │ + bl 716920 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716818 │ │ │ │ + bl 716910 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339bc0 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236042,21 +236042,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716830 │ │ │ │ + bl 716928 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716828 │ │ │ │ + bl 716920 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716818 │ │ │ │ + bl 716910 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339c2c │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236176,15 +236176,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33a4bc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a320 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -236221,29 +236221,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #1548] @ 33a4cc │ │ │ │ ldr lr, [pc, #1548] @ 33a4d0 │ │ │ │ ldr r1, [pc, #1548] @ 33a4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #1508] @ 33a4d8 │ │ │ │ ldr r3, [pc, #1460] @ 33a4ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236262,42 +236262,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #1412] @ 33a4e8 │ │ │ │ ldr lr, [pc, #1412] @ 33a4ec │ │ │ │ ldr r1, [pc, #1412] @ 33a4f0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #1372] @ 33a4f4 │ │ │ │ ldr ip, [pc, #1372] @ 33a4f8 │ │ │ │ ldr r1, [pc, #1372] @ 33a4fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -236379,15 +236379,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 33a510 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -236431,15 +236431,15 @@ │ │ │ │ beq 33a194 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da2b4 │ │ │ │ + bl 9da3ac │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 33a514 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -236503,54 +236503,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #508] @ 33a524 │ │ │ │ ldr ip, [pc, #508] @ 33a528 │ │ │ │ ldr r1, [pc, #508] @ 33a52c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33a530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 33a104 │ │ │ │ ldr r3, [pc, #464] @ 33a534 │ │ │ │ ldr ip, [pc, #464] @ 33a538 │ │ │ │ ldr r1, [pc, #464] @ 33a53c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #428] @ 33a540 │ │ │ │ ldr ip, [pc, #428] @ 33a544 │ │ │ │ ldr r1, [pc, #428] @ 33a548 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33a54c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r3, [pc, #396] @ 33a550 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 33a554 │ │ │ │ ldr r1, [pc, #384] @ 33a558 │ │ │ │ @@ -236558,15 +236558,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r2, [pc, #268] @ 33a510 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33a55c │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -236579,15 +236579,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 33a568 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33a56c │ │ │ │ @@ -236600,69 +236600,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 33a578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 339eec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r7, r8, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r3, pc, ip, lsl #28 │ │ │ │ - @ instruction: 0x006baf9c │ │ │ │ - rsbeq sl, fp, r8, ror #23 │ │ │ │ + rsbseq r3, pc, ip, lsl #30 │ │ │ │ + @ instruction: 0x006bb09c │ │ │ │ + rsbeq sl, fp, r8, ror #25 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbseq r3, pc, r8, asr sp @ │ │ │ │ - rsbeq fp, fp, ip, asr #32 │ │ │ │ - rsbeq sl, fp, r8, lsr fp │ │ │ │ - rsbseq r3, pc, r8, lsr #26 │ │ │ │ - rsbeq sl, fp, r8, lsl #27 │ │ │ │ - rsbeq sl, fp, r4, lsl #22 │ │ │ │ + rsbseq r3, pc, r8, asr lr @ │ │ │ │ + rsbeq fp, fp, ip, asr #2 │ │ │ │ + rsbeq sl, fp, r8, lsr ip │ │ │ │ + rsbseq r3, pc, r8, lsr #28 │ │ │ │ + rsbeq sl, fp, r8, lsl #29 │ │ │ │ + rsbeq sl, fp, r4, lsl #24 │ │ │ │ addseq r0, r7, r8, lsr #30 │ │ │ │ - ldrheq r3, [pc], #-192 @ │ │ │ │ - strheq sl, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x006baa9c │ │ │ │ - rsbseq r3, pc, r0, lsl #25 │ │ │ │ - rsbeq sl, fp, r8, asr #26 │ │ │ │ - rsbeq sl, fp, ip, ror #20 │ │ │ │ - rsbseq r3, pc, ip, asr #24 │ │ │ │ - rsbeq sl, fp, r4, ror #25 │ │ │ │ - rsbeq sl, fp, ip, lsr #20 │ │ │ │ + ldrheq r3, [pc], #-208 @ │ │ │ │ + strheq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006bab9c │ │ │ │ + rsbseq r3, pc, r0, lsl #27 │ │ │ │ + rsbeq sl, fp, r8, asr #28 │ │ │ │ + rsbeq sl, fp, ip, ror #22 │ │ │ │ + rsbseq r3, pc, ip, asr #26 │ │ │ │ + rsbeq sl, fp, r4, ror #27 │ │ │ │ + rsbeq sl, fp, ip, lsr #22 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r3, pc, ip, ror #17 │ │ │ │ - rsbeq sl, fp, r4, lsr #20 │ │ │ │ - ldrdeq sl, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq r3, [pc], #-140 @ │ │ │ │ - rsbeq sl, fp, r0, lsl fp │ │ │ │ - rsbeq sl, fp, r4, lsr #13 │ │ │ │ + rsbseq r3, pc, ip, ror #19 │ │ │ │ + rsbeq sl, fp, r4, lsr #22 │ │ │ │ + ldrdeq sl, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r3, [pc], #-156 @ │ │ │ │ + rsbeq sl, fp, r0, lsl ip │ │ │ │ + rsbeq sl, fp, r4, lsr #15 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq r3, pc, r0, lsl #17 │ │ │ │ - ldrdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, fp, ip, ror #12 │ │ │ │ - rsbseq r3, pc, r0, asr r8 @ │ │ │ │ - rsbeq sl, fp, r0, asr #21 │ │ │ │ - rsbeq sl, fp, r8, lsr r6 │ │ │ │ + rsbseq r3, pc, r0, lsl #19 │ │ │ │ + ldrdeq sl, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, fp, ip, ror #14 │ │ │ │ + rsbseq r3, pc, r0, asr r9 @ │ │ │ │ + rsbeq sl, fp, r0, asr #23 │ │ │ │ + rsbeq sl, fp, r8, lsr r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r3, pc, r8, lsl r8 @ │ │ │ │ - strdeq sl, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r3, pc, r4, asr #15 │ │ │ │ - rsbeq sl, fp, r0, lsl #22 │ │ │ │ - rsbeq sl, fp, r0, lsr #11 │ │ │ │ + ldrdeq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, pc, r8, lsl r9 @ │ │ │ │ + strdeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, pc, r4, asr #17 │ │ │ │ + rsbeq sl, fp, r0, lsl #24 │ │ │ │ + rsbeq sl, fp, r0, lsr #13 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq sl, fp, r4, asr r9 │ │ │ │ - rsbeq sl, fp, r0, asr r5 │ │ │ │ - rsbseq r3, pc, r0, ror r7 @ │ │ │ │ + rsbeq sl, fp, r4, asr sl │ │ │ │ + rsbeq sl, fp, r0, asr r6 │ │ │ │ + rsbseq r3, pc, r0, ror r8 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033a57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -236758,15 +236758,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 33a914 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 33a918 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -236776,15 +236776,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 33a924 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 33a928 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236795,15 +236795,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 33a938 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236814,15 +236814,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 33a944 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 33a948 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236838,15 +236838,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 33a958 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33a710 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33a95c │ │ │ │ ldr r3, [pc, #248] @ 33a960 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 33a964 │ │ │ │ @@ -236855,26 +236855,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33a710 │ │ │ │ ldr r1, [pc, #200] @ 33a968 │ │ │ │ ldr r3, [pc, #200] @ 33a96c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33a970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 33a974 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33a710 │ │ │ │ ldr r3, [pc, #172] @ 33a978 │ │ │ │ ldr r1, [pc, #172] @ 33a97c │ │ │ │ ldr r0, [pc, #172] @ 33a980 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 33a984 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236886,48 +236886,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33a990 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [pc], #-72 @ │ │ │ │ - ldrdeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq sl, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r3, [pc], #-88 @ │ │ │ │ + ldrdeq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq r3, pc, ip, lsr #9 │ │ │ │ - rsbeq sl, fp, ip, asr r8 │ │ │ │ - @ instruction: 0x006ba290 │ │ │ │ + rsbseq r3, pc, ip, lsr #11 │ │ │ │ + rsbeq sl, fp, ip, asr r9 │ │ │ │ + @ instruction: 0x006ba390 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq r3, pc, r4, ror #8 │ │ │ │ - strheq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq sl, fp, r4, asr #4 │ │ │ │ + rsbseq r3, pc, r4, ror #10 │ │ │ │ + strheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, fp, r4, asr #6 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq r3, pc, r4, lsl r4 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #18 │ │ │ │ - strdeq sl, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, pc, r4, lsl r5 @ │ │ │ │ + rsbeq sl, fp, ip, lsl #20 │ │ │ │ + strdeq sl, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq sl, fp, r8, lsr r9 │ │ │ │ - rsbseq r3, pc, r4, asr #7 │ │ │ │ - rsbeq sl, fp, ip, lsr #3 │ │ │ │ + rsbeq sl, fp, r8, lsr sl │ │ │ │ + rsbseq r3, pc, r4, asr #9 │ │ │ │ + rsbeq sl, fp, ip, lsr #5 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq sl, fp, r0, asr #18 │ │ │ │ - rsbseq r3, pc, ip, ror r3 @ │ │ │ │ - rsbeq sl, fp, r4, ror #2 │ │ │ │ - rsbeq sl, fp, r8, lsl #17 │ │ │ │ - rsbseq r3, pc, r0, asr #6 │ │ │ │ - rsbeq sl, fp, r4, lsr #2 │ │ │ │ + rsbeq sl, fp, r0, asr #20 │ │ │ │ + rsbseq r3, pc, ip, ror r4 @ │ │ │ │ + rsbeq sl, fp, r4, ror #4 │ │ │ │ + rsbeq sl, fp, r8, lsl #19 │ │ │ │ + rsbseq r3, pc, r0, asr #8 │ │ │ │ + rsbeq sl, fp, r4, lsr #4 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq r3, pc, ip, lsl r3 @ │ │ │ │ - rsbeq sl, fp, r4, lsl #2 │ │ │ │ - ldrdeq sl, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r3, pc, ip, lsl r4 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #4 │ │ │ │ + ldrdeq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - ldrsheq r3, [pc], #-40 @ │ │ │ │ - rsbeq sl, fp, r4, ror #1 │ │ │ │ - rsbeq sl, fp, r4, lsl #15 │ │ │ │ + ldrsheq r3, [pc], #-56 @ │ │ │ │ + rsbeq sl, fp, r4, ror #3 │ │ │ │ + rsbeq sl, fp, r4, lsl #17 │ │ │ │ │ │ │ │ 0033a994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -237021,15 +237021,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 33ad18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -237039,27 +237039,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r3, [pc, #432] @ 33ad28 │ │ │ │ ldr ip, [pc, #432] @ 33ad2c │ │ │ │ ldr r1, [pc, #432] @ 33ad30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 33ad34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 33ac1c │ │ │ │ ldr r4, [pc, #392] @ 33ad38 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 33ad3c │ │ │ │ ldr ip, [pc, #388] @ 33ad40 │ │ │ │ @@ -237070,27 +237070,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r3, [pc, #340] @ 33ad48 │ │ │ │ ldr ip, [pc, #340] @ 33ad4c │ │ │ │ ldr r1, [pc, #340] @ 33ad50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r4, [pc, #304] @ 33ad54 │ │ │ │ add r4, pc, r4 │ │ │ │ b 33abb0 │ │ │ │ ldr r3, [pc, #296] @ 33ad58 │ │ │ │ ldr r4, [pc, #296] @ 33ad5c │ │ │ │ ldr r1, [pc, #296] @ 33ad60 │ │ │ │ @@ -237099,92 +237099,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r3, [pc, #252] @ 33ad64 │ │ │ │ ldr ip, [pc, #252] @ 33ad68 │ │ │ │ ldr r1, [pc, #252] @ 33ad6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 33ad70 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r3, [pc, #212] @ 33ad74 │ │ │ │ ldr ip, [pc, #212] @ 33ad78 │ │ │ │ ldr r1, [pc, #212] @ 33ad7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 33ad80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ ldr r3, [pc, #180] @ 33ad84 │ │ │ │ ldr ip, [pc, #180] @ 33ad88 │ │ │ │ ldr r1, [pc, #180] @ 33ad8c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33ab24 │ │ │ │ bl 255760 │ │ │ │ - rsbseq r3, pc, r0, lsr #4 │ │ │ │ - rsbseq r3, pc, r8, ror #1 │ │ │ │ - strdeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, fp, ip, asr #29 │ │ │ │ + rsbseq r3, pc, r0, lsr #6 │ │ │ │ + rsbseq r3, pc, r8, ror #3 │ │ │ │ + strdeq sl, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, fp, ip, asr #31 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - @ instruction: 0x007f309c │ │ │ │ - rsbeq r9, fp, r4, ror #29 │ │ │ │ - rsbeq r9, fp, r8, lsl #29 │ │ │ │ - rsbseq r3, pc, ip, rrx │ │ │ │ - strheq r9, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r9, fp, r4, asr lr │ │ │ │ + @ instruction: 0x007f319c │ │ │ │ + rsbeq r9, fp, r4, ror #31 │ │ │ │ + rsbeq r9, fp, r8, lsl #31 │ │ │ │ + rsbseq r3, pc, ip, ror #2 │ │ │ │ + strheq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r9, fp, r4, asr pc │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - @ instruction: 0x0074b690 │ │ │ │ - rsbseq r3, pc, r8, lsr #32 │ │ │ │ - rsbeq sl, fp, r4, ror r6 │ │ │ │ - rsbeq r9, fp, r8, lsl #28 │ │ │ │ - ldrsheq r2, [pc], #-240 @ │ │ │ │ - rsbeq sl, fp, ip, ror #12 │ │ │ │ - ldrdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq fp, r4, r8, lsr #12 │ │ │ │ - ldrheq r2, [pc], #-240 @ │ │ │ │ - @ instruction: 0x006ba690 │ │ │ │ - @ instruction: 0x006b9d90 │ │ │ │ - rsbseq r2, pc, ip, ror pc @ │ │ │ │ - rsbeq sl, fp, r4, ror #13 │ │ │ │ - rsbeq r9, fp, r8, asr sp │ │ │ │ + @ instruction: 0x0074b790 │ │ │ │ + rsbseq r3, pc, r8, lsr #2 │ │ │ │ + rsbeq sl, fp, r4, ror r7 │ │ │ │ + rsbeq r9, fp, r8, lsl #30 │ │ │ │ + ldrsheq r3, [pc], #-0 @ │ │ │ │ + rsbeq sl, fp, ip, ror #14 │ │ │ │ + ldrdeq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, r4, r8, lsr #14 │ │ │ │ + ldrheq r3, [pc], #-0 @ │ │ │ │ + @ instruction: 0x006ba790 │ │ │ │ + @ instruction: 0x006b9e90 │ │ │ │ + rsbseq r3, pc, ip, ror r0 @ │ │ │ │ + rsbeq sl, fp, r4, ror #15 │ │ │ │ + rsbeq r9, fp, r8, asr lr │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r2, pc, r4, asr #30 │ │ │ │ - rsbeq sl, fp, r8, lsl #13 │ │ │ │ - rsbeq r9, fp, ip, lsr #26 │ │ │ │ + rsbseq r3, pc, r4, asr #32 │ │ │ │ + rsbeq sl, fp, r8, lsl #15 │ │ │ │ + rsbeq r9, fp, ip, lsr #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq r2, pc, r0, lsl pc @ │ │ │ │ - rsbeq sl, fp, r0, lsr r6 │ │ │ │ - strdeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, pc, r0, lsl r0 @ │ │ │ │ + rsbeq sl, fp, r0, lsr r7 │ │ │ │ + strdeq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 33af44 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -237202,36 +237202,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978370 │ │ │ │ + bl 978468 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 919594 │ │ │ │ + bl 91968c │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a6f0 │ │ │ │ + bl 97a7e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 33af38 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 33ae98 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33aee0 │ │ │ │ - bl 914cd0 │ │ │ │ + bl 914dc8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33af2c │ │ │ │ ldr r2, [pc, #248] @ 33af58 │ │ │ │ ldr r3, [pc, #232] @ 33af4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237249,20 +237249,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 33ae3c │ │ │ │ ldr r1, [pc, #176] @ 33af5c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f888 │ │ │ │ + bl 99f980 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98d77c │ │ │ │ + bl 98d874 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33aef8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ae48 │ │ │ │ mov r1, r0 │ │ │ │ @@ -237278,31 +237278,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 33aed0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ mvn r0, #0 │ │ │ │ b 33ae58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, pc, r4, asr #28 │ │ │ │ + rsbseq r2, pc, r4, asr #30 │ │ │ │ addseq r0, r7, ip, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, sl, r4, ror #27 │ │ │ │ - @ instruction: 0x006a0898 │ │ │ │ + rsbeq r0, sl, r4, ror #29 │ │ │ │ + @ instruction: 0x006a0998 │ │ │ │ @ instruction: 0x0096ffbc │ │ │ │ - rsbeq fp, ip, r0, asr #19 │ │ │ │ - rsbeq sl, fp, r4, asr #9 │ │ │ │ - rsbeq r9, fp, ip, asr #21 │ │ │ │ + rsbeq fp, ip, r0, asr #21 │ │ │ │ + rsbeq sl, fp, r4, asr #11 │ │ │ │ + rsbeq r9, fp, ip, asr #23 │ │ │ │ │ │ │ │ 0033af68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 33b438 │ │ │ │ @@ -237310,24 +237310,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #1176] @ 33b440 │ │ │ │ ldr r2, [pc, #1176] @ 33b444 │ │ │ │ ldr r1, [pc, #1176] @ 33b448 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33b44c │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 33b034 │ │ │ │ @@ -237407,15 +237407,15 @@ │ │ │ │ bl 255d00 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33b304 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -237429,15 +237429,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 338354 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -237562,37 +237562,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b304 │ │ │ │ b 33b1b4 │ │ │ │ ldr r0, [pc, #216] @ 33b460 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #196] @ 33b464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #180] @ 33b468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33b46c │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r0, [pc, #140] @ 33b470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ ldr r3, [pc, #124] @ 33b474 │ │ │ │ ldr r1, [pc, #124] @ 33b478 │ │ │ │ ldr r0, [pc, #124] @ 33b47c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33b480 │ │ │ │ @@ -237607,58 +237607,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33b490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umullseq pc, r6, ip, lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, pc, r0, asr #24 │ │ │ │ - rsbeq r0, sl, r8, asr #13 │ │ │ │ - rsbeq r0, sl, r4, lsl ip │ │ │ │ + rsbseq r2, pc, r0, asr #26 │ │ │ │ + rsbeq r0, sl, r8, asr #15 │ │ │ │ + rsbeq r0, sl, r4, lsl sp │ │ │ │ addseq pc, r6, ip, asr #28 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ adceq r7, r6, r0, ror #24 │ │ │ │ adceq r7, r6, r0, asr #23 │ │ │ │ addseq pc, r6, r0, lsl fp @ │ │ │ │ - rsbeq sl, fp, r4, ror #2 │ │ │ │ - rsbeq sl, fp, r0, ror r0 │ │ │ │ - strheq sl, [fp], #-16 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #1 │ │ │ │ - strheq sl, [fp], #-12 @ │ │ │ │ - ldrsheq r2, [pc], #-112 @ │ │ │ │ - ldrdeq r9, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r9, fp, r4, ror #31 │ │ │ │ + rsbeq sl, fp, r4, ror #4 │ │ │ │ + rsbeq sl, fp, r0, ror r1 │ │ │ │ + strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, fp, ip, lsl #3 │ │ │ │ + strheq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r2, [pc], #-128 @ │ │ │ │ + ldrdeq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sl, fp, r4, ror #1 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r2, pc, ip, asr #15 │ │ │ │ - strheq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, pc, ip, asr #17 │ │ │ │ + strheq r9, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq sl, [fp], #-12 @ │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0033b494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 33b4e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d9d0 │ │ │ │ + bl 99dac8 │ │ │ │ ldr r4, [pc, #40] @ 33b4e8 │ │ │ │ ldr r3, [pc, #40] @ 33b4ec │ │ │ │ ldr r1, [pc, #40] @ 33b4f0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a1238 │ │ │ │ - rsbseq fp, r4, r8, asr r7 │ │ │ │ + b 9a1330 │ │ │ │ + rsbseq fp, r4, r8, asr r8 │ │ │ │ addseq pc, r6, r8, asr r9 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0033b4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237674,15 +237674,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 75a7cc │ │ │ │ + bl 75a8c4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 33b5d4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237703,15 +237703,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33b62c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237719,29 +237719,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b560 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75a71c │ │ │ │ + bl 75a814 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq pc, r6, r0, lsl r9 @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq sl, fp, r0, asr #1 │ │ │ │ - rsbseq r2, pc, r8, asr r6 @ │ │ │ │ - rsbeq sl, fp, r0, asr r0 │ │ │ │ - rsbeq r9, fp, r4, lsr r4 │ │ │ │ + rsbeq sl, fp, r0, asr #3 │ │ │ │ + rsbseq r2, pc, r8, asr r7 @ │ │ │ │ + rsbeq sl, fp, r0, asr r1 │ │ │ │ + rsbeq r9, fp, r4, lsr r5 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033b630 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237796,15 +237796,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33b698 │ │ │ │ - bl 915908 │ │ │ │ + bl 915a00 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 33b778 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -237884,17 +237884,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 33b888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq r2, pc, r9, asr r5 @ │ │ │ │ - rsbseq r2, pc, ip, lsl #7 │ │ │ │ - rsbeq r9, fp, r0, ror r1 │ │ │ │ + rsbseq r2, pc, r9, asr r6 @ │ │ │ │ + rsbseq r2, pc, ip, lsl #9 │ │ │ │ + rsbeq r9, fp, r0, ror r2 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033b88c : │ │ │ │ ldr r2, [pc, #80] @ 33b8e4 │ │ │ │ ldr r3, [pc, #80] @ 33b8e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237911,15 +237911,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33b8ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71ec08 │ │ │ │ + b 71ed00 │ │ │ │ addseq pc, r6, r8, lsl #11 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033b8f0 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -237937,15 +237937,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 33b944 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71ec08 │ │ │ │ + b 71ed00 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0033b948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238105,74 +238105,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 33bb84 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #68] @ 33bc18 │ │ │ │ ldr r2, [pc, #68] @ 33bc1c │ │ │ │ ldr r1, [pc, #68] @ 33bc20 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 33bc24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bb98 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33bb4c │ │ │ │ b 33bb98 │ │ │ │ - rsbseq fp, r5, r4, ror #13 │ │ │ │ - rsbseq r8, r6, ip, lsl r4 │ │ │ │ - rsbseq r2, pc, r4, lsl r1 @ │ │ │ │ - strheq pc, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, lr, r4, lsr #19 │ │ │ │ + rsbseq fp, r5, r4, ror #15 │ │ │ │ + rsbseq r8, r6, ip, lsl r5 │ │ │ │ + rsbseq r2, pc, r4, lsl r2 @ │ │ │ │ + strheq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, lr, r4, lsr #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0033bc28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #88] @ 33bca4 │ │ │ │ ldr r2, [pc, #88] @ 33bca8 │ │ │ │ ldr r1, [pc, #88] @ 33bcac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bc94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7582cc │ │ │ │ - @ instruction: 0x007f209c │ │ │ │ - rsbeq pc, r9, ip, lsr sl @ │ │ │ │ - strheq r7, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + b 7583c4 │ │ │ │ + @ instruction: 0x007f219c │ │ │ │ + rsbeq pc, r9, ip, lsr fp @ │ │ │ │ + strheq r7, [lr], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0033bcb0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 32b15c │ │ │ │ │ │ │ │ @@ -238227,40 +238227,40 @@ │ │ │ │ 0033bd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r7, [pc, #156] @ 33be38 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33be18 │ │ │ │ ldr r4, [pc, #132] @ 33be3c │ │ │ │ ldr r2, [pc, #132] @ 33be40 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33be18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -238269,54 +238269,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq pc, r9, r4, lsr lr @ │ │ │ │ - rsbseq r1, pc, r8, asr pc @ │ │ │ │ - rsbeq pc, r9, r0, asr #17 │ │ │ │ + rsbeq pc, r9, r4, lsr pc @ │ │ │ │ + rsbseq r2, pc, r8, asr r0 @ │ │ │ │ + rsbeq pc, r9, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 33bfb0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #316] @ 33bfb4 │ │ │ │ ldr r1, [pc, #316] @ 33bfb8 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33bf7c │ │ │ │ cmp r4, #0 │ │ │ │ beq 33bf48 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 33bef8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #252] @ 33bfbc │ │ │ │ ldr r1, [pc, #252] @ 33bfc0 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bf2c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238328,72 +238328,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 33bd78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33bf2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr ip, [pc, #104] @ 33bfd0 │ │ │ │ ldr r1, [pc, #104] @ 33bfd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 33bf9c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr ip, [pc, #76] @ 33bfd8 │ │ │ │ ldr r1, [pc, #76] @ 33bfdc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33bf28 │ │ │ │ - rsbseq r1, pc, r8, lsr #29 │ │ │ │ - rsbeq pc, r9, r4, lsl r8 @ │ │ │ │ - @ instruction: 0x006e7a90 │ │ │ │ - rsbeq r6, fp, r0, lsr #9 │ │ │ │ - strheq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, pc, r8, lsl #28 │ │ │ │ - rsbeq r9, fp, r8, lsr r7 │ │ │ │ - strdeq r9, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r9, fp, r4, lsl #14 │ │ │ │ - @ instruction: 0x006b9694 │ │ │ │ - rsbeq r9, fp, ip, lsl #13 │ │ │ │ - rsbeq r9, fp, r0, ror r6 │ │ │ │ + rsbseq r1, pc, r8, lsr #31 │ │ │ │ + rsbeq pc, r9, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x006e7b90 │ │ │ │ + rsbeq r6, fp, r0, lsr #11 │ │ │ │ + strheq r6, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, pc, r8, lsl #30 │ │ │ │ + rsbeq r9, fp, r8, lsr r8 │ │ │ │ + strdeq r9, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, fp, r4, lsl #16 │ │ │ │ + @ instruction: 0x006b9794 │ │ │ │ + rsbeq r9, fp, ip, lsl #15 │ │ │ │ + rsbeq r9, fp, r0, ror r7 │ │ │ │ │ │ │ │ 0033bfe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33be44 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33c040 │ │ │ │ @@ -238405,56 +238405,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 33c0c8 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c020 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 33c0cc │ │ │ │ ldr r5, [pc, #100] @ 33c0d0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c020 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq pc, r9, r4, lsl #23 │ │ │ │ - rsbseq r1, pc, r8, lsr #25 │ │ │ │ - rsbeq pc, r9, r0, lsl r6 @ │ │ │ │ + rsbeq pc, r9, r4, lsl #25 │ │ │ │ + rsbseq r1, pc, r8, lsr #27 │ │ │ │ + rsbeq pc, r9, r0, lsl r7 @ │ │ │ │ │ │ │ │ 0033c0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7516e0 │ │ │ │ + bl 7517d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c110 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238487,25 +238487,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0033c174 : │ │ │ │ mov r0, r1 │ │ │ │ - b 7511cc │ │ │ │ + b 7512c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74f5d4 │ │ │ │ + bl 74f6cc │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 33c20c │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -238523,15 +238523,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 33c284 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238543,29 +238543,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r9, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r1, [pc], #-188 @ │ │ │ │ - @ instruction: 0x006b949c │ │ │ │ - strheq r9, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, pc, r4, ror fp @ │ │ │ │ - rsbeq r9, fp, r8, asr r4 │ │ │ │ + strdeq r9, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r1, [pc], #-204 @ │ │ │ │ + @ instruction: 0x006b959c │ │ │ │ + strheq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, pc, r4, ror ip @ │ │ │ │ + rsbeq r9, fp, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 33c5e8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -238586,27 +238586,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, sl │ │ │ │ bne 33c384 │ │ │ │ ldr r2, [pc, #692] @ 33c5fc │ │ │ │ ldr r3, [pc, #672] @ 33c5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238632,94 +238632,94 @@ │ │ │ │ bl 33c17c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33c340 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 33c410 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81774c │ │ │ │ + bl 817844 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e9380 │ │ │ │ + bl 7e9478 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33c340 │ │ │ │ - bl 7eb0d0 │ │ │ │ + bl 7eb1c8 │ │ │ │ cmp r6, r0 │ │ │ │ beq 33c458 │ │ │ │ ldr ip, [pc, #528] @ 33c600 │ │ │ │ ldr r1, [pc, #528] @ 33c604 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33c340 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33c44c │ │ │ │ - bl 813a1c │ │ │ │ + bl 813b14 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c46c │ │ │ │ mov r1, r8 │ │ │ │ - bl 814428 │ │ │ │ + bl 814520 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33c54c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 253840 │ │ │ │ b 33c340 │ │ │ │ bl 253840 │ │ │ │ str sl, [r7] │ │ │ │ b 33c340 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8142b8 │ │ │ │ + bl 8143b0 │ │ │ │ b 33c340 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e9380 │ │ │ │ + bl 7e9478 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c4f0 │ │ │ │ - bl 7eb0d0 │ │ │ │ + bl 7eb1c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c5a8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813628 │ │ │ │ + bl 813720 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 81411c │ │ │ │ + bl 814214 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33c4e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33c4f4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 814428 │ │ │ │ + bl 814520 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33c550 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8186a8 │ │ │ │ + bl 8187a0 │ │ │ │ b 33c440 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [pc, #260] @ 33c608 │ │ │ │ ldr r2, [pc, #260] @ 33c60c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -238728,21 +238728,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 33c610 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ cmp r6, #0 │ │ │ │ bne 33c4e4 │ │ │ │ b 33c440 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 813ec8 │ │ │ │ + bl 813fc0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c570 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c5b0 │ │ │ │ ldr r3, [pc, #156] @ 33c614 │ │ │ │ @@ -238752,50 +238752,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, sl │ │ │ │ b 33c540 │ │ │ │ - bl 9b0fd0 │ │ │ │ + bl 9b10c8 │ │ │ │ b 33c490 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33c620 │ │ │ │ ldr r2, [pc, #100] @ 33c624 │ │ │ │ ldr r1, [pc, #100] @ 33c628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33c5a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, pc, ip, ror #21 │ │ │ │ - rsbeq r7, lr, r8, lsr #12 │ │ │ │ - rsbeq pc, r9, ip, lsr #7 │ │ │ │ + rsbseq r1, pc, ip, ror #23 │ │ │ │ + rsbeq r7, lr, r8, lsr #14 │ │ │ │ + rsbeq pc, r9, ip, lsr #9 │ │ │ │ @ instruction: 0x0096ead4 │ │ │ │ - rsbeq r9, fp, r0, lsr r3 │ │ │ │ - rsbeq r9, fp, ip, lsr #5 │ │ │ │ - rsbseq r1, pc, r8, lsr #17 │ │ │ │ - rsbeq r9, fp, ip, asr #4 │ │ │ │ - rsbeq r9, fp, r8, ror #2 │ │ │ │ - rsbseq r1, pc, r0, lsr r8 @ │ │ │ │ - rsbeq r9, fp, r8, lsl #5 │ │ │ │ - rsbeq r9, fp, r8, lsl #2 │ │ │ │ - ldrsheq r1, [pc], #-112 @ │ │ │ │ - strheq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, fp, r8, asr #1 │ │ │ │ + rsbeq r9, fp, r0, lsr r4 │ │ │ │ + rsbeq r9, fp, ip, lsr #7 │ │ │ │ + rsbseq r1, pc, r8, lsr #19 │ │ │ │ + rsbeq r9, fp, ip, asr #6 │ │ │ │ + rsbeq r9, fp, r8, ror #4 │ │ │ │ + rsbseq r1, pc, r0, lsr r9 @ │ │ │ │ + rsbeq r9, fp, r8, lsl #7 │ │ │ │ + rsbeq r9, fp, r8, lsl #4 │ │ │ │ + ldrsheq r1, [pc], #-128 @ │ │ │ │ + strheq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, fp, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -238840,35 +238840,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33c79c │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c7a8 │ │ │ │ mov r0, r7 │ │ │ │ bl 255af0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #112] @ 33c7d0 │ │ │ │ ldr r3, [pc, #104] @ 33c7cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238884,25 +238884,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 33c7d4 │ │ │ │ add r7, pc, r7 │ │ │ │ b 33c72c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c72c │ │ │ │ - bl 7e9684 │ │ │ │ + bl 7e977c │ │ │ │ mov r7, r0 │ │ │ │ b 33c72c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096e6bc │ │ │ │ - rsbseq r0, r4, r8, ror #29 │ │ │ │ + rsbseq r0, r4, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 33c8c4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238911,15 +238911,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c8b4 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238927,15 +238927,15 @@ │ │ │ │ bl 255af0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #96] @ 33c8cc │ │ │ │ ldr r3, [pc, #88] @ 33c8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238957,16 +238957,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 33c8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c83c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r0, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096e5b0 │ │ │ │ - ldrsbeq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsbeq r0, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r0, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r0, [r4], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33c9a8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238975,27 +238975,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c998 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 255af0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #84] @ 33c9b0 │ │ │ │ ldr r3, [pc, #76] @ 33c9ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239014,24 +239014,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 33c9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c92c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r0, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r6, r0, asr #9 │ │ │ │ - rsbseq r0, r4, ip, ror #25 │ │ │ │ + rsbseq r0, r4, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8b13b4 │ │ │ │ + b 8b14ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33cbb0 │ │ │ │ ldr ip, [pc, #444] @ 33cbb4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239053,27 +239053,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, r8 │ │ │ │ bne 33cac8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #308] @ 33cbc0 │ │ │ │ ldr r3, [pc, #292] @ 33cbb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239096,69 +239096,69 @@ │ │ │ │ bl 33c17c │ │ │ │ cmp r0, r8 │ │ │ │ beq 33ca78 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 33cb74 │ │ │ │ - bl 8bcf68 │ │ │ │ + bl 8bd060 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33cb34 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b0e34 │ │ │ │ + bl 8b0f2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33cb80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253840 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 33ca84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [pc, #128] @ 33cbc4 │ │ │ │ ldr ip, [pc, #128] @ 33cbc8 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33cbcc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33cbd0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33cb1c │ │ │ │ bl 253840 │ │ │ │ str r7, [r9] │ │ │ │ b 33ca78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r1, [pc, #68] @ 33cbd4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b6d8 │ │ │ │ + bl 99b7d0 │ │ │ │ b 33cb1c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096e3f8 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ umullseq lr, r6, r0, r3 │ │ │ │ - rsbseq r1, pc, r4, ror #4 │ │ │ │ - rsbeq r8, fp, r8, lsl #24 │ │ │ │ - rsbeq r8, fp, r4, asr #22 │ │ │ │ + rsbseq r1, pc, r4, ror #6 │ │ │ │ + rsbeq r8, fp, r8, lsl #26 │ │ │ │ + rsbeq r8, fp, r4, asr #24 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r8, fp, r8, lsr #25 │ │ │ │ + rsbeq r8, fp, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 33cd70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -239168,24 +239168,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, r6 │ │ │ │ beq 33ccf4 │ │ │ │ bl 25378c <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -239210,15 +239210,15 @@ │ │ │ │ beq 33cd38 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 33cd40 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98c754 │ │ │ │ + bl 98c84c │ │ │ │ cmp r0, #0 │ │ │ │ blt 33cd64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 33cd64 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -239246,15 +239246,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ccb8 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74f078 │ │ │ │ + bl 74f170 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253840 │ │ │ │ b 33ccf4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 33cd40 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsl r2 │ │ │ │ @@ -239272,15 +239272,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 33ce8c │ │ │ │ @@ -239304,15 +239304,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 2552e0 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r2, [pc, #72] @ 33ce90 │ │ │ │ ldr r3, [pc, #60] @ 33ce88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239324,15 +239324,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, fp, r4, lsl #21 │ │ │ │ + rsbeq r8, fp, r4, lsl #23 │ │ │ │ @ instruction: 0x0096dfd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -239351,29 +239351,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 255370 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, r5 │ │ │ │ bne 33cf8c │ │ │ │ ldr r2, [pc, #388] @ 33d0c8 │ │ │ │ ldr r3, [pc, #380] @ 33d0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239438,15 +239438,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74f078 │ │ │ │ + bl 74f170 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 253840 │ │ │ │ b 33cf3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -239462,23 +239462,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 33d0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d070 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r8, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096ded8 │ │ │ │ - strdeq r8, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r8, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r0, pc, r8, lsl sp @ │ │ │ │ + strdeq r8, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r8, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r0, pc, r8, lsl lr @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33d1ac │ │ │ │ @@ -239488,23 +239488,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33d160 │ │ │ │ mov r1, r7 │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -239543,24 +239543,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ bl 50217c │ │ │ │ bl 255af0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #72] @ 33d278 │ │ │ │ ldr r3, [pc, #64] @ 33d274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239592,15 +239592,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ ldr r3, [pc, #256] @ 33d3c8 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -239629,15 +239629,15 @@ │ │ │ │ bl 2552e0 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33d39c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r2, [pc, #116] @ 33d3d0 │ │ │ │ ldr r3, [pc, #100] @ 33d3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239659,20 +239659,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sp, r6, ip, ror fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, fp, r4, lsr #12 │ │ │ │ - rsbeq r8, fp, ip, lsr #11 │ │ │ │ + rsbeq r8, fp, r4, lsr #14 │ │ │ │ + rsbeq r8, fp, ip, lsr #13 │ │ │ │ addseq sp, r6, r0, asr #21 │ │ │ │ - rsbseq r0, pc, ip, lsl #20 │ │ │ │ - strdeq r8, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, fp, r0, lsr #10 │ │ │ │ + rsbseq r0, pc, ip, lsl #22 │ │ │ │ + strdeq r8, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r8, fp, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 33d51c │ │ │ │ mov r4, r3 │ │ │ │ @@ -239682,25 +239682,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d868 │ │ │ │ + bl 97d960 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d468 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d4ac │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 33d524 │ │ │ │ @@ -239717,50 +239717,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 33d528 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33d52c │ │ │ │ ldr r1, [pc, #108] @ 33d530 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #84] @ 33d534 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 33d464 │ │ │ │ ldr ip, [pc, #64] @ 33d538 │ │ │ │ ldr r1, [pc, #64] @ 33d53c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33d540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d468 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, ip, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r6, ip, lsr #19 │ │ │ │ - rsbseq r0, pc, r0, lsl #18 │ │ │ │ - strheq lr, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq lr, r9, r4, lsl #14 │ │ │ │ - rsbeq r8, fp, r0, lsr #8 │ │ │ │ - rsbeq r8, fp, r0, lsl r4 │ │ │ │ - rsbeq r8, fp, r0, lsr #3 │ │ │ │ + rsbseq r0, pc, r0, lsl #20 │ │ │ │ + strheq lr, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r9, r4, lsl #16 │ │ │ │ + rsbeq r8, fp, r0, lsr #10 │ │ │ │ + rsbeq r8, fp, r0, lsl r5 │ │ │ │ + rsbeq r8, fp, r0, lsr #5 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 33d618 │ │ │ │ @@ -239770,30 +239770,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97cda0 │ │ │ │ + bl 97ce98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d5d0 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9c0474 │ │ │ │ + bl 9c056c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33d620 │ │ │ │ ldr r3, [pc, #64] @ 33d61c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239826,28 +239826,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d6e8 │ │ │ │ ldr r2, [pc, #536] @ 33d8c4 │ │ │ │ ldr r3, [pc, #528] @ 33d8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239864,15 +239864,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98cb30 │ │ │ │ + bl 98cc28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d7e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33d750 │ │ │ │ ldr r3, [pc, #424] @ 33d8c8 │ │ │ │ @@ -239881,23 +239881,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 33d8d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 253840 │ │ │ │ b 33d6a4 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98cb30 │ │ │ │ + bl 98cc28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d810 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 33d718 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -239931,82 +239931,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 33d8ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 33d8f0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d744 │ │ │ │ ldr r3, [pc, #220] @ 33d8f4 │ │ │ │ ldr ip, [pc, #220] @ 33d8f8 │ │ │ │ ldr r1, [pc, #220] @ 33d8fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d744 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98c580 │ │ │ │ + bl 98c678 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d744 │ │ │ │ ldr r3, [pc, #152] @ 33d900 │ │ │ │ ldr ip, [pc, #152] @ 33d904 │ │ │ │ ldr r1, [pc, #152] @ 33d908 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d744 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33d90c │ │ │ │ ldr r1, [pc, #108] @ 33d910 │ │ │ │ ldr r0, [pc, #108] @ 33d914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096d7d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r6, r0, ror r7 │ │ │ │ - @ instruction: 0x007f0690 │ │ │ │ - rsbeq r8, fp, r0, lsr #6 │ │ │ │ - rsbeq r7, fp, r0, ror pc │ │ │ │ + @ instruction: 0x007f0790 │ │ │ │ + rsbeq r8, fp, r0, lsr #8 │ │ │ │ + rsbeq r8, fp, r0, ror r0 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r0, pc, ip, ror #11 │ │ │ │ - ldrdeq r8, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, fp, ip, lsr #4 │ │ │ │ - rsbeq r8, fp, r8, asr r1 │ │ │ │ - rsbseq r0, pc, r0, asr #11 │ │ │ │ - @ instruction: 0x006b7e9c │ │ │ │ + rsbseq r0, pc, ip, ror #13 │ │ │ │ + ldrdeq r8, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, fp, ip, lsr #6 │ │ │ │ + rsbeq r8, fp, r8, asr r2 │ │ │ │ + rsbseq r0, pc, r0, asr #13 │ │ │ │ + @ instruction: 0x006b7f9c │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x007f0594 │ │ │ │ - rsbeq r8, fp, r8, asr r1 │ │ │ │ - rsbeq r7, fp, ip, ror lr │ │ │ │ - rsbseq r0, pc, r4, asr #10 │ │ │ │ - rsbeq r8, fp, r8, lsr #3 │ │ │ │ - rsbeq r7, fp, ip, lsr #28 │ │ │ │ - rsbseq r0, pc, r0, lsl r5 @ │ │ │ │ - rsbeq r8, fp, r0, lsl #2 │ │ │ │ - rsbeq r8, fp, r4, lsl r1 │ │ │ │ + @ instruction: 0x007f0694 │ │ │ │ + rsbeq r8, fp, r8, asr r2 │ │ │ │ + rsbeq r7, fp, ip, ror pc │ │ │ │ + rsbseq r0, pc, r4, asr #12 │ │ │ │ + rsbeq r8, fp, r8, lsr #5 │ │ │ │ + rsbeq r7, fp, ip, lsr #30 │ │ │ │ + rsbseq r0, pc, r0, lsl r6 @ │ │ │ │ + rsbeq r8, fp, r0, lsl #4 │ │ │ │ + rsbeq r8, fp, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33dbac │ │ │ │ mov r6, r1 │ │ │ │ @@ -240019,27 +240019,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b4d8 │ │ │ │ + bl 97b5d0 │ │ │ │ cmp r0, r4 │ │ │ │ beq 33da00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33db10 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -240053,18 +240053,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b788 │ │ │ │ + bl 97b880 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #424] @ 33dbc0 │ │ │ │ ldr r3, [pc, #404] @ 33dbb0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240082,15 +240082,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d9f4 │ │ │ │ ldr r1, [pc, #332] @ 33dbc4 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240123,21 +240123,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 33d9f4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74f078 │ │ │ │ + bl 74f170 │ │ │ │ b 33d9f4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97ca44 │ │ │ │ + bl 97cb3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d9f4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 33d9f4 │ │ │ │ @@ -240153,39 +240153,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33d9f4 │ │ │ │ ldr r5, [pc, #76] @ 33dbdc │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d9c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 33daf4 │ │ │ │ ldr r5, [pc, #60] @ 33dbe0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33db48 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r0, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, pc, r0, ror #7 │ │ │ │ - ldrdeq r8, [fp], #-8 @ │ │ │ │ - strheq r7, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r0, pc, r0, ror #9 │ │ │ │ + ldrdeq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq r7, [fp], #-216 @ 0xffffff28 @ │ │ │ │ addseq sp, r6, r4, lsl #8 │ │ │ │ - strdeq r7, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r7, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r7, fp, ip, lsr pc │ │ │ │ - rsbseq r0, pc, r0, asr r2 @ │ │ │ │ - rsbeq r6, sl, r0, lsr #28 │ │ │ │ - rsbeq r7, fp, r8, lsr #22 │ │ │ │ - rsbseq lr, r4, ip, asr #30 │ │ │ │ - rsbseq lr, r4, r8, lsr pc │ │ │ │ + strdeq r8, [fp], #-12 @ │ │ │ │ + ldrdeq r8, [fp], #-8 @ │ │ │ │ + rsbeq r8, fp, ip, lsr r0 │ │ │ │ + rsbseq r0, pc, r0, asr r3 @ │ │ │ │ + rsbeq r6, sl, r0, lsr #30 │ │ │ │ + rsbeq r7, fp, r8, lsr #24 │ │ │ │ + rsbseq pc, r4, ip, asr #32 │ │ │ │ + rsbseq pc, r4, r8, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 33dddc │ │ │ │ mov r5, r1 │ │ │ │ @@ -240195,24 +240195,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, r7 │ │ │ │ bne 33dc9c │ │ │ │ ldr r2, [pc, #388] @ 33dde4 │ │ │ │ ldr r3, [pc, #380] @ 33dde0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240243,15 +240243,15 @@ │ │ │ │ beq 33dcf8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74f078 │ │ │ │ + bl 74f170 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 253840 │ │ │ │ b 33dc58 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -240324,25 +240324,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d868 │ │ │ │ + bl 97d960 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33de88 │ │ │ │ ldr r2, [pc, #176] @ 33df18 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 33df0c │ │ │ │ @@ -240383,15 +240383,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 33de88 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq sp, r6, r4, lsl r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, lr, r8, lsl pc @ │ │ │ │ + rsbseq r0, pc, r8, lsl r0 @ │ │ │ │ addseq ip, r6, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 33e02c │ │ │ │ @@ -240402,15 +240402,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 33e034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -240422,15 +240422,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97d868 │ │ │ │ + bl 97d960 │ │ │ │ ldr r2, [pc, #120] @ 33e038 │ │ │ │ ldr r3, [pc, #108] @ 33e030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240454,15 +240454,15 @@ │ │ │ │ b 33df98 │ │ │ │ mov ip, #4 │ │ │ │ b 33df98 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ @ instruction: 0x0096cedc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, lr, r2, lsl lr @ │ │ │ │ + rsbseq pc, lr, r2, lsl pc @ │ │ │ │ addseq ip, r6, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33e170 │ │ │ │ @@ -240473,25 +240473,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d868 │ │ │ │ + bl 97d960 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e0dc │ │ │ │ ldr r2, [pc, #188] @ 33e178 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 33e16c │ │ │ │ @@ -240535,15 +240535,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 33e0dc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq ip, r6, r0, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq pc, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ addseq ip, r6, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 33e294 │ │ │ │ @@ -240554,15 +240554,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33e29c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -240574,15 +240574,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97d868 │ │ │ │ + bl 97d960 │ │ │ │ ldr r2, [pc, #128] @ 33e2a0 │ │ │ │ ldr r3, [pc, #116] @ 33e298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240608,15 +240608,15 @@ │ │ │ │ b 33e1f8 │ │ │ │ mov ip, #1 │ │ │ │ b 33e1f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq ip, r6, ip, ror ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq pc, [lr], #-191 @ 0xffffff41 @ │ │ │ │ + ldrheq pc, [lr], #-207 @ 0xffffff31 @ │ │ │ │ @ instruction: 0x0096cbfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33e3c0 │ │ │ │ @@ -240627,35 +240627,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e34c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33e3c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e390 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2a38 │ │ │ │ + bl 9a2b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33e39c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #120] @ 33e3cc │ │ │ │ ldr r3, [pc, #108] @ 33e3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240670,28 +240670,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a274c │ │ │ │ + bl 9a2844 │ │ │ │ b 33e344 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74f078 │ │ │ │ + bl 74f170 │ │ │ │ b 33e344 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r4, asr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, fp, r0, asr #15 │ │ │ │ + rsbeq r7, fp, r0, asr #17 │ │ │ │ addseq ip, r6, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33e498 │ │ │ │ @@ -240701,30 +240701,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 255370 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a28ac │ │ │ │ + bl 9a29a4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r2, [pc, #72] @ 33e4a0 │ │ │ │ ldr r3, [pc, #64] @ 33e49c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240740,25 +240740,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r8, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r6, r4, asr #19 │ │ │ │ ldr r1, [pc, #4] @ 33e4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75aa10 │ │ │ │ - rsbeq r7, fp, r8, lsr r6 │ │ │ │ + b 75ab08 │ │ │ │ + rsbeq r7, fp, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 956710 │ │ │ │ + bl 956808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -240776,27 +240776,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 958b90 │ │ │ │ + bl 958c88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e578 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 956710 │ │ │ │ + bl 956808 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33e5c8 │ │ │ │ ldr r3, [pc, #64] @ 33e5c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240820,29 +240820,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 958b90 │ │ │ │ + b 958c88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33e67c │ │ │ │ ldr r2, [pc, #92] @ 33e698 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -240863,16 +240863,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33e69c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 255064 │ │ │ │ - strheq r7, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r7, fp, r4, ror #8 │ │ │ │ + strheq r7, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, fp, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33e73c │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33e740 │ │ │ │ @@ -240881,40 +240881,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e71c │ │ │ │ - bl 7d9320 │ │ │ │ + bl 7d9418 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 818f9c │ │ │ │ + b 819094 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r5, lr, r4, asr #4 │ │ │ │ - rsbeq ip, r9, r8, asr #31 │ │ │ │ + ldrsheq pc, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, lr, r4, asr #6 │ │ │ │ + rsbeq sp, r9, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 33e8b4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240923,15 +240923,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74f064 │ │ │ │ + bl 74f15c │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -240970,15 +240970,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 2552e0 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d110 │ │ │ │ + bl 97d208 │ │ │ │ ldr r2, [pc, #124] @ 33e8cc │ │ │ │ ldr r3, [pc, #100] @ 33e8b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241000,22 +241000,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096c6b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, fp, r0, asr #3 │ │ │ │ - rsbeq r7, fp, r0, lsl r2 │ │ │ │ - rsbeq r7, fp, r4, lsl #6 │ │ │ │ + ldrsbeq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, fp, r0, asr #5 │ │ │ │ + rsbeq r7, fp, r0, lsl r3 │ │ │ │ + rsbeq r7, fp, r4, lsl #8 │ │ │ │ addseq ip, r6, ip, asr #11 │ │ │ │ - rsbseq pc, lr, r8, lsl r5 @ │ │ │ │ - rsbeq r7, fp, r8, lsl #2 │ │ │ │ - rsbeq r7, fp, ip, lsl r1 │ │ │ │ + rsbseq pc, lr, r8, lsl r6 @ │ │ │ │ + rsbeq r7, fp, r8, lsl #4 │ │ │ │ + rsbeq r7, fp, ip, lsl r2 │ │ │ │ │ │ │ │ 0033e8dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -241064,15 +241064,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -241082,22 +241082,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 33e9b8 │ │ │ │ - rsbseq pc, lr, r4, lsr #8 │ │ │ │ - rsbeq r7, fp, r0, asr #3 │ │ │ │ - rsbeq r6, fp, r8, lsl #26 │ │ │ │ - ldrsbeq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, fp, r4, asr #2 │ │ │ │ - strheq r6, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, lr, r4, lsr #10 │ │ │ │ + rsbeq r7, fp, r0, asr #5 │ │ │ │ + rsbeq r6, fp, r8, lsl #28 │ │ │ │ + ldrsbeq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, fp, r4, asr #4 │ │ │ │ + strheq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0033ea1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241141,15 +241141,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33eb3c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75a36c │ │ │ │ + bl 75a464 │ │ │ │ ldr r2, [pc, #84] @ 33eb40 │ │ │ │ ldr r3, [pc, #64] @ 33eb30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241162,15 +241162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r0, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, fp, r0, asr #27 │ │ │ │ + rsbeq r6, fp, r0, asr #29 │ │ │ │ addseq ip, r6, r4, asr r3 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq ip, r6, r0, lsr r3 │ │ │ │ │ │ │ │ 0033eb44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241179,80 +241179,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33eb9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33eba8 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a36c │ │ │ │ + b 75a464 │ │ │ │ ldr r2, [pc, #40] @ 33ebcc │ │ │ │ add r2, pc, r2 │ │ │ │ b 33eb84 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eb84 │ │ │ │ - bl 7e9684 │ │ │ │ + bl 7e977c │ │ │ │ mov r2, r0 │ │ │ │ b 33eb84 │ │ │ │ - rsbseq lr, r3, r8, ror #21 │ │ │ │ + rsbseq lr, r3, r8, ror #23 │ │ │ │ │ │ │ │ 0033ebd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 33ec64 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 33ec34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ec40 │ │ │ │ ldr r3, [pc, #76] @ 33ec68 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a36c │ │ │ │ + b 75a464 │ │ │ │ ldr r2, [pc, #48] @ 33ec6c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ec14 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ec14 │ │ │ │ - bl 7e9684 │ │ │ │ + bl 7e977c │ │ │ │ mov r2, r0 │ │ │ │ b 33ec14 │ │ │ │ addseq ip, r6, r0, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq lr, r3, r0, asr sl │ │ │ │ + rsbseq lr, r3, r0, asr fp │ │ │ │ │ │ │ │ 0033ec70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33ece8 │ │ │ │ @@ -241264,33 +241264,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ecc4 │ │ │ │ ldr r3, [pc, #68] @ 33ecec │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a36c │ │ │ │ + b 75a464 │ │ │ │ ldr r2, [pc, #48] @ 33ecf0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33eca0 │ │ │ │ ldr r3, [pc, #40] @ 33ecf4 │ │ │ │ ldr r1, [pc, #40] @ 33ecf8 │ │ │ │ ldr r0, [pc, #40] @ 33ecfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 33ed00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ umullseq ip, r6, r0, r1 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq lr, r3, ip, asr #19 │ │ │ │ - rsbseq pc, lr, r4, ror #1 │ │ │ │ - rsbeq r6, fp, r8, asr #19 │ │ │ │ - strheq r6, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, r3, ip, asr #21 │ │ │ │ + rsbseq pc, lr, r4, ror #3 │ │ │ │ + rsbeq r6, fp, r8, asr #21 │ │ │ │ + strheq r6, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0033ed04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241303,22 +241303,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ed58 │ │ │ │ ldr r3, [pc, #36] @ 33ed60 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a36c │ │ │ │ + b 75a464 │ │ │ │ ldr r2, [pc, #16] @ 33ed64 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ed34 │ │ │ │ bl 256338 │ │ │ │ ldrsheq ip, [r6], ip @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq lr, r3, r8, lsr r9 │ │ │ │ + rsbseq lr, r3, r8, lsr sl │ │ │ │ │ │ │ │ 0033ed68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241338,15 +241338,15 @@ │ │ │ │ beq 33ee58 │ │ │ │ ldr r3, [pc, #168] @ 33ee64 │ │ │ │ ldr r1, [pc, #168] @ 33ee68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75a36c │ │ │ │ + bl 75a464 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 33ee04 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -241356,94 +241356,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 33ee6c │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7596bc │ │ │ │ + bl 7597b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eddc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f264 │ │ │ │ + bl 74f35c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 256338 │ │ │ │ - rsbseq r2, r2, r4, lsr #7 │ │ │ │ + rsbseq r2, r2, r4, lsr #9 │ │ │ │ addseq ip, r6, ip, ror r0 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r6, fp, r4, ror #27 │ │ │ │ - rsbeq r3, sp, ip, ror r8 │ │ │ │ + rsbeq r6, fp, r4, ror #29 │ │ │ │ + rsbeq r3, sp, ip, ror r9 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 33ee80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r0, r9, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33eef4 │ │ │ │ ldr r2, [pc, #88] @ 33eef8 │ │ │ │ ldr r1, [pc, #88] @ 33eefc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #60] @ 33ef00 │ │ │ │ ldr r3, [pc, #60] @ 33ef04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, lr, r0, asr #32 │ │ │ │ - rsbeq ip, r9, r8, lsl #16 │ │ │ │ - rsbeq ip, r9, r0, lsr #16 │ │ │ │ + rsbseq pc, lr, r0, asr #2 │ │ │ │ + rsbeq ip, r9, r8, lsl #18 │ │ │ │ + rsbeq ip, r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 33efbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ ldr ip, [pc, #136] @ 33efc0 │ │ │ │ ldr r2, [pc, #136] @ 33efc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ef6c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 33ef8c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241462,17 +241462,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r7, fp, r4, lsl r2 │ │ │ │ - rsbseq lr, lr, ip, lsr #31 │ │ │ │ - rsbeq r7, fp, r4, lsl #4 │ │ │ │ + rsbeq r7, fp, r4, lsl r3 │ │ │ │ + rsbseq pc, lr, ip, lsr #1 │ │ │ │ + rsbeq r7, fp, r4, lsl #6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33f028 │ │ │ │ ldr r2, [pc, #68] @ 33f02c │ │ │ │ @@ -241480,26 +241480,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq lr, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, fp, r0, asr r1 │ │ │ │ - rsbeq r7, fp, ip, lsr r1 │ │ │ │ + ldrsheq lr, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, fp, r0, asr r2 │ │ │ │ + rsbeq r7, fp, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 33f0bc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33f0c0 │ │ │ │ @@ -241507,15 +241507,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #1 │ │ │ │ beq 33f090 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -241526,133 +241526,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007eee90 │ │ │ │ - rsbeq r7, fp, r4, ror #1 │ │ │ │ - ldrdeq r7, [fp], #-0 @ │ │ │ │ + @ instruction: 0x007eef90 │ │ │ │ + rsbeq r7, fp, r4, ror #3 │ │ │ │ + ldrdeq r7, [fp], #-16 @ │ │ │ │ │ │ │ │ 0033f0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 33f18c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r8, [pc, #148] @ 33f190 │ │ │ │ ldr r2, [pc, #148] @ 33f194 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 33f198 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33f14c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7523dc │ │ │ │ + b 7524d4 │ │ │ │ ldr r6, [pc, #72] @ 33f19c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r2, [pc, #56] @ 33f1a0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7523dc │ │ │ │ - rsbeq r7, fp, r4, asr r0 │ │ │ │ - rsbseq lr, lr, r8, ror #27 │ │ │ │ - rsbeq r7, fp, r8, lsr r0 │ │ │ │ + b 7524d4 │ │ │ │ + rsbeq r7, fp, r4, asr r1 │ │ │ │ + rsbseq lr, lr, r8, ror #29 │ │ │ │ + rsbeq r7, fp, r8, lsr r1 │ │ │ │ adceq r3, r6, ip, lsl #23 │ │ │ │ - rsbeq r7, fp, r0 │ │ │ │ - rsbeq r7, fp, r4 │ │ │ │ + rsbeq r7, fp, r0, lsl #2 │ │ │ │ + rsbeq r7, fp, r4, lsl #2 │ │ │ │ │ │ │ │ 0033f1a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33f270 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r8, [pc, #156] @ 33f274 │ │ │ │ ldr r2, [pc, #156] @ 33f278 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33f27c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33f230 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7523dc │ │ │ │ + b 7524d4 │ │ │ │ ldr r6, [pc, #72] @ 33f280 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r2, [pc, #56] @ 33f284 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7523dc │ │ │ │ - rsbeq r6, fp, r8, ror pc │ │ │ │ - rsbseq lr, lr, ip, lsl #26 │ │ │ │ - rsbeq r6, fp, r4, ror #30 │ │ │ │ + b 7524d4 │ │ │ │ + rsbeq r7, fp, r8, ror r0 │ │ │ │ + rsbseq lr, lr, ip, lsl #28 │ │ │ │ + rsbeq r7, fp, r4, rrx │ │ │ │ @ instruction: 0x00a63ab0 │ │ │ │ - rsbeq r6, fp, ip, lsl pc │ │ │ │ - rsbeq r6, fp, r0, lsr #30 │ │ │ │ + rsbeq r7, fp, ip, lsl r0 │ │ │ │ + rsbeq r7, fp, r0, lsr #32 │ │ │ │ │ │ │ │ 0033f288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 33f444 │ │ │ │ @@ -241668,24 +241668,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 33f400 │ │ │ │ ldr r7, [pc, #372] @ 33f450 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 33f454 │ │ │ │ ldr r1, [pc, #360] @ 33f458 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #336] @ 33f45c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -241697,28 +241697,28 @@ │ │ │ │ beq 33f388 │ │ │ │ ldr r5, [pc, #288] @ 33f460 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f3cc │ │ │ │ mov r1, r4 │ │ │ │ - bl 752444 │ │ │ │ + bl 75253c │ │ │ │ ldr r2, [pc, #264] @ 33f464 │ │ │ │ ldr r3, [pc, #236] @ 33f44c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33f440 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758aa4 │ │ │ │ + b 758b9c │ │ │ │ ldr r2, [pc, #216] @ 33f468 │ │ │ │ ldr r3, [pc, #184] @ 33f44c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241732,55 +241732,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33f46c │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r2, [pc, #136] @ 33f470 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r0, [r5] │ │ │ │ b 33f34c │ │ │ │ ldr r4, [pc, #108] @ 33f474 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr r3, [pc, #96] @ 33f478 │ │ │ │ ldr r2, [pc, #96] @ 33f47c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 33f2d4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r6, r0, lsl #20 │ │ │ │ addseq fp, r6, r4, ror fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, lr, r4, lsl #24 │ │ │ │ - rsbeq ip, r9, r0, asr #7 │ │ │ │ - ldrdeq ip, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq lr, lr, r4, lsl #26 │ │ │ │ + rsbeq ip, r9, r0, asr #9 │ │ │ │ + ldrdeq ip, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r3, r6, r8, ror #18 │ │ │ │ addseq fp, r6, r0, asr #21 │ │ │ │ addseq fp, r6, ip, lsl #21 │ │ │ │ - rsbeq r6, fp, r0, lsl #27 │ │ │ │ - rsbeq r6, fp, r4, lsl #27 │ │ │ │ - rsbeq r6, fp, r0, asr sp │ │ │ │ - rsbseq lr, lr, ip, asr #21 │ │ │ │ - rsbeq r6, fp, r4, asr #26 │ │ │ │ + rsbeq r6, fp, r0, lsl #29 │ │ │ │ + rsbeq r6, fp, r4, lsl #29 │ │ │ │ + rsbeq r6, fp, r0, asr lr │ │ │ │ + rsbseq lr, lr, ip, asr #23 │ │ │ │ + rsbeq r6, fp, r4, asr #28 │ │ │ │ │ │ │ │ 0033f480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f504 │ │ │ │ @@ -241789,37 +241789,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f4bc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7523dc │ │ │ │ + b 7524d4 │ │ │ │ ldr r6, [pc, #68] @ 33f508 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr ip, [pc, #56] @ 33f50c │ │ │ │ ldr r2, [pc, #56] @ 33f510 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7523dc │ │ │ │ + b 7524d4 │ │ │ │ adceq r3, r6, ip, lsl #16 │ │ │ │ - @ instruction: 0x006b6c94 │ │ │ │ - rsbseq lr, lr, r0, lsl sl │ │ │ │ - rsbeq r6, fp, ip, lsl #25 │ │ │ │ + @ instruction: 0x006b6d94 │ │ │ │ + rsbseq lr, lr, r0, lsl fp │ │ │ │ + rsbeq r6, fp, ip, lsl #27 │ │ │ │ │ │ │ │ 0033f514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f598 │ │ │ │ @@ -241828,37 +241828,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f550 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752444 │ │ │ │ + b 75253c │ │ │ │ ldr r6, [pc, #68] @ 33f59c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr ip, [pc, #56] @ 33f5a0 │ │ │ │ ldr r2, [pc, #56] @ 33f5a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752444 │ │ │ │ + b 75253c │ │ │ │ adceq r3, r6, r8, ror r7 │ │ │ │ - rsbeq r6, fp, r0, lsl #24 │ │ │ │ - rsbseq lr, lr, ip, ror r9 │ │ │ │ - strdeq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, fp, r0, lsl #26 │ │ │ │ + rsbseq lr, lr, ip, ror sl │ │ │ │ + strdeq r6, [fp], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0033f5a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f62c │ │ │ │ @@ -241867,52 +241867,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f5e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753634 │ │ │ │ + b 75372c │ │ │ │ ldr r6, [pc, #68] @ 33f630 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75930c │ │ │ │ + bl 759404 │ │ │ │ ldr ip, [pc, #56] @ 33f634 │ │ │ │ ldr r2, [pc, #56] @ 33f638 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753634 │ │ │ │ + b 75372c │ │ │ │ adceq r3, r6, r4, ror #13 │ │ │ │ - rsbeq r6, fp, ip, ror #22 │ │ │ │ - rsbseq lr, lr, r8, ror #17 │ │ │ │ - rsbeq r6, fp, r4, ror #22 │ │ │ │ + rsbeq r6, fp, ip, ror #24 │ │ │ │ + rsbseq lr, lr, r8, ror #19 │ │ │ │ + rsbeq r6, fp, r4, ror #24 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33f6b8 │ │ │ │ ldr r2, [pc, #96] @ 33f6bc │ │ │ │ ldr r1, [pc, #96] @ 33f6c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #68] @ 33f6c4 │ │ │ │ ldr r3, [pc, #68] @ 33f6c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -241921,58 +241921,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq lr, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq ip, r9, r0, lsr r0 │ │ │ │ - rsbeq r4, lr, ip, lsr #5 │ │ │ │ + ldrsbeq lr, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r9, r0, lsr r1 │ │ │ │ + rsbeq r4, lr, ip, lsr #7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r6, fp, ip, lsl #22 │ │ │ │ + rsbeq r6, fp, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f740 │ │ │ │ ldr r2, [pc, #92] @ 33f744 │ │ │ │ ldr r1, [pc, #92] @ 33f748 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33f74c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #64] @ 33f750 │ │ │ │ ldr r3, [pc, #64] @ 33f754 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, lr, r0, asr r8 │ │ │ │ - @ instruction: 0x0069bf9c │ │ │ │ - rsbeq r3, lr, ip, lsl #29 │ │ │ │ + rsbseq lr, lr, r0, asr r9 │ │ │ │ + @ instruction: 0x0069c09c │ │ │ │ + rsbeq r3, lr, ip, lsl #31 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33f768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ @ instruction: 0x0088fbb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33f8a8 │ │ │ │ ldr r6, [pc, #292] @ 33f8ac │ │ │ │ @@ -241983,23 +241983,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f7f0 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33f81c │ │ │ │ @@ -242045,29 +242045,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33f8bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2535ac │ │ │ │ - ldrheq lr, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - ldrdeq pc, [sl], #-12 @ │ │ │ │ - strdeq pc, [sl], #-0 @ │ │ │ │ - rsbeq r2, fp, r4, lsr r6 │ │ │ │ - rsbeq r6, fp, r0, lsr r9 │ │ │ │ - rsbeq r6, fp, r0, lsl #18 │ │ │ │ + ldrheq lr, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq pc, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq pc, [sl], #-16 @ │ │ │ │ + rsbeq r2, fp, r4, lsr r7 │ │ │ │ + rsbeq r6, fp, r0, lsr sl │ │ │ │ + rsbeq r6, fp, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 33f928 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f910 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -242076,44 +242076,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33f92c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758714 │ │ │ │ - rsbeq lr, sl, ip, lsr #31 │ │ │ │ + b 75880c │ │ │ │ + rsbeq pc, sl, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33f990 │ │ │ │ ldr r2, [pc, #72] @ 33f994 │ │ │ │ ldr r1, [pc, #72] @ 33f998 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, lr, r8, ror #11 │ │ │ │ - rsbeq fp, r9, r0, asr #26 │ │ │ │ - strheq r3, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq lr, lr, r8, ror #13 │ │ │ │ + rsbeq fp, r9, r0, asr #28 │ │ │ │ + strheq r4, [lr], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33fa6c │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -242123,54 +242123,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 33fa74 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33fa4c │ │ │ │ ldr r3, [pc, #128] @ 33fa78 │ │ │ │ ldr r9, [pc, #128] @ 33fa7c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 33fa10 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, lr, r4, lsl #11 │ │ │ │ - strheq lr, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x006aee9c │ │ │ │ - @ instruction: 0x0073dc90 │ │ │ │ - rsbeq r6, fp, r8, lsr #15 │ │ │ │ + rsbseq lr, lr, r4, lsl #13 │ │ │ │ + strheq lr, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x006aef9c │ │ │ │ + @ instruction: 0x0073dd90 │ │ │ │ + rsbeq r6, fp, r8, lsr #17 │ │ │ │ │ │ │ │ 0033fa80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33fb88 │ │ │ │ @@ -242181,30 +242181,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 75185c │ │ │ │ + bl 751954 │ │ │ │ ldr r1, [pc, #200] @ 33fb94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33fb54 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33fb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75185c │ │ │ │ + bl 751954 │ │ │ │ ldr r1, [pc, #164] @ 33fb9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33fb6c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 33fba0 │ │ │ │ ldr r3, [pc, #112] @ 33fb8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242222,29 +242222,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 33fba4 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ b 33fae4 │ │ │ │ ldr r1, [pc, #52] @ 33fba8 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758714 │ │ │ │ + bl 75880c │ │ │ │ b 33fb10 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r6, r0, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq pc, sl, r8, asr #19 │ │ │ │ - rsbeq lr, sl, r0, asr #27 │ │ │ │ - rsbeq r6, fp, r4, ror #13 │ │ │ │ - @ instruction: 0x006aed94 │ │ │ │ + rsbeq pc, sl, r8, asr #21 │ │ │ │ + rsbeq lr, sl, r0, asr #29 │ │ │ │ + rsbeq r6, fp, r4, ror #15 │ │ │ │ + @ instruction: 0x006aee94 │ │ │ │ addseq fp, r6, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033fbac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -242256,27 +242256,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 33fc14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2535ac │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7596bc │ │ │ │ + bl 7597b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, fp, r0, lsl r6 │ │ │ │ - rsbeq r2, fp, r0, ror r7 │ │ │ │ + rsbeq r6, fp, r0, lsl r7 │ │ │ │ + rsbeq r2, fp, r0, ror r8 │ │ │ │ │ │ │ │ 0033fc18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33fc8c │ │ │ │ @@ -242286,32 +242286,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #56] @ 33fc98 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b6f0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, lr, r0, lsl #6 │ │ │ │ - rsbeq fp, r9, r8, asr #20 │ │ │ │ - rsbeq r3, lr, r4, asr #25 │ │ │ │ - rsbeq r6, fp, ip, ror r5 │ │ │ │ + rsbseq lr, lr, r0, lsl #8 │ │ │ │ + rsbeq fp, r9, r8, asr #22 │ │ │ │ + rsbeq r3, lr, r4, asr #27 │ │ │ │ + rsbeq r6, fp, ip, ror r6 │ │ │ │ │ │ │ │ 0033fc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 33fcf4 │ │ │ │ @@ -242321,56 +242321,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #28] @ 33fd00 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b6f0 │ │ │ │ - rsbseq lr, lr, ip, ror r2 │ │ │ │ - rsbeq fp, r9, ip, asr #19 │ │ │ │ - rsbeq r3, lr, r8, asr #24 │ │ │ │ - strdeq r6, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq lr, lr, ip, ror r3 │ │ │ │ + rsbeq fp, r9, ip, asr #21 │ │ │ │ + rsbeq r3, lr, r8, asr #26 │ │ │ │ + strdeq r6, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 0033fd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 33fdcc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #152] @ 33fdd0 │ │ │ │ ldr r1, [pc, #152] @ 33fdd4 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 33fdd8 │ │ │ │ ldr r1, [pc, #128] @ 33fddc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #96] @ 33fde0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b630 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242384,20 +242384,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, lr, r0, lsl r2 │ │ │ │ - rsbeq lr, sl, r4, lsr fp │ │ │ │ - rsbeq lr, sl, r8, asr #22 │ │ │ │ - rsbeq fp, r9, r8, lsr r9 │ │ │ │ - strheq r3, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r6, fp, r8, asr r4 │ │ │ │ + rsbseq lr, lr, r0, lsl r3 │ │ │ │ + rsbeq lr, sl, r4, lsr ip │ │ │ │ + rsbeq lr, sl, r8, asr #24 │ │ │ │ + rsbeq fp, r9, r8, lsr sl │ │ │ │ + strheq r3, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, fp, r8, asr r5 │ │ │ │ │ │ │ │ 0033fde4 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242426,44 +242426,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fe98 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ b 33fe58 │ │ │ │ ldr r3, [pc, #28] @ 33fed0 │ │ │ │ ldr r1, [pc, #28] @ 33fed4 │ │ │ │ ldr r0, [pc, #28] @ 33fed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq lr, lr, r0, lsl #1 │ │ │ │ - rsbeq r6, fp, ip, lsr #6 │ │ │ │ - rsbeq r6, fp, ip, lsr r3 │ │ │ │ + rsbseq lr, lr, r0, lsl #3 │ │ │ │ + rsbeq r6, fp, ip, lsr #8 │ │ │ │ + rsbeq r6, fp, ip, lsr r4 │ │ │ │ │ │ │ │ 0033fedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -242484,46 +242484,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33ff80 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ b 33ff38 │ │ │ │ ldr r3, [pc, #28] @ 33ffb8 │ │ │ │ ldr r1, [pc, #28] @ 33ffbc │ │ │ │ ldr r0, [pc, #28] @ 33ffc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007edf98 │ │ │ │ - rsbeq r6, fp, r4, asr #4 │ │ │ │ - rsbeq r6, fp, r4, asr r2 │ │ │ │ + @ instruction: 0x007ee098 │ │ │ │ + rsbeq r6, fp, r4, asr #6 │ │ │ │ + rsbeq r6, fp, r4, asr r3 │ │ │ │ │ │ │ │ 0033ffc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 340020 │ │ │ │ @@ -242533,26 +242533,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #32] @ 34002c │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b41c │ │ │ │ - rsbseq sp, lr, r4, asr pc │ │ │ │ - rsbeq fp, r9, r4, lsr #13 │ │ │ │ - rsbeq r3, lr, r0, lsr #18 │ │ │ │ - ldrdeq r6, [fp], #-16 @ │ │ │ │ + rsbseq lr, lr, r4, asr r0 │ │ │ │ + rsbeq fp, r9, r4, lsr #15 │ │ │ │ + rsbeq r3, lr, r0, lsr #20 │ │ │ │ + ldrdeq r6, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 00340030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 3400b4 │ │ │ │ @@ -242565,33 +242565,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #32] @ 3400c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32b828 │ │ │ │ - rsbseq sp, lr, ip, ror #29 │ │ │ │ - rsbeq fp, r9, r0, asr #12 │ │ │ │ - strheq r3, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, fp, r0, asr #2 │ │ │ │ + rsbseq sp, lr, ip, ror #31 │ │ │ │ + rsbeq fp, r9, r0, asr #14 │ │ │ │ + strheq r3, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, fp, r0, asr #4 │ │ │ │ │ │ │ │ 003400c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242616,17 +242616,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 340144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r4, lsl lr │ │ │ │ - rsbeq r6, fp, r0, asr #1 │ │ │ │ - rsbeq r6, fp, ip, ror #1 │ │ │ │ + rsbseq sp, lr, r4, lsl pc │ │ │ │ + rsbeq r6, fp, r0, asr #3 │ │ │ │ + rsbeq r6, fp, ip, ror #3 │ │ │ │ │ │ │ │ 00340148 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 34016c │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -242643,17 +242643,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3401a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrheq sp, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r6, fp, ip, asr r0 │ │ │ │ - rsbeq r6, fp, r8, lsr #1 │ │ │ │ + ldrheq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, fp, ip, asr r1 │ │ │ │ + rsbeq r6, fp, r8, lsr #3 │ │ │ │ │ │ │ │ 003401ac : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -242679,17 +242679,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 340230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, lsr #26 │ │ │ │ - ldrdeq r5, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, fp, ip, lsr r0 │ │ │ │ + rsbseq sp, lr, r8, lsr #28 │ │ │ │ + ldrdeq r6, [fp], #-4 @ │ │ │ │ + rsbeq r6, fp, ip, lsr r1 │ │ │ │ │ │ │ │ 00340234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242701,15 +242701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r4, [pc, #480] @ 340464 │ │ │ │ ldr r2, [pc, #480] @ 340468 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 34046c │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242717,33 +242717,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 340470 │ │ │ │ ldr r9, [pc, #452] @ 340474 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #436] @ 340478 │ │ │ │ ldr r1, [pc, #436] @ 34047c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3403ec │ │ │ │ ldr r3, [pc, #396] @ 340480 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 340390 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -242783,38 +242783,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 340310 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3403dc │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ b 340310 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ b 3403b8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253534 │ │ │ │ ldr r2, [pc, #136] @ 340488 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 34048c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [pc, #104] @ 340490 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3402ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 340494 │ │ │ │ @@ -242824,29 +242824,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq sl, r6, ip, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq lr, sl, r0, ror #11 │ │ │ │ - strdeq lr, [sl], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, sl, r0, ror #13 │ │ │ │ + strdeq lr, [sl], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r2, [r6], ip @ │ │ │ │ addseq sl, r6, ip, ror #22 │ │ │ │ - rsbeq fp, r9, r8, asr #7 │ │ │ │ - rsbeq r3, lr, ip, asr #12 │ │ │ │ + rsbeq fp, r9, r8, asr #9 │ │ │ │ + rsbeq r3, lr, ip, asr #14 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ addseq sl, r6, ip, asr #21 │ │ │ │ - rsbeq r5, fp, r0, ror lr │ │ │ │ - rsbeq r5, fp, r8, ror sp │ │ │ │ + rsbeq r5, fp, r0, ror pc │ │ │ │ + rsbeq r5, fp, r8, ror lr │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ - ldrsheq sp, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, fp, r0, lsr #27 │ │ │ │ - strheq r5, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, fp, r0, lsr #29 │ │ │ │ + strheq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 003404a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 34055c │ │ │ │ @@ -242856,53 +242856,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 340564 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #128] @ 340568 │ │ │ │ ldr r7, [pc, #128] @ 34056c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 340514 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 751068 │ │ │ │ + b 751160 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253534 │ │ │ │ ldr r2, [pc, #72] @ 340570 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 340574 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [pc, #40] @ 340578 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340500 │ │ │ │ - rsbseq sp, lr, r0, lsl #21 │ │ │ │ - rsbeq fp, r9, r4, asr #3 │ │ │ │ - rsbeq r3, lr, r8, asr #8 │ │ │ │ + rsbseq sp, lr, r0, lsl #23 │ │ │ │ + rsbeq fp, r9, r4, asr #5 │ │ │ │ + rsbeq r3, lr, r8, asr #10 │ │ │ │ adceq r2, r6, r0, asr #15 │ │ │ │ addseq sl, r6, ip, lsr #18 │ │ │ │ - rsbeq r5, fp, r8, asr #26 │ │ │ │ - rsbeq r5, fp, r0, asr ip │ │ │ │ + rsbeq r5, fp, r8, asr #28 │ │ │ │ + rsbeq r5, fp, r0, asr sp │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 0034057c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242913,53 +242913,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 340640 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #128] @ 340644 │ │ │ │ ldr r7, [pc, #128] @ 340648 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3405f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 751190 │ │ │ │ + b 751288 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253534 │ │ │ │ ldr r2, [pc, #72] @ 34064c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 340650 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [pc, #40] @ 340654 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3405dc │ │ │ │ - rsbseq sp, lr, r4, lsr #19 │ │ │ │ - rsbeq fp, r9, r8, ror #1 │ │ │ │ - rsbeq r3, lr, ip, ror #6 │ │ │ │ + rsbseq sp, lr, r4, lsr #21 │ │ │ │ + rsbeq fp, r9, r8, ror #3 │ │ │ │ + rsbeq r3, lr, ip, ror #8 │ │ │ │ adceq r2, r6, r4, ror #13 │ │ │ │ addseq sl, r6, r0, asr r8 │ │ │ │ - rsbeq r5, fp, ip, ror #24 │ │ │ │ - rsbeq r5, fp, r4, ror fp │ │ │ │ + rsbeq r5, fp, ip, ror #26 │ │ │ │ + rsbeq r5, fp, r4, ror ip │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 00340658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242984,31 +242984,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 34070c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 340710 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r6, r8, lsr r6 │ │ │ │ addseq sl, r6, r4, lsr #15 │ │ │ │ - strheq r5, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + strheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r5, [fp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 00340714 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 34074c │ │ │ │ mov r3, #0 │ │ │ │ @@ -243059,15 +243059,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3407ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq lr, r8, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 340908 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243084,24 +243084,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 340918 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 340890 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 3408d4 │ │ │ │ @@ -243128,25 +243128,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 340890 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, lr, r4, asr #15 │ │ │ │ + rsbseq sp, lr, r4, asr #17 │ │ │ │ addseq sl, r6, r4, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r8, lsl #21 │ │ │ │ - rsbeq r5, fp, r4, ror sl │ │ │ │ + rsbeq r5, fp, r8, lsl #23 │ │ │ │ + rsbeq r5, fp, r4, ror fp │ │ │ │ addseq sl, r6, r4, lsl #11 │ │ │ │ - rsbeq r5, fp, r8, lsl #20 │ │ │ │ - rsbeq r5, fp, r8, ror #19 │ │ │ │ + rsbeq r5, fp, r8, lsl #22 │ │ │ │ + rsbeq r5, fp, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3409fc │ │ │ │ ldr r2, [pc, #188] @ 340a00 │ │ │ │ ldr r1, [pc, #188] @ 340a04 │ │ │ │ @@ -243154,15 +243154,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r6, [pc, #152] @ 340a08 │ │ │ │ ldr r1, [pc, #152] @ 340a0c │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243171,59 +243171,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 340a10 │ │ │ │ ldr r3, [pc, #124] @ 340a14 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ ldr ip, [pc, #100] @ 340a18 │ │ │ │ ldr r3, [pc, #100] @ 340a1c │ │ │ │ ldr r1, [pc, #100] @ 340a20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759564 │ │ │ │ + bl 75965c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007ed69c │ │ │ │ - rsbeq sl, r9, r0, asr #26 │ │ │ │ - strheq r2, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r0, r5, ip, ror #12 │ │ │ │ - rsbeq r5, fp, r4, lsl #19 │ │ │ │ + @ instruction: 0x007ed79c │ │ │ │ + rsbeq sl, r9, r0, asr #28 │ │ │ │ + strheq r3, [lr], #-12 @ │ │ │ │ + rsbseq r0, r5, ip, ror #14 │ │ │ │ + rsbeq r5, fp, r4, lsl #21 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r5, fp, r8, asr #18 │ │ │ │ + rsbeq r5, fp, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 340a9c │ │ │ │ ldr r2, [pc, #96] @ 340aa0 │ │ │ │ ldr r1, [pc, #96] @ 340aa4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #68] @ 340aa8 │ │ │ │ ldr r3, [pc, #68] @ 340aac │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -243232,17 +243232,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ed59c │ │ │ │ - rsbeq r5, fp, ip, ror #16 │ │ │ │ - rsbeq r5, fp, r0, lsl #17 │ │ │ │ + @ instruction: 0x007ed69c │ │ │ │ + rsbeq r5, fp, ip, ror #18 │ │ │ │ + rsbeq r5, fp, r0, lsl #19 │ │ │ │ @ instruction: 0x0096a3b8 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340b78 │ │ │ │ @@ -243260,24 +243260,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ ldr r2, [pc, #80] @ 340b8c │ │ │ │ ldr r3, [pc, #64] @ 340b80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243287,19 +243287,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, lsl r5 │ │ │ │ + rsbseq sp, lr, r8, lsl r6 │ │ │ │ addseq sl, r6, r4, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, fp, r0, asr #15 │ │ │ │ + ldrdeq r5, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, fp, r0, asr #17 │ │ │ │ addseq sl, r6, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340c58 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -243316,24 +243316,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ ldr r2, [pc, #80] @ 340c6c │ │ │ │ ldr r3, [pc, #64] @ 340c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243343,19 +243343,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, lsr r4 │ │ │ │ + rsbseq sp, lr, r8, lsr r5 │ │ │ │ addseq sl, r6, r4, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r5, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r5, fp, r0, ror #13 │ │ │ │ + strdeq r5, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r5, fp, r0, ror #15 │ │ │ │ addseq sl, r6, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 340d44 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -243372,24 +243372,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97be64 │ │ │ │ + bl 97bf5c │ │ │ │ ldr r2, [pc, #92] @ 340d58 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 340d4c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243402,82 +243402,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, asr r3 │ │ │ │ + rsbseq sp, lr, r8, asr r4 │ │ │ │ addseq sl, r6, r4, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, ip, lsl r6 │ │ │ │ - rsbeq r5, fp, r0, lsl #12 │ │ │ │ + rsbeq r5, fp, ip, lsl r7 │ │ │ │ + rsbeq r5, fp, r0, lsl #14 │ │ │ │ addseq sl, r6, r4, lsr #2 │ │ │ │ ldr r0, [pc, #4] @ 340d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq lr, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 340dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 340dac │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r3, fp, ip, lsl #20 │ │ │ │ + rsbeq r3, fp, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 340e48 │ │ │ │ ldr r2, [pc, #104] @ 340e4c │ │ │ │ ldr r1, [pc, #104] @ 340e50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #76] @ 340e54 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #60] @ 340e58 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, ip, lsr #4 │ │ │ │ - rsbeq sl, r9, r0, lsr #17 │ │ │ │ - rsbeq r2, lr, ip, lsl fp │ │ │ │ + rsbseq sp, lr, ip, lsr #6 │ │ │ │ + rsbeq sl, r9, r0, lsr #19 │ │ │ │ + rsbeq r2, lr, ip, lsl ip │ │ │ │ addseq r7, r4, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 340f80 │ │ │ │ @@ -243495,26 +243495,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 340f90 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 340f34 │ │ │ │ ldr r1, [pc, #184] @ 340f94 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758720 │ │ │ │ + bl 758818 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 340f64 │ │ │ │ ldr r2, [pc, #156] @ 340f98 │ │ │ │ ldr r3, [pc, #136] @ 340f88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243535,47 +243535,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 340ef4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 340fa4 │ │ │ │ ldr r0, [pc, #56] @ 340fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007ed198 │ │ │ │ + @ instruction: 0x007ed298 │ │ │ │ umullseq r9, r6, r8, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r0, lsl #9 │ │ │ │ - rsbeq r5, fp, r8, ror #8 │ │ │ │ + rsbeq r5, fp, r0, lsl #11 │ │ │ │ + rsbeq r5, fp, r8, ror #10 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ addseq r9, r6, r0, lsr #30 │ │ │ │ - rsbeq r5, fp, r4, lsl r4 │ │ │ │ - strdeq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r5, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, fp, r0, lsl #8 │ │ │ │ + rsbeq r5, fp, r4, lsl r5 │ │ │ │ + strdeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r5, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, fp, r0, lsl #10 │ │ │ │ │ │ │ │ 00340fac : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340fb0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340fb4 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq lr, r8, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 341044 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243583,15 +243583,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 34104c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -243600,17 +243600,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ed09c │ │ │ │ - rsbeq r5, fp, r4, lsr #7 │ │ │ │ - rsbeq r5, fp, r0, asr #7 │ │ │ │ + @ instruction: 0x007ed19c │ │ │ │ + rsbeq r5, fp, r4, lsr #9 │ │ │ │ + rsbeq r5, fp, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 341134 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -243618,39 +243618,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 341138 │ │ │ │ ldr r1, [pc, #188] @ 34113c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #168] @ 341140 │ │ │ │ ldr r1, [pc, #168] @ 341144 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #136] @ 341148 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #120] @ 34114c │ │ │ │ ldr r1, [pc, #120] @ 341150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #92] @ 341154 │ │ │ │ ldr r2, [pc, #92] @ 341158 │ │ │ │ ldr r3, [pc, #92] @ 34115c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -243660,19 +243660,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, lr, r0, lsr #32 │ │ │ │ - rsbeq sl, r9, r8, lsl r6 │ │ │ │ - @ instruction: 0x006e2890 │ │ │ │ - rsbeq r5, fp, r0, lsr #6 │ │ │ │ - rsbeq r5, fp, ip, lsr #6 │ │ │ │ + rsbseq sp, lr, r0, lsr #2 │ │ │ │ + rsbeq sl, r9, r8, lsl r7 │ │ │ │ + @ instruction: 0x006e2990 │ │ │ │ + rsbeq r5, fp, r0, lsr #8 │ │ │ │ + rsbeq r5, fp, ip, lsr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x0088e3b4 │ │ │ │ addseq r6, r4, r0, ror #27 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -243684,110 +243684,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 3411c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, lr, r8, lsl #30 │ │ │ │ - rsbeq r5, fp, r0, lsl r2 │ │ │ │ - rsbeq r5, fp, ip, lsr #4 │ │ │ │ + rsbseq sp, lr, r8 │ │ │ │ + rsbeq r5, fp, r0, lsl r3 │ │ │ │ + rsbeq r5, fp, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 341230 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 341234 │ │ │ │ ldr r1, [pc, #72] @ 341238 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ece98 │ │ │ │ - rsbeq r5, fp, r0, lsr #3 │ │ │ │ - strheq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x007ecf98 │ │ │ │ + rsbeq r5, fp, r0, lsr #5 │ │ │ │ + strheq r5, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 34128c │ │ │ │ ldr r2, [pc, #56] @ 341290 │ │ │ │ ldr r1, [pc, #56] @ 341294 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3413f0 │ │ │ │ - rsbseq ip, lr, ip, lsr #28 │ │ │ │ - rsbeq r5, fp, r4, lsr r1 │ │ │ │ - rsbeq r5, fp, r0, asr r1 │ │ │ │ + rsbseq ip, lr, ip, lsr #30 │ │ │ │ + rsbeq r5, fp, r4, lsr r2 │ │ │ │ + rsbeq r5, fp, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 341308 │ │ │ │ ldr r2, [pc, #88] @ 34130c │ │ │ │ ldr r1, [pc, #88] @ 341310 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq ip, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq r5, [fp], #-8 @ │ │ │ │ - strdeq r5, [fp], #-4 @ │ │ │ │ + ldrsbeq ip, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r5, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq r5, [fp], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -243829,15 +243829,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 3413ec │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -243922,15 +243922,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [pc, #964] @ 34190c │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -244163,24 +244163,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 34186c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r9, r6, ip, ror #19 │ │ │ │ - strheq r4, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r5, [fp], #-12 @ │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq ip, lr, r0, lsl #17 │ │ │ │ + rsbseq ip, lr, r0, lsl #19 │ │ │ │ addseq r9, r6, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, fp, r0, asr #9 │ │ │ │ + rsbeq r4, fp, r0, asr #11 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 341978 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 341928 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -244641,23 +244641,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 34208c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, fp, ip, lsr #3 │ │ │ │ + rsbeq r2, fp, ip, lsr #5 │ │ │ │ umulleq sp, r8, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -244726,15 +244726,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 71a958 │ │ │ │ + bl 71aa50 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 34225c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -244770,15 +244770,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a9d0 │ │ │ │ + bl 71aac8 │ │ │ │ b 342218 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r6, r8, asr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x00968bfc │ │ │ │ @@ -244815,15 +244815,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a9d0 │ │ │ │ + bl 71aac8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -244900,33 +244900,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 3424a0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, fp, r8, lsl #1 │ │ │ │ + rsbeq r4, fp, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq r4, fp, r4, ror r0 │ │ │ │ - strdeq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq fp, lr, ip, ror #28 │ │ │ │ - ldrdeq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, fp, r4, ror r1 │ │ │ │ + strdeq r4, [fp], #-8 @ │ │ │ │ + rsbseq fp, lr, ip, ror #30 │ │ │ │ + ldrdeq r4, [fp], #-8 @ │ │ │ │ ldr r0, [pc, #4] @ 3424b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sp, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 342544 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244935,15 +244935,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #84] @ 342550 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -244956,17 +244956,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq fp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, fp, ip, lsr #31 │ │ │ │ - @ instruction: 0x006b3f9c │ │ │ │ + ldrsheq fp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x006b409c │ │ │ │ addeq sp, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3425dc │ │ │ │ ldr r2, [pc, #112] @ 3425e0 │ │ │ │ @@ -244974,15 +244974,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #80] @ 3425e8 │ │ │ │ ldr lr, [pc, #80] @ 3425ec │ │ │ │ ldr ip, [pc, #80] @ 3425f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244993,69 +244993,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 3425f4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq fp, lr, ip, asr sp │ │ │ │ - rsbeq r9, r9, r4, lsl r1 │ │ │ │ - @ instruction: 0x006e1390 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq fp, lr, ip, asr lr │ │ │ │ + rsbeq r9, r9, r4, lsl r2 │ │ │ │ + @ instruction: 0x006e1490 │ │ │ │ @ instruction: 0x0088cfb8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsbeq r3, fp, r4, lsl #30 │ │ │ │ + rsbeq r4, fp, r4 │ │ │ │ addseq r5, r4, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 342650 │ │ │ │ ldr r2, [pc, #64] @ 342654 │ │ │ │ ldr r1, [pc, #64] @ 342658 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq fp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, fp, r0, ror lr │ │ │ │ - rsbeq r3, fp, r4, ror #28 │ │ │ │ + ldrheq fp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, fp, r0, ror pc │ │ │ │ + rsbeq r3, fp, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3426a8 │ │ │ │ ldr r2, [pc, #52] @ 3426ac │ │ │ │ ldr r1, [pc, #52] @ 3426b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 342340 │ │ │ │ - rsbseq fp, lr, r0, asr ip │ │ │ │ - rsbeq r3, fp, ip, lsl #28 │ │ │ │ - rsbeq r3, fp, r0, lsl #28 │ │ │ │ + rsbseq fp, lr, r0, asr sp │ │ │ │ + rsbeq r3, fp, ip, lsl #30 │ │ │ │ + rsbeq r3, fp, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -253560,23 +253560,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 34abd8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70dd94 │ │ │ │ + b 70de8c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 34abb0 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34abac │ │ │ │ @@ -253586,15 +253586,15 @@ │ │ │ │ b 34abb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 706818 │ │ │ │ + bl 706910 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34ac44 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -253602,21 +253602,21 @@ │ │ │ │ beq 34ac78 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34acdc │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70abb8 │ │ │ │ + b 70acb0 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34ac44 │ │ │ │ tst r1, #2 │ │ │ │ bne 34ac44 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -253633,40 +253633,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34ab6c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34ab6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70abb8 │ │ │ │ + b 70acb0 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ac50 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ b 34ac50 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34acb8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ b 34acb8 │ │ │ │ ldr r3, [pc, #100] @ 34adb0 │ │ │ │ ldr r2, [pc, #100] @ 34adb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -253679,25 +253679,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 34adb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r0, [r6], r0 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq fp, sl, r0, asr r7 │ │ │ │ + rsbeq fp, sl, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -253711,15 +253711,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 34ae20 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34ae8c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -253730,23 +253730,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 34ae00 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 34ae20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -253781,15 +253781,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34aee4 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -253828,26 +253828,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34af90 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 34b014 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r4, r8, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 34b108 │ │ │ │ ldr r2, [pc, #216] @ 34b10c │ │ │ │ @@ -253855,25 +253855,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #184] @ 34b114 │ │ │ │ ldr r1, [pc, #184] @ 34b118 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #152] @ 34b11c │ │ │ │ ldr r2, [pc, #152] @ 34b120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 34b124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 34b128 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -253890,34 +253890,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r3, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, r9, r4, asr r6 │ │ │ │ - ldrdeq r8, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, sl, r0, lsr #18 │ │ │ │ - strdeq r9, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, sl, r4, lsl #9 │ │ │ │ + ldrheq r3, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, r9, r4, asr r7 │ │ │ │ + ldrdeq r8, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, sl, r0, lsr #20 │ │ │ │ + strdeq r9, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, sl, r4, lsl #11 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq fp, sl, r8, lsl #9 │ │ │ │ + rsbeq fp, sl, r8, lsl #11 │ │ │ │ addeq r4, r8, r8, lsr #10 │ │ │ │ umullseq sp, r3, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -253997,22 +253997,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 34b664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 34b1a8 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b194 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -254111,15 +254111,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 34b65c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b188 │ │ │ │ ldr r0, [pc, #548] @ 34b674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 34b188 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -254183,15 +254183,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 34b65c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b188 │ │ │ │ ldr r0, [pc, #264] @ 34b678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 34b188 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 34b5b0 │ │ │ │ bhi 34b420 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 34b5b0 │ │ │ │ bhi 34b630 │ │ │ │ @@ -254211,55 +254211,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b194 │ │ │ │ ldr r0, [pc, #164] @ 34b67c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 34b1a8 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b194 │ │ │ │ ldr r3, [pc, #88] @ 34b65c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b188 │ │ │ │ ldr r0, [pc, #104] @ 34b680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 34b188 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34b194 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 34b5a0 │ │ │ │ b 34b434 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r5, r8, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r5, r0, lsr #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r5, ip, ror #24 │ │ │ │ - ldrsbeq r3, [lr], #-0 @ │ │ │ │ + ldrsbeq r3, [lr], #-16 @ │ │ │ │ andeq r2, r0, r0, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq fp, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq fp, [sl], #-52 @ 0xffffffcc @ │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq r2, lr, sl, lsr #31 │ │ │ │ - rsbseq r2, lr, r3, lsr pc │ │ │ │ + rsbseq r3, lr, sl, lsr #1 │ │ │ │ + rsbseq r3, lr, r3, lsr r0 │ │ │ │ + rsbeq fp, sl, r8, ror #3 │ │ │ │ rsbeq fp, sl, r8, ror #1 │ │ │ │ - rsbeq sl, sl, r8, ror #31 │ │ │ │ - strdeq sl, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, sl, r0, ror #30 │ │ │ │ + strdeq fp, [sl], #-4 @ │ │ │ │ + rsbeq fp, sl, r0, rrx │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -255165,20 +255165,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 34c4dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, lr, ip, asr r1 │ │ │ │ - rsbeq sl, sl, r4, ror #2 │ │ │ │ - rsbeq sl, sl, r8, ror r1 │ │ │ │ - rsbseq r2, lr, r8, lsr r1 │ │ │ │ - rsbeq sl, sl, r0, asr #2 │ │ │ │ - rsbeq sl, sl, ip, ror #2 │ │ │ │ + rsbseq r2, lr, ip, asr r2 │ │ │ │ + rsbeq sl, sl, r4, ror #4 │ │ │ │ + rsbeq sl, sl, r8, ror r2 │ │ │ │ + rsbseq r2, lr, r8, lsr r2 │ │ │ │ + rsbeq sl, sl, r0, asr #4 │ │ │ │ + rsbeq sl, sl, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -258914,18 +258914,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34ffcc │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34fff4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -258950,15 +258950,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ff50 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ b 34ff50 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -261437,15 +261437,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 352758 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3526cc │ │ │ │ ldr r0, [pc, #148] @ 35275c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261457,33 +261457,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 352758 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3526cc │ │ │ │ ldr r0, [pc, #72] @ 352760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3526cc │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009587fc │ │ │ │ - rsbseq fp, sp, sp, ror sp │ │ │ │ + rsbseq fp, sp, sp, ror lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r3, sl, ip, ror pc │ │ │ │ - rsbeq r3, sl, ip, lsr #30 │ │ │ │ + rsbeq r4, sl, ip, ror r0 │ │ │ │ + rsbeq r4, sl, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 3528d4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -284074,47 +284074,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3688f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 368668 │ │ │ │ ldr r0, [pc, #80] @ 3688f8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 368668 │ │ │ │ ldr r0, [pc, #60] @ 3688fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36864c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r0, lsr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, ip, r4, lsr #27 │ │ │ │ + rsbseq r5, ip, r4, lsr #29 │ │ │ │ addseq r2, r4, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r4, ip, lsr #15 │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq sp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, r8, r4, lsr #28 │ │ │ │ - rsbeq sp, r8, ip, lsr #27 │ │ │ │ + strdeq sp, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r8, r4, lsr #30 │ │ │ │ + rsbeq sp, r8, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -284229,22 +284229,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 368b00 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 368a98 │ │ │ │ ldr r0, [pc, #28] @ 368b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 368a98 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3685e0 │ │ │ │ b 368a9c │ │ │ │ addseq r2, r4, r8, lsr r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq sp, r8, r4, lsl ip │ │ │ │ + rsbeq sp, r8, r4, lsl sp │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 368d48 │ │ │ │ mov lr, ip │ │ │ │ @@ -285136,22 +285136,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 369994 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -285196,15 +285196,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 369910 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ b 369934 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 369a5c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -285435,15 +285435,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36a9e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369be0 │ │ │ │ ldr r0, [pc, #3112] @ 36a9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 369be0 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 369c04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 36a9ec │ │ │ │ @@ -285504,15 +285504,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -285538,15 +285538,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36a9e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369be0 │ │ │ │ ldr r0, [pc, #2720] @ 36a9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 369be0 │ │ │ │ mov r7, #3 │ │ │ │ b 369d18 │ │ │ │ tst r8, #8 │ │ │ │ bne 36a1d4 │ │ │ │ ldr r3, [pc, #2692] @ 36aa00 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -285604,41 +285604,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 36a0fc │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -285694,15 +285694,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36a9e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369be0 │ │ │ │ ldr r0, [pc, #2120] @ 36aa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 369be0 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 36a5ec │ │ │ │ ldr r3, [pc, #2100] @ 36aa18 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -285873,15 +285873,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -285894,15 +285894,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 36aa38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369cfc │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 36a7d0 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -285965,15 +285965,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36a9e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369be0 │ │ │ │ ldr r0, [pc, #1088] @ 36aa48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 369be0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36aa4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -286110,22 +286110,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369cfc │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 36a110 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -286147,15 +286147,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 36a138 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2b39c8 │ │ │ │ @@ -286213,45 +286213,45 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r4, r4, asr r2 │ │ │ │ addseq r1, r4, r0, lsl #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r8, r3, r4, asr #30 │ │ │ │ addeq r5, r6, r4, asr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq ip, r8, ip, asr #22 │ │ │ │ + rsbeq ip, r8, ip, asr #24 │ │ │ │ addseq r1, r4, r8, lsr r0 │ │ │ │ adceq r8, r3, r8, lsr lr │ │ │ │ addeq r5, r6, r4, asr r7 │ │ │ │ addseq r0, r4, r0, lsl pc │ │ │ │ - rsbeq ip, r8, r0, ror #17 │ │ │ │ + rsbeq ip, r8, r0, ror #19 │ │ │ │ adceq r8, r3, r0, lsr sp │ │ │ │ addeq r5, r6, r0, asr #12 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r0, r4, ip, lsl #25 │ │ │ │ - @ instruction: 0x0068c69c │ │ │ │ + @ instruction: 0x0068c79c │ │ │ │ adceq r8, r3, r8, asr #21 │ │ │ │ ldrdeq r5, [r6], r0 │ │ │ │ strdeq r8, [r3], r8 @ │ │ │ │ addeq r5, r6, r4, lsl r3 │ │ │ │ @ instruction: 0x00940ad8 │ │ │ │ addeq r5, r6, r4, lsl #4 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r8, r0, lsr r2 │ │ │ │ + rsbeq ip, r8, r0, lsr r3 │ │ │ │ adceq r8, r3, r8, asr #14 │ │ │ │ addeq r5, r6, r4, rrx │ │ │ │ addeq r5, r6, r0, asr #32 │ │ │ │ - @ instruction: 0x0068c294 │ │ │ │ + @ instruction: 0x0068c394 │ │ │ │ addeq r4, r6, r0, asr #31 │ │ │ │ strdeq r4, [r6], r8 │ │ │ │ - rsbeq fp, r8, r4, ror pc │ │ │ │ - rsbseq r3, ip, r8, lsr ip │ │ │ │ - rsbeq fp, r8, ip, lsr ip │ │ │ │ - rsbeq fp, r8, r0, lsr #30 │ │ │ │ + rsbeq ip, r8, r4, ror r0 │ │ │ │ + rsbseq r3, ip, r8, lsr sp │ │ │ │ + rsbeq fp, r8, ip, lsr sp │ │ │ │ + rsbeq ip, r8, r0, lsr #32 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36ae9c │ │ │ │ ldr r3, [pc, #1052] @ 36aea0 │ │ │ │ @@ -286332,15 +286332,15 @@ │ │ │ │ bne 36adfc │ │ │ │ ldr r0, [pc, #780] @ 36aec0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [pc, #756] @ 36aec4 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 36aec8 │ │ │ │ @@ -286438,22 +286438,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 36aee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36aac4 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 36ae00 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 36ae00 │ │ │ │ @@ -286499,15 +286499,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 36abe0 │ │ │ │ ldr r0, [pc, #144] @ 36aeec │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36aac4 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 36adc8 │ │ │ │ b 36abe0 │ │ │ │ ldr r3, [pc, #64] @ 36aec4 │ │ │ │ @@ -286518,31 +286518,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 36abe0 │ │ │ │ umullseq r0, r4, ip, r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r4, ip, ror r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, ip, r1, lsr #18 │ │ │ │ + rsbseq r3, ip, r1, lsr #20 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r0, r4, ip, lsl #5 │ │ │ │ - strdeq fp, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq fp, [r8], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, r8, lsr r7 │ │ │ │ addseq r0, r4, r4, lsr r2 │ │ │ │ @ instruction: 0x009401d4 │ │ │ │ umullseq r0, r4, r4, r1 │ │ │ │ addseq r0, r4, r8, lsr #2 │ │ │ │ andeq r3, r0, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq fp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + strheq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ addseq r0, r4, ip, lsr r0 │ │ │ │ addseq r0, r4, r4 │ │ │ │ - rsbeq fp, r8, r0, lsr #22 │ │ │ │ + rsbeq fp, r8, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 36b664 │ │ │ │ ldr r3, [pc, #1884] @ 36b668 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286603,22 +286603,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 36b688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36af48 │ │ │ │ ldr r3, [pc, #1620] @ 36b680 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36af68 │ │ │ │ ldr r2, [pc, #1612] @ 36b68c │ │ │ │ @@ -286632,15 +286632,15 @@ │ │ │ │ bne 36b0e0 │ │ │ │ ldr r0, [pc, #1580] @ 36b690 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #1556] @ 36b694 │ │ │ │ ldr r3, [pc, #1508] @ 36b668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -287010,28 +287010,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36b0a4 │ │ │ │ b 36b0e0 │ │ │ │ ldr r0, [pc, #180] @ 36b710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36af48 │ │ │ │ addseq pc, r3, r4, lsl pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0093fef4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrheq r3, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r3, [ip], #-84 @ 0xffffffac @ │ │ │ │ addseq pc, r3, ip, lsr #29 │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r8, r8, ror r6 │ │ │ │ + rsbeq fp, r8, r8, ror r7 │ │ │ │ @ instruction: 0x0093fddc │ │ │ │ - rsbeq fp, r8, ip, ror r9 │ │ │ │ + rsbeq fp, r8, ip, ror sl │ │ │ │ umullseq pc, r3, ip, sp @ │ │ │ │ addseq pc, r3, r0, ror #26 │ │ │ │ addseq pc, r3, r0, lsr sp @ │ │ │ │ addseq pc, r3, r0, lsl #26 │ │ │ │ @ instruction: 0x0093fcd0 │ │ │ │ addseq pc, r3, r0, lsr #25 │ │ │ │ addseq pc, r3, r0, ror ip @ │ │ │ │ @@ -287055,15 +287055,15 @@ │ │ │ │ addseq pc, r3, r0, lsl r9 @ │ │ │ │ addseq pc, r3, r0, ror #17 │ │ │ │ @ instruction: 0x0093f8b0 │ │ │ │ addseq pc, r3, r0, lsl #17 │ │ │ │ addseq pc, r3, r0, asr r8 @ │ │ │ │ addseq pc, r3, r0, lsr #16 │ │ │ │ @ instruction: 0x0093f7f0 │ │ │ │ - rsbeq fp, r8, r4, ror r0 │ │ │ │ + rsbeq fp, r8, r4, ror r1 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -287120,15 +287120,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70c450 │ │ │ │ + b 70c548 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 36b7f0 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34af4c │ │ │ │ @@ -287198,15 +287198,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 36ba14 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -287236,27 +287236,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70c450 │ │ │ │ + b 70c548 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36b9c4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34af4c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34aea8 │ │ │ │ addseq pc, r3, r8, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq fp, [r8], #-0 @ │ │ │ │ + ldrdeq fp, [r8], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36c00c │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -287479,15 +287479,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36bd1c │ │ │ │ ldr r0, [pc, #676] @ 36c048 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov r0, r5 │ │ │ │ bl 34ac04 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 36ba70 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -287600,28 +287600,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 36c068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36bac8 │ │ │ │ ldr r0, [pc, #172] @ 36c06c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36bac8 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 25432c │ │ │ │ @@ -287635,34 +287635,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 36ba70 │ │ │ │ addseq pc, r3, r4, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0093f3b8 │ │ │ │ addseq pc, r3, r4, lsr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r2, ip, r2, lsr #19 │ │ │ │ - ldrheq r2, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, ip, r2, lsr #21 │ │ │ │ + ldrheq r2, [ip], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq pc, r3, r8, lsr #5 │ │ │ │ - rsbseq r2, ip, r8, asr r9 │ │ │ │ + rsbseq r2, ip, r8, asr sl │ │ │ │ addseq pc, r3, r4, lsl r2 @ │ │ │ │ addseq pc, r3, r4, lsr #2 │ │ │ │ - rsbseq r2, ip, r5, lsl #16 │ │ │ │ + rsbseq r2, ip, r5, lsl #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ umullseq pc, r3, ip, r0 @ │ │ │ │ - rsbeq sl, r8, ip, lsl #26 │ │ │ │ + rsbeq sl, r8, ip, lsl #28 │ │ │ │ addseq pc, r3, r8, lsr #32 │ │ │ │ - rsbeq sl, r8, ip, asr #25 │ │ │ │ + rsbeq sl, r8, ip, asr #27 │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ addseq lr, r3, r8, lsr #31 │ │ │ │ addseq lr, r3, ip, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0068aa9c │ │ │ │ - rsbeq sl, r8, r0, asr #21 │ │ │ │ + @ instruction: 0x0068ab9c │ │ │ │ + rsbeq sl, r8, r0, asr #23 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 36c090 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -287745,153 +287745,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, fp │ │ │ │ - bl 70d4b0 │ │ │ │ + bl 70d5a8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 36c4ac │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r3, [pc, #656] @ 36c4b0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 36c4b4 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36c4b8 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70d358 │ │ │ │ + bl 70d450 │ │ │ │ ldr r3, [pc, #372] @ 36c4bc │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d4b0 │ │ │ │ + bl 70d5a8 │ │ │ │ ldr r3, [pc, #308] @ 36c4c0 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, fp │ │ │ │ - bl 70d4b0 │ │ │ │ + bl 70d5a8 │ │ │ │ ldr r3, [pc, #252] @ 36c4c4 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, sl │ │ │ │ - bl 70d4b0 │ │ │ │ + bl 70d5a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 36c47c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -287927,22 +287927,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ strdeq r6, [r3], r8 @ │ │ │ │ addeq r3, r6, r0, asr #8 │ │ │ │ - rsbeq sl, r8, r4, ror r9 │ │ │ │ - rsbeq sl, r8, r4, lsl r9 │ │ │ │ - rsbeq sl, r8, r8, lsl r9 │ │ │ │ - rsbeq sl, r8, r8, asr #17 │ │ │ │ - rsbeq sl, r8, r0, ror r8 │ │ │ │ - rsbeq sl, r8, ip, lsl r8 │ │ │ │ - rsbeq sl, r8, ip, ror #15 │ │ │ │ - rsbeq sl, r8, r4, asr #15 │ │ │ │ + rsbeq sl, r8, r4, ror sl │ │ │ │ + rsbeq sl, r8, r4, lsl sl │ │ │ │ + rsbeq sl, r8, r8, lsl sl │ │ │ │ + rsbeq sl, r8, r8, asr #19 │ │ │ │ + rsbeq sl, r8, r0, ror r9 │ │ │ │ + rsbeq sl, r8, ip, lsl r9 │ │ │ │ + rsbeq sl, r8, ip, ror #17 │ │ │ │ + rsbeq sl, r8, r4, asr #17 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -287958,27 +287958,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #456] @ 36c708 │ │ │ │ ldr r1, [pc, #456] @ 36c70c │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -288018,41 +288018,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 36c710 │ │ │ │ ldr r1, [pc, #272] @ 36c714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2b3b68 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 36c718 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 41d458 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 36c594 │ │ │ │ @@ -288067,32 +288067,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 36c720 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r2, [ip], #-0 @ │ │ │ │ - rsbeq sl, r8, r8, ror #1 │ │ │ │ - rsbeq r7, r8, ip, lsl fp │ │ │ │ - rsbeq pc, r7, ip, lsr r4 @ │ │ │ │ - rsbeq r8, r7, r0, lsl r6 │ │ │ │ - @ instruction: 0x0066f094 │ │ │ │ - rsbeq r7, fp, r0, lsl r3 │ │ │ │ - rsbeq sl, r8, r0, lsl #11 │ │ │ │ - ldrdeq sl, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq r2, [ip], #-16 @ │ │ │ │ + rsbeq sl, r8, r8, ror #3 │ │ │ │ + rsbeq r7, r8, ip, lsl ip │ │ │ │ + rsbeq pc, r7, ip, lsr r5 @ │ │ │ │ + rsbeq r8, r7, r0, lsl r7 │ │ │ │ + @ instruction: 0x0066f194 │ │ │ │ + rsbeq r7, fp, r0, lsl r4 │ │ │ │ + rsbeq sl, r8, r0, lsl #13 │ │ │ │ + ldrdeq sl, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 36c770 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 36c750 │ │ │ │ @@ -288159,20 +288159,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 36c860 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r3, r6, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 36c948 │ │ │ │ ldr r2, [pc, #204] @ 36c94c │ │ │ │ @@ -288180,37 +288180,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #172] @ 36c954 │ │ │ │ ldr r1, [pc, #172] @ 36c958 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 36c95c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #136] @ 36c960 │ │ │ │ ldr r1, [pc, #136] @ 36c964 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #104] @ 36c968 │ │ │ │ ldr r1, [pc, #104] @ 36c96c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -288223,35 +288223,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r1, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq lr, r6, r4, lsl #28 │ │ │ │ - rsbeq r7, fp, r0, lsl #1 │ │ │ │ - ldrdeq pc, [r7], #-8 @ │ │ │ │ - strheq r8, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq r1, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r6, r4, lsl #30 │ │ │ │ + rsbeq r7, fp, r0, lsl #3 │ │ │ │ + ldrdeq pc, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ addseq lr, r3, r4, ror #10 │ │ │ │ - rsbeq lr, r7, ip, lsr r1 │ │ │ │ - rsbeq lr, r7, r0, lsr #2 │ │ │ │ + rsbeq lr, r7, ip, lsr r2 │ │ │ │ + rsbeq lr, r7, r0, lsr #4 │ │ │ │ addeq r3, r6, r4, ror #11 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ muleq r0, r8, r7 │ │ │ │ ldr r3, [pc, #20] @ 36c990 │ │ │ │ ldr r2, [pc, #20] @ 36c994 │ │ │ │ ldr r1, [pc, #20] @ 36c998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75cdb4 │ │ │ │ + b 75ceac │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strdeq sl, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq sl, [r8], #-68 @ 0xffffffbc @ │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36ca10 │ │ │ │ @@ -288350,49 +288350,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #120] @ 36cbc8 │ │ │ │ ldr r1, [pc, #120] @ 36cbcc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #88] @ 36cbd0 │ │ │ │ ldr r3, [pc, #88] @ 36cbd4 │ │ │ │ ldr r1, [pc, #88] @ 36cbd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #48] @ 36cbdc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq r1, ip, r4, asr fp │ │ │ │ - rsbeq lr, r6, r0, ror #22 │ │ │ │ - ldrdeq r6, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq lr, r7, ip, lsr #28 │ │ │ │ - rsbeq r8, r7, r4 │ │ │ │ + b 751824 │ │ │ │ + rsbseq r1, ip, r4, asr ip │ │ │ │ + rsbeq lr, r6, r0, ror #24 │ │ │ │ + ldrdeq r6, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r7, ip, lsr #30 │ │ │ │ + rsbeq r8, r7, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq fp, r1, r8, lsr sp │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -288403,62 +288403,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #148] @ 36ccb8 │ │ │ │ ldr r1, [pc, #148] @ 36ccbc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #116] @ 36ccc0 │ │ │ │ ldr r1, [pc, #116] @ 36ccc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 36ccc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #72] @ 36cccc │ │ │ │ ldr r2, [pc, #72] @ 36ccd0 │ │ │ │ ldr r1, [pc, #72] @ 36ccd4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75ce80 │ │ │ │ - rsbseq r1, ip, r0, lsl #21 │ │ │ │ - rsbeq lr, r6, ip, lsl #21 │ │ │ │ - rsbeq r6, fp, r8, lsl #26 │ │ │ │ - rsbeq lr, r7, r8, asr sp │ │ │ │ - rsbeq r7, r7, r0, lsr pc │ │ │ │ + b 75cf78 │ │ │ │ + rsbseq r1, ip, r0, lsl #23 │ │ │ │ + rsbeq lr, r6, ip, lsl #23 │ │ │ │ + rsbeq r6, fp, r8, lsl #28 │ │ │ │ + rsbeq lr, r7, r8, asr lr │ │ │ │ + rsbeq r8, r7, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq fp, r1, r0, ror ip │ │ │ │ - rsbeq sl, r8, r0, lsr r1 │ │ │ │ + rsbeq sl, r8, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sl, r8, r8, ror #1 │ │ │ │ + rsbeq sl, r8, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 36cd60 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -288466,135 +288466,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 36cd68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #76] @ 36cd6c │ │ │ │ ldr r1, [pc, #76] @ 36cd70 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007c1990 │ │ │ │ - rsbeq lr, r7, r8, ror ip │ │ │ │ - rsbeq r7, r7, ip, asr #28 │ │ │ │ - rsbeq sl, r8, r4, lsl #1 │ │ │ │ - @ instruction: 0x0068a098 │ │ │ │ + @ instruction: 0x007c1a90 │ │ │ │ + rsbeq lr, r7, r8, ror sp │ │ │ │ + rsbeq r7, r7, ip, asr #30 │ │ │ │ + rsbeq sl, r8, r4, lsl #3 │ │ │ │ + @ instruction: 0x0068a198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36cdf4 │ │ │ │ ldr r2, [pc, #104] @ 36cdf8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36cdfc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #72] @ 36ce00 │ │ │ │ ldr r1, [pc, #72] @ 36ce04 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r1, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r7, r0, ror #23 │ │ │ │ - strheq r7, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r8, ip, ror #31 │ │ │ │ - rsbeq sl, r8, r0 │ │ │ │ + ldrsheq r1, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, r7, r0, ror #25 │ │ │ │ + strheq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, r8, ip, ror #1 │ │ │ │ + rsbeq sl, r8, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36ce74 │ │ │ │ ldr r2, [pc, #84] @ 36ce78 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36ce7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #52] @ 36ce80 │ │ │ │ ldr r1, [pc, #52] @ 36ce84 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 372a18 │ │ │ │ - rsbseq r1, ip, r0, ror #16 │ │ │ │ - rsbeq lr, r7, ip, asr #22 │ │ │ │ - rsbeq r7, r7, r4, lsr #26 │ │ │ │ - rsbeq r9, r8, r8, asr pc │ │ │ │ - rsbeq r9, r8, ip, ror #30 │ │ │ │ + rsbseq r1, ip, r0, ror #18 │ │ │ │ + rsbeq lr, r7, ip, asr #24 │ │ │ │ + rsbeq r7, r7, r4, lsr #28 │ │ │ │ + rsbeq sl, r8, r8, asr r0 │ │ │ │ + rsbeq sl, r8, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 36cf58 │ │ │ │ ldr r2, [pc, #184] @ 36cf5c │ │ │ │ ldr r1, [pc, #184] @ 36cf60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2b3f14 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 36cf2c │ │ │ │ tst r3, #8 │ │ │ │ bne 36cf44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288602,26 +288602,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36cf0c │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d954 │ │ │ │ - ldrsbeq r1, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r9, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r9, r8, r4, lsl #30 │ │ │ │ + b 70da4c │ │ │ │ + ldrsbeq r1, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r9, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sl, r8, r4 │ │ │ │ │ │ │ │ 0036cf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36d0f4 │ │ │ │ @@ -288639,38 +288639,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [pc, #284] @ 36d0fc │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ cmp fp, #0 │ │ │ │ bne 36d054 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36d0a4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288687,20 +288687,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d034 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -288715,19 +288715,19 @@ │ │ │ │ bl 34202c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d938 │ │ │ │ + b 70da30 │ │ │ │ addeq r2, r6, r0, ror #30 │ │ │ │ - rsbeq r9, r8, r0, asr #28 │ │ │ │ - rsbeq r9, r8, r0, lsl #28 │ │ │ │ - @ instruction: 0x00689d9c │ │ │ │ + rsbeq r9, r8, r0, asr #30 │ │ │ │ + rsbeq r9, r8, r0, lsl #30 │ │ │ │ + @ instruction: 0x00689e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 36d284 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 36d288 │ │ │ │ @@ -288736,15 +288736,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 36d290 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288763,15 +288763,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 36d298 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3b68 │ │ │ │ ldr r3, [pc, #204] @ 36d29c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -288785,15 +288785,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 36d2a0 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -288816,22 +288816,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 41d458 │ │ │ │ - rsbseq r1, ip, ip, asr r5 │ │ │ │ - rsbeq r9, r8, r8, ror ip │ │ │ │ - rsbeq r9, r8, ip, lsl #25 │ │ │ │ + rsbseq r1, ip, ip, asr r6 │ │ │ │ + rsbeq r9, r8, r8, ror sp │ │ │ │ + rsbeq r9, r8, ip, lsl #27 │ │ │ │ addseq sp, r3, r8, asr #25 │ │ │ │ - strdeq lr, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, fp, r0, ror r7 │ │ │ │ + strdeq lr, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, fp, r0, ror r8 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r8, lsl ip │ │ │ │ + rsbeq r9, r8, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 36d460 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 36d464 │ │ │ │ @@ -288840,15 +288840,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 36d46c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288880,15 +288880,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 36d470 │ │ │ │ ldr r1, [pc, #256] @ 36d474 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3b68 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -288910,15 +288910,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -288935,22 +288935,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d458 │ │ │ │ - ldrheq r1, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r8, ip, ror #21 │ │ │ │ + ldrheq r1, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r9, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r8, ip, ror #23 │ │ │ │ addseq sp, r3, r8, lsr #22 │ │ │ │ - rsbeq lr, r6, r4, lsr #6 │ │ │ │ - rsbeq r6, fp, r0, lsr #11 │ │ │ │ + rsbeq lr, r6, r4, lsr #8 │ │ │ │ + rsbeq r6, fp, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r0, lsr sl │ │ │ │ + rsbeq r9, r8, r0, lsr fp │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 36d4dc │ │ │ │ cmp r1, #10 │ │ │ │ beq 36d4bc │ │ │ │ cmp r1, #9 │ │ │ │ bhi 36d4ec │ │ │ │ @@ -289023,15 +289023,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36d5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r2, r6, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36d8e4 │ │ │ │ ldr r2, [pc, #772] @ 36d8e8 │ │ │ │ @@ -289111,28 +289111,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70c99c │ │ │ │ + bl 70ca94 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70ca80 │ │ │ │ + bl 70cb78 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 36d79c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -289186,15 +289186,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b119c │ │ │ │ @@ -289246,25 +289246,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 36d9f8 │ │ │ │ ldr r1, [pc, #176] @ 36d9fc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #144] @ 36da00 │ │ │ │ ldr r1, [pc, #144] @ 36da04 │ │ │ │ ldr r3, [pc, #144] @ 36da08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289278,35 +289278,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r0, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sp, r6, r8, ror #26 │ │ │ │ - rsbeq r5, fp, r4, ror #31 │ │ │ │ - rsbeq lr, r7, r4, lsr r0 │ │ │ │ - rsbeq r7, r7, ip, lsl #4 │ │ │ │ + ldrheq r0, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, r6, r8, ror #28 │ │ │ │ + rsbeq r6, fp, r4, ror #1 │ │ │ │ + rsbeq lr, r7, r4, lsr r1 │ │ │ │ + rsbeq r7, r7, ip, lsl #6 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r2, r6, ip, asr #13 │ │ │ │ - @ instruction: 0x0068949c │ │ │ │ + @ instruction: 0x0068959c │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq fp, r1, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36daa8 │ │ │ │ @@ -289316,41 +289316,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 36dab4 │ │ │ │ ldr r2, [pc, #84] @ 36dab8 │ │ │ │ ldr r1, [pc, #84] @ 36dabc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75cdb4 │ │ │ │ + bl 75ceac │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r0, ip, r4, lsr #25 │ │ │ │ - rsbeq sp, r7, ip, lsr pc │ │ │ │ - rsbeq r7, r7, r4, lsl r1 │ │ │ │ + rsbseq r0, ip, r4, lsr #27 │ │ │ │ + rsbeq lr, r7, ip, lsr r0 │ │ │ │ + rsbeq r7, r7, r4, lsl r2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r0, lsl r3 │ │ │ │ + rsbeq r9, r8, r0, lsl r4 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36db34 │ │ │ │ @@ -289391,15 +289391,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr fp, [pc, #832] @ 36decc │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 36de38 │ │ │ │ @@ -289431,15 +289431,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b3b68 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 36dee0 │ │ │ │ ldr r2, [pc, #672] @ 36dee4 │ │ │ │ @@ -289448,67 +289448,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ ldr r3, [pc, #632] @ 36dee8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #580] @ 36deec │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #536] @ 36def0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36def4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -289527,44 +289527,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 36df00 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #340] @ 36df04 │ │ │ │ ldr r1, [pc, #340] @ 36df08 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 41ae90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36de48 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70c370 │ │ │ │ + b 70c468 │ │ │ │ ldr ip, [pc, #268] @ 36df0c │ │ │ │ ldr r2, [pc, #268] @ 36df10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289597,41 +289597,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 34202c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ b 36dd78 │ │ │ │ - rsbseq r0, ip, r4, lsl #23 │ │ │ │ - rsbeq r9, r8, r0, ror #5 │ │ │ │ - rsbeq r6, r8, r4, lsr #13 │ │ │ │ + rsbseq r0, ip, r4, lsl #25 │ │ │ │ + rsbeq r9, r8, r0, ror #7 │ │ │ │ + rsbeq r6, r8, r4, lsr #15 │ │ │ │ umullseq sp, r3, r4, r2 │ │ │ │ - ldrsbeq r0, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, fp, r0, lsl #26 │ │ │ │ - rsbeq sp, r6, r4, lsl #21 │ │ │ │ + ldrsbeq r0, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r0, lsl #28 │ │ │ │ + rsbeq sp, r6, r4, lsl #23 │ │ │ │ addeq r2, r6, ip, lsr r4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r9, r8, ip, ror #4 │ │ │ │ - rsbeq r9, r8, r0, ror r1 │ │ │ │ - rsbeq r9, r8, r0, asr r1 │ │ │ │ + rsbeq r9, r8, ip, ror #6 │ │ │ │ + rsbeq r9, r8, r0, ror r2 │ │ │ │ + rsbeq r9, r8, r0, asr r2 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - ldrdeq r9, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r0, ip, r8, asr r9 │ │ │ │ - rsbeq sp, r6, r8, lsl #18 │ │ │ │ - rsbeq r5, fp, r4, lsl #23 │ │ │ │ - rsbeq r6, r7, r4, lsl #27 │ │ │ │ - rsbeq fp, r9, r0, asr #32 │ │ │ │ - rsbeq r9, r8, ip, lsl #1 │ │ │ │ + ldrdeq r9, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r0, ip, r8, asr sl │ │ │ │ + rsbeq sp, r6, r8, lsl #20 │ │ │ │ + rsbeq r5, fp, r4, lsl #25 │ │ │ │ + rsbeq r6, r7, r4, lsl #29 │ │ │ │ + rsbeq fp, r9, r0, asr #2 │ │ │ │ + rsbeq r9, r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r9, r8, r4, lsr #32 │ │ │ │ + rsbeq r9, r8, r4, lsr #2 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r8, r8, r0, ror #31 │ │ │ │ - rsbeq r9, r8, ip, rrx │ │ │ │ + rsbeq r9, r8, r0, ror #1 │ │ │ │ + rsbeq r9, r8, ip, ror #2 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36df8c │ │ │ │ mov r4, r1 │ │ │ │ @@ -289640,75 +289640,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007c0790 │ │ │ │ - strdeq r8, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r6, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x007c0890 │ │ │ │ + strdeq r8, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36dff4 │ │ │ │ ldr r2, [pc, #68] @ 36dff8 │ │ │ │ ldr r1, [pc, #68] @ 36dffc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r0, ip, r4, lsr #14 │ │ │ │ - rsbeq r8, r8, r8, lsl #29 │ │ │ │ - rsbeq r6, r8, ip, asr #4 │ │ │ │ + rsbseq r0, ip, r4, lsr #16 │ │ │ │ + rsbeq r8, r8, r8, lsl #31 │ │ │ │ + rsbeq r6, r8, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36e04c │ │ │ │ ldr r2, [pc, #52] @ 36e050 │ │ │ │ ldr r1, [pc, #52] @ 36e054 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b3f14 │ │ │ │ - ldrheq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, r8, r0, lsr #28 │ │ │ │ - rsbeq r6, r8, r4, ror #3 │ │ │ │ + ldrheq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r8, r0, lsr #30 │ │ │ │ + rsbeq r6, r8, r4, ror #5 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 36e208 │ │ │ │ ldr r2, [pc, #404] @ 36e20c │ │ │ │ @@ -289767,15 +289767,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36e1d8 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r2, [pc, #168] @ 36e214 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36e20c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -289799,27 +289799,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ b 36e164 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ blcc fea20a08 <__bss_end__@@Base+0xfdc57d70> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq ip, r3, r8, lsr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, ip, r0, ror #14 │ │ │ │ + rsbseq r0, ip, r0, ror #16 │ │ │ │ addseq ip, r3, r4, lsr #25 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -290388,22 +290388,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36ec64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36ea64 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -290464,28 +290464,28 @@ │ │ │ │ b 36ea50 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36ea50 │ │ │ │ ldr r0, [pc, #60] @ 36ec68 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36ea64 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, ip, lsr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r3, r0, lsr #8 │ │ │ │ - rsbseq pc, fp, r0, lsr sp @ │ │ │ │ + rsbseq pc, fp, r0, lsr lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0093c3b0 │ │ │ │ andeq r3, r0, r4, ror #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r8, r8, r0, lsr #6 │ │ │ │ + strdeq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, r8, r0, lsr #8 │ │ │ │ │ │ │ │ 0036ec6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36edf4 │ │ │ │ @@ -290562,41 +290562,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36ee18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36ed08 │ │ │ │ ldr r0, [pc, #60] @ 36ee1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 36ed08 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r3, r4, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r3, ip, ror r1 │ │ │ │ - rsbseq pc, fp, r0, lsr #22 │ │ │ │ + rsbseq pc, fp, r0, lsr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r3, ip, lsl #2 │ │ │ │ andeq r4, r0, r4, lsl #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r8, r8, lsr #3 │ │ │ │ - rsbeq r8, r8, r4, asr #3 │ │ │ │ + rsbeq r8, r8, r8, lsr #5 │ │ │ │ + rsbeq r8, r8, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -290624,17 +290624,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36ee70 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36eed0 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d954 │ │ │ │ + bl 70da4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36ee50 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -290659,30 +290659,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36f018 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70742c │ │ │ │ + bl 707524 │ │ │ │ ldr r2, [pc, #248] @ 36f03c │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290724,18 +290724,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36f048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - strheq r8, [r8], #-4 @ │ │ │ │ - ldrsbeq pc, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, r8, r0, lsr #31 │ │ │ │ - strheq r7, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r8, [r8], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r8, r0, lsr #1 │ │ │ │ + strheq r8, [r8], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -290746,22 +290746,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36f0e8 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36f0e8 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -291089,15 +291089,15 @@ │ │ │ │ bgt 36f450 │ │ │ │ b 36f584 │ │ │ │ mov r0, #0 │ │ │ │ b 36f588 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r8, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, fp, ip, asr #7 │ │ │ │ + rsbseq pc, fp, ip, asr #9 │ │ │ │ adceq r3, r3, r0, asr r9 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq fp, r3, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -291133,15 +291133,15 @@ │ │ │ │ bls 36f774 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36f6c8 │ │ │ │ ldr r2, [pc, #244] @ 36f7b4 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -291445,44 +291445,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36fbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f9a0 │ │ │ │ ldr r0, [pc, #68] @ 36fbec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f9a0 │ │ │ │ addseq fp, r3, r8, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r3, r0, ror #9 │ │ │ │ @ instruction: 0x0093b4d0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrsbeq lr, [fp], #-219 @ 0xffffff25 @ │ │ │ │ + ldrsbeq lr, [fp], #-235 @ 0xffffff15 @ │ │ │ │ addseq fp, r3, r4, lsr r4 │ │ │ │ @ instruction: 0x0093b3d8 │ │ │ │ addseq fp, r3, r4, lsr #6 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r8, r8, ror r4 │ │ │ │ - @ instruction: 0x00687494 │ │ │ │ + rsbeq r7, r8, r8, ror r5 │ │ │ │ + @ instruction: 0x00687594 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36fc40 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -291551,15 +291551,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 255370 │ │ │ │ - bl 716418 │ │ │ │ + bl 716510 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36fe78 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36fee4 │ │ │ │ @@ -291703,15 +291703,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36ffdc │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fe38 │ │ │ │ ldr r3, [pc, #828] @ 3702e0 │ │ │ │ @@ -291881,32 +291881,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3701fc │ │ │ │ cmp r5, r0 │ │ │ │ blt 36fe38 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b27d4 │ │ │ │ b 36fe38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d8f9c │ │ │ │ + bl 9d9094 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b272c │ │ │ │ b 3700c0 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36fff4 │ │ │ │ @@ -291915,19 +291915,19 @@ │ │ │ │ bne 36fff4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 370044 │ │ │ │ b 370038 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r4, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r8, ip, lsr r3 │ │ │ │ + rsbeq r7, r8, ip, lsr r4 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x0093afdc │ │ │ │ + strheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ strheq r7, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - strheq r7, [r8], #-12 @ │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003702e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -292164,22 +292164,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 37078c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 370358 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3703e8 │ │ │ │ bne 370384 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -292202,35 +292202,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36f7b8 │ │ │ │ ldr r0, [pc, #88] @ 370794 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 370358 │ │ │ │ addseq sl, r3, r0, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0093aafc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq lr, fp, r9, lsr #8 │ │ │ │ + rsbseq lr, fp, r9, lsr #10 │ │ │ │ umullseq sl, r3, r0, sl │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ @ instruction: 0x0093a9f4 │ │ │ │ - rsbseq lr, fp, r8, lsl #7 │ │ │ │ + rsbseq lr, fp, r8, lsl #9 │ │ │ │ addseq sl, r3, r4, ror r9 │ │ │ │ - ldrheq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq lr, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ addseq sl, r3, r0, lsl #18 │ │ │ │ - ldrheq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq lr, [fp], #-52 @ 0xffffffcc @ │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r6, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r6, [r8], #-168 @ 0xffffff58 @ │ │ │ │ addseq sl, r3, r4, lsl r7 │ │ │ │ - @ instruction: 0x00686990 │ │ │ │ + @ instruction: 0x00686a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 37087c │ │ │ │ mov r5, r2 │ │ │ │ @@ -292471,15 +292471,15 @@ │ │ │ │ bgt 3709f0 │ │ │ │ b 370b0c │ │ │ │ mov r0, #0 │ │ │ │ b 370b10 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, ip, lsr #28 │ │ │ │ + rsbseq sp, fp, ip, lsr #30 │ │ │ │ @ instruction: 0x00a323b8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292598,15 +292598,15 @@ │ │ │ │ bgt 370bf4 │ │ │ │ b 370d08 │ │ │ │ mov r0, #0 │ │ │ │ b 370d0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r4, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, r8, lsr #24 │ │ │ │ + rsbseq sp, fp, r8, lsr #26 │ │ │ │ adceq r2, r3, ip, lsr #3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292735,15 +292735,15 @@ │ │ │ │ bgt 370df0 │ │ │ │ b 370f2c │ │ │ │ mov r0, #0 │ │ │ │ b 370f30 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, ip, lsr #20 │ │ │ │ + rsbseq sp, fp, ip, lsr #22 │ │ │ │ @ instruction: 0x00a31fb8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq r9, r3, r4, ror #29 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 371100 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -292842,15 +292842,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2b42b4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 716418 │ │ │ │ + bl 716510 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253b04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253b04 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -292937,15 +292937,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 371898 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b42b4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -293009,15 +293009,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 371250 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 371250 │ │ │ │ @@ -293096,15 +293096,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3720e8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -293237,31 +293237,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3711bc │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3715e4 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #2412] @ 3720e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 371898 │ │ │ │ mov sl, #1 │ │ │ │ b 3712ac │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #2360] @ 3720e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b42b4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -293746,23 +293746,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70ca80 │ │ │ │ + bl 70cb78 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70ca80 │ │ │ │ + bl 70cb78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 371fb8 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -293837,34 +293837,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c99c │ │ │ │ + bl 70ca94 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 371db4 │ │ │ │ addseq r9, r3, r0, lsl #26 │ │ │ │ addseq r9, r3, ip, lsl #25 │ │ │ │ addseq r9, r3, r4, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x009395b0 │ │ │ │ - rsbseq ip, fp, r6, ror lr │ │ │ │ - rsbseq ip, fp, r0, lsr #26 │ │ │ │ + rsbseq ip, fp, r6, ror pc │ │ │ │ + rsbseq ip, fp, r0, lsr #28 │ │ │ │ ldrdeq lr, [r5], r4 │ │ │ │ strheq lr, [r5], r8 │ │ │ │ addseq r8, r3, r0, ror ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq ip, fp, r4, ror r5 │ │ │ │ - rsbseq ip, fp, r4, lsl r4 │ │ │ │ - rsbseq ip, fp, r4, asr #7 │ │ │ │ - @ instruction: 0x00684b90 │ │ │ │ - strheq r4, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, fp, r4, ror r6 │ │ │ │ + rsbseq ip, fp, r4, lsl r5 │ │ │ │ + rsbseq ip, fp, r4, asr #9 │ │ │ │ + @ instruction: 0x00684c90 │ │ │ │ + strheq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 253654 │ │ │ │ mov r7, #1 │ │ │ │ @@ -293876,15 +293876,15 @@ │ │ │ │ b 371db4 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70ca80 │ │ │ │ + bl 70cb78 │ │ │ │ mov r1, r0 │ │ │ │ b 371f94 │ │ │ │ cmp r8, #0 │ │ │ │ blt 37219c │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -294193,15 +294193,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, fp, ip, ror #3 │ │ │ │ + rsbseq ip, fp, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 372474 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294318,15 +294318,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -294386,29 +294386,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ b 372840 │ │ │ │ ldr lr, [pc, #40] @ 372984 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3727c4 │ │ │ │ - rsbseq ip, fp, r8, rrx │ │ │ │ - rsbseq fp, fp, r8, ror #31 │ │ │ │ - rsbseq fp, fp, r0, lsl #30 │ │ │ │ - @ instruction: 0x007bbe9c │ │ │ │ + rsbseq ip, fp, r8, ror #2 │ │ │ │ + rsbseq ip, fp, r8, ror #1 │ │ │ │ + rsbseq ip, fp, r0 │ │ │ │ + @ instruction: 0x007bbf9c │ │ │ │ b 372680 │ │ │ │ │ │ │ │ 0037298c : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -294436,21 +294436,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003729f8 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c370 │ │ │ │ + b 70c468 │ │ │ │ │ │ │ │ 00372a08 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c370 │ │ │ │ + b 70c468 │ │ │ │ │ │ │ │ 00372a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -294668,41 +294668,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372d9c │ │ │ │ ldr r0, [pc, #504] @ 372f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7182d0 │ │ │ │ + bl 7183c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372f3c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 372f88 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 706a78 │ │ │ │ + bl 706b70 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 372ec0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372f08 │ │ │ │ mov r0, r8 │ │ │ │ bl 56f570 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9cc7d8 │ │ │ │ + bl 9cc8d0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r3, [pc, #396] @ 372f8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 372f90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -294716,23 +294716,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372eec │ │ │ │ cmp r3, #1 │ │ │ │ beq 372ed0 │ │ │ │ - bl 700888 │ │ │ │ + bl 700980 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70c370 │ │ │ │ + bl 70c468 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 372fa0 │ │ │ │ ldr r3, [pc, #248] @ 372f78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -294746,15 +294746,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 372d50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ mov r0, #0 │ │ │ │ b 372e74 │ │ │ │ ldr r2, [pc, #204] @ 372fa4 │ │ │ │ ldr r3, [pc, #204] @ 372fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -294773,79 +294773,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r0 │ │ │ │ b 372de0 │ │ │ │ ldr r3, [pc, #124] @ 372fc0 │ │ │ │ ldr ip, [pc, #124] @ 372fc4 │ │ │ │ ldr r1, [pc, #124] @ 372fc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 372fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 372ec8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r3, ip, r1 │ │ │ │ addseq r8, r3, r4, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009381d0 │ │ │ │ strdeq r0, [r3], r8 @ │ │ │ │ - rsbeq r4, r8, r0, lsl #7 │ │ │ │ - rsbeq r4, r8, r0, asr r3 │ │ │ │ + rsbeq r4, r8, r0, lsl #9 │ │ │ │ + rsbeq r4, r8, r0, asr r4 │ │ │ │ addeq sp, r5, ip, lsr #6 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ muleq r0, r0, r4 │ │ │ │ addseq r7, r3, r0, lsr #31 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq fp, fp, r4, ror #17 │ │ │ │ - rsbeq r8, r6, ip, ror #14 │ │ │ │ - strdeq r0, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, fp, ip, lsr #17 │ │ │ │ - rsbeq r4, r8, ip, asr #3 │ │ │ │ - rsbeq r4, r8, r4, ror r0 │ │ │ │ + rsbseq fp, fp, r4, ror #19 │ │ │ │ + rsbeq r8, r6, ip, ror #16 │ │ │ │ + strdeq r0, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, fp, ip, lsr #19 │ │ │ │ + rsbeq r4, r8, ip, asr #5 │ │ │ │ + rsbeq r4, r8, r4, ror r1 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 00372fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7517fc │ │ │ │ + bl 7518f4 │ │ │ │ ldr r3, [pc, #192] @ 3730c0 │ │ │ │ ldr r2, [pc, #192] @ 3730c4 │ │ │ │ ldr r1, [pc, #192] @ 3730c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #164] @ 3730cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3730b0 │ │ │ │ ldr r3, [pc, #148] @ 3730d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3730d4 │ │ │ │ @@ -294860,36 +294860,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d4b0 │ │ │ │ + bl 70d5a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3730dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 373040 │ │ │ │ - ldrsheq fp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r6, r0, ror r6 │ │ │ │ - strheq r8, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r2, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r6, r0, ror r7 │ │ │ │ + strheq r8, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r2, [r8], #-152 @ 0xffffff68 @ │ │ │ │ strdeq sp, [r5], r0 │ │ │ │ ldrdeq sp, [r5], ip │ │ │ │ - rsbeq r4, r8, r4, ror #1 │ │ │ │ + rsbeq r4, r8, r4, ror #3 │ │ │ │ addeq sp, r5, r4, ror r0 │ │ │ │ │ │ │ │ 003730e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -294921,45 +294921,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d358 │ │ │ │ + bl 70d450 │ │ │ │ cmp r9, #0 │ │ │ │ bne 373230 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3731ec │ │ │ │ ldr r0, [pc, #236] @ 373284 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 701dd4 │ │ │ │ + bl 701ecc │ │ │ │ ldr r2, [pc, #208] @ 373288 │ │ │ │ ldr r3, [pc, #192] @ 37327c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 373274 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 37328c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 701ed4 │ │ │ │ + b 701fcc │ │ │ │ ldr r2, [pc, #156] @ 373290 │ │ │ │ ldr r3, [pc, #132] @ 37327c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -294978,32 +294978,32 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 701dd4 │ │ │ │ + bl 701ecc │ │ │ │ mov r0, r5 │ │ │ │ - bl 701e68 │ │ │ │ + bl 701f60 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 701ed4 │ │ │ │ + bl 701fcc │ │ │ │ b 373184 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r3, r8, lsl sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - strheq r3, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r4, [r8], #-12 @ │ │ │ │ addseq r7, r3, r4, ror #24 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq r7, r3, r8, lsr #24 │ │ │ │ - rsbeq r4, sp, ip, lsl r2 │ │ │ │ - b 9a2878 │ │ │ │ + rsbeq r4, sp, ip, lsl r3 │ │ │ │ + b 9a2970 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ 373384 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -295196,17 +295196,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3735a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq pc, r2, r8, asr #29 │ │ │ │ - ldrheq fp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, r8, r8, lsr #24 │ │ │ │ - rsbeq r3, r8, r0, asr #24 │ │ │ │ + ldrheq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r8, r8, lsr #26 │ │ │ │ + rsbeq r3, r8, r0, asr #26 │ │ │ │ │ │ │ │ 003735a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 373664 │ │ │ │ @@ -295249,17 +295249,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ adceq pc, r2, r0, lsl #28 │ │ │ │ - ldrsheq fp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r8, r0, ror #22 │ │ │ │ - @ instruction: 0x00683b94 │ │ │ │ + ldrsheq fp, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r8, r0, ror #24 │ │ │ │ + @ instruction: 0x00683c94 │ │ │ │ │ │ │ │ 00373674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3736f0 │ │ │ │ @@ -295314,15 +295314,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 373828 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d8c │ │ │ │ + bl 757e84 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 37382c │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -295367,18 +295367,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fac00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fac00 │ │ │ │ - ldrdeq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00683a98 │ │ │ │ - rsbeq r3, r8, ip, asr sl │ │ │ │ - rsbeq r3, r8, r4, lsr #20 │ │ │ │ + ldrdeq r0, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00683b98 │ │ │ │ + rsbeq r3, r8, ip, asr fp │ │ │ │ + rsbeq r3, r8, r4, lsr #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -295452,15 +295452,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 373980 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq ip, r5, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -295547,15 +295547,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f8fc │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 373be8 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36e230 │ │ │ │ @@ -295594,15 +295594,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 373b28 │ │ │ │ ldr r0, [pc, #120] @ 373c24 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 373a48 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 373a48 │ │ │ │ mov fp, #16 │ │ │ │ @@ -295613,24 +295613,24 @@ │ │ │ │ b 373a48 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36e230 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f8fc │ │ │ │ b 373b08 │ │ │ │ addseq r7, r3, r0, ror r4 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r3, r8, r4, ror r6 │ │ │ │ + rsbeq r3, r8, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 373d90 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -295802,35 +295802,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #188] @ 373fbc │ │ │ │ ldr r1, [pc, #188] @ 373fc0 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #156] @ 373fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #140] @ 373fc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 373fcc │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -295849,58 +295849,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, fp, r8, lsr #1 │ │ │ │ - strheq r7, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, sl, ip, lsr #20 │ │ │ │ - rsbeq r7, r7, r8, ror sl │ │ │ │ - rsbeq r0, r7, ip, asr #24 │ │ │ │ + rsbseq fp, fp, r8, lsr #3 │ │ │ │ + strheq r7, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, sl, ip, lsr #22 │ │ │ │ + rsbeq r7, r7, r8, ror fp │ │ │ │ + rsbeq r0, r7, ip, asr #26 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r5, r1, ip, asr #12 │ │ │ │ - rsbeq r3, r8, r0, asr #5 │ │ │ │ + rsbeq r3, r8, r0, asr #7 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 373ff0 │ │ │ │ ldr r1, [pc, #12] @ 373ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75d618 │ │ │ │ - rsbeq r3, r8, r0, ror #4 │ │ │ │ - rsbeq r3, r8, r0, lsl #5 │ │ │ │ + b 75d710 │ │ │ │ + rsbeq r3, r8, r0, ror #6 │ │ │ │ + rsbeq r3, r8, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 374054 │ │ │ │ ldr r2, [pc, #68] @ 374058 │ │ │ │ ldr r1, [pc, #68] @ 37405c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b3f14 │ │ │ │ - rsbseq sl, fp, r0, ror pc │ │ │ │ - rsbeq r3, r8, r4, asr r2 │ │ │ │ - rsbeq r3, r8, r8, ror #4 │ │ │ │ + rsbseq fp, fp, r0, ror r0 │ │ │ │ + rsbeq r3, r8, r4, asr r3 │ │ │ │ + rsbeq r3, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3744b0 │ │ │ │ ldr lr, [pc, #1080] @ 3744b4 │ │ │ │ ldr ip, [pc, #1080] @ 3744b8 │ │ │ │ @@ -295916,15 +295916,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #1020] @ 3744c4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 374478 │ │ │ │ @@ -295939,15 +295939,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3744d0 │ │ │ │ beq 3744a0 │ │ │ │ ldr r0, [pc, #956] @ 3744d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3744d8 │ │ │ │ ldr r1, [pc, #932] @ 3744d0 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -296007,15 +296007,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b3b68 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -296034,87 +296034,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #608] @ 374500 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37a644 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37c3a0 │ │ │ │ ldr r0, [pc, #580] @ 374504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r2, [pc, #572] @ 374508 │ │ │ │ ldr r1, [pc, #572] @ 37450c │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37a700 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #508] @ 374510 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 374514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #472] @ 374518 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ ldr r2, [pc, #444] @ 37451c │ │ │ │ ldr r3, [pc, #444] @ 374520 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #408] @ 374524 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -296132,36 +296132,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ b 37418c │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 374170 │ │ │ │ ldr r0, [pc, #244] @ 37452c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 374170 │ │ │ │ ldr r3, [pc, #224] @ 374530 │ │ │ │ ldr ip, [pc, #224] @ 374534 │ │ │ │ ldr r1, [pc, #224] @ 374538 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 37418c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3744d0 │ │ │ │ ldr r3, [pc, #76] @ 3744d8 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -296169,68 +296169,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 37413c │ │ │ │ ldr r2, [pc, #52] @ 3744d8 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 374144 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, fp, r8, lsl #30 │ │ │ │ + rsbseq fp, fp, r8 │ │ │ │ umullseq r6, r3, r8, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r3, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r3, r8, r8, ror #3 │ │ │ │ + ldrdeq r3, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, r8, r8, ror #5 │ │ │ │ addseq r6, r3, r8, asr sp │ │ │ │ - strheq r3, [r8], #-16 @ │ │ │ │ - rsbeq r3, r8, r4, lsr #3 │ │ │ │ + strheq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, r8, r4, lsr #5 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - @ instruction: 0x00683194 │ │ │ │ + @ instruction: 0x00683294 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r6, r3, r8, lsl #25 │ │ │ │ - rsbseq sl, fp, r8, ror sp │ │ │ │ - rsbeq r7, r6, r0, lsl #9 │ │ │ │ - strdeq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, fp, r8, ror lr │ │ │ │ + rsbeq r7, r6, r0, lsl #11 │ │ │ │ + strdeq pc, [sl], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq sl, fp, r8, lsl sp │ │ │ │ - rsbeq r7, r6, r0, lsr #8 │ │ │ │ - @ instruction: 0x006af690 │ │ │ │ - strheq r3, [r8], #-8 @ │ │ │ │ - strdeq r2, [r8], #-8 @ │ │ │ │ - rsbeq r2, r8, r8, ror #1 │ │ │ │ - strdeq r2, [r8], #-8 @ │ │ │ │ - rsbeq pc, sl, ip, ror #4 │ │ │ │ + rsbseq sl, fp, r8, lsl lr │ │ │ │ + rsbeq r7, r6, r0, lsr #10 │ │ │ │ + @ instruction: 0x006af790 │ │ │ │ + strheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq r2, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, r8, r8, ror #3 │ │ │ │ + strdeq r2, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, sl, ip, ror #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addeq fp, r5, r0, asr #31 │ │ │ │ - rsbeq r3, r8, r0 │ │ │ │ - rsbeq r2, r8, r4, asr #31 │ │ │ │ + rsbeq r3, r8, r0, lsl #2 │ │ │ │ + rsbeq r3, r8, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r2, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq sl, fp, ip, lsr #22 │ │ │ │ - @ instruction: 0x00682e9c │ │ │ │ - rsbeq r2, r8, r0, lsl #29 │ │ │ │ + strdeq r2, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sl, fp, ip, lsr #24 │ │ │ │ + @ instruction: 0x00682f9c │ │ │ │ + rsbeq r2, r8, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3745dc │ │ │ │ ldr r2, [pc, #136] @ 3745e0 │ │ │ │ ldr r1, [pc, #136] @ 3745e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -296244,30 +296244,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, ip, lsr #20 │ │ │ │ - rsbeq r2, r8, r8, lsl #26 │ │ │ │ - rsbeq r2, r8, r8, lsr #26 │ │ │ │ + rsbseq sl, fp, ip, lsr #22 │ │ │ │ + rsbeq r2, r8, r8, lsl #28 │ │ │ │ + rsbeq r2, r8, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #60] @ 374648 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -296357,28 +296357,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3752d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 374848 │ │ │ │ ldr r3, [pc, #2800] @ 3752d4 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 37504c │ │ │ │ cmp r3, r4 │ │ │ │ @@ -296580,15 +296580,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3752c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 374720 │ │ │ │ ldr r0, [pc, #2028] @ 375308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 374720 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 374a80 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -296799,15 +296799,15 @@ │ │ │ │ b 374728 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 374728 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 374728 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -297027,15 +297027,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 37532c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 374848 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -297068,46 +297068,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r6, r3, r8, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r6, r3, r8, r7 │ │ │ │ - rsbseq sl, fp, r0, lsl #5 │ │ │ │ + rsbseq sl, fp, r0, lsl #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, ip, r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r2, [r8], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r6, r3, ip, asr #11 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sl, fp, lr, lsl #2 │ │ │ │ - rsbseq sl, fp, r0, lsl r1 │ │ │ │ + rsbseq sl, fp, lr, lsl #4 │ │ │ │ + rsbseq sl, fp, r0, lsl r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq sl, fp, r0, lsr r1 │ │ │ │ + rsbseq sl, fp, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r2, r8, r0, ror #16 │ │ │ │ + rsbeq r2, r8, r0, ror #18 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq r9, fp, ip, ror ip │ │ │ │ + rsbseq r9, fp, ip, ror sp │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbseq r9, fp, lr, lsr fp │ │ │ │ - rsbseq r9, fp, ip, ror lr │ │ │ │ - rsbeq r9, r7, r0, lsl #13 │ │ │ │ - rsbeq r2, r8, r8, asr #3 │ │ │ │ - rsbseq r9, fp, ip, ror #25 │ │ │ │ - rsbeq r9, r7, ip, asr #6 │ │ │ │ - rsbeq r9, r7, r0, ror #6 │ │ │ │ + rsbseq r9, fp, lr, lsr ip │ │ │ │ + rsbseq r9, fp, ip, ror pc │ │ │ │ + rsbeq r9, r7, r0, lsl #15 │ │ │ │ + rsbeq r2, r8, r8, asr #5 │ │ │ │ + rsbseq r9, fp, ip, ror #27 │ │ │ │ + rsbeq r9, r7, ip, asr #8 │ │ │ │ + rsbeq r9, r7, r0, ror #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 376324 │ │ │ │ @@ -298044,27 +298044,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3763d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 375414 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3753b8 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -298105,15 +298105,15 @@ │ │ │ │ beq 3755cc │ │ │ │ b 375a24 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3753b8 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr r2, [pc, #228] @ 3763e0 │ │ │ │ ldr r3, [pc, #40] @ 376328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298126,22 +298126,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r5, r3, r0, sl │ │ │ │ addseq r5, r3, ip, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - ldrheq r9, [fp], #-114 @ 0xffffff8e @ │ │ │ │ + ldrheq r9, [fp], #-130 @ 0xffffff7e @ │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - ldrheq r9, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r9, fp, lr, asr r8 │ │ │ │ - rsbseq r9, fp, r2, lsl #18 │ │ │ │ + ldrheq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, fp, lr, asr r9 │ │ │ │ + rsbseq r9, fp, r2, lsl #20 │ │ │ │ addseq r5, r3, r8, ror r8 │ │ │ │ - ldrheq r9, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r5, r3, r8, asr r7 │ │ │ │ @ instruction: 0x009356bc │ │ │ │ addseq r5, r3, ip, lsl #9 │ │ │ │ addseq r5, r3, r8, lsl r4 │ │ │ │ addseq r5, r3, r4, asr #7 │ │ │ │ @@ -298162,33 +298162,33 @@ │ │ │ │ addseq r4, r3, r0, lsr #30 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r4, r3, ip, asr lr │ │ │ │ addseq r4, r3, r4, lsr sp │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r1, [r8], #-16 @ │ │ │ │ + ldrdeq r1, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r4, r3, ip, ror #22 │ │ │ │ addseq r4, r3, r0, lsr #22 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r4, r3, ip, ror #14 │ │ │ │ - rsbeq r0, r8, r0, asr #25 │ │ │ │ + rsbeq r0, r8, r0, asr #27 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r4, r3, r4, ror r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x009344d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r0, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, fp, r8, ror #11 │ │ │ │ - rsbseq r8, fp, ip, ror #10 │ │ │ │ - rsbeq r7, r7, r0, ror sp │ │ │ │ - rsbseq r8, fp, r4, asr #10 │ │ │ │ - rsbeq r7, r7, r4, lsr #23 │ │ │ │ - strheq r7, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r0, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, fp, r8, ror #13 │ │ │ │ + rsbseq r8, fp, ip, ror #12 │ │ │ │ + rsbeq r7, r7, r0, ror lr │ │ │ │ + rsbseq r8, fp, r4, asr #12 │ │ │ │ + rsbeq r7, r7, r4, lsr #25 │ │ │ │ + strheq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3763e4 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -298397,15 +298397,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3763ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 375414 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3763f0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3702e8 │ │ │ │ @@ -298521,15 +298521,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 375a24 │ │ │ │ ldr r0, [pc, #-1380] @ 376404 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3753b8 │ │ │ │ ldr r3, [pc, #-1416] @ 376408 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -298669,15 +298669,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377408 │ │ │ │ ldr r0, [pc, #2204] @ 37744c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [pc, #2176] @ 377444 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 376c70 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3770ac │ │ │ │ @@ -298717,15 +298717,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 377408 │ │ │ │ ldr r0, [pc, #2028] @ 377458 │ │ │ │ add r0, pc, r0 │ │ │ │ b 376bb0 │ │ │ │ ldr r0, [pc, #2020] @ 37745c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 376bd0 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -298758,15 +298758,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 377464 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [pc, #1820] @ 377444 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 376bd0 │ │ │ │ cmp sl, #0 │ │ │ │ bne 376cc8 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -299133,15 +299133,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ b 376e5c │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 253414 │ │ │ │ mov r9, r0 │ │ │ │ @@ -299151,15 +299151,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c450 │ │ │ │ + bl 70c548 │ │ │ │ b 377084 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -299214,51 +299214,51 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 25354c │ │ │ │ addseq r4, r3, ip, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r3, r0, ror #6 │ │ │ │ - rsbseq r8, fp, r0, lsr #10 │ │ │ │ + rsbseq r8, fp, r0, lsr #12 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ umullseq r4, r3, r0, r2 │ │ │ │ - rsbeq r0, r8, ip, lsr #18 │ │ │ │ + rsbeq r0, r8, ip, lsr #20 │ │ │ │ addseq r4, r3, ip, lsr r2 │ │ │ │ @ instruction: 0x009341d4 │ │ │ │ - rsbeq r0, r8, ip, asr r8 │ │ │ │ - rsbeq r0, r8, r4, lsr #16 │ │ │ │ + rsbeq r0, r8, ip, asr r9 │ │ │ │ + rsbeq r0, r8, r4, lsr #18 │ │ │ │ addseq r4, r3, r8, lsr r1 │ │ │ │ - rsbeq r0, r8, r4, lsl #16 │ │ │ │ + rsbeq r0, r8, r4, lsl #18 │ │ │ │ addseq r3, r3, r8, ror #26 │ │ │ │ - rsbeq r0, r8, r0, ror #7 │ │ │ │ + rsbeq r0, r8, r0, ror #9 │ │ │ │ @ instruction: 0x00933cf0 │ │ │ │ - strheq r0, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsheq r7, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r7, r4, ror r3 │ │ │ │ + strheq r0, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r7, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r7, r7, r4, ror r4 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00377484 : │ │ │ │ ldr r0, [pc, #4] @ 377490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq r6, r0, r0, lsl #4 │ │ │ │ + rsbseq r6, r0, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3774c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ ldrdeq r8, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377538 │ │ │ │ mov r4, r1 │ │ │ │ @@ -299266,30 +299266,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 377540 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, fp, r8, lsr fp │ │ │ │ - rsbeq sl, r7, r0, lsr #16 │ │ │ │ - rsbeq sl, r7, r4, lsr r8 │ │ │ │ + rsbseq r7, fp, r8, lsr ip │ │ │ │ + rsbeq sl, r7, r0, lsr #18 │ │ │ │ + rsbeq sl, r7, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3292e4 │ │ │ │ @@ -299328,32 +299328,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #60] @ 377644 │ │ │ │ ldr r1, [pc, #60] @ 377648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #40] @ 37764c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq r7, fp, r8, asr #20 │ │ │ │ - rsbeq r4, r6, r8, lsr #1 │ │ │ │ - rsbeq ip, sl, r0, lsr #6 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq r7, fp, r8, asr #22 │ │ │ │ + rsbeq r4, r6, r8, lsr #3 │ │ │ │ + rsbeq ip, sl, r0, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ addseq r2, r1, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299365,71 +299365,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #392] @ 377824 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 377828 │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #348] @ 37782c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 377830 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #312] @ 377834 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r3, [pc, #248] @ 377838 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 37783c │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 3294ac │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -299459,29 +299459,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 37780c │ │ │ │ ldr r2, [pc, #68] @ 377840 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70ef14 │ │ │ │ - bl 718800 │ │ │ │ + b 70f00c │ │ │ │ + bl 7188f8 │ │ │ │ mov r1, r0 │ │ │ │ b 3777f4 │ │ │ │ - ldrheq r7, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - strheq pc, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq pc, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - strheq pc, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq r7, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + strheq pc, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq pc, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + strheq pc, [r7], #-252 @ 0xffffff04 @ │ │ │ │ addseq r3, r3, r4, ror #14 │ │ │ │ - rsbeq pc, r7, r4, lsr #29 │ │ │ │ - rsbseq r6, r5, r8, asr #25 │ │ │ │ + rsbeq pc, r7, r4, lsr #31 │ │ │ │ + rsbseq r6, r5, r8, asr #27 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq r6, r5, ip, lsr #23 │ │ │ │ + rsbseq r6, r5, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 37796c │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -299565,15 +299565,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 377a0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3779f4 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -299586,33 +299586,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 377a10 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbseq r7, fp, r0, lsr #13 │ │ │ │ - rsbeq pc, r7, ip, lsl #23 │ │ │ │ - rsbeq pc, r7, ip, asr #23 │ │ │ │ - @ instruction: 0x0067fb98 │ │ │ │ + rsbseq r7, fp, r0, lsr #15 │ │ │ │ + rsbeq pc, r7, ip, lsl #25 │ │ │ │ + rsbeq pc, r7, ip, asr #25 │ │ │ │ + @ instruction: 0x0067fc98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377a94 │ │ │ │ ldr r2, [pc, #104] @ 377a98 │ │ │ │ ldr r1, [pc, #104] @ 377a9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -299622,17 +299622,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r7, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, r7, r8, lsl #22 │ │ │ │ + ldrsheq r7, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, r7, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 377b3c │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -299641,15 +299641,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 377b44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 377b08 │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -299664,17 +299664,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, fp, r0, ror r5 │ │ │ │ - rsbeq pc, r7, r0, lsl #21 │ │ │ │ - rsbeq pc, r7, ip, asr sl @ │ │ │ │ + rsbseq r7, fp, r0, ror r6 │ │ │ │ + rsbeq pc, r7, r0, lsl #23 │ │ │ │ + rsbeq pc, r7, ip, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 377c68 │ │ │ │ ldr r7, [pc, #264] @ 377c6c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -299683,47 +299683,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #224] @ 377c74 │ │ │ │ ldr r1, [pc, #224] @ 377c78 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #184] @ 377c7c │ │ │ │ ldr r1, [pc, #184] @ 377c80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r2, [pc, #152] @ 377c84 │ │ │ │ ldr r1, [pc, #152] @ 377c88 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33ffc4 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -299733,29 +299733,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq r7, fp, r8, asr #9 │ │ │ │ - ldrdeq pc, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - strheq pc, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r6, r7, r4, ror #25 │ │ │ │ - @ instruction: 0x0067f994 │ │ │ │ - strdeq pc, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, r7, r8, lsl #19 │ │ │ │ - rsbeq pc, r7, r0, ror #19 │ │ │ │ + rsbseq r7, fp, r8, asr #11 │ │ │ │ + ldrdeq pc, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + strheq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r7, r4, ror #27 │ │ │ │ + @ instruction: 0x0067fa94 │ │ │ │ + strdeq pc, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r7, r8, lsl #21 │ │ │ │ + rsbeq pc, r7, r0, ror #21 │ │ │ │ addeq r8, r5, r0, asr r7 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -299763,15 +299763,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 378074 │ │ │ │ mov r5, r3 │ │ │ │ @@ -299794,27 +299794,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r7, [pc, #812] @ 37807c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 377d78 │ │ │ │ ldr r3, [pc, #788] @ 378080 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299824,15 +299824,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 714efc │ │ │ │ + bl 714ff4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 377ec4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -299845,17 +299845,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 71895c │ │ │ │ + bl 718a54 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 378050 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -299876,69 +299876,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [r9] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377e3c │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 378088 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 377e3c │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377f54 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377f54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 718050 │ │ │ │ + bl 718148 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 25432c │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378050 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 377e44 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377e44 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 378088 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 377e44 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377dd8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7098a4 │ │ │ │ + bl 70999c │ │ │ │ cmp r0, #0 │ │ │ │ beq 377edc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 377dd8 │ │ │ │ ldr r3, [pc, #264] @ 37808c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299974,27 +299974,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37809c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 377f90 │ │ │ │ ldr r0, [pc, #96] @ 3780a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 377f90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3780a4 │ │ │ │ ldr r1, [pc, #76] @ 3780a8 │ │ │ │ ldr r0, [pc, #76] @ 3780ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -300008,19 +300008,19 @@ │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ addseq r2, r3, ip, asr #31 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq pc, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r7, r0, lsl #12 │ │ │ │ - rsbseq r6, fp, ip, asr #31 │ │ │ │ - strheq r0, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r0, r7, r8, asr #17 │ │ │ │ + ldrdeq pc, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r7, r0, lsl #14 │ │ │ │ + rsbseq r7, fp, ip, asr #1 │ │ │ │ + strheq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r7, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3782c4 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -300030,30 +300030,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 37811c │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 378154 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -300083,15 +300083,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3782b4 │ │ │ │ @@ -300122,15 +300122,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 378174 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 377544 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -300146,17 +300146,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 37829c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 37829c │ │ │ │ - rsbseq r6, fp, r0, ror #30 │ │ │ │ - rsbeq pc, r7, r4, ror r4 @ │ │ │ │ - rsbeq pc, r7, r0, asr r4 @ │ │ │ │ + rsbseq r7, fp, r0, rrx │ │ │ │ + rsbeq pc, r7, r4, ror r5 @ │ │ │ │ + rsbeq pc, r7, r0, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3786d8 │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -300238,15 +300238,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -300314,15 +300314,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 718dd0 │ │ │ │ + bl 718ec8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -300349,15 +300349,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3784a8 │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -300411,15 +300411,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 378404 │ │ │ │ bge fee2318c <__bss_end__@@Base+0xfe05a4f4> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3786ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, r5, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #12 │ │ │ │ orr r1, r1, r3, lsl #20 │ │ │ │ @@ -300469,15 +300469,15 @@ │ │ │ │ ldr r1, [pc, #968] @ 378b84 │ │ │ │ ldr r0, [pc, #968] @ 378b88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3787ec │ │ │ │ ldr r3, [pc, #928] @ 378b80 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3789e8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -300492,15 +300492,15 @@ │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3787ec │ │ │ │ ldr r1, [pc, #876] @ 378b8c │ │ │ │ ldr r0, [pc, #876] @ 378b90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3787ec │ │ │ │ subs r2, r3, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3787a0 │ │ │ │ subs r1, r3, #260 @ 0x104 │ │ │ │ @@ -300608,15 +300608,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #424] @ 378b98 │ │ │ │ ldr r0, [pc, #424] @ 378b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3787ec │ │ │ │ add ip, ip, ip, lsl #3 │ │ │ │ add ip, r0, ip, lsl #3 │ │ │ │ ldr r0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r1, [ip, #972] @ 0x3cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -300630,15 +300630,15 @@ │ │ │ │ ldr r1, [pc, #352] @ 378ba0 │ │ │ │ ldr r0, [pc, #352] @ 378ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3787ec │ │ │ │ ldr r2, [pc, #324] @ 378ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 3787a0 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ @@ -300706,24 +300706,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r2, r3, r8, lsl #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r6, fp, r0, ror r9 │ │ │ │ - rsbeq lr, r7, r4, lsr #30 │ │ │ │ - rsbseq r6, fp, ip, lsl #18 │ │ │ │ - rsbeq lr, r7, ip, ror #29 │ │ │ │ - rsbseq r6, fp, r8, asr r8 │ │ │ │ - rsbseq r6, fp, ip, lsr r7 │ │ │ │ - strheq lr, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, fp, ip, ror #13 │ │ │ │ - rsbeq lr, r7, r8, ror ip │ │ │ │ - rsbseq r6, fp, r2, ror r6 │ │ │ │ + rsbseq r6, fp, r0, ror sl │ │ │ │ + rsbeq pc, r7, r4, lsr #32 │ │ │ │ + rsbseq r6, fp, ip, lsl #20 │ │ │ │ + rsbeq lr, r7, ip, ror #31 │ │ │ │ + rsbseq r6, fp, r8, asr r9 │ │ │ │ + rsbseq r6, fp, ip, lsr r8 │ │ │ │ + strheq lr, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, fp, ip, ror #15 │ │ │ │ + rsbeq lr, r7, r8, ror sp │ │ │ │ + rsbseq r6, fp, r2, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #1896] @ 37932c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1892] @ 379330 │ │ │ │ @@ -300832,15 +300832,15 @@ │ │ │ │ ldr r0, [pc, #1516] @ 379354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ subs r0, r2, #264 @ 0x108 │ │ │ │ sbc r6, r6, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs r6, r6, #0 │ │ │ │ bcs 378da4 │ │ │ │ ldr r1, [pc, #1468] @ 379358 │ │ │ │ lsr r1, r1, r0 │ │ │ │ @@ -300864,15 +300864,15 @@ │ │ │ │ ldr r0, [pc, #1404] @ 379364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r4, r5, r4, lsl #3 │ │ │ │ str r1, [r4, #976] @ 0x3d0 │ │ │ │ str lr, [r4, #980] @ 0x3d4 │ │ │ │ b 378ce4 │ │ │ │ subs r0, r2, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ @@ -300970,25 +300970,25 @@ │ │ │ │ ldr r3, [pc, #1004] @ 37937c │ │ │ │ add r6, r5, r4, lsl #3 │ │ │ │ bics r3, r3, r7 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ and r8, r7, #32768 @ 0x8000 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ beq 378fc8 │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 37926c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378ce4 │ │ │ │ cmp r0, #0 │ │ │ │ str r1, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301046,15 +301046,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ lsl sl, r3, sl │ │ │ │ asr fp, sl, #31 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r8, #1016] @ 0x3f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str ip, [r8, #984] @ 0x3d8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ bic r7, r7, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -301086,20 +301086,20 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ mov ip, #1 │ │ │ │ ldrd r0, [r7] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {sl, fp, ip} │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ ldr r0, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r1, [r8, #1012] @ 0x3f4 │ │ │ │ adds r0, sl, r0 │ │ │ │ adc r1, fp, r1 │ │ │ │ str r0, [r8, #1008] @ 0x3f0 │ │ │ │ str r1, [r8, #1012] @ 0x3f4 │ │ │ │ ldr r2, [r7] │ │ │ │ @@ -301149,39 +301149,39 @@ │ │ │ │ ldr r7, [r3, #952] @ 0x3b8 │ │ │ │ mov r2, #3 │ │ │ │ bic r7, r7, #2 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 3790a0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 378fd0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ mla r6, r4, r6, r5 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r7, r6, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r7] │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov sl, r8 │ │ │ │ add r8, r6, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 7193f0 │ │ │ │ + bl 7194e8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, sl │ │ │ │ str r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r6, #1000] @ 0x3e8 │ │ │ │ @@ -301201,29 +301201,29 @@ │ │ │ │ str r3, [r6, #996] @ 0x3e4 │ │ │ │ b 379200 │ │ │ │ addseq r2, r3, r4, asr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r3, r8, lsr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r2, r3, r4, lsl #3 │ │ │ │ - rsbseq r6, fp, r0, ror r4 │ │ │ │ - rsbeq lr, r7, r8, lsr #20 │ │ │ │ + rsbseq r6, fp, r0, ror r5 │ │ │ │ + rsbeq lr, r7, r8, lsr #22 │ │ │ │ addseq r2, r3, r0, lsr r1 │ │ │ │ ldrsbeq r2, [r3], ip │ │ │ │ - rsbseq r6, fp, r8, asr #7 │ │ │ │ - rsbeq lr, r7, ip, asr #19 │ │ │ │ + rsbseq r6, fp, r8, asr #9 │ │ │ │ + rsbeq lr, r7, ip, asr #21 │ │ │ │ andeq r0, r1, r1, lsl #2 │ │ │ │ addseq r2, r3, ip, asr r0 │ │ │ │ - rsbseq r6, fp, r8, asr #6 │ │ │ │ - ldrdeq lr, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r6, fp, r8, asr #8 │ │ │ │ + ldrdeq lr, [r7], #-152 @ 0xffffff68 @ │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - rsbseq r6, fp, ip, asr #5 │ │ │ │ + rsbseq r6, fp, ip, asr #7 │ │ │ │ @ instruction: 0x00931ef4 │ │ │ │ - rsbseq r6, fp, r0, ror #3 │ │ │ │ - rsbeq lr, r7, r4, asr r7 │ │ │ │ + rsbseq r6, fp, r0, ror #5 │ │ │ │ + rsbeq lr, r7, r4, asr r8 │ │ │ │ andmi r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3793f4 │ │ │ │ ldr r2, [pc, #92] @ 3793f8 │ │ │ │ @@ -301231,33 +301231,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #60] @ 379400 │ │ │ │ ldr r3, [pc, #60] @ 379404 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007b5d90 │ │ │ │ - rsbeq r2, r6, ip, ror #5 │ │ │ │ - rsbeq sl, sl, r8, ror #10 │ │ │ │ - @ instruction: 0x0067e394 │ │ │ │ + @ instruction: 0x007b5e90 │ │ │ │ + rsbeq r2, r6, ip, ror #7 │ │ │ │ + rsbeq sl, sl, r8, ror #12 │ │ │ │ + @ instruction: 0x0067e494 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ 379508 │ │ │ │ ldr r8, [pc, #232] @ 37950c │ │ │ │ @@ -301267,15 +301267,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #136 @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #456 @ 0x1c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [pc, #184] @ 379514 │ │ │ │ mov r8, #1048576 @ 0x100000 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #176] @ 379518 │ │ │ │ ldr r8, [pc, #176] @ 37951c │ │ │ │ @@ -301285,118 +301285,118 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3400c4 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ add r5, r5, #952 @ 0x3b8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 33ffc4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3794bc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r5, fp, ip, lsl #26 │ │ │ │ - rsbeq lr, r7, r4, ror #6 │ │ │ │ - rsbeq lr, r7, r0, asr #6 │ │ │ │ + rsbseq r5, fp, ip, lsl #28 │ │ │ │ + rsbeq lr, r7, r4, ror #8 │ │ │ │ + rsbeq lr, r7, r0, asr #8 │ │ │ │ addeq r6, r5, r8, ror #31 │ │ │ │ - strdeq r5, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r7, r0, lsl r4 │ │ │ │ + strdeq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, r7, r0, lsl r5 │ │ │ │ ldr r0, [pc, #4] @ 37952c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq r6, r5, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3795d4 │ │ │ │ ldr r2, [pc, #140] @ 3795d8 │ │ │ │ ldr r1, [pc, #140] @ 3795dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #112] @ 3795e0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #96] @ 3795e4 │ │ │ │ ldr r2, [pc, #96] @ 3795e8 │ │ │ │ ldr r1, [pc, #96] @ 3795ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #64] @ 3795f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, fp, r8, lsl #26 │ │ │ │ - rsbeq r2, r6, r8, lsr r1 │ │ │ │ - strheq sl, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, fp, r8, lsl #28 │ │ │ │ + rsbeq r2, r6, r8, lsr r2 │ │ │ │ + strheq sl, [sl], #-68 @ 0xffffffbc @ │ │ │ │ addseq r0, r1, r8, asr #3 │ │ │ │ addeq r6, r5, ip, lsr #30 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq lr, [r7], #-16 @ │ │ │ │ + strdeq lr, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3796a8 │ │ │ │ ldr r2, [pc, #156] @ 3796ac │ │ │ │ ldr r1, [pc, #156] @ 3796b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r0, #1248 @ 0x4e0 │ │ │ │ str r3, [r0, #1176] @ 0x498 │ │ │ │ str r3, [r0, #1180] @ 0x49c │ │ │ │ str r3, [r0, #1184] @ 0x4a0 │ │ │ │ @@ -301419,17 +301419,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r8, asr #24 │ │ │ │ - rsbeq lr, r7, ip, lsl #3 │ │ │ │ - rsbeq lr, r7, r8, lsr #3 │ │ │ │ + rsbseq r5, fp, r8, asr #26 │ │ │ │ + rsbeq lr, r7, ip, lsl #5 │ │ │ │ + rsbeq lr, r7, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #336] @ 37981c │ │ │ │ ldr r5, [pc, #336] @ 379820 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -301438,15 +301438,15 @@ │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ ldr r2, [pc, #292] @ 379828 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r9, [pc, #284] @ 37982c │ │ │ │ ldr sl, [pc, #284] @ 379830 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301456,34 +301456,34 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r5, [sp] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3400c4 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797a8 │ │ │ │ add r5, r6, #920 @ 0x398 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ffc4 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ bcc 379774 │ │ │ │ @@ -301495,40 +301495,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #92] @ 379840 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b3d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r6, #1040 @ 0x410 │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 32b584 │ │ │ │ - rsbseq r5, fp, ip, lsl #23 │ │ │ │ - rsbeq lr, r7, ip, ror #1 │ │ │ │ - rsbeq lr, r7, r8, asr #1 │ │ │ │ + rsbseq r5, fp, ip, lsl #25 │ │ │ │ + rsbeq lr, r7, ip, ror #3 │ │ │ │ + rsbeq lr, r7, r8, asr #3 │ │ │ │ addeq r6, r5, r4, lsr #27 │ │ │ │ - rsbeq r5, r7, r4, asr r1 │ │ │ │ - rsbeq r5, r7, r8, ror #2 │ │ │ │ - rsbseq r5, fp, r4, lsr #21 │ │ │ │ - ldrdeq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq sl, sl, r8, asr r1 │ │ │ │ + rsbeq r5, r7, r4, asr r2 │ │ │ │ + rsbeq r5, r7, r8, ror #4 │ │ │ │ + rsbseq r5, fp, r4, lsr #23 │ │ │ │ + ldrdeq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, sl, r8, asr r2 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #644] @ 379ae0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -301546,15 +301546,15 @@ │ │ │ │ ldr r2, [pc, #604] @ 379aec │ │ │ │ ldr r1, [pc, #604] @ 379af0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #588] @ 379af4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r4, #65 @ 0x41 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bcc 3798d8 │ │ │ │ ldr r3, [pc, #568] @ 379af8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -301660,59 +301660,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379910 │ │ │ │ ldr r1, [pc, #112] @ 379b14 │ │ │ │ ldr r0, [pc, #112] @ 379b18 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3798cc │ │ │ │ ldr r0, [pc, #84] @ 379b1c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379910 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ addseq r1, r3, ip, lsr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, r7, r4, lsl pc │ │ │ │ - rsbeq sp, r7, ip, lsr #30 │ │ │ │ + rsbeq lr, r7, r4, lsl r0 │ │ │ │ + rsbeq lr, r7, ip, lsr #32 │ │ │ │ addseq r1, r3, ip, ror #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrsheq r5, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r3, r4, lsl #10 │ │ │ │ andeq r2, r0, r4, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r4, ror #26 │ │ │ │ - ldrheq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r7, r8, lsr #26 │ │ │ │ - rsbeq sp, r7, r8, ror #26 │ │ │ │ + rsbeq sp, r7, r4, ror #28 │ │ │ │ + ldrheq r5, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sp, r7, r8, lsr #28 │ │ │ │ + rsbeq sp, r7, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #920] @ 379ed0 │ │ │ │ ldr r3, [r0, #1252] @ 0x4e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -301740,15 +301740,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 379e88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r9, lsl #2] │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr r0, [fp, #1228] @ 0x4cc │ │ │ │ ldr r1, [fp, #1204] @ 0x4b4 │ │ │ │ ldr r2, [fp, #1212] @ 0x4bc │ │ │ │ ldr sl, [fp, #1176] @ 0x498 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -301862,15 +301862,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, #1 │ │ │ │ ands r3, r4, r9, lsl r5 │ │ │ │ movne r8, #1 │ │ │ │ moveq r8, #0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ mov r1, r8 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 379df8 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r5, r5, #1 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -301911,55 +301911,55 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 379ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379da4 │ │ │ │ ldr r0, [pc, #100] @ 379ef4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379ba0 │ │ │ │ cmp lr, #0 │ │ │ │ beq 379bcc │ │ │ │ b 379ba0 │ │ │ │ ldr r0, [pc, #72] @ 379ef8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379da4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 2563c0 │ │ │ │ addseq r1, r3, r0, ror #5 │ │ │ │ addseq r1, r3, r8, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r3, ip, asr r0 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r4, lsl #20 │ │ │ │ - ldrdeq sp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r7, r4, lsl sl │ │ │ │ + rsbeq sp, r7, r4, lsl #22 │ │ │ │ + ldrdeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r7, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #580] @ 37a15c │ │ │ │ mov r6, r3 │ │ │ │ @@ -301976,15 +301976,15 @@ │ │ │ │ ldr r2, [pc, #548] @ 37a16c │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #520] @ 37a170 │ │ │ │ ldr r3, [pc, #520] @ 37a174 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302077,57 +302077,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 37a18c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379f80 │ │ │ │ ldr r1, [pc, #112] @ 37a190 │ │ │ │ ldr r0, [pc, #112] @ 37a194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379fa8 │ │ │ │ ldr r0, [pc, #84] @ 37a198 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 379f80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r0, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, fp, ip, lsl r3 │ │ │ │ - rsbeq sp, r7, r4, ror r8 │ │ │ │ - rsbeq sp, r7, ip, asr r8 │ │ │ │ + rsbseq r5, fp, ip, lsl r4 │ │ │ │ + rsbeq sp, r7, r4, ror r9 │ │ │ │ + rsbeq sp, r7, ip, asr r9 │ │ │ │ @ instruction: 0x00930eb4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r0, r3, ip, ror #28 │ │ │ │ - rsbseq r5, fp, r9, lsr r2 │ │ │ │ + rsbseq r5, fp, r9, lsr r3 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, ip, ror #15 │ │ │ │ - rsbseq r5, fp, r8, lsr r1 │ │ │ │ - rsbeq sp, r7, r0, asr #16 │ │ │ │ - strdeq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, r7, ip, ror #17 │ │ │ │ + rsbseq r5, fp, r8, lsr r2 │ │ │ │ + rsbeq sp, r7, r0, asr #18 │ │ │ │ + strdeq sp, [r7], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 37a36c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -302143,15 +302143,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #380] @ 37a380 │ │ │ │ ldr r3, [pc, #380] @ 37a384 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302209,57 +302209,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 37a398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37a21c │ │ │ │ ldr r0, [pc, #108] @ 37a39c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37a21c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 37a3a0 │ │ │ │ ldr r1, [pc, #80] @ 37a3a4 │ │ │ │ ldr r0, [pc, #80] @ 37a3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 37a3ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r5, fp, r4, lsr #1 │ │ │ │ + rsbseq r5, fp, r4, lsr #3 │ │ │ │ addseq r0, r3, r4, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, r7, r4, ror #11 │ │ │ │ - rsbeq sp, r7, r0, asr #11 │ │ │ │ + rsbeq sp, r7, r4, ror #13 │ │ │ │ + rsbeq sp, r7, r0, asr #13 │ │ │ │ addseq r0, r3, r8, lsl ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r3, r8, lsr #23 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r8, ror #12 │ │ │ │ - rsbeq sp, r7, r4, lsl #13 │ │ │ │ - rsbseq r4, fp, r4, lsl #30 │ │ │ │ - rsbeq sp, r7, r4, lsl #13 │ │ │ │ - @ instruction: 0x0067d698 │ │ │ │ + rsbeq sp, r7, r8, ror #14 │ │ │ │ + rsbeq sp, r7, r4, lsl #15 │ │ │ │ + rsbseq r5, fp, r4 │ │ │ │ + rsbeq sp, r7, r4, lsl #15 │ │ │ │ + @ instruction: 0x0067d798 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 37a3dc │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ @@ -302282,24 +302282,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #132] @ 37a4b8 │ │ │ │ ldr r1, [pc, #132] @ 37a4bc │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 37a48c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -302316,30 +302316,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r4, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r6, r4, lsl #5 │ │ │ │ - rsbeq r9, sl, r0, lsl #10 │ │ │ │ - rsbeq fp, r7, r4, lsl #31 │ │ │ │ - rsbeq sp, r7, r4, ror #12 │ │ │ │ + ldrsbeq r4, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r6, r4, lsl #7 │ │ │ │ + rsbeq r9, sl, r0, lsl #12 │ │ │ │ + rsbeq ip, r7, r4, lsl #1 │ │ │ │ + rsbeq sp, r7, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37a4ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r6, r5, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 37a5b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -302348,54 +302348,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37a5b8 │ │ │ │ ldr r1, [pc, #156] @ 37a5bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #136] @ 37a5c0 │ │ │ │ ldr r1, [pc, #136] @ 37a5c4 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37a5c8 │ │ │ │ ldr r1, [pc, #100] @ 37a5cc │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #64] @ 37a5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r4, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r1, r6, r8, ror r1 │ │ │ │ - strdeq r9, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq fp, r7, ip, ror lr │ │ │ │ - @ instruction: 0x0067be90 │ │ │ │ - rsbeq sp, r7, r0, asr #10 │ │ │ │ + ldrsbeq r4, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r6, r8, ror r2 │ │ │ │ + strdeq r9, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq fp, r7, ip, ror pc │ │ │ │ + @ instruction: 0x0067bf90 │ │ │ │ + rsbeq sp, r7, r0, asr #12 │ │ │ │ addseq pc, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302430,24 +302430,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 37a6f0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d8f4 │ │ │ │ + bl 74d9ec │ │ │ │ ldr ip, [pc, #124] @ 37a6f4 │ │ │ │ ldr r2, [pc, #124] @ 37a6f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #96] @ 37a6fc │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -302463,17 +302463,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, r7, r8, asr #8 │ │ │ │ - rsbseq r4, fp, r4, ror #24 │ │ │ │ - rsbeq fp, r7, r4, lsr sp │ │ │ │ + rsbeq sp, r7, r8, asr #10 │ │ │ │ + rsbseq r4, fp, r4, ror #26 │ │ │ │ + rsbeq fp, r7, r4, lsr lr │ │ │ │ @ instruction: 0x00855eb0 │ │ │ │ │ │ │ │ 0037a700 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -302511,23 +302511,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 37a838 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -302549,17 +302549,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r4, fp, r0, ror fp │ │ │ │ - rsbeq fp, r7, r8, asr #24 │ │ │ │ - rsbeq fp, r7, r0, asr ip │ │ │ │ + rsbseq r4, fp, r0, ror ip │ │ │ │ + rsbeq fp, r7, r8, asr #26 │ │ │ │ + rsbeq fp, r7, r0, asr sp │ │ │ │ │ │ │ │ 0037a83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302610,15 +302610,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ │ │ │ │ 0037a918 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302643,15 +302643,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ │ │ │ │ 0037a994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37ab90 │ │ │ │ @@ -302676,20 +302676,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37aa54 │ │ │ │ ldr r2, [pc, #364] @ 37aba8 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302751,51 +302751,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #120] @ 37abbc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37abc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37aa48 │ │ │ │ ldr r1, [pc, #76] @ 37abc4 │ │ │ │ ldr r0, [pc, #76] @ 37abc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37aa48 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r0, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r3, r8, asr r4 │ │ │ │ - ldrsheq r4, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r7, r4, ror #19 │ │ │ │ + ldrsheq r4, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq fp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r7, r4, ror #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r3, ip, ror r3 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0074a794 │ │ │ │ - rsbeq ip, r7, ip, asr #30 │ │ │ │ - rsbseq sl, r4, r0, ror #14 │ │ │ │ - rsbeq ip, r7, r8, asr pc │ │ │ │ + @ instruction: 0x0074a894 │ │ │ │ + rsbeq sp, r7, ip, asr #32 │ │ │ │ + rsbseq sl, r4, r0, ror #16 │ │ │ │ + rsbeq sp, r7, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 37ae20 │ │ │ │ ldr r3, [pc, #568] @ 37ae24 │ │ │ │ @@ -302842,20 +302842,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37adbc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37ad74 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ac90 │ │ │ │ ldr r2, [pc, #364] @ 37ae40 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302881,25 +302881,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 37ae50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37ac6c │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 37ae54 │ │ │ │ ldr r3, [pc, #160] @ 37ae24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -302933,33 +302933,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 37ac2c │ │ │ │ mov r5, #1 │ │ │ │ b 37ad78 │ │ │ │ ldr r0, [pc, #76] @ 37ae58 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37ac6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r0, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r3, r0, lsl #4 │ │ │ │ - strheq ip, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r7, r6, r8, ror #13 │ │ │ │ - @ instruction: 0x007b4690 │ │ │ │ - rsbeq fp, r7, r4, ror #14 │ │ │ │ - rsbeq fp, r7, r8, ror r7 │ │ │ │ + strheq ip, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r6, r8, ror #15 │ │ │ │ + @ instruction: 0x007b4790 │ │ │ │ + rsbeq fp, r7, r4, ror #16 │ │ │ │ + rsbeq fp, r7, r8, ror r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r8, asr #26 │ │ │ │ + rsbeq ip, r7, r8, asr #28 │ │ │ │ umullseq r0, r3, ip, r0 │ │ │ │ - rsbeq ip, r7, r8, asr #25 │ │ │ │ + rsbeq ip, r7, r8, asr #27 │ │ │ │ │ │ │ │ 0037ae5c : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 37abcc │ │ │ │ │ │ │ │ 0037ae64 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -302998,20 +302998,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 37af50 │ │ │ │ ldr r3, [pc, #336] @ 37b070 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -303068,48 +303068,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37b084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37af2c │ │ │ │ mov r0, r4 │ │ │ │ b 37af68 │ │ │ │ ldr r0, [pc, #68] @ 37b088 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37af2c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r0, ror pc @ │ │ │ │ - rsbseq r4, fp, r0, lsl r4 │ │ │ │ - rsbeq fp, r7, ip, ror #9 │ │ │ │ - rsbeq fp, r7, r0, lsl #10 │ │ │ │ + rsbseq r4, fp, r0, lsl r5 │ │ │ │ + rsbeq fp, r7, ip, ror #11 │ │ │ │ + rsbeq fp, r7, r0, lsl #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, ip, lsr #29 │ │ │ │ andeq r5, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq ip, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq ip, r7, ip, ror #21 │ │ │ │ + ldrdeq ip, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq ip, r7, ip, ror #23 │ │ │ │ │ │ │ │ 0037b08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303120,25 +303120,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #340] @ 37b22c │ │ │ │ ldr r2, [pc, #340] @ 37b230 │ │ │ │ ldr r1, [pc, #340] @ 37b234 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r6, [pc, #312] @ 37b238 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b218 │ │ │ │ ldr r2, [pc, #296] @ 37b23c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -303185,48 +303185,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37b250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37b120 │ │ │ │ ldr r0, [pc, #80] @ 37b254 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37b120 │ │ │ │ mvn r0, #0 │ │ │ │ b 37b130 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r4, fp, r0, lsl #4 │ │ │ │ - ldrdeq fp, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, r7, r8, ror #5 │ │ │ │ + rsbseq r4, fp, r0, lsl #6 │ │ │ │ + ldrdeq fp, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, r7, r8, ror #7 │ │ │ │ addseq pc, r2, r0, lsr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r4, ror #25 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r0, ror r9 │ │ │ │ - @ instruction: 0x0067c998 │ │ │ │ + rsbeq ip, r7, r0, ror sl │ │ │ │ + @ instruction: 0x0067ca98 │ │ │ │ │ │ │ │ 0037b258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37b3f4 │ │ │ │ @@ -303260,25 +303260,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #260] @ 37b404 │ │ │ │ ldr r2, [pc, #260] @ 37b408 │ │ │ │ ldr r1, [pc, #260] @ 37b40c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b2ac │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -303307,44 +303307,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37b420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37b2b0 │ │ │ │ ldr r0, [pc, #68] @ 37b424 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37b2b0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, ip, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq pc, r2, r4, fp @ │ │ │ │ addseq pc, r2, r4, ror #22 │ │ │ │ - ldrsbeq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq fp, r7, ip, lsr #1 │ │ │ │ - rsbeq fp, r7, r0, asr #1 │ │ │ │ + ldrsbeq r4, [fp], #-8 @ │ │ │ │ + rsbeq fp, r7, ip, lsr #3 │ │ │ │ + rsbeq fp, r7, r0, asr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsl #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r8, lsl #16 │ │ │ │ - rsbeq ip, r7, ip, lsr #16 │ │ │ │ + rsbeq ip, r7, r8, lsl #18 │ │ │ │ + rsbeq ip, r7, ip, lsr #18 │ │ │ │ │ │ │ │ 0037b428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 37b5dc │ │ │ │ @@ -303364,20 +303364,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 37b5ec │ │ │ │ ldr r7, [pc, #372] @ 37b5f0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b4d4 │ │ │ │ ldr r2, [pc, #312] @ 37b5f4 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -303424,53 +303424,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [pc, #128] @ 37b608 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37b60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b4cc │ │ │ │ ldr r1, [pc, #84] @ 37b610 │ │ │ │ ldr r0, [pc, #84] @ 37b614 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b4cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092f9dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r4, asr #19 │ │ │ │ - rsbseq r3, fp, r4, ror #28 │ │ │ │ - rsbeq sl, r7, r0, asr #30 │ │ │ │ - rsbeq sl, r7, r4, asr pc │ │ │ │ + rsbseq r3, fp, r4, ror #30 │ │ │ │ + rsbeq fp, r7, r0, asr #32 │ │ │ │ + rsbeq fp, r7, r4, asr r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r4, lsr r9 @ │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r4, r0, ror #22 │ │ │ │ - rsbeq ip, r7, ip, lsl #10 │ │ │ │ - rsbseq r3, r4, r4, lsr #22 │ │ │ │ - rsbeq ip, r7, r4, lsl r5 │ │ │ │ + rsbseq r3, r4, r0, ror #24 │ │ │ │ + rsbeq ip, r7, ip, lsl #12 │ │ │ │ + rsbseq r3, r4, r4, lsr #24 │ │ │ │ + rsbeq ip, r7, r4, lsl r6 │ │ │ │ │ │ │ │ 0037b618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37b778 │ │ │ │ @@ -303499,15 +303499,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37b774 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ ldr r2, [pc, #224] @ 37b78c │ │ │ │ ldr r3, [pc, #204] @ 37b77c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303538,128 +303538,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b674 │ │ │ │ ldr r0, [pc, #56] @ 37b7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b674 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, ip, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092f7d0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r0, lsr #15 │ │ │ │ addseq pc, r2, r0, ror r7 @ │ │ │ │ andeq r3, r0, ip, lsr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r4, ror #9 │ │ │ │ - rsbeq ip, r7, r8, ror #9 │ │ │ │ + rsbeq ip, r7, r4, ror #11 │ │ │ │ + rsbeq ip, r7, r8, ror #11 │ │ │ │ │ │ │ │ 0037b7a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r1, [pc, #84] @ 37b81c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1b4 │ │ │ │ + bl 74f2ac │ │ │ │ ldr ip, [pc, #68] @ 37b820 │ │ │ │ ldr r2, [pc, #68] @ 37b824 │ │ │ │ ldr r1, [pc, #68] @ 37b828 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r0, lr, ip, asr pc │ │ │ │ - ldrsheq r3, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq sl, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r7, r8, ror #23 │ │ │ │ + rsbeq r1, lr, ip, asr r0 │ │ │ │ + ldrsheq r3, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq sl, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r7, r8, ror #25 │ │ │ │ │ │ │ │ 0037b82c : │ │ │ │ - b 751190 │ │ │ │ + b 751288 │ │ │ │ │ │ │ │ 0037b830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r1, [pc, #124] @ 37b8d8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 37b8dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f1b4 │ │ │ │ + bl 74f2ac │ │ │ │ ldr ip, [pc, #104] @ 37b8e0 │ │ │ │ ldr r2, [pc, #104] @ 37b8e4 │ │ │ │ ldr r1, [pc, #104] @ 37b8e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #72] @ 37b8ec │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r0, lr, r8, asr #29 │ │ │ │ + rsbeq r0, lr, r8, asr #31 │ │ │ │ @ instruction: 0x0092f5b8 │ │ │ │ - rsbseq r3, fp, r0, ror #20 │ │ │ │ - rsbeq sl, r7, r4, lsr fp │ │ │ │ - rsbeq sl, r7, r4, asr #22 │ │ │ │ + rsbseq r3, fp, r0, ror #22 │ │ │ │ + rsbeq sl, r7, r4, lsr ip │ │ │ │ + rsbeq sl, r7, r4, asr #24 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 37ba34 │ │ │ │ ldr r2, [pc, #300] @ 37ba38 │ │ │ │ @@ -303718,41 +303718,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37ba58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37b944 │ │ │ │ ldr r0, [pc, #60] @ 37ba5c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37b944 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r4, lsl r5 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092f4f4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0092f4d0 │ │ │ │ andeq r1, r0, ip, lsl #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r4, r5, r4, ror #24 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r0, ror r2 │ │ │ │ - rsbeq ip, r7, ip, lsl #5 │ │ │ │ + rsbeq ip, r7, r0, ror r3 │ │ │ │ + rsbeq ip, r7, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 37bbb8 │ │ │ │ ldr ip, [pc, #320] @ 37bbbc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -303808,84 +303808,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37bbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37bab8 │ │ │ │ ldr r0, [pc, #68] @ 37bbdc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37bab8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r4, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r4, lsl #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, ip, asr r3 @ │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r0, asr r1 │ │ │ │ - rsbeq ip, r7, ip, ror #2 │ │ │ │ + rsbeq ip, r7, r0, asr r2 │ │ │ │ + rsbeq ip, r7, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 37bbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r4, r5, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 37bc64 │ │ │ │ ldr r2, [pc, #88] @ 37bc68 │ │ │ │ ldr r1, [pc, #88] @ 37bc6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #60] @ 37bc70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, fp, ip, lsr #14 │ │ │ │ - rsbeq pc, r5, ip, ror sl @ │ │ │ │ - strdeq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq ip, r7, ip, lsl #2 │ │ │ │ + rsbseq r3, fp, ip, lsr #16 │ │ │ │ + rsbeq pc, r5, ip, ror fp @ │ │ │ │ + strdeq r7, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, r7, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 37bd30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -303893,25 +303893,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37bd34 │ │ │ │ ldr r1, [pc, #148] @ 37bd38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #128] @ 37bd3c │ │ │ │ ldr r1, [pc, #128] @ 37bd40 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #96] @ 37bd44 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37a644 │ │ │ │ ldr r1, [pc, #76] @ 37bd48 │ │ │ │ @@ -303925,20 +303925,20 @@ │ │ │ │ bl 32b3d4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32b584 │ │ │ │ - ldrheq r3, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - strdeq pc, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r7, sl, ip, ror #24 │ │ │ │ - @ instruction: 0x0067c094 │ │ │ │ - rsbeq ip, r7, r4, lsr #1 │ │ │ │ - @ instruction: 0x0067c098 │ │ │ │ + ldrheq r3, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq pc, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, sl, ip, ror #26 │ │ │ │ + @ instruction: 0x0067c194 │ │ │ │ + rsbeq ip, r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x0067c198 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 0037bd4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -304199,22 +304199,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37c330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 37bea8 │ │ │ │ ldr r3, [pc, #400] @ 37c334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -304232,22 +304232,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37c338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bf68 │ │ │ │ ldr r3, [pc, #280] @ 37c33c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c0a4 │ │ │ │ @@ -304264,69 +304264,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37c340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37c0a4 │ │ │ │ ldr r0, [pc, #160] @ 37c344 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bfe4 │ │ │ │ ldr r0, [pc, #140] @ 37c348 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bf68 │ │ │ │ ldr r0, [pc, #120] @ 37c34c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37c0a4 │ │ │ │ bl 255760 │ │ │ │ ldrheq pc, [r2], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r4, lsr #1 │ │ │ │ addseq pc, r2, r0, lsr r0 @ │ │ │ │ - ldrsheq r3, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r3, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ umullseq lr, r2, r8, pc @ │ │ │ │ addseq lr, r2, r4, asr pc │ │ │ │ addseq lr, r2, r4, lsr #30 │ │ │ │ @ instruction: 0x0092eef8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, r0, lsl #29 │ │ │ │ addseq lr, r2, r8, lsl lr │ │ │ │ @ instruction: 0x0092edf0 │ │ │ │ @ instruction: 0x0092edbc │ │ │ │ addseq lr, r2, r4, lsr #26 │ │ │ │ andeq r3, r0, r8, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r0, lsr #25 │ │ │ │ + rsbeq fp, r7, r0, lsr #27 │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ - rsbeq fp, r7, r8, asr #23 │ │ │ │ + rsbeq fp, r7, r8, asr #25 │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ - strdeq fp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - strheq fp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq fp, r7, r8, asr #22 │ │ │ │ - ldrdeq fp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq fp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + strheq fp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq fp, r7, r8, asr #24 │ │ │ │ + ldrdeq fp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 37bd4c │ │ │ │ @@ -304338,15 +304338,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ │ │ │ │ 0037c3a0 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -304441,50 +304441,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c48c │ │ │ │ ldr r0, [pc, #72] @ 37c5bc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c48c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r4, asr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, r8, lsl #19 │ │ │ │ andeq r2, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r4, asr sl │ │ │ │ - rsbeq fp, r7, r8, asr #21 │ │ │ │ + rsbeq fp, r7, r4, asr fp │ │ │ │ + rsbeq fp, r7, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37c700 │ │ │ │ ldr lr, [pc, #296] @ 37c704 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -304541,40 +304541,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c614 │ │ │ │ ldr r0, [pc, #56] @ 37c724 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c614 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, asr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r4, lsr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0092e7f0 │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r4, ror #19 │ │ │ │ - rsbeq fp, r7, r8, lsl #20 │ │ │ │ + rsbeq fp, r7, r4, ror #21 │ │ │ │ + rsbeq fp, r7, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -304624,15 +304624,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37c8bc │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37c890 │ │ │ │ ldr r3, [pc, #632] @ 37ca98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c890 │ │ │ │ @@ -304649,22 +304649,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37caa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [pc, #528] @ 37caa8 │ │ │ │ ldr r3, [pc, #492] @ 37ca88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304706,22 +304706,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37cab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c7d8 │ │ │ │ ldr r1, [pc, #300] @ 37caac │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37ca30 │ │ │ │ ldr r1, [pc, #264] @ 37ca9c │ │ │ │ @@ -304739,26 +304739,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37cab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ca24 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37c810 │ │ │ │ @@ -304770,43 +304770,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37c8fc │ │ │ │ b 37c818 │ │ │ │ ldr r0, [pc, #108] @ 37cabc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ca08 │ │ │ │ ldr r0, [pc, #92] @ 37cac0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c7d8 │ │ │ │ ldr r0, [pc, #76] @ 37cac4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37c890 │ │ │ │ @ instruction: 0x0092e6d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092e6b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, ip, lsr r6 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r0, lsl r9 │ │ │ │ + rsbeq fp, r7, r0, lsl sl │ │ │ │ addseq lr, r2, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #17 │ │ │ │ - rsbeq fp, r7, r4, lsl #17 │ │ │ │ - rsbeq fp, r7, ip, lsl r7 │ │ │ │ - rsbeq fp, r7, r0, lsl r7 │ │ │ │ - rsbeq fp, r7, r0, asr #15 │ │ │ │ - rsbeq fp, r7, r4, asr r7 │ │ │ │ + rsbeq fp, r7, r4, lsl #19 │ │ │ │ + rsbeq fp, r7, ip, lsl r8 │ │ │ │ + rsbeq fp, r7, r0, lsl r8 │ │ │ │ + rsbeq fp, r7, r0, asr #17 │ │ │ │ + rsbeq fp, r7, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37cbac │ │ │ │ mov r7, r1 │ │ │ │ @@ -304856,17 +304856,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2533e4 │ │ │ │ - rsbeq fp, r7, r4, ror #14 │ │ │ │ - rsbeq fp, r7, r8, asr r7 │ │ │ │ - rsbeq fp, r7, r0, ror #14 │ │ │ │ + rsbeq fp, r7, r4, ror #16 │ │ │ │ + rsbeq fp, r7, r8, asr r8 │ │ │ │ + rsbeq fp, r7, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37cfc0 │ │ │ │ ldr r3, [pc, #1008] @ 37cfc4 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -305008,24 +305008,24 @@ │ │ │ │ beq 37cf50 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37cff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ccf8 │ │ │ │ ldr r3, [pc, #444] @ 37cffc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cc60 │ │ │ │ ldr r3, [pc, #412] @ 37cff0 │ │ │ │ @@ -305042,25 +305042,25 @@ │ │ │ │ beq 37cf74 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37d000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37cc60 │ │ │ │ ldr r3, [pc, #308] @ 37d004 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cd58 │ │ │ │ @@ -305078,75 +305078,75 @@ │ │ │ │ beq 37cf98 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37d008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37cd58 │ │ │ │ ldr r0, [pc, #180] @ 37d00c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ccf8 │ │ │ │ ldr r0, [pc, #148] @ 37d010 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37cc60 │ │ │ │ ldr r0, [pc, #116] @ 37d014 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37cd58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r0, lsr r2 │ │ │ │ - rsbeq fp, r7, r0, ror #12 │ │ │ │ - ldrheq r2, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq fp, r7, r4, asr #12 │ │ │ │ + rsbeq fp, r7, r0, ror #14 │ │ │ │ + ldrheq r2, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r7, r4, asr #14 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq lr, r2, r4, r1 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, ip, lsr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r0, ror #8 │ │ │ │ + rsbeq fp, r7, r0, ror #10 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq fp, r7, r8, asr #10 │ │ │ │ + rsbeq fp, r7, r8, asr #12 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r7, r4, lsl #8 │ │ │ │ - @ instruction: 0x0067b390 │ │ │ │ - rsbeq fp, r7, ip, ror #9 │ │ │ │ - rsbeq fp, r7, r4, lsl #8 │ │ │ │ + rsbeq fp, r7, r4, lsl #10 │ │ │ │ + @ instruction: 0x0067b490 │ │ │ │ + rsbeq fp, r7, ip, ror #11 │ │ │ │ + rsbeq fp, r7, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -305172,18 +305172,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37d0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ addseq sp, r2, r8, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq fp, r7, ip, lsr r4 │ │ │ │ + rsbeq fp, r7, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37d220 │ │ │ │ ldr ip, [pc, #348] @ 37d224 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305243,51 +305243,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37d244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37d110 │ │ │ │ ldr r0, [pc, #76] @ 37d248 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37d110 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, r0, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sp, r2, r4, lsl #26 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addeq r3, r5, r8, lsl r5 │ │ │ │ - rsbeq fp, r7, r4, lsl #6 │ │ │ │ - rsbeq fp, r7, r4, ror #6 │ │ │ │ + rsbeq fp, r7, r4, lsl #8 │ │ │ │ + rsbeq fp, r7, r4, ror #8 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d370 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305461,15 +305461,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37d60c │ │ │ │ ldr r8, [pc, #480] @ 37d6fc │ │ │ │ mov r9, r4 │ │ │ │ b 37d54c │ │ │ │ - bl 8153e0 │ │ │ │ + bl 8154d8 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37d574 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -305559,45 +305559,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37d71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37d4bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37d720 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37d4bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092d9b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, r8, lsl #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq sp, r2, r0, asr r8 │ │ │ │ - bl 87db14 │ │ │ │ + bl 87db14 │ │ │ │ addseq sp, r2, r8, lsl #16 │ │ │ │ andeq r3, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, r8, lsl #30 │ │ │ │ - rsbeq sl, r7, r8, lsr #30 │ │ │ │ + rsbeq fp, r7, r8 │ │ │ │ + rsbeq fp, r7, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37da4c │ │ │ │ ldr r3, [pc, #784] @ 37da50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305687,40 +305687,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37da5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d99c │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 519fd0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37d788 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 815e64 │ │ │ │ + bl 815f5c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37d930 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37d970 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 815f10 │ │ │ │ + bl 816008 │ │ │ │ b 37d77c │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -305772,44 +305772,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37da6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d8a4 │ │ │ │ ldr r0, [pc, #64] @ 37da70 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d8a4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r0, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092d6b4 │ │ │ │ addseq sp, r2, ip, lsl #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, r8, lsl ip │ │ │ │ - rsbeq sl, r7, r8, asr #24 │ │ │ │ + rsbeq sl, r7, r8, lsl sp │ │ │ │ + rsbeq sl, r7, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37dbc8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -305829,15 +305829,15 @@ │ │ │ │ beq 37dae4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -305849,15 +305849,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71a0a0 │ │ │ │ + bl 71a198 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -305883,15 +305883,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ str r7, [r4] │ │ │ │ b 37db68 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -305955,15 +305955,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37dc60 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -305989,15 +305989,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37dc68 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -306014,23 +306014,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37dc50 │ │ │ │ ldr r0, [pc, #416] @ 37df58 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mvn r0, #0 │ │ │ │ b 37dc6c │ │ │ │ ldr r0, [pc, #388] @ 37df5c │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 37ddc8 │ │ │ │ ldr r3, [pc, #364] @ 37df60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc50 │ │ │ │ ldr r3, [pc, #348] @ 37df64 │ │ │ │ @@ -306051,23 +306051,23 @@ │ │ │ │ beq 37df14 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37df70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37dc50 │ │ │ │ ldr r3, [pc, #216] @ 37df60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc68 │ │ │ │ ldr r3, [pc, #216] @ 37df74 │ │ │ │ @@ -306088,52 +306088,52 @@ │ │ │ │ beq 37df2c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37df78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37dc68 │ │ │ │ ldr r0, [pc, #96] @ 37df7c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37dc50 │ │ │ │ ldr r0, [pc, #76] @ 37df80 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37dc68 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092d1fc │ │ │ │ addseq sp, r2, r8, lsr #3 │ │ │ │ - strdeq sl, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sl, r7, r4, asr #19 │ │ │ │ + strdeq sl, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, r7, r4, asr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, r0, lsl #17 │ │ │ │ + rsbeq sl, r7, r0, lsl #19 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sl, r7, r4, ror #17 │ │ │ │ - rsbeq sl, r7, r0, lsr r8 │ │ │ │ - rsbeq sl, r7, r4, lsl r9 │ │ │ │ + rsbeq sl, r7, r4, ror #19 │ │ │ │ + rsbeq sl, r7, r0, lsr r9 │ │ │ │ + rsbeq sl, r7, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37e7d0 │ │ │ │ @@ -306183,15 +306183,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37e7e4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37e7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1912] @ 37e7ec │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -306218,15 +306218,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71a0a0 │ │ │ │ + bl 71a198 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e6f8 │ │ │ │ @@ -306275,15 +306275,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ ldr r2, [pc, #1552] @ 37e7f4 │ │ │ │ ldr r3, [pc, #1516] @ 37e7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306434,24 +306434,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37e804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37e1b4 │ │ │ │ ldr r3, [pc, #892] @ 37e808 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -306471,24 +306471,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37e80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37e0a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -306515,26 +306515,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37e814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mvn r4, #0 │ │ │ │ b 37e1dc │ │ │ │ cmp r5, #0 │ │ │ │ bne 37e0a0 │ │ │ │ b 37e538 │ │ │ │ ldr r1, [pc, #564] @ 37e818 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306560,53 +306560,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37e81c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37e1b4 │ │ │ │ ldr r0, [pc, #392] @ 37e820 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e510 │ │ │ │ ldr r0, [pc, #376] @ 37e824 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37e1b4 │ │ │ │ ldr r0, [pc, #332] @ 37e828 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37e1b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -306634,64 +306634,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37e830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e5c8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37e834 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e5c8 │ │ │ │ ldr r0, [pc, #120] @ 37e838 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e5c8 │ │ │ │ addseq ip, r2, r8, ror lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, ip, lsr lr │ │ │ │ - rsbseq r1, fp, r8, asr #7 │ │ │ │ - rsbeq r5, sl, r8, lsr #10 │ │ │ │ - rsbeq sp, r5, ip, lsr r6 │ │ │ │ + rsbseq r1, fp, r8, asr #9 │ │ │ │ + rsbeq r5, sl, r8, lsr #12 │ │ │ │ + rsbeq sp, r5, ip, lsr r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq ip, r2, r8, lsr ip │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sl, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq sl, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - @ instruction: 0x0067a390 │ │ │ │ + @ instruction: 0x0067a490 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq sl, r7, ip, lsr #6 │ │ │ │ + rsbeq sl, r7, ip, lsr #8 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq sl, r7, r4, asr #8 │ │ │ │ - rsbeq sl, r7, r0, lsr r2 │ │ │ │ - rsbeq sl, r7, r4, ror r4 │ │ │ │ - @ instruction: 0x0067a39c │ │ │ │ + rsbeq sl, r7, r4, asr #10 │ │ │ │ + rsbeq sl, r7, r0, lsr r3 │ │ │ │ + rsbeq sl, r7, r4, ror r5 │ │ │ │ + @ instruction: 0x0067a49c │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, r8, lsl #4 │ │ │ │ - rsbeq sl, r7, r0, lsr #3 │ │ │ │ - rsbeq sl, r7, r4, lsr #4 │ │ │ │ + rsbeq sl, r7, r8, lsl #6 │ │ │ │ + rsbeq sl, r7, r0, lsr #5 │ │ │ │ + rsbeq sl, r7, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -306759,33 +306759,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37ea80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e8cc │ │ │ │ ldr r0, [pc, #228] @ 37ea84 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e8cc │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37e8cc │ │ │ │ ldr r3, [pc, #184] @ 37ea88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -306805,43 +306805,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37ea8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e8cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37ea90 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37e8cc │ │ │ │ addseq ip, r2, r4, lsr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, ip, ror r5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r2, r8, asr #10 │ │ │ │ andeq r4, r0, r0, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0067a298 │ │ │ │ - rsbeq sl, r7, r8, asr #5 │ │ │ │ + @ instruction: 0x0067a398 │ │ │ │ + rsbeq sl, r7, r8, asr #7 │ │ │ │ andeq r3, r0, r4, ror r9 │ │ │ │ - rsbeq sl, r7, r4, asr r1 │ │ │ │ - rsbeq sl, r7, ip, lsl #3 │ │ │ │ + rsbeq sl, r7, r4, asr r2 │ │ │ │ + rsbeq sl, r7, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -307030,30 +307030,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ef7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ec44 │ │ │ │ ldr r1, [pc, #400] @ 37ef80 │ │ │ │ ldr r3, [pc, #344] @ 37ef4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -307132,46 +307132,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ec44 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, ip, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, r0, lsr r3 │ │ │ │ - @ instruction: 0x0067a09c │ │ │ │ - @ instruction: 0x006ad494 │ │ │ │ + @ instruction: 0x0067a19c │ │ │ │ + @ instruction: 0x006ad594 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r2, ip, asr r1 │ │ │ │ - ldrsheq ip, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq sp, sl, r4, lsr #7 │ │ │ │ + ldrsheq sp, [r1], #-8 @ │ │ │ │ + rsbeq sp, sl, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq sp, r5, r8, asr ip │ │ │ │ + rsbeq sp, r5, r8, asr sp │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r9, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r9, [r7], #-240 @ 0xffffff10 @ │ │ │ │ addseq ip, r2, ip, lsr #32 │ │ │ │ - ldrsbeq ip, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x00679e90 │ │ │ │ - ldrheq ip, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, r7, r4, ror lr │ │ │ │ - rsbseq ip, r1, ip, ror #28 │ │ │ │ - rsbeq sp, sl, r8, lsl r2 │ │ │ │ - rsbeq r9, r7, ip, lsl #28 │ │ │ │ - rsbeq r9, r7, r0, lsl lr │ │ │ │ - strdeq r9, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq sp, [sl], #-16 @ │ │ │ │ - rsbeq r9, r7, r4, ror #27 │ │ │ │ - rsbeq r9, r7, r8, ror #27 │ │ │ │ - rsbeq lr, pc, r8, ror r7 @ │ │ │ │ - rsbeq r9, r7, r8, ror #27 │ │ │ │ + ldrsbeq ip, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00679f90 │ │ │ │ + ldrheq ip, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r7, r4, ror pc │ │ │ │ + rsbseq ip, r1, ip, ror #30 │ │ │ │ + rsbeq sp, sl, r8, lsl r3 │ │ │ │ + rsbeq r9, r7, ip, lsl #30 │ │ │ │ + rsbeq r9, r7, r0, lsl pc │ │ │ │ + strdeq r9, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq sp, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r7, r4, ror #29 │ │ │ │ + rsbeq r9, r7, r8, ror #29 │ │ │ │ + rsbeq lr, pc, r8, ror r8 @ │ │ │ │ + rsbeq r9, r7, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37f1d4 │ │ │ │ ldr r3, [pc, #512] @ 37f1d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307280,42 +307280,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37f1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f0ac │ │ │ │ ldr r0, [pc, #60] @ 37f1f8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f0ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r2, r8, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, ip, ror #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r2, r4, ror #26 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r9, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r9, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + strheq r9, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r9, [r7], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37f3e4 │ │ │ │ ldr r1, [pc, #464] @ 37f3e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307376,28 +307376,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37f3f8 │ │ │ │ ldr r0, [pc, #256] @ 37f3fc │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ ldr r2, [pc, #232] @ 37f400 │ │ │ │ ldr r3, [pc, #204] @ 37f3e8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f3e0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ ldr r3, [pc, #184] @ 37f404 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f24c │ │ │ │ ldr r3, [pc, #168] @ 37f408 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307414,43 +307414,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37f410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f24c │ │ │ │ ldr r0, [pc, #68] @ 37f414 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f24c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r2, r8, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, r8, ror #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r2, r4, ror fp │ │ │ │ - rsbeq r9, r7, ip, lsl fp │ │ │ │ + rsbeq r9, r7, ip, lsl ip │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq fp, r2, r4, lsl #22 │ │ │ │ andeq r2, r0, r4, lsr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r7, r0, lsl #20 │ │ │ │ - rsbeq r9, r7, r0, lsr #20 │ │ │ │ + rsbeq r9, r7, r0, lsl #22 │ │ │ │ + rsbeq r9, r7, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -307545,15 +307545,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71a0a0 │ │ │ │ + bl 71a198 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37f9ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -307576,15 +307576,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ b 37f4b8 │ │ │ │ ldr r2, [pc, #3472] @ 3803cc │ │ │ │ ldr r3, [pc, #3456] @ 3803c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -307650,15 +307650,15 @@ │ │ │ │ beq 37f608 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3803d0 │ │ │ │ ldr r0, [pc, #3208] @ 3803d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r3, [pc, #3172] @ 3803c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f4b8 │ │ │ │ @@ -307680,24 +307680,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3803dc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f4b8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37d0ac │ │ │ │ ldr r3, [pc, #2996] @ 3803c8 │ │ │ │ @@ -307725,27 +307725,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3803e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r3, [pc, #2824] @ 3803c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f4b8 │ │ │ │ @@ -307766,15 +307766,15 @@ │ │ │ │ beq 3803a4 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3803ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f7dc │ │ │ │ ldr r3, [pc, #2696] @ 3803c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307798,15 +307798,15 @@ │ │ │ │ beq 3806dc │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3803f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f7dc │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fde4 │ │ │ │ @@ -307845,15 +307845,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3803fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f7dc │ │ │ │ ldr r3, [pc, #2436] @ 380400 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -307889,29 +307889,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 380408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37f6f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -307985,29 +307985,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 380410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f608 │ │ │ │ ldr r2, [pc, #1836] @ 380414 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -308033,29 +308033,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 380418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37cac8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -308281,27 +308281,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 380424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff70 │ │ │ │ b 37ff9c │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308313,15 +308313,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 380428 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r3, [pc, #620] @ 38042c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3808b4 │ │ │ │ @@ -308340,30 +308340,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 380430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3800b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -308403,15 +308403,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308422,97 +308422,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 380438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3800b8 │ │ │ │ ldr r0, [pc, #200] @ 38043c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f4b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 380440 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r0, [pc, #152] @ 380444 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f4b8 │ │ │ │ @ instruction: 0x0092b9d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, r0, asr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r2, r0, ror #15 │ │ │ │ - @ instruction: 0x007afc90 │ │ │ │ - rsbeq r9, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x007afd90 │ │ │ │ + rsbeq r9, r7, r4, lsr #25 │ │ │ │ andeq r3, r0, ip, lsl #18 │ │ │ │ - rsbeq r9, r7, r4, asr r6 │ │ │ │ + rsbeq r9, r7, r4, asr r7 │ │ │ │ andeq r3, r0, r8, ror fp │ │ │ │ - rsbeq r9, r7, ip, lsr #15 │ │ │ │ + rsbeq r9, r7, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, r7, r8, lsl #12 │ │ │ │ + rsbeq r9, r7, r8, lsl #14 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, ror #9 │ │ │ │ + rsbeq r9, r7, r0, ror #11 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, asr r5 │ │ │ │ + rsbeq r9, r7, r8, asr r6 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r9, r7, r8, lsr lr │ │ │ │ + rsbeq r9, r7, r8, lsr pc │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - @ instruction: 0x00679494 │ │ │ │ + @ instruction: 0x00679594 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00679498 │ │ │ │ + @ instruction: 0x00679598 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ andeq r3, r0, r8, ror #1 │ │ │ │ - strheq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r7, r8, lsr r8 │ │ │ │ + strheq r9, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r7, r8, lsr r9 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - rsbeq r9, r7, r0, lsr r5 │ │ │ │ + rsbeq r9, r7, r0, lsr r6 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ - rsbeq r9, r7, r8, lsl #10 │ │ │ │ - strdeq r8, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r8, r7, r0, lsr #26 │ │ │ │ - ldrdeq r8, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r7, r8, lsl #12 │ │ │ │ + strdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ + ldrdeq r8, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, r4, ror #19 │ │ │ │ - rsbeq r9, r7, r4, lsl r1 │ │ │ │ + rsbeq r9, r7, r4, lsl r2 │ │ │ │ andeq r5, r0, r8, ror r1 │ │ │ │ - @ instruction: 0x00678f9c │ │ │ │ - rsbeq r9, r7, r8, lsr #2 │ │ │ │ - rsbeq r8, r7, ip, lsr #20 │ │ │ │ - rsbeq r8, r7, r8, lsl #16 │ │ │ │ - rsbeq r8, r7, r8, lsl r9 │ │ │ │ + @ instruction: 0x0067909c │ │ │ │ + rsbeq r9, r7, r8, lsr #4 │ │ │ │ + rsbeq r8, r7, ip, lsr #22 │ │ │ │ + rsbeq r8, r7, r8, lsl #18 │ │ │ │ + rsbeq r8, r7, r8, lsl sl │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r8, lsr ip │ │ │ │ + rsbeq r8, r7, r8, lsr sp │ │ │ │ andeq r4, r0, r0, lsl #26 │ │ │ │ - rsbeq r8, r7, r8, asr ip │ │ │ │ - rsbeq r8, r7, ip, lsr r9 │ │ │ │ - strdeq r8, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00678a90 │ │ │ │ - rsbeq r8, r7, r4, ror #25 │ │ │ │ + rsbeq r8, r7, r8, asr sp │ │ │ │ + rsbeq r8, r7, ip, lsr sl │ │ │ │ + strdeq r8, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00678b90 │ │ │ │ + rsbeq r8, r7, r4, ror #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, r0, ror #30 │ │ │ │ - strdeq r8, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, r7, r0, lsl lr │ │ │ │ - rsbeq r8, r7, r4, asr #30 │ │ │ │ - rsbeq r8, r7, r8, lsr #20 │ │ │ │ - ldrdeq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r8, r7, r8, asr lr │ │ │ │ - @ instruction: 0x0067869c │ │ │ │ + rsbeq r9, r7, r0, rrx │ │ │ │ + strdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, r7, r0, lsl pc │ │ │ │ + rsbeq r9, r7, r4, asr #32 │ │ │ │ + rsbeq r8, r7, r8, lsr #22 │ │ │ │ + ldrdeq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r7, r8, asr pc │ │ │ │ + @ instruction: 0x0067879c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fffc │ │ │ │ ldr r3, [pc, #-128] @ 380448 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -308533,26 +308533,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 38044c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fffc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fffc │ │ │ │ ldr r3, [pc, #-284] @ 380450 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308574,33 +308574,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 380454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffec │ │ │ │ ldr r0, [pc, #-424] @ 380458 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -308631,38 +308631,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 38045c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fdac │ │ │ │ ldr r0, [pc, #-644] @ 380460 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f4b8 │ │ │ │ ldr r0, [pc, #-664] @ 380464 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f4b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38072c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -308688,26 +308688,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 38046c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ffbc │ │ │ │ ldr r3, [pc, #-872] @ 380470 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308729,46 +308729,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 380474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffdc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37ffec │ │ │ │ b 380564 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 380478 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r0, [pc, #-1060] @ 38047c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37f608 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308781,22 +308781,22 @@ │ │ │ │ b 38029c │ │ │ │ ldr r0, [pc, #-1136] @ 380480 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380164 │ │ │ │ ldr r0, [pc, #-1164] @ 380484 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37fffc │ │ │ │ b 3804c0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -308818,81 +308818,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 380490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fe88 │ │ │ │ ldr r0, [pc, #-1336] @ 380494 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fffc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 380498 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38025c │ │ │ │ ldr r0, [pc, #-1392] @ 38049c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fe88 │ │ │ │ ldr r0, [pc, #-1416] @ 3804a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffac │ │ │ │ ldr r0, [pc, #-1440] @ 3804a4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37ffdc │ │ │ │ ldr r0, [pc, #-1464] @ 3804a8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3800b8 │ │ │ │ ldr r0, [pc, #-1508] @ 3804ac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 37fdac │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 380cf8 │ │ │ │ @@ -309025,41 +309025,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 380c74 │ │ │ │ ldr r0, [pc, #72] @ 380d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 380c74 │ │ │ │ ldr r0, [pc, #60] @ 380d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 380c74 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37f418 │ │ │ │ b 380c4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r8, r7, ip, ror #26 │ │ │ │ - rsbeq r8, r7, ip, lsr #27 │ │ │ │ + rsbeq r8, r7, ip, ror #28 │ │ │ │ + rsbeq r8, r7, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37f418 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -309148,25 +309148,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 381428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380e10 │ │ │ │ ldr r3, [pc, #1328] @ 38142c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309184,25 +309184,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 381430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380e10 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 380e58 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 380e58 │ │ │ │ @@ -309258,28 +309258,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 381440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380ee8 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 381010 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 381010 │ │ │ │ @@ -309339,26 +309339,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 38144c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 381010 │ │ │ │ ldr r3, [pc, #596] @ 381450 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -309377,61 +309377,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 381454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380ee8 │ │ │ │ mov fp, r7 │ │ │ │ b 380ef4 │ │ │ │ ldr r0, [pc, #452] @ 381458 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380e10 │ │ │ │ ldr r0, [pc, #424] @ 38145c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380ee8 │ │ │ │ ldr r0, [pc, #400] @ 381460 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381278 │ │ │ │ ldr r0, [pc, #372] @ 381464 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 380ee8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 38101c │ │ │ │ cmp r7, #0 │ │ │ │ beq 380e10 │ │ │ │ ldr r3, [pc, #316] @ 381468 │ │ │ │ @@ -309450,15 +309450,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 38146c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3811e8 │ │ │ │ mov fp, r7 │ │ │ │ b 380e64 │ │ │ │ ldr r3, [pc, #152] @ 381424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309466,63 +309466,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 381470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380e58 │ │ │ │ ldr r0, [pc, #136] @ 381474 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3813d8 │ │ │ │ addseq sl, r2, r4, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq sl, r2, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, r4, r8, ror #17 │ │ │ │ - @ instruction: 0x007ae598 │ │ │ │ + @ instruction: 0x007ae698 │ │ │ │ addseq sl, r2, r4 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r8, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r8, [r7], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ - rsbeq r8, r7, r0, lsl #29 │ │ │ │ + rsbeq r8, r7, r0, lsl #31 │ │ │ │ ldrdeq pc, [r4], r4 │ │ │ │ - rsbseq lr, sl, sp, ror r3 │ │ │ │ + rsbseq lr, sl, sp, ror r4 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ - rsbeq r8, r7, r0, lsr ip │ │ │ │ + rsbeq r8, r7, r0, lsr sp │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r8, r7, r8, asr #20 │ │ │ │ + rsbeq r8, r7, r8, asr #22 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - strdeq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x00678b98 │ │ │ │ - rsbeq r8, r7, r0, lsr r9 │ │ │ │ - rsbeq r8, r7, r0, ror #21 │ │ │ │ - rsbeq r8, r7, r8, lsr #20 │ │ │ │ + strdeq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x00678c98 │ │ │ │ + rsbeq r8, r7, r0, lsr sl │ │ │ │ + rsbeq r8, r7, r0, ror #23 │ │ │ │ + rsbeq r8, r7, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr fp │ │ │ │ - rsbeq r8, r7, r0, lsr #18 │ │ │ │ - rsbeq r8, r7, ip, lsl #14 │ │ │ │ - rsbeq r8, r7, r0, asr r7 │ │ │ │ + rsbeq r8, r7, r0, lsr #20 │ │ │ │ + rsbeq r8, r7, ip, lsl #16 │ │ │ │ + rsbeq r8, r7, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 381684 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 381688 │ │ │ │ @@ -309609,28 +309609,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3816a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381514 │ │ │ │ ldr r3, [pc, #116] @ 3816a8 │ │ │ │ ldr ip, [pc, #116] @ 3816ac │ │ │ │ ldr r1, [pc, #116] @ 3816b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3816b4 │ │ │ │ @@ -309643,31 +309643,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381514 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, r8, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r2, r8, asr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, r2, r0, lsl #18 │ │ │ │ andeq r2, r0, r4, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, r8, asr r8 │ │ │ │ - rsbseq sp, sl, r0, lsr #27 │ │ │ │ - rsbeq r8, r7, r0, lsr r8 │ │ │ │ - rsbeq r6, r7, r0, lsr #24 │ │ │ │ + rsbeq r8, r7, r8, asr r9 │ │ │ │ + rsbseq sp, sl, r0, lsr #29 │ │ │ │ + rsbeq r8, r7, r0, lsr r9 │ │ │ │ + rsbeq r6, r7, r0, lsr #26 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r8, r7, r8, asr r8 │ │ │ │ + rsbeq r8, r7, r8, asr r9 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -309703,37 +309703,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #76] @ 3817b8 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq lr, r4, r0, ror #30 │ │ │ │ - rsbeq r8, r7, ip, lsr #15 │ │ │ │ - rsbeq r8, r7, r8, lsl #15 │ │ │ │ + rsbeq r8, r7, ip, lsr #17 │ │ │ │ + rsbeq r8, r7, r8, lsl #17 │ │ │ │ │ │ │ │ 003817bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309771,15 +309771,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 38183c │ │ │ │ ldr r0, [pc, #212] @ 381938 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753da0 │ │ │ │ + bl 753e98 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 381900 │ │ │ │ ldr sl, [pc, #184] @ 38193c │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -309826,17 +309826,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq lr, r4, ip, lsl lr │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - ldrheq sp, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r6, r7, r0, asr #18 │ │ │ │ - ldrdeq r8, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq sp, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r7, r0, asr #20 │ │ │ │ + ldrdeq r8, [r7], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00381954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309850,15 +309850,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389e94 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389e94 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 38197c │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253840 │ │ │ │ @@ -309942,39 +309942,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 381b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381a0c │ │ │ │ ldr r0, [pc, #52] @ 381b64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381a0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, r8, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r2, r8, lsr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, r2, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r8, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r8, r7, r4, lsl r4 │ │ │ │ + strdeq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r8, r7, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 3824c4 │ │ │ │ ldr r1, [pc, #2372] @ 3824c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310054,15 +310054,15 @@ │ │ │ │ bne 382084 │ │ │ │ ldr r0, [pc, #2096] @ 3824e4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #2072] @ 3824e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310085,28 +310085,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3824f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381c34 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 381c10 │ │ │ │ @@ -310176,25 +310176,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 38250c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381bcc │ │ │ │ mov r0, r7 │ │ │ │ bl 3819bc │ │ │ │ b 381e44 │ │ │ │ ldr r3, [pc, #1568] @ 382510 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -310213,27 +310213,27 @@ │ │ │ │ beq 382374 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 382514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [pc, #1436] @ 382518 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 38239c │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -310360,21 +310360,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #936] @ 382540 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381c28 │ │ │ │ ldr r3, [pc, #912] @ 382544 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381c34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310389,34 +310389,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 382548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381c34 │ │ │ │ ldr r0, [pc, #780] @ 38254c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381bcc │ │ │ │ ldr r3, [pc, #756] @ 382550 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382274 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -310442,75 +310442,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 382558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 382138 │ │ │ │ ldr r0, [pc, #584] @ 38255c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381c34 │ │ │ │ ldr r0, [pc, #544] @ 382560 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381c34 │ │ │ │ tst r9, #15 │ │ │ │ bne 381ff8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d450 │ │ │ │ b 381ff8 │ │ │ │ ldr r0, [pc, #488] @ 382564 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381f74 │ │ │ │ bl 37d3b0 │ │ │ │ b 382060 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382280 │ │ │ │ b 382138 │ │ │ │ ldr r0, [pc, #436] @ 382568 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 382138 │ │ │ │ ldr r2, [pc, #260] @ 3824d8 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 38256c │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -310521,15 +310521,15 @@ │ │ │ │ beq 382414 │ │ │ │ ldr r0, [pc, #368] @ 382570 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381c34 │ │ │ │ ldr r3, [pc, #332] @ 382574 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310546,81 +310546,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 382578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381cdc │ │ │ │ ldr r0, [pc, #208] @ 38257c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 381cdc │ │ │ │ umullseq r9, r2, ip, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r2, r4, lsl #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq sp, sl, ip, lsl #15 │ │ │ │ + rsbseq sp, sl, ip, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r9, r2, r0, ror #3 │ │ │ │ addseq r9, r2, ip, lsl #3 │ │ │ │ - rsbeq r8, r7, r0, lsr r3 │ │ │ │ + rsbeq r8, r7, r0, lsr r4 │ │ │ │ ldrdeq lr, [r4], r4 │ │ │ │ muleq r0, r0, r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, r4, lsr #7 │ │ │ │ + rsbeq r8, r7, r4, lsr #9 │ │ │ │ ldrdeq lr, [r4], ip │ │ │ │ - @ instruction: 0x007ad596 │ │ │ │ - rsbeq sp, sl, r0, lsl r8 │ │ │ │ - rsbeq r8, r7, ip, lsl r1 │ │ │ │ + @ instruction: 0x007ad696 │ │ │ │ + rsbeq sp, sl, r0, lsl r9 │ │ │ │ + rsbeq r8, r7, ip, lsl r2 │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ - @ instruction: 0x00678098 │ │ │ │ + @ instruction: 0x00678198 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ - rsbeq r8, r7, ip, lsr r2 │ │ │ │ - rsbseq sp, sl, r4, lsr #8 │ │ │ │ + rsbeq r8, r7, ip, lsr r3 │ │ │ │ + rsbseq sp, sl, r4, lsr #10 │ │ │ │ addseq r8, r2, r4, ror lr │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ @ instruction: 0x00928db4 │ │ │ │ addseq r8, r2, r8, asr sp │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r8, r2, r0, lsl sp │ │ │ │ addseq r8, r2, ip, asr #25 │ │ │ │ - rsbeq r8, r7, r4, lsl #3 │ │ │ │ - strheq r8, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r8, r7, r4, lsl #5 │ │ │ │ + strheq r8, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ - rsbeq r8, r7, r0, lsl #3 │ │ │ │ - rsbeq r7, r7, ip, ror #26 │ │ │ │ - rsbseq sp, sl, r2, ror #2 │ │ │ │ + rsbeq r8, r7, r0, lsl #5 │ │ │ │ + rsbeq r7, r7, ip, ror #28 │ │ │ │ + rsbseq sp, sl, r2, ror #4 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - rsbeq r7, r7, ip, lsr pc │ │ │ │ - rsbeq r7, r7, r8, asr #28 │ │ │ │ - rsbeq r8, r7, r4, asr #1 │ │ │ │ - rsbeq r7, r7, ip, ror lr │ │ │ │ - rsbeq r7, r7, r8, ror #29 │ │ │ │ + rsbeq r8, r7, ip, lsr r0 │ │ │ │ + rsbeq r7, r7, r8, asr #30 │ │ │ │ + rsbeq r8, r7, r4, asr #3 │ │ │ │ + rsbeq r7, r7, ip, ror pc │ │ │ │ + rsbeq r7, r7, r8, ror #31 │ │ │ │ addeq lr, r4, r4, asr #5 │ │ │ │ - rsbeq r7, r7, r0, lsl ip │ │ │ │ + rsbeq r7, r7, r0, lsl sp │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - ldrdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r7, r7, r8, lsl ip │ │ │ │ + ldrdeq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r7, r8, lsl sp │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 3825d0 │ │ │ │ @@ -310679,15 +310679,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 382684 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq lr, r4, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 382874 │ │ │ │ mov r8, r1 │ │ │ │ @@ -310703,30 +310703,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 382884 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 382888 │ │ │ │ ldr r1, [pc, #408] @ 38288c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3817bc │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -310804,24 +310804,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 382894 │ │ │ │ ldr r0, [pc, #52] @ 382898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq ip, sl, r4, ror sp │ │ │ │ + rsbseq ip, sl, r4, ror lr │ │ │ │ addseq r8, r2, r0, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r8, [r7], #-0 @ │ │ │ │ - ldrdeq r8, [r7], #-8 @ │ │ │ │ - rsbeq r8, r5, r4, lsr #31 │ │ │ │ - rsbeq r1, sl, r0, lsr #4 │ │ │ │ + strdeq r8, [r7], #-16 @ │ │ │ │ + ldrdeq r8, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r5, r4, lsr #1 │ │ │ │ + rsbeq r1, sl, r0, lsr #6 │ │ │ │ addseq r8, r2, r4, lsl #12 │ │ │ │ - rsbeq r7, r7, r4, ror pc │ │ │ │ - @ instruction: 0x00669d98 │ │ │ │ + rsbeq r8, r7, r4, ror r0 │ │ │ │ + @ instruction: 0x00669e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 382980 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -310829,25 +310829,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 382984 │ │ │ │ ldr r1, [pc, #188] @ 382988 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #168] @ 38298c │ │ │ │ ldr r1, [pc, #168] @ 382990 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #136] @ 382994 │ │ │ │ ldr r3, [pc, #136] @ 382998 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 38299c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -310859,31 +310859,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 3829a8 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, sl, r0, ror fp │ │ │ │ - rsbeq r8, r5, ip, asr #27 │ │ │ │ - rsbeq r1, sl, r4, asr #32 │ │ │ │ - @ instruction: 0x00669098 │ │ │ │ - rsbeq r2, r6, r0, ror r2 │ │ │ │ + rsbseq ip, sl, r0, ror ip │ │ │ │ + rsbeq r8, r5, ip, asr #29 │ │ │ │ + rsbeq r1, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x00669198 │ │ │ │ + rsbeq r2, r6, r0, ror r3 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ ldrdeq sp, [r4], ip │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310919,132 +310919,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 382a5c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3819bc │ │ │ │ - ldrsheq ip, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r7, r7, ip, ror sp │ │ │ │ - @ instruction: 0x00677d94 │ │ │ │ + ldrsheq ip, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r7, ip, ror lr │ │ │ │ + @ instruction: 0x00677e94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 382ab8 │ │ │ │ ldr r2, [pc, #64] @ 382abc │ │ │ │ ldr r1, [pc, #64] @ 382ac0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 415f5c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 381954 │ │ │ │ - rsbseq ip, sl, r4, lsr #19 │ │ │ │ - rsbeq r7, r7, r8, lsr #26 │ │ │ │ - rsbeq r7, r7, r0, asr #26 │ │ │ │ + rsbseq ip, sl, r4, lsr #21 │ │ │ │ + rsbeq r7, r7, r8, lsr #28 │ │ │ │ + rsbeq r7, r7, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 382b74 │ │ │ │ ldr r2, [pc, #152] @ 382b78 │ │ │ │ ldr r1, [pc, #152] @ 382b7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #120] @ 382b80 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 753bd4 │ │ │ │ + bl 753ccc │ │ │ │ ldr r2, [pc, #88] @ 382b84 │ │ │ │ ldr r1, [pc, #88] @ 382b88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 381718 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, sl, r0, asr #18 │ │ │ │ - rsbeq r7, r7, r0, asr #25 │ │ │ │ - ldrdeq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, sl, r0, asr #20 │ │ │ │ + rsbeq r7, r7, r0, asr #27 │ │ │ │ + ldrdeq r7, [r7], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r8, r5, r8, ror #22 │ │ │ │ - rsbeq r0, sl, r0, ror #27 │ │ │ │ + rsbeq r8, r5, r8, ror #24 │ │ │ │ + rsbeq r0, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 382b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sp, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 382c0c │ │ │ │ ldr r2, [pc, #88] @ 382c10 │ │ │ │ ldr r1, [pc, #88] @ 382c14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382bec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 52267c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq ip, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r7, r7, r0, lsr ip │ │ │ │ - rsbeq r7, r7, r8, asr #24 │ │ │ │ + ldrheq ip, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r7, r0, lsr sp │ │ │ │ + rsbeq r7, r7, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 382cdc │ │ │ │ ldr r3, [pc, #172] @ 382ce0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -311088,15 +311088,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00677b98 │ │ │ │ + @ instruction: 0x00677c98 │ │ │ │ addseq r8, r2, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 382d60 │ │ │ │ ldr r2, [pc, #92] @ 382d64 │ │ │ │ @@ -311104,32 +311104,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 382d6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #64] @ 382d70 │ │ │ │ ldr r3, [pc, #64] @ 382d74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, sl, ip, ror #14 │ │ │ │ - rsbeq r8, r5, ip, ror r9 │ │ │ │ - rsbeq r0, sl, ip, ror #16 │ │ │ │ + rsbseq ip, sl, ip, ror #16 │ │ │ │ + rsbeq r8, r5, ip, ror sl │ │ │ │ + rsbeq r0, sl, ip, ror #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00382d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -311139,27 +311139,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 382dd8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r7, r7, r8, ror #20 │ │ │ │ + rsbeq r7, r7, r8, ror #22 │ │ │ │ │ │ │ │ 00382ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -311168,50 +311168,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 382e80 │ │ │ │ ldr r0, [pc, #124] @ 382e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r1, [pc, #116] @ 382e94 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f264 │ │ │ │ + bl 74f35c │ │ │ │ mov r0, r5 │ │ │ │ - bl 813ff0 │ │ │ │ + bl 8140e8 │ │ │ │ ldr r3, [pc, #92] @ 382e98 │ │ │ │ ldr r1, [pc, #92] @ 382e9c │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33eb44 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751190 │ │ │ │ + bl 751288 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 382e14 │ │ │ │ addseq r8, r2, r0, lsr #32 │ │ │ │ - rsbeq r7, r7, r8, lsl #20 │ │ │ │ - rsbeq r3, sl, r0, lsl #23 │ │ │ │ + rsbeq r7, r7, r8, lsl #22 │ │ │ │ + rsbeq r3, sl, r0, lsl #25 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x0071329c │ │ │ │ - @ instruction: 0x0067799c │ │ │ │ + @ instruction: 0x0071339c │ │ │ │ + @ instruction: 0x00677a9c │ │ │ │ │ │ │ │ 00382ea4 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311244,15 +311244,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sp, r4, ip, asr sl │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38db8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -311263,25 +311263,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #108] @ 382ff8 │ │ │ │ ldr r1, [pc, #108] @ 382ffc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #76] @ 383000 │ │ │ │ ldr ip, [pc, #76] @ 383004 │ │ │ │ ldr r3, [pc, #76] @ 383008 │ │ │ │ ldr r1, [pc, #76] @ 38300c │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -311289,23 +311289,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq ip, sl, r0, lsr #10 │ │ │ │ - rsbeq r8, r5, r4, lsr #14 │ │ │ │ - rsbeq r0, sl, r0, lsr #19 │ │ │ │ - @ instruction: 0x00677898 │ │ │ │ - strheq r7, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq ip, sl, r0, lsr #12 │ │ │ │ + rsbeq r8, r5, r4, lsr #16 │ │ │ │ + rsbeq r0, sl, r0, lsr #21 │ │ │ │ + @ instruction: 0x00677998 │ │ │ │ + strheq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r3, r1, ip, lsl r1 │ │ │ │ - rsbeq r7, r7, ip, lsl #17 │ │ │ │ + rsbseq r3, r1, ip, lsl r2 │ │ │ │ + rsbeq r7, r7, ip, lsl #19 │ │ │ │ addseq r7, r0, r0, asr #12 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311413,22 +311413,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9af334 │ │ │ │ + bl 9af42c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 815044 │ │ │ │ + b 81513c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -311444,15 +311444,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -311486,25 +311486,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 38334c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 38334c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9abf50 │ │ │ │ + bl 9ac048 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253840 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 38332c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bfdbc │ │ │ │ + bl 9bfeb4 │ │ │ │ b 3832a4 │ │ │ │ ldr r3, [pc, #60] @ 383370 │ │ │ │ ldr r1, [pc, #60] @ 383374 │ │ │ │ ldr r0, [pc, #60] @ 383378 │ │ │ │ ldr r2, [pc, #60] @ 38337c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -311515,21 +311515,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 383388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, r7, r8, lsl r6 │ │ │ │ - rsbeq r7, r7, r4, lsr #12 │ │ │ │ + ldrsbeq ip, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r7, r7, r8, lsl r7 │ │ │ │ + rsbeq r7, r7, r4, lsr #14 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - ldrheq ip, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r7, r8, lsr r6 │ │ │ │ - rsbeq r7, r7, ip, asr #12 │ │ │ │ + ldrheq ip, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, r7, r8, lsr r7 │ │ │ │ + rsbeq r7, r7, ip, asr #14 │ │ │ │ │ │ │ │ 0038338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -311603,45 +311603,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 38353c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383410 │ │ │ │ ldr r0, [pc, #64] @ 383540 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383410 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r8, asr #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, r2, r4, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r7, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r7, r7, r0, asr #10 │ │ │ │ + strdeq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r7, r0, asr #12 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38355c │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 383574 │ │ │ │ mov r0, #0 │ │ │ │ @@ -311654,15 +311654,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 81611c │ │ │ │ + bl 816214 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -311714,15 +311714,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9b0fd0 │ │ │ │ + bl 9b10c8 │ │ │ │ ldr r1, [pc, #192] @ 383748 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5ac220 │ │ │ │ b 38361c │ │ │ │ ldr r0, [pc, #176] @ 38374c │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -311743,42 +311743,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 383758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383608 │ │ │ │ ldr r0, [pc, #56] @ 38375c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383608 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, asr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, ip, lsr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009277f8 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r4, lsl #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r7, r4, lsl #7 │ │ │ │ - rsbeq r7, r7, r4, asr #7 │ │ │ │ + rsbeq r7, r7, r4, lsl #9 │ │ │ │ + rsbeq r7, r7, r4, asr #9 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -311794,19 +311794,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 3837cc │ │ │ │ ldr r0, [pc, #28] @ 3837d0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b00c0 │ │ │ │ - rsbeq r7, r7, ip, ror r3 │ │ │ │ + b 9b01b8 │ │ │ │ + rsbeq r7, r7, ip, ror r4 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -311878,16 +311878,16 @@ │ │ │ │ addseq r7, r2, r8, lsl #12 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - @ instruction: 0x007abc90 │ │ │ │ - strheq r7, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x007abd90 │ │ │ │ + strheq r7, [r7], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00383914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312012,31 +312012,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38397c │ │ │ │ ldr r0, [pc, #84] @ 383ba8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38397c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, ip, asr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, r2, ip, lsl #9 │ │ │ │ @@ -312046,16 +312046,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, r0, lsr #7 │ │ │ │ andeq r1, r0, ip, asr pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r7, ip, lsr #32 │ │ │ │ - rsbeq r7, r7, r8, ror r0 │ │ │ │ + rsbeq r7, r7, ip, lsr #2 │ │ │ │ + rsbeq r7, r7, r8, ror r1 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -312087,15 +312087,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 383cb0 │ │ │ │ @@ -312134,17 +312134,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r7, r2, r4, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r4, lsl r2 │ │ │ │ - rsbseq fp, sl, r0, lsr r8 │ │ │ │ - rsbeq r6, r7, r0, ror ip │ │ │ │ - rsbeq r6, r7, r4, lsr pc │ │ │ │ + rsbseq fp, sl, r0, lsr r9 │ │ │ │ + rsbeq r6, r7, r0, ror sp │ │ │ │ + rsbeq r7, r7, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 383d4c │ │ │ │ @@ -312189,15 +312189,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383f24 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383dec │ │ │ │ - bl 8153e0 │ │ │ │ + bl 8154d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 383e10 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -312292,41 +312292,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383dd4 │ │ │ │ ldr r0, [pc, #60] @ 383fe4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 383dd4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r0, rrx │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r6, r2, r4, asr #30 │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r4, lsr #25 │ │ │ │ - strheq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, r7, r4, lsr #27 │ │ │ │ + strheq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 38421c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312340,17 +312340,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 3841d4 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 384180 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 384190 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -312370,48 +312370,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 384068 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 3841e0 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3841e0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r3, [pc, #268] @ 384224 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 8154a8 │ │ │ │ + bl 8155a0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 384228 │ │ │ │ ldr r3, [pc, #212] @ 384220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -312421,17 +312421,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 384140 │ │ │ │ ldr r2, [pc, #128] @ 38422c │ │ │ │ @@ -312445,17 +312445,17 @@ │ │ │ │ bne 384218 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5ac1ac │ │ │ │ cmp r1, #0 │ │ │ │ bge 384048 │ │ │ │ b 38418c │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #5 │ │ │ │ - bl 80c59c │ │ │ │ + bl 80c694 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 384190 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -312482,41 +312482,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 815014 │ │ │ │ + bl 81510c │ │ │ │ ldr r0, [pc, #164] @ 38431c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 817aac │ │ │ │ + bl 817ba4 │ │ │ │ ldr r3, [pc, #144] @ 384320 │ │ │ │ ldr r2, [pc, #144] @ 384324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 384328 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #104] @ 38432c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 384330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -312527,18 +312527,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq ip, r4, r0, asr #14 │ │ │ │ - rsbseq fp, sl, r0, lsl #5 │ │ │ │ - strdeq r7, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq pc, r9, r8, ror r6 @ │ │ │ │ - strheq r6, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq fp, sl, r0, lsl #7 │ │ │ │ + strdeq r7, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r9, r8, ror r7 @ │ │ │ │ + strheq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00384334 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 384380 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -312564,15 +312564,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -312585,15 +312585,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -312608,15 +312608,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 384534 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -312629,15 +312629,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -312659,15 +312659,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3844e0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, r2, r0, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r2, r4, lsr r9 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -312817,33 +312817,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 384828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384654 │ │ │ │ ldr r0, [pc, #92] @ 38482c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384654 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq r6, r2, ip, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009267f4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @@ -312853,16 +312853,16 @@ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r8, asr #9 │ │ │ │ - rsbeq r6, r7, r4, lsl r5 │ │ │ │ + rsbeq r6, r7, r8, asr #11 │ │ │ │ + rsbeq r6, r7, r4, lsl r6 │ │ │ │ │ │ │ │ 00384830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312979,31 +312979,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 384aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384898 │ │ │ │ ldr r0, [pc, #84] @ 384aa4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384898 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009265d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009265b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, r2, r0, ror r5 │ │ │ │ @@ -313013,16 +313013,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ umullseq r6, r2, r0, r4 │ │ │ │ andeq r4, r0, r4, ror #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r7, r4, asr #6 │ │ │ │ + strdeq r6, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, r7, r4, asr #8 │ │ │ │ │ │ │ │ 00384aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -313128,25 +313128,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 384d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384b04 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 384b04 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 384bdc │ │ │ │ @@ -313154,15 +313154,15 @@ │ │ │ │ b 384b04 │ │ │ │ ldr r0, [pc, #92] @ 384d18 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384b04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq r6, r2, r4, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r2, ip, lsr #6 │ │ │ │ addseq r6, r2, r0, lsl r3 │ │ │ │ @@ -313172,16 +313172,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r0, ror #2 │ │ │ │ - rsbeq r6, r7, ip, lsl #3 │ │ │ │ + rsbeq r6, r7, r0, ror #4 │ │ │ │ + rsbeq r6, r7, ip, lsl #5 │ │ │ │ │ │ │ │ 00384d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -313301,24 +313301,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 385030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384dbc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384e9c │ │ │ │ b 384da8 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -313343,46 +313343,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 385034 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 384dbc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384ff8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 384fe4 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384fe8 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 384da8 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384fd0 │ │ │ │ b 384fe8 │ │ │ │ ldrsbeq r6, [r2], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, sl, r0, asr #14 │ │ │ │ + rsbseq sl, sl, r0, asr #16 │ │ │ │ addseq r6, r2, ip, lsr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, r2, r8, asr r0 │ │ │ │ andeq r2, r0, ip, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq r5, r3, r0, asr #16 │ │ │ │ - rsbeq r5, r7, r8, ror #30 │ │ │ │ - rsbeq r5, r7, r8, asr #30 │ │ │ │ + rsbeq r6, r7, r8, rrx │ │ │ │ + rsbeq r6, r7, r8, asr #32 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -313421,15 +313421,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313474,15 +313474,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 38517c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313645,15 +313645,15 @@ │ │ │ │ bne 3855f4 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 385558 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -313668,35 +313668,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #448] @ 3856a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81536c │ │ │ │ + bl 815464 │ │ │ │ ldr r2, [pc, #400] @ 3856a8 │ │ │ │ ldr r3, [pc, #380] @ 385698 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -313728,31 +313728,31 @@ │ │ │ │ beq 38559c │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 3855e4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r2, [pc, #248] @ 3856b0 │ │ │ │ ldr r3, [pc, #220] @ 385698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385690 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 80c59c │ │ │ │ + b 80c694 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3855a8 │ │ │ │ ldr r3, [pc, #184] @ 3856b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 385448 │ │ │ │ ldr r3, [pc, #168] @ 3856b8 │ │ │ │ @@ -313769,44 +313769,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3856c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38544c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 3856c4 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 385448 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r2, r4, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, r2, r0, lsl #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r5, r2, r4, lsl #18 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r5, r2, r4, ror #16 │ │ │ │ andeq r2, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r5, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r5, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r5, [r7], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 003856c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -314025,15 +314025,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314263,15 +314263,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 385e20 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 385bd4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314487,15 +314487,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 816114 │ │ │ │ + bl 81620c │ │ │ │ ldr r2, [pc, #964] @ 386548 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 38654c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -314655,15 +314655,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 25432c │ │ │ │ b 385e8c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314879,15 +314879,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 25432c │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 3865f8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -315256,15 +315256,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 386938 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 38697c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 386ba0 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 386c84 │ │ │ │ @@ -315303,19 +315303,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 386e10 │ │ │ │ b 386cfc │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r8, sl, r8, lsl fp │ │ │ │ - rsbseq r8, sl, r4, lsl #22 │ │ │ │ + rsbseq r8, sl, r8, lsl ip │ │ │ │ + rsbseq r8, sl, r4, lsl #24 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbseq r8, sl, ip, lsr r9 │ │ │ │ + rsbseq r8, sl, ip, lsr sl │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00386e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -315348,21 +315348,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -315481,15 +315481,15 @@ │ │ │ │ bl 253534 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 817734 │ │ │ │ + bl 81782c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -315503,15 +315503,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 8152f8 │ │ │ │ + bl 8153f0 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -315523,15 +315523,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 815068 │ │ │ │ + b 815160 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 3874d0 │ │ │ │ @@ -315566,15 +315566,15 @@ │ │ │ │ bne 387428 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38732c │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -315589,21 +315589,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #540] @ 3874e0 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -315645,28 +315645,28 @@ │ │ │ │ beq 387370 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 387418 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r2, [pc, #352] @ 3874ec │ │ │ │ ldr r3, [pc, #324] @ 3874d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3874cc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80c59c │ │ │ │ + b 80c694 │ │ │ │ ldr r1, [pc, #304] @ 3874f0 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -315685,15 +315685,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3874cc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 38737c │ │ │ │ ldr r3, [pc, #200] @ 3874f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38722c │ │ │ │ ldr r3, [pc, #184] @ 3874fc │ │ │ │ @@ -315710,31 +315710,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 387504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 387230 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 387508 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38722c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r2, r8, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r2, r0, asr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -315742,16 +315742,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ umullseq r3, r2, r0, sl │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r3, r2, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r3, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, r7, r8, lsl fp │ │ │ │ + strdeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r3, r7, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387534 │ │ │ │ @@ -315938,15 +315938,15 @@ │ │ │ │ beq 387824 │ │ │ │ ldr r3, [pc, #448] @ 3879bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3878e4 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 815aec │ │ │ │ + bl 815be4 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38798c │ │ │ │ ldr r2, [pc, #404] @ 3879c0 │ │ │ │ ldr r3, [pc, #388] @ 3879b4 │ │ │ │ @@ -315981,23 +315981,23 @@ │ │ │ │ beq 38795c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3879d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3877c4 │ │ │ │ ldr r3, [pc, #232] @ 3879d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387808 │ │ │ │ @@ -316014,32 +316014,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3879d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 387808 │ │ │ │ ldr r0, [pc, #120] @ 3879dc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3877c4 │ │ │ │ ldr r0, [pc, #96] @ 3879e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 387808 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3879e4 │ │ │ │ ldr r1, [pc, #80] @ 3879e8 │ │ │ │ ldr r0, [pc, #80] @ 3879ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3879f0 │ │ │ │ @@ -316051,22 +316051,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r2, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009235f0 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r7, ip, lsr #14 │ │ │ │ + rsbeq r3, r7, ip, lsr #16 │ │ │ │ andeq r3, r0, r4, lsl fp │ │ │ │ - rsbeq r3, r7, r8, ror #14 │ │ │ │ - rsbeq r3, r7, r0, lsl #14 │ │ │ │ - rsbeq r3, r7, r8, lsl #15 │ │ │ │ - rsbseq r7, sl, r8, ror fp │ │ │ │ - strheq r2, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r3, r7, r0, lsr #15 │ │ │ │ + rsbeq r3, r7, r8, ror #16 │ │ │ │ + rsbeq r3, r7, r0, lsl #16 │ │ │ │ + rsbeq r3, r7, r8, lsl #17 │ │ │ │ + rsbseq r7, sl, r8, ror ip │ │ │ │ + strheq r3, [r7], #-8 @ │ │ │ │ + rsbeq r3, r7, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 387a58 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -316152,15 +316152,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 387b0c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 387b0c │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00387b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -316267,15 +316267,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00387d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316283,25 +316283,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 815e64 │ │ │ │ + bl 815f5c │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 387d9c │ │ │ │ cmp r0, #1 │ │ │ │ beq 387dd8 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 815f10 │ │ │ │ + bl 816008 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -316318,17 +316318,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 387e88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ tst r8, #8 │ │ │ │ bne 387e60 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 387e6c │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -316349,43 +316349,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 387d68 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 387d68 │ │ │ │ mov r0, r5 │ │ │ │ bl 387c5c │ │ │ │ b 387d68 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38cf00 │ │ │ │ b 387d68 │ │ │ │ - rsbseq r7, sl, r0, asr r7 │ │ │ │ - @ instruction: 0x00672b90 │ │ │ │ - @ instruction: 0x00673394 │ │ │ │ + rsbseq r7, sl, r0, asr r8 │ │ │ │ + @ instruction: 0x00672c90 │ │ │ │ + @ instruction: 0x00673494 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387f20 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387ecc │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316398,15 +316398,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 387d20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387eb4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -316435,26 +316435,26 @@ │ │ │ │ bl 38531c │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #52] @ 388008 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 815510 │ │ │ │ + bl 815608 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316543,15 +316543,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 388098 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 81611c │ │ │ │ + bl 816214 │ │ │ │ ldr r3, [pc, #332] @ 3882b8 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316561,15 +316561,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 388098 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 3880dc │ │ │ │ mov r1, #0 │ │ │ │ - bl 81611c │ │ │ │ + bl 816214 │ │ │ │ ldr r3, [pc, #264] @ 3882bc │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 387f50 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -316624,19 +316624,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 3880dc │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 3880dc │ │ │ │ b 388098 │ │ │ │ - rsbseq r7, sl, r2, ror r4 │ │ │ │ - rsbseq r7, sl, r7, asr r4 │ │ │ │ + rsbseq r7, sl, r2, ror r5 │ │ │ │ + rsbseq r7, sl, r7, asr r5 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r7, sl, r0, asr #7 │ │ │ │ + rsbseq r7, sl, r0, asr #9 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316665,17 +316665,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -316716,15 +316716,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 388480 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -316735,21 +316735,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3883c4 │ │ │ │ blx r3 │ │ │ │ b 3883c4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #24] @ 388484 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -316886,15 +316886,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3888ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 388898 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -317001,38 +317001,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388a3c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 387c5c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ b 3887b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 387c5c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r2, [pc, #520] @ 388ab8 │ │ │ │ ldr r3, [pc, #472] @ 388a8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388a3c │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80c59c │ │ │ │ + b 80c694 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3887a8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3885ec │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 38870c │ │ │ │ @@ -317071,26 +317071,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3886a0 │ │ │ │ ldr r2, [pc, #224] @ 388ac0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3886a0 │ │ │ │ @@ -317107,15 +317107,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 388ad8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3886a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 388adc │ │ │ │ ldr r1, [pc, #148] @ 388ae0 │ │ │ │ ldr r0, [pc, #148] @ 388ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317134,37 +317134,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r2, r2, ip, ror r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r2, r8, ror #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009227d4 │ │ │ │ - @ instruction: 0x007a6e94 │ │ │ │ + @ instruction: 0x007a6f94 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r2, r2, r4, asr #13 │ │ │ │ addseq r2, r2, r0, ror #12 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r2, r2, r0, asr #11 │ │ │ │ addseq r2, r2, ip, ror #10 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r2, r7, r4, lsl r8 │ │ │ │ + rsbeq r2, r7, r4, lsl r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r7, r8, lsl #16 │ │ │ │ + rsbeq r2, r7, r8, lsl #18 │ │ │ │ addseq r1, r3, r4, lsr #26 │ │ │ │ - strdeq r2, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r6, sl, r4, asr #21 │ │ │ │ - rsbeq r1, r7, r4, lsl #30 │ │ │ │ - rsbeq r2, r7, r0, asr r7 │ │ │ │ + strdeq r2, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, sl, r4, asr #23 │ │ │ │ + rsbeq r2, r7, r4 │ │ │ │ + rsbeq r2, r7, r0, asr r8 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r6, sl, r0, lsr #21 │ │ │ │ - rsbeq r1, r7, r0, ror #29 │ │ │ │ - rsbeq r2, r7, r4, lsl r7 │ │ │ │ + rsbseq r6, sl, r0, lsr #23 │ │ │ │ + rsbeq r1, r7, r0, ror #31 │ │ │ │ + rsbeq r2, r7, r4, lsl r8 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -317182,17 +317182,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 38531c │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -317219,15 +317219,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00388bf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -317280,22 +317280,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #156] @ 388da0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 388bf8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -317364,15 +317364,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 388f60 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -317443,17 +317443,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 255760 │ │ │ │ @ instruction: 0x00921fdc │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ - rsbseq r6, sl, ip, asr #11 │ │ │ │ - rsbeq r1, r7, ip, lsl #20 │ │ │ │ - strdeq r2, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, sl, ip, asr #13 │ │ │ │ + rsbeq r1, r7, ip, lsl #22 │ │ │ │ + strdeq r2, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -317523,22 +317523,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #152] @ 389168 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 388bf8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -317721,15 +317721,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 389380 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 3892ac │ │ │ │ ldr r2, [pc, #220] @ 3894a8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3891dc │ │ │ │ @@ -317746,30 +317746,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3894b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3891dc │ │ │ │ ldr r0, [pc, #108] @ 3894b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3891dc │ │ │ │ ldr r3, [pc, #84] @ 3894bc │ │ │ │ ldr r1, [pc, #84] @ 3894c0 │ │ │ │ ldr r0, [pc, #84] @ 3894c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3894c8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -317784,19 +317784,19 @@ │ │ │ │ @ instruction: 0x00921bbc │ │ │ │ addeq r7, r4, r0, lsl r7 │ │ │ │ @ instruction: 0x00921ab8 │ │ │ │ umullseq r1, r2, r0, sl │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, ip, lsr lr │ │ │ │ - rsbeq r1, r7, r4, ror lr │ │ │ │ - rsbseq r6, sl, r4, lsr #1 │ │ │ │ - rsbeq r1, r7, r4, ror #9 │ │ │ │ - rsbeq r1, r7, r8, lsl #29 │ │ │ │ + rsbeq r1, r7, ip, lsr pc │ │ │ │ + rsbeq r1, r7, r4, ror pc │ │ │ │ + rsbseq r6, sl, r4, lsr #3 │ │ │ │ + rsbeq r1, r7, r4, ror #11 │ │ │ │ + rsbeq r1, r7, r8, lsl #31 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 003894cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -317863,15 +317863,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r2, [pc, #484] @ 3897d8 │ │ │ │ ldr r3, [pc, #460] @ 3897c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -317961,47 +317961,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3897ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 389538 │ │ │ │ ldr r0, [pc, #72] @ 3897f0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 389538 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r2, r4, lsl r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrheq r5, [sl], #-245 @ 0xffffff0b @ │ │ │ │ + ldrheq r6, [sl], #-5 @ │ │ │ │ addseq r1, r2, r0, lsl #17 │ │ │ │ addseq r1, r2, r8, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq r0, r3, r8, ror #31 │ │ │ │ - @ instruction: 0x00671b94 │ │ │ │ - ldrdeq r1, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x00671c94 │ │ │ │ + ldrdeq r1, [r7], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 003897f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -318020,15 +318020,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 389864 │ │ │ │ ldr r2, [pc, #372] @ 3899bc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 389914 │ │ │ │ - bl 8153e0 │ │ │ │ + bl 8154d8 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -318090,42 +318090,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3899d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389854 │ │ │ │ ldr r0, [pc, #60] @ 3899d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389854 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009215f0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r2, r4, ror r5 │ │ │ │ addseq r1, r2, r4, asr #10 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, ip, asr #20 │ │ │ │ - rsbeq r1, r7, r0, ror #20 │ │ │ │ + rsbeq r1, r7, ip, asr #22 │ │ │ │ + rsbeq r1, r7, r0, ror #22 │ │ │ │ │ │ │ │ 003899dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -318143,15 +318143,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 815280 │ │ │ │ + bl 815378 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -318170,51 +318170,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 389bbc │ │ │ │ - bl 8ad5d4 │ │ │ │ + bl 8ad6cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 389c44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816068 │ │ │ │ + bl 816160 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389c78 │ │ │ │ ldr r1, [pc, #496] @ 389cb8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8146b0 │ │ │ │ + bl 8147a8 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 389be0 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389b7c │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389bb0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ mov r0, r4 │ │ │ │ bl 383d84 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 814ba0 │ │ │ │ + bl 814c98 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 389cbc │ │ │ │ ldr r3, [pc, #360] @ 389cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318237,23 +318237,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 25432c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389b1c │ │ │ │ - bl 98bcd8 │ │ │ │ + bl 98bdd0 │ │ │ │ mov r2, r0 │ │ │ │ b 389b1c │ │ │ │ ldr r1, [pc, #256] @ 389cc4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8146b0 │ │ │ │ + bl 8147a8 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 389ae8 │ │ │ │ ldr r3, [pc, #224] @ 389cc8 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -318284,47 +318284,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 389ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mvn r0, #0 │ │ │ │ b 389b3c │ │ │ │ ldr r3, [pc, #100] @ 389ce4 │ │ │ │ ldr ip, [pc, #100] @ 389ce8 │ │ │ │ ldr r1, [pc, #100] @ 389cec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 389cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 389c70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r0, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ strdeq r6, [r4], r8 │ │ │ │ @ instruction: 0x009212d8 │ │ │ │ - rsbeq r1, r7, ip, ror #17 │ │ │ │ + rsbeq r1, r7, ip, ror #19 │ │ │ │ strdeq r6, [r4], ip │ │ │ │ - rsbeq r1, r7, r4, ror r8 │ │ │ │ - rsbeq r1, r7, r0, ror #16 │ │ │ │ - rsbeq r1, r7, r4, lsr r8 │ │ │ │ - rsbseq r5, sl, r0, asr #17 │ │ │ │ - rsbeq r1, r7, r4, asr #15 │ │ │ │ - strdeq r0, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r7, r4, ror r9 │ │ │ │ + rsbeq r1, r7, r0, ror #18 │ │ │ │ + rsbeq r1, r7, r4, lsr r9 │ │ │ │ + rsbseq r5, sl, r0, asr #19 │ │ │ │ + rsbeq r1, r7, r4, asr #17 │ │ │ │ + strdeq r0, [r7], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r5, sl, r8, lsl #17 │ │ │ │ - strheq r1, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, r7, r8, asr #25 │ │ │ │ + rsbseq r5, sl, r8, lsl #19 │ │ │ │ + strheq r1, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r7, r8, asr #27 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00389cf4 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318369,38 +318369,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 389e64 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9abebc │ │ │ │ + bl 9abfb4 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 255370 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 817734 │ │ │ │ + bl 81782c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 255370 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #116] @ 389e68 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 383d84 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 389d8c │ │ │ │ @@ -318427,49 +318427,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ │ │ │ │ 00389e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389ec4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9abf50 │ │ │ │ + bl 9ac048 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9abf50 │ │ │ │ + b 9ac048 │ │ │ │ │ │ │ │ 00389ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d97b4 │ │ │ │ + bl 7d98ac │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389f00 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -318633,17 +318633,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 389e70 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38a240 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r2, [pc, #380] @ 38a348 │ │ │ │ ldr r3, [pc, #356] @ 38a334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318667,17 +318667,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a020 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38a264 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ b 38a1c4 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 38a0bc │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -318709,45 +318709,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38a35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a0d4 │ │ │ │ ldr r0, [pc, #72] @ 38a360 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a0d4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r2, r8, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r2, r4, lsl lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r0, r2, ip, asr #25 │ │ │ │ addseq r0, r2, r0, asr ip │ │ │ │ - rsbseq r5, sl, r0, lsl r5 │ │ │ │ + rsbseq r5, sl, r0, lsl r6 │ │ │ │ andeq r4, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, r4, asr #8 │ │ │ │ - rsbeq r1, r7, ip, ror r4 │ │ │ │ + rsbeq r1, r7, r4, asr #10 │ │ │ │ + rsbeq r1, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -318785,15 +318785,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8ad9ec │ │ │ │ + bl 8adae4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -318890,41 +318890,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a4ec │ │ │ │ ldr r0, [pc, #60] @ 38a614 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a4ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r2, r0, ror r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r2, r0, asr r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009208f4 │ │ │ │ @ instruction: 0x000038b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, r8, lsl r2 │ │ │ │ - rsbeq r1, r7, r8, asr #4 │ │ │ │ + rsbeq r1, r7, r8, lsl r3 │ │ │ │ + rsbeq r1, r7, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38a72c │ │ │ │ @@ -319024,29 +319024,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389e70 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 38a77c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8adbfc │ │ │ │ + bl 8adcf4 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 38a77c │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 38a794 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38a7bc │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8ad5d4 │ │ │ │ + bl 8ad6cc │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a494 │ │ │ │ @@ -319085,34 +319085,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 38a96c │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38ae1c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ac04 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 38ab40 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38aab8 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #1 │ │ │ │ - bl 80c59c │ │ │ │ + bl 80c694 │ │ │ │ ldr r2, [pc, #2012] @ 38b0e4 │ │ │ │ ldr r3, [pc, #1992] @ 38b0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319124,17 +319124,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38a494 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 389f30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319228,21 +319228,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 38a93c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 38a900 │ │ │ │ ldr r2, [pc, #1496] @ 38b0f0 │ │ │ │ ldr r3, [pc, #1464] @ 38b0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319261,15 +319261,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 38aaf8 │ │ │ │ b 38a948 │ │ │ │ ldr r3, [pc, #1388] @ 38b0f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319289,22 +319289,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38b100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a884 │ │ │ │ ldr r3, [pc, #1272] @ 38b104 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a8dc │ │ │ │ ldr r3, [pc, #1240] @ 38b0f8 │ │ │ │ @@ -319321,22 +319321,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38b108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a8dc │ │ │ │ cmp r3, #0 │ │ │ │ bne 38af5c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -319380,22 +319380,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38b114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 38a990 │ │ │ │ ldr r3, [pc, #916] @ 38b118 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -319414,31 +319414,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38b11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r6] │ │ │ │ b 38aa60 │ │ │ │ ldr r0, [pc, #796] @ 38b120 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a884 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38af24 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -319451,21 +319451,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38afe0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38b124 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -319481,35 +319481,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 38a9e0 │ │ │ │ ldr r0, [pc, #588] @ 38b128 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38a8dc │ │ │ │ ldr r0, [pc, #572] @ 38b12c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 38aab0 │ │ │ │ ldr r0, [pc, #544] @ 38b130 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r6] │ │ │ │ b 38aa60 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #1 │ │ │ │ - bl 80c59c │ │ │ │ + bl 80c694 │ │ │ │ ldr r2, [pc, #504] @ 38b134 │ │ │ │ ldr r3, [pc, #404] @ 38b0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319535,23 +319535,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38b13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38ac8c │ │ │ │ ldr r3, [pc, #344] @ 38b140 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ae64 │ │ │ │ ldr r3, [pc, #252] @ 38b0f8 │ │ │ │ @@ -319567,33 +319567,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38b144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38ae64 │ │ │ │ ldr r0, [pc, #228] @ 38b148 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38ac8c │ │ │ │ ldr r0, [pc, #208] @ 38b14c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38ae64 │ │ │ │ ldr r3, [pc, #192] @ 38b150 │ │ │ │ ldr r1, [pc, #192] @ 38b154 │ │ │ │ ldr r0, [pc, #192] @ 38b158 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38b15c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319617,41 +319617,41 @@ │ │ │ │ addseq r0, r2, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r0, r2, r4, lsr r4 │ │ │ │ addseq r0, r2, r4, lsl #6 │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r7, r0, ror #24 │ │ │ │ + rsbeq r0, r7, r0, ror #26 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - ldrdeq r0, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r0, [r7], #-208 @ 0xffffff30 @ │ │ │ │ addseq r0, r2, r8, asr r1 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ - strheq r0, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + strheq r0, [r7], #-216 @ 0xffffff28 @ │ │ │ │ andeq r2, r0, r0, ror #8 │ │ │ │ - rsbeq r0, r7, r4, lsr #23 │ │ │ │ - strheq r0, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, r7, r4, lsr #25 │ │ │ │ + strheq r0, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x00670a98 │ │ │ │ - rsbeq r0, r7, r8, lsl #23 │ │ │ │ - rsbeq r0, r7, ip, asr #21 │ │ │ │ + @ instruction: 0x00670b98 │ │ │ │ + rsbeq r0, r7, r8, lsl #25 │ │ │ │ + rsbeq r0, r7, ip, asr #23 │ │ │ │ addseq pc, r1, r0, ror #29 │ │ │ │ andeq r5, r0, r4, asr r0 │ │ │ │ - rsbeq r0, r7, r4, asr fp │ │ │ │ + rsbeq r0, r7, r4, asr ip │ │ │ │ andeq r2, r0, r8, ror #7 │ │ │ │ - strheq r0, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r0, r7, ip, lsl fp │ │ │ │ - strheq r0, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x007a4690 │ │ │ │ - rsbeq r0, r7, ip, lsr #20 │ │ │ │ - rsbeq r0, r7, r8, asr sl │ │ │ │ + strheq r0, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, r7, ip, lsl ip │ │ │ │ + strheq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x007a4790 │ │ │ │ + rsbeq r0, r7, ip, lsr #22 │ │ │ │ + rsbeq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r4, sl, ip, ror #12 │ │ │ │ - rsbeq r0, r7, r8, lsl #20 │ │ │ │ - rsbeq r0, r7, r4, lsl sl │ │ │ │ + rsbseq r4, sl, ip, ror #14 │ │ │ │ + rsbeq r0, r7, r8, lsl #22 │ │ │ │ + rsbeq r0, r7, r4, lsl fp │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38b44c │ │ │ │ mov r4, r0 │ │ │ │ @@ -319690,21 +319690,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38b45c │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38b450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319785,37 +319785,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38b47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b28c │ │ │ │ b 38b1d8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38b480 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38b3d0 │ │ │ │ ldr r3, [pc, #120] @ 38b484 │ │ │ │ ldr r1, [pc, #120] @ 38b488 │ │ │ │ ldr r0, [pc, #120] @ 38b48c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38b490 │ │ │ │ @@ -319837,26 +319837,26 @@ │ │ │ │ addseq pc, r1, r8, ror ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r1, ip, asr #23 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq pc, r1, ip, asr #22 │ │ │ │ andeq r2, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r4, r0, lsr #4 │ │ │ │ - rsbseq r3, r4, ip, lsr r0 │ │ │ │ + rsbseq r9, r4, r0, lsr #6 │ │ │ │ + rsbseq r3, r4, ip, lsr r1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r7, r4, lsl #16 │ │ │ │ - rsbeq r0, r7, ip, lsr #16 │ │ │ │ - rsbseq r4, sl, r4, lsl r3 │ │ │ │ - strheq r0, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r7, ip, lsr r8 │ │ │ │ + rsbeq r0, r7, r4, lsl #18 │ │ │ │ + rsbeq r0, r7, ip, lsr #18 │ │ │ │ + rsbseq r4, sl, r4, lsl r4 │ │ │ │ + strheq r0, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r7, ip, lsr r9 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - ldrsheq r4, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r0, r7, ip, lsl #13 │ │ │ │ - rsbeq r0, r7, r8, lsl r8 │ │ │ │ + ldrsheq r4, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r7, ip, lsl #15 │ │ │ │ + rsbeq r0, r7, r8, lsl r9 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -320164,21 +320164,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38b9c8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c370 │ │ │ │ + bl 80c468 │ │ │ │ ldr r1, [pc, #48] @ 38b9e0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -320816,15 +320816,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38a494 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8ad5d4 │ │ │ │ + bl 8ad6cc │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -321367,17 +321367,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38c98c │ │ │ │ addseq lr, r1, r8, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0091e4d4 │ │ │ │ addseq lr, r1, r4, lsl #9 │ │ │ │ - ldrdeq r1, [pc], #-228 @ │ │ │ │ - rsbeq lr, r6, r8, lsr sl │ │ │ │ - rsbeq r0, sl, ip, lsr r8 │ │ │ │ + ldrdeq r1, [pc], #-244 @ │ │ │ │ + rsbeq lr, r6, r8, lsr fp │ │ │ │ + rsbeq r0, sl, ip, lsr r9 │ │ │ │ addseq lr, r1, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -321423,17 +321423,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ce34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38cda4 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38ce24 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -321450,17 +321450,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38ce20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a81c │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38cdf4 │ │ │ │ ldr r2, [pc, #292] @ 38cee4 │ │ │ │ ldr r3, [pc, #272] @ 38ced4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -321509,42 +321509,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38cef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38cd2c │ │ │ │ ldr r0, [pc, #60] @ 38cefc │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38cd2c │ │ │ │ addseq lr, r1, ip, lsr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r1, ip, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r1, ip, lsr #1 │ │ │ │ addseq lr, r1, ip, asr r0 │ │ │ │ addseq lr, r1, r0, lsr #32 │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq lr, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq lr, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq lr, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq lr, [r6], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 0038cf00 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38cf14 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 38a494 │ │ │ │ @@ -321614,15 +321614,15 @@ │ │ │ │ bne 38cfb4 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38cfb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ad5d4 │ │ │ │ + bl 8ad6cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cfb4 │ │ │ │ ldr r3, [pc, #1012] @ 38d42c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38d084 │ │ │ │ @@ -321673,15 +321673,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38d0b0 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389e70 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ad5d4 │ │ │ │ + bl 8ad6cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cff8 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cff8 │ │ │ │ cmp r3, #1 │ │ │ │ beq 38d2c4 │ │ │ │ @@ -321745,50 +321745,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38d450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cf78 │ │ │ │ ldr r3, [pc, #496] @ 38d454 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cf78 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9bd994 │ │ │ │ + bl 9bda8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38d358 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2533e4 │ │ │ │ b 38cf78 │ │ │ │ ldr r0, [pc, #420] @ 38d458 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38d250 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a494 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -321810,22 +321810,22 @@ │ │ │ │ beq 38d3e8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38d460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38d0c0 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38d29c │ │ │ │ ldr r3, [pc, #220] @ 38d448 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321844,35 +321844,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38d464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38d29c │ │ │ │ ldr r0, [pc, #120] @ 38d468 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38d0c0 │ │ │ │ ldr r0, [pc, #104] @ 38d46c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38d29c │ │ │ │ addseq sp, r1, r4, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0091ded0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, r4, ip, ror r4 │ │ │ │ addseq sp, r1, r0, ror #28 │ │ │ │ @@ -321881,22 +321881,22 @@ │ │ │ │ umullseq sp, r1, r0, sp │ │ │ │ addseq sp, r1, r4, asr #26 │ │ │ │ @ instruction: 0x0091dcd0 │ │ │ │ addseq sp, r1, r0, ror ip │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r6, ip, lsl #21 │ │ │ │ + rsbeq lr, r6, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ - rsbeq lr, r6, r8, asr sl │ │ │ │ + rsbeq lr, r6, r8, asr fp │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ - rsbeq lr, r6, r0, ror sl │ │ │ │ - rsbeq lr, r6, ip, asr r9 │ │ │ │ - rsbeq lr, r6, r4, lsl #20 │ │ │ │ - rsbeq lr, r6, ip, ror r9 │ │ │ │ + rsbeq lr, r6, r0, ror fp │ │ │ │ + rsbeq lr, r6, ip, asr sl │ │ │ │ + rsbeq lr, r6, r4, lsl #22 │ │ │ │ + rsbeq lr, r6, ip, ror sl │ │ │ │ │ │ │ │ 0038d470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -321913,20 +321913,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38d4e0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r4, r4, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38d6d0 │ │ │ │ ldr r5, [pc, #468] @ 38d6d4 │ │ │ │ @@ -321937,23 +321937,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38d5bc │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38d64c │ │ │ │ @@ -321966,15 +321966,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322008,29 +322008,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 38d5a0 │ │ │ │ ldr r3, [pc, #156] @ 38d6f0 │ │ │ │ ldr lr, [pc, #156] @ 38d6f4 │ │ │ │ ldr r1, [pc, #156] @ 38d6f8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322041,30 +322041,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 38d5a0 │ │ │ │ - rsbeq sp, r6, r4, lsr #6 │ │ │ │ - rsbeq sp, r6, ip, lsr r3 │ │ │ │ - rsbseq r2, sl, r4, ror #4 │ │ │ │ - rsbeq lr, r6, r4, lsl #18 │ │ │ │ - @ instruction: 0x0066e89c │ │ │ │ - rsbseq r2, sl, r4, asr #2 │ │ │ │ - rsbeq lr, r6, r8, asr #16 │ │ │ │ - strdeq lr, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r2, sl, r4, lsl r1 │ │ │ │ - ldrdeq lr, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - strheq lr, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r2, sl, r0, asr #1 │ │ │ │ - rsbeq lr, r6, r4, asr #15 │ │ │ │ - rsbeq lr, r6, ip, ror #14 │ │ │ │ + rsbeq sp, r6, r4, lsr #8 │ │ │ │ + rsbeq sp, r6, ip, lsr r4 │ │ │ │ + rsbseq r2, sl, r4, ror #6 │ │ │ │ + rsbeq lr, r6, r4, lsl #20 │ │ │ │ + @ instruction: 0x0066e99c │ │ │ │ + rsbseq r2, sl, r4, asr #4 │ │ │ │ + rsbeq lr, r6, r8, asr #18 │ │ │ │ + strdeq lr, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, sl, r4, lsl r2 │ │ │ │ + ldrdeq lr, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + strheq lr, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, sl, r0, asr #3 │ │ │ │ + rsbeq lr, r6, r4, asr #17 │ │ │ │ + rsbeq lr, r6, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38d78c │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -322075,32 +322075,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38d798 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 759a2c │ │ │ │ + bl 759b24 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75a71c │ │ │ │ + bl 75a814 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq lr, r6, r0, ror #14 │ │ │ │ - rsbseq r6, r5, r0, lsl sp │ │ │ │ + rsbeq lr, r6, r0, ror #16 │ │ │ │ + rsbseq r6, r5, r0, lsl lr │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38d844 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -322109,25 +322109,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38d848 │ │ │ │ ldr r1, [pc, #128] @ 38d84c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #108] @ 38d850 │ │ │ │ ldr r1, [pc, #108] @ 38d854 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #76] @ 38d858 │ │ │ │ ldr ip, [pc, #76] @ 38d85c │ │ │ │ ldr r3, [pc, #76] @ 38d860 │ │ │ │ ldr r1, [pc, #76] @ 38d864 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322135,23 +322135,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - ldrheq r1, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq sp, r4, ip, asr #29 │ │ │ │ - rsbeq r6, r9, r4, asr #2 │ │ │ │ - rsbeq sp, r6, r0, asr #32 │ │ │ │ - rsbeq sp, r6, r8, asr r0 │ │ │ │ + b 74fa80 │ │ │ │ + ldrheq r2, [sl], #-12 @ │ │ │ │ + rsbeq sp, r4, ip, asr #31 │ │ │ │ + rsbeq r6, r9, r4, asr #4 │ │ │ │ + rsbeq sp, r6, r0, asr #2 │ │ │ │ + rsbeq sp, r6, r8, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq r8, r0, r4, asr #17 │ │ │ │ - rsbeq lr, r6, r8, lsl #13 │ │ │ │ + rsbseq r8, r0, r4, asr #19 │ │ │ │ + rsbeq lr, r6, r8, lsl #15 │ │ │ │ addeq sp, pc, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38d8c8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -322161,40 +322161,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97ca44 │ │ │ │ - rsbseq r1, sl, r0, ror #29 │ │ │ │ - strheq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x0066cf90 │ │ │ │ + b 97cb3c │ │ │ │ + rsbseq r1, sl, r0, ror #31 │ │ │ │ + strheq sp, [r6], #-0 @ │ │ │ │ + @ instruction: 0x0066d090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d950 │ │ │ │ ldr r2, [pc, #100] @ 38d954 │ │ │ │ ldr r1, [pc, #100] @ 38d958 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [pc, #68] @ 38d95c │ │ │ │ ldr r1, [pc, #68] @ 38d960 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -322202,21 +322202,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq r1, sl, r0, lsl #29 │ │ │ │ - @ instruction: 0x0064dd94 │ │ │ │ - rsbeq r6, r9, r0, lsl r0 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq r1, sl, r0, lsl #31 │ │ │ │ + @ instruction: 0x0064de94 │ │ │ │ + rsbeq r6, r9, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, ip, ror #21 │ │ │ │ - ldrdeq ip, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq ip, [r6], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38da14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -322224,25 +322224,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38da18 │ │ │ │ ldr r1, [pc, #132] @ 38da1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #112] @ 38da20 │ │ │ │ ldr r1, [pc, #112] @ 38da24 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #80] @ 38da28 │ │ │ │ ldr r1, [pc, #80] @ 38da2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38da30 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -322251,24 +322251,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38da34 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - ldrsheq r1, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sp, r4, r0, lsl #26 │ │ │ │ - rsbeq r5, r9, r8, ror pc │ │ │ │ - rsbeq ip, r6, r4, ror lr │ │ │ │ - rsbeq ip, r6, ip, lsl #29 │ │ │ │ + b 74fa80 │ │ │ │ + ldrsheq r1, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, r4, r0, lsl #28 │ │ │ │ + rsbeq r6, r9, r8, ror r0 │ │ │ │ + rsbeq ip, r6, r4, ror pc │ │ │ │ + rsbeq ip, r6, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq sp, pc, r8, lsr #20 │ │ │ │ - ldrsheq r8, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - strheq lr, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r8, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + strheq lr, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38db6c │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322284,24 +322284,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ca44 │ │ │ │ + bl 97cb3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38db04 │ │ │ │ ldr r2, [pc, #180] @ 38db80 │ │ │ │ ldr r3, [pc, #164] @ 38db74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -322319,15 +322319,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5133b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38db28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 38dac4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38db1c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322338,22 +322338,22 @@ │ │ │ │ bl 5135b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38db1c │ │ │ │ ldr r2, [pc, #36] @ 38db88 │ │ │ │ add r2, pc, r2 │ │ │ │ b 38db4c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, sl, r0, lsr #26 │ │ │ │ + rsbseq r1, sl, r0, lsr #28 │ │ │ │ @ instruction: 0x0091d3bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq ip, r6, ip, asr #27 │ │ │ │ - rsbeq ip, r6, ip, lsr #27 │ │ │ │ + rsbeq ip, r6, ip, asr #29 │ │ │ │ + rsbeq ip, r6, ip, lsr #29 │ │ │ │ addseq sp, r1, r0, asr r3 │ │ │ │ - rsbeq lr, r6, r4, lsl #7 │ │ │ │ - rsbeq lr, r6, r4, ror r3 │ │ │ │ + rsbeq lr, r6, r4, lsl #9 │ │ │ │ + rsbeq lr, r6, r4, ror r4 │ │ │ │ │ │ │ │ 0038db8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -322419,33 +322419,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9b0fd0 │ │ │ │ + bl 9b10c8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813628 │ │ │ │ + bl 813720 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 814428 │ │ │ │ + bl 814520 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38dbc0 │ │ │ │ ldr r3, [pc, #396] @ 38de90 │ │ │ │ ldr r1, [pc, #396] @ 38de94 │ │ │ │ ldr r0, [pc, #396] @ 38de98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -322495,15 +322495,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322514,15 +322514,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322538,30 +322538,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38dd64 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 255af0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38dd58 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r1, sl, r0, ror #21 │ │ │ │ - rsbeq lr, r6, r0, asr r2 │ │ │ │ - rsbeq lr, r6, ip, lsl #3 │ │ │ │ - rsbseq r1, sl, r8, ror #20 │ │ │ │ - rsbeq lr, r6, r4, lsl r1 │ │ │ │ - rsbeq sl, r5, r4, lsr fp │ │ │ │ + rsbseq r1, sl, r0, ror #23 │ │ │ │ + rsbeq lr, r6, r0, asr r3 │ │ │ │ + rsbeq lr, r6, ip, lsl #5 │ │ │ │ + rsbseq r1, sl, r8, ror #22 │ │ │ │ + rsbeq lr, r6, r4, lsl r2 │ │ │ │ + rsbeq sl, r5, r4, lsr ip │ │ │ │ + rsbeq lr, r6, ip, asr r2 │ │ │ │ + rsbeq lr, r6, r8, lsr r2 │ │ │ │ + ldrheq r1, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r6, r4, lsr r2 │ │ │ │ rsbeq lr, r6, ip, asr r1 │ │ │ │ - rsbeq lr, r6, r8, lsr r1 │ │ │ │ - ldrheq r1, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, r6, r4, lsr r1 │ │ │ │ - rsbeq lr, r6, ip, asr r0 │ │ │ │ - rsbseq r1, sl, r4, ror #18 │ │ │ │ + rsbseq r1, sl, r4, ror #20 │ │ │ │ + rsbeq lr, r6, r0, lsl r2 │ │ │ │ rsbeq lr, r6, r0, lsl r1 │ │ │ │ - rsbeq lr, r6, r0, lsl r0 │ │ │ │ - rsbeq lr, r6, r0, lsl #1 │ │ │ │ - rsbeq lr, r6, ip, ror r0 │ │ │ │ + rsbeq lr, r6, r0, lsl #3 │ │ │ │ + rsbeq lr, r6, ip, ror r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38db8c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38db8c │ │ │ │ mov r1, #1 │ │ │ │ @@ -322762,19 +322762,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 38e210 │ │ │ │ ldr r0, [pc, #32] @ 38e214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r1, sl, r8, lsl #15 │ │ │ │ - rsbseq r1, sl, r8, ror r6 │ │ │ │ - rsbseq r1, sl, ip, lsl #12 │ │ │ │ - rsbeq sp, r6, r0, ror sp │ │ │ │ - rsbeq sp, r6, ip, ror sp │ │ │ │ + rsbseq r1, sl, r8, lsl #17 │ │ │ │ + rsbseq r1, sl, r8, ror r7 │ │ │ │ + rsbseq r1, sl, ip, lsl #14 │ │ │ │ + rsbeq sp, r6, r0, ror lr │ │ │ │ + rsbeq sp, r6, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 38e3ac │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322855,37 +322855,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38e2cc │ │ │ │ ldr r0, [pc, #48] @ 38e3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38e2cc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091cbdc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r1, r0, lsr #23 │ │ │ │ addseq ip, r1, r8, asr #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r6, r0, lsl #24 │ │ │ │ - rsbeq sp, r6, ip, lsl ip │ │ │ │ + rsbeq sp, r6, r0, lsl #26 │ │ │ │ + rsbeq sp, r6, ip, lsl sp │ │ │ │ │ │ │ │ 0038e3d4 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -322901,51 +322901,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 38e44c │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 38e430 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [pc, #96] @ 38e4bc │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 38e48c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5610 │ │ │ │ + b 9b5708 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [pc, #36] @ 38e4c0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 38e474 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -323321,21 +323321,21 @@ │ │ │ │ beq 38eb6c │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 38ebd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38e910 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 38eb14 │ │ │ │ cmp r1, #0 │ │ │ │ blt 38e9ac │ │ │ │ @@ -323376,15 +323376,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 38e9ac │ │ │ │ ldr r0, [pc, #96] @ 38ebd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38e910 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 255760 │ │ │ │ ldr r3, [pc, #76] @ 38ebd8 │ │ │ │ ldr r1, [pc, #76] @ 38ebdc │ │ │ │ ldr r0, [pc, #76] @ 38ebe0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323392,26 +323392,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq ip, r1, r8, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r1, ip, asr r5 │ │ │ │ - ldrsbeq r0, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x007a0e90 │ │ │ │ + ldrsbeq r0, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x007a0f90 │ │ │ │ addseq ip, r1, r8, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r6, ip, lsr #10 │ │ │ │ - @ instruction: 0x0066d498 │ │ │ │ - rsbseq r0, sl, ip, ror #24 │ │ │ │ - rsbeq sp, r6, ip, asr #7 │ │ │ │ - @ instruction: 0x0066d490 │ │ │ │ + rsbeq sp, r6, ip, lsr #12 │ │ │ │ + @ instruction: 0x0066d598 │ │ │ │ + rsbseq r0, sl, ip, ror #26 │ │ │ │ + rsbeq sp, r6, ip, asr #9 │ │ │ │ + @ instruction: 0x0066d590 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0038ebe8 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 38ec08 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -323473,15 +323473,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -323507,15 +323507,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323574,15 +323574,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ee70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq r2, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 38ef7c │ │ │ │ ldr r2, [pc, #240] @ 38ef80 │ │ │ │ @@ -323590,35 +323590,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #208] @ 38ef88 │ │ │ │ ldr r1, [pc, #208] @ 38ef8c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 38ef90 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #172] @ 38ef94 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 38ef98 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #148] @ 38ef9c │ │ │ │ ldr lr, [pc, #148] @ 38efa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 38efa4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -323642,19 +323642,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r0, sl, r4, asr #21 │ │ │ │ - strdeq ip, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r9, r4, ror sl │ │ │ │ - rsbeq lr, r5, r0, lsl #19 │ │ │ │ - @ instruction: 0x0065e99c │ │ │ │ + rsbseq r0, sl, r4, asr #23 │ │ │ │ + strdeq ip, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r4, r9, r4, ror fp │ │ │ │ + rsbeq lr, r5, r0, lsl #21 │ │ │ │ + @ instruction: 0x0065ea9c │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ strdeq sp, [pc], r8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq r2, r4, r8, asr lr │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -323672,42 +323672,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e6478 │ │ │ │ - rsbseq r0, sl, r4, lsl #19 │ │ │ │ - rsbeq sp, r6, r0, lsr r1 │ │ │ │ - rsbeq sp, r6, r0, asr r1 │ │ │ │ + b 6e6570 │ │ │ │ + rsbseq r0, sl, r4, lsl #21 │ │ │ │ + rsbeq sp, r6, r0, lsr r2 │ │ │ │ + rsbeq sp, r6, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 38f0ec │ │ │ │ ldr r2, [pc, #172] @ 38f0f0 │ │ │ │ ldr r1, [pc, #172] @ 38f0f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38f0dc │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -323734,17 +323734,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253840 │ │ │ │ - rsbseq r0, sl, r4, lsl r9 │ │ │ │ - rsbeq sp, r6, r4, asr #1 │ │ │ │ - rsbeq sp, r6, r4, ror #1 │ │ │ │ + rsbseq r0, sl, r4, lsl sl │ │ │ │ + rsbeq sp, r6, r4, asr #3 │ │ │ │ + rsbeq sp, r6, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 38f1a0 │ │ │ │ ldr r2, [pc, #144] @ 38f1a4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -323752,15 +323752,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 38f1a8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 38f15c │ │ │ │ b 38f188 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -323779,44 +323779,44 @@ │ │ │ │ b 25432c │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 255370 │ │ │ │ - rsbseq r0, sl, r8, asr #16 │ │ │ │ - strdeq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, r6, r0, lsl r0 │ │ │ │ + rsbseq r0, sl, r8, asr #18 │ │ │ │ + strdeq sp, [r6], #-0 @ │ │ │ │ + rsbeq sp, r6, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 38f264 │ │ │ │ ldr r6, [pc, #160] @ 38f268 │ │ │ │ ldr r5, [pc, #160] @ 38f26c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38f244 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -323828,44 +323828,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, sl, ip, lsl #15 │ │ │ │ - rsbeq ip, r6, r0, asr #30 │ │ │ │ - rsbeq ip, r6, ip, asr pc │ │ │ │ + rsbseq r0, sl, ip, lsl #17 │ │ │ │ + rsbeq sp, r6, r0, asr #32 │ │ │ │ + rsbeq sp, r6, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 38f320 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #136] @ 38f324 │ │ │ │ ldr r1, [pc, #136] @ 38f328 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #112] @ 38f32c │ │ │ │ ldr r1, [pc, #112] @ 38f330 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f300 │ │ │ │ @@ -323875,47 +323875,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, sl, ip, asr #13 │ │ │ │ - rsbeq ip, r6, r4, ror lr │ │ │ │ - @ instruction: 0x0066ce94 │ │ │ │ - rsbeq lr, r5, r0, lsl #11 │ │ │ │ - @ instruction: 0x0065e59c │ │ │ │ + rsbseq r0, sl, ip, asr #15 │ │ │ │ + rsbeq ip, r6, r4, ror pc │ │ │ │ + @ instruction: 0x0066cf94 │ │ │ │ + rsbeq lr, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x0065e69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 38f3f8 │ │ │ │ ldr r6, [pc, #172] @ 38f3fc │ │ │ │ ldr r5, [pc, #172] @ 38f400 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ tst r7, #4 │ │ │ │ beq 38f3d8 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38f3d8 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -323929,73 +323929,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r0, sl, r4, lsl #12 │ │ │ │ - strheq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq ip, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r0, sl, r4, lsl #14 │ │ │ │ + strheq ip, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 38f4d0 │ │ │ │ ldr r9, [pc, #180] @ 38f4d4 │ │ │ │ ldr r6, [pc, #180] @ 38f4d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #132] @ 38f4dc │ │ │ │ ldr r1, [pc, #132] @ 38f4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f4b0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e5cfc │ │ │ │ + bl 6e5df4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6888 │ │ │ │ - rsbseq r0, sl, r4, lsr r5 │ │ │ │ - rsbeq ip, r6, r8, ror #25 │ │ │ │ - rsbeq ip, r6, r4, lsl #26 │ │ │ │ - rsbeq lr, r5, ip, ror #7 │ │ │ │ - rsbeq lr, r5, r8, lsl #8 │ │ │ │ + b 6e6980 │ │ │ │ + rsbseq r0, sl, r4, lsr r6 │ │ │ │ + rsbeq ip, r6, r8, ror #27 │ │ │ │ + rsbeq ip, r6, r4, lsl #28 │ │ │ │ + rsbeq lr, r5, ip, ror #9 │ │ │ │ + rsbeq lr, r5, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 38f670 │ │ │ │ ldr r3, [pc, #372] @ 38f674 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324007,56 +324007,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 38f5cc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f5b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38f61c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -324068,15 +324068,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 25432c │ │ │ │ mov r6, #8 │ │ │ │ b 38f59c │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ ldr r2, [pc, #84] @ 38f684 │ │ │ │ ldr r3, [pc, #64] @ 38f674 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324089,17 +324089,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r0, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sl, r4, asr #8 │ │ │ │ - rsbeq ip, r6, r8, ror #23 │ │ │ │ - rsbeq ip, r6, r0, lsr #24 │ │ │ │ + rsbseq r0, sl, r4, asr #10 │ │ │ │ + rsbeq ip, r6, r8, ror #25 │ │ │ │ + rsbeq ip, r6, r0, lsr #26 │ │ │ │ addseq fp, r1, ip, ror #15 │ │ │ │ │ │ │ │ 0038f688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324146,26 +324146,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 38f848 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e9180 │ │ │ │ + bl 6e9278 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f72c │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 38f78c │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e3ed0 │ │ │ │ + bl 6e3fc8 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 38f768 │ │ │ │ ldr r3, [pc, #512] @ 38f994 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -324193,17 +324193,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6140 │ │ │ │ + bl 6e6238 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 38f7a8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -324215,19 +324215,19 @@ │ │ │ │ beq 38f7e8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 38f898 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4a70 │ │ │ │ + bl 6e4b68 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 38f7e8 │ │ │ │ @@ -324264,51 +324264,51 @@ │ │ │ │ beq 38f94c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 38f9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 38f7a8 │ │ │ │ ldr r2, [pc, #100] @ 38f9b8 │ │ │ │ ldr r3, [pc, #52] @ 38f98c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38f984 │ │ │ │ ldr r0, [pc, #68] @ 38f9bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r4, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r1, r4, ror #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r1, ip, ror #12 │ │ │ │ - rsbseq r0, sl, r4, ror #2 │ │ │ │ - rsbeq lr, r5, r4, asr #32 │ │ │ │ - rsbeq lr, r5, r0, rrx │ │ │ │ + rsbseq r0, sl, r4, ror #4 │ │ │ │ + rsbeq lr, r5, r4, asr #2 │ │ │ │ + rsbeq lr, r5, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r6, ip, lsl #16 │ │ │ │ + rsbeq ip, r6, ip, lsl #18 │ │ │ │ addseq fp, r1, r8, asr #9 │ │ │ │ - rsbeq ip, r6, ip, lsl #16 │ │ │ │ + rsbeq ip, r6, ip, lsl #18 │ │ │ │ │ │ │ │ 0038f9c0 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f9ec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -324386,16 +324386,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, r1, r0, ror #7 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - ldrsbeq pc, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, r6, r8, lsl r7 │ │ │ │ + ldrsbeq pc, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r6, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 38fd38 │ │ │ │ ldr r3, [pc, #532] @ 38fd3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324408,39 +324408,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #460] @ 38fd4c │ │ │ │ ldr r1, [pc, #460] @ 38fd50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38fbf0 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -324483,27 +324483,27 @@ │ │ │ │ bne 38fc54 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 38fd14 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6904 │ │ │ │ + bl 6e69fc │ │ │ │ ldr r2, [pc, #196] @ 38fd58 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ ldr r2, [pc, #180] @ 38fd5c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5c50 │ │ │ │ + bl 6e5d48 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 38fd60 │ │ │ │ ldr r3, [pc, #112] @ 38fd3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -324515,40 +324515,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 38fcc0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 38fd64 │ │ │ │ ldr r1, [pc, #72] @ 38fd68 │ │ │ │ ldr r0, [pc, #72] @ 38fd6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 38fd70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0091b2f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, r9, ip, lsl lr @ │ │ │ │ - rsbeq ip, r6, r0, asr #11 │ │ │ │ - rsbeq ip, r6, r0, ror #11 │ │ │ │ - rsbeq sp, r5, r4, asr #25 │ │ │ │ - rsbeq sp, r5, r0, ror #25 │ │ │ │ - rsbseq r7, r0, r4, lsl r6 │ │ │ │ + rsbseq pc, r9, ip, lsl pc @ │ │ │ │ + rsbeq ip, r6, r0, asr #13 │ │ │ │ + rsbeq ip, r6, r0, ror #13 │ │ │ │ + rsbeq sp, r5, r4, asr #27 │ │ │ │ + rsbeq sp, r5, r0, ror #27 │ │ │ │ + rsbseq r7, r0, r4, lsl r7 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq fp, r1, r4, asr r1 │ │ │ │ - rsbseq pc, r9, r8, lsr ip @ │ │ │ │ - @ instruction: 0x0066c49c │ │ │ │ - strheq ip, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r9, r8, lsr sp @ │ │ │ │ + @ instruction: 0x0066c59c │ │ │ │ + strheq ip, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0038fd74 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -324627,33 +324627,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r8, lsl r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r7, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq r7, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ addseq sl, r1, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 38ff04 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq r1, [r4], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 3902b4 │ │ │ │ mov r6, r2 │ │ │ │ @@ -324670,27 +324670,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #856] @ 3902c8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 3902cc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 3902d0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -324769,15 +324769,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 3902f0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r3, [pc, #504] @ 3902f4 │ │ │ │ ldr r2, [pc, #504] @ 3902f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -324820,15 +324820,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 3902f0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 979d00 │ │ │ │ + bl 979df8 │ │ │ │ ldr r2, [pc, #320] @ 390308 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -324882,40 +324882,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 38f688 │ │ │ │ b 38fffc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r0, asr #21 │ │ │ │ + rsbseq pc, r9, r0, asr #23 │ │ │ │ @ instruction: 0x0091aef0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq ip, [r6], #-16 @ │ │ │ │ - rsbeq ip, r6, r8, asr #5 │ │ │ │ - strheq ip, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq ip, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r6, r8, asr #7 │ │ │ │ + strheq ip, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ umullseq sl, r1, r4, lr │ │ │ │ - rsbseq pc, r9, ip, lsr sl @ │ │ │ │ - rsbseq pc, r9, r4, lsl sl @ │ │ │ │ + rsbseq pc, r9, ip, lsr fp @ │ │ │ │ + rsbseq pc, r9, r4, lsl fp @ │ │ │ │ addseq sl, r1, r8, lsl lr │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - ldrsheq pc, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq ip, r6, r4, lsr r1 │ │ │ │ - rsbseq pc, r9, r0, lsl r9 @ │ │ │ │ - rsbseq pc, r9, r0, ror r8 @ │ │ │ │ + ldrsheq pc, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r6, r4, lsr r2 │ │ │ │ + rsbseq pc, r9, r0, lsl sl @ │ │ │ │ + rsbseq pc, r9, r0, ror r9 @ │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ - rsbeq ip, r6, r8, lsl #1 │ │ │ │ - rsbseq pc, r9, r4, lsl #16 │ │ │ │ + rsbeq ip, r6, r8, lsl #3 │ │ │ │ + rsbseq pc, r9, r4, lsl #18 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq pc, r9, r8, lsr #15 │ │ │ │ - rsbseq pc, r9, r4, lsl #15 │ │ │ │ + rsbseq pc, r9, r8, lsr #17 │ │ │ │ + rsbseq pc, r9, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3903e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -324923,31 +324923,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3903e8 │ │ │ │ ldr r1, [pc, #160] @ 3903ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #140] @ 3903f0 │ │ │ │ ldr r1, [pc, #140] @ 3903f4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #108] @ 3903f8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r0, [pc, #88] @ 3903fc │ │ │ │ ldr r1, [pc, #88] @ 390400 │ │ │ │ ldr r2, [pc, #88] @ 390404 │ │ │ │ ldr r3, [pc, #88] @ 390408 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324958,19 +324958,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq pc, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq fp, r4, ip, asr #6 │ │ │ │ - rsbeq r3, r9, r4, asr #11 │ │ │ │ - rsbeq fp, r6, r4, lsr #27 │ │ │ │ - rsbeq fp, r6, r4, asr #27 │ │ │ │ + ldrheq pc, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, r4, ip, asr #8 │ │ │ │ + rsbeq r3, r9, r4, asr #13 │ │ │ │ + rsbeq fp, r6, r4, lsr #29 │ │ │ │ + rsbeq fp, r6, r4, asr #29 │ │ │ │ strdeq fp, [pc], r4 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -324982,25 +324982,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #32] @ 390470 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq pc, r9, r8, asr #11 │ │ │ │ - rsbeq fp, r4, r0, ror #4 │ │ │ │ - ldrdeq r3, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq pc, r9, r8, asr #13 │ │ │ │ + rsbeq fp, r4, r0, ror #6 │ │ │ │ + ldrdeq r3, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ addeq fp, pc, r0, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3904cc │ │ │ │ ldr r2, [pc, #64] @ 3904d0 │ │ │ │ @@ -325008,25 +325008,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #32] @ 3904d8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq pc, r9, r0, ror #10 │ │ │ │ - strdeq fp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, r9, r4, ror r4 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq pc, r9, r0, ror #12 │ │ │ │ + strdeq fp, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r3, r9, r4, ror r5 │ │ │ │ addeq fp, pc, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39058c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -325041,15 +325041,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 38f688 │ │ │ │ ldr r2, [pc, #80] @ 3905a0 │ │ │ │ ldr r3, [pc, #64] @ 390594 │ │ │ │ @@ -325064,84 +325064,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq pc, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq pc, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ addseq sl, r1, r4, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq fp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r6, ip, lsl ip │ │ │ │ + strdeq fp, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, r6, ip, lsl sp │ │ │ │ addseq sl, r1, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3905ec │ │ │ │ ldr r2, [pc, #48] @ 3905f0 │ │ │ │ ldr r1, [pc, #48] @ 3905f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b7f20 │ │ │ │ - rsbseq pc, r9, ip, lsr #8 │ │ │ │ - rsbeq fp, r6, ip, asr #22 │ │ │ │ - rsbeq fp, r6, r0, asr ip │ │ │ │ + rsbseq pc, r9, ip, lsr #10 │ │ │ │ + rsbeq fp, r6, ip, asr #24 │ │ │ │ + rsbeq fp, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39065c │ │ │ │ ldr r2, [pc, #76] @ 390660 │ │ │ │ ldr r1, [pc, #76] @ 390664 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 390650 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7e2c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7eb8 │ │ │ │ - ldrsbeq pc, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq fp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq fp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq pc, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq fp, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq fp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3906fc │ │ │ │ ldr r2, [pc, #124] @ 390700 │ │ │ │ ldr r1, [pc, #124] @ 390704 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7d90 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -325156,17 +325156,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b7f88 │ │ │ │ - rsbseq pc, r9, r8, ror #6 │ │ │ │ - rsbeq fp, r6, r8, lsl #21 │ │ │ │ - rsbeq fp, r6, ip, lsl #23 │ │ │ │ + rsbseq pc, r9, r8, ror #8 │ │ │ │ + rsbeq fp, r6, r8, lsl #23 │ │ │ │ + rsbeq fp, r6, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39088c │ │ │ │ ldr r2, [pc, #364] @ 390890 │ │ │ │ ldr r3, [pc, #364] @ 390894 │ │ │ │ @@ -325181,26 +325181,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #308] @ 3908a0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 3908a4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #272] @ 3908a8 │ │ │ │ ldr r1, [pc, #272] @ 3908ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -325256,20 +325256,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r4, asr #5 │ │ │ │ + rsbseq pc, r9, r4, asr #7 │ │ │ │ @ instruction: 0x0091a6f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq fp, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, r6, ip, asr #21 │ │ │ │ - rsbeq fp, r6, r8, asr #19 │ │ │ │ + ldrdeq fp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r6, ip, asr #23 │ │ │ │ + rsbeq fp, r6, r8, asr #21 │ │ │ │ umullseq sl, r1, ip, r6 │ │ │ │ addeq r1, r4, r0, lsr r6 │ │ │ │ @ instruction: 0x00929ff0 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x0091a5d0 │ │ │ │ @@ -325283,15 +325283,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 3909ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 3909b0 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 390960 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -325326,20 +325326,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r9, ip, lsl #2 │ │ │ │ - rsbeq fp, r6, r8, lsr #16 │ │ │ │ - rsbeq fp, r6, r4, lsr r9 │ │ │ │ + rsbseq pc, r9, ip, lsl #4 │ │ │ │ + rsbeq fp, r6, r8, lsr #18 │ │ │ │ + rsbeq fp, r6, r4, lsr sl │ │ │ │ addseq sl, r1, r4, lsl r5 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, r6, r4, lsl #18 │ │ │ │ + rsbeq fp, r6, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 390b4c │ │ │ │ ldr r1, [pc, #376] @ 390b50 │ │ │ │ ldr r2, [pc, #376] @ 390b54 │ │ │ │ @@ -325354,24 +325354,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #320] @ 390b60 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #288] @ 390b64 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325432,23 +325432,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 390b78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 390a68 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r0, lsl r0 @ │ │ │ │ + rsbseq pc, r9, r0, lsl r1 @ │ │ │ │ addseq sl, r1, r0, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, r0, lsr #14 │ │ │ │ - rsbeq fp, r6, r4, lsl r8 │ │ │ │ - rsbeq fp, r6, ip, lsl #14 │ │ │ │ + rsbeq fp, r6, r0, lsr #16 │ │ │ │ + rsbeq fp, r6, r4, lsl r9 │ │ │ │ + rsbeq fp, r6, ip, lsl #16 │ │ │ │ addeq r1, r4, r4, lsl #7 │ │ │ │ addseq r9, r2, r4, lsr sp │ │ │ │ - rsbseq lr, r9, r8, ror pc │ │ │ │ + rsbseq pc, r9, r8, ror r0 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, lsr #6 │ │ │ │ addseq r9, r2, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -325466,24 +325466,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #320] @ 390d20 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #288] @ 390d24 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325544,23 +325544,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 390d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 390c2c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r0, asr lr │ │ │ │ + rsbseq lr, r9, r0, asr pc │ │ │ │ addseq sl, r1, r0, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, r0, ror #10 │ │ │ │ - rsbeq fp, r6, r4, asr r6 │ │ │ │ - rsbeq fp, r6, ip, asr #10 │ │ │ │ + rsbeq fp, r6, r0, ror #12 │ │ │ │ + rsbeq fp, r6, r4, asr r7 │ │ │ │ + rsbeq fp, r6, ip, asr #12 │ │ │ │ addeq r1, r4, r4, asr #3 │ │ │ │ addseq r9, r2, r4, ror fp │ │ │ │ - ldrheq lr, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq lr, [r9], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r0, ror #2 │ │ │ │ umullseq r9, r2, r8, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -325578,24 +325578,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #452] @ 390f64 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #420] @ 390f68 │ │ │ │ ldr r1, [pc, #420] @ 390f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 390f70 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -325689,30 +325689,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0079ec94 │ │ │ │ + @ instruction: 0x0079ed94 │ │ │ │ ldrheq sl, [r1], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, r0, lsr #7 │ │ │ │ - @ instruction: 0x0066b494 │ │ │ │ - @ instruction: 0x0066b398 │ │ │ │ + rsbeq fp, r6, r0, lsr #9 │ │ │ │ + @ instruction: 0x0066b594 │ │ │ │ + @ instruction: 0x0066b498 │ │ │ │ addeq r1, r4, r4 │ │ │ │ addseq r9, r2, r8, asr #19 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq r9, r1, ip, lsl #30 │ │ │ │ ldr r0, [pc, #4] @ 390f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r0, r4, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39105c │ │ │ │ ldr r2, [pc, #176] @ 391060 │ │ │ │ @@ -325720,33 +325720,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #144] @ 391068 │ │ │ │ ldr r1, [pc, #144] @ 39106c │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #112] @ 391070 │ │ │ │ ldr r1, [pc, #112] @ 391074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #88] @ 391078 │ │ │ │ ldr r2, [pc, #88] @ 39107c │ │ │ │ ldr r3, [pc, #88] @ 391080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -325756,19 +325756,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq lr, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq fp, r6, r8, asr r1 │ │ │ │ - rsbeq fp, r6, r8, ror r1 │ │ │ │ - strheq sl, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, r9, r4, lsr r9 │ │ │ │ + ldrsbeq lr, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, r6, r8, asr r2 │ │ │ │ + rsbeq fp, r6, r8, ror r2 │ │ │ │ + strheq sl, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r9, r4, lsr sl │ │ │ │ addeq r0, r4, ip, lsl #30 │ │ │ │ addeq fp, pc, r8, lsr r2 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -325780,15 +325780,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 3910f0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325796,22 +325796,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 254278 │ │ │ │ - ldrsheq lr, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r6, r8, rrx │ │ │ │ - rsbeq fp, r6, r4, ror #4 │ │ │ │ + ldrsheq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r6, r8, ror #2 │ │ │ │ + rsbeq fp, r6, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 391254 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -325826,15 +325826,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -325882,45 +325882,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2550e8 │ │ │ │ b 3911ec │ │ │ │ ldr r0, [pc, #36] @ 391270 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2550e8 │ │ │ │ b 3911ec │ │ │ │ - rsbseq lr, r9, ip, asr r9 │ │ │ │ + rsbseq lr, r9, ip, asr sl │ │ │ │ @ instruction: 0x00919cd4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq sl, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - strheq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + strheq fp, [r6], #-8 @ │ │ │ │ + strheq fp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ addseq r9, r1, r8, lsr #24 │ │ │ │ - rsbeq fp, r6, r8, lsr #2 │ │ │ │ - rsbeq fp, r6, r8, ror #1 │ │ │ │ + rsbeq fp, r6, r8, lsr #4 │ │ │ │ + rsbeq fp, r6, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3912c4 │ │ │ │ ldr r2, [pc, #56] @ 3912c8 │ │ │ │ ldr r1, [pc, #56] @ 3912cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #24] @ 3912d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38fd74 │ │ │ │ - rsbseq lr, r9, r0, lsl #16 │ │ │ │ - rsbeq sl, r6, r8, ror lr │ │ │ │ - @ instruction: 0x0066ae98 │ │ │ │ + rsbseq lr, r9, r0, lsl #18 │ │ │ │ + rsbeq sl, r6, r8, ror pc │ │ │ │ + @ instruction: 0x0066af98 │ │ │ │ adceq r2, r1, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 3913d8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -325936,15 +325936,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -325979,19 +325979,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r4, lsr #15 │ │ │ │ + rsbseq lr, r9, r4, lsr #17 │ │ │ │ addseq r9, r1, ip, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, r6, r0, lsl #28 │ │ │ │ - rsbeq sl, r6, r0, lsr #28 │ │ │ │ + rsbeq sl, r6, r0, lsl #30 │ │ │ │ + rsbeq sl, r6, r0, lsr #30 │ │ │ │ addseq r9, r1, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 391520 │ │ │ │ @@ -326056,25 +326056,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ bl 38fa14 │ │ │ │ b 391494 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, ip, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r1, r0, lsl #19 │ │ │ │ - rsbseq lr, r9, r8, lsr #11 │ │ │ │ - rsbeq sl, r6, ip, lsl ip │ │ │ │ - rsbeq sl, r6, ip, lsr ip │ │ │ │ + rsbseq lr, r9, r8, lsr #13 │ │ │ │ + rsbeq sl, r6, ip, lsl sp │ │ │ │ + rsbeq sl, r6, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 391a38 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -326091,26 +326091,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #1192] @ 391a4c │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 255370 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -326194,15 +326194,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 38f9c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39191c │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326271,15 +326271,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r8 │ │ │ │ bl 38fa14 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 391908 │ │ │ │ add r5, r5, #1 │ │ │ │ b 3917a4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ @@ -326289,15 +326289,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 254278 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 391a84 │ │ │ │ ldr r3, [pc, #368] @ 391a40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -326321,27 +326321,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 391778 │ │ │ │ ldr r1, [pc, #356] @ 391a88 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ b 3918c4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 391a8c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99beb4 │ │ │ │ + bl 99bfac │ │ │ │ b 3918c4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 255370 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -326358,74 +326358,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 391a94 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3918c4 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 391a98 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 391a9c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3918b4 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 391aa0 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 391aa4 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ b 3918b4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r0, asr #10 │ │ │ │ + rsbseq lr, r9, r0, asr #12 │ │ │ │ @ instruction: 0x009198b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0066ab9c │ │ │ │ - rsbeq sl, r6, ip, lsl #27 │ │ │ │ - @ instruction: 0x0066ab90 │ │ │ │ + @ instruction: 0x0066ac9c │ │ │ │ + rsbeq sl, r6, ip, lsl #29 │ │ │ │ + @ instruction: 0x0066ac90 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq lr, r9, r8, ror r3 │ │ │ │ - strdeq sl, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, r6, r0, lsl sl │ │ │ │ - rsbseq lr, r9, r8, lsr #6 │ │ │ │ - andshi r4, r8, r0, lsl #10 │ │ │ │ - strheq sl, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, r6, r8, ror #17 │ │ │ │ - rsbeq r3, r5, r8, asr ip │ │ │ │ + rsbseq lr, r9, r8, ror r4 │ │ │ │ strdeq sl, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sl, r6, r0, lsl fp │ │ │ │ + rsbseq lr, r9, r8, lsr #8 │ │ │ │ + andshi r4, r8, r0, lsl #10 │ │ │ │ + strheq sl, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, r6, r8, ror #19 │ │ │ │ + rsbeq r3, r5, r8, asr sp │ │ │ │ + strdeq sl, [r6], #-176 @ 0xffffff50 @ │ │ │ │ addseq r9, r1, r0, asr r5 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq sl, r6, r0, asr #20 │ │ │ │ - strdeq sl, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq sl, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r3, r5, ip, lsr #22 │ │ │ │ - @ instruction: 0x0066a99c │ │ │ │ - strheq sl, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r6, r4, ror r9 │ │ │ │ + rsbeq sl, r6, r0, asr #22 │ │ │ │ + strdeq sl, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq sl, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r3, r5, ip, lsr #24 │ │ │ │ + @ instruction: 0x0066aa9c │ │ │ │ + strheq sl, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r6, r4, ror sl │ │ │ │ ldr r0, [pc, #4] @ 391ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r0, r4, r8, asr #9 │ │ │ │ │ │ │ │ 00391ab8 : │ │ │ │ bx lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326436,15 +326436,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 391af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x008404b8 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -326465,15 +326465,15 @@ │ │ │ │ beq 391b3c │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ mvn r3, #0 │ │ │ │ b 391b50 │ │ │ │ mov r3, #0 │ │ │ │ b 391b50 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326509,15 +326509,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 391afc │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 391afc │ │ │ │ - rsbseq sp, r9, r8, asr pc │ │ │ │ + rsbseq lr, r9, r8, asr r0 │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 391c48 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -326539,27 +326539,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 391cc0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #40] @ 391cc4 │ │ │ │ ldr r1, [pc, #40] @ 391cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq sp, r9, r0, lsl #29 │ │ │ │ - rsbeq r9, r4, r4, lsl sl │ │ │ │ - @ instruction: 0x00691c90 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq sp, r9, r0, lsl #31 │ │ │ │ + rsbeq r9, r4, r4, lsl fp │ │ │ │ + @ instruction: 0x00691d90 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq sl, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 391dc0 │ │ │ │ @@ -326572,15 +326572,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 391d80 │ │ │ │ ldr r2, [pc, #160] @ 391dcc │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -326590,15 +326590,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326606,28 +326606,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 391dd0 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r9, r4, lsl lr │ │ │ │ - rsbeq sl, r6, r8, lsl #14 │ │ │ │ - rsbeq sl, r6, ip, lsl r7 │ │ │ │ + rsbseq sp, r9, r4, lsl pc │ │ │ │ + rsbeq sl, r6, r8, lsl #16 │ │ │ │ + rsbeq sl, r6, ip, lsl r8 │ │ │ │ addeq r0, r4, ip, ror r2 │ │ │ │ - @ instruction: 0x0066a69c │ │ │ │ + @ instruction: 0x0066a79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 391ea8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326635,59 +326635,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 391eac │ │ │ │ ldr r1, [pc, #172] @ 391eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #152] @ 391eb4 │ │ │ │ ldr r1, [pc, #152] @ 391eb8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 391ebc │ │ │ │ ldr r7, [pc, #140] @ 391ec0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #112] @ 391ec4 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b3d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 33ffc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq sp, r9, r0, lsl sp │ │ │ │ - strdeq sl, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sl, r6, ip, lsl #12 │ │ │ │ - rsbeq r9, r4, r4, ror r8 │ │ │ │ - strdeq r1, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, r5, r0, asr #20 │ │ │ │ - rsbeq ip, r5, r4, asr sl │ │ │ │ + rsbseq sp, r9, r0, lsl lr │ │ │ │ + strdeq sl, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, r6, ip, lsl #14 │ │ │ │ + rsbeq r9, r4, r4, ror r9 │ │ │ │ + strdeq r1, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r5, r0, asr #22 │ │ │ │ + rsbeq ip, r5, r4, asr fp │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 00391ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326745,22 +326745,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 392048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 391f28 │ │ │ │ ldr r2, [pc, #96] @ 39204c │ │ │ │ ldr r3, [pc, #64] @ 392030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -326768,28 +326768,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 392020 │ │ │ │ ldr r0, [pc, #64] @ 392050 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror r5 │ │ │ │ addseq r8, r1, r8, lsl pc │ │ │ │ addseq r8, r1, r4, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r1, ip, ror #29 │ │ │ │ andeq r3, r0, ip, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, r4, lsr #9 │ │ │ │ + rsbeq sl, r6, r4, lsr #11 │ │ │ │ addseq r8, r1, r0, lsr lr │ │ │ │ - rsbeq sl, r6, r4, lsr #9 │ │ │ │ + rsbeq sl, r6, r4, lsr #11 │ │ │ │ │ │ │ │ 00392054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 392198 │ │ │ │ @@ -326850,41 +326850,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3921c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3920b4 │ │ │ │ ldr r0, [pc, #60] @ 3921c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3920b4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00918db0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ addseq r8, r1, r8, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umlaleq r1, r1, r8, r3 @ │ │ │ │ addseq r8, r1, r0, asr sp │ │ │ │ andeq r1, r0, r4, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, r8, ror #6 │ │ │ │ - rsbeq sl, r6, ip, lsl #7 │ │ │ │ + rsbeq sl, r6, r8, ror #8 │ │ │ │ + rsbeq sl, r6, ip, lsl #9 │ │ │ │ │ │ │ │ 003921c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3922fc │ │ │ │ @@ -326939,68 +326939,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 392320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r5] │ │ │ │ b 392220 │ │ │ │ ldr r0, [pc, #60] @ 392324 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r5] │ │ │ │ b 392220 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, ip, lsr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r1, ip, lsl ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r1, r1, r4, asr #4 │ │ │ │ @ instruction: 0x00918bf4 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, r0, ror r2 │ │ │ │ - @ instruction: 0x0066a294 │ │ │ │ + rsbeq sl, r6, r0, ror r3 │ │ │ │ + @ instruction: 0x0066a394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392354 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq pc, r3, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3923d8 │ │ │ │ ldr r2, [pc, #104] @ 3923dc │ │ │ │ ldr r1, [pc, #104] @ 3923e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #76] @ 3923e4 │ │ │ │ ldr lr, [pc, #76] @ 3923e8 │ │ │ │ ldr ip, [pc, #76] @ 3923ec │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -327010,19 +327010,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3923f0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - rsbseq sp, r9, ip, asr #15 │ │ │ │ - rsbeq r9, r4, r4, lsl r3 │ │ │ │ - @ instruction: 0x00691590 │ │ │ │ - rsbeq sl, r6, r0, lsl r2 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq sp, r9, ip, asr #17 │ │ │ │ + rsbeq r9, r4, r4, lsl r4 │ │ │ │ + @ instruction: 0x00691690 │ │ │ │ + rsbeq sl, r6, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq r9, pc, r0, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -327036,49 +327036,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 751250 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #228] @ 392538 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3924e0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 753c30 │ │ │ │ + bl 753d28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 39253c │ │ │ │ @@ -327088,46 +327088,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r9, r4, lsr r7 │ │ │ │ - rsbeq lr, r5, r8, lsl #13 │ │ │ │ - @ instruction: 0x0065e69c │ │ │ │ - rsbeq sl, r6, r8, asr r1 │ │ │ │ - rsbseq sp, r9, r4, asr r6 │ │ │ │ - rsbeq sl, r6, r4, ror #1 │ │ │ │ - rsbeq sl, r6, r8, asr #1 │ │ │ │ + rsbseq sp, r9, r4, lsr r8 │ │ │ │ + rsbeq lr, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x0065e79c │ │ │ │ + rsbeq sl, r6, r8, asr r2 │ │ │ │ + rsbseq sp, r9, r4, asr r7 │ │ │ │ + rsbeq sl, r6, r4, ror #3 │ │ │ │ + rsbeq sl, r6, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #92] @ 3925c8 │ │ │ │ ldr r2, [pc, #92] @ 3925cc │ │ │ │ ldr r1, [pc, #92] @ 3925d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3925a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -327135,17 +327135,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sp, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, r5, r4, lsr #10 │ │ │ │ - rsbeq lr, r5, ip, lsr r5 │ │ │ │ + ldrsbeq sp, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq lr, r5, r4, lsr #12 │ │ │ │ + rsbeq lr, r5, ip, lsr r6 │ │ │ │ │ │ │ │ 003925d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3926a4 │ │ │ │ @@ -327155,15 +327155,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3926a8 │ │ │ │ ldr r1, [pc, #164] @ 3926ac │ │ │ │ ldr r3, [pc, #164] @ 3926b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 392684 │ │ │ │ ldr r8, [pc, #140] @ 3926b4 │ │ │ │ ldr r7, [pc, #140] @ 3926b8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -327173,15 +327173,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 392684 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 392638 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -327192,47 +327192,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r9, r8, asr r5 │ │ │ │ - rsbeq r9, r4, ip, lsl #1 │ │ │ │ - rsbeq r0, r9, ip, ror pc │ │ │ │ + rsbseq sp, r9, r8, asr r6 │ │ │ │ + rsbeq r9, r4, ip, lsl #3 │ │ │ │ + rsbeq r1, r9, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq lr, r5, r8, ror r4 │ │ │ │ - @ instruction: 0x0065e490 │ │ │ │ + rsbeq lr, r5, r8, ror r5 │ │ │ │ + @ instruction: 0x0065e590 │ │ │ │ │ │ │ │ 003926bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 39271c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r6, r4, asr #29 │ │ │ │ + rsbeq r9, r6, r4, asr #31 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 392774 │ │ │ │ ldr r1, [pc, #136] @ 3927c0 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327265,15 +327265,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 392774 │ │ │ │ b 392770 │ │ │ │ - rsbseq sp, r9, ip, ror #8 │ │ │ │ + rsbseq sp, r9, ip, ror #10 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -327290,15 +327290,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 392828 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ @ instruction: 0x0083f8b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 392900 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327307,25 +327307,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 392904 │ │ │ │ ldr r1, [pc, #172] @ 392908 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #152] @ 39290c │ │ │ │ ldr r1, [pc, #152] @ 392910 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #120] @ 392914 │ │ │ │ ldr r1, [pc, #120] @ 392918 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 39291c │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 392920 │ │ │ │ @@ -327345,24 +327345,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, ror #6 │ │ │ │ - rsbeq r8, r4, ip, lsr lr │ │ │ │ - strheq r1, [r9], #-4 @ │ │ │ │ - rsbeq r9, r5, r8, lsl #2 │ │ │ │ - rsbeq r2, r5, r0, ror #5 │ │ │ │ + rsbseq sp, r9, r0, ror #8 │ │ │ │ + rsbeq r8, r4, ip, lsr pc │ │ │ │ + strheq r1, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r5, r8, lsl #4 │ │ │ │ + rsbeq r2, r5, r0, ror #7 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq pc, r3, r4, lsl r8 @ │ │ │ │ - rsbeq r9, r6, r4, lsr sp │ │ │ │ + rsbeq r9, r6, r4, lsr lr │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3929ac │ │ │ │ mov r1, #1 │ │ │ │ @@ -327462,19 +327462,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 392a64 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 392a58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 392e24 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -327491,15 +327491,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 392e34 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -327544,79 +327544,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #544] @ 392e48 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #504] @ 392e4c │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #456] @ 392e50 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #408] @ 392e54 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #356] @ 392e58 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -327647,15 +327647,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 392e60 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr ip, [pc, #160] @ 392e64 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -327674,30 +327674,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r0, lsr #1 │ │ │ │ + rsbseq sp, r9, r0, lsr #3 │ │ │ │ addseq r8, r1, r4, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, r6, r4, ror #21 │ │ │ │ - strdeq r9, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r6, r4, ror #23 │ │ │ │ + strdeq r9, [r6], #-176 @ 0xffffff50 @ │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq pc, r3, ip, ror #9 │ │ │ │ - rsbeq r9, r6, r0, asr #20 │ │ │ │ - rsbeq r9, r6, ip, lsl sl │ │ │ │ - rsbeq r9, r6, r0, lsl #20 │ │ │ │ - rsbeq r9, r6, r0, ror #19 │ │ │ │ - strheq r9, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00669990 │ │ │ │ - strdeq r8, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r9, ip, ror #22 │ │ │ │ + rsbeq r9, r6, r0, asr #22 │ │ │ │ + rsbeq r9, r6, ip, lsl fp │ │ │ │ + rsbeq r9, r6, r0, lsl #22 │ │ │ │ + rsbeq r9, r6, r0, ror #21 │ │ │ │ + strheq r9, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00669a90 │ │ │ │ + strdeq r8, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, r9, ip, ror #24 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r8, r1, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -327711,25 +327711,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3925d4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 392f6c │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #308] @ 392ff8 │ │ │ │ ldr r2, [pc, #308] @ 392ffc │ │ │ │ ldr r1, [pc, #308] @ 393000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 392fcc │ │ │ │ cmp r3, #3 │ │ │ │ bne 392fb0 │ │ │ │ @@ -327789,19 +327789,19 @@ │ │ │ │ beq 392f6c │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 392f70 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 392f50 │ │ │ │ - ldrsbeq ip, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r5, ip, asr #23 │ │ │ │ - rsbeq sp, r5, r0, ror #23 │ │ │ │ + ldrsbeq ip, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r5, ip, asr #25 │ │ │ │ + rsbeq sp, r5, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 39321c │ │ │ │ ldr r4, [pc, #512] @ 393220 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -327812,49 +327812,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #460] @ 393228 │ │ │ │ ldr r1, [pc, #460] @ 39322c │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #436] @ 393230 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 393234 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #416] @ 393238 │ │ │ │ ldr r1, [pc, #416] @ 39323c │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 393240 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #384] @ 393244 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 393204 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -327928,50 +327928,50 @@ │ │ │ │ b 393180 │ │ │ │ ldr r0, [pc, #60] @ 393248 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r9, r8, lsl #23 │ │ │ │ - rsbeq r8, r4, r8, ror #12 │ │ │ │ - rsbeq r0, r9, r0, ror #17 │ │ │ │ - rsbeq sp, r5, r0, asr #20 │ │ │ │ - rsbeq r9, r6, r8, asr #10 │ │ │ │ - rsbeq r0, r9, r4, lsl #10 │ │ │ │ + rsbseq ip, r9, r8, lsl #25 │ │ │ │ + rsbeq r8, r4, r8, ror #14 │ │ │ │ + rsbeq r0, r9, r0, ror #19 │ │ │ │ + rsbeq sp, r5, r0, asr #22 │ │ │ │ + rsbeq r9, r6, r8, asr #12 │ │ │ │ + rsbeq r0, r9, r4, lsl #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r5, r4, ror #17 │ │ │ │ - strheq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, r6, r4, ror r5 │ │ │ │ - rsbeq r9, r6, ip, ror #10 │ │ │ │ - rsbeq r9, r6, ip, lsl #9 │ │ │ │ + rsbeq r8, r5, r4, ror #19 │ │ │ │ + strheq r1, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, r6, r4, ror r6 │ │ │ │ + rsbeq r9, r6, ip, ror #12 │ │ │ │ + rsbeq r9, r6, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3925d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3932d4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #104] @ 3932f4 │ │ │ │ ldr r2, [pc, #104] @ 3932f8 │ │ │ │ ldr r1, [pc, #104] @ 3932fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3932d4 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -327982,40 +327982,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, r4, lsl r9 │ │ │ │ - rsbeq sp, r5, r4, lsl #16 │ │ │ │ - rsbeq sp, r5, ip, lsl r8 │ │ │ │ + rsbseq ip, r9, r4, lsl sl │ │ │ │ + rsbeq sp, r5, r4, lsl #18 │ │ │ │ + rsbeq sp, r5, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3925d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393394 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #120] @ 3933b4 │ │ │ │ ldr r2, [pc, #120] @ 3933b8 │ │ │ │ ldr r1, [pc, #120] @ 3933bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393394 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -328030,17 +328030,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r9, r4, ror #16 │ │ │ │ - rsbeq sp, r5, r4, asr r7 │ │ │ │ - rsbeq sp, r5, ip, ror #14 │ │ │ │ + rsbseq ip, r9, r4, ror #18 │ │ │ │ + rsbeq sp, r5, r4, asr r8 │ │ │ │ + rsbeq sp, r5, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -328063,25 +328063,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3925d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393490 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #108] @ 3934b0 │ │ │ │ ldr r2, [pc, #108] @ 3934b4 │ │ │ │ ldr r1, [pc, #108] @ 3934b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393490 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -328093,17 +328093,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, ip, asr r7 │ │ │ │ - rsbeq sp, r5, ip, asr #12 │ │ │ │ - rsbeq sp, r5, r4, ror #12 │ │ │ │ + rsbseq ip, r9, ip, asr r8 │ │ │ │ + rsbeq sp, r5, ip, asr #14 │ │ │ │ + rsbeq sp, r5, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -328114,25 +328114,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3925d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393550 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #136] @ 393598 │ │ │ │ ldr r2, [pc, #136] @ 39359c │ │ │ │ ldr r1, [pc, #136] @ 3935a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 393550 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -328151,17 +328151,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0079c690 │ │ │ │ - rsbeq sp, r5, r0, lsl #11 │ │ │ │ - @ instruction: 0x0065d594 │ │ │ │ + @ instruction: 0x0079c790 │ │ │ │ + rsbeq sp, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x0065d694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -328184,25 +328184,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3925d4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 393694 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr ip, [pc, #180] @ 3936dc │ │ │ │ ldr r2, [pc, #180] @ 3936e0 │ │ │ │ ldr r1, [pc, #180] @ 3936e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 393688 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3936b4 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -328232,17 +328232,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r9, r8, ror r5 │ │ │ │ - rsbeq sp, r5, r8, ror #8 │ │ │ │ - rsbeq sp, r5, r0, lsl #9 │ │ │ │ + rsbseq ip, r9, r8, ror r6 │ │ │ │ + rsbeq sp, r5, r8, ror #10 │ │ │ │ + rsbeq sp, r5, r0, lsl #11 │ │ │ │ │ │ │ │ 003936e8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003936ec : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -328255,18 +328255,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 393724 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 99bd18 │ │ │ │ - strdeq r8, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq ip, r9, ip, ror #10 │ │ │ │ - rsbeq r8, r6, r8, asr #31 │ │ │ │ + b 99be10 │ │ │ │ + strdeq r9, [r6], #-0 @ │ │ │ │ + rsbseq ip, r9, ip, ror #12 │ │ │ │ + rsbeq r9, r6, r8, asr #1 │ │ │ │ │ │ │ │ 00393728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 393788 │ │ │ │ @@ -328276,26 +328276,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r8, lsr #10 │ │ │ │ - rsbeq r8, r6, r8, lsr #31 │ │ │ │ - rsbeq r8, r6, r0, lsl #31 │ │ │ │ + rsbseq ip, r9, r8, lsr #12 │ │ │ │ + rsbeq r9, r6, r8, lsr #1 │ │ │ │ + rsbeq r9, r6, r0, lsl #1 │ │ │ │ │ │ │ │ 00393794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3937f4 │ │ │ │ @@ -328305,58 +328305,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq ip, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r8, r6, ip, lsr pc │ │ │ │ - rsbeq r8, r6, r4, lsl pc │ │ │ │ + ldrheq ip, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, r6, ip, lsr r0 │ │ │ │ + rsbeq r9, r6, r4, lsl r0 │ │ │ │ │ │ │ │ 00393800 : │ │ │ │ ldr r3, [pc, #36] @ 39382c │ │ │ │ ldr ip, [pc, #36] @ 393830 │ │ │ │ ldr r1, [pc, #36] @ 393834 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 99bd18 │ │ │ │ - rsbseq ip, r9, r8, ror #8 │ │ │ │ - rsbeq r8, r6, r0, ror #29 │ │ │ │ - strheq r8, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + b 99be10 │ │ │ │ + rsbseq ip, r9, r8, ror #10 │ │ │ │ + rsbeq r8, r6, r0, ror #31 │ │ │ │ + strheq r8, [r6], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00393838 : │ │ │ │ ldr r3, [pc, #36] @ 393864 │ │ │ │ ldr ip, [pc, #36] @ 393868 │ │ │ │ ldr r1, [pc, #36] @ 39386c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 99bd18 │ │ │ │ - rsbseq ip, r9, r0, lsr r4 │ │ │ │ - rsbeq r8, r6, r8, lsr #29 │ │ │ │ - rsbeq r8, r6, r4, lsl #29 │ │ │ │ + b 99be10 │ │ │ │ + rsbseq ip, r9, r0, lsr r5 │ │ │ │ + rsbeq r8, r6, r8, lsr #31 │ │ │ │ + rsbeq r8, r6, r4, lsl #31 │ │ │ │ │ │ │ │ 00393870 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393878 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -328368,15 +328368,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0039388c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3938a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq lr, r3, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -328469,27 +328469,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ b 393930 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 393930 │ │ │ │ ldr r5, [pc, #24] @ 393a64 │ │ │ │ mov r6, #0 │ │ │ │ b 393930 │ │ │ │ addseq r7, r1, ip, lsr #10 │ │ │ │ - rsbseq ip, r9, r4, lsr #7 │ │ │ │ - rsbseq ip, r9, r1, lsr #7 │ │ │ │ + rsbseq ip, r9, r4, lsr #9 │ │ │ │ + rsbseq ip, r9, r1, lsr #9 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, r6, r4, lsl sp │ │ │ │ + rsbeq r8, r6, r4, lsl lr │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 393bb0 │ │ │ │ ldr r3, [pc, #304] @ 393bb4 │ │ │ │ @@ -328499,15 +328499,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -328531,56 +328531,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 393bc0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 9938f0 │ │ │ │ + bl 9939e8 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 99429c │ │ │ │ + bl 994394 │ │ │ │ ldr r2, [pc, #124] @ 393bc4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 995088 │ │ │ │ + bl 995180 │ │ │ │ ldr r2, [pc, #100] @ 393bc8 │ │ │ │ ldr r3, [pc, #100] @ 393bcc │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d458 │ │ │ │ - @ instruction: 0x00668c9c │ │ │ │ - rsbseq ip, r9, r8, ror #5 │ │ │ │ - rsbeq r8, r6, r4, lsl #25 │ │ │ │ + @ instruction: 0x00668d9c │ │ │ │ + rsbseq ip, r9, r8, ror #7 │ │ │ │ + rsbeq r8, r6, r4, lsl #27 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x0083e6bc │ │ │ │ - rsbeq r8, r6, r4, asr #23 │ │ │ │ + rsbeq r8, r6, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 393c94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -328588,25 +328588,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 393c98 │ │ │ │ ldr r1, [pc, #156] @ 393c9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #136] @ 393ca0 │ │ │ │ ldr r1, [pc, #136] @ 393ca4 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #104] @ 393ca8 │ │ │ │ ldr r3, [pc, #104] @ 393cac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 393cb0 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328622,19 +328622,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, r8, lsl #3 │ │ │ │ - @ instruction: 0x00647a98 │ │ │ │ - rsbeq pc, r8, r0, lsl sp @ │ │ │ │ - rsbeq r7, r5, r4, ror #26 │ │ │ │ - rsbeq r0, r5, ip, lsr pc │ │ │ │ + rsbseq ip, r9, r8, lsl #5 │ │ │ │ + @ instruction: 0x00647b98 │ │ │ │ + rsbeq pc, r8, r0, lsl lr @ │ │ │ │ + rsbeq r7, r5, r4, ror #28 │ │ │ │ + rsbeq r1, r5, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -328707,23 +328707,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3940f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9da68c │ │ │ │ + bl 9da784 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 994400 │ │ │ │ + bl 9944f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3940fc │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993de4 │ │ │ │ + b 993edc │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328767,16 +328767,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41643c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3940b4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9da68c │ │ │ │ - bl 9db398 │ │ │ │ + bl 9da784 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328801,23 +328801,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #408] @ 394104 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328888,32 +328888,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d9b0 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9da6c4 │ │ │ │ + bl 9da7bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d9b0 │ │ │ │ addseq r7, r1, r0, lsr r1 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, r6, r0, asr r9 │ │ │ │ + rsbeq r8, r6, r0, asr sl │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq fp, r9, r6, lsl #30 │ │ │ │ + rsbseq ip, r9, r6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -328957,51 +328957,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39417c │ │ │ │ addseq r6, r1, r8, ror #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq r8, r6, ip, ror r5 │ │ │ │ + rsbeq r8, r6, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 394254 │ │ │ │ ldr r2, [pc, #84] @ 394258 │ │ │ │ ldr r1, [pc, #84] @ 39425c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #52] @ 394260 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 75d508 │ │ │ │ - rsbseq fp, r9, r8, ror #22 │ │ │ │ - rsbeq r8, r6, ip, lsl #10 │ │ │ │ - rsbeq r8, r6, r8, lsl r5 │ │ │ │ - rsbeq r8, r6, r0, asr r5 │ │ │ │ + b 75d600 │ │ │ │ + rsbseq fp, r9, r8, ror #24 │ │ │ │ + rsbeq r8, r6, ip, lsl #12 │ │ │ │ + rsbeq r8, r6, r8, lsl r6 │ │ │ │ + rsbeq r8, r6, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 394330 │ │ │ │ ldr r3, [pc, #180] @ 394334 │ │ │ │ ldr r1, [pc, #180] @ 394338 │ │ │ │ @@ -329009,15 +329009,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #144] @ 39433c │ │ │ │ ldr r3, [pc, #144] @ 394340 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -329029,33 +329029,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 394344 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, r5 │ │ │ │ - bl 994400 │ │ │ │ + bl 9944f8 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 995520 │ │ │ │ + bl 995618 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9943a4 │ │ │ │ + bl 99449c │ │ │ │ mov r0, r6 │ │ │ │ - bl 993948 │ │ │ │ + bl 993a40 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 415f5c │ │ │ │ - @ instruction: 0x00668494 │ │ │ │ - rsbseq fp, r9, r8, ror #21 │ │ │ │ - @ instruction: 0x00668490 │ │ │ │ + @ instruction: 0x00668594 │ │ │ │ + rsbseq fp, r9, r8, ror #23 │ │ │ │ + @ instruction: 0x00668590 │ │ │ │ addseq r6, r1, r0, ror fp │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329101,15 +329101,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3944b8 │ │ │ │ ldr r1, [pc, #272] @ 394514 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ cmp r4, #0 │ │ │ │ beq 39442c │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 39441c │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -329120,19 +329120,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 39451c │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 394520 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9da6c4 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9da7bc │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 394398 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 514d4c │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -329147,38 +329147,38 @@ │ │ │ │ bl 41d9b0 │ │ │ │ bl 514df0 │ │ │ │ b 394398 │ │ │ │ ldr r1, [pc, #100] @ 394524 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 394528 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993de4 │ │ │ │ + bl 993edc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41643c │ │ │ │ b 3944b0 │ │ │ │ @ instruction: 0x00916abc │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, r6, ip, lsl #7 │ │ │ │ - @ instruction: 0x0066839c │ │ │ │ + rsbeq r8, r6, ip, lsl #9 │ │ │ │ + @ instruction: 0x0066849c │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - rsbeq r8, r6, r4, lsl r3 │ │ │ │ - ldrdeq r8, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, r6, r4, lsl r4 │ │ │ │ + ldrdeq r8, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq r8, r6, r4, asr r2 │ │ │ │ + rsbeq r8, r6, r4, asr r3 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 39476c │ │ │ │ @@ -329219,15 +329219,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -329237,15 +329237,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 394678 │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329294,40 +329294,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3945fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d9b0 │ │ │ │ ldr r0, [pc, #48] @ 394774 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3945b8 │ │ │ │ ldr r0, [pc, #28] @ 394778 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3946e4 │ │ │ │ @ instruction: 0x009168d0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r8, r6, r8, asr #32 │ │ │ │ - rsbeq r8, r6, r0, lsr r0 │ │ │ │ + rsbeq r8, r6, r8, asr #2 │ │ │ │ + rsbeq r8, r6, r0, lsr r1 │ │ │ │ ldr r1, [sp] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ cmpeq r2, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ bne 3947a4 │ │ │ │ @@ -329339,15 +329339,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 3947cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ ldrdeq sp, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 394890 │ │ │ │ ldr r2, [pc, #168] @ 394894 │ │ │ │ @@ -329355,25 +329355,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #136] @ 39489c │ │ │ │ ldr r1, [pc, #136] @ 3948a0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #104] @ 3948a4 │ │ │ │ ldr r1, [pc, #104] @ 3948a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #92] @ 3948ac │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ @@ -329389,19 +329389,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r8, lsr #11 │ │ │ │ - @ instruction: 0x00646e9c │ │ │ │ - rsbeq pc, r8, r8, lsl r1 @ │ │ │ │ - @ instruction: 0x00646e98 │ │ │ │ - strheq r6, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #13 │ │ │ │ + @ instruction: 0x00646f9c │ │ │ │ + rsbeq pc, r8, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x00646f98 │ │ │ │ + strheq r6, [r4], #-240 @ 0xffffff10 @ │ │ │ │ addeq sp, r3, r8, asr sl │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329411,15 +329411,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #106 @ 0x6a │ │ │ │ bl 255370 │ │ │ │ mov r3, #1 │ │ │ │ @@ -329428,17 +329428,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, ip, asr #9 │ │ │ │ - ldrdeq r7, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, r6, r8, asr pc │ │ │ │ + rsbseq fp, r9, ip, asr #11 │ │ │ │ + ldrdeq r7, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r6, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #400] @ 394ae0 │ │ │ │ ldr r8, [pc, #400] @ 394ae4 │ │ │ │ ldr r7, [pc, #400] @ 394ae8 │ │ │ │ @@ -329448,30 +329448,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r9, r0 │ │ │ │ bl 414650 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #336] @ 394aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75c3dc │ │ │ │ + bl 75c4d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 394a90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 394a90 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3949d8 │ │ │ │ ldrb r3, [r5, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 394a28 │ │ │ │ @@ -329483,15 +329483,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -329529,40 +329529,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq fp, r9, r4, asr #8 │ │ │ │ - rsbeq r7, r6, r8, asr lr │ │ │ │ - rsbeq r7, r6, r0, ror #29 │ │ │ │ - strdeq r8, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, r9, r8, lsr #7 │ │ │ │ - rsbeq r7, r6, r4, asr lr │ │ │ │ - rsbeq r7, r6, r8, lsr #28 │ │ │ │ - rsbeq r7, r6, r4, ror #27 │ │ │ │ - rsbeq r7, r6, ip, ror #27 │ │ │ │ + rsbseq fp, r9, r4, asr #10 │ │ │ │ + rsbeq r7, r6, r8, asr pc │ │ │ │ + rsbeq r7, r6, r0, ror #31 │ │ │ │ + strdeq r8, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #9 │ │ │ │ + rsbeq r7, r6, r4, asr pc │ │ │ │ + rsbeq r7, r6, r8, lsr #30 │ │ │ │ + rsbeq r7, r6, r4, ror #29 │ │ │ │ + rsbeq r7, r6, ip, ror #29 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ - ldrsheq fp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x00667d9c │ │ │ │ - rsbeq r7, r6, ip, asr #26 │ │ │ │ - rsbeq r7, r6, ip, lsr #26 │ │ │ │ + ldrsheq fp, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00667e9c │ │ │ │ + rsbeq r7, r6, ip, asr #28 │ │ │ │ + rsbeq r7, r6, ip, lsr #28 │ │ │ │ ldr r0, [pc, #4] @ 394b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ ldrdeq sp, [r3], ip │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -329597,15 +329597,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d728 │ │ │ │ + bl 70d820 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -329644,15 +329644,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ b 394c58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 394fd0 │ │ │ │ ldr r2, [pc, #804] @ 394fd4 │ │ │ │ @@ -329660,15 +329660,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #772] @ 394fdc │ │ │ │ ldr ip, [pc, #772] @ 394fe0 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -329681,28 +329681,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #696] @ 394fe4 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -329729,15 +329729,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 394e30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 990cac │ │ │ │ + bl 990da4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 394fac │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 394f58 │ │ │ │ ldr r2, [pc, #500] @ 394ff8 │ │ │ │ @@ -329837,15 +329837,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 395008 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ b 394d90 │ │ │ │ ldr r3, [pc, #88] @ 39500c │ │ │ │ @@ -329853,32 +329853,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 395014 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 395018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, r8, lsr #2 │ │ │ │ - rsbeq r7, r6, r0, lsl #24 │ │ │ │ - rsbeq r7, r6, r4, lsl ip │ │ │ │ + rsbseq fp, r9, r8, lsr #4 │ │ │ │ + rsbeq r7, r6, r0, lsl #26 │ │ │ │ + rsbeq r7, r6, r4, lsl sp │ │ │ │ addeq sp, r3, ip, lsl r6 │ │ │ │ - rsbeq r7, r6, r0, lsl #24 │ │ │ │ - rsbeq r7, r6, r4, asr #23 │ │ │ │ - @ instruction: 0x0071ef98 │ │ │ │ - strdeq r7, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r0, r7, r8, lsl lr │ │ │ │ - rsbeq r7, r6, ip, lsr fp │ │ │ │ + rsbeq r7, r6, r0, lsl #26 │ │ │ │ + rsbeq r7, r6, r4, asr #25 │ │ │ │ + @ instruction: 0x0071f098 │ │ │ │ + strdeq r7, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, r7, r8, lsl pc │ │ │ │ + rsbeq r7, r6, ip, lsr ip │ │ │ │ bge fee3faac <__bss_end__@@Base+0xfe076e14> │ │ │ │ strdeq sp, [r3], r4 │ │ │ │ - rsbeq r7, r6, r0, lsl #21 │ │ │ │ - rsbeq r7, r6, r8, lsl #19 │ │ │ │ - rsbeq r7, r6, r8, ror r9 │ │ │ │ - rsbseq sl, r9, r4, lsr #28 │ │ │ │ - strdeq r7, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq sl, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, r6, r0, lsl #23 │ │ │ │ + rsbeq r7, r6, r8, lsl #21 │ │ │ │ + rsbeq r7, r6, r8, ror sl │ │ │ │ + rsbseq sl, r9, r4, lsr #30 │ │ │ │ + strdeq r7, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq sl, [r0], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3950f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -329887,25 +329887,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3950fc │ │ │ │ ldr r1, [pc, #180] @ 395100 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #160] @ 395104 │ │ │ │ ldr r1, [pc, #160] @ 395108 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 39510c │ │ │ │ ldr r3, [pc, #128] @ 395110 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 395114 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -329919,31 +329919,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 39511c │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #60] @ 395120 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq sl, r9, r8, lsr #27 │ │ │ │ - rsbeq r6, r4, ip, asr #12 │ │ │ │ - rsbeq lr, r8, r4, asr #17 │ │ │ │ - rsbeq r6, r5, r8, lsl r9 │ │ │ │ - strdeq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq sl, r9, r8, lsr #29 │ │ │ │ + rsbeq r6, r4, ip, asr #14 │ │ │ │ + rsbeq lr, r8, r4, asr #19 │ │ │ │ + rsbeq r6, r5, r8, lsl sl │ │ │ │ + strdeq pc, [r4], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq r7, r6, ip, ror #16 │ │ │ │ + rsbeq r7, r6, ip, ror #18 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r7, pc, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -329952,28 +329952,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 395194 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d4fc │ │ │ │ + bl 70d5f4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -330060,15 +330060,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 395374 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 394b2c │ │ │ │ b 395334 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 253840 │ │ │ │ @@ -330076,25 +330076,25 @@ │ │ │ │ beq 39535c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 395320 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 990b78 │ │ │ │ + bl 990c70 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 395320 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253840 │ │ │ │ - rsbseq sl, r9, r4, ror #21 │ │ │ │ - strheq r7, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r7, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r9, r4, ror #23 │ │ │ │ + strheq r7, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r7, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -330173,15 +330173,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 39556c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 395508 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330208,22 +330208,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d728 │ │ │ │ + bl 70d820 │ │ │ │ b 395500 │ │ │ │ - rsbseq sl, r9, r0, lsr #18 │ │ │ │ - strdeq r7, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r7, r6, r8, lsl #8 │ │ │ │ + rsbseq sl, r9, r0, lsr #20 │ │ │ │ + strdeq r7, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r6, r8, lsl #10 │ │ │ │ ldr r0, [pc, #4] @ 39557c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq ip, r3, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3956e0 │ │ │ │ ldr r2, [pc, #328] @ 3956e4 │ │ │ │ @@ -330231,15 +330231,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3956e8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 395674 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -330262,39 +330262,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr ip, [pc, #176] @ 3956f0 │ │ │ │ ldr r2, [pc, #176] @ 3956f4 │ │ │ │ ldr r1, [pc, #176] @ 3956f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3400c4 │ │ │ │ ldr ip, [pc, #128] @ 3956fc │ │ │ │ ldr r1, [pc, #128] @ 395700 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330303,54 +330303,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 395708 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 395698 │ │ │ │ - rsbseq sl, r9, r0, lsl #17 │ │ │ │ - rsbeq r7, r6, r8, lsr #7 │ │ │ │ - strheq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #19 │ │ │ │ + rsbeq r7, r6, r8, lsr #9 │ │ │ │ + strheq r7, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ addeq ip, r3, ip, lsl #27 │ │ │ │ - rsbseq sl, r9, r0, ror #15 │ │ │ │ - rsbeq r9, r5, r4, lsr #4 │ │ │ │ - rsbeq r9, r5, r8, lsr r2 │ │ │ │ - rsbeq r7, r6, r8, lsl r3 │ │ │ │ - rsbeq r7, r6, r4, lsl #6 │ │ │ │ - strdeq r7, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r6, r0, asr #5 │ │ │ │ + rsbseq sl, r9, r0, ror #17 │ │ │ │ + rsbeq r9, r5, r4, lsr #6 │ │ │ │ + rsbeq r9, r5, r8, lsr r3 │ │ │ │ + rsbeq r7, r6, r8, lsl r4 │ │ │ │ + rsbeq r7, r6, r4, lsl #8 │ │ │ │ + strdeq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r6, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39576c │ │ │ │ ldr r2, [pc, #72] @ 395770 │ │ │ │ ldr r1, [pc, #72] @ 395774 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #40] @ 395778 │ │ │ │ ldr r1, [pc, #40] @ 39577c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f988 │ │ │ │ - ldrsheq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r5, r4, r0, ror #30 │ │ │ │ - ldrdeq lr, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + b 74fa80 │ │ │ │ + ldrsheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, r4, r0, rrx │ │ │ │ + ldrdeq lr, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r6, pc, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 39583c │ │ │ │ @@ -330361,15 +330361,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 395840 │ │ │ │ ldr r2, [pc, #148] @ 395844 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 395848 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #128] @ 39584c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3957fc │ │ │ │ mov r0, #0 │ │ │ │ @@ -330383,29 +330383,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 395850 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, ip, lsl #13 │ │ │ │ - rsbeq r7, r6, r0, asr #3 │ │ │ │ - @ instruction: 0x00667198 │ │ │ │ + rsbseq sl, r9, ip, lsl #15 │ │ │ │ + rsbeq r7, r6, r0, asr #5 │ │ │ │ + @ instruction: 0x00667298 │ │ │ │ addseq r5, r1, r4, asr r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq r7, [r6], #-16 @ │ │ │ │ + ldrdeq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 395920 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -330414,15 +330414,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 395924 │ │ │ │ ldr r2, [pc, #164] @ 395928 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 39592c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #144] @ 395930 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3958d0 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -330440,29 +330440,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 395934 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq sl, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, r6, ip, ror #1 │ │ │ │ - rsbeq r7, r6, r4, asr #1 │ │ │ │ + ldrheq sl, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, r6, ip, ror #3 │ │ │ │ + rsbeq r7, r6, r4, asr #3 │ │ │ │ addseq r5, r1, r0, lsl #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r7, r6, ip, lsr #2 │ │ │ │ + rsbeq r7, r6, ip, lsr #4 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -330504,21 +330504,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 5230dc │ │ │ │ pop {r4, lr} │ │ │ │ b 522b20 │ │ │ │ ldr r0, [pc, #28] @ 395a14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3959c4 │ │ │ │ @ instruction: 0x009154bc │ │ │ │ strdeq sp, [r0], r0 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ umlaleq sp, r0, r0, sl │ │ │ │ - rsbeq r7, r6, ip, rrx │ │ │ │ + rsbeq r7, r6, ip, ror #2 │ │ │ │ │ │ │ │ 00395a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -330527,31 +330527,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 395a78 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq lr, r5, r8, lsl sl │ │ │ │ + rsbeq lr, r5, r8, lsl fp │ │ │ │ addeq ip, r3, r0, asr #19 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 395a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq ip, r3, ip, lsr #19 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 395b50 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -330581,15 +330581,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 395b68 │ │ │ │ ldr r0, [pc, #84] @ 395b6c │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 5232dc │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 5232dc │ │ │ │ pop {r4, lr} │ │ │ │ @@ -330597,16 +330597,16 @@ │ │ │ │ b 522b84 │ │ │ │ addseq r5, r1, r8, ror r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq sl, r9, r0, asr r3 │ │ │ │ - rsbeq r6, r6, r0, ror #30 │ │ │ │ + rsbseq sl, r9, r0, asr r4 │ │ │ │ + rsbeq r7, r6, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 395c18 │ │ │ │ ldr r6, [pc, #144] @ 395c1c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -330615,105 +330615,105 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #104] @ 395c24 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #56] @ 395c28 │ │ │ │ ldr r1, [pc, #56] @ 395c2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq sl, r9, r4, ror #5 │ │ │ │ - rsbeq r6, r6, r4, lsr pc │ │ │ │ - rsbeq r6, r6, r4, lsl #30 │ │ │ │ + rsbseq sl, r9, r4, ror #7 │ │ │ │ + rsbeq r7, r6, r4, lsr r0 │ │ │ │ + rsbeq r7, r6, r4 │ │ │ │ addeq ip, r3, r8, ror r8 │ │ │ │ - rsbeq r8, r5, r0, lsl #25 │ │ │ │ - @ instruction: 0x00658c94 │ │ │ │ + rsbeq r8, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0x00658d94 │ │ │ │ │ │ │ │ 00395c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395cf0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r7, [pc, #148] @ 395cf4 │ │ │ │ ldr r6, [pc, #148] @ 395cf8 │ │ │ │ ldr r5, [pc, #148] @ 395cfc │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395d00 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #104] @ 395d04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 34057c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdfc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, ip, ror lr │ │ │ │ - rsbseq sl, r9, r8, lsl #4 │ │ │ │ - rsbeq r8, r5, r4, lsl #24 │ │ │ │ - rsbeq r8, r5, r8, lsl ip │ │ │ │ + rsbeq r6, r6, ip, ror pc │ │ │ │ + rsbseq sl, r9, r8, lsl #6 │ │ │ │ + rsbeq r8, r5, r4, lsl #26 │ │ │ │ + rsbeq r8, r5, r8, lsl sp │ │ │ │ umullseq r5, r1, r4, r1 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 395d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq ip, r3, r0, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #196] @ 395df4 │ │ │ │ ldr r5, [pc, #196] @ 395df8 │ │ │ │ @@ -330722,37 +330722,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #57 @ 0x39 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #160] @ 395e00 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #108] @ 395e04 │ │ │ │ ldr r1, [pc, #108] @ 395e08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, sl │ │ │ │ bl 3400c4 │ │ │ │ ldr r2, [pc, #76] @ 395e0c │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ mov r0, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #-1073741824 @ 0xc0000000 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -330762,20 +330762,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, r8, asr #27 │ │ │ │ - rsbseq sl, r9, ip, ror r1 │ │ │ │ - @ instruction: 0x00666d90 │ │ │ │ + rsbeq r6, r6, r8, asr #29 │ │ │ │ + rsbseq sl, r9, ip, ror r2 │ │ │ │ + @ instruction: 0x00666e90 │ │ │ │ addeq ip, r3, r8, lsr r7 │ │ │ │ - ldrdeq r8, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r5, r8, ror #21 │ │ │ │ + ldrdeq r8, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, r5, r8, ror #23 │ │ │ │ andhi r0, r6, r0 │ │ │ │ ldr r1, [pc, #224] @ 395ef8 │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ bcc 395e60 │ │ │ │ @@ -330788,15 +330788,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #176] @ 395f00 │ │ │ │ ldr r0, [pc, #176] @ 395f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr ip, [pc, #160] @ 395f08 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #12 │ │ │ │ bhi 395e28 │ │ │ │ ldrsb ip, [ip, r2] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -330829,17 +330829,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addseq r5, r1, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq sl, r9, r8, rrx │ │ │ │ - strdeq fp, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, r9, r8, lsr r0 │ │ │ │ + rsbseq sl, r9, r8, ror #2 │ │ │ │ + strdeq fp, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sl, r9, r8, lsr r1 │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #240] @ 39600c │ │ │ │ add r3, pc, r3 │ │ │ │ bcc 395f4c │ │ │ │ ldr r1, [pc, #232] @ 396010 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -330888,115 +330888,115 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 396018 │ │ │ │ ldr r0, [pc, #56] @ 39601c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r4, r1, r4, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, r9, asr pc │ │ │ │ - ldrsbeq r9, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, r6, r0, lsr fp │ │ │ │ + rsbseq sl, r9, r9, asr r0 │ │ │ │ + ldrsbeq r9, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, r6, r0, lsr ip │ │ │ │ │ │ │ │ 00396020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 3960e0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r7, [pc, #148] @ 3960e4 │ │ │ │ ldr r6, [pc, #148] @ 3960e8 │ │ │ │ ldr r5, [pc, #148] @ 3960ec │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 3960f0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #104] @ 3960f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 34057c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdfc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, r4, asr #21 │ │ │ │ - rsbseq r9, r9, r4, ror #28 │ │ │ │ - rsbeq r8, r5, r4, lsl r8 │ │ │ │ - rsbeq r8, r5, r8, lsr #16 │ │ │ │ + rsbeq r6, r6, r4, asr #23 │ │ │ │ + rsbseq r9, r9, r4, ror #30 │ │ │ │ + rsbeq r8, r5, r4, lsl r9 │ │ │ │ + rsbeq r8, r5, r8, lsr #18 │ │ │ │ addseq r4, r1, r4, lsr #27 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 396104 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq ip, r3, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39616c │ │ │ │ ldr r2, [pc, #76] @ 396170 │ │ │ │ ldr r1, [pc, #76] @ 396174 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #48] @ 396178 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #36] @ 39617c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq r9, r9, ip, lsl lr │ │ │ │ - rsbeq r5, r4, r8, ror #10 │ │ │ │ - ldrdeq sp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq r9, r9, ip, lsl pc │ │ │ │ + rsbeq r5, r4, r8, ror #12 │ │ │ │ + ldrdeq sp, [r8], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ addeq r6, pc, r8, asr #10 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -331004,35 +331004,35 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr ip, [r4, #932] @ 0x3a4 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r4, #928 @ 0x3a0 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ sbc ip, r1, ip │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ str r5, [r4, #928] @ 0x3a0 │ │ │ │ str r7, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r3, r0 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -331068,23 +331068,23 @@ │ │ │ │ tst r1, #256 @ 0x100 │ │ │ │ bne 396360 │ │ │ │ orr r1, r1, #268435456 @ 0x10000000 │ │ │ │ str r1, [r4, #944] @ 0x3b0 │ │ │ │ lsr r1, r1, #28 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, r5 │ │ │ │ bls 39634c │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ beq 39634c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrh r2, [r7] │ │ │ │ ldr ip, [pc, #136] @ 39636c │ │ │ │ sub r2, r2, r5 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331094,31 +331094,31 @@ │ │ │ │ lsl r2, r2, r0 │ │ │ │ umull r5, r0, r2, ip │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ asr lr, r2, #31 │ │ │ │ mov r1, r8 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ mov r2, sl │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r8, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r7, r9 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ bl 4fa4a4 │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ b 3962a0 │ │ │ │ blcc fea48b74 <__bss_end__@@Base+0xfdc7fedc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -331149,26 +331149,26 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3963c0 │ │ │ │ ldr r1, [pc, #256] @ 3964ec │ │ │ │ ldr r0, [pc, #256] @ 3964f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3963c0 │ │ │ │ ldr r3, [pc, #236] @ 3964f4 │ │ │ │ ldr r2, [pc, #236] @ 3964f8 │ │ │ │ ldr r1, [pc, #236] @ 3964fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 39646c │ │ │ │ ldr r3, [pc, #168] @ 3964e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331176,15 +331176,15 @@ │ │ │ │ beq 3963c0 │ │ │ │ ldr r1, [pc, #172] @ 396500 │ │ │ │ ldr r0, [pc, #172] @ 396504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3963c0 │ │ │ │ ldr r3, [pc, #148] @ 396508 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #32 │ │ │ │ bhi 396438 │ │ │ │ ldrsb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -331206,76 +331206,76 @@ │ │ │ │ ldr r0, [r0, #944] @ 0x3b0 │ │ │ │ b 3963c4 │ │ │ │ ldr r1, [pc, #60] @ 39650c │ │ │ │ ldr r0, [pc, #60] @ 396510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3963c0 │ │ │ │ addseq r4, r1, r4, lsl #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, r8, asr fp │ │ │ │ - rsbeq r6, r6, r4, ror r7 │ │ │ │ - rsbseq r9, r9, r8, lsr fp │ │ │ │ - rsbeq r6, r6, r4, lsl r7 │ │ │ │ - rsbeq r6, r6, r0, lsr r7 │ │ │ │ - ldrsheq r9, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, r5, r4, lsl r0 │ │ │ │ - @ instruction: 0x00799a90 │ │ │ │ - rsbseq r9, r9, r4, ror sl │ │ │ │ - @ instruction: 0x0065af98 │ │ │ │ + rsbseq r9, r9, r8, asr ip │ │ │ │ + rsbeq r6, r6, r4, ror r8 │ │ │ │ + rsbseq r9, r9, r8, lsr ip │ │ │ │ + rsbeq r6, r6, r4, lsl r8 │ │ │ │ + rsbeq r6, r6, r0, lsr r8 │ │ │ │ + ldrsheq r9, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, r5, r4, lsl r1 │ │ │ │ + @ instruction: 0x00799b90 │ │ │ │ + rsbseq r9, r9, r4, ror fp │ │ │ │ + @ instruction: 0x0065b098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39655c │ │ │ │ ldr r2, [pc, #48] @ 396560 │ │ │ │ ldr r1, [pc, #48] @ 396564 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396248 │ │ │ │ - rsbseq r9, r9, r4, lsl sl │ │ │ │ - strdeq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r6, r6, r0, lsl r6 │ │ │ │ + rsbseq r9, r9, r4, lsl fp │ │ │ │ + strdeq r6, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r6, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3965c8 │ │ │ │ ldr r2, [pc, #72] @ 3965cc │ │ │ │ ldr r1, [pc, #72] @ 3965d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr ip, [pc, #40] @ 3965d4 │ │ │ │ ldr r2, [r0, #944] @ 0x3b0 │ │ │ │ add r1, r0, #948 @ 0x3b4 │ │ │ │ bic r2, r2, #12544 @ 0x3100 │ │ │ │ str r2, [r0, #944] @ 0x3b0 │ │ │ │ strh ip, [r1] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396248 │ │ │ │ - rsbseq r9, r9, r0, asr #19 │ │ │ │ - @ instruction: 0x00666598 │ │ │ │ - strheq r6, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r9, r9, r0, asr #21 │ │ │ │ + @ instruction: 0x00666698 │ │ │ │ + strheq r6, [r6], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xffffbeef │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #236] @ 3966dc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -331284,69 +331284,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 3966e0 │ │ │ │ ldr r1, [pc, #220] @ 3966e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #200] @ 3966e8 │ │ │ │ ldr r2, [pc, #200] @ 3966ec │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r8, #336 @ 0x150 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #156] @ 3966f0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3400c4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr ip, [pc, #88] @ 3966f4 │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ strd r8, [r3, #-8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33ffc4 │ │ │ │ - rsbseq r9, r9, r4, asr r9 │ │ │ │ - rsbeq r8, r5, ip, ror #4 │ │ │ │ - rsbeq r8, r5, ip, ror r2 │ │ │ │ - rsbeq r6, r6, r0, lsr r5 │ │ │ │ - strdeq r6, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r9, r9, r4, asr sl │ │ │ │ + rsbeq r8, r5, ip, ror #6 │ │ │ │ + rsbeq r8, r5, ip, ror r3 │ │ │ │ + rsbeq r6, r6, r0, lsr r6 │ │ │ │ + strdeq r6, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ addeq fp, r3, ip, lsr #29 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #572] @ 39694c │ │ │ │ @@ -331378,25 +331378,25 @@ │ │ │ │ ldr r1, [pc, #476] @ 396954 │ │ │ │ ldr r0, [pc, #476] @ 396958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [pc, #452] @ 39695c │ │ │ │ ldr r2, [pc, #452] @ 396960 │ │ │ │ ldr r1, [pc, #452] @ 396964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 3967ec │ │ │ │ ldr r3, [pc, #384] @ 396950 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331416,15 +331416,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 39696c │ │ │ │ ldr r0, [pc, #348] @ 396970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3967dc │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 39674c │ │ │ │ add r3, r0, #948 @ 0x3b4 │ │ │ │ mov r2, #0 │ │ │ │ strh r8, [r3] │ │ │ │ @@ -331463,58 +331463,58 @@ │ │ │ │ b 3967dc │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 39674c │ │ │ │ bic r8, r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [r7, #952] @ 0x3b8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r2] │ │ │ │ strb r3, [r7, #956] @ 0x3bc │ │ │ │ b 3967dc │ │ │ │ ldr r1, [pc, #124] @ 39697c │ │ │ │ ldr r0, [pc, #124] @ 396980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 396780 │ │ │ │ cmp r3, #0 │ │ │ │ beq 396894 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 396894 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #952] @ 0x3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 3968bc │ │ │ │ bl 396180 │ │ │ │ b 396894 │ │ │ │ @ instruction: 0x009146f8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, ip, asr #15 │ │ │ │ - rsbeq r6, r6, ip, lsl #8 │ │ │ │ - rsbseq r9, r9, r8, lsr #15 │ │ │ │ - rsbeq r6, r6, r4, lsl #7 │ │ │ │ - rsbeq r6, r6, r4, lsr #7 │ │ │ │ - rsbseq r9, r9, r1, lsr r7 │ │ │ │ - rsbseq r9, r9, r4, lsr r7 │ │ │ │ - rsbeq sl, r5, r4, lsr ip │ │ │ │ + rsbseq r9, r9, ip, asr #17 │ │ │ │ + rsbeq r6, r6, ip, lsl #10 │ │ │ │ + rsbseq r9, r9, r8, lsr #17 │ │ │ │ + rsbeq r6, r6, r4, lsl #9 │ │ │ │ + rsbeq r6, r6, r4, lsr #9 │ │ │ │ + rsbseq r9, r9, r1, lsr r8 │ │ │ │ + rsbseq r9, r9, r4, lsr r8 │ │ │ │ + rsbeq sl, r5, r4, lsr sp │ │ │ │ subseq pc, r1, lr, asr r1 @ │ │ │ │ stceq 0, cr15, [r9, #-52] @ 0xffffffcc │ │ │ │ - rsbseq r9, r9, r4, asr #12 │ │ │ │ - rsbeq r6, r6, r8, lsr #5 │ │ │ │ + rsbseq r9, r9, r4, asr #14 │ │ │ │ + rsbeq r6, r6, r8, lsr #7 │ │ │ │ ldr r0, [pc, #4] @ 396990 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ ldrdeq fp, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #524] @ 396bb8 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ @@ -331565,15 +331565,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3969d4 │ │ │ │ ldr r0, [pc, #344] @ 396bc4 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ str ip, [r0, #968] @ 0x3c8 │ │ │ │ b 3969d4 │ │ │ │ str ip, [r0, #964] @ 0x3c4 │ │ │ │ b 3969d4 │ │ │ │ str ip, [r0, #960] @ 0x3c0 │ │ │ │ b 3969d4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -331601,15 +331601,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 396bc8 │ │ │ │ ldr r0, [pc, #212] @ 396bcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ ldr lr, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ orrne lr, lr, r2, lsl ip │ │ │ │ biceq lr, lr, r2, lsl ip │ │ │ │ add r2, r4, #32768 @ 0x8000 │ │ │ │ @@ -331623,43 +331623,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ae6f4 │ │ │ │ + bl 8ae7ec │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396b94 │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl ip │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r3, [r4, r1, lsl #2] │ │ │ │ b 3969d4 │ │ │ │ ldr r0, [pc, #52] @ 396bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ b 396b80 │ │ │ │ addseq r4, r1, r8, ror #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrsbeq r9, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, r6, r0, ror r1 │ │ │ │ - rsbseq r9, r9, ip, asr #10 │ │ │ │ - rsbeq r6, r6, r0, lsr #2 │ │ │ │ - rsbeq r6, r6, r8, rrx │ │ │ │ + ldrsbeq r9, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, r6, r0, ror r2 │ │ │ │ + rsbseq r9, r9, ip, asr #12 │ │ │ │ + rsbeq r6, r6, r0, lsr #4 │ │ │ │ + rsbeq r6, r6, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #540] @ 396e08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #536] @ 396e0c │ │ │ │ @@ -331747,15 +331747,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ cmp r0, r5 │ │ │ │ blt 396de8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ asr r1, r0, #31 │ │ │ │ b 396c38 │ │ │ │ ldr r0, [r4, #940] @ 0x3ac │ │ │ │ mov r1, #0 │ │ │ │ @@ -331778,38 +331778,38 @@ │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 396c38 │ │ │ │ ldr r1, [pc, #96] @ 396e20 │ │ │ │ ldr r0, [pc, #96] @ 396e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 396c30 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, r2, lsl #2] │ │ │ │ b 396c38 │ │ │ │ ldr r0, [pc, #56] @ 396e28 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, r5 │ │ │ │ b 396c38 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r1, r4, lsl r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x009141dc │ │ │ │ - @ instruction: 0x00799391 │ │ │ │ - rsbseq r9, r9, r0, lsl #5 │ │ │ │ - @ instruction: 0x00665e90 │ │ │ │ - rsbeq r5, r6, ip, asr #28 │ │ │ │ + @ instruction: 0x00799491 │ │ │ │ + rsbseq r9, r9, r0, lsl #7 │ │ │ │ + @ instruction: 0x00665f90 │ │ │ │ + rsbeq r5, r6, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #840] @ 39718c │ │ │ │ sub sp, sp, #24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -331826,88 +331826,88 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #776] @ 3971a0 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #728] @ 3971a4 │ │ │ │ ldr r1, [pc, #728] @ 3971a8 │ │ │ │ add r0, sl, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r6 │ │ │ │ bl 3400c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7d9528 │ │ │ │ + bl 7d9620 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r4, #32768 @ 0x8000 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396fbc │ │ │ │ - bl 813ff0 │ │ │ │ + bl 8140e8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8ade0c │ │ │ │ + bl 8adf04 │ │ │ │ cmp r0, #16384 @ 0x4000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 39708c │ │ │ │ ldr r1, [pc, #636] @ 3971ac │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #32768 @ 0x8000 │ │ │ │ bl 33eb44 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396fbc │ │ │ │ - bl 815fa4 │ │ │ │ + bl 81609c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ moveq r2, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 814324 │ │ │ │ + bl 81441c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3970b0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r6, r4, #976 @ 0x3d0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ae00c │ │ │ │ + bl 8ae104 │ │ │ │ cmp r0, #0 │ │ │ │ blt 397124 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -331923,27 +331923,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ae6f4 │ │ │ │ + bl 8ae7ec │ │ │ │ cmp r0, sl │ │ │ │ blt 3970f0 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mvn r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ mov r3, #0 │ │ │ │ strd r8, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 8ae6f4 │ │ │ │ + bl 8ae7ec │ │ │ │ cmp r0, #0 │ │ │ │ blt 397154 │ │ │ │ ldr r2, [pc, #348] @ 3971b0 │ │ │ │ ldr r3, [pc, #316] @ 397194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, r4, #17152 @ 0x4300 │ │ │ │ @@ -331962,15 +331962,15 @@ │ │ │ │ ldr r1, [pc, #288] @ 3971b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #72 @ 0x48 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #260] @ 3971bc │ │ │ │ ldr r3, [pc, #216] @ 397194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331990,104 +331990,104 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 3971c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 3971cc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3970b0 │ │ │ │ ldr r3, [pc, #164] @ 3971d0 │ │ │ │ ldr ip, [pc, #164] @ 3971d4 │ │ │ │ ldr r1, [pc, #164] @ 3971d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3970b0 │ │ │ │ ldr r3, [pc, #128] @ 3971dc │ │ │ │ ldr ip, [pc, #128] @ 3971e0 │ │ │ │ ldr r1, [pc, #128] @ 3971e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #253 @ 0xfd │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3970b0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r9, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r9, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r3, r1, r4, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, r6, r8, lsr #28 │ │ │ │ - strdeq r5, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, r6, r8, lsr #30 │ │ │ │ + strdeq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ addeq fp, r3, ip, asr #13 │ │ │ │ - rsbeq r7, r5, r0, lsr #19 │ │ │ │ - strheq r7, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, pc, r4, lsr #3 │ │ │ │ + rsbeq r7, r5, r0, lsr #21 │ │ │ │ + strheq r7, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, pc, r4, lsr #5 │ │ │ │ addseq r3, r1, r8, asr #27 │ │ │ │ - rsbeq r5, r6, r8, lsr #24 │ │ │ │ - rsbeq r5, r6, ip, lsl #24 │ │ │ │ + rsbeq r5, r6, r8, lsr #26 │ │ │ │ + rsbeq r5, r6, ip, lsl #26 │ │ │ │ addseq r3, r1, r4, ror #26 │ │ │ │ - rsbeq r5, r6, r8, lsl #24 │ │ │ │ - rsbseq r8, r9, r8, lsr pc │ │ │ │ - rsbeq r5, r6, ip, lsl #23 │ │ │ │ + rsbeq r5, r6, r8, lsl #26 │ │ │ │ + rsbseq r9, r9, r8, lsr r0 │ │ │ │ + rsbeq r5, r6, ip, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq r8, r9, ip, lsl #30 │ │ │ │ - rsbeq r5, r6, r4, lsr #23 │ │ │ │ - rsbeq r5, r6, ip, ror #22 │ │ │ │ - ldrsbeq r8, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r6, r0, lsr #23 │ │ │ │ - rsbeq r5, r6, r8, lsr fp │ │ │ │ + rsbseq r9, r9, ip │ │ │ │ + rsbeq r5, r6, r4, lsr #25 │ │ │ │ + rsbeq r5, r6, ip, ror #24 │ │ │ │ + ldrsbeq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, r6, r0, lsr #25 │ │ │ │ + rsbeq r5, r6, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 397264 │ │ │ │ ldr r2, [pc, #100] @ 397268 │ │ │ │ ldr r1, [pc, #100] @ 39726c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #68] @ 397270 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #52] @ 397274 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r9, ip, lsr lr │ │ │ │ - rsbeq r4, r4, ip, ror r4 │ │ │ │ - strdeq ip, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r8, r9, ip, lsr pc │ │ │ │ + rsbeq r4, r4, ip, ror r5 │ │ │ │ + strdeq ip, [r8], #-120 @ 0xffffff88 @ │ │ │ │ addeq r5, pc, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldr r0, [pc, #4] @ 397284 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq fp, r3, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #140] @ 39732c │ │ │ │ ldr r4, [pc, #140] @ 397330 │ │ │ │ @@ -332096,46 +332096,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #104] @ 397338 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #56] @ 39733c │ │ │ │ ldr r1, [pc, #56] @ 397340 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3400c4 │ │ │ │ - @ instruction: 0x00665a98 │ │ │ │ - rsbseq r8, r9, r0, ror #28 │ │ │ │ - rsbeq r5, r6, r0, ror #20 │ │ │ │ + @ instruction: 0x00665b98 │ │ │ │ + rsbseq r8, r9, r0, ror #30 │ │ │ │ + rsbeq r5, r6, r0, ror #22 │ │ │ │ strdeq fp, [r3], r4 │ │ │ │ - rsbeq r7, r5, ip, ror #10 │ │ │ │ - rsbeq r7, r5, r0, lsl #11 │ │ │ │ + rsbeq r7, r5, ip, ror #12 │ │ │ │ + rsbeq r7, r5, r0, lsl #13 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #368] @ 3974c4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ bcc 39739c │ │ │ │ @@ -332149,15 +332149,15 @@ │ │ │ │ ldr r1, [pc, #328] @ 3974cc │ │ │ │ ldr r0, [pc, #328] @ 3974d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr lr, [pc, #304] @ 3974d4 │ │ │ │ add lr, pc, lr │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bhi 397360 │ │ │ │ ldrsb lr, [lr, r2] │ │ │ │ add pc, pc, lr, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -332226,17 +332226,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r3, r1, r8, asr #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r8, r9, r8, lsl #27 │ │ │ │ - rsbeq r5, r6, ip, lsl #17 │ │ │ │ - rsbseq r8, r9, r0, lsl sp │ │ │ │ + rsbseq r8, r9, r8, lsl #29 │ │ │ │ + rsbeq r5, r6, ip, lsl #19 │ │ │ │ + rsbseq r8, r9, r0, lsl lr │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #360] @ 397650 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 397518 │ │ │ │ ldr r0, [pc, #352] @ 397654 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -332315,53 +332315,53 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 39765c │ │ │ │ ldr r0, [pc, #56] @ 397660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r3, r1, r8, lsr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r8, r9, r1, asr #23 │ │ │ │ - rsbseq r8, r9, r8, ror #21 │ │ │ │ - rsbeq r5, r6, ip, lsr #12 │ │ │ │ + rsbseq r8, r9, r1, asr #25 │ │ │ │ + rsbseq r8, r9, r8, ror #23 │ │ │ │ + rsbeq r5, r6, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3976c0 │ │ │ │ ldr r2, [pc, #68] @ 3976c4 │ │ │ │ ldr r1, [pc, #68] @ 3976c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #36] @ 3976cc │ │ │ │ ldr r1, [pc, #36] @ 3976d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75172c │ │ │ │ - rsbseq r8, r9, ip, lsl #21 │ │ │ │ - rsbeq r4, r4, r8 │ │ │ │ - rsbeq ip, r8, r4, lsl #5 │ │ │ │ + b 751824 │ │ │ │ + rsbseq r8, r9, ip, lsl #23 │ │ │ │ + rsbeq r4, r4, r8, lsl #2 │ │ │ │ + rsbeq ip, r8, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397758 │ │ │ │ @@ -332369,15 +332369,15 @@ │ │ │ │ ldr r1, [pc, #108] @ 397760 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, pc, #60 @ 0x3c │ │ │ │ ldrd r4, [r5] │ │ │ │ ldr r3, [pc, #72] @ 397764 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -332389,17 +332389,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andgt r0, r0, r0 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ - rsbseq r8, r9, r8, lsl sl │ │ │ │ - rsbeq r5, r6, r4, lsr #12 │ │ │ │ - rsbeq r5, r6, r4, asr #12 │ │ │ │ + rsbseq r8, r9, r8, lsl fp │ │ │ │ + rsbeq r5, r6, r4, lsr #14 │ │ │ │ + rsbeq r5, r6, r4, asr #14 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3977b4 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ @@ -332426,49 +332426,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 397804 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, r3, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39786c │ │ │ │ ldr r2, [pc, #76] @ 397870 │ │ │ │ ldr r1, [pc, #76] @ 397874 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r9, ip, lsr r9 │ │ │ │ - rsbeq r5, r6, r8, lsr #10 │ │ │ │ - rsbeq r5, r6, ip, lsr r5 │ │ │ │ + rsbseq r8, r9, ip, lsr sl │ │ │ │ + rsbeq r5, r6, r8, lsr #12 │ │ │ │ + rsbeq r5, r6, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3979c0 │ │ │ │ @@ -332489,15 +332489,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3978d8 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 990b78 │ │ │ │ + bl 990c70 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3978d4 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -332507,15 +332507,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 706818 │ │ │ │ + bl 706910 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3979b0 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -332532,37 +332532,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d728 │ │ │ │ + bl 70d820 │ │ │ │ cmp r6, r9 │ │ │ │ bne 397950 │ │ │ │ - bl 70abb8 │ │ │ │ + bl 70acb0 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3978cc │ │ │ │ - bl 70abb8 │ │ │ │ + bl 70acb0 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3978fc │ │ │ │ ldr r3, [pc, #28] @ 3979e4 │ │ │ │ ldr r1, [pc, #28] @ 3979e8 │ │ │ │ ldr r0, [pc, #28] @ 3979ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3979f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00798798 │ │ │ │ - rsbeq r5, r6, r0, lsl #7 │ │ │ │ - rsbeq r5, r6, r8, lsr #7 │ │ │ │ + @ instruction: 0x00798898 │ │ │ │ + rsbeq r5, r6, r0, lsl #9 │ │ │ │ + rsbeq r5, r6, r8, lsr #9 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 397a88 │ │ │ │ cmp r2, #12 │ │ │ │ beq 397a3c │ │ │ │ @@ -332592,15 +332592,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 990bfc │ │ │ │ + b 990cf4 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -332642,17 +332642,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397b54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 397b58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r9, r0, lsr r6 │ │ │ │ - rsbeq r5, r6, r8, lsl r2 │ │ │ │ - rsbeq r5, r6, r0, ror #4 │ │ │ │ + rsbseq r8, r9, r0, lsr r7 │ │ │ │ + rsbeq r5, r6, r8, lsl r3 │ │ │ │ + rsbeq r5, r6, r0, ror #6 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 397c78 │ │ │ │ @@ -332671,15 +332671,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0660 │ │ │ │ + bl 8b0758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 397be0 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 397c24 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 397bb4 │ │ │ │ @@ -332692,20 +332692,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 397c88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 397c8c │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 397c38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0a2c │ │ │ │ + bl 8b0b24 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 397c90 │ │ │ │ ldr r3, [pc, #56] @ 397c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332719,17 +332719,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r4, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, r6, r8, asr #3 │ │ │ │ - rsbseq r8, r9, r4, ror #10 │ │ │ │ - rsbeq r5, r6, ip, asr #2 │ │ │ │ + rsbeq r5, r6, r8, asr #5 │ │ │ │ + rsbseq r8, r9, r4, ror #12 │ │ │ │ + rsbeq r5, r6, ip, asr #4 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ @ instruction: 0x009131dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 397d80 │ │ │ │ @@ -332739,25 +332739,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397d84 │ │ │ │ ldr r1, [pc, #196] @ 397d88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 397d8c │ │ │ │ ldr r1, [pc, #176] @ 397d90 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #144] @ 397d94 │ │ │ │ ldr r2, [pc, #144] @ 397d98 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 397d9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -332768,40 +332768,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 397da8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r8, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r3, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, r8, ip, asr #24 │ │ │ │ - rsbeq r3, r5, r0, lsr #25 │ │ │ │ - rsbeq ip, r4, r8, ror lr │ │ │ │ + ldrheq r8, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r3, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r8, ip, asr #26 │ │ │ │ + rsbeq r3, r5, r0, lsr #27 │ │ │ │ + rsbeq ip, r4, r8, ror pc │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r0, ip │ │ │ │ - rsbeq r5, r6, ip, ror r0 │ │ │ │ + rsbeq r5, r6, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 397e00 │ │ │ │ @@ -332809,22 +332809,22 @@ │ │ │ │ bne 397de0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 397e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 256404 │ │ │ │ - rsbeq r5, r6, r4, lsr #32 │ │ │ │ + rsbeq r5, r6, r4, lsr #2 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 397e2c │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -332839,17 +332839,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r9, ip, lsl r3 │ │ │ │ - rsbeq r4, r6, r8, lsl #30 │ │ │ │ - ldrdeq r4, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r8, r9, ip, lsl r4 │ │ │ │ + rsbeq r5, r6, r8 │ │ │ │ + ldrdeq r5, [r6], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 397f24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332857,50 +332857,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 397f28 │ │ │ │ ldr r1, [pc, #144] @ 397f2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #124] @ 397f30 │ │ │ │ ldr r1, [pc, #124] @ 397f34 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #92] @ 397f38 │ │ │ │ ldr r1, [pc, #92] @ 397f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #68] @ 397f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, r0, ror #5 │ │ │ │ - strdeq r3, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq fp, r8, r4, ror sl │ │ │ │ - rsbeq r3, r5, r8, asr #21 │ │ │ │ - rsbeq ip, r4, r0, lsr #25 │ │ │ │ + rsbseq r8, r9, r0, ror #7 │ │ │ │ + strdeq r3, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r8, r4, ror fp │ │ │ │ + rsbeq r3, r5, r8, asr #23 │ │ │ │ + rsbeq ip, r4, r0, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ addeq r4, pc, r0, asr r8 @ │ │ │ │ addeq sl, r3, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332911,51 +332911,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 398004 │ │ │ │ ldr r1, [pc, #148] @ 398008 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 39800c │ │ │ │ ldr r1, [pc, #128] @ 398010 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #96] @ 398014 │ │ │ │ ldr r3, [pc, #96] @ 398018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #68] @ 39801c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, r8, lsl #4 │ │ │ │ - rsbeq r3, r4, r4, lsr #14 │ │ │ │ - @ instruction: 0x0068b99c │ │ │ │ - strdeq r3, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, r4, r8, asr #23 │ │ │ │ + rsbseq r8, r9, r8, lsl #6 │ │ │ │ + rsbeq r3, r4, r4, lsr #16 │ │ │ │ + @ instruction: 0x0068ba9c │ │ │ │ + strdeq r3, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r4, r8, asr #25 │ │ │ │ addeq r4, pc, ip, ror r7 @ │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ addeq sl, r3, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -332975,15 +332975,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -332996,15 +332996,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 748c2c │ │ │ │ + bl 748d24 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 398150 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 398144 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -333025,46 +333025,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 748c60 │ │ │ │ + bl 748d58 │ │ │ │ b 3980ec │ │ │ │ ldr ip, [pc, #96] @ 3981b8 │ │ │ │ ldr r1, [pc, #96] @ 3981bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 398100 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3981c0 │ │ │ │ ldr r0, [pc, #60] @ 3981c4 │ │ │ │ ldr r2, [pc, #60] @ 3981c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r2, r1, r0, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r8, r9, r4, lsl r1 │ │ │ │ - rsbeq ip, r4, r4, ror #21 │ │ │ │ - rsbeq r3, r5, r0, lsl r9 │ │ │ │ + rsbseq r8, r9, r4, lsl r2 │ │ │ │ + rsbeq ip, r4, r4, ror #23 │ │ │ │ + rsbeq r3, r5, r0, lsl sl │ │ │ │ addseq r2, r1, r4, ror sp │ │ │ │ muleq r0, r8, ip │ │ │ │ addseq r2, r1, r4, lsl sp │ │ │ │ - rsbeq r4, r6, r0, lsr #26 │ │ │ │ - strdeq r4, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, r6, ip, asr #23 │ │ │ │ + rsbeq r4, r6, r0, lsr #28 │ │ │ │ + strdeq r4, [r6], #-200 @ 0xffffff38 @ │ │ │ │ rsbeq r4, r6, ip, asr #25 │ │ │ │ + rsbeq r4, r6, ip, asr #27 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3982ac │ │ │ │ mov r6, r2 │ │ │ │ @@ -333075,15 +333075,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 39828c │ │ │ │ mov r5, r0 │ │ │ │ b 39823c │ │ │ │ @@ -333097,15 +333097,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 417350 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398230 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398230 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4172d8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -333114,17 +333114,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r7, r9, r4, ror pc │ │ │ │ - rsbeq r4, r6, r4, asr fp │ │ │ │ - @ instruction: 0x00664c94 │ │ │ │ + rsbseq r8, r9, r4, ror r0 │ │ │ │ + rsbeq r4, r6, r4, asr ip │ │ │ │ + @ instruction: 0x00664d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 39839c │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3983a0 │ │ │ │ @@ -333134,24 +333134,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398340 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 398360 │ │ │ │ @@ -333174,17 +333174,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41760c │ │ │ │ - rsbseq r7, r9, ip, lsl #29 │ │ │ │ - rsbeq r4, r6, ip, ror #20 │ │ │ │ - strheq r4, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r7, r9, ip, lsl #31 │ │ │ │ + rsbeq r4, r6, ip, ror #22 │ │ │ │ + strheq r4, [r6], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3984b4 │ │ │ │ ldr r7, [pc, #244] @ 3984b8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333193,15 +333193,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #204] @ 3984c0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -333214,15 +333214,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39849c │ │ │ │ ldr r3, [pc, #144] @ 3984c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 748c78 │ │ │ │ + bl 748d70 │ │ │ │ cmp r0, #0 │ │ │ │ blt 398470 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333231,35 +333231,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3984c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c980 │ │ │ │ + b 99ca78 │ │ │ │ ldr r0, [pc, #64] @ 3984cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c980 │ │ │ │ + b 99ca78 │ │ │ │ ldr r0, [pc, #44] @ 3984d0 │ │ │ │ ldr r2, [pc, #44] @ 3984d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r0, lsr #27 │ │ │ │ - rsbeq r4, r6, r0, lsl #19 │ │ │ │ - rsbeq r4, r6, r4, asr #21 │ │ │ │ + rsbseq r7, r9, r0, lsr #29 │ │ │ │ + rsbeq r4, r6, r0, lsl #21 │ │ │ │ + rsbeq r4, r6, r4, asr #23 │ │ │ │ addseq r2, r1, ip, lsr #20 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r4, r6, ip, ror #20 │ │ │ │ - rsbeq r4, r6, r0, lsr #20 │ │ │ │ - rsbeq r4, r6, r0, lsr sl │ │ │ │ + rsbeq r4, r6, ip, ror #22 │ │ │ │ + rsbeq r4, r6, r0, lsr #22 │ │ │ │ + rsbeq r4, r6, r0, lsr fp │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3985e8 │ │ │ │ ldr r2, [pc, #248] @ 3985ec │ │ │ │ @@ -333268,15 +333268,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #212] @ 3985f4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3985c8 │ │ │ │ mov r7, r0 │ │ │ │ bl 418978 │ │ │ │ @@ -333292,15 +333292,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3985f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 398580 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 748c38 │ │ │ │ + bl 748d30 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -333321,17 +333321,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r7, r9, r0, ror ip │ │ │ │ - rsbeq r3, r5, ip, ror r4 │ │ │ │ - rsbeq ip, r4, r4, asr r6 │ │ │ │ + rsbseq r7, r9, r0, ror sp │ │ │ │ + rsbeq r3, r5, ip, ror r5 │ │ │ │ + rsbeq ip, r4, r4, asr r7 │ │ │ │ addseq r2, r1, r0, lsl #18 │ │ │ │ muleq r0, r8, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -333346,15 +333346,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 398754 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -333374,25 +333374,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 748c3c │ │ │ │ + bl 748d34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3986f8 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 748c60 │ │ │ │ + bl 748d58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 748c70 │ │ │ │ + bl 748d68 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -333400,30 +333400,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 39875c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ mvn r0, #21 │ │ │ │ b 3986f8 │ │ │ │ ldr r0, [pc, #40] @ 398760 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r4, asr #22 │ │ │ │ - rsbeq r4, r6, r4, lsr #14 │ │ │ │ - rsbeq r4, r6, r4, ror #16 │ │ │ │ + rsbseq r7, r9, r4, asr #24 │ │ │ │ + rsbeq r4, r6, r4, lsr #16 │ │ │ │ + rsbeq r4, r6, r4, ror #18 │ │ │ │ addseq r2, r1, r0, asr #15 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r4, r6, ip, lsl #15 │ │ │ │ - rsbeq r4, r6, ip, asr #15 │ │ │ │ + rsbeq r4, r6, ip, lsl #17 │ │ │ │ + rsbeq r4, r6, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3988f4 │ │ │ │ ldr r2, [pc, #376] @ 3988f8 │ │ │ │ ldr r1, [pc, #376] @ 3988fc │ │ │ │ @@ -333431,20 +333431,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 55452c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70dec4 │ │ │ │ + bl 70dfbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 398808 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398890 │ │ │ │ ldr r1, [pc, #300] @ 398900 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -333453,15 +333453,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 398904 │ │ │ │ ldr r1, [pc, #284] @ 398908 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 56f5dc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39881c │ │ │ │ mov r1, #0 │ │ │ │ @@ -333492,45 +333492,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 417550 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253840 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 255028 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3988d4 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70cc94 │ │ │ │ + bl 70cd8c │ │ │ │ bl 254278 │ │ │ │ b 3987cc │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bdc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 39890c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 3988c4 │ │ │ │ - rsbseq r7, r9, r4, ror #19 │ │ │ │ - rsbeq r4, r6, r8, asr #11 │ │ │ │ - rsbeq r4, r6, ip, lsl #14 │ │ │ │ - @ instruction: 0x00797990 │ │ │ │ - rsbeq r2, r4, ip, lsr #29 │ │ │ │ - rsbeq fp, r8, r8, lsr #2 │ │ │ │ - rsbeq r4, r6, ip, lsr #12 │ │ │ │ + rsbseq r7, r9, r4, ror #21 │ │ │ │ + rsbeq r4, r6, r8, asr #13 │ │ │ │ + rsbeq r4, r6, ip, lsl #16 │ │ │ │ + @ instruction: 0x00797a90 │ │ │ │ + rsbeq r2, r4, ip, lsr #31 │ │ │ │ + rsbeq fp, r8, r8, lsr #4 │ │ │ │ + rsbeq r4, r6, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 398e98 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -333570,15 +333570,15 @@ │ │ │ │ bcs 398bb0 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 990b58 │ │ │ │ + bl 990c50 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 25393c │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -333635,15 +333635,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 398eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #992] @ 398ebc │ │ │ │ ldr r3, [pc, #956] @ 398e9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333666,15 +333666,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d4fc │ │ │ │ + bl 70d5f4 │ │ │ │ b 3989fc │ │ │ │ ldr r2, [pc, #868] @ 398ec0 │ │ │ │ ldr r3, [pc, #828] @ 398e9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -333690,26 +333690,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99bd18 │ │ │ │ + b 99be10 │ │ │ │ ldr r1, [pc, #792] @ 398ed0 │ │ │ │ ldr r3, [pc, #792] @ 398ed4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 398ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 398edc │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #764] @ 398ee0 │ │ │ │ ldr r3, [pc, #692] @ 398e9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333730,15 +333730,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 398eec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 398ef0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, fp │ │ │ │ bl 254278 │ │ │ │ b 3989fc │ │ │ │ ldr r3, [pc, #656] @ 398ef4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -333756,15 +333756,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 398f00 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 398d30 │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333773,30 +333773,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 398020 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 398e3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 3989f0 │ │ │ │ ldr r3, [pc, #508] @ 398f04 │ │ │ │ ldr r2, [pc, #508] @ 398f08 │ │ │ │ ldr r1, [pc, #508] @ 398f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 990bec │ │ │ │ + bl 990ce4 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 398e74 │ │ │ │ ldr r3, [pc, #444] @ 398f10 │ │ │ │ ldr r2, [pc, #444] @ 398f14 │ │ │ │ @@ -333804,23 +333804,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #412] @ 398f1c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ b 3989f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 255490 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 398df8 │ │ │ │ mov r2, #2 │ │ │ │ @@ -333833,15 +333833,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 706d78 │ │ │ │ + bl 706e70 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3989fc │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 398f24 │ │ │ │ ldr r3, [pc, #288] @ 398f28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333850,15 +333850,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 398f30 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ mov r0, fp │ │ │ │ bl 254278 │ │ │ │ b 3989fc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 417350 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -333866,15 +333866,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 398f34 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 748c70 │ │ │ │ + bl 748d68 │ │ │ │ b 3989f0 │ │ │ │ ldr r3, [pc, #188] @ 398f38 │ │ │ │ ldr r1, [pc, #188] @ 398f3c │ │ │ │ ldr r0, [pc, #188] @ 398f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333882,52 +333882,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r1, r0, asr #9 │ │ │ │ addseq r2, r1, r8, lsl r4 │ │ │ │ @ instruction: 0x009123bc │ │ │ │ - @ instruction: 0x00664490 │ │ │ │ - ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, r6, ip, lsl #5 │ │ │ │ + @ instruction: 0x00664590 │ │ │ │ + ldrheq r7, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r6, ip, lsl #7 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addseq r2, r1, r0, asr #6 │ │ │ │ addseq r2, r1, r0, asr #5 │ │ │ │ - rsbseq r7, r9, r0, ror #11 │ │ │ │ - rsbeq r4, r6, r0, lsl #9 │ │ │ │ - rsbeq r4, r6, r8, asr #3 │ │ │ │ - rsbeq r4, r6, ip, lsl r4 │ │ │ │ - rsbseq r7, r9, r0, lsr #11 │ │ │ │ - rsbeq r4, r6, r0, lsl #3 │ │ │ │ + rsbseq r7, r9, r0, ror #13 │ │ │ │ + rsbeq r4, r6, r0, lsl #11 │ │ │ │ + rsbeq r4, r6, r8, asr #5 │ │ │ │ + rsbeq r4, r6, ip, lsl r5 │ │ │ │ + rsbseq r7, r9, r0, lsr #13 │ │ │ │ + rsbeq r4, r6, r0, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addseq r2, r1, r8, lsr r2 │ │ │ │ - rsbeq r4, r6, r0, lsr r3 │ │ │ │ - rsbseq r7, r9, ip, lsr #10 │ │ │ │ - rsbeq r4, r6, ip, lsl #2 │ │ │ │ + rsbeq r4, r6, r0, lsr r4 │ │ │ │ + rsbseq r7, r9, ip, lsr #12 │ │ │ │ + rsbeq r4, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, ip, asr #10 │ │ │ │ - ldrsbeq r7, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r5, r0, ror #25 │ │ │ │ - strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r7, r9, r8, asr r4 │ │ │ │ - rsbeq r2, r5, r8, ror #24 │ │ │ │ - rsbeq fp, r4, r0, asr #28 │ │ │ │ - rsbseq r7, r9, ip, lsl #8 │ │ │ │ - rsbeq r2, r5, ip, lsl ip │ │ │ │ - strdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq r7, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r5, r0, ror #27 │ │ │ │ + strheq fp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r7, r9, r8, asr r5 │ │ │ │ + rsbeq r2, r5, r8, ror #26 │ │ │ │ + rsbeq fp, r4, r0, asr #30 │ │ │ │ + rsbseq r7, r9, ip, lsl #10 │ │ │ │ + rsbeq r2, r5, ip, lsl sp │ │ │ │ + strdeq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - strdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r4, r6, r8, lsl #3 │ │ │ │ - rsbseq r7, r9, r4, asr r3 │ │ │ │ - rsbeq r3, r6, r8, lsr pc │ │ │ │ + strdeq r4, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, r6, r8, lsl #5 │ │ │ │ + rsbseq r7, r9, r4, asr r4 │ │ │ │ + rsbeq r4, r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbseq r7, r9, r4, ror #5 │ │ │ │ - ldrdeq r3, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r7, r9, r4, ror #7 │ │ │ │ ldrdeq r3, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r4, [r6], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 39906c │ │ │ │ ldr r3, [pc, #268] @ 399070 │ │ │ │ @@ -333970,44 +333970,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8b0a2c │ │ │ │ + bl 8b0b24 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 398910 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 398fb8 │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 398fb8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 399078 │ │ │ │ ldr r1, [pc, #40] @ 39907c │ │ │ │ ldr r0, [pc, #40] @ 399080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 399084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00911ebc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r1, ip, asr lr │ │ │ │ - rsbseq r7, r9, r0, lsl r1 │ │ │ │ - strdeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r3, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, r9, r0, lsl r2 │ │ │ │ + strdeq r3, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r4, [r6], #-8 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3990ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -334025,15 +334025,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 39911c │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334046,17 +334046,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079709c │ │ │ │ - rsbeq r2, r5, r8, lsr #17 │ │ │ │ - rsbeq fp, r4, r0, lsl #21 │ │ │ │ + @ instruction: 0x0079719c │ │ │ │ + rsbeq r2, r5, r8, lsr #19 │ │ │ │ + rsbeq fp, r4, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1492] @ 399734 │ │ │ │ ldr ip, [pc, #1492] @ 399738 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -334083,15 +334083,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3991f4 │ │ │ │ tst r3, #2 │ │ │ │ @@ -334109,15 +334109,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 41d458 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -334141,15 +334141,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1192] @ 399764 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 5544a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3993d0 │ │ │ │ ldr r5, [pc, #1168] @ 399768 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -334158,34 +334158,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1152] @ 39976c │ │ │ │ ldr r1, [pc, #1152] @ 399770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 56f570 │ │ │ │ ldr r2, [pc, #1116] @ 399774 │ │ │ │ ldr r1, [pc, #1116] @ 399778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 41d458 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #1064] @ 39977c │ │ │ │ ldr r3, [pc, #992] @ 399738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334210,23 +334210,23 @@ │ │ │ │ ldr ip, [pc, #968] @ 399780 │ │ │ │ ldr r2, [pc, #968] @ 399784 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 39934c │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8b0da4 │ │ │ │ + bl 8b0e9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 399710 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 397aa4 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -334250,15 +334250,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 39959c │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 399494 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -334270,15 +334270,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 2536e4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 399278 │ │ │ │ @@ -334290,27 +334290,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r3, r5 │ │ │ │ bl 41822c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3996c8 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 399278 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 4185cc │ │ │ │ @@ -334324,18 +334324,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 397b5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3995a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 399470 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 3993d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 399668 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -334360,59 +334360,59 @@ │ │ │ │ bl 397b5c │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3995c8 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 399470 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3997a8 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3997ac │ │ │ │ ldr r1, [pc, #356] @ 3997b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3997b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 399470 │ │ │ │ ldr r3, [pc, #328] @ 3997b8 │ │ │ │ ldr r2, [pc, #328] @ 3997bc │ │ │ │ ldr r1, [pc, #328] @ 3997c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3997c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 399470 │ │ │ │ ldr r3, [pc, #296] @ 3997c8 │ │ │ │ ldr ip, [pc, #296] @ 3997cc │ │ │ │ ldr r1, [pc, #296] @ 3997d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3993d0 │ │ │ │ ldr r1, [pc, #260] @ 3997d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b6d8 │ │ │ │ + bl 99b7d0 │ │ │ │ b 3993d0 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 399470 │ │ │ │ ldr r3, [pc, #232] @ 3997d8 │ │ │ │ ldr r1, [pc, #232] @ 3997dc │ │ │ │ ldr r0, [pc, #232] @ 3997e0 │ │ │ │ @@ -334432,58 +334432,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00911cbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r1, r1, r8, ip @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - ldrheq r6, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r3, r6, r4, lsr #23 │ │ │ │ - ldrdeq r3, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r7, [r9], #-12 @ │ │ │ │ + rsbeq r3, r6, r4, lsr #25 │ │ │ │ + ldrdeq r3, [r6], #-220 @ 0xffffff24 @ │ │ │ │ addeq r9, r3, r8, lsl r4 │ │ │ │ - rsbeq r3, r6, r8, ror #28 │ │ │ │ - rsbseq r6, r9, r4, asr #29 │ │ │ │ - rsbeq r3, r6, r8, asr #29 │ │ │ │ - rsbeq r3, r6, ip, lsr #21 │ │ │ │ + rsbeq r3, r6, r8, ror #30 │ │ │ │ + rsbseq r6, r9, r4, asr #31 │ │ │ │ + rsbeq r3, r6, r8, asr #31 │ │ │ │ + rsbeq r3, r6, ip, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r6, r9, ip, lsl #29 │ │ │ │ - rsbeq r2, r4, r8, lsr #7 │ │ │ │ - rsbeq sl, r8, r0, lsr #12 │ │ │ │ - rsbeq r2, r5, r8, ror #12 │ │ │ │ - rsbeq fp, r4, r0, asr #16 │ │ │ │ + rsbseq r6, r9, ip, lsl #31 │ │ │ │ + rsbeq r2, r4, r8, lsr #9 │ │ │ │ + rsbeq sl, r8, r0, lsr #14 │ │ │ │ + rsbeq r2, r5, r8, ror #14 │ │ │ │ + rsbeq fp, r4, r0, asr #18 │ │ │ │ addseq r1, r1, r8, asr #21 │ │ │ │ - rsbeq r3, r6, r0, lsr #25 │ │ │ │ + rsbeq r3, r6, r0, lsr #27 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r6, r9, r0, lsl sp │ │ │ │ - rsbeq r3, r6, r4, ror #24 │ │ │ │ - strdeq r3, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r6, r9, r0, lsl lr │ │ │ │ + rsbeq r3, r6, r4, ror #26 │ │ │ │ + strdeq r3, [r6], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r6, r9, ip, ror ip │ │ │ │ - @ instruction: 0x00652494 │ │ │ │ - rsbeq fp, r4, ip, ror #12 │ │ │ │ - rsbeq r3, r6, r4, asr sl │ │ │ │ - rsbseq r6, r9, ip, lsl fp │ │ │ │ - rsbeq r3, r6, r0, lsl #14 │ │ │ │ + rsbseq r6, r9, ip, ror sp │ │ │ │ + @ instruction: 0x00652594 │ │ │ │ + rsbeq fp, r4, ip, ror #14 │ │ │ │ + rsbeq r3, r6, r4, asr fp │ │ │ │ + rsbseq r6, r9, ip, lsl ip │ │ │ │ + rsbeq r3, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - rsbseq r6, r9, ip, ror #21 │ │ │ │ - rsbeq r3, r6, r4, ror #20 │ │ │ │ - rsbeq r3, r6, ip, asr #13 │ │ │ │ + rsbseq r6, r9, ip, ror #23 │ │ │ │ + rsbeq r3, r6, r4, ror #22 │ │ │ │ + rsbeq r3, r6, ip, asr #15 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - ldrheq r6, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, r6, r4, ror #20 │ │ │ │ - rsbeq r3, r6, r8, lsr #13 │ │ │ │ - rsbeq r3, r6, ip, ror #20 │ │ │ │ - rsbseq r6, r9, r0, ror sl │ │ │ │ - rsbeq r3, r6, r8, asr r6 │ │ │ │ - strdeq r3, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r6, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r6, r4, ror #22 │ │ │ │ + rsbeq r3, r6, r8, lsr #15 │ │ │ │ + rsbeq r3, r6, ip, ror #22 │ │ │ │ + rsbseq r6, r9, r0, ror fp │ │ │ │ + rsbeq r3, r6, r8, asr r7 │ │ │ │ + strdeq r3, [r6], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - rsbseq r6, r9, r8, asr #20 │ │ │ │ - rsbeq r3, r6, r4, lsr r6 │ │ │ │ - rsbeq r3, r6, r4, ror #18 │ │ │ │ + rsbseq r6, r9, r8, asr #22 │ │ │ │ + rsbeq r3, r6, r4, lsr r7 │ │ │ │ + rsbeq r3, r6, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3998a4 │ │ │ │ ldr r6, [pc, #152] @ 3998a8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334493,45 +334493,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399864 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 399148 │ │ │ │ ldr ip, [pc, #68] @ 3998b0 │ │ │ │ ldr r2, [pc, #68] @ 3998b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r6, r9, r8, asr r9 │ │ │ │ - rsbeq r3, r6, r4, lsr r5 │ │ │ │ - rsbeq r3, r6, r8, ror r6 │ │ │ │ - rsbeq r3, r6, r0, asr #18 │ │ │ │ + rsbseq r6, r9, r8, asr sl │ │ │ │ + rsbeq r3, r6, r4, lsr r6 │ │ │ │ + rsbeq r3, r6, r8, ror r7 │ │ │ │ + rsbeq r3, r6, r0, asr #20 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3999b8 │ │ │ │ ldr r6, [pc, #232] @ 3999bc │ │ │ │ @@ -334542,67 +334542,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399978 │ │ │ │ bl 534d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne 399930 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 399148 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ ldr ip, [pc, #132] @ 3999c4 │ │ │ │ ldr r2, [pc, #132] @ 3999c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3999cc │ │ │ │ ldr r2, [pc, #76] @ 3999d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00796894 │ │ │ │ - rsbeq r3, r6, r0, ror r4 │ │ │ │ - strheq r3, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r1, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00796994 │ │ │ │ + rsbeq r3, r6, r0, ror r5 │ │ │ │ + strheq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r1, [r5], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r3, r6, ip, asr #16 │ │ │ │ + rsbeq r3, r6, ip, asr #18 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 399ac8 │ │ │ │ ldr r2, [pc, #220] @ 399acc │ │ │ │ @@ -334610,15 +334610,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ bl 3984d8 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -334636,15 +334636,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 399ad8 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 399a34 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334657,19 +334657,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r4, ror r7 │ │ │ │ - rsbeq r3, r6, r0, asr r3 │ │ │ │ - rsbeq r3, r6, r0, lsr #9 │ │ │ │ - rsbeq r1, r5, ip, lsl pc │ │ │ │ - strdeq fp, [r4], #-4 @ │ │ │ │ + rsbseq r6, r9, r4, ror r8 │ │ │ │ + rsbeq r3, r6, r0, asr r4 │ │ │ │ + rsbeq r3, r6, r0, lsr #11 │ │ │ │ + rsbeq r2, r5, ip, lsl r0 │ │ │ │ + strdeq fp, [r4], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 399d44 │ │ │ │ mov sl, r3 │ │ │ │ @@ -334687,15 +334687,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #524] @ 399d58 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4175e0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -334743,15 +334743,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 399d68 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 399d08 │ │ │ │ @@ -334768,29 +334768,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 398020 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 399c4c │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 399bbc │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 399cc8 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 399d6c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 748c38 │ │ │ │ + bl 748d30 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 399c94 │ │ │ │ b 399bbc │ │ │ │ ldr r2, [pc, #148] @ 399d70 │ │ │ │ ldr r3, [pc, #104] @ 399d48 │ │ │ │ @@ -334813,37 +334813,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 41879c │ │ │ │ cmp r0, #0 │ │ │ │ beq 399bbc │ │ │ │ ldr r0, [pc, #72] @ 399d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 399c88 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r0, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r9, r4, asr r6 │ │ │ │ - rsbeq r3, r6, ip, ror #6 │ │ │ │ - rsbeq r3, r6, r8, lsr #4 │ │ │ │ + rsbseq r6, r9, r4, asr r7 │ │ │ │ + rsbeq r3, r6, ip, ror #8 │ │ │ │ + rsbeq r3, r6, r8, lsr #6 │ │ │ │ @ instruction: 0x009112d4 │ │ │ │ andeq r3, r0, ip, asr #10 │ │ │ │ addseq r1, r1, r8, asr r2 │ │ │ │ - rsbeq r1, r5, r4, ror sp │ │ │ │ - rsbeq sl, r4, r8, asr #30 │ │ │ │ + rsbeq r1, r5, r4, ror lr │ │ │ │ + rsbeq fp, r4, r8, asr #32 │ │ │ │ muleq r0, r8, ip │ │ │ │ addseq r1, r1, r0, asr #2 │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ - strheq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + strheq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 399d94 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ ldrdeq r8, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 39a2d0 │ │ │ │ @@ -334888,15 +334888,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8b0a2c │ │ │ │ + bl 8b0b24 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 399fcc │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -334928,15 +334928,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 25393c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 990b58 │ │ │ │ + bl 990c50 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 39a0b4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 399e0c │ │ │ │ @@ -334958,15 +334958,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 399f98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 990bec │ │ │ │ + bl 990ce4 │ │ │ │ bl 254278 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 399f78 │ │ │ │ ldr r2, [pc, #836] @ 39a2e4 │ │ │ │ @@ -335041,15 +335041,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 399f40 │ │ │ │ ldr r1, [pc, #572] @ 39a2f8 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ b 399f14 │ │ │ │ ldr r2, [pc, #548] @ 39a2fc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399edc │ │ │ │ ldr r2, [pc, #532] @ 39a300 │ │ │ │ @@ -335067,23 +335067,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 39a308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399edc │ │ │ │ ldr r2, [pc, #424] @ 39a30c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399fec │ │ │ │ @@ -335102,23 +335102,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 39a310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 399fec │ │ │ │ ldr r3, [pc, #296] @ 39a314 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 39a064 │ │ │ │ ldr r3, [pc, #256] @ 39a300 │ │ │ │ @@ -335133,42 +335133,42 @@ │ │ │ │ beq 39a298 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 39a318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a064 │ │ │ │ ldr r0, [pc, #184] @ 39a31c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399edc │ │ │ │ ldr r0, [pc, #156] @ 39a320 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 399fec │ │ │ │ ldr r0, [pc, #132] @ 39a324 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a064 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 39a328 │ │ │ │ ldr r1, [pc, #112] @ 39a32c │ │ │ │ ldr r0, [pc, #112] @ 39a330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335178,32 +335178,32 @@ │ │ │ │ addseq r1, r1, r8, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r1, r4, asr r0 │ │ │ │ addseq r1, r1, r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r1, ip, ror lr │ │ │ │ addseq r0, r1, r8, lsr #28 │ │ │ │ - rsbseq r6, r9, r8, ror #6 │ │ │ │ - rsbeq r3, r6, r4, lsr #3 │ │ │ │ - rsbeq r4, pc, r8, ror r3 @ │ │ │ │ + rsbseq r6, r9, r8, ror #8 │ │ │ │ + rsbeq r3, r6, r4, lsr #5 │ │ │ │ + rsbeq r4, pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r6, ip, asr r2 │ │ │ │ + rsbeq r3, r6, ip, asr r3 │ │ │ │ andeq r5, r0, r8, ror #2 │ │ │ │ - ldrdeq r3, [r6], #-8 @ │ │ │ │ + ldrdeq r3, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, ip, ror #5 │ │ │ │ - rsbeq r3, r6, r4 │ │ │ │ - rsbeq r3, r6, r8, lsr #3 │ │ │ │ - strheq r3, [r6], #-0 @ │ │ │ │ - rsbeq r2, r6, r8, ror #31 │ │ │ │ - rsbseq r6, r9, r0, asr #2 │ │ │ │ - rsbeq r2, r6, ip, ror pc │ │ │ │ - rsbeq r2, r6, r4, asr sp │ │ │ │ + rsbeq r3, r6, r4, lsl #2 │ │ │ │ + rsbeq r3, r6, r8, lsr #5 │ │ │ │ + strheq r3, [r6], #-16 @ │ │ │ │ + rsbeq r3, r6, r8, ror #1 │ │ │ │ + rsbseq r6, r9, r0, asr #4 │ │ │ │ + rsbeq r3, r6, ip, ror r0 │ │ │ │ + rsbeq r2, r6, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 39a41c │ │ │ │ mov r8, r1 │ │ │ │ @@ -335220,30 +335220,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0660 │ │ │ │ + bl 8b0758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39a3b4 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39a3c4 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39a388 │ │ │ │ cmn r0, #4 │ │ │ │ beq 39a388 │ │ │ │ mov r0, #1 │ │ │ │ bl 25591c │ │ │ │ cmp r8, #0 │ │ │ │ beq 39a3d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0a2c │ │ │ │ + bl 8b0b24 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 39a424 │ │ │ │ ldr r3, [pc, #60] @ 39a420 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335271,41 +335271,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr ip, [pc, #96] @ 39a4cc │ │ │ │ ldr r1, [pc, #96] @ 39a4d0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r5, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r1, r4, r0, asr #4 │ │ │ │ - strheq r9, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r6, [r9], #-8 @ │ │ │ │ + rsbeq r1, r4, r0, asr #6 │ │ │ │ + strheq r9, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ ldrdeq r2, [pc], r4 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 39a4f8 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -335322,17 +335322,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39a534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r9, r8, ror #29 │ │ │ │ - rsbeq r2, r6, r4, lsr #26 │ │ │ │ - rsbeq r2, r6, r0, lsl r9 │ │ │ │ + rsbseq r5, r9, r8, ror #31 │ │ │ │ + rsbeq r2, r6, r4, lsr #28 │ │ │ │ + rsbeq r2, r6, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 39a6ec │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335344,15 +335344,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39a6c8 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39a5d4 │ │ │ │ ldr r2, [pc, #352] @ 39a6f8 │ │ │ │ ldr r3, [pc, #340] @ 39a6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335373,29 +335373,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39a634 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r2, [pc, #252] @ 39a700 │ │ │ │ ldr r3, [pc, #232] @ 39a6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a6c4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r3, [pc, #200] @ 39a704 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a5e8 │ │ │ │ ldr r3, [pc, #184] @ 39a708 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -335410,27 +335410,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 39a710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a5e8 │ │ │ │ ldr r0, [pc, #92] @ 39a714 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a5e8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39a718 │ │ │ │ ldr r1, [pc, #72] @ 39a71c │ │ │ │ ldr r0, [pc, #72] @ 39a720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335443,19 +335443,19 @@ │ │ │ │ @ instruction: 0x009108b4 │ │ │ │ addseq r0, r1, r4, lsl #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r1, r8, lsl r8 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r6], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, r6, r0, lsl lr │ │ │ │ - rsbseq r5, r9, r8, lsr #26 │ │ │ │ - rsbeq r2, r6, r4, ror #22 │ │ │ │ - @ instruction: 0x00662d90 │ │ │ │ + ldrdeq r2, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r6, r0, lsl pc │ │ │ │ + rsbseq r5, r9, r8, lsr #28 │ │ │ │ + rsbeq r2, r6, r4, ror #24 │ │ │ │ + @ instruction: 0x00662e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 39ab60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 39ab64 │ │ │ │ @@ -335471,39 +335471,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 39ab70 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #1000] @ 39ab74 │ │ │ │ ldr r1, [pc, #1000] @ 39ab78 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 39ab7c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 255370 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b0e08 │ │ │ │ + bl 8b0f00 │ │ │ │ cmp r0, r5 │ │ │ │ beq 39a930 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 39a334 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -335549,27 +335549,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 39ab90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 39a8ec │ │ │ │ ldr r3, [pc, #716] @ 39ab94 │ │ │ │ ldr ip, [pc, #716] @ 39ab98 │ │ │ │ ldr r1, [pc, #716] @ 39ab9c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 39aba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #688] @ 39aba4 │ │ │ │ ldr r3, [pc, #624] @ 39ab68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -335587,53 +335587,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 39abac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 39abb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 39a8ec │ │ │ │ ldr r3, [pc, #596] @ 39abb4 │ │ │ │ ldr ip, [pc, #596] @ 39abb8 │ │ │ │ ldr r1, [pc, #596] @ 39abbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 39abc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 39a8ec │ │ │ │ ldr r2, [pc, #564] @ 39abc4 │ │ │ │ ldr r1, [pc, #564] @ 39abc8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8b1354 │ │ │ │ + bl 8b144c │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 39abcc │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 706d78 │ │ │ │ + bl 706e70 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 3400c4 │ │ │ │ b 39a8ec │ │ │ │ ldr r2, [pc, #460] @ 39abd0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -335653,27 +335653,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39abdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a830 │ │ │ │ ldr r3, [pc, #328] @ 39abe0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a87c │ │ │ │ ldr r3, [pc, #296] @ 39abd4 │ │ │ │ @@ -335689,80 +335689,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 39abe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a87c │ │ │ │ ldr r0, [pc, #196] @ 39abe8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39a830 │ │ │ │ ldr r0, [pc, #172] @ 39abec │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a87c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x009106d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r2, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x00662d94 │ │ │ │ - ldrdeq r4, [r5], #-8 @ │ │ │ │ - rsbeq r4, r5, ip, ror #1 │ │ │ │ + strheq r2, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00662e94 │ │ │ │ + ldrdeq r4, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r5, ip, ror #3 │ │ │ │ addseq r0, r1, r4, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, r9, ip, asr fp │ │ │ │ - @ instruction: 0x00662e90 │ │ │ │ - @ instruction: 0x00662994 │ │ │ │ + rsbseq r5, r9, ip, asr ip │ │ │ │ + @ instruction: 0x00662f90 │ │ │ │ + @ instruction: 0x00662a94 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r5, r9, r0, lsr fp │ │ │ │ - rsbeq r2, r6, r8, asr sp │ │ │ │ - rsbeq r2, r6, r4, ror #18 │ │ │ │ + rsbseq r5, r9, r0, lsr ip │ │ │ │ + rsbeq r2, r6, r8, asr lr │ │ │ │ + rsbeq r2, r6, r4, ror #20 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addseq r0, r1, r8, lsr #10 │ │ │ │ - rsbeq r2, r6, r4, lsl #24 │ │ │ │ - strdeq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r6, r4, lsl #26 │ │ │ │ + strdeq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - @ instruction: 0x00795a94 │ │ │ │ - strdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r2, r6, ip, asr #17 │ │ │ │ + @ instruction: 0x00795b94 │ │ │ │ + strdeq r2, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, r6, ip, asr #19 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x00662d90 │ │ │ │ + @ instruction: 0x00662e90 │ │ │ │ @ instruction: 0x00002eb8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r6, r0, lsl #22 │ │ │ │ + rsbeq r2, r6, r0, lsl #24 │ │ │ │ andeq r2, r0, r0, ror #22 │ │ │ │ - @ instruction: 0x00662b90 │ │ │ │ - strheq r2, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r2, r6, r4, lsr #23 │ │ │ │ + @ instruction: 0x00662c90 │ │ │ │ + strheq r2, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r6, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 39b050 │ │ │ │ ldr r1, [pc, #1096] @ 39b054 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335832,22 +335832,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 39b074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 39ad84 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335869,15 +335869,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39b010 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 990bfc │ │ │ │ + b 990cf4 │ │ │ │ ldr r1, [pc, #696] @ 39b07c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 39ae54 │ │ │ │ ldr r1, [pc, #660] @ 39b06c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -335892,23 +335892,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 39b080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 39af98 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ac64 │ │ │ │ b 39ae60 │ │ │ │ @@ -335933,23 +335933,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 39b088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ac64 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ac64 │ │ │ │ ldr r3, [pc, #408] @ 39b08c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -335968,48 +335968,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ac64 │ │ │ │ ldr r3, [pc, #292] @ 39b094 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39ae60 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 39b098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ae38 │ │ │ │ ldr r3, [pc, #252] @ 39b09c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39ae44 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 39b0a0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ad44 │ │ │ │ ldr r2, [pc, #204] @ 39b0a4 │ │ │ │ ldr r3, [pc, #120] @ 39b054 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336018,15 +336018,15 @@ │ │ │ │ bne 39b010 │ │ │ │ ldr r0, [pc, #172] @ 39b0a8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 39b0ac │ │ │ │ ldr r3, [pc, #52] @ 39b054 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336034,40 +336034,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 39b010 │ │ │ │ ldr r0, [pc, #112] @ 39b0b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ addseq r0, r1, r4, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009101f4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009101b0 │ │ │ │ - ldrsbeq r5, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbeq r5, [r9], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r2, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + strheq r2, [r6], #-180 @ 0xffffff4c @ │ │ │ │ umullseq r0, r1, r0, r0 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq r2, r6, r8, asr #18 │ │ │ │ + rsbeq r2, r6, r8, asr #20 │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ - rsbeq r2, r6, r4, asr sl │ │ │ │ + rsbeq r2, r6, r4, asr fp │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ - rsbeq r2, r6, r8, lsr #18 │ │ │ │ - rsbseq r5, r9, r6, lsr #8 │ │ │ │ - rsbeq r2, r6, r0, lsr r8 │ │ │ │ - rsbseq r5, r9, r0, lsl r4 │ │ │ │ - rsbeq r2, r6, r0, lsl #17 │ │ │ │ + rsbeq r2, r6, r8, lsr #20 │ │ │ │ + rsbseq r5, r9, r6, lsr #10 │ │ │ │ + rsbeq r2, r6, r0, lsr r9 │ │ │ │ + rsbseq r5, r9, r0, lsl r5 │ │ │ │ + rsbeq r2, r6, r0, lsl #19 │ │ │ │ addseq pc, r0, r4, asr #28 │ │ │ │ - rsbeq r2, r6, r8, lsl #19 │ │ │ │ + rsbeq r2, r6, r8, lsl #21 │ │ │ │ addseq pc, r0, r0, lsl #28 │ │ │ │ - @ instruction: 0x0066289c │ │ │ │ + @ instruction: 0x0066299c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 39b1a4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336075,41 +336075,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 39b1a8 │ │ │ │ ldr r1, [pc, #200] @ 39b1ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #180] @ 39b1b0 │ │ │ │ ldr r1, [pc, #180] @ 39b1b4 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #140] @ 39b1b8 │ │ │ │ ldr r3, [pc, #140] @ 39b1bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3400c4 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ffc4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -336120,21 +336120,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r5, r9, r0, lsr r3 │ │ │ │ - @ instruction: 0x00653790 │ │ │ │ - rsbeq r3, r5, r0, lsr #15 │ │ │ │ - rsbeq r2, r6, r4, lsl #8 │ │ │ │ - rsbeq r2, r6, r4, lsr #8 │ │ │ │ + rsbseq r5, r9, r0, lsr r4 │ │ │ │ + @ instruction: 0x00653890 │ │ │ │ + rsbeq r3, r5, r0, lsr #17 │ │ │ │ + rsbeq r2, r6, r4, lsl #10 │ │ │ │ + rsbeq r2, r6, r4, lsr #10 │ │ │ │ addeq r7, r3, r4, lsr r6 │ │ │ │ - rsbeq r1, r6, r8, asr #30 │ │ │ │ + rsbeq r2, r6, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 39b4ac │ │ │ │ ldr r1, [pc, #724] @ 39b4b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336200,23 +336200,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 39b4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 39b460 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b224 │ │ │ │ b 39b330 │ │ │ │ @@ -336241,23 +336241,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39b224 │ │ │ │ ldr r3, [pc, #292] @ 39b4dc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b330 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -336283,67 +336283,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 39b4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39b224 │ │ │ │ ldr r0, [pc, #144] @ 39b4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39b308 │ │ │ │ ldr r3, [pc, #132] @ 39b4ec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b314 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 39b4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39b224 │ │ │ │ ldr r0, [pc, #92] @ 39b4f4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39b224 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r0, r4, lsr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, ip, ror #23 │ │ │ │ - rsbseq r5, r9, lr, asr r1 │ │ │ │ + rsbseq r5, r9, lr, asr r2 │ │ │ │ andeq r4, r0, r0, asr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r2, [r6], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ - rsbeq r2, r6, r4, lsl #11 │ │ │ │ - rsbseq r5, r9, pc, lsl r0 │ │ │ │ + rsbeq r2, r6, r4, lsl #13 │ │ │ │ + rsbseq r5, r9, pc, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbeq r2, r6, r4, lsl #12 │ │ │ │ - rsbeq r2, r6, r0, asr #11 │ │ │ │ - rsbseq r4, r9, ip, ror pc │ │ │ │ - rsbeq r2, r6, r4, lsl r6 │ │ │ │ - rsbeq r2, r6, ip, ror #9 │ │ │ │ + rsbeq r2, r6, r4, lsl #14 │ │ │ │ + rsbeq r2, r6, r0, asr #13 │ │ │ │ + rsbseq r5, r9, ip, ror r0 │ │ │ │ + rsbeq r2, r6, r4, lsl r7 │ │ │ │ + rsbeq r2, r6, ip, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 39b504 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, r3, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 39b594 │ │ │ │ ldr r2, [pc, #116] @ 39b598 │ │ │ │ @@ -336351,40 +336351,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #84] @ 39b5a0 │ │ │ │ ldr r1, [pc, #84] @ 39b5a4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 395a18 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41d458 │ │ │ │ - @ instruction: 0x00794f90 │ │ │ │ - strheq r2, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r6, ip, asr #11 │ │ │ │ - rsbeq r0, r4, r0, asr #2 │ │ │ │ - strheq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x00795090 │ │ │ │ + strheq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, r6, ip, asr #13 │ │ │ │ + rsbeq r0, r4, r0, asr #4 │ │ │ │ + strheq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 39b688 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336392,31 +336392,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 39b68c │ │ │ │ ldr r1, [pc, #184] @ 39b690 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #164] @ 39b694 │ │ │ │ ldr r1, [pc, #164] @ 39b698 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #132] @ 39b69c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #112] @ 39b6a0 │ │ │ │ ldr r1, [pc, #112] @ 39b6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 39b6a8 │ │ │ │ @@ -336433,26 +336433,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r4, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r0, r4, r0, asr #1 │ │ │ │ - rsbeq r8, r8, r8, lsr r3 │ │ │ │ - rsbeq r0, r5, r4, lsl #7 │ │ │ │ - rsbeq r9, r4, ip, asr r5 │ │ │ │ + ldrsheq r4, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r0, r4, r0, asr #3 │ │ │ │ + rsbeq r8, r8, r8, lsr r4 │ │ │ │ + rsbeq r0, r5, r4, lsl #9 │ │ │ │ + rsbeq r9, r4, ip, asr r6 │ │ │ │ umulleq r1, pc, r0, r4 @ │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r7, r3, r0, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 39b6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, r3, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -336525,25 +336525,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #124] @ 39b880 │ │ │ │ ldr r1, [pc, #124] @ 39b884 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #92] @ 39b888 │ │ │ │ ldr r1, [pc, #92] @ 39b88c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 39b890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -336556,19 +336556,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r0, lsr #26 │ │ │ │ - ldrdeq sl, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r5, r8, ror #23 │ │ │ │ - rsbeq pc, r3, ip, lsl #29 │ │ │ │ - rsbeq r8, r8, r8, lsl #2 │ │ │ │ + rsbseq r4, r9, r0, lsr #28 │ │ │ │ + ldrdeq sl, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r5, r8, ror #25 │ │ │ │ + rsbeq pc, r3, ip, lsl #31 │ │ │ │ + rsbeq r8, r8, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -336580,50 +336580,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 39b950 │ │ │ │ ldr r1, [pc, #140] @ 39b954 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 751250 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #104] @ 39b958 │ │ │ │ ldr r1, [pc, #104] @ 39b95c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #84] @ 39b960 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39b964 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r0, asr ip │ │ │ │ - rsbeq r2, r6, r8, asr #4 │ │ │ │ - rsbeq r2, r6, r4, asr r2 │ │ │ │ - rsbeq sl, r5, ip, asr #21 │ │ │ │ - strheq ip, [r5], #-16 @ │ │ │ │ - rsbeq r2, r6, r0, lsr #4 │ │ │ │ + rsbseq r4, r9, r0, asr sp │ │ │ │ + rsbeq r2, r6, r8, asr #6 │ │ │ │ + rsbeq r2, r6, r4, asr r3 │ │ │ │ + rsbeq sl, r5, ip, asr #23 │ │ │ │ + strheq ip, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r6, r0, lsr #6 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 39bb08 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336640,27 +336640,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 39bb18 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #332] @ 39bb1c │ │ │ │ ldr r1, [pc, #332] @ 39bb20 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 39bb24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #296] @ 39bb28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ba6c │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336705,45 +336705,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 39bb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ba0c │ │ │ │ ldr r0, [pc, #76] @ 39bb40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39ba0c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, ip, ror fp │ │ │ │ + rsbseq r4, r9, ip, ror ip │ │ │ │ addseq pc, r0, r8, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, r6, r4, ror #2 │ │ │ │ - rsbeq r2, r6, r4, asr r1 │ │ │ │ - strheq pc, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r7, r8, r4, lsr pc │ │ │ │ + rsbeq r2, r6, r4, ror #4 │ │ │ │ + rsbeq r2, r6, r4, asr r2 │ │ │ │ + strheq pc, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r8, r4, lsr r0 │ │ │ │ addseq pc, r0, r4, lsr r4 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0090f3f0 │ │ │ │ andeq r4, r0, r4, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r6, r8, asr r0 │ │ │ │ - rsbeq r2, r6, r0, ror r0 │ │ │ │ + rsbeq r2, r6, r8, asr r1 │ │ │ │ + rsbeq r2, r6, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 39bd04 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336758,15 +336758,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 39bd14 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #368] @ 39bd18 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 39bc08 │ │ │ │ ldr r2, [pc, #348] @ 39bd1c │ │ │ │ @@ -336774,15 +336774,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #316] @ 39bd24 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -336825,52 +336825,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bd38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39bc00 │ │ │ │ ldr r0, [pc, #88] @ 39bd3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39bc00 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, lsr #19 │ │ │ │ + rsbseq r4, r9, r4, lsr #21 │ │ │ │ addseq pc, r0, ip, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r6, ip, ror pc │ │ │ │ - rsbeq r1, r6, ip, lsl #31 │ │ │ │ + rsbeq r2, r6, ip, ror r0 │ │ │ │ + rsbeq r2, r6, ip, lsl #1 │ │ │ │ addseq pc, r0, r8, ror r2 @ │ │ │ │ - rsbeq pc, r3, ip, asr #21 │ │ │ │ - rsbeq r7, r8, ip, lsr sp │ │ │ │ + rsbeq pc, r3, ip, asr #23 │ │ │ │ + rsbeq r7, r8, ip, lsr lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, ip, lsl #4 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r0, asr #29 │ │ │ │ - rsbeq r1, r6, ip, asr #29 │ │ │ │ + rsbeq r1, r6, r0, asr #31 │ │ │ │ + rsbeq r1, r6, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 39c2a0 │ │ │ │ ldr lr, [pc, #1352] @ 39c2a4 │ │ │ │ ldr ip, [pc, #1352] @ 39c2a8 │ │ │ │ @@ -336886,15 +336886,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1292] @ 39c2b4 │ │ │ │ ldr r6, [pc, #1292] @ 39c2b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 39c0b0 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -336906,15 +336906,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1232] @ 39c2c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39c184 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 39c2cc │ │ │ │ @@ -336946,15 +336946,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1072] @ 39c2c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39be04 │ │ │ │ ldr r3, [pc, #1072] @ 39c2dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -336975,15 +336975,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #988] @ 39c2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 39c2ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bfd8 │ │ │ │ ldr r3, [pc, #972] @ 39c2f0 │ │ │ │ @@ -336994,15 +336994,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #880] @ 39c2c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39be04 │ │ │ │ ldr r3, [pc, #880] @ 39c2dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337023,39 +337023,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #816] @ 39c2fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 39c300 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ ldr r3, [pc, #780] @ 39c304 │ │ │ │ ldr r2, [pc, #780] @ 39c308 │ │ │ │ ldr r1, [pc, #780] @ 39c30c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #668] @ 39c2c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39be04 │ │ │ │ ldr r3, [pc, #668] @ 39c2dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337076,15 +337076,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #624] @ 39c310 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 39c314 │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bfd8 │ │ │ │ ldr ip, [pc, #608] @ 39c318 │ │ │ │ @@ -337093,15 +337093,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #484] @ 39c2c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39c0f8 │ │ │ │ mvn r0, #0 │ │ │ │ b 39be08 │ │ │ │ @@ -337124,25 +337124,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #452] @ 39c324 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 39c328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39c0f0 │ │ │ │ ldr r3, [pc, #336] @ 39c2dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39be04 │ │ │ │ ldr r3, [pc, #320] @ 39c2e0 │ │ │ │ @@ -337159,109 +337159,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [pc, #320] @ 39c32c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 39c330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ ldr r2, [pc, #284] @ 39c334 │ │ │ │ ldr r0, [pc, #284] @ 39c338 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39c0f0 │ │ │ │ ldr r2, [pc, #264] @ 39c33c │ │ │ │ ldr r0, [pc, #264] @ 39c340 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ ldr r2, [pc, #244] @ 39c344 │ │ │ │ ldr r0, [pc, #244] @ 39c348 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ ldr r2, [pc, #224] @ 39c34c │ │ │ │ ldr r0, [pc, #224] @ 39c350 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ ldr r2, [pc, #204] @ 39c354 │ │ │ │ ldr r0, [pc, #204] @ 39c358 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39be04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, lsr #15 │ │ │ │ + rsbseq r4, r9, r4, lsr #17 │ │ │ │ ldrheq pc, [r0], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r6, r8, lsl #27 │ │ │ │ - @ instruction: 0x00661d98 │ │ │ │ - rsbseq r4, r9, r0, asr r7 │ │ │ │ + rsbeq r1, r6, r8, lsl #29 │ │ │ │ + @ instruction: 0x00661e98 │ │ │ │ + rsbseq r4, r9, r0, asr r8 │ │ │ │ addseq pc, r0, r0, ror r0 @ │ │ │ │ - rsbseq r4, r9, r0, lsr r7 │ │ │ │ - strheq pc, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r7, r8, r4, lsr fp │ │ │ │ + rsbseq r4, r9, r0, lsr r8 │ │ │ │ + strheq pc, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r8, r4, lsr ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, ip │ │ │ │ - @ instruction: 0x00794690 │ │ │ │ - rsbeq pc, r3, r8, lsl r8 @ │ │ │ │ - @ instruction: 0x00687a94 │ │ │ │ + @ instruction: 0x00794790 │ │ │ │ + rsbeq pc, r3, r8, lsl r9 @ │ │ │ │ + @ instruction: 0x00687b94 │ │ │ │ andeq r2, r0, ip, lsr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r4, lsr #26 │ │ │ │ - strheq r1, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq r4, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, r3, ip, asr r7 @ │ │ │ │ - rsbeq r7, r8, ip, asr #19 │ │ │ │ - rsbeq r1, r6, ip, lsr #24 │ │ │ │ - strdeq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r4, r9, r4, lsl #10 │ │ │ │ - rsbeq pc, r3, r8, lsl #13 │ │ │ │ - strdeq r7, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r1, r6, r0, lsl #23 │ │ │ │ - rsbeq r1, r6, r8, lsr #22 │ │ │ │ - rsbseq r4, r9, r4, asr #8 │ │ │ │ - rsbeq pc, r3, ip, asr #11 │ │ │ │ - rsbeq r7, r8, r8, asr #16 │ │ │ │ - rsbeq r1, r6, r4, ror #21 │ │ │ │ - rsbeq r1, r6, r8, asr sl │ │ │ │ - rsbeq r1, r6, ip, asr #20 │ │ │ │ - rsbeq r1, r6, ip, asr #19 │ │ │ │ - rsbeq r1, r6, ip, lsr #20 │ │ │ │ - rsbeq r1, r6, r8, ror #19 │ │ │ │ - rsbeq r1, r6, r4, lsl #20 │ │ │ │ - rsbeq r1, r6, ip, asr #19 │ │ │ │ - ldrdeq r1, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r1, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r6, r8, lsl #19 │ │ │ │ - @ instruction: 0x00661994 │ │ │ │ - @ instruction: 0x00661994 │ │ │ │ - rsbeq r1, r6, r8, ror r9 │ │ │ │ + rsbeq r1, r6, r4, lsr #28 │ │ │ │ + strheq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq r4, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r3, ip, asr r8 @ │ │ │ │ + rsbeq r7, r8, ip, asr #21 │ │ │ │ + rsbeq r1, r6, ip, lsr #26 │ │ │ │ + strdeq r1, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r9, r4, lsl #12 │ │ │ │ + rsbeq pc, r3, r8, lsl #15 │ │ │ │ + strdeq r7, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r6, r0, lsl #25 │ │ │ │ + rsbeq r1, r6, r8, lsr #24 │ │ │ │ + rsbseq r4, r9, r4, asr #10 │ │ │ │ + rsbeq pc, r3, ip, asr #13 │ │ │ │ + rsbeq r7, r8, r8, asr #18 │ │ │ │ + rsbeq r1, r6, r4, ror #23 │ │ │ │ + rsbeq r1, r6, r8, asr fp │ │ │ │ + rsbeq r1, r6, ip, asr #22 │ │ │ │ + rsbeq r1, r6, ip, asr #21 │ │ │ │ + rsbeq r1, r6, ip, lsr #22 │ │ │ │ + rsbeq r1, r6, r8, ror #21 │ │ │ │ + rsbeq r1, r6, r4, lsl #22 │ │ │ │ + rsbeq r1, r6, ip, asr #21 │ │ │ │ + ldrdeq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r1, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r6, r8, lsl #21 │ │ │ │ + @ instruction: 0x00661a94 │ │ │ │ + @ instruction: 0x00661a94 │ │ │ │ + rsbeq r1, r6, r8, ror sl │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -337388,24 +337388,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 39c8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39c440 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 39c64c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 39c8c4 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -337430,24 +337430,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 39c8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c438 │ │ │ │ ldr r3, [pc, #656] @ 39c8e4 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -337487,15 +337487,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 39c508 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -337585,42 +337585,42 @@ │ │ │ │ b 39c5b0 │ │ │ │ ldr r0, [pc, #120] @ 39c8f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39c440 │ │ │ │ ldr r0, [pc, #92] @ 39c8f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c438 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r0, r4, asr #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0090e9d4 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r8, lsr r7 │ │ │ │ + rsbeq r1, r6, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ - rsbeq r1, r6, r4, lsl r6 │ │ │ │ - rsbseq r3, r9, r4, ror #29 │ │ │ │ + rsbeq r1, r6, r4, lsl r7 │ │ │ │ + rsbseq r3, r9, r4, ror #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r1, r6, ip, lsl #9 │ │ │ │ - strdeq r1, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, r6, ip, lsl #11 │ │ │ │ + strdeq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 39cf78 │ │ │ │ ldr r1, [pc, #1640] @ 39cf7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -337728,23 +337728,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 39cf9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r7, #0 │ │ │ │ beq 39c980 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39cb80 │ │ │ │ @@ -337766,23 +337766,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 39cfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r4, #0 │ │ │ │ bne 39cc60 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 39c98c │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -337795,15 +337795,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ tst sl, #4 │ │ │ │ beq 39c98c │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -337830,15 +337830,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 39cfac │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -338019,44 +338019,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 58f52c │ │ │ │ b 39cbfc │ │ │ │ ldr r0, [pc, #116] @ 39cfc0 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39cae8 │ │ │ │ ldr r0, [pc, #100] @ 39cfc4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 39cb80 │ │ │ │ addseq lr, r0, ip, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r0, r4, ror #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x0090e3d8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r0, asr r2 │ │ │ │ + rsbeq r1, r6, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r6, ip, lsl r2 │ │ │ │ + rsbeq r1, r6, ip, lsl r3 │ │ │ │ addseq lr, r0, r0, lsl #4 │ │ │ │ - rsbseq r3, r9, r0, lsl #18 │ │ │ │ + rsbseq r3, r9, r0, lsl #20 │ │ │ │ ldrsheq lr, [r0], r4 │ │ │ │ addseq lr, r0, r0, asr r0 │ │ │ │ @ instruction: 0x0090dfb4 │ │ │ │ addseq sp, r0, r0, lsr #30 │ │ │ │ - rsbeq r0, r6, ip, lsl lr │ │ │ │ - rsbeq r0, r6, r8, ror lr │ │ │ │ + rsbeq r0, r6, ip, lsl pc │ │ │ │ + rsbeq r0, r6, r8, ror pc │ │ │ │ │ │ │ │ 0039cfc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -338174,15 +338174,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338245,15 +338245,15 @@ │ │ │ │ bne 39d1b0 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 39d1b0 │ │ │ │ b 39d0c4 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - ldrheq r3, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq r3, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 0039d2cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -338262,39 +338262,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39d32c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r6, ip, lsr #22 │ │ │ │ + rsbeq r0, r6, ip, lsr #24 │ │ │ │ addeq r5, r3, r4, ror #10 │ │ │ │ ldr r0, [pc, #4] @ 39d33c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq r5, r3, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 58edcc │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ + b 753fac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 39d43c │ │ │ │ @@ -338305,15 +338305,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39d2cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -338325,32 +338325,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, r5 │ │ │ │ bl 39cfc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 39d448 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 58eb88 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 58ed00 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58e47c │ │ │ │ - rsbseq r3, r9, r4, lsr #4 │ │ │ │ - rsbeq r6, r8, r0, ror r5 │ │ │ │ - strdeq lr, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #6 │ │ │ │ + rsbeq r6, r8, r0, ror r6 │ │ │ │ + strdeq lr, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ addseq lr, r1, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 39d538 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -338359,25 +338359,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39d53c │ │ │ │ ldr r1, [pc, #196] @ 39d540 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 39d544 │ │ │ │ ldr r1, [pc, #176] @ 39d548 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #144] @ 39d54c │ │ │ │ ldr r1, [pc, #144] @ 39d550 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 39d554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -338391,35 +338391,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r4, asr r1 │ │ │ │ - rsbeq lr, r3, ip, lsl r2 │ │ │ │ - @ instruction: 0x00686494 │ │ │ │ - rsbeq lr, r4, r8, ror #9 │ │ │ │ - rsbeq r7, r4, r0, asr #13 │ │ │ │ + rsbseq r3, r9, r4, asr r2 │ │ │ │ + rsbeq lr, r3, ip, lsl r3 │ │ │ │ + @ instruction: 0x00686594 │ │ │ │ + rsbeq lr, r4, r8, ror #11 │ │ │ │ + rsbeq r7, r4, r0, asr #15 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ strdeq r5, [r3], ip │ │ │ │ - rsbeq r0, r6, ip, lsl #19 │ │ │ │ + rsbeq r0, r6, ip, lsl #21 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ @ instruction: 0x008efab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 39d5ec │ │ │ │ @@ -338429,15 +338429,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #76] @ 39d5f8 │ │ │ │ ldr r2, [pc, #76] @ 39d5fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -338448,19 +338448,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, r9, r8, lsr r0 │ │ │ │ - strdeq lr, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, r4, r8, asr #11 │ │ │ │ - ldrdeq r0, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq lr, r5, r8, ror #17 │ │ │ │ + rsbseq r3, r9, r8, lsr r1 │ │ │ │ + strdeq lr, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, r8, asr #13 │ │ │ │ + ldrdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, r5, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 39d6fc │ │ │ │ ldr r3, [pc, #228] @ 39d700 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -338496,15 +338496,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 39d654 │ │ │ │ ldr r2, [pc, #92] @ 39d71c │ │ │ │ ldr r3, [pc, #60] @ 39d700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -338519,18 +338519,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, r4, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r1, ip, asr r3 │ │ │ │ - rsbeq r7, r4, ip, lsl #10 │ │ │ │ + rsbeq r7, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq lr, r4, ip, ror r5 │ │ │ │ + rsbeq lr, r4, ip, ror r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq sp, r0, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 39d7c8 │ │ │ │ @@ -338539,24 +338539,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #112] @ 39d7d4 │ │ │ │ ldr r1, [pc, #112] @ 39d7d8 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 39d7dc │ │ │ │ ldr r2, [pc, #84] @ 39d7e0 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -338567,21 +338567,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r9, ip, asr #30 │ │ │ │ - rsbeq lr, r4, r8, lsr r2 │ │ │ │ - rsbeq r7, r4, r0, lsl r4 │ │ │ │ - rsbeq sp, r3, ip, lsr #30 │ │ │ │ - rsbeq r6, r8, r4, lsr #3 │ │ │ │ - strdeq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq lr, r5, r8, lsl #14 │ │ │ │ + rsbseq r3, r9, ip, asr #32 │ │ │ │ + rsbeq lr, r4, r8, lsr r3 │ │ │ │ + rsbeq r7, r4, r0, lsl r5 │ │ │ │ + rsbeq lr, r3, ip, lsr #32 │ │ │ │ + rsbeq r6, r8, r4, lsr #5 │ │ │ │ + strdeq r0, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq lr, r5, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 39d85c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338590,31 +338590,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 39d860 │ │ │ │ ldr r1, [pc, #80] @ 39d864 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 39d868 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 568a88 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 253840 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 414cb8 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58edcc │ │ │ │ - @ instruction: 0x00792e90 │ │ │ │ - rsbeq r0, r6, r4, lsl #13 │ │ │ │ - @ instruction: 0x00660694 │ │ │ │ + @ instruction: 0x00792f90 │ │ │ │ + rsbeq r0, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x00660794 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -338745,15 +338745,15 @@ │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 256488 │ │ │ │ addseq sp, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addseq sp, r0, r8, ror #7 │ │ │ │ - rsbseq r2, r9, ip, asr #24 │ │ │ │ + rsbseq r2, r9, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338773,30 +338773,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 39dc1c │ │ │ │ ldr r1, [pc, #300] @ 39dc20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #280] @ 39dc24 │ │ │ │ ldr r1, [pc, #280] @ 39dc28 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 39dc2c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582f8 │ │ │ │ + bl 7583f0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 39db60 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -338809,15 +338809,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 39dc30 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 39dc34 │ │ │ │ ldr r2, [pc, #148] @ 39dc38 │ │ │ │ ldr r3, [pc, #148] @ 39dc3c │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 39dc40 │ │ │ │ @@ -338843,22 +338843,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25650c │ │ │ │ - ldrheq r2, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sp, r3, r4, lsr #23 │ │ │ │ - rsbeq r5, r8, ip, lsl lr │ │ │ │ - rsbeq sp, r4, r0, ror lr │ │ │ │ - rsbeq r7, r4, r8, asr #32 │ │ │ │ + ldrheq r2, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sp, r3, r4, lsr #25 │ │ │ │ + rsbeq r5, r8, ip, lsl pc │ │ │ │ + rsbeq sp, r4, r0, ror pc │ │ │ │ + rsbeq r7, r4, r8, asr #2 │ │ │ │ addseq sp, r1, r4, lsl #29 │ │ │ │ addeq pc, lr, r4, lsr #10 │ │ │ │ - rsbeq r0, r6, r0, ror #6 │ │ │ │ + rsbeq r0, r6, r0, ror #8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338868,15 +338868,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r9, [pc, #932] @ 39e02c │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 39dca8 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -338891,15 +338891,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r7, [pc, #844] @ 39e030 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 39dd00 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -338951,15 +338951,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39dfe8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 39de0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r2, [pc, #612] @ 39e038 │ │ │ │ ldr r3, [pc, #592] @ 39e028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338986,15 +338986,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [pc, #464] @ 39e044 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -339003,15 +339003,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [pc, #400] @ 39e048 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -339022,15 +339022,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r0, r8 │ │ │ │ @@ -339038,15 +339038,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 255370 │ │ │ │ mov r0, r4 │ │ │ │ bl 39d944 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 39e04c │ │ │ │ @@ -339076,15 +339076,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 39e05c │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 56879c │ │ │ │ b 39ddcc │ │ │ │ @@ -339108,23 +339108,23 @@ │ │ │ │ bl 25650c │ │ │ │ addseq sp, r0, r0, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r1, ip, lsl sp │ │ │ │ addseq sp, r1, r4, asr #25 │ │ │ │ addseq sp, r1, r8, lsl #24 │ │ │ │ addseq sp, r0, r8, asr #32 │ │ │ │ - rsbeq r0, r6, r0, lsl #2 │ │ │ │ + rsbeq r0, r6, r0, lsl #4 │ │ │ │ addeq r4, r3, r4, lsl #22 │ │ │ │ - rsbeq r0, r6, r0, asr #1 │ │ │ │ - rsbeq r0, r6, r4, lsl #1 │ │ │ │ + rsbeq r0, r6, r0, asr #3 │ │ │ │ + rsbeq r0, r6, r4, lsl #3 │ │ │ │ addseq sp, r1, r4, ror #20 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq pc, r5, ip, lsl #30 │ │ │ │ - rsbeq pc, r5, ip, lsl pc @ │ │ │ │ - rsbseq r2, r9, r0, ror #13 │ │ │ │ + rsbeq r0, r6, ip │ │ │ │ + rsbeq r0, r6, ip, lsl r0 │ │ │ │ + rsbseq r2, r9, r0, ror #15 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339153,44 +339153,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339198,92 +339198,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #72] @ 39e32c │ │ │ │ ldr r3, [pc, #64] @ 39e328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339352,29 +339352,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39e6bc │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339416,76 +339416,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339497,30 +339497,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339577,76 +339577,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339658,30 +339658,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339877,23 +339877,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 39eb6c │ │ │ │ bl 256444 │ │ │ │ addseq ip, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r0, r8, asr r4 │ │ │ │ addseq ip, r0, r4, ror #7 │ │ │ │ - rsbseq r1, r9, ip, asr #22 │ │ │ │ - rsbseq r1, r9, r3, lsr fp │ │ │ │ + rsbseq r1, r9, ip, asr #24 │ │ │ │ + rsbseq r1, r9, r3, lsr ip │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq pc, r5, ip, lsr #8 │ │ │ │ - rsbseq r1, r9, r4, lsl #22 │ │ │ │ - @ instruction: 0x0065f390 │ │ │ │ - rsbeq pc, r5, r0, ror r3 @ │ │ │ │ + rsbeq pc, r5, ip, lsr #10 │ │ │ │ + rsbseq r1, r9, r4, lsl #24 │ │ │ │ + @ instruction: 0x0065f490 │ │ │ │ + rsbeq pc, r5, r0, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339941,29 +339941,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -339988,15 +339988,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340004,44 +340004,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39f104 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 39f11c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340111,29 +340111,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 59173c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -340155,15 +340155,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340228,19 +340228,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ umullseq ip, r0, r4, r1 │ │ │ │ addseq ip, r0, ip, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r9, r5, lsr r9 │ │ │ │ - rsbeq pc, r5, ip, lsr r3 @ │ │ │ │ + rsbseq r1, r9, r5, lsr sl │ │ │ │ + rsbeq pc, r5, ip, lsr r4 @ │ │ │ │ addseq fp, r0, ip, lsr #30 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq pc, r5, r4, lsl #1 │ │ │ │ + rsbeq pc, r5, r4, lsl #3 │ │ │ │ addseq fp, r0, ip, ror #25 │ │ │ │ addseq fp, r0, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 39f704 │ │ │ │ @@ -340317,15 +340317,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -340333,15 +340333,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -340356,57 +340356,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 39f6d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -340415,29 +340415,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 39d86c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340571,20 +340571,20 @@ │ │ │ │ b 39f5e4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, ip, lsr #24 │ │ │ │ addseq fp, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addseq fp, r0, r8, ror #17 │ │ │ │ - rsbseq r1, r9, r8, lsl r1 │ │ │ │ + rsbseq r1, r9, r8, lsl r2 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r4, ror #18 │ │ │ │ + rsbeq lr, r5, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 39f980 │ │ │ │ ldr r3, [pc, #568] @ 39f984 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -340648,15 +340648,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -340664,38 +340664,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #160] @ 39f994 │ │ │ │ ldr r3, [pc, #140] @ 39f984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340733,15 +340733,15 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r0, r0, asr #13 │ │ │ │ addseq fp, r0, ip, asr r6 │ │ │ │ addseq fp, r0, r8, lsr #12 │ │ │ │ addseq fp, r0, r8, lsr #10 │ │ │ │ addseq fp, r0, r4, ror #9 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r0, asr #14 │ │ │ │ + rsbeq lr, r5, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 39fe5c │ │ │ │ mov r4, r1 │ │ │ │ @@ -340938,29 +340938,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 255370 │ │ │ │ b 39faf8 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -341000,29 +341000,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 39faf8 │ │ │ │ ldr r3, [pc, #92] @ 39fe70 │ │ │ │ ldr r0, [pc, #108] @ 39fe84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -341038,23 +341038,23 @@ │ │ │ │ bl 39d86c │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 39fa18 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 256444 │ │ │ │ addseq fp, r0, r4, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r9, r9, lsr #24 │ │ │ │ + rsbseq r0, r9, r9, lsr #26 │ │ │ │ addseq fp, r0, ip, lsr r4 │ │ │ │ addseq fp, r0, r4, lsl r3 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r8, ror r5 │ │ │ │ + rsbeq lr, r5, r8, ror r6 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq lr, r5, ip, lsl r4 │ │ │ │ + rsbeq lr, r5, ip, lsl r5 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq lr, r5, ip, lsl #6 │ │ │ │ + rsbeq lr, r5, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3a0344 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341354,37 +341354,37 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 256488 │ │ │ │ bl 255760 │ │ │ │ addseq sl, r0, r4, ror pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r0, ror #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsheq r0, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r0, r9, r1, asr #13 │ │ │ │ + rsbseq r0, r9, r1, asr #15 │ │ │ │ addseq sl, r0, r4, lsl #29 │ │ │ │ addseq sl, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r4, asr #4 │ │ │ │ + rsbeq lr, r5, r4, asr #6 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - ldrsheq r0, [r9], #-93 @ 0xffffffa3 @ │ │ │ │ + ldrsheq r0, [r9], #-109 @ 0xffffff93 @ │ │ │ │ addseq sl, r0, r4, asr #27 │ │ │ │ umullseq sl, r0, r0, sp │ │ │ │ addseq sl, r0, r4, lsr sp │ │ │ │ - strdeq lr, [r5], #-0 @ │ │ │ │ + strdeq lr, [r5], #-16 @ │ │ │ │ @ instruction: 0x0090acf8 │ │ │ │ - rsbeq lr, r5, r0, ror r0 │ │ │ │ + rsbeq lr, r5, r0, ror r1 │ │ │ │ umullseq sl, r0, ip, ip │ │ │ │ addseq sl, r0, r4, ror #24 │ │ │ │ @ instruction: 0x0090abd4 │ │ │ │ addseq sl, r0, ip, lsl #23 │ │ │ │ addseq sl, r0, r0, lsr fp │ │ │ │ - rsbseq r0, r9, r8, ror #6 │ │ │ │ - rsbeq sp, r5, r4, ror fp │ │ │ │ - strheq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r9, r8, ror #8 │ │ │ │ + rsbeq sp, r5, r4, ror ip │ │ │ │ + strheq sp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3a06e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -341585,26 +341585,26 @@ │ │ │ │ bl 255760 │ │ │ │ bl 2564cc │ │ │ │ bl 256444 │ │ │ │ addseq sl, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r4, lsr sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r0, r9, ip, lsl #4 │ │ │ │ - rsbseq r0, r9, r5, ror #3 │ │ │ │ + rsbseq r0, r9, ip, lsl #6 │ │ │ │ + rsbseq r0, r9, r5, ror #5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sp, r5, r4, lsr #28 │ │ │ │ + rsbeq sp, r5, r4, lsr #30 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ addseq sl, r0, r0, asr r9 │ │ │ │ - rsbseq r0, r9, fp, asr #2 │ │ │ │ - strheq sp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sp, r5, ip, asr #25 │ │ │ │ + rsbseq r0, r9, fp, asr #4 │ │ │ │ + strheq sp, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, r5, ip, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 3a0720 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r2, r3, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3a0874 │ │ │ │ ldr lr, [pc, #312] @ 3a0878 │ │ │ │ @@ -341664,42 +341664,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a0894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a077c │ │ │ │ ldr r0, [pc, #60] @ 3a0898 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a077c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r0, r0, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r0, asr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, r0, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r5, r4, lsl #31 │ │ │ │ - strheq sp, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r5, r4, lsl #1 │ │ │ │ + strheq lr, [r5], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3a0ba4 │ │ │ │ ldr r1, [pc, #752] @ 3a0ba8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341851,26 +341851,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3a0bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a08fc │ │ │ │ ldr r2, [pc, #132] @ 3a0bd8 │ │ │ │ ldr r3, [pc, #80] @ 3a0ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -341884,56 +341884,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4990 │ │ │ │ ldr r0, [pc, #76] @ 3a0bdc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a08fc │ │ │ │ addseq sl, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r4, asr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, r0, ip, asr #9 │ │ │ │ addseq sl, r0, r8, lsl #9 │ │ │ │ addseq sl, r0, r0, lsl #8 │ │ │ │ addseq sl, r0, ip, asr #7 │ │ │ │ umullseq sl, r0, r0, r3 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r5, r8, lsl #26 │ │ │ │ + rsbeq sp, r5, r8, lsl #28 │ │ │ │ addseq sl, r0, r8, asr #5 │ │ │ │ - rsbeq sp, r5, r4, lsl #26 │ │ │ │ + rsbeq sp, r5, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3a0ce0 │ │ │ │ ldr r2, [pc, #232] @ 3a0ce4 │ │ │ │ ldr r1, [pc, #232] @ 3a0ce8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #200] @ 3a0cec │ │ │ │ ldr r1, [pc, #200] @ 3a0cf0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #168] @ 3a0cf4 │ │ │ │ ldr r2, [pc, #168] @ 3a0cf8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3a0cfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -341944,43 +341944,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #112] @ 3a0d08 │ │ │ │ ldr r1, [pc, #112] @ 3a0d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r8, ip, asr #23 │ │ │ │ - rsbeq sl, r3, ip, lsl #21 │ │ │ │ - rsbeq r2, r8, r8, lsl #26 │ │ │ │ - rsbeq sl, r4, r8, asr sp │ │ │ │ - rsbeq r3, r4, r0, lsr pc │ │ │ │ + rsbseq pc, r8, ip, asr #25 │ │ │ │ + rsbeq sl, r3, ip, lsl #23 │ │ │ │ + rsbeq r2, r8, r8, lsl #28 │ │ │ │ + rsbeq sl, r4, r8, asr lr │ │ │ │ + rsbeq r4, r4, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq sp, r5, ip, ror ip │ │ │ │ + rsbeq sp, r5, ip, ror sp │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r1, [r3], r8 │ │ │ │ strdeq ip, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -341997,30 +341997,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342041,30 +342041,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342087,15 +342087,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3a1090 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -342132,26 +342132,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #276] @ 3a109c │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d458 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -342173,22 +342173,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #104] @ 3a10b0 │ │ │ │ ldr r3, [pc, #60] @ 3a1088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342197,24 +342197,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3a10b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4b58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, asr #18 │ │ │ │ + rsbseq pc, r8, r4, asr #20 │ │ │ │ addseq r9, r0, r0, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, r5, ip, lsr #20 │ │ │ │ - rsbeq sp, r5, r8, lsr sl │ │ │ │ - rsbeq sp, r5, r0, asr #19 │ │ │ │ + rsbeq sp, r5, ip, lsr #22 │ │ │ │ + rsbeq sp, r5, r8, lsr fp │ │ │ │ + rsbeq sp, r5, r0, asr #21 │ │ │ │ addeq r1, r3, ip, lsr sl │ │ │ │ - rsbeq sp, r5, ip, ror r9 │ │ │ │ - @ instruction: 0x0063a69c │ │ │ │ - rsbeq r2, r8, r8, lsl r9 │ │ │ │ + rsbeq sp, r5, ip, ror sl │ │ │ │ + @ instruction: 0x0063a79c │ │ │ │ + rsbeq r2, r8, r8, lsl sl │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x00909dd4 │ │ │ │ @ instruction: 0x0091aad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342225,22 +342225,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3a4750 │ │ │ │ - ldrsheq pc, [r8], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sp, r5, r4, lsl #16 │ │ │ │ - rsbeq sp, r5, r4, lsl r8 │ │ │ │ + ldrsheq pc, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sp, r5, r4, lsl #18 │ │ │ │ + rsbeq sp, r5, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a11c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -342248,25 +342248,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3a11c4 │ │ │ │ ldr r1, [pc, #136] @ 3a11c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #116] @ 3a11cc │ │ │ │ ldr r1, [pc, #116] @ 3a11d0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3a11d4 │ │ │ │ ldr r2, [pc, #84] @ 3a11d8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -342277,55 +342277,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r8, r4, lsr #13 │ │ │ │ - rsbeq sp, r5, r8, lsr #15 │ │ │ │ - strheq sp, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r3, r8, lsr r5 │ │ │ │ - strheq r2, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r5, r0, lsl #26 │ │ │ │ - rsbeq sl, r5, r0, lsl sp │ │ │ │ + rsbseq pc, r8, r4, lsr #15 │ │ │ │ + rsbeq sp, r5, r8, lsr #17 │ │ │ │ + strheq sp, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sl, r3, r8, lsr r6 │ │ │ │ + strheq r2, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r5, r0, lsl #28 │ │ │ │ + rsbeq sl, r5, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3a1258 │ │ │ │ ldr r2, [pc, #100] @ 3a125c │ │ │ │ ldr r1, [pc, #100] @ 3a1260 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 753eb4 │ │ │ │ + bl 753fac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a1248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58edcc │ │ │ │ - ldrsbeq pc, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, r5, r0, ror #13 │ │ │ │ - strdeq sp, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq pc, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, r5, r0, ror #15 │ │ │ │ + strdeq sp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3a19c4 │ │ │ │ ldr r1, [pc, #1864] @ 3a19c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342445,25 +342445,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3a19e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a12c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a4a4c │ │ │ │ mov r1, #0 │ │ │ │ b 3a1360 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342475,15 +342475,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3a1360 │ │ │ │ ldr r0, [pc, #1304] @ 3a19e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a12c0 │ │ │ │ ldr r3, [pc, #1284] @ 3a19ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a14bc │ │ │ │ ldr r3, [pc, #1248] @ 3a19dc │ │ │ │ @@ -342499,24 +342499,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3a19f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a14bc │ │ │ │ ldr r3, [pc, #1152] @ 3a19ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1314 │ │ │ │ @@ -342533,24 +342533,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3a19f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3a1320 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342566,23 +342566,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3a19f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1320 │ │ │ │ ldr r3, [pc, #888] @ 3a19ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a18bc │ │ │ │ @@ -342600,23 +342600,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3a19fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3a13d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342636,24 +342636,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3a1a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -342675,24 +342675,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3a1a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -342714,23 +342714,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3a1a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a13e8 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3a1708 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -342745,84 +342745,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3a17a4 │ │ │ │ ldr r0, [pc, #264] @ 3a1a0c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a14bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3a1a10 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1320 │ │ │ │ ldr r0, [pc, #212] @ 3a1a14 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a15e8 │ │ │ │ ldr r0, [pc, #188] @ 3a1a18 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1784 │ │ │ │ ldr r0, [pc, #164] @ 3a1a1c │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a16f0 │ │ │ │ ldr r0, [pc, #140] @ 3a1a20 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a13e8 │ │ │ │ ldr r0, [pc, #116] @ 3a1a24 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1820 │ │ │ │ addseq r9, r0, r0, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00909ab4 │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0065d494 │ │ │ │ - rsbeq sp, r5, r8, lsl #9 │ │ │ │ + @ instruction: 0x0065d594 │ │ │ │ + rsbeq sp, r5, r8, lsl #11 │ │ │ │ andeq r1, r0, r4, asr #9 │ │ │ │ - rsbeq sp, r5, r4, lsr r4 │ │ │ │ - rsbeq sp, r5, ip, lsr #7 │ │ │ │ - rsbeq sp, r5, ip, lsr #6 │ │ │ │ - rsbeq sp, r5, r4, lsr #5 │ │ │ │ - rsbeq sp, r5, r0, lsl r2 │ │ │ │ + rsbeq sp, r5, r4, lsr r5 │ │ │ │ + rsbeq sp, r5, ip, lsr #9 │ │ │ │ + rsbeq sp, r5, ip, lsr #8 │ │ │ │ + rsbeq sp, r5, r4, lsr #7 │ │ │ │ + rsbeq sp, r5, r0, lsl r3 │ │ │ │ + rsbeq sp, r5, r4, ror r2 │ │ │ │ + ldrdeq sp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r5, ip, asr #3 │ │ │ │ + rsbeq sp, r5, r4, lsr #3 │ │ │ │ + @ instruction: 0x0065d190 │ │ │ │ rsbeq sp, r5, r4, ror r1 │ │ │ │ - ldrdeq sp, [r5], #-12 @ │ │ │ │ - rsbeq sp, r5, ip, asr #1 │ │ │ │ - rsbeq sp, r5, r4, lsr #1 │ │ │ │ - @ instruction: 0x0065d090 │ │ │ │ - rsbeq sp, r5, r4, ror r0 │ │ │ │ - rsbeq sp, r5, r8, asr r0 │ │ │ │ - rsbeq sp, r5, r4, lsr r0 │ │ │ │ - rsbeq sp, r5, r0, lsr #32 │ │ │ │ + rsbeq sp, r5, r8, asr r1 │ │ │ │ + rsbeq sp, r5, r4, lsr r1 │ │ │ │ + rsbeq sp, r5, r0, lsr #2 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -342871,15 +342871,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3a1b68 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r2, [pc, #472] @ 3a1cec │ │ │ │ ldr r3, [pc, #456] @ 3a1ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342922,23 +342922,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3a1d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1afc │ │ │ │ ldr r2, [pc, #236] @ 3a1cf0 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -342966,50 +342966,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a1d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1c24 │ │ │ │ ldr r0, [pc, #92] @ 3a1d0c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1afc │ │ │ │ ldr r0, [pc, #68] @ 3a1d10 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1c24 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r8, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addseq r9, r0, r4, ror r3 │ │ │ │ addseq r9, r0, r8, lsl #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r5, r0, asr lr │ │ │ │ + rsbeq ip, r5, r0, asr pc │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r5, r8, ror #26 │ │ │ │ - strheq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r5, ip, asr sp │ │ │ │ + rsbeq ip, r5, r8, ror #28 │ │ │ │ + strheq ip, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r5, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3a1f04 │ │ │ │ ldr r1, [pc, #472] @ 3a1f08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343111,43 +343111,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3a1f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1d64 │ │ │ │ ldr r0, [pc, #68] @ 3a1f38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a1d64 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r0], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrsbeq r9, [r0], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addseq r8, r0, r4, ror #31 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq ip, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, r5, r4, asr #23 │ │ │ │ + strheq ip, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq ip, r5, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3a2060 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -343211,20 +343211,20 @@ │ │ │ │ b 3a1fd8 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3a1fd8 │ │ │ │ ldr r0, [pc, #20] @ 3a206c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a2038 │ │ │ │ addseq r8, r0, r4, asr #29 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq ip, r5, r8, ror sl │ │ │ │ + rsbeq ip, r5, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -344215,15 +344215,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3a3130 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a1a3c │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -344249,15 +344249,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -344269,15 +344269,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a313c │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -344288,15 +344288,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3a3124 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a2348 │ │ │ │ b 3a3018 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -344629,25 +344629,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3a38a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a33e4 │ │ │ │ ldr r2, [pc, #484] @ 3a38a8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -344668,27 +344668,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3a38ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a3528 │ │ │ │ ldr r3, [pc, #340] @ 3a38b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3488 │ │ │ │ ldr r3, [pc, #300] @ 3a389c │ │ │ │ @@ -344704,24 +344704,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3a38b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3488 │ │ │ │ ldr r3, [pc, #204] @ 3a38b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a35f8 │ │ │ │ @@ -344731,57 +344731,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3a377c │ │ │ │ b 3a35f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3a38b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a33e4 │ │ │ │ ldr r0, [pc, #136] @ 3a38bc │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a3528 │ │ │ │ ldr r0, [pc, #108] @ 3a38c0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3488 │ │ │ │ addseq r7, r0, ip, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r8, r0, asr r6 │ │ │ │ + rsbseq sp, r8, r0, asr r7 │ │ │ │ addseq r7, r0, r4, ror #24 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ addseq r7, r0, r8, lsl #24 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addseq r7, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r5, r4, asr #8 │ │ │ │ + rsbeq fp, r5, r4, asr #10 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r0, asr r4 │ │ │ │ + rsbeq fp, r5, r0, asr r5 │ │ │ │ andeq r5, r0, ip, ror #2 │ │ │ │ - rsbeq fp, r5, r0, ror r3 │ │ │ │ - rsbeq fp, r5, r4, lsl #6 │ │ │ │ - rsbeq fp, r5, ip, lsr #7 │ │ │ │ - rsbeq fp, r5, ip, lsl r3 │ │ │ │ + rsbeq fp, r5, r0, ror r4 │ │ │ │ + rsbeq fp, r5, r4, lsl #8 │ │ │ │ + rsbeq fp, r5, ip, lsr #9 │ │ │ │ + rsbeq fp, r5, ip, lsl r4 │ │ │ │ │ │ │ │ 003a38c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -345652,19 +345652,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3a3e64 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, r8, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, r8, ip, ror #29 │ │ │ │ + rsbseq ip, r8, ip, ror #31 │ │ │ │ addseq r7, r0, r0, lsl r4 │ │ │ │ - rsbseq ip, r8, r8, lsr #24 │ │ │ │ + rsbseq ip, r8, r8, lsr #26 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq ip, r8, r0, lsl r6 │ │ │ │ + rsbseq ip, r8, r0, lsl r7 │ │ │ │ │ │ │ │ 003a4688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345859,15 +345859,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a4964 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a48d4 │ │ │ │ - ldrheq fp, [r8], #-253 @ 0xffffff03 @ │ │ │ │ + ldrheq ip, [r8], #-13 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345977,15 +345977,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a4b2c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a4a9c │ │ │ │ - ldrsheq fp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq fp, [r8], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346001,21 +346001,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -346203,15 +346203,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x0082ddb0 │ │ │ │ - rsbseq fp, r8, r8, lsl #31 │ │ │ │ + rsbseq ip, r8, r8, lsl #1 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3a4f74 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -346245,15 +346245,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq sp, r4, r4, asr #26 │ │ │ │ - rsbseq fp, r8, r8, lsr #30 │ │ │ │ + rsbseq ip, r8, r8, lsr #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -346286,15 +346286,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ ldr r9, [pc, #160] @ 3a50c8 │ │ │ │ ldr r8, [pc, #160] @ 3a50cc │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -346305,15 +346305,15 @@ │ │ │ │ bl 255370 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ cmp r4, r5 │ │ │ │ bne 3a5040 │ │ │ │ ldr r2, [pc, #84] @ 3a50d0 │ │ │ │ ldr r3, [pc, #68] @ 3a50c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346329,15 +346329,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r0, r0, lsr #28 │ │ │ │ addeq sp, r2, ip, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, r5, ip, lsr ip │ │ │ │ + rsbeq r9, r5, ip, lsr sp │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addseq r5, r0, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346386,19 +346386,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -346430,22 +346430,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #24] @ 3a5280 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 3a51f4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3a53d8 │ │ │ │ @@ -346455,45 +346455,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #280] @ 3a53e4 │ │ │ │ ldr r1, [pc, #280] @ 3a53e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #248] @ 3a53ec │ │ │ │ ldr r1, [pc, #248] @ 3a53f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #216] @ 3a53f4 │ │ │ │ ldr r1, [pc, #216] @ 3a53f8 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #184] @ 3a53fc │ │ │ │ ldr r2, [pc, #184] @ 3a5400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3a5404 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346524,31 +346524,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq fp, r8, ip, ror #19 │ │ │ │ - rsbeq r6, r3, r0, ror #7 │ │ │ │ - rsbeq lr, r7, ip, asr r6 │ │ │ │ - rsbeq r6, r3, r4, ror #7 │ │ │ │ - strdeq r6, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, r4, ip, lsl #13 │ │ │ │ - rsbeq pc, r3, r4, ror #16 │ │ │ │ - rsbeq r9, r5, r4, asr r9 │ │ │ │ - rsbeq r9, r5, r4, asr #18 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq fp, r8, ip, ror #21 │ │ │ │ + rsbeq r6, r3, r0, ror #9 │ │ │ │ + rsbeq lr, r7, ip, asr r7 │ │ │ │ + rsbeq r6, r3, r4, ror #9 │ │ │ │ + strdeq r6, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, r4, ip, lsl #15 │ │ │ │ + rsbeq pc, r3, r4, ror #18 │ │ │ │ + rsbeq r9, r5, r4, asr sl │ │ │ │ + rsbeq r9, r5, r4, asr #20 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r9, r5, r0, lsr #18 │ │ │ │ + rsbeq r9, r5, r0, lsr #20 │ │ │ │ addeq r8, lr, r0, ror #20 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq r9, r5, ip, ror #17 │ │ │ │ + rsbeq r9, r5, ip, ror #19 │ │ │ │ addeq sp, r2, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -346715,15 +346715,15 @@ │ │ │ │ b 3a5640 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3a5690 │ │ │ │ - ldrsheq fp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsheq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -346736,23 +346736,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #24] @ 3a5748 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -346856,28 +346856,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3a5be4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #728] @ 3a5be8 │ │ │ │ ldr r1, [pc, #728] @ 3a5bec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3a5bf0 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #688] @ 3a5bf4 │ │ │ │ ldr r3, [pc, #688] @ 3a5bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -346898,32 +346898,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d404 │ │ │ │ + bl 70d4fc │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d404 │ │ │ │ + bl 70d4fc │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3a59d0 │ │ │ │ ldr r2, [pc, #504] @ 3a5bfc │ │ │ │ ldr r3, [pc, #504] @ 3a5c00 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346932,15 +346932,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 41d458 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -346949,34 +346949,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 41d458 │ │ │ │ ldr r6, [pc, #404] @ 3a5c04 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, sl │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3a5c08 │ │ │ │ ldr r1, [pc, #384] @ 3a5c0c │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3a8fb0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3a5c10 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -346992,39 +346992,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [pc, #224] @ 3a5c1c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [pc, #180] @ 3a5c20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3a5c18 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ ldr r2, [pc, #148] @ 3a5c24 │ │ │ │ ldr r3, [pc, #72] @ 3a5bdc │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -347036,29 +347036,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq fp, [r8], #-68 @ 0xffffffbc @ │ │ │ │ addseq r5, r0, r4, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, r3, r0, lsr #27 │ │ │ │ - rsbeq lr, r7, r8, lsl r0 │ │ │ │ - rsbeq r9, r5, r4, ror #6 │ │ │ │ - rsbeq r9, r5, r4, asr r3 │ │ │ │ + rsbeq r5, r3, r0, lsr #29 │ │ │ │ + rsbeq lr, r7, r8, lsl r1 │ │ │ │ + rsbeq r9, r5, r4, ror #8 │ │ │ │ + rsbeq r9, r5, r4, asr r4 │ │ │ │ addeq sp, r2, r8, ror #2 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r9, r5, ip, asr r3 │ │ │ │ + rsbeq r9, r5, ip, asr r4 │ │ │ │ addeq sp, r2, ip, ror r0 │ │ │ │ - rsbeq r9, r5, ip, lsr #5 │ │ │ │ - rsbseq fp, r8, r8, lsl r2 │ │ │ │ - strdeq r5, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq pc, r3, ip, asr #1 │ │ │ │ + rsbeq r9, r5, ip, lsr #7 │ │ │ │ + rsbseq fp, r8, r8, lsl r3 │ │ │ │ + strdeq r5, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, r3, ip, asr #3 │ │ │ │ addseq r6, r1, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addseq r5, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -347390,24 +347390,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3a61d0 │ │ │ │ ldr r1, [pc, #132] @ 3a61d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #112] @ 3a61d8 │ │ │ │ ldr r1, [pc, #112] @ 3a61dc │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3a61e0 │ │ │ │ ldr r2, [pc, #84] @ 3a61e4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -347418,21 +347418,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r8, ip, asr fp │ │ │ │ - rsbeq r8, r5, r8, lsr #22 │ │ │ │ - rsbeq r8, r5, r4, lsl fp │ │ │ │ - rsbeq r5, r3, r8, lsr #10 │ │ │ │ - rsbeq sp, r7, r0, lsr #15 │ │ │ │ - strdeq r7, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, r5, r4, lsl #26 │ │ │ │ + rsbseq sl, r8, ip, asr ip │ │ │ │ + rsbeq r8, r5, r8, lsr #24 │ │ │ │ + rsbeq r8, r5, r4, lsl ip │ │ │ │ + rsbeq r5, r3, r8, lsr #12 │ │ │ │ + rsbeq sp, r7, r0, lsr #17 │ │ │ │ + strdeq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, r5, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3a62b8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -347443,15 +347443,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cabc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -347477,62 +347477,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 58ed00 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 58f44c │ │ │ │ - rsbseq sl, r8, r4, lsl #21 │ │ │ │ - rsbeq r8, r5, r8, asr #20 │ │ │ │ - rsbeq r8, r5, r8, asr sl │ │ │ │ + rsbseq sl, r8, r4, lsl #23 │ │ │ │ + rsbeq r8, r5, r8, asr #22 │ │ │ │ + rsbeq r8, r5, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3a636c │ │ │ │ ldr r2, [pc, #144] @ 3a6370 │ │ │ │ ldr r1, [pc, #144] @ 3a6374 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a6324 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a6340 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a635c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58edcc │ │ │ │ - ldrheq sl, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r8, r5, r8, lsl #19 │ │ │ │ - rsbeq r8, r5, r8, ror r9 │ │ │ │ + ldrheq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r8, r5, r8, lsl #21 │ │ │ │ + rsbeq r8, r5, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3a6500 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3a6504 │ │ │ │ @@ -347541,15 +347541,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -347604,36 +347604,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3a64a8 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3a63f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq sl, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r5, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq lr, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq sl, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r5, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + strheq lr, [r3], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3a666c │ │ │ │ ldr ip, [pc, #328] @ 3a6670 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347697,41 +347697,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a668c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a655c │ │ │ │ ldr r0, [pc, #56] @ 3a6690 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a655c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009048f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009048d8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r4, r0, r4, r8 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r5, r0, lsl #13 │ │ │ │ - ldrdeq r8, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r5, r0, lsl #15 │ │ │ │ + ldrdeq r8, [r5], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 58ed30 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -347918,16 +347918,16 @@ │ │ │ │ b 3a68b8 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3a68b8 │ │ │ │ - @ instruction: 0x0078a390 │ │ │ │ - rsbseq sl, r8, ip, asr #6 │ │ │ │ + @ instruction: 0x0078a490 │ │ │ │ + rsbseq sl, r8, ip, asr #8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3a6378 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -347958,35 +347958,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 255370 │ │ │ │ @@ -348044,18 +348044,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sl, r8, ip, ror r2 │ │ │ │ - rsbeq r8, r5, r4, asr r2 │ │ │ │ - rsbeq r8, r5, r4, asr #4 │ │ │ │ - rsbseq r2, r9, r4, lsr r3 │ │ │ │ + rsbseq sl, r8, ip, ror r3 │ │ │ │ + rsbeq r8, r5, r4, asr r3 │ │ │ │ + rsbeq r8, r5, r4, asr #6 │ │ │ │ + rsbseq r2, r9, r4, lsr r4 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3a7308 │ │ │ │ @@ -348080,15 +348080,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -348142,15 +348142,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -348159,23 +348159,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [pc, #1468] @ 3a7328 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3a732c │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -348276,15 +348276,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -348294,15 +348294,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3a6fa0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -348340,15 +348340,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -348359,15 +348359,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a70f0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -348397,15 +348397,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3a71b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -348416,15 +348416,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -348433,15 +348433,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348521,27 +348521,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3a9338 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3a70f0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #1 │ │ │ │ + rsbseq sl, r8, ip, asr #3 │ │ │ │ addseq r4, r0, r4, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, r4, r0, ror sp │ │ │ │ - rsbeq sp, r3, r4, asr #30 │ │ │ │ - rsbseq sl, r8, r4, lsr #32 │ │ │ │ + rsbeq r4, r4, r0, ror lr │ │ │ │ + rsbeq lr, r3, r4, asr #32 │ │ │ │ + rsbseq sl, r8, r4, lsr #2 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq r4, r4, r4, ror #25 │ │ │ │ - strdeq sp, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r4, r4, r4, ror #27 │ │ │ │ + strdeq sp, [r3], #-224 @ 0xffffff20 @ │ │ │ │ andscs r0, r0, r0 │ │ │ │ - @ instruction: 0x00789b98 │ │ │ │ - rsbeq r4, r4, r0, ror r8 │ │ │ │ - rsbeq sp, r3, r8, asr #20 │ │ │ │ + @ instruction: 0x00789c98 │ │ │ │ + rsbeq r4, r4, r0, ror r9 │ │ │ │ + rsbeq sp, r3, r8, asr #22 │ │ │ │ addseq r3, r0, ip, lsl #24 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -348597,15 +348597,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3a745c │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b59b0 │ │ │ │ + bl 9b5aa8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -348641,15 +348641,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -348658,23 +348658,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 255370 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3a86fc │ │ │ │ cmp r0, fp │ │ │ │ beq 3a7b1c │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b59b0 │ │ │ │ + bl 9b5aa8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3a7584 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3a7a14 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -348802,15 +348802,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -348818,42 +348818,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -348879,30 +348879,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -348936,30 +348936,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -348977,15 +348977,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3a771c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ mov r7, r8 │ │ │ │ b 3a7568 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3a7fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a75e8 │ │ │ │ @@ -349073,29 +349073,29 @@ │ │ │ │ b 3a7664 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ b 3a7ac8 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 25435c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a7af0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r9, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r4, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r3, ip, lsl #13 │ │ │ │ + ldrsbeq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + strheq r4, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, r3, ip, lsl #15 │ │ │ │ umullseq r3, r0, r0, r8 │ │ │ │ bge ff29abf8 <__bss_end__@@Base+0xfe4d1f60> │ │ │ │ bge ff29abf4 <__bss_end__@@Base+0xfe4d1f5c> │ │ │ │ bge ff29abfc <__bss_end__@@Base+0xfe4d1f64> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -349207,42 +349207,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7d58 │ │ │ │ ldr r0, [pc, #60] @ 3a7e24 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7d58 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r0, ip, lsr #2 │ │ │ │ addseq r3, r0, ip, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, ror r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, ip, lsl r5 │ │ │ │ - rsbeq r7, r5, ip, asr r5 │ │ │ │ + rsbeq r7, r5, ip, lsl r6 │ │ │ │ + rsbeq r7, r5, ip, asr r6 │ │ │ │ │ │ │ │ 003a7e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3a7f90 │ │ │ │ @@ -349309,42 +349309,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7eac │ │ │ │ ldr r0, [pc, #60] @ 3a7fb4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7eac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00902fd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r0, lsr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r8, ror #30 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, r8, lsr #8 │ │ │ │ - rsbeq r7, r5, ip, ror #8 │ │ │ │ + rsbeq r7, r5, r8, lsr #10 │ │ │ │ + rsbeq r7, r5, ip, ror #10 │ │ │ │ │ │ │ │ 003a7fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -349421,22 +349421,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3a81f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7ffc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a8134 │ │ │ │ mov r0, #0 │ │ │ │ b 3a8000 │ │ │ │ ldr r3, [pc, #192] @ 3a81fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -349455,47 +349455,47 @@ │ │ │ │ beq 3a81c0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a812c │ │ │ │ ldr r0, [pc, #80] @ 3a8204 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a7ffc │ │ │ │ ldr r0, [pc, #64] @ 3a8208 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a812c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r4, lsr lr │ │ │ │ addseq r2, r0, r4, lsl lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, r4, lsl #7 │ │ │ │ + rsbeq r7, r5, r4, lsl #9 │ │ │ │ andeq r5, r0, r0, ror r1 │ │ │ │ - rsbeq r7, r5, ip, lsl #5 │ │ │ │ - rsbeq r7, r5, r0, lsr #6 │ │ │ │ - rsbeq r7, r5, r4, lsr #5 │ │ │ │ + rsbeq r7, r5, ip, lsl #7 │ │ │ │ + rsbeq r7, r5, r0, lsr #8 │ │ │ │ + rsbeq r7, r5, r4, lsr #7 │ │ │ │ │ │ │ │ 003a820c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -349635,15 +349635,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -349653,15 +349653,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3a86dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a83b0 │ │ │ │ ldr r3, [pc, #568] @ 3a86e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8368 │ │ │ │ ldr r3, [pc, #536] @ 3a86d4 │ │ │ │ @@ -349681,15 +349681,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -349698,15 +349698,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3a86e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8368 │ │ │ │ ldr r3, [pc, #396] @ 3a86e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8320 │ │ │ │ ldr r3, [pc, #356] @ 3a86d4 │ │ │ │ @@ -349723,15 +349723,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -349740,30 +349740,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3a86ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8320 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3a86f0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8320 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3a86f4 │ │ │ │ @@ -349772,48 +349772,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a83b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3a86f8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8368 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r2, r0, r0, fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r6, r9, ip, lsl r3 │ │ │ │ + rsbseq r6, r9, ip, lsl r4 │ │ │ │ addseq r2, r0, r8, lsr #21 │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, ip, rrx │ │ │ │ + rsbeq r7, r5, ip, ror #2 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ - rsbeq r7, r5, ip, lsl #2 │ │ │ │ + rsbeq r7, r5, ip, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl #15 │ │ │ │ - strheq r6, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq r6, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq r6, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, r5, ip, lsr #32 │ │ │ │ + strheq r7, [r5], #-8 @ │ │ │ │ + ldrdeq r7, [r5], #-12 @ │ │ │ │ + strdeq r6, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, r5, ip, lsr #2 │ │ │ │ │ │ │ │ 003a86fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3a88d8 │ │ │ │ @@ -349877,22 +349877,22 @@ │ │ │ │ beq 3a88c0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3a88f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a87a0 │ │ │ │ ldr r2, [pc, #192] @ 3a88fc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a87a0 │ │ │ │ ldr r2, [pc, #160] @ 3a88f0 │ │ │ │ @@ -349907,47 +349907,47 @@ │ │ │ │ beq 3a88ac │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a87a0 │ │ │ │ ldr r0, [pc, #80] @ 3a8904 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a87a0 │ │ │ │ ldr r0, [pc, #64] @ 3a8908 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a87a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009026f0 │ │ │ │ addseq r2, r0, r4, asr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r7, [r5], #-4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r8, lsl #29 │ │ │ │ - ldrdeq r6, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r5, r4, ror pc │ │ │ │ + rsbeq r6, r5, r8, lsl #31 │ │ │ │ + ldrdeq r6, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r5, r4, ror r0 │ │ │ │ │ │ │ │ 003a890c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3a8a84 │ │ │ │ @@ -350021,41 +350021,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a8aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a89e8 │ │ │ │ ldr r0, [pc, #60] @ 3a8ab0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a89e8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addseq r2, r0, ip, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009024dc │ │ │ │ @ instruction: 0x009024b0 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r0, lsr lr │ │ │ │ - rsbeq r6, r5, ip, ror lr │ │ │ │ + rsbeq r6, r5, r0, lsr pc │ │ │ │ + rsbeq r6, r5, ip, ror pc │ │ │ │ │ │ │ │ 003a8ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350080,33 +350080,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a8b78 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #220] @ 3a8c14 │ │ │ │ ldr r3, [pc, #204] @ 3a8c08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8c00 │ │ │ │ ldr r2, [pc, #188] @ 3a8c18 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ ldr r3, [pc, #156] @ 3a8c1c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8b28 │ │ │ │ ldr r3, [pc, #140] @ 3a8c20 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -350121,38 +350121,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3a8c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8b28 │ │ │ │ ldr r0, [pc, #52] @ 3a8c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8b28 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, ip, lsr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r4, lsl r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r4, ror #5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r0, ror #26 │ │ │ │ - @ instruction: 0x00656d98 │ │ │ │ + rsbeq r6, r5, r0, ror #28 │ │ │ │ + @ instruction: 0x00656e98 │ │ │ │ │ │ │ │ 003a8c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3a8df8 │ │ │ │ @@ -350237,48 +350237,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3a8e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8ce4 │ │ │ │ ldr r0, [pc, #72] @ 3a8e1c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8ce4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009021d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r0, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r0, lsr r1 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r8, lsl #24 │ │ │ │ - rsbeq r6, r5, r8, asr #24 │ │ │ │ + rsbeq r6, r5, r8, lsl #26 │ │ │ │ + rsbeq r6, r5, r8, asr #26 │ │ │ │ │ │ │ │ 003a8e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350339,48 +350339,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3a8fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3a8e90 │ │ │ │ ldr r2, [pc, #88] @ 3a8fa8 │ │ │ │ ldr r3, [pc, #52] @ 3a8f88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8f80 │ │ │ │ ldr r0, [pc, #56] @ 3a8fac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00901fd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r0, r4, lsl #31 │ │ │ │ andeq r4, r0, r0, lsl #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r4, lsr fp │ │ │ │ + rsbeq r6, r5, r4, lsr ip │ │ │ │ addseq r1, r0, ip, asr #29 │ │ │ │ - rsbeq r6, r5, ip, asr #22 │ │ │ │ + rsbeq r6, r5, ip, asr #24 │ │ │ │ │ │ │ │ 003a8fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -350604,15 +350604,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, r8, lsr #8 │ │ │ │ + rsbseq r5, r9, r8, lsr #10 │ │ │ │ bge ff29c33c <__bss_end__@@Base+0xfe4d36a4> │ │ │ │ bge ff29c344 <__bss_end__@@Base+0xfe4d36ac> │ │ │ │ │ │ │ │ 003a9338 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -350654,15 +350654,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -350670,21 +350670,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -350699,15 +350699,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -350715,38 +350715,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -350821,15 +350821,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3a9758 │ │ │ │ ldr r3, [pc, #332] @ 3a97e0 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -350859,15 +350859,15 @@ │ │ │ │ bhi 3a9794 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r2, [pc, #204] @ 3a97e8 │ │ │ │ ldr r3, [pc, #188] @ 3a97dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351254,20 +351254,20 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 255760 │ │ │ │ addseq r1, r0, r4, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r0, r0, asr #10 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r4, r9, ip, lsl #19 │ │ │ │ - rsbeq r5, r5, ip, lsl #28 │ │ │ │ - rsbeq r5, r5, r8, asr #28 │ │ │ │ - rsbseq r4, r9, r8, ror #18 │ │ │ │ - rsbeq r5, r5, r4, ror #27 │ │ │ │ - strdeq r5, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r4, r9, ip, lsl #21 │ │ │ │ + rsbeq r5, r5, ip, lsl #30 │ │ │ │ + rsbeq r5, r5, r8, asr #30 │ │ │ │ + rsbseq r4, r9, r8, ror #20 │ │ │ │ + rsbeq r5, r5, r4, ror #29 │ │ │ │ + strdeq r5, [r5], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003a9d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351362,17 +351362,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a9edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r5, r5, r8, lsr ip │ │ │ │ - rsbseq r8, r2, r4, ror #20 │ │ │ │ + ldrheq r4, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, r5, r8, lsr sp │ │ │ │ + rsbseq r8, r2, r4, ror #22 │ │ │ │ │ │ │ │ 003a9ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3aa078 │ │ │ │ @@ -351450,15 +351450,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 25432c │ │ │ │ b 3a9f60 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ b 3a9f60 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 588640 │ │ │ │ @@ -351472,17 +351472,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addseq r0, r0, r4, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00900eb4 │ │ │ │ - rsbseq r4, r9, r4, lsl r6 │ │ │ │ - @ instruction: 0x00655a94 │ │ │ │ - rsbseq r8, r2, r0, asr #17 │ │ │ │ + rsbseq r4, r9, r4, lsl r7 │ │ │ │ + @ instruction: 0x00655b94 │ │ │ │ + rsbseq r8, r2, r0, asr #19 │ │ │ │ │ │ │ │ 003aa090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -351509,15 +351509,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 25432c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 9a26bc │ │ │ │ + bl 9a27b4 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3aa1b4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3aa1b4 │ │ │ │ @@ -351530,15 +351530,15 @@ │ │ │ │ b 3aa174 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3aa104 │ │ │ │ ldr r2, [pc, #108] @ 3aa1e8 │ │ │ │ ldr r3, [pc, #100] @ 3aa1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -351555,15 +351555,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3aa174 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r0, ip, ror #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @@ -351592,15 +351592,15 @@ │ │ │ │ beq 3aa248 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3aa2f0 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3aa2ac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -351686,26 +351686,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bf198 │ │ │ │ + bl 9bf290 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3aa2b0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -351749,15 +351749,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 25432c │ │ │ │ b 3aa4d4 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa450 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -351774,28 +351774,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3aa3b0 │ │ │ │ b 3aa450 │ │ │ │ ldr r3, [pc, #108] @ 3aa5b8 │ │ │ │ b 3aa37c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3aa3b0 │ │ │ │ b 3aa450 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3aa5bc │ │ │ │ ldr r1, [pc, #60] @ 3aa5c0 │ │ │ │ @@ -351810,17 +351810,17 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff29d5b0 <__bss_end__@@Base+0xfe4d4918> │ │ │ │ addseq r0, r0, r4, ror #22 │ │ │ │ bge ff29d5c0 <__bss_end__@@Base+0xfe4d4928> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff29d5c4 <__bss_end__@@Base+0xfe4d492c> │ │ │ │ - ldrsheq r4, [r9], #-0 @ │ │ │ │ - rsbeq r5, r5, r0, ror r5 │ │ │ │ - @ instruction: 0x0072839c │ │ │ │ + ldrsheq r4, [r9], #-16 @ │ │ │ │ + rsbeq r5, r5, r0, ror r6 │ │ │ │ + @ instruction: 0x0072849c │ │ │ │ │ │ │ │ 003aa5c8 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -351834,17 +351834,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa61c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r9, r8, ror r0 │ │ │ │ - strdeq r5, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r8, r2, r4, lsr #6 │ │ │ │ + rsbseq r4, r9, r8, ror r1 │ │ │ │ + strdeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r2, r4, lsr #8 │ │ │ │ │ │ │ │ 003aa620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351928,15 +351928,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3aa80c │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa7c0 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3aa7c0 │ │ │ │ @@ -352008,24 +352008,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009007dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r0, ip, lsr r7 │ │ │ │ - rsbseq r3, r9, r8, lsr pc │ │ │ │ - rsbseq r3, r9, r4, lsr #28 │ │ │ │ - @ instruction: 0x0065529c │ │ │ │ + rsbseq r4, r9, r8, lsr r0 │ │ │ │ + rsbseq r3, r9, r4, lsr #30 │ │ │ │ + @ instruction: 0x0065539c │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - ldrsheq r3, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, r5, r8, ror r2 │ │ │ │ - ldrdeq r5, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq r3, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, r5, r0, asr r2 │ │ │ │ - rsbseq r8, r2, ip, ror r0 │ │ │ │ + ldrsheq r3, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r5, r8, ror r3 │ │ │ │ + ldrdeq r5, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r3, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r5, r0, asr r3 │ │ │ │ + rsbseq r8, r2, ip, ror r1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003aa8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -352053,17 +352053,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa978 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, lsl sp │ │ │ │ - @ instruction: 0x00655198 │ │ │ │ - rsbseq r7, r2, r4, asr #31 │ │ │ │ + rsbseq r3, r9, ip, lsl lr │ │ │ │ + @ instruction: 0x00655298 │ │ │ │ + rsbseq r8, r2, r4, asr #1 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003aa980 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3aa9cc │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -352113,17 +352113,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aaa50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aaa54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, asr #24 │ │ │ │ - rsbeq r5, r5, r0, asr #1 │ │ │ │ - rsbseq r7, r2, ip, ror #29 │ │ │ │ + rsbseq r3, r9, r4, asr #26 │ │ │ │ + rsbeq r5, r5, r0, asr #3 │ │ │ │ + rsbseq r7, r2, ip, ror #31 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003aaa58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3aaa84 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -352143,17 +352143,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aaac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aaac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, r5, r0, asr r0 │ │ │ │ - rsbseq r7, r2, ip, ror lr │ │ │ │ + ldrsbeq r3, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r5, r0, asr r1 │ │ │ │ + rsbseq r7, r2, ip, ror pc │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003aaac8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aaacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -352232,39 +352232,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3aac30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3aac34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, asr #21 │ │ │ │ - rsbeq r4, r5, r8, asr #30 │ │ │ │ - ldrdeq r4, [r5], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r3, r9, r4, lsr #21 │ │ │ │ - rsbeq r4, r5, r0, lsr #30 │ │ │ │ - strheq r4, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, r9, r8, asr #23 │ │ │ │ + rsbeq r5, r5, r8, asr #32 │ │ │ │ + ldrdeq r5, [r5], #-0 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #23 │ │ │ │ + rsbeq r5, r5, r0, lsr #32 │ │ │ │ + strheq r5, [r5], #-4 @ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r3, r9, r0, lsl #21 │ │ │ │ - strdeq r4, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r5, r8, ror pc │ │ │ │ + rsbseq r3, r9, r0, lsl #23 │ │ │ │ + strdeq r4, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, r5, r8, ror r0 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003aac38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -352299,15 +352299,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71a0a0 │ │ │ │ + bl 71a198 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3aadb8 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3aad9c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -352342,15 +352342,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a680 │ │ │ │ + bl 71a778 │ │ │ │ mov r0, #0 │ │ │ │ b 3aad5c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 256550 │ │ │ │ addseq r0, r0, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrheq r0, [r0], r8 │ │ │ │ @@ -352445,17 +352445,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3aaf54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbseq r3, r9, r8, asr #14 │ │ │ │ - rsbeq r4, r5, r4, asr #23 │ │ │ │ - ldrsheq r7, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, r9, r8, asr #16 │ │ │ │ + rsbeq r4, r5, r4, asr #25 │ │ │ │ + ldrsheq r7, [r2], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003aaf58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352531,15 +352531,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ab2ec │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -352558,15 +352558,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bf198 │ │ │ │ + bl 9bf290 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -352610,15 +352610,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ab1dc │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bf198 │ │ │ │ + bl 9bf290 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3ab10c │ │ │ │ bl 253840 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 255d00 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -352656,48 +352656,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ab304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab16c │ │ │ │ ldr r0, [pc, #72] @ 3ab308 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab16c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ffdb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, pc, ip, ror sp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, pc, r8, lsr #25 │ │ │ │ andeq r5, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r4, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, r5, r4, ror #18 │ │ │ │ + strdeq r4, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r5, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -352772,26 +352772,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ab578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab380 │ │ │ │ ldr r3, [pc, #216] @ 3ab56c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab3ac │ │ │ │ @@ -352808,55 +352808,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ab57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab3ac │ │ │ │ ldr r0, [pc, #96] @ 3ab580 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab3ac │ │ │ │ ldr r0, [pc, #68] @ 3ab584 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab380 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, ip, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008ffab4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, pc, r8, ror #20 │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, r8, lsr #16 │ │ │ │ - @ instruction: 0x0065479c │ │ │ │ - rsbeq r4, r5, r4, ror #15 │ │ │ │ - rsbeq r4, r5, r0, asr #15 │ │ │ │ + rsbeq r4, r5, r8, lsr #18 │ │ │ │ + @ instruction: 0x0065489c │ │ │ │ + rsbeq r4, r5, r4, ror #17 │ │ │ │ + rsbeq r4, r5, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ab84c │ │ │ │ mov r5, r3 │ │ │ │ @@ -352951,26 +352951,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ab86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ab654 │ │ │ │ b 3ab610 │ │ │ │ ldr r3, [pc, #240] @ 3ab860 │ │ │ │ @@ -352991,61 +352991,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ab870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab678 │ │ │ │ ldr r2, [pc, #100] @ 3ab860 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ab6d8 │ │ │ │ b 3ab608 │ │ │ │ ldr r0, [pc, #96] @ 3ab874 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab678 │ │ │ │ ldr r0, [pc, #68] @ 3ab878 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ab754 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r4, ror r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, pc, r0, asr r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq pc, pc, ip, r7 @ │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, ip, asr r5 │ │ │ │ - rsbeq r4, r5, r0, asr #9 │ │ │ │ - strdeq r4, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r4, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, r5, ip, asr r6 │ │ │ │ + rsbeq r4, r5, r0, asr #11 │ │ │ │ + strdeq r4, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r4, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3abeb8 │ │ │ │ ldr r2, [pc, #1572] @ 3abebc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353107,15 +353107,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3abed4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3abd0c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3aba84 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -353196,21 +353196,21 @@ │ │ │ │ beq 3abe94 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3abee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab9dc │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -353233,21 +353233,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3abeec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab918 │ │ │ │ ldr r2, [pc, #832] @ 3abef0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ab8d4 │ │ │ │ ldr r2, [pc, #776] @ 3abecc │ │ │ │ @@ -353262,21 +353262,21 @@ │ │ │ │ beq 3abe30 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3abef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab8d4 │ │ │ │ ldr r3, [pc, #720] @ 3abef8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aba40 │ │ │ │ @@ -353294,23 +353294,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3abefc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aba40 │ │ │ │ ldr r3, [pc, #540] @ 3abec8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aba00 │ │ │ │ ldr r3, [pc, #524] @ 3abecc │ │ │ │ @@ -353326,23 +353326,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3abf00 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aba00 │ │ │ │ ldr r3, [pc, #472] @ 3abf04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab918 │ │ │ │ ldr r3, [pc, #396] @ 3abecc │ │ │ │ @@ -353358,21 +353358,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3abf08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab918 │ │ │ │ ldr r3, [pc, #360] @ 3abf0c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab9dc │ │ │ │ ldr r3, [pc, #276] @ 3abecc │ │ │ │ @@ -353387,95 +353387,95 @@ │ │ │ │ beq 3abe84 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3abf10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab9dc │ │ │ │ ldr r0, [pc, #252] @ 3abf14 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aba40 │ │ │ │ ldr r0, [pc, #224] @ 3abf18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab8d4 │ │ │ │ ldr r0, [pc, #208] @ 3abf1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aba00 │ │ │ │ ldr r0, [pc, #188] @ 3abf20 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aba00 │ │ │ │ ldr r0, [pc, #168] @ 3abf24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab918 │ │ │ │ ldr r0, [pc, #156] @ 3abf28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab9dc │ │ │ │ ldr r0, [pc, #144] @ 3abf2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab9dc │ │ │ │ ldr r0, [pc, #132] @ 3abf30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ab918 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r8, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, pc, r4, ror #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, ip, lsr #10 │ │ │ │ + rsbeq r4, r5, ip, lsr #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq pc, [pc], r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r4, r5, ip, ror #8 │ │ │ │ + rsbeq r4, r5, ip, ror #10 │ │ │ │ @ instruction: 0x00003bbc │ │ │ │ - rsbeq r4, r5, ip, asr #4 │ │ │ │ + rsbeq r4, r5, ip, asr #6 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq r4, r5, r8, asr #2 │ │ │ │ + rsbeq r4, r5, r8, asr #4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strheq r4, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r5, r0, asr #3 │ │ │ │ + strheq r4, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, r5, r0, asr #5 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ - rsbeq r4, r5, r8, asr #1 │ │ │ │ + rsbeq r4, r5, r8, asr #3 │ │ │ │ andeq r3, r0, r8, ror #30 │ │ │ │ - rsbeq r4, r5, r0, ror #3 │ │ │ │ - strheq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r3, r5, r4, ror pc │ │ │ │ - ldrdeq r4, [r5], #-8 @ │ │ │ │ - rsbeq r4, r5, r0, asr #1 │ │ │ │ - rsbeq r4, r5, r0, lsr #32 │ │ │ │ - @ instruction: 0x0065419c │ │ │ │ - rsbeq r4, r5, ip, lsl r1 │ │ │ │ - rsbeq r3, r5, r0, lsl #31 │ │ │ │ + rsbeq r4, r5, r0, ror #5 │ │ │ │ + strheq r4, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r5, r4, ror r0 │ │ │ │ + ldrdeq r4, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r5, r0, asr #3 │ │ │ │ + rsbeq r4, r5, r0, lsr #2 │ │ │ │ + @ instruction: 0x0065429c │ │ │ │ + rsbeq r4, r5, ip, lsl r2 │ │ │ │ + rsbeq r4, r5, r0, lsl #1 │ │ │ │ │ │ │ │ 003abf34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -353524,17 +353524,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3ac000 │ │ │ │ ldr r0, [pc, #24] @ 3ac004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, lsl #16 │ │ │ │ - rsbeq r4, r5, ip, asr r1 │ │ │ │ - rsbseq r6, r2, r8, lsr r9 │ │ │ │ + rsbseq r2, r9, r0, lsl #18 │ │ │ │ + rsbeq r4, r5, ip, asr r2 │ │ │ │ + rsbseq r6, r2, r8, lsr sl │ │ │ │ │ │ │ │ 003ac008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -353603,17 +353603,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ strdeq lr, [pc], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq lr, pc, r0, sp @ │ │ │ │ - ldrsbeq r2, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, r5, r8, lsr r0 │ │ │ │ - rsbseq r6, r2, r4, lsl r8 │ │ │ │ + ldrsbeq r2, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, r5, r8, lsr r1 │ │ │ │ + rsbseq r6, r2, r4, lsl r9 │ │ │ │ │ │ │ │ 003ac13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -353680,17 +353680,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r0, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, pc, r0, lsr ip @ │ │ │ │ - ldrheq r2, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r3, r5, ip, lsl #30 │ │ │ │ - rsbseq r6, r2, r8, ror #13 │ │ │ │ + ldrheq r2, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, r5, ip │ │ │ │ + rsbseq r6, r2, r8, ror #15 │ │ │ │ │ │ │ │ 003ac268 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac26c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac290 │ │ │ │ @@ -353710,17 +353710,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac2cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsr r5 │ │ │ │ - @ instruction: 0x00653e98 │ │ │ │ - rsbseq r6, r2, r4, ror r6 │ │ │ │ + rsbseq r2, r9, ip, lsr r6 │ │ │ │ + @ instruction: 0x00653f98 │ │ │ │ + rsbseq r6, r2, r4, ror r7 │ │ │ │ │ │ │ │ 003ac2d0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac2f0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353736,17 +353736,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac32c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsbeq r2, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r5, r8, lsr lr │ │ │ │ - rsbseq r6, r2, r4, lsl r6 │ │ │ │ + ldrsbeq r2, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r5, r8, lsr pc │ │ │ │ + rsbseq r6, r2, r4, lsl r7 │ │ │ │ │ │ │ │ 003ac330 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac350 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353762,17 +353762,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, ror r4 │ │ │ │ - ldrdeq r3, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - ldrheq r6, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r9, ip, ror r5 │ │ │ │ + ldrdeq r3, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 003ac390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -353809,17 +353809,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r8, asr #7 │ │ │ │ - rsbeq r3, r5, r4, lsr #26 │ │ │ │ - rsbseq r6, r2, r0, lsl #10 │ │ │ │ + rsbseq r2, r9, r8, asr #9 │ │ │ │ + rsbeq r3, r5, r4, lsr #28 │ │ │ │ + rsbseq r6, r2, r0, lsl #12 │ │ │ │ │ │ │ │ 003ac444 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac47c │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -353841,17 +353841,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac4b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, asr r3 │ │ │ │ - rsbeq r3, r5, ip, lsr #25 │ │ │ │ - rsbseq r6, r2, r8, lsl #9 │ │ │ │ + rsbseq r2, r9, r0, asr r4 │ │ │ │ + rsbeq r3, r5, ip, lsr #27 │ │ │ │ + rsbseq r6, r2, r8, lsl #11 │ │ │ │ │ │ │ │ 003ac4bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac4dc │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353867,17 +353867,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r5, ip, asr #24 │ │ │ │ - rsbseq r6, r2, r8, lsr #8 │ │ │ │ + ldrsheq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r5, ip, asr #26 │ │ │ │ + rsbseq r6, r2, r8, lsr #10 │ │ │ │ │ │ │ │ 003ac51c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac53c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353893,17 +353893,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00792290 │ │ │ │ - rsbeq r3, r5, ip, ror #23 │ │ │ │ - rsbseq r6, r2, r8, asr #7 │ │ │ │ + @ instruction: 0x00792390 │ │ │ │ + rsbeq r3, r5, ip, ror #25 │ │ │ │ + rsbseq r6, r2, r8, asr #9 │ │ │ │ │ │ │ │ 003ac57c : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac584 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -354197,23 +354197,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3ad5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac6d8 │ │ │ │ ldr r3, [pc, #2916] @ 3ad5ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac9a8 │ │ │ │ ldr r3, [pc, #2884] @ 3ad5a0 │ │ │ │ @@ -354229,27 +354229,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3ad5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac9a8 │ │ │ │ ldr r0, [pc, #2804] @ 3ad5b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac6d8 │ │ │ │ ldr r3, [pc, #2784] @ 3ad5b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac96c │ │ │ │ ldr r3, [pc, #2740] @ 3ad5a0 │ │ │ │ @@ -354265,21 +354265,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3ad5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac96c │ │ │ │ ldr r3, [pc, #2672] @ 3ad5c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad1b8 │ │ │ │ ldr r3, [pc, #2620] @ 3ad5a0 │ │ │ │ @@ -354295,21 +354295,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3ad5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 25432c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354341,25 +354341,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3ad5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac91c │ │ │ │ ldr r3, [pc, #2368] @ 3ad5d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad300 │ │ │ │ ldr r3, [pc, #2300] @ 3ad5a0 │ │ │ │ @@ -354375,21 +354375,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3ad5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 25432c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354421,25 +354421,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3ad5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac8ac │ │ │ │ ldr r3, [pc, #2060] @ 3ad5dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac840 │ │ │ │ ldr r3, [pc, #1980] @ 3ad5a0 │ │ │ │ @@ -354455,21 +354455,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3ad5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac840 │ │ │ │ ldr r3, [pc, #1948] @ 3ad5e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ad26c │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -354504,25 +354504,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3ad5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac75c │ │ │ │ ldr r3, [pc, #1740] @ 3ad5ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac7ec │ │ │ │ @@ -354539,21 +354539,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3ad5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac7ec │ │ │ │ ldr r3, [pc, #1628] @ 3ad5f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac7a0 │ │ │ │ ldr r3, [pc, #1524] @ 3ad5a0 │ │ │ │ @@ -354569,21 +354569,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3ad5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac7a0 │ │ │ │ ldr r3, [pc, #1516] @ 3ad5fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac634 │ │ │ │ ldr r3, [pc, #1404] @ 3ad5a0 │ │ │ │ @@ -354599,21 +354599,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3ad600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac634 │ │ │ │ ldr r3, [pc, #1304] @ 3ad5a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3acbf0 │ │ │ │ ldr r3, [pc, #1288] @ 3ad5a4 │ │ │ │ @@ -354625,25 +354625,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3ad604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 25432c │ │ │ │ @@ -354664,25 +354664,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3ad608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 25432c │ │ │ │ @@ -354709,25 +354709,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3ad60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 25432c │ │ │ │ @@ -354747,21 +354747,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3ad610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 25432c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -354775,93 +354775,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 25432c │ │ │ │ b 3acd1c │ │ │ │ ldr r0, [pc, #756] @ 3ad614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac96c │ │ │ │ ldr r0, [pc, #744] @ 3ad618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac7ec │ │ │ │ ldr r0, [pc, #732] @ 3ad61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac9a8 │ │ │ │ ldr r0, [pc, #720] @ 3ad620 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac91c │ │ │ │ ldr r0, [pc, #696] @ 3ad624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac634 │ │ │ │ ldr r0, [pc, #684] @ 3ad628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3acbc0 │ │ │ │ ldr r0, [pc, #668] @ 3ad62c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ad194 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3ad630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac840 │ │ │ │ ldr r0, [pc, #628] @ 3ad634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac7a0 │ │ │ │ ldr r0, [pc, #616] @ 3ad638 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac75c │ │ │ │ ldr r0, [pc, #588] @ 3ad63c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad248 │ │ │ │ ldr r0, [pc, #564] @ 3ad640 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ac8ac │ │ │ │ ldr r0, [pc, #540] @ 3ad644 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ad0f8 │ │ │ │ ldr r0, [pc, #516] @ 3ad648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3acd00 │ │ │ │ ldr r0, [pc, #500] @ 3ad64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad2d0 │ │ │ │ ldr r3, [pc, #484] @ 3ad650 │ │ │ │ ldr r1, [pc, #484] @ 3ad654 │ │ │ │ ldr r0, [pc, #484] @ 3ad658 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3ad65c │ │ │ │ @@ -354930,120 +354930,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3ad6c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r0, ror r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r2, [r9], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r2, [r9], #-36 @ 0xffffffdc @ │ │ │ │ addeq lr, pc, r0, lsr r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq lr, pc, ip, lsr r7 @ │ │ │ │ andeq r2, r0, ip, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r3, [r5], #-204 @ 0xffffff34 @ │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq r3, r5, r4, asr #18 │ │ │ │ - strheq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, r5, r4, asr #20 │ │ │ │ + strheq r3, [r5], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, r0, lsl sp │ │ │ │ - rsbeq r3, r5, ip, ror #19 │ │ │ │ + rsbeq r3, r5, ip, ror #21 │ │ │ │ andeq r4, r0, r4, lsr #14 │ │ │ │ - strdeq r3, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r3, [r5], #-152 @ 0xffffff68 @ │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ - rsbeq r3, r5, r8, lsr #32 │ │ │ │ + rsbeq r3, r5, r8, lsr #2 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq r3, r5, r0, lsl r5 │ │ │ │ - rsbeq r2, r5, r8, ror #29 │ │ │ │ + rsbeq r3, r5, r0, lsl r6 │ │ │ │ + rsbeq r2, r5, r8, ror #31 │ │ │ │ andeq r2, r0, r8, lsr r1 │ │ │ │ - ldrdeq r3, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r3, [r5], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, ip, ror ip │ │ │ │ - @ instruction: 0x00652d9c │ │ │ │ + @ instruction: 0x00652e9c │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ - rsbeq r3, r5, r8, lsl #6 │ │ │ │ + rsbeq r3, r5, r8, lsl #8 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ - rsbeq r3, r5, r8, ror r3 │ │ │ │ + rsbeq r3, r5, r8, ror r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq r3, r5, r0, lsr r5 │ │ │ │ - strheq r2, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r5, ip, lsl fp │ │ │ │ - rsbeq r2, r5, r8, ror #20 │ │ │ │ - rsbeq r2, r5, r4, lsr #29 │ │ │ │ - rsbeq r3, r5, r0, asr r2 │ │ │ │ + rsbeq r3, r5, r0, lsr r6 │ │ │ │ + strheq r2, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r5, ip, lsl ip │ │ │ │ + rsbeq r2, r5, r8, ror #22 │ │ │ │ rsbeq r2, r5, r4, lsr #31 │ │ │ │ - rsbeq r3, r5, r0, lsl #2 │ │ │ │ - strheq r2, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r3, r5, r8, lsl #5 │ │ │ │ - rsbeq r3, r5, r8, ror r1 │ │ │ │ - rsbeq r2, r5, r4, ror r9 │ │ │ │ - @ instruction: 0x00652f98 │ │ │ │ - strdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r2, r5, r0, lsr r9 │ │ │ │ - rsbeq r2, r5, r4, lsl r9 │ │ │ │ - strdeq r2, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq r2, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r2, r5, r8, lsl #28 │ │ │ │ - rsbeq r2, r5, r0, asr sp │ │ │ │ - rsbseq r1, r9, r8, ror r3 │ │ │ │ - ldrdeq r2, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, r5, r4, lsl #28 │ │ │ │ + rsbeq r3, r5, r0, asr r3 │ │ │ │ + rsbeq r3, r5, r4, lsr #1 │ │ │ │ + rsbeq r3, r5, r0, lsl #4 │ │ │ │ + strheq r2, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r5, r8, lsl #7 │ │ │ │ + rsbeq r3, r5, r8, ror r2 │ │ │ │ + rsbeq r2, r5, r4, ror sl │ │ │ │ + @ instruction: 0x00653098 │ │ │ │ + strdeq r3, [r5], #-12 @ │ │ │ │ + rsbeq r2, r5, r0, lsr sl │ │ │ │ + rsbeq r2, r5, r4, lsl sl │ │ │ │ + strdeq r2, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r2, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r2, r5, r8, lsl #30 │ │ │ │ + rsbeq r2, r5, r0, asr lr │ │ │ │ + rsbseq r1, r9, r8, ror r4 │ │ │ │ + ldrdeq r2, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r5, r4, lsl #30 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r1, r9, r4, asr r3 │ │ │ │ - rsbeq r2, r5, ip, lsr #25 │ │ │ │ - ldrdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r9, r4, asr r4 │ │ │ │ + rsbeq r2, r5, ip, lsr #27 │ │ │ │ + ldrdeq r3, [r5], #-12 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq r1, r9, r0, lsr r3 │ │ │ │ - rsbeq r2, r5, r8, lsl #25 │ │ │ │ - strheq r2, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r1, r9, r0, lsr r4 │ │ │ │ + rsbeq r2, r5, r8, lsl #27 │ │ │ │ + strheq r2, [r5], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r1, r9, r0, lsl r3 │ │ │ │ - rsbeq r2, r5, r8, ror #24 │ │ │ │ - rsbseq r1, r9, r8, ror #5 │ │ │ │ - rsbeq r2, r5, r4, asr #24 │ │ │ │ - rsbeq r2, r5, ip, asr #25 │ │ │ │ - rsbseq r1, r9, r4, asr #5 │ │ │ │ - rsbeq r2, r5, ip, lsl ip │ │ │ │ - rsbeq r2, r5, r0, asr sp │ │ │ │ + rsbseq r1, r9, r0, lsl r4 │ │ │ │ + rsbeq r2, r5, r8, ror #26 │ │ │ │ + rsbseq r1, r9, r8, ror #7 │ │ │ │ + rsbeq r2, r5, r4, asr #26 │ │ │ │ + rsbeq r2, r5, ip, asr #27 │ │ │ │ + rsbseq r1, r9, r4, asr #7 │ │ │ │ + rsbeq r2, r5, ip, lsl sp │ │ │ │ + rsbeq r2, r5, r0, asr lr │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r1, r9, r0, lsr #5 │ │ │ │ - strdeq r2, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r5, r0, lsl #25 │ │ │ │ + rsbseq r1, r9, r0, lsr #7 │ │ │ │ + strdeq r2, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r5, r0, lsl #27 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r1, r9, ip, ror r2 │ │ │ │ - ldrdeq r2, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r2, r5, r4, ror #23 │ │ │ │ + rsbseq r1, r9, ip, ror r3 │ │ │ │ + ldrdeq r2, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r5, r4, ror #25 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r1, r9, r4, lsr #1 │ │ │ │ - rsbeq r2, r5, r0, lsl #20 │ │ │ │ - rsbeq r2, r5, r0, lsr sp │ │ │ │ - rsbseq r1, r9, r0, lsl #1 │ │ │ │ - ldrdeq r2, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #22 │ │ │ │ + rsbseq r1, r9, r4, lsr #3 │ │ │ │ + rsbeq r2, r5, r0, lsl #22 │ │ │ │ + rsbeq r2, r5, r0, lsr lr │ │ │ │ + rsbseq r1, r9, r0, lsl #3 │ │ │ │ + ldrdeq r2, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r5, ip, lsl #24 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r1, r9, ip, asr r0 │ │ │ │ - strheq r2, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r5, ip, lsr sl │ │ │ │ + rsbseq r1, r9, ip, asr r1 │ │ │ │ + strheq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, r5, ip, lsr fp │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r1, r9, r8, lsr r0 │ │ │ │ - @ instruction: 0x00652994 │ │ │ │ - rsbeq r2, r5, r4, lsr #19 │ │ │ │ - rsbseq r1, r9, r4, lsl r0 │ │ │ │ - rsbeq r2, r5, r0, ror r9 │ │ │ │ + rsbseq r1, r9, r8, lsr r1 │ │ │ │ + @ instruction: 0x00652a94 │ │ │ │ rsbeq r2, r5, r4, lsr #21 │ │ │ │ - ldrsheq r0, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r5, r8, asr #18 │ │ │ │ - rsbeq r2, r5, r8, asr r9 │ │ │ │ + rsbseq r1, r9, r4, lsl r1 │ │ │ │ + rsbeq r2, r5, r0, ror sl │ │ │ │ + rsbeq r2, r5, r4, lsr #23 │ │ │ │ + ldrsheq r1, [r9], #-0 @ │ │ │ │ + rsbeq r2, r5, r8, asr #20 │ │ │ │ + rsbeq r2, r5, r8, asr sl │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq r0, r9, ip, asr #31 │ │ │ │ - rsbeq r2, r5, r4, lsr #18 │ │ │ │ - rsbeq r2, r5, r4, asr ip │ │ │ │ + rsbseq r1, r9, ip, asr #1 │ │ │ │ + rsbeq r2, r5, r4, lsr #20 │ │ │ │ + rsbeq r2, r5, r4, asr sp │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r0, r9, r8, lsr #31 │ │ │ │ - rsbeq r2, r5, r0, lsl #18 │ │ │ │ - rsbeq r2, r5, r4, lsr sl │ │ │ │ + rsbseq r1, r9, r8, lsr #1 │ │ │ │ + rsbeq r2, r5, r0, lsl #20 │ │ │ │ + rsbeq r2, r5, r4, lsr fp │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3ad6c4 │ │ │ │ ldr r1, [pc, #-124] @ 3ad6c8 │ │ │ │ ldr r0, [pc, #-124] @ 3ad6cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -355138,17 +355138,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad8cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, ip, lsr pc │ │ │ │ - @ instruction: 0x00652894 │ │ │ │ - rsbseq r5, r2, r0, ror r0 │ │ │ │ + rsbseq r1, r9, ip, lsr r0 │ │ │ │ + @ instruction: 0x00652994 │ │ │ │ + rsbseq r5, r2, r0, ror r1 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003ad8d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad908 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -355170,17 +355170,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, asr #29 │ │ │ │ - rsbeq r2, r5, r0, lsr #16 │ │ │ │ - ldrsheq r4, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r0, r9, r4, asr #31 │ │ │ │ + rsbeq r2, r5, r0, lsr #18 │ │ │ │ + ldrsheq r5, [r2], #-12 @ │ │ │ │ │ │ │ │ 003ad948 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad974 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -355199,17 +355199,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad9b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, asr lr │ │ │ │ - strheq r2, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, r2, ip, lsl #31 │ │ │ │ + rsbseq r0, r9, r8, asr pc │ │ │ │ + strheq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, r2, ip, lsl #1 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003ad9b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad9d8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -355226,17 +355226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ada14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ada18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r2, r5, ip, asr #14 │ │ │ │ - rsbseq r4, r2, r8, lsr #30 │ │ │ │ + ldrsheq r0, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r5, ip, asr #16 │ │ │ │ + rsbseq r5, r2, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003ada1c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ada2c │ │ │ │ mov r2, #10 │ │ │ │ b 25432c │ │ │ │ @@ -355249,17 +355249,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ada68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ada6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, lsr #27 │ │ │ │ - strdeq r2, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r4, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r0, r9, r0, lsr #29 │ │ │ │ + strdeq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq r4, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ada70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355273,15 +355273,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3adad8 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -355295,17 +355295,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adb18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adb1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, r5, r8, asr #12 │ │ │ │ - rsbseq r4, r2, r4, lsr #28 │ │ │ │ + ldrsheq r0, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r5, r8, asr #14 │ │ │ │ + rsbseq r4, r2, r4, lsr #30 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003adb20 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adb34 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -355319,17 +355319,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adb70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adb74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00790c98 │ │ │ │ - strdeq r2, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x00790d98 │ │ │ │ + strdeq r2, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r2, ip, asr #29 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003adb78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adba0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -355348,17 +355348,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adbdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, ip, lsr #24 │ │ │ │ - rsbeq r2, r5, r8, lsl #11 │ │ │ │ - rsbseq r4, r2, r4, ror #26 │ │ │ │ + rsbseq r0, r9, ip, lsr #26 │ │ │ │ + rsbeq r2, r5, r8, lsl #13 │ │ │ │ + rsbseq r4, r2, r4, ror #28 │ │ │ │ │ │ │ │ 003adbe0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adc00 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -355374,17 +355374,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adc3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adc40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, ip, asr #23 │ │ │ │ - rsbeq r2, r5, r4, lsr #10 │ │ │ │ - rsbseq r4, r2, r0, lsl #26 │ │ │ │ + rsbseq r0, r9, ip, asr #25 │ │ │ │ + rsbeq r2, r5, r4, lsr #12 │ │ │ │ + rsbseq r4, r2, r0, lsl #28 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003adc44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355473,21 +355473,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3adf44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r0, #0 │ │ │ │ b 3adcf0 │ │ │ │ ldr r3, [pc, #356] @ 3adf48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3adcec │ │ │ │ @@ -355505,88 +355505,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3adf4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adcec │ │ │ │ ldr r3, [pc, #200] @ 3adf40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aded8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3adf50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adca4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3add60 │ │ │ │ b 3addd4 │ │ │ │ ldr r0, [pc, #116] @ 3adf54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adebc │ │ │ │ ldr r0, [pc, #104] @ 3adf58 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adcec │ │ │ │ ldr r0, [pc, #72] @ 3adf5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3addd4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, r0, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, pc, r0, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, pc, r4, lsr #2 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, ip, ror #18 │ │ │ │ + rsbeq r2, r5, ip, ror #20 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - rsbeq r2, r5, r0, asr r9 │ │ │ │ - strdeq r2, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r5, r8, lsl r8 │ │ │ │ - rsbeq r2, r5, ip, asr #18 │ │ │ │ - rsbeq r2, r5, ip, ror #16 │ │ │ │ + rsbeq r2, r5, r0, asr sl │ │ │ │ + strdeq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, r5, r8, lsl r9 │ │ │ │ + rsbeq r2, r5, ip, asr #20 │ │ │ │ + rsbeq r2, r5, ip, ror #18 │ │ │ │ │ │ │ │ 003adf60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3ae5dc │ │ │ │ @@ -355663,15 +355663,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ae3d8 │ │ │ │ mov r5, #0 │ │ │ │ b 3ae0e0 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3ae458 │ │ │ │ @@ -355708,33 +355708,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3ae600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3ae4d8 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3ae264 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -355747,22 +355747,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2670 │ │ │ │ + bl 9a2768 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a26bc │ │ │ │ + bl 9a27b4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -355772,40 +355772,40 @@ │ │ │ │ bhi 3ae590 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ b 3ae0e0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae0b4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2670 │ │ │ │ + bl 9a2768 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a26bc │ │ │ │ + bl 9a27b4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3ae22c │ │ │ │ @@ -355828,21 +355828,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3ae608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adfb4 │ │ │ │ ldr r3, [pc, #680] @ 3ae60c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae0f0 │ │ │ │ ldr r3, [pc, #640] @ 3ae5f8 │ │ │ │ @@ -355858,49 +355858,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3ae610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae0f0 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ae1b0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae0b4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2670 │ │ │ │ + bl 9a2768 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9a26bc │ │ │ │ + bl 9a27b4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3ae244 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -355923,21 +355923,21 @@ │ │ │ │ beq 3ae5c8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ae618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 25432c │ │ │ │ @@ -355960,73 +355960,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ae620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ ldr r0, [pc, #176] @ 3ae624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adfb4 │ │ │ │ ldr r0, [pc, #164] @ 3ae628 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae0f0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 25432c │ │ │ │ b 3ae0e0 │ │ │ │ ldr r0, [pc, #124] @ 3ae62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ ldr r0, [pc, #112] @ 3ae630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ ldr r0, [pc, #100] @ 3ae634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3adff4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, pc, r4, lsl #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, ip, lsl lr @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, ip, ror #15 │ │ │ │ + rsbeq r2, r5, ip, ror #17 │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ - rsbeq r2, r5, r8, ror r5 │ │ │ │ + rsbeq r2, r5, r8, ror r6 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ - rsbeq r2, r5, ip, lsr r7 │ │ │ │ + rsbeq r2, r5, ip, lsr r8 │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ - rsbeq r2, r5, ip, lsl #10 │ │ │ │ + rsbeq r2, r5, ip, lsl #12 │ │ │ │ andeq r2, r0, r0, ror #7 │ │ │ │ - rsbeq r2, r5, r4, lsr #10 │ │ │ │ - rsbeq r2, r5, r8, lsr #7 │ │ │ │ - rsbeq r2, r5, r8, asr #11 │ │ │ │ - rsbeq r2, r5, r0, lsr #10 │ │ │ │ - rsbeq r2, r5, r4, ror #7 │ │ │ │ - rsbeq r2, r5, r8, ror #8 │ │ │ │ + rsbeq r2, r5, r4, lsr #12 │ │ │ │ + rsbeq r2, r5, r8, lsr #9 │ │ │ │ + rsbeq r2, r5, r8, asr #13 │ │ │ │ + rsbeq r2, r5, r0, lsr #12 │ │ │ │ + rsbeq r2, r5, r4, ror #9 │ │ │ │ + rsbeq r2, r5, r8, ror #10 │ │ │ │ │ │ │ │ 003ae638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3aec4c │ │ │ │ @@ -356074,15 +356074,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae7c8 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ab87c │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -356095,15 +356095,15 @@ │ │ │ │ bhi 3ae754 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae7b0 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bee28 │ │ │ │ + bl 9bef20 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae9a0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3aec5c │ │ │ │ ldr r3, [pc, #1232] @ 3aec50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356149,21 +356149,21 @@ │ │ │ │ beq 3aeab8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3aec6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3aea2c │ │ │ │ cmp r3, #2 │ │ │ │ beq 3aeb48 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356186,21 +356186,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3aec74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3aea34 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ae874 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -356224,23 +356224,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3aec7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae6b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3aeb60 │ │ │ │ mov r0, #0 │ │ │ │ b 3ae774 │ │ │ │ ldr r3, [pc, #728] @ 3aec80 │ │ │ │ @@ -356264,23 +356264,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3aec84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae770 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3aeab0 │ │ │ │ ldr r3, [pc, #588] @ 3aec88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356298,28 +356298,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3aec8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r7, #16 │ │ │ │ b 3ae6b4 │ │ │ │ ldr r0, [pc, #464] @ 3aec90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae854 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae998 │ │ │ │ ldr r3, [pc, #444] @ 3aec94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356337,21 +356337,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3aec98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aeac8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ae90c │ │ │ │ b 3ae6b0 │ │ │ │ @@ -356373,85 +356373,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3aeca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ ldr r0, [pc, #196] @ 3aeca4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae770 │ │ │ │ ldr r0, [pc, #176] @ 3aeca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ ldr r0, [pc, #164] @ 3aecac │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aeab0 │ │ │ │ ldr r0, [pc, #148] @ 3aecb0 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae6b0 │ │ │ │ ldr r0, [pc, #132] @ 3aecb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ ldr r0, [pc, #120] @ 3aecb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ae998 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, ip, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, pc, r8, lsr #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, r0, lsr #13 │ │ │ │ andeq r3, r0, r0, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, r8, lsr r3 │ │ │ │ + rsbeq r2, r5, r8, lsr r4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strheq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r2, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, r0, lsr sl │ │ │ │ - rsbeq r2, r5, r8, lsr #7 │ │ │ │ + rsbeq r2, r5, r8, lsr #9 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r2, r5, r4, ror #8 │ │ │ │ + rsbeq r2, r5, r4, ror #10 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - rsbeq r2, r5, r8, ror #2 │ │ │ │ - rsbeq r2, r5, r4, lsl r1 │ │ │ │ + rsbeq r2, r5, r8, ror #4 │ │ │ │ + rsbeq r2, r5, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - rsbeq r2, r5, r8, asr #2 │ │ │ │ + rsbeq r2, r5, r8, asr #4 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ - rsbeq r2, r5, r4, asr #4 │ │ │ │ - strdeq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r2, r5, r8, ror #3 │ │ │ │ - rsbeq r2, r5, r8, asr #32 │ │ │ │ - rsbeq r2, r5, ip, asr #2 │ │ │ │ - strheq r2, [r5], #-0 @ │ │ │ │ - rsbeq r2, r5, r4, lsl r2 │ │ │ │ + rsbeq r2, r5, r4, asr #6 │ │ │ │ + strdeq r2, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, r5, r8, ror #5 │ │ │ │ + rsbeq r2, r5, r8, asr #2 │ │ │ │ + rsbeq r2, r5, ip, asr #4 │ │ │ │ + strheq r2, [r5], #-16 @ │ │ │ │ + rsbeq r2, r5, r4, lsl r3 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aecd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r3, r6, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3aee04 │ │ │ │ ldr r1, [pc, #276] @ 3aee08 │ │ │ │ @@ -356507,37 +356507,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3aee24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aed28 │ │ │ │ ldr r0, [pc, #48] @ 3aee28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3aed28 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, ip, lsr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, pc, ip, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, r0, ror #1 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, r4, lsr r1 │ │ │ │ - rsbeq r2, r5, ip, asr r1 │ │ │ │ + rsbeq r2, r5, r4, lsr r2 │ │ │ │ + rsbeq r2, r5, ip, asr r2 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc254 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc6e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -356594,15 +356594,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #400] @ 3af0c8 │ │ │ │ ldr r1, [pc, #400] @ 3af0cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3af0d0 │ │ │ │ ldr fp, [pc, #388] @ 3af0d4 │ │ │ │ @@ -356611,25 +356611,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3af0dc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #356] @ 3af0e0 │ │ │ │ ldr r1, [pc, #356] @ 3af0e4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #324] @ 3af0e8 │ │ │ │ ldr r1, [pc, #324] @ 3af0ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3af0f0 │ │ │ │ ldr r6, [pc, #316] @ 3af0f4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -356683,46 +356683,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3af110 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq pc, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq ip, r2, r4, ror r7 │ │ │ │ - strdeq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, r2, r8, ror r7 │ │ │ │ - @ instruction: 0x0062c790 │ │ │ │ + ldrsheq pc, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r2, r4, ror r8 │ │ │ │ + strdeq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r2, r8, ror r8 │ │ │ │ + @ instruction: 0x0062c890 │ │ │ │ ldrdeq fp, [pc], r0 │ │ │ │ - rsbeq r2, r5, r4, asr r0 │ │ │ │ + rsbeq r2, r5, r4, asr r1 │ │ │ │ andeq r2, r0, ip, ror #28 │ │ │ │ - @ instruction: 0x00652090 │ │ │ │ - strdeq ip, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x00652190 │ │ │ │ + strdeq ip, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ addseq r4, pc, ip, lsr #9 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - @ instruction: 0x00651f98 │ │ │ │ + @ instruction: 0x00652098 │ │ │ │ addeq r3, r6, r4, lsr #24 │ │ │ │ - rsbeq r1, r5, r8, lsl #31 │ │ │ │ - @ instruction: 0x00651f90 │ │ │ │ + rsbeq r2, r5, r8, lsl #1 │ │ │ │ + @ instruction: 0x00652090 │ │ │ │ addeq r0, lr, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3af2a0 │ │ │ │ ldr r2, [pc, #372] @ 3af2a4 │ │ │ │ @@ -356777,21 +356777,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3af2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af164 │ │ │ │ ldr r3, [pc, #148] @ 3af2c4 │ │ │ │ ldr r0, [pc, #148] @ 3af2c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -356812,30 +356812,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3af2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af164 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq fp, [pc], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq fp, pc, ip, ip @ │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r8, lsl #28 │ │ │ │ + rsbeq r1, r5, r8, lsl #30 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r1, r5, r0, asr lr │ │ │ │ + rsbeq r1, r5, r0, asr pc │ │ │ │ addeq fp, pc, ip, asr #23 │ │ │ │ - ldrdeq r1, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r1, [r5], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3af548 │ │ │ │ @@ -356901,23 +356901,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3af574 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af354 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3af354 │ │ │ │ ldr r2, [pc, #328] @ 3af578 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356936,15 +356936,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3af57c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af408 │ │ │ │ ldr r2, [pc, #224] @ 3af580 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -356964,54 +356964,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af584 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af408 │ │ │ │ ldr r0, [pc, #120] @ 3af588 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af354 │ │ │ │ ldr r0, [pc, #104] @ 3af58c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af354 │ │ │ │ ldr r0, [pc, #88] @ 3af590 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af354 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r4, lsr #22 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r0, lsl fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ @ instruction: 0x008fbabc │ │ │ │ @ instruction: 0x000047b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r8, asr sp │ │ │ │ + rsbeq r1, r5, r8, asr lr │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ - rsbeq r1, r5, r8, asr #24 │ │ │ │ + rsbeq r1, r5, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ - strdeq r1, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r1, r5, r4, lsr #26 │ │ │ │ - rsbeq r1, r5, r8, lsl #25 │ │ │ │ - rsbeq r1, r5, r8, ror #23 │ │ │ │ + strdeq r1, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r5, r4, lsr #28 │ │ │ │ + rsbeq r1, r5, r8, lsl #27 │ │ │ │ + rsbeq r1, r5, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3af888 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3af88c │ │ │ │ @@ -357077,23 +357077,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3af8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af604 │ │ │ │ ldr r3, [pc, #432] @ 3af898 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -357117,22 +357117,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3af8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af60c │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -357164,59 +357164,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af60c │ │ │ │ ldr r0, [pc, #116] @ 3af8bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af60c │ │ │ │ ldr r0, [pc, #92] @ 3af8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af604 │ │ │ │ ldr r0, [pc, #80] @ 3af8c4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af60c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, ip, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r4, asr #16 │ │ │ │ addeq fp, pc, r8, lsl #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r4, ror ip │ │ │ │ + rsbeq r1, r5, r4, ror sp │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - strdeq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r1, [r5], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - @ instruction: 0x00651a98 │ │ │ │ - rsbeq r1, r5, ip, asr sl │ │ │ │ - rsbeq r1, r5, r0, lsr fp │ │ │ │ - @ instruction: 0x00651a9c │ │ │ │ + @ instruction: 0x00651b98 │ │ │ │ + rsbeq r1, r5, ip, asr fp │ │ │ │ + rsbeq r1, r5, r0, lsr ip │ │ │ │ + @ instruction: 0x00651b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3afc00 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3afc04 │ │ │ │ @@ -357282,23 +357282,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3afc20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3af940 │ │ │ │ ldr r3, [pc, #500] @ 3afc10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3afa9c │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -357348,22 +357348,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3afc2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afa28 │ │ │ │ ldr r3, [pc, #272] @ 3afc30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3afa4c │ │ │ │ ldr r3, [pc, #228] @ 3afc18 │ │ │ │ @@ -357379,68 +357379,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3afc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afa4c │ │ │ │ ldr r0, [pc, #156] @ 3afc38 │ │ │ │ ldr r1, [pc, #100] @ 3afc04 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3afbfc │ │ │ │ ldr r0, [pc, #124] @ 3afc3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #108] @ 3afc40 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afa28 │ │ │ │ ldr r0, [pc, #88] @ 3afc44 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afa4c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r8, lsr r5 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r8, lsl r5 @ │ │ │ │ ldrdeq fp, [pc], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, ip, lsr #21 │ │ │ │ + rsbeq r1, r5, ip, lsr #23 │ │ │ │ addeq fp, pc, r8, asr #7 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - rsbeq r1, r5, r0, asr #17 │ │ │ │ + rsbeq r1, r5, r0, asr #19 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbeq r1, r5, r8, lsr #17 │ │ │ │ + rsbeq r1, r5, r8, lsr #19 │ │ │ │ addeq fp, pc, r0, lsl #5 │ │ │ │ - rsbeq r1, r5, r4, asr #18 │ │ │ │ - rsbeq r1, r5, r0, lsr r8 │ │ │ │ - rsbeq r1, r5, ip, lsl #17 │ │ │ │ + rsbeq r1, r5, r4, asr #20 │ │ │ │ + rsbeq r1, r5, r0, lsr r9 │ │ │ │ + rsbeq r1, r5, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3afcf8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -357448,25 +357448,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3afcfc │ │ │ │ ldr r1, [pc, #136] @ 3afd00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #116] @ 3afd04 │ │ │ │ ldr r1, [pc, #116] @ 3afd08 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3afd0c │ │ │ │ ldr r2, [pc, #84] @ 3afd10 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -357477,21 +357477,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq lr, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, r5, ip, asr #17 │ │ │ │ - ldrdeq r4, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, r2, r0, lsl #20 │ │ │ │ - rsbeq r3, r7, ip, ror ip │ │ │ │ - rsbeq lr, r4, r8, asr #3 │ │ │ │ - ldrdeq ip, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq lr, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r5, ip, asr #19 │ │ │ │ + ldrdeq r4, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r2, r0, lsl #22 │ │ │ │ + rsbeq r3, r7, ip, ror sp │ │ │ │ + rsbeq lr, r4, r8, asr #5 │ │ │ │ + ldrdeq ip, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3afde4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -357502,15 +357502,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cabc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -357536,17 +357536,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bb428 │ │ │ │ - ldrsbeq lr, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r4, r0, lsl #16 │ │ │ │ - strdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq lr, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r4, r0, lsl #18 │ │ │ │ + strdeq r1, [r5], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3aff5c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357560,15 +357560,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #288] @ 3aff70 │ │ │ │ ldr r3, [pc, #288] @ 3aff74 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357617,40 +357617,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3aff88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afe68 │ │ │ │ ldr r0, [pc, #60] @ 3aff8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3afe68 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, r8, lsl #24 │ │ │ │ + rsbseq lr, r8, r8, lsl #26 │ │ │ │ addeq fp, pc, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r0, lsl r7 │ │ │ │ - rsbeq r4, r4, r8, lsl r7 │ │ │ │ + rsbeq r1, r5, r0, lsl r8 │ │ │ │ + rsbeq r4, r4, r8, lsl r8 │ │ │ │ addeq sl, pc, ip, asr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, pc, r8, lsl #31 │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r4, lsl r6 │ │ │ │ - rsbeq r1, r5, r4, asr #12 │ │ │ │ + rsbeq r1, r5, r4, lsl r7 │ │ │ │ + rsbeq r1, r5, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3b018c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357665,15 +357665,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #428] @ 3b01a0 │ │ │ │ ldr r3, [pc, #428] @ 3b01a4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -357695,15 +357695,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 58edcc │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 4175d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b00a4 │ │ │ │ ldr r2, [pc, #316] @ 3b01b4 │ │ │ │ ldr r3, [pc, #280] @ 3b0194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357718,26 +357718,26 @@ │ │ │ │ b 415f5c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418640 │ │ │ │ cmp r4, #5 │ │ │ │ bne 3b00a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 41744c │ │ │ │ b 3b0070 │ │ │ │ ldr r3, [pc, #176] @ 3b01b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -357757,43 +357757,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b01c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b000c │ │ │ │ ldr r0, [pc, #72] @ 3b01c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b000c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, r8, ror #20 │ │ │ │ + rsbseq lr, r8, r8, ror #22 │ │ │ │ addeq sl, pc, r0, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r0, ror r5 │ │ │ │ - rsbeq r4, r4, r8, ror r5 │ │ │ │ + rsbeq r1, r5, r0, ror r6 │ │ │ │ + rsbeq r4, r4, r8, ror r6 │ │ │ │ addeq sl, pc, r8, lsr #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq lr, r8, r4, ror #19 │ │ │ │ - rsbeq fp, r3, r8, asr #18 │ │ │ │ - rsbeq r4, r3, ip, lsl fp │ │ │ │ + rsbseq lr, r8, r4, ror #21 │ │ │ │ + rsbeq fp, r3, r8, asr #20 │ │ │ │ + rsbeq r4, r3, ip, lsl ip │ │ │ │ addeq sl, pc, r4, lsr #27 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r8, asr r4 │ │ │ │ - rsbeq r1, r5, r4, lsl #9 │ │ │ │ + rsbeq r1, r5, r8, asr r5 │ │ │ │ + rsbeq r1, r5, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3b0c78 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357811,15 +357811,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #2644] @ 3b0c90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3b09e0 │ │ │ │ @@ -357864,28 +357864,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3b0ca0 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [pc, #2380] @ 3b0ca4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -357895,15 +357895,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3b0ca8 │ │ │ │ @@ -357911,15 +357911,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ ldr r8, [pc, #2248] @ 3b0cac │ │ │ │ @@ -357933,15 +357933,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -357955,15 +357955,15 @@ │ │ │ │ blt 3b0750 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 4185cc │ │ │ │ cmp r5, #5 │ │ │ │ bne 3b045c │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -357976,15 +357976,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 415c04 │ │ │ │ @@ -357996,15 +357996,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed6c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b06f4 │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3b0c50 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -358034,19 +358034,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3b0cd0 │ │ │ │ @@ -358167,22 +358167,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3b0cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0488 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b04ec │ │ │ │ ldr r3, [pc, #1272] @ 3b0cf4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358204,22 +358204,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3b0cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b04ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b0b3c │ │ │ │ cmp r3, #0 │ │ │ │ ble 3b069c │ │ │ │ @@ -358261,22 +358261,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b0d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b069c │ │ │ │ ldr r3, [pc, #920] @ 3b0cfc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b069c │ │ │ │ @@ -358294,22 +358294,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3b0d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b069c │ │ │ │ ldr r3, [pc, #800] @ 3b0d08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0250 │ │ │ │ @@ -358330,21 +358330,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3b0d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0258 │ │ │ │ ldr r3, [pc, #668] @ 3b0d10 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0608 │ │ │ │ @@ -358370,29 +358370,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b0d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0608 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b069c │ │ │ │ ldr r3, [pc, #440] @ 3b0cfc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358416,117 +358416,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b0d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0888 │ │ │ │ ldr r0, [pc, #324] @ 3b0d1c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0888 │ │ │ │ ldr r0, [pc, #304] @ 3b0d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0250 │ │ │ │ ldr r0, [pc, #292] @ 3b0d24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0608 │ │ │ │ ldr r0, [pc, #268] @ 3b0d28 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b069c │ │ │ │ ldr r0, [pc, #252] @ 3b0d2c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b0488 │ │ │ │ ldr r0, [pc, #236] @ 3b0d30 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b04ec │ │ │ │ ldr r0, [pc, #220] @ 3b0d34 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3b0d38 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #200] @ 3b0d3c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbseq lr, r8, ip, lsr #16 │ │ │ │ + rsbseq lr, r8, ip, lsr #18 │ │ │ │ addeq sl, pc, r0, lsr #24 │ │ │ │ addeq sl, pc, ip, lsl ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r8, lsr #6 │ │ │ │ - rsbeq r4, r4, r0, lsr r3 │ │ │ │ + rsbeq r1, r5, r8, lsr #8 │ │ │ │ + rsbeq r4, r4, r0, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq r2, r6, r0, asr r9 │ │ │ │ - strheq r1, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r1, r5, r8, ror r3 │ │ │ │ - rsbeq r1, r5, r8, asr r3 │ │ │ │ - rsbeq r1, r5, r4, lsl r3 │ │ │ │ - rsbseq lr, r8, r0, lsr #12 │ │ │ │ - rsbeq fp, r3, r4, lsl #11 │ │ │ │ - rsbeq r4, r3, r8, ror #14 │ │ │ │ - rsbseq lr, r8, r8, ror #10 │ │ │ │ - ldrdeq fp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r3, r8, lsr #13 │ │ │ │ - rsbseq lr, r8, r0, lsl #9 │ │ │ │ - strdeq fp, [r2], #-12 @ │ │ │ │ - rsbeq r3, r7, r8, ror r3 │ │ │ │ + strheq r1, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, r5, r8, ror r4 │ │ │ │ + rsbeq r1, r5, r8, asr r4 │ │ │ │ + rsbeq r1, r5, r4, lsl r4 │ │ │ │ + rsbseq lr, r8, r0, lsr #14 │ │ │ │ + rsbeq fp, r3, r4, lsl #13 │ │ │ │ + rsbeq r4, r3, r8, ror #16 │ │ │ │ + rsbseq lr, r8, r8, ror #12 │ │ │ │ + ldrdeq fp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, r3, r8, lsr #15 │ │ │ │ + rsbseq lr, r8, r0, lsl #11 │ │ │ │ + strdeq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r7, r8, ror r4 │ │ │ │ addseq fp, r0, r8, lsr #12 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq sl, pc, ip, ror #14 │ │ │ │ - rsbseq lr, r8, ip, lsr r3 │ │ │ │ + rsbseq lr, r8, ip, lsr r4 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r0, [r5], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ - rsbeq r0, r5, r4, lsl pc │ │ │ │ + rsbeq r1, r5, r4, lsl r0 │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - rsbeq r0, r5, r0, lsr #31 │ │ │ │ - rsbeq r0, r5, ip, lsl pc │ │ │ │ + rsbeq r1, r5, r0, lsr #1 │ │ │ │ + rsbeq r1, r5, ip, lsl r0 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - rsbeq r0, r5, ip, asr #23 │ │ │ │ + rsbeq r0, r5, ip, asr #25 │ │ │ │ @ instruction: 0x000049bc │ │ │ │ - rsbeq r0, r5, ip, lsr #26 │ │ │ │ - rsbeq r0, r5, r0, lsr sp │ │ │ │ - rsbeq r0, r5, ip, asr sp │ │ │ │ - rsbeq r0, r5, r0, lsl #21 │ │ │ │ - rsbeq r0, r5, r4, lsr #25 │ │ │ │ - rsbeq r0, r5, r8, lsl sp │ │ │ │ - rsbeq r0, r5, ip, ror #21 │ │ │ │ - rsbeq r0, r5, r4, lsl #23 │ │ │ │ - strheq r0, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq r0, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - strheq r0, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r5, ip, lsr #28 │ │ │ │ + rsbeq r0, r5, r0, lsr lr │ │ │ │ + rsbeq r0, r5, ip, asr lr │ │ │ │ + rsbeq r0, r5, r0, lsl #23 │ │ │ │ + rsbeq r0, r5, r4, lsr #27 │ │ │ │ + rsbeq r0, r5, r8, lsl lr │ │ │ │ + rsbeq r0, r5, ip, ror #23 │ │ │ │ + rsbeq r0, r5, r4, lsl #25 │ │ │ │ + strheq r0, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + strheq r0, [r5], #-200 @ 0xffffff38 @ │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -358820,41 +358820,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b1158 │ │ │ │ ldr r0, [pc, #56] @ 3b125c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b1158 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [pc], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r9, [pc], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008f9cbc │ │ │ │ andeq r1, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, r0, lsr #18 │ │ │ │ - rsbeq r0, r5, ip, lsr r9 │ │ │ │ + rsbeq r0, r5, r0, lsr #20 │ │ │ │ + rsbeq r0, r5, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3b1390 │ │ │ │ ldr r1, [pc, #280] @ 3b1394 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -358906,41 +358906,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b13b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b12b0 │ │ │ │ ldr r0, [pc, #56] @ 3b13b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b12b0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r4, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r4, ror #22 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, r4, lsr #16 │ │ │ │ - rsbeq r0, r5, r0, asr #16 │ │ │ │ + rsbeq r0, r5, r4, lsr #18 │ │ │ │ + rsbeq r0, r5, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3b1558 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3b155c │ │ │ │ @@ -359017,44 +359017,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b1578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b144c │ │ │ │ ldr r0, [pc, #64] @ 3b157c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b144c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, ip, lsl #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r8, asr #19 │ │ │ │ andeq r3, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r0, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r0, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq r0, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r0, [r5], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3b16f8 │ │ │ │ ldr r2, [pc, #352] @ 3b16fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359117,48 +359117,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b1718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b15d0 │ │ │ │ ldr r0, [pc, #72] @ 3b171c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b15d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r4, ror #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r4, asr #16 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r0, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r0, r5, r8, lsr r6 │ │ │ │ + strheq r0, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r5, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3b1a48 │ │ │ │ ldr r1, [pc, #784] @ 3b1a4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359219,21 +359219,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b1a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1784 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1784 │ │ │ │ ldr r3, [pc, #520] @ 3b1a6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359252,21 +359252,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3b1a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b177c │ │ │ │ ldr r3, [pc, #408] @ 3b1a74 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b19dc │ │ │ │ @@ -359283,22 +359283,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3b1a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1774 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1774 │ │ │ │ ldr r3, [pc, #272] @ 3b1a7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -359318,68 +359318,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3b1a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1774 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1774 │ │ │ │ b 3b1964 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3b177c │ │ │ │ b 3b185c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3b1784 │ │ │ │ b 3b17d8 │ │ │ │ ldr r0, [pc, #124] @ 3b1a84 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1950 │ │ │ │ ldr r0, [pc, #108] @ 3b1a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b177c │ │ │ │ ldr r0, [pc, #96] @ 3b1a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1784 │ │ │ │ ldr r0, [pc, #84] @ 3b1a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1774 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r4, asr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r9, pc, r0, r6 @ │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00650794 │ │ │ │ + @ instruction: 0x00650894 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - rsbeq r0, r5, r4, lsr #12 │ │ │ │ + rsbeq r0, r5, r4, lsr #14 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ - rsbeq r0, r5, ip, asr r4 │ │ │ │ + rsbeq r0, r5, ip, asr r5 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - rsbeq r0, r5, r8, lsr r4 │ │ │ │ - ldrdeq r0, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r0, r5, r0, asr r5 │ │ │ │ - rsbeq r0, r5, ip, lsr #12 │ │ │ │ - rsbeq r0, r5, r8, asr #8 │ │ │ │ + rsbeq r0, r5, r8, lsr r5 │ │ │ │ + ldrdeq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r5, r0, asr r6 │ │ │ │ + rsbeq r0, r5, ip, lsr #14 │ │ │ │ + rsbeq r0, r5, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3b1bec │ │ │ │ ldr ip, [pc, #320] @ 3b1bf0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359442,40 +359442,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1af0 │ │ │ │ ldr r0, [pc, #52] @ 3b1c10 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1af0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, ror r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r8, asr r3 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r8, lsl #6 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, r5, r8, lsl r5 │ │ │ │ + strdeq r0, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r5, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3b1d64 │ │ │ │ ldr r3, [pc, #312] @ 3b1d68 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359536,40 +359536,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1c70 │ │ │ │ ldr r0, [pc, #52] @ 3b1d88 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1c70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r9, [pc], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, ip, lsl #3 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r0, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq r0, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r0, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3b1ee0 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3b1ee4 │ │ │ │ @@ -359622,22 +359622,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b1f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1de4 │ │ │ │ ldr r2, [pc, #92] @ 3b1f04 │ │ │ │ ldr r3, [pc, #56] @ 3b1ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -359645,27 +359645,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b1edc │ │ │ │ ldr r0, [pc, #60] @ 3b1f08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, ror r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r0, rrx │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r0, lsr r0 @ │ │ │ │ andeq r2, r0, ip, lsr pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r0, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r0, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ addeq r8, pc, r4, ror pc @ │ │ │ │ - ldrdeq r0, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r0, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3b2054 │ │ │ │ ldr ip, [pc, #304] @ 3b2058 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359723,41 +359723,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b2074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1f60 │ │ │ │ ldr r0, [pc, #56] @ 3b2078 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b1f60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [pc], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r8, [pc], r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008f8eb4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r4, lsl #4 │ │ │ │ + rsbeq r0, r5, ip, lsr #5 │ │ │ │ + rsbeq r0, r5, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3b21d0 │ │ │ │ ldr r3, [pc, #312] @ 3b21d4 │ │ │ │ @@ -359818,41 +359818,41 @@ │ │ │ │ beq 3b21b4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b21f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b20fc │ │ │ │ ldr r0, [pc, #56] @ 3b21f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b20fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, ip, ror sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, ip, lsr sp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r8, lsl sp @ │ │ │ │ andeq r4, r0, r4, lsr lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, r0, lsl #2 │ │ │ │ - rsbeq r0, r5, r0, asr #2 │ │ │ │ + rsbeq r0, r5, r0, lsl #4 │ │ │ │ + rsbeq r0, r5, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3b2254 │ │ │ │ @@ -359946,48 +359946,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b240c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b22dc │ │ │ │ ldr r0, [pc, #72] @ 3b2410 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b22dc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r0, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r4, asr fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r8, lsr fp @ │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0064ff94 │ │ │ │ - rsbeq pc, r4, r4, asr #31 │ │ │ │ + @ instruction: 0x00650094 │ │ │ │ + rsbeq r0, r5, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b2588 │ │ │ │ ldr r1, [pc, #344] @ 3b258c │ │ │ │ @@ -360058,39 +360058,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b25a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2474 │ │ │ │ ldr r0, [pc, #52] @ 3b25ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2474 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, ip, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, ip, asr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r8, pc, r0, r9 @ │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r0, ror lr @ │ │ │ │ - @ instruction: 0x0064fe94 │ │ │ │ + rsbeq pc, r4, r0, ror pc @ │ │ │ │ + @ instruction: 0x0064ff94 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3b2414 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3b265c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360113,31 +360113,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b2664 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #44] @ 3b2660 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3b2668 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ addeq r8, pc, r4, asr r8 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq pc, r4, r4, lsl lr @ │ │ │ │ - rsbeq pc, r4, ip, lsl #28 │ │ │ │ + rsbeq pc, r4, r4, lsl pc @ │ │ │ │ + rsbeq pc, r4, ip, lsl #30 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -360229,15 +360229,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r2, [pc, #588] @ 3b2a50 │ │ │ │ ldr r3, [pc, #572] @ 3b2a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -360287,24 +360287,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3b2a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b27ec │ │ │ │ ldr r2, [pc, #324] @ 3b2a5c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3b29b4 │ │ │ │ @@ -360319,26 +360319,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b2a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -360363,39 +360363,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3b2888 │ │ │ │ ldr r0, [pc, #104] @ 3b2a6c │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2990 │ │ │ │ ldr r0, [pc, #80] @ 3b2a70 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b27ec │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r0, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r8, ror r6 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r8, lsl r6 @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, ip, asr ip @ │ │ │ │ - rsbeq pc, r4, r0, asr fp @ │ │ │ │ - rsbeq pc, r4, r8, lsl fp @ │ │ │ │ - @ instruction: 0x0064fb98 │ │ │ │ + rsbeq pc, r4, ip, asr sp @ │ │ │ │ + rsbeq pc, r4, r0, asr ip @ │ │ │ │ + rsbeq pc, r4, r8, lsl ip @ │ │ │ │ + @ instruction: 0x0064fc98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3b2c88 │ │ │ │ ldr ip, [pc, #508] @ 3b2c8c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360460,22 +360460,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3b2ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2ae0 │ │ │ │ ldr r3, [pc, #220] @ 3b2c9c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2b28 │ │ │ │ ldr r3, [pc, #204] @ 3b2ca0 │ │ │ │ @@ -360491,66 +360491,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3b2cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2b28 │ │ │ │ ldr r2, [pc, #112] @ 3b2cb0 │ │ │ │ ldr r3, [pc, #72] @ 3b2c8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b2c84 │ │ │ │ ldr r0, [pc, #80] @ 3b2cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #64] @ 3b2cb8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2b28 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umulleq r8, pc, r0, r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r8, ror #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r4, lsr r3 @ │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, ip, ror #20 │ │ │ │ - rsbeq pc, r4, ip, ror #19 │ │ │ │ + rsbeq pc, r4, ip, ror #22 │ │ │ │ + rsbeq pc, r4, ip, ror #21 │ │ │ │ ldrdeq r8, [pc], ip │ │ │ │ - rsbeq pc, r4, ip, lsl #20 │ │ │ │ - strdeq pc, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, r4, ip, lsl #22 │ │ │ │ + strdeq pc, [r4], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3b2ee4 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360625,15 +360625,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2d84 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3b2d48 │ │ │ │ ldr r1, [pc, #248] @ 3b2f34 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -360648,59 +360648,59 @@ │ │ │ │ bne 3b2e3c │ │ │ │ b 3b2d9c │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2e3c │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3b2d30 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3b2d24 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3b2d18 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3b2d0c │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3b2d00 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3b2cf4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3b2a74 │ │ │ │ b 3b2db8 │ │ │ │ - rsbseq fp, r8, r8, lsl #27 │ │ │ │ - rsbseq ip, r8, ip, ror r1 │ │ │ │ + rsbseq fp, r8, r8, lsl #29 │ │ │ │ + rsbseq ip, r8, ip, ror r2 │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq ip, r8, r0, asr #1 │ │ │ │ + rsbseq ip, r8, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3b32f8 │ │ │ │ ldr ip, [pc, #936] @ 3b32fc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360778,30 +360778,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3b3318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b2fb0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3154 │ │ │ │ ldr r3, [pc, #564] @ 3b331c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -360821,21 +360821,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3b3320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b2cbc │ │ │ │ cmp r4, #0 │ │ │ │ bge 3b2fb8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360867,23 +360867,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b3328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2f8c │ │ │ │ ldr r3, [pc, #268] @ 3b332c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3174 │ │ │ │ ldr r3, [pc, #220] @ 3b3310 │ │ │ │ @@ -360899,67 +360899,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3b3330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3174 │ │ │ │ ldr r0, [pc, #156] @ 3b3334 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b2f8c │ │ │ │ ldr r0, [pc, #132] @ 3b3338 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b30cc │ │ │ │ ldr r0, [pc, #96] @ 3b333c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3154 │ │ │ │ ldr r0, [pc, #84] @ 3b3340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3174 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, ip, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008f7eb8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, ip, asr lr @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r0, lsl #13 │ │ │ │ + rsbeq pc, r4, r0, lsl #15 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq pc, r4, r4, lsr #14 │ │ │ │ + rsbeq pc, r4, r4, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbeq pc, r4, r8, lsr #9 │ │ │ │ + rsbeq pc, r4, r8, lsr #11 │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ - rsbeq pc, r4, r0, asr r6 @ │ │ │ │ - rsbeq pc, r4, r8, ror #8 │ │ │ │ - rsbeq pc, r4, ip, lsl r5 @ │ │ │ │ - ldrdeq pc, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r4, r8, lsr #12 │ │ │ │ + rsbeq pc, r4, r0, asr r7 @ │ │ │ │ + rsbeq pc, r4, r8, ror #10 │ │ │ │ + rsbeq pc, r4, ip, lsl r6 @ │ │ │ │ + ldrdeq pc, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #772] @ 3b3664 │ │ │ │ mov sl, r3 │ │ │ │ @@ -361023,15 +361023,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ @@ -361041,15 +361041,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add sl, sl, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r1, [fp, #8] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ lsl ip, r1, #1 │ │ │ │ ldrh r3, [fp, ip] │ │ │ │ subs r0, r9, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -361100,15 +361100,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3b3684 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -361125,29 +361125,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b3688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ b 3b35a4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b368c │ │ │ │ ldr r1, [pc, #68] @ 3b3690 │ │ │ │ ldr r0, [pc, #68] @ 3b3694 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361160,19 +361160,19 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, pc, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, r4, lsr #18 │ │ │ │ @ instruction: 0x00004eb0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r0, asr #8 │ │ │ │ - rsbeq pc, r4, r4, lsr r3 @ │ │ │ │ - @ instruction: 0x0078b498 │ │ │ │ - rsbeq lr, r4, r4, lsr lr │ │ │ │ - rsbeq pc, r4, r4, ror #5 │ │ │ │ + rsbeq pc, r4, r0, asr #10 │ │ │ │ + rsbeq pc, r4, r4, lsr r4 @ │ │ │ │ + @ instruction: 0x0078b598 │ │ │ │ + rsbeq lr, r4, r4, lsr pc │ │ │ │ + rsbeq pc, r4, r4, ror #7 │ │ │ │ andeq r0, r0, r5, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3b3980 │ │ │ │ ldr ip, [pc, #716] @ 3b3984 │ │ │ │ @@ -361250,23 +361250,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b39a4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b374c │ │ │ │ ldr r0, [pc, #396] @ 3b39a8 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b374c │ │ │ │ ldr r0, [pc, #364] @ 3b399c │ │ │ │ @@ -361282,15 +361282,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b39ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b37fc │ │ │ │ ldr r0, [pc, #296] @ 3b39b0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -361309,42 +361309,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b39b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3708 │ │ │ │ ldr r0, [pc, #176] @ 3b39b8 │ │ │ │ ldr r3, [pc, #120] @ 3b3984 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b397c │ │ │ │ ldr r0, [pc, #144] @ 3b39bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #128] @ 3b39c0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3708 │ │ │ │ ldr r0, [pc, #112] @ 3b39c4 │ │ │ │ ldr r3, [pc, #44] @ 3b3984 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -361360,24 +361360,24 @@ │ │ │ │ addeq r7, pc, r8, asr #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, ip, lsl #14 │ │ │ │ addeq r7, pc, r8, asr #13 │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r4, lsr #7 │ │ │ │ + rsbeq pc, r4, r4, lsr #9 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - rsbeq pc, r4, r8, lsl #5 │ │ │ │ + rsbeq pc, r4, r8, lsl #7 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - rsbeq pc, r4, r8, lsr #2 │ │ │ │ + rsbeq pc, r4, r8, lsr #4 │ │ │ │ addeq r7, pc, r4, lsl r5 @ │ │ │ │ - rsbeq pc, r4, ip, lsr #4 │ │ │ │ - rsbeq pc, r4, r4, asr r1 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #6 │ │ │ │ + rsbeq pc, r4, r4, asr r2 @ │ │ │ │ addeq r7, pc, r8, asr #9 │ │ │ │ - rsbeq pc, r4, r4, ror r2 @ │ │ │ │ + rsbeq pc, r4, r4, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -361480,21 +361480,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3b3d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3ad8 │ │ │ │ ldr r3, [pc, #348] @ 3b3d14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361513,23 +361513,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3b3d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3ad8 │ │ │ │ ldr r3, [pc, #228] @ 3b3d1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b3a8c │ │ │ │ ldr r3, [pc, #188] @ 3b3d08 │ │ │ │ @@ -361545,56 +361545,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b3d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3a8c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3b3bb0 │ │ │ │ ldr r0, [pc, #108] @ 3b3d24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3ad8 │ │ │ │ ldr r0, [pc, #92] @ 3b3d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3ba0 │ │ │ │ ldr r0, [pc, #80] @ 3b3d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3a8c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, r0, lsl r4 @ │ │ │ │ addeq r7, pc, r8, lsl r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [pc], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, r8, lsl #7 │ │ │ │ addeq r7, pc, r8, lsr #6 │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r8, lsl r1 @ │ │ │ │ + rsbeq pc, r4, r8, lsl r2 @ │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq pc, r4, ip, lsr #2 │ │ │ │ + rsbeq pc, r4, ip, lsr #4 │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ - rsbeq lr, r4, r8, lsl #31 │ │ │ │ - ldrdeq pc, [r4], #-4 @ │ │ │ │ - rsbeq pc, r4, r0, asr #32 │ │ │ │ - @ instruction: 0x0064ef98 │ │ │ │ + rsbeq pc, r4, r8, lsl #1 │ │ │ │ + ldrdeq pc, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, r4, r0, asr #2 │ │ │ │ + @ instruction: 0x0064f098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3b4ab0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3b4ab4 │ │ │ │ @@ -361755,22 +361755,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3b4ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3b3eb4 │ │ │ │ @@ -361817,23 +361817,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3b4ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e68 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3adbe0 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -361859,22 +361859,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b4ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e4c │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b45f4 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3f20 │ │ │ │ b 3b3dc8 │ │ │ │ @@ -361897,22 +361897,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3b4ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3dc8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ad8d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3e74 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -361941,21 +361941,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3b4af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e74 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3dc8 │ │ │ │ ldr r3, [pc, #2056] @ 3b4af4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361974,21 +361974,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3b4af8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3dc0 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3dc0 │ │ │ │ @@ -362017,15 +362017,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3b4b00 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b434c │ │ │ │ ldr r3, [pc, #1792] @ 3b4b04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362044,22 +362044,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3b4b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3ecc │ │ │ │ ldr r3, [pc, #1676] @ 3b4b0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3e3c │ │ │ │ ldr r3, [pc, #1588] @ 3b4ac8 │ │ │ │ @@ -362081,27 +362081,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3b4b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e3c │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b47b0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -362169,27 +362169,27 @@ │ │ │ │ beq 3b49cc │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b4b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3f18 │ │ │ │ ldr r0, [pc, #1192] @ 3b4b1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3dc8 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3f20 │ │ │ │ b 3b42e4 │ │ │ │ ldr r3, [pc, #1164] @ 3b4b20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362208,21 +362208,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b4b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4034 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3b45a0 │ │ │ │ ldr r3, [pc, #1036] @ 3b4b28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -362241,31 +362241,31 @@ │ │ │ │ beq 3b4a7c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b4b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4570 │ │ │ │ ldr r0, [pc, #928] @ 3b4b30 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3ecc │ │ │ │ ldr r0, [pc, #912] @ 3b4b34 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e3c │ │ │ │ ldr r2, [pc, #896] @ 3b4b38 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b452c │ │ │ │ ldr r2, [pc, #764] @ 3b4ac8 │ │ │ │ @@ -362281,21 +362281,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3b4b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b452c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b493c │ │ │ │ mov r3, #0 │ │ │ │ b 3b458c │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -362318,21 +362318,21 @@ │ │ │ │ beq 3b4a9c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3b4b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4588 │ │ │ │ ldr r2, [pc, #592] @ 3b4b14 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4934 │ │ │ │ ldr r2, [pc, #496] @ 3b4ac8 │ │ │ │ @@ -362347,21 +362347,21 @@ │ │ │ │ beq 3b4a6c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b4b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4570 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b457c │ │ │ │ ldr r3, [pc, #432] @ 3b4af4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362380,138 +362380,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3b4b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b458c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b4b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e4c │ │ │ │ ldr r0, [pc, #384] @ 3b4b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3f18 │ │ │ │ ldr r0, [pc, #368] @ 3b4b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3b3f38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3b4b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e68 │ │ │ │ ldr r0, [pc, #336] @ 3b4b60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e68 │ │ │ │ ldr r0, [pc, #316] @ 3b4b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4034 │ │ │ │ ldr r0, [pc, #304] @ 3b4b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3dc0 │ │ │ │ ldr r0, [pc, #284] @ 3b4b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b452c │ │ │ │ ldr r0, [pc, #272] @ 3b4b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b3e74 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3b4b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4570 │ │ │ │ ldr r0, [pc, #244] @ 3b4b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4570 │ │ │ │ ldr r0, [pc, #232] @ 3b4b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4588 │ │ │ │ ldr r0, [pc, #220] @ 3b4b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b458c │ │ │ │ ldrdeq r7, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r7, pc, r0, r0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, ip, asr #32 │ │ │ │ andeq r3, r0, r8, ror sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r0, asr pc │ │ │ │ + rsbeq pc, r4, r0, asr r0 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldrdeq lr, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq lr, [r4], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - ldrdeq lr, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r0, lsr #7 │ │ │ │ - rsbeq pc, r4, r8, asr #5 │ │ │ │ + rsbeq pc, r4, r8, asr #7 │ │ │ │ andeq r5, r0, r4, lsl r1 │ │ │ │ - ldrdeq lr, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq lr, [r4], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq pc, r4, r4, ror r0 @ │ │ │ │ + rsbeq pc, r4, r4, ror r1 @ │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - rsbeq lr, r4, r0, asr #26 │ │ │ │ + rsbeq lr, r4, r0, asr #28 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq lr, r4, r4, asr ip │ │ │ │ + rsbeq lr, r4, r4, asr sp │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - rsbeq lr, r4, r8, lsr #17 │ │ │ │ + rsbeq lr, r4, r8, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ - rsbeq lr, r4, r0, ror #25 │ │ │ │ - strheq lr, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq lr, r4, r0, ror #27 │ │ │ │ + strheq lr, [r4], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, r4, r8, lsl r9 │ │ │ │ + rsbeq lr, r4, r8, lsl sl │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq lr, r4, ip, lsl fp │ │ │ │ - rsbeq lr, r4, r0, ror r9 │ │ │ │ - rsbeq lr, r4, ip, ror #12 │ │ │ │ + rsbeq lr, r4, ip, lsl ip │ │ │ │ + rsbeq lr, r4, r0, ror sl │ │ │ │ + rsbeq lr, r4, ip, ror #14 │ │ │ │ andeq r5, r0, r8, asr #1 │ │ │ │ - rsbeq lr, r4, r4, asr #19 │ │ │ │ + rsbeq lr, r4, r4, asr #21 │ │ │ │ andeq r4, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x0064eb94 │ │ │ │ - rsbeq lr, r4, r8, lsl sl │ │ │ │ + @ instruction: 0x0064ec94 │ │ │ │ + rsbeq lr, r4, r8, lsl fp │ │ │ │ + rsbeq lr, r4, r4, lsl fp │ │ │ │ + ldrdeq lr, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq lr, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq lr, r4, r4, lsr #22 │ │ │ │ + rsbeq lr, r4, r8, ror r6 │ │ │ │ + rsbeq lr, r4, ip, ror #11 │ │ │ │ + rsbeq lr, r4, ip, asr #14 │ │ │ │ + rsbeq lr, r4, ip, asr r8 │ │ │ │ + strdeq lr, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r4, r4, lsl #13 │ │ │ │ rsbeq lr, r4, r4, lsl sl │ │ │ │ - ldrdeq lr, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq lr, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, r4, r4, lsr #20 │ │ │ │ - rsbeq lr, r4, r8, ror r5 │ │ │ │ - rsbeq lr, r4, ip, ror #9 │ │ │ │ - rsbeq lr, r4, ip, asr #12 │ │ │ │ - rsbeq lr, r4, ip, asr r7 │ │ │ │ - strdeq lr, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq lr, r4, r4, lsl #11 │ │ │ │ - rsbeq lr, r4, r4, lsl r9 │ │ │ │ - rsbeq lr, r4, r0, ror r8 │ │ │ │ - rsbeq lr, r4, r8, ror r9 │ │ │ │ - strdeq lr, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r4, r0, ror r9 │ │ │ │ + rsbeq lr, r4, r8, ror sl │ │ │ │ + strdeq lr, [r4], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3b4ee0 │ │ │ │ ldr r3, [pc, #836] @ 3b4ee4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -362601,25 +362601,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3b4f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362650,42 +362650,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3b4f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4bf8 │ │ │ │ ldr r0, [pc, #268] @ 3b4f10 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4bf8 │ │ │ │ ldr r0, [pc, #232] @ 3b4f14 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3b4d40 │ │ │ │ ldr r3, [pc, #196] @ 3b4f18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362704,46 +362704,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4c70 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3b4f20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b4c70 │ │ │ │ addeq r6, pc, r0, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, pc, r0, ror #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r6, pc, r4, lsl r2 @ │ │ │ │ addeq r6, pc, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r8, lsr r8 │ │ │ │ + rsbeq lr, r4, r8, lsr r9 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq lr, r4, r4, lsl r8 │ │ │ │ - rsbeq lr, r4, r4, asr #16 │ │ │ │ - rsbeq lr, r4, r0, lsl #15 │ │ │ │ + rsbeq lr, r4, r4, lsl r9 │ │ │ │ + rsbeq lr, r4, r4, asr #18 │ │ │ │ + rsbeq lr, r4, r0, lsl #17 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x0064de94 │ │ │ │ - strheq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0064df94 │ │ │ │ + strheq sp, [r4], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3b536c │ │ │ │ ldr r3, [pc, #1072] @ 3b5370 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362855,21 +362855,21 @@ │ │ │ │ beq 3b5324 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b538c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5050 │ │ │ │ ldr r3, [pc, #616] @ 3b5390 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5028 │ │ │ │ ldr r3, [pc, #584] @ 3b5384 │ │ │ │ @@ -362886,21 +362886,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b5394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5028 │ │ │ │ ldr r3, [pc, #500] @ 3b5398 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5094 │ │ │ │ ldr r3, [pc, #460] @ 3b5384 │ │ │ │ @@ -362916,21 +362916,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3b539c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5094 │ │ │ │ ldr r3, [pc, #388] @ 3b53a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5078 │ │ │ │ ldr r3, [pc, #340] @ 3b5384 │ │ │ │ @@ -362946,21 +362946,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3b53a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5078 │ │ │ │ ldr r3, [pc, #276] @ 3b53a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5000 │ │ │ │ ldr r3, [pc, #220] @ 3b5384 │ │ │ │ @@ -362977,69 +362977,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3b53ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5000 │ │ │ │ ldr r0, [pc, #148] @ 3b53b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5028 │ │ │ │ ldr r0, [pc, #136] @ 3b53b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5050 │ │ │ │ ldr r0, [pc, #124] @ 3b53b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5000 │ │ │ │ ldr r0, [pc, #108] @ 3b53bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5094 │ │ │ │ ldr r0, [pc, #96] @ 3b53c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5078 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r0, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r8, asr #29 │ │ │ │ addeq r5, pc, r4, lsl #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r4, lsl #11 │ │ │ │ + rsbeq lr, r4, r4, lsl #13 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ - rsbeq lr, r4, r0, lsr #11 │ │ │ │ + rsbeq lr, r4, r0, lsr #13 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ - rsbeq lr, r4, r4, ror #12 │ │ │ │ + rsbeq lr, r4, r4, ror #14 │ │ │ │ andeq r2, r0, r8, lsl pc │ │ │ │ - rsbeq lr, r4, r4, ror #10 │ │ │ │ + rsbeq lr, r4, r4, ror #12 │ │ │ │ andeq r1, r0, ip, lsr #16 │ │ │ │ - rsbeq lr, r4, r8, ror #11 │ │ │ │ - rsbeq lr, r4, r8, ror r4 │ │ │ │ - rsbeq lr, r4, r4, asr #7 │ │ │ │ - rsbeq lr, r4, r0, lsr #12 │ │ │ │ - rsbeq lr, r4, r8, ror #10 │ │ │ │ - ldrdeq lr, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq lr, r4, r8, ror #13 │ │ │ │ + rsbeq lr, r4, r8, ror r5 │ │ │ │ + rsbeq lr, r4, r4, asr #9 │ │ │ │ + rsbeq lr, r4, r0, lsr #14 │ │ │ │ + rsbeq lr, r4, r8, ror #12 │ │ │ │ + ldrdeq lr, [r4], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3b54e8 │ │ │ │ ldr ip, [pc, #268] @ 3b54ec │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363090,39 +363090,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b5508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5418 │ │ │ │ ldr r0, [pc, #52] @ 3b550c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5418 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r0, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r0, lsr #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r5, [pc], ip │ │ │ │ @ instruction: 0x00004fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, r4, r8, lsr r5 │ │ │ │ + strdeq lr, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq lr, r4, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3b5664 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363187,37 +363187,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b5684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b55c4 │ │ │ │ ldr r0, [pc, #48] @ 3b5688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b55c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, ip, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ @ instruction: 0x008f58b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r8, lsr #4 │ │ │ │ - rsbeq lr, r4, r0, ror #4 │ │ │ │ + rsbeq lr, r4, r8, lsr #6 │ │ │ │ + rsbeq lr, r4, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3b5d28 │ │ │ │ ldr r3, [pc, #1668] @ 3b5d2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -363323,19 +363323,19 @@ │ │ │ │ bne 3b5bb0 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3b57a0 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3b5a60 │ │ │ │ @@ -363367,23 +363367,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b5d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5710 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -363414,22 +363414,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3b5d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ ldr r0, [pc, #876] @ 3b5d54 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b5894 │ │ │ │ ldr r0, [pc, #836] @ 3b5d40 │ │ │ │ @@ -363445,22 +363445,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3b5d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3b5d5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5b08 │ │ │ │ @@ -363477,41 +363477,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3b5d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3b57cc │ │ │ │ ldr r0, [pc, #620] @ 3b5d64 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3b5ae4 │ │ │ │ ldr r0, [pc, #592] @ 3b5d68 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5710 │ │ │ │ ldr r3, [pc, #560] @ 3b5d6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363530,22 +363530,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3b5d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57ac │ │ │ │ ldr r3, [pc, #444] @ 3b5d74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5838 │ │ │ │ ldr r3, [pc, #372] @ 3b5d40 │ │ │ │ @@ -363562,25 +363562,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3b5d78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5838 │ │ │ │ ldr r2, [pc, #312] @ 3b5d7c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5894 │ │ │ │ ldr r2, [pc, #232] @ 3b5d40 │ │ │ │ @@ -363598,77 +363598,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3b5d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ ldr r0, [pc, #188] @ 3b5d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ ldr r0, [pc, #176] @ 3b5d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ ldr r0, [pc, #164] @ 3b5d8c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57ac │ │ │ │ ldr r0, [pc, #148] @ 3b5d90 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5838 │ │ │ │ ldr r0, [pc, #124] @ 3b5d94 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b57bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, ror r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r8, asr r7 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, pc, r4, ror #13 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - rsbeq sp, r4, ip, lsr #2 │ │ │ │ + rsbeq sp, r4, ip, lsr #4 │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ - rsbeq sp, r4, ip, asr #2 │ │ │ │ + rsbeq sp, r4, ip, asr #4 │ │ │ │ andeq r2, r0, r8, lsr #25 │ │ │ │ - rsbeq lr, r4, r4, asr r1 │ │ │ │ - rsbeq lr, r4, ip, lsl #3 │ │ │ │ - rsbeq lr, r4, ip, lsl r2 │ │ │ │ + rsbeq lr, r4, r4, asr r2 │ │ │ │ + rsbeq lr, r4, ip, lsl #5 │ │ │ │ + rsbeq lr, r4, ip, lsl r3 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq lr, r4, r8 │ │ │ │ + rsbeq lr, r4, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq sp, r4, ip, asr #29 │ │ │ │ + rsbeq sp, r4, ip, asr #31 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - rsbeq sp, r4, r4, lsr #27 │ │ │ │ - @ instruction: 0x0064ce90 │ │ │ │ - rsbeq ip, r4, r4, lsl pc │ │ │ │ - rsbeq sp, r4, r8, lsl #30 │ │ │ │ - rsbeq sp, r4, r0, ror #28 │ │ │ │ - @ instruction: 0x0064dd98 │ │ │ │ + rsbeq sp, r4, r4, lsr #29 │ │ │ │ + @ instruction: 0x0064cf90 │ │ │ │ + rsbeq sp, r4, r4, lsl r0 │ │ │ │ + rsbeq lr, r4, r8 │ │ │ │ + rsbeq sp, r4, r0, ror #30 │ │ │ │ + @ instruction: 0x0064de98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3b663c │ │ │ │ ldr r3, [pc, #2184] @ 3b6640 │ │ │ │ @@ -363805,19 +363805,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3b650c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3b5ed8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363861,22 +363861,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3b6668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3b6104 │ │ │ │ @@ -363903,24 +363903,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3b6670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5ea8 │ │ │ │ ldr r0, [pc, #1236] @ 3b6674 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -363943,27 +363943,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3b6678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5e14 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5e48 │ │ │ │ @@ -363987,22 +363987,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3b6680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5e48 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b63a4 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3b6684 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -364039,22 +364039,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3b668c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5ef4 │ │ │ │ ldr r3, [pc, #740] @ 3b6690 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b62dc │ │ │ │ ldr r3, [pc, #672] @ 3b6660 │ │ │ │ @@ -364071,23 +364071,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b6694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b62dc │ │ │ │ ldr r2, [pc, #616] @ 3b6698 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b6058 │ │ │ │ ldr r2, [pc, #540] @ 3b6660 │ │ │ │ @@ -364103,45 +364103,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b669c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5e30 │ │ │ │ ldr r0, [pc, #492] @ 3b66a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3b60e0 │ │ │ │ ldr r0, [pc, #468] @ 3b66a4 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5e14 │ │ │ │ ldr r0, [pc, #440] @ 3b66a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5ea8 │ │ │ │ ldr r3, [pc, #408] @ 3b66ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -364162,39 +364162,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3b66b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5fd0 │ │ │ │ ldr r0, [pc, #272] @ 3b66b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5e30 │ │ │ │ ldr r0, [pc, #248] @ 3b66b8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5fd0 │ │ │ │ ldr r2, [pc, #224] @ 3b66bc │ │ │ │ ldr r3, [pc, #96] @ 3b6640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -364202,62 +364202,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6638 │ │ │ │ ldr r0, [pc, #192] @ 3b66c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #172] @ 3b66c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b62dc │ │ │ │ ldr r0, [pc, #156] @ 3b66c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b5ef4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r4, lsr r0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r4, pc, ip, asr #31 │ │ │ │ addeq r4, pc, r0, lsr #30 │ │ │ │ umulleq r4, pc, r4, lr @ │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sp, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + strheq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r4, r8, ror r4 │ │ │ │ + rsbeq sp, r4, r8, ror r5 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq sp, r4, r8, asr fp │ │ │ │ + rsbeq sp, r4, r8, asr ip │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x0064d790 │ │ │ │ + @ instruction: 0x0064d890 │ │ │ │ addeq r4, pc, r4, lsr #22 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ - rsbeq sp, r4, r4, ror fp │ │ │ │ + rsbeq sp, r4, r4, ror ip │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq ip, r4, r4, lsr r9 │ │ │ │ + rsbeq ip, r4, r4, lsr sl │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ - rsbeq sp, r4, r8, ror r9 │ │ │ │ - rsbeq sp, r4, ip, lsl sl │ │ │ │ - rsbeq sp, r4, r0, lsl #18 │ │ │ │ - rsbeq sp, r4, ip, asr r1 │ │ │ │ + rsbeq sp, r4, r8, ror sl │ │ │ │ + rsbeq sp, r4, ip, lsl fp │ │ │ │ + rsbeq sp, r4, r0, lsl #20 │ │ │ │ + rsbeq sp, r4, ip, asr r2 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq sp, r4, ip, ror #10 │ │ │ │ - strheq sp, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0064d59c │ │ │ │ + rsbeq sp, r4, ip, ror #12 │ │ │ │ + strheq sp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0064d69c │ │ │ │ addeq r4, pc, r0, asr #16 │ │ │ │ - strheq sp, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq ip, r4, r4, ror r7 │ │ │ │ - rsbeq sp, r4, r4, lsl r9 │ │ │ │ + strheq sp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r4, r4, ror r8 │ │ │ │ + rsbeq sp, r4, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3b6938 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -364315,15 +364315,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3b6734 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b67b4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b207c │ │ │ │ b 3b67b4 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -364341,15 +364341,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b369c │ │ │ │ b 3b6728 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b39cc │ │ │ │ b 3b67a0 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364390,40 +364390,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b695c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6790 │ │ │ │ ldr r0, [pc, #56] @ 3b6960 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6790 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r4, pc, r8, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, pc, r8, lsl r7 @ │ │ │ │ addeq r4, pc, r0, ror #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, r4, asr r6 │ │ │ │ - strheq sp, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, r4, r4, asr r7 │ │ │ │ + strheq sp, [r4], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3b6b54 │ │ │ │ ldr ip, [pc, #472] @ 3b6b58 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364472,42 +364472,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5d98 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69e0 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69ec │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69f8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6a04 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6a04 │ │ │ │ ldr r3, [pc, #160] @ 3b6b68 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364525,39 +364525,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b6b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b69b8 │ │ │ │ ldr r0, [pc, #52] @ 3b6b78 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b69b8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r0, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, pc, r0, lsl #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, pc, r0, lsl r4 @ │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, r4, lsr #10 │ │ │ │ - rsbeq sp, r4, r8, asr #10 │ │ │ │ + rsbeq sp, r4, r4, lsr #12 │ │ │ │ + rsbeq sp, r4, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3b6e24 │ │ │ │ ldr r2, [pc, #656] @ 3b6e28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -364607,42 +364607,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b5d98 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6bfc │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c08 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c14 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c20 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6c20 │ │ │ │ ldr r3, [pc, #340] @ 3b6e38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364662,22 +364662,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3b6e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3b6d80 │ │ │ │ b 3b6bd4 │ │ │ │ @@ -364701,46 +364701,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b6e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6bd4 │ │ │ │ ldr r0, [pc, #80] @ 3b6e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6bd4 │ │ │ │ ldr r0, [pc, #68] @ 3b6e54 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5] │ │ │ │ b 3b6d60 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r8, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, pc, r8, ror #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r4, [pc], r4 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, r4, ror #6 │ │ │ │ + rsbeq sp, r4, r4, ror #8 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq sp, r4, r8, ror #6 │ │ │ │ - rsbeq sp, r4, r4, lsr #7 │ │ │ │ - strdeq sp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sp, r4, r8, ror #8 │ │ │ │ + rsbeq sp, r4, r4, lsr #9 │ │ │ │ + strdeq sp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b71c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b71c8 │ │ │ │ @@ -364835,44 +364835,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b71e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6ecc │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b6f5c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b6f50 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b6f44 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b6f38 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b6f2c │ │ │ │ ldr r3, [pc, #372] @ 3b71ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70f0 │ │ │ │ @@ -364889,21 +364889,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b71f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6f14 │ │ │ │ ldr r3, [pc, #252] @ 3b71f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364921,63 +364921,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b71f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6f14 │ │ │ │ ldr r2, [pc, #140] @ 3b71fc │ │ │ │ ldr r3, [pc, #84] @ 3b71c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b71c0 │ │ │ │ ldr r0, [pc, #108] @ 3b7200 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #92] @ 3b7204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b70e4 │ │ │ │ ldr r0, [pc, #80] @ 3b7208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b6f14 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, r8, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, ip, ror pc @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r3, pc, r8, asr #30 │ │ │ │ @ instruction: 0x008f3eb8 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, ip, ror #4 │ │ │ │ + rsbeq sp, r4, ip, ror #6 │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ - rsbeq sp, r4, r4, lsl #2 │ │ │ │ + rsbeq sp, r4, r4, lsl #4 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - strdeq ip, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq sp, [r4], #-8 @ │ │ │ │ addeq r3, pc, ip, lsr #25 │ │ │ │ - rsbeq sp, r4, r8, lsr r1 │ │ │ │ - rsbeq sp, r4, ip, lsl #1 │ │ │ │ - rsbeq ip, r4, ip, ror #31 │ │ │ │ + rsbeq sp, r4, r8, lsr r2 │ │ │ │ + rsbeq sp, r4, ip, lsl #3 │ │ │ │ + rsbeq sp, r4, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b7578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b757c │ │ │ │ @@ -365072,44 +365072,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b759c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7280 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b7310 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b7304 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b72f8 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b72ec │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b72e0 │ │ │ │ ldr r3, [pc, #372] @ 3b75a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b74a4 │ │ │ │ @@ -365126,21 +365126,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b75a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b72c8 │ │ │ │ ldr r3, [pc, #252] @ 3b75a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365158,63 +365158,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b75ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b72c8 │ │ │ │ ldr r2, [pc, #140] @ 3b75b0 │ │ │ │ ldr r3, [pc, #84] @ 3b757c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7574 │ │ │ │ ldr r0, [pc, #108] @ 3b75b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #92] @ 3b75b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7498 │ │ │ │ ldr r0, [pc, #80] @ 3b75bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b72c8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [pc], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, r8, asr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r3, pc, r4, fp @ │ │ │ │ addeq r3, pc, r4, lsl #22 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r4, r8, ror #31 │ │ │ │ + rsbeq sp, r4, r8, ror #1 │ │ │ │ andeq r3, r0, r0, asr #19 │ │ │ │ - rsbeq ip, r4, r0, lsl #29 │ │ │ │ + rsbeq ip, r4, r0, lsl #31 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq ip, r4, r4, asr #24 │ │ │ │ + rsbeq ip, r4, r4, asr #26 │ │ │ │ strdeq r3, [pc], r8 │ │ │ │ - strheq ip, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, r4, r8, lsl #28 │ │ │ │ - rsbeq ip, r4, r8, lsr ip │ │ │ │ + strheq ip, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r4, r8, lsl #30 │ │ │ │ + rsbeq ip, r4, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3b7b20 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365291,23 +365291,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3b7b44 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b77fc │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -365353,35 +365353,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b79b8 │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3b7614 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b7784 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b7778 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b776c │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b7760 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3b7754 │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3b77e8 │ │ │ │ ldr r2, [pc, #696] @ 3b7b34 │ │ │ │ @@ -365414,24 +365414,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3b7b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7614 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3b76a4 │ │ │ │ ldr r2, [pc, #500] @ 3b7b34 │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -365483,15 +365483,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3b7b60 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b7720 │ │ │ │ ldr r2, [pc, #312] @ 3b7b64 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -365513,75 +365513,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7954 │ │ │ │ ldr r0, [pc, #172] @ 3b7b6c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7614 │ │ │ │ ldr r0, [pc, #148] @ 3b7b70 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b77fc │ │ │ │ ldr r0, [pc, #128] @ 3b7b74 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7954 │ │ │ │ ldr r0, [pc, #108] @ 3b7b78 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b77fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, r8, lsr #16 │ │ │ │ strdeq r3, [pc], r0 │ │ │ │ - rsbseq r7, r8, r4, ror #8 │ │ │ │ + rsbseq r7, r8, r4, ror #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r4, r4, lsr lr │ │ │ │ + rsbeq ip, r4, r4, lsr pc │ │ │ │ umulleq r3, pc, r0, r6 @ │ │ │ │ - rsbseq r7, r8, r0, lsr #6 │ │ │ │ + rsbseq r7, r8, r0, lsr #8 │ │ │ │ andeq r4, r0, r8, lsr #18 │ │ │ │ - strheq ip, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strheq ip, [r4], #-200 @ 0xffffff38 @ │ │ │ │ strdeq fp, [r5], r8 │ │ │ │ andeq r5, r0, r8, lsl #2 │ │ │ │ - rsbeq ip, r4, r4, lsr #20 │ │ │ │ + rsbeq ip, r4, r4, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r4, ip, lsr fp │ │ │ │ - rsbeq ip, r4, r0, asr sl │ │ │ │ - strheq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq ip, r4, r8, lsr fp │ │ │ │ - @ instruction: 0x0064ca98 │ │ │ │ + rsbeq ip, r4, ip, lsr ip │ │ │ │ + rsbeq ip, r4, r0, asr fp │ │ │ │ + strheq ip, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r4, r8, lsr ip │ │ │ │ + @ instruction: 0x0064cb98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3b8838 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -365643,19 +365643,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3b8684 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3b7d78 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -365667,19 +365667,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3b8730 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7d78 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -365750,30 +365750,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [pc, #2496] @ 3b8844 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b8270 │ │ │ │ @@ -365821,15 +365821,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -365837,15 +365837,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 4175e0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3b7fc8 │ │ │ │ @@ -365936,21 +365936,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3b8860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7ee4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7edc │ │ │ │ ldr r3, [pc, #1788] @ 3b8854 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365970,21 +365970,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3b8864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7edc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3a9338 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b7f00 │ │ │ │ @@ -366010,21 +366010,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3b886c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7f00 │ │ │ │ ldr r3, [pc, #1528] @ 3b8870 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -366046,26 +366046,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3b8874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7e98 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b8328 │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3b85f0 │ │ │ │ @@ -366186,49 +366186,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3b8888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7da0 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7d64 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d40 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d4c │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d58 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d64 │ │ │ │ b 3b852c │ │ │ │ mov r2, #1 │ │ │ │ @@ -366264,15 +366264,15 @@ │ │ │ │ bl 3a9e34 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3b8378 │ │ │ │ ldr r0, [pc, #592] @ 3b888c │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7e98 │ │ │ │ mov r1, r7 │ │ │ │ bl 3aaf58 │ │ │ │ b 3b83b0 │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -366304,32 +366304,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b8894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7c88 │ │ │ │ ldr r0, [pc, #384] @ 3b8898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7edc │ │ │ │ ldr r0, [pc, #372] @ 3b889c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7ee4 │ │ │ │ ldr r3, [pc, #344] @ 3b8890 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7ce8 │ │ │ │ @@ -366346,46 +366346,46 @@ │ │ │ │ beq 3b87f4 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3b88a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7ce8 │ │ │ │ ldr r0, [pc, #232] @ 3b88a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7f00 │ │ │ │ ldr r0, [pc, #216] @ 3b88a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7c88 │ │ │ │ ldr r0, [pc, #192] @ 3b88ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7da0 │ │ │ │ ldr r0, [pc, #180] @ 3b88b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b7ce8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3b88b4 │ │ │ │ ldr r1, [pc, #152] @ 3b88b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3b88bc │ │ │ │ @@ -366399,37 +366399,37 @@ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ addeq r3, pc, r4, ror r0 @ │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0064c698 │ │ │ │ - rsbeq ip, r4, r0, lsl r6 │ │ │ │ + @ instruction: 0x0064c798 │ │ │ │ + rsbeq ip, r4, r0, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #24 │ │ │ │ - @ instruction: 0x0064c49c │ │ │ │ + @ instruction: 0x0064c59c │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - strheq ip, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq ip, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r3, r0, ip, rrx │ │ │ │ - rsbseq r6, r8, r4, lsl r7 │ │ │ │ + rsbseq r6, r8, r4, lsl r8 │ │ │ │ bge ff2ab88c <__bss_end__@@Base+0xfe4e2bf4> │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ - rsbeq ip, r4, r4, asr #2 │ │ │ │ - rsbeq ip, r4, r0, lsr #1 │ │ │ │ + rsbeq ip, r4, r4, asr #4 │ │ │ │ + rsbeq ip, r4, r0, lsr #3 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - strdeq fp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r4, r4, lsr #2 │ │ │ │ - rsbeq ip, r4, r4, lsl r1 │ │ │ │ - rsbeq fp, r4, r4, asr r3 │ │ │ │ - strheq fp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, r4, ip, lsl #7 │ │ │ │ - rsbeq fp, r4, ip, lsr #29 │ │ │ │ - rsbeq fp, r4, r0, ror #6 │ │ │ │ - rsbseq r6, r8, r8, asr #5 │ │ │ │ - rsbeq r9, r4, r0, ror #24 │ │ │ │ + strdeq fp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, r4, r4, lsr #4 │ │ │ │ + rsbeq ip, r4, r4, lsl r2 │ │ │ │ + rsbeq fp, r4, r4, asr r4 │ │ │ │ + strheq ip, [r4], #-4 @ │ │ │ │ + rsbeq fp, r4, ip, lsl #9 │ │ │ │ + rsbeq fp, r4, ip, lsr #31 │ │ │ │ + rsbeq fp, r4, r0, ror #8 │ │ │ │ + rsbseq r6, r8, r8, asr #7 │ │ │ │ + rsbeq r9, r4, r0, ror #26 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3b89e4 │ │ │ │ ldr r4, [pc, #268] @ 3b89e8 │ │ │ │ @@ -366499,18 +366499,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r4, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r2, pc, r0, ror #9 │ │ │ │ - rsbseq r6, r8, ip, asr #2 │ │ │ │ - rsbseq r6, r8, r8, lsl r1 │ │ │ │ - strheq r9, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - strheq fp, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, r8, ip, asr #4 │ │ │ │ + rsbseq r6, r8, r8, lsl r2 │ │ │ │ + strheq r9, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + strheq fp, [r4], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3b8b08 │ │ │ │ ldr r3, [pc, #236] @ 3b8b0c │ │ │ │ @@ -366572,16 +366572,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3b7b7c │ │ │ │ b 3b8a68 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r0, lsl #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r2, pc, ip, lsr #7 │ │ │ │ - rsbseq r6, r8, r4, lsr r0 │ │ │ │ - rsbseq r6, r8, r4 │ │ │ │ + rsbseq r6, r8, r4, lsr r1 │ │ │ │ + rsbseq r6, r8, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ ldr ip, [pc, #4032] @ 3b9af4 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3b9af8 │ │ │ │ @@ -366627,26 +366627,26 @@ │ │ │ │ add r8, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r8, #664] @ 0x298 │ │ │ │ bne 3b8d4c │ │ │ │ bl 3adb20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3b916c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -366992,15 +366992,15 @@ │ │ │ │ bhi 3b91ac │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ b 3b8c64 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 25432c │ │ │ │ b 3b8c64 │ │ │ │ @@ -367025,15 +367025,15 @@ │ │ │ │ mov r7, lr │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r0, [lr] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r4, [sp, #236] @ 0xec │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -367041,15 +367041,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b9c90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -367149,29 +367149,29 @@ │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ bne 3b9c0c │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldrb r2, [r2, #600] @ 0x258 │ │ │ │ @@ -367285,43 +367285,43 @@ │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3b9460 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367330,15 +367330,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3b9460 │ │ │ │ ldrb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #204] @ 0xcc │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -367347,43 +367347,43 @@ │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3b9460 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367392,15 +367392,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3b9460 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ba31c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r6 │ │ │ │ @@ -367428,15 +367428,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r2, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ @@ -367446,15 +367446,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #576] @ 0x240 │ │ │ │ sub r4, r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -367576,84 +367576,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b9b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b93b0 │ │ │ │ ldrdeq r2, [pc], r8 │ │ │ │ ldrdeq r2, [pc], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ bge ff2acb14 <__bss_end__@@Base+0xfe4e3e7c> │ │ │ │ bge ff2acb10 <__bss_end__@@Base+0xfe4e3e78> │ │ │ │ addeq r2, pc, ip, lsl #2 │ │ │ │ - ldrsbeq r5, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r5, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r8, ip, asr #23 │ │ │ │ - ldrsbeq r5, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r5, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r5, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r5, r8, ip, asr #25 │ │ │ │ + ldrsbeq r5, [r8], #-180 @ 0xffffff4c @ │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - ldrsheq r5, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x00648e98 │ │ │ │ - rsbeq fp, r4, r8, asr #18 │ │ │ │ + ldrsheq r5, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x00648f98 │ │ │ │ + rsbeq fp, r4, r8, asr #20 │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - rsbeq fp, r4, r8, ror r4 │ │ │ │ - rsbseq r4, r8, ip, lsr #29 │ │ │ │ + rsbeq fp, r4, r8, ror r5 │ │ │ │ + rsbseq r4, r8, ip, lsr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r4, r0, ror r0 │ │ │ │ + rsbeq fp, r4, r0, ror r1 │ │ │ │ andeq r1, r0, r4, lsr #19 │ │ │ │ - rsbeq fp, r4, r0, lsr #5 │ │ │ │ + rsbeq fp, r4, r0, lsr #7 │ │ │ │ bge ff2acb68 <__bss_end__@@Base+0xfe4e3ed0> │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbeq sl, r4, r4, lsl #18 │ │ │ │ - rsbseq r4, r8, r0, ror #21 │ │ │ │ - rsbeq r8, r4, r0, lsl #9 │ │ │ │ - rsbeq sl, r4, r4, ror sp │ │ │ │ - rsbeq sl, r4, r4, asr pc │ │ │ │ + rsbeq sl, r4, r4, lsl #20 │ │ │ │ + rsbseq r4, r8, r0, ror #23 │ │ │ │ + rsbeq r8, r4, r0, lsl #11 │ │ │ │ + rsbeq sl, r4, r4, ror lr │ │ │ │ + rsbeq fp, r4, r4, asr r0 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbeq sl, r4, r0, lsr fp │ │ │ │ + rsbeq sl, r4, r0, lsr ip │ │ │ │ andeq r1, r0, r8, lsr #26 │ │ │ │ - rsbeq sl, r4, ip, lsl r5 │ │ │ │ - rsbseq r4, r8, r8, lsr #11 │ │ │ │ + rsbeq sl, r4, ip, lsl r6 │ │ │ │ + rsbseq r4, r8, r8, lsr #13 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - strheq sl, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq sl, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, r0, ror r2 │ │ │ │ - rsbeq sl, r4, r8, ror #14 │ │ │ │ - rsbeq sl, r4, r4, lsl #14 │ │ │ │ + rsbeq sl, r4, r8, ror #16 │ │ │ │ + rsbeq sl, r4, r4, lsl #16 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbseq r4, r8, r0, lsr #7 │ │ │ │ - strdeq sl, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r4, r8, r0, lsr #9 │ │ │ │ + strdeq sl, [r4], #-152 @ 0xffffff68 @ │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ - ldrdeq sl, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq sl, [r4], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - rsbeq sl, r4, r8, lsr #17 │ │ │ │ + rsbeq sl, r4, r8, lsr #19 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r7, r4, ip, lsr #23 │ │ │ │ - rsbeq r9, r4, r8, lsr pc │ │ │ │ - rsbeq sl, r4, ip, lsr r3 │ │ │ │ + rsbeq r7, r4, ip, lsr #25 │ │ │ │ + rsbeq sl, r4, r8, lsr r0 │ │ │ │ + rsbeq sl, r4, ip, lsr r4 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r9, r4, ip, ror #28 │ │ │ │ + rsbeq r9, r4, ip, ror #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r4, r0, lsr r2 │ │ │ │ + rsbeq sl, r4, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba6fc │ │ │ │ @@ -367719,27 +367719,27 @@ │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 3b9b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b927c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r5, r3 │ │ │ │ b 3b98e0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -367783,19 +367783,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bab4c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r8, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -367814,19 +367814,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb1b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8d08 │ │ │ │ ldr r3, [pc, #-860] @ 3b9b54 │ │ │ │ @@ -367849,22 +367849,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-972] @ 3b9b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8d08 │ │ │ │ ldr r1, [pc, #-984] @ 3b9b5c │ │ │ │ b 3b8cc0 │ │ │ │ ldr r3, [pc, #-988] @ 3b9b60 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -367882,22 +367882,22 @@ │ │ │ │ beq 3ba9ac │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1092] @ 3b9b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8bc0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r2, #2072] @ 0x818 │ │ │ │ @@ -367953,15 +367953,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -367973,15 +367973,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -368011,38 +368011,38 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3bab38 │ │ │ │ orr r6, r6, #131072 @ 0x20000 │ │ │ │ b 3b9004 │ │ │ │ ldr r0, [r8, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #744] @ 0x2e8 │ │ │ │ b 3b9158 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae638 │ │ │ │ b 3b8e64 │ │ │ │ ldr r0, [r8, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #764] @ 0x2fc │ │ │ │ b 3b914c │ │ │ │ ldr r0, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ b 3b9140 │ │ │ │ ldr r0, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ b 3b9134 │ │ │ │ ldr r0, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ strb r5, [r8, #684] @ 0x2ac │ │ │ │ b 3b9128 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ac57c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368099,22 +368099,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1944] @ 3b9b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9db4 │ │ │ │ orrs r3, r6, r5 │ │ │ │ bne 3b92c4 │ │ │ │ ldr r3, [pc, #-1964] @ 3b9b78 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r5, [r3] │ │ │ │ @@ -368137,21 +368137,21 @@ │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2084] @ 3b9b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b97fc │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac444 │ │ │ │ ldrb r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -368225,21 +368225,21 @@ │ │ │ │ beq 3bb11c │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2428] @ 3b9b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8e04 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fd4 │ │ │ │ b 3b9fec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -368289,21 +368289,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3b9b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8dc4 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ b 3b9308 │ │ │ │ ldr r3, [pc, #-2700] @ 3b9b94 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -368334,37 +368334,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2876] @ 3b9b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b92bc │ │ │ │ ldr r0, [pc, #-2888] @ 3b9b9c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b927c │ │ │ │ ldr r3, [pc, #-2916] @ 3b9ba0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9bf8 │ │ │ │ @@ -368388,22 +368388,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3b9ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9bf8 │ │ │ │ ldr r3, [pc, #-3060] @ 3b9bac │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9090 │ │ │ │ @@ -368420,22 +368420,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3b9bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9090 │ │ │ │ ldr r3, [pc, #-3180] @ 3b9bb4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9110 │ │ │ │ @@ -368452,22 +368452,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3b9bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9110 │ │ │ │ ldr r1, [pc, #-3300] @ 3b9bbc │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9048 │ │ │ │ @@ -368486,28 +368486,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3440] @ 3b9bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3b9048 │ │ │ │ @@ -368522,26 +368522,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb12c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #684] @ 0x2ac │ │ │ │ b 3b9e38 │ │ │ │ ldr r0, [pc, #-3568] @ 3b9bc4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8bc0 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fec │ │ │ │ ldr r3, [pc, #-3588] @ 3b9bd4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -368560,15 +368560,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb2a8 │ │ │ │ ldr r0, [pc, #-3672] @ 3b9bc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ b 3b9fec │ │ │ │ bl 3ac51c │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3ba414 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -368592,21 +368592,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3820] @ 3b9bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8d04 │ │ │ │ tst fp, #262144 @ 0x40000 │ │ │ │ beq 3ba26c │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fec │ │ │ │ @@ -368627,15 +368627,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb2a8 │ │ │ │ ldr r0, [pc, #-3924] @ 3b9bd8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3baa28 │ │ │ │ mov r0, r7 │ │ │ │ bl 3ad948 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ba184 │ │ │ │ b 3b9004 │ │ │ │ ldr r3, [pc, #-3960] @ 3b9bdc │ │ │ │ @@ -368658,24 +368658,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3bb36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9df8 │ │ │ │ ldr r2, [pc, #1936] @ 3bb370 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bad84 │ │ │ │ @@ -368698,24 +368698,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ str r5, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3bb37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3bad08 │ │ │ │ @@ -368742,15 +368742,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb2a4 │ │ │ │ ldr r0, [pc, #1676] @ 3bb384 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r4, #2 │ │ │ │ b 3baa28 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ beq 3bac90 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fec │ │ │ │ @@ -368770,19 +368770,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb2a8 │ │ │ │ ldr r0, [pc, #1568] @ 3bb388 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3baa28 │ │ │ │ ldr r0, [pc, #1552] @ 3bb38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b97fc │ │ │ │ cmp r7, #1 │ │ │ │ beq 3bb10c │ │ │ │ ands r3, fp, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #268] @ 0x10c │ │ │ │ beq 3ba288 │ │ │ │ mov r3, #2 │ │ │ │ @@ -368807,22 +368807,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #244] @ 0xf4 │ │ │ │ str r7, [sp, #248] @ 0xf8 │ │ │ │ str r7, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1400] @ 3bb394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -368862,15 +368862,15 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ @@ -368884,15 +368884,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1128] @ 3bb39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba22c │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fec │ │ │ │ @@ -368913,15 +368913,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb2a8 │ │ │ │ ldr r0, [pc, #1020] @ 3bb3a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3baa28 │ │ │ │ ldr r0, [pc, #1004] @ 3bb3a4 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -368929,21 +368929,21 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba22c │ │ │ │ ldr r0, [pc, #936] @ 3bb3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -368962,61 +368962,61 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #844] @ 3bb3ac │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b92bc │ │ │ │ ldr r0, [pc, #820] @ 3bb3b0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b93b0 │ │ │ │ ldr r0, [pc, #792] @ 3bb3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9db4 │ │ │ │ ldr r0, [pc, #780] @ 3bb3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8d08 │ │ │ │ ldr r0, [pc, #768] @ 3bb3bc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9090 │ │ │ │ ldr r0, [pc, #752] @ 3bb3c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9bf8 │ │ │ │ ldr r0, [pc, #736] @ 3bb3c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9110 │ │ │ │ ldr r0, [pc, #720] @ 3bb3c8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ba934 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3bac90 │ │ │ │ b 3bad1c │ │ │ │ ldr r0, [pc, #680] @ 3bb3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8e04 │ │ │ │ ldr r3, [pc, #668] @ 3bb3d0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba984 │ │ │ │ @@ -369034,24 +369034,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3bb3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ba984 │ │ │ │ ldr r3, [pc, #528] @ 3bb3d0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9e74 │ │ │ │ @@ -369068,80 +369068,80 @@ │ │ │ │ beq 3bb2e8 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3bb3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9e74 │ │ │ │ ldr r0, [pc, #404] @ 3bb3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b8d04 │ │ │ │ ldr r0, [pc, #392] @ 3bb3e0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bac74 │ │ │ │ ldr r0, [pc, #364] @ 3bb3e4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9df8 │ │ │ │ ldr r0, [pc, #340] @ 3bb3e8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bae20 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bb3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3baa28 │ │ │ │ ldr r0, [pc, #256] @ 3bb3f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3b9e74 │ │ │ │ ldr r0, [pc, #232] @ 3bb3f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ba984 │ │ │ │ ldr r3, [pc, #208] @ 3bb3f8 │ │ │ │ ldr r1, [pc, #208] @ 3bb3fc │ │ │ │ ldr r0, [pc, #208] @ 3bb400 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3bb404 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -369154,56 +369154,56 @@ │ │ │ │ ldr r0, [pc, #184] @ 3bb410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 3bb414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r4, r0, lsr pc │ │ │ │ + rsbeq r9, r4, r0, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, ip, lsl #28 │ │ │ │ + rsbeq r9, r4, ip, lsl #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r4, r4, rrx │ │ │ │ - strdeq r9, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x0064a194 │ │ │ │ + rsbeq sl, r4, r4, ror #2 │ │ │ │ + strdeq sl, [r4], #-4 @ │ │ │ │ + @ instruction: 0x0064a294 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbeq r9, r4, r4, lsr sp │ │ │ │ + rsbeq r9, r4, r4, lsr lr │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r9, r4, r8, lsl #25 │ │ │ │ - strheq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - strheq r9, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, r4, ip, ror #19 │ │ │ │ - rsbeq r9, r4, r8, lsr #28 │ │ │ │ - rsbeq r9, r4, r4, lsr #30 │ │ │ │ - rsbeq r9, r4, r4, asr #25 │ │ │ │ - rsbeq sl, r4, ip, ror #2 │ │ │ │ - rsbeq r9, r4, r0, lsl #31 │ │ │ │ - rsbeq sl, r4, r4, lsl r0 │ │ │ │ - @ instruction: 0x0064a09c │ │ │ │ - rsbeq r7, r4, r8, lsr #8 │ │ │ │ - rsbeq r9, r4, r0, lsr r9 │ │ │ │ + rsbeq r9, r4, r8, lsl #27 │ │ │ │ + strheq r9, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + strheq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, r4, ip, ror #21 │ │ │ │ + rsbeq r9, r4, r8, lsr #30 │ │ │ │ + rsbeq sl, r4, r4, lsr #32 │ │ │ │ + rsbeq r9, r4, r4, asr #27 │ │ │ │ + rsbeq sl, r4, ip, ror #4 │ │ │ │ + rsbeq sl, r4, r0, lsl #1 │ │ │ │ + rsbeq sl, r4, r4, lsl r1 │ │ │ │ + @ instruction: 0x0064a19c │ │ │ │ + rsbeq r7, r4, r8, lsr #10 │ │ │ │ + rsbeq r9, r4, r0, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ + rsbeq r8, r4, r0, asr sl │ │ │ │ + rsbeq r8, r4, r8, asr #19 │ │ │ │ + rsbeq r9, r4, ip, lsr #16 │ │ │ │ + rsbeq r9, r4, r8, lsl #19 │ │ │ │ + rsbeq r8, r4, r4, ror #19 │ │ │ │ + strdeq r9, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, r4, r0, lsl #1 │ │ │ │ + rsbeq r8, r4, ip, ror #18 │ │ │ │ rsbeq r8, r4, r0, asr r9 │ │ │ │ - rsbeq r8, r4, r8, asr #17 │ │ │ │ - rsbeq r9, r4, ip, lsr #14 │ │ │ │ - rsbeq r9, r4, r8, lsl #17 │ │ │ │ - rsbeq r8, r4, r4, ror #17 │ │ │ │ - strdeq r9, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, r4, r0, lsl #31 │ │ │ │ - rsbeq r8, r4, ip, ror #16 │ │ │ │ - rsbeq r8, r4, r0, asr r8 │ │ │ │ - ldrheq r3, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, r4, r4, asr r1 │ │ │ │ - rsbeq r9, r4, r4, lsl #24 │ │ │ │ + ldrheq r3, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, r4, r4, asr r2 │ │ │ │ + rsbeq r9, r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - @ instruction: 0x00783790 │ │ │ │ - rsbeq r7, r4, ip, lsr #2 │ │ │ │ - rsbeq r9, r4, ip, ror #23 │ │ │ │ + @ instruction: 0x00783890 │ │ │ │ + rsbeq r7, r4, ip, lsr #4 │ │ │ │ + rsbeq r9, r4, ip, ror #25 │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3b8b1c │ │ │ │ │ │ │ │ 003bb428 : │ │ │ │ @@ -369274,37 +369274,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bb598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb478 │ │ │ │ ldr r0, [pc, #48] @ 3bb59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb478 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008ef9bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, lr, r8, ror #18 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r4, lsr sp │ │ │ │ - rsbeq r9, r4, r8, asr #26 │ │ │ │ + rsbeq r9, r4, r4, lsr lr │ │ │ │ + rsbeq r9, r4, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3bb6dc │ │ │ │ ldr r3, [pc, #288] @ 3bb6e0 │ │ │ │ @@ -369360,40 +369360,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3bb6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb5fc │ │ │ │ ldr r0, [pc, #52] @ 3bb700 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb5fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r0, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, ip, lsr r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, lr, r8, lsl r8 @ │ │ │ │ andeq r4, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r0, lsl ip │ │ │ │ - rsbeq r9, r4, r4, lsr ip │ │ │ │ + rsbeq r9, r4, r0, lsl sp │ │ │ │ + rsbeq r9, r4, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3bbab0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3bbab4 │ │ │ │ @@ -369518,22 +369518,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3bbad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb75c │ │ │ │ mov r0, r8 │ │ │ │ bl 3a9048 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -369557,22 +369557,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3bbadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb83c │ │ │ │ ldr r1, [pc, #260] @ 3bbae0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3bb7ec │ │ │ │ ldr r1, [pc, #220] @ 3bbacc │ │ │ │ @@ -369589,63 +369589,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3bbae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7ec │ │ │ │ ldr r0, [pc, #124] @ 3bbae8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb75c │ │ │ │ ldr r0, [pc, #108] @ 3bbaec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7ec │ │ │ │ ldr r0, [pc, #80] @ 3bbaf0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bb83c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, r8, ror #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008ef6b0 │ │ │ │ ldrdeq pc, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r9, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r9, [r4], #-172 @ 0xffffff54 @ │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - rsbeq r9, r4, r4, lsr sl │ │ │ │ + rsbeq r9, r4, r4, lsr fp │ │ │ │ andeq r4, r0, r0, lsl #24 │ │ │ │ - rsbeq r9, r4, r4, lsr #18 │ │ │ │ - rsbeq r9, r4, ip, ror #17 │ │ │ │ - rsbeq r9, r4, ip, lsr r9 │ │ │ │ - @ instruction: 0x00649998 │ │ │ │ + rsbeq r9, r4, r4, lsr #20 │ │ │ │ + rsbeq r9, r4, ip, ror #19 │ │ │ │ + rsbeq r9, r4, ip, lsr sl │ │ │ │ + @ instruction: 0x00649a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -369685,42 +369685,42 @@ │ │ │ │ bne 3bbc18 │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5d98 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb74 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb80 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb8c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb98 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bbb98 │ │ │ │ │ │ │ │ 003bbc2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369804,21 +369804,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3bbe88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bbcb4 │ │ │ │ ldr r1, [pc, #224] @ 3bbe8c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2764 │ │ │ │ @@ -369843,46 +369843,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3bbe94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bbcb0 │ │ │ │ ldr r0, [pc, #80] @ 3bbe98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bbcb0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3bbe9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bbcb4 │ │ │ │ addeq pc, lr, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, r8, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, lr, r0, ror #2 │ │ │ │ - rsbseq r2, r8, r4, ror #27 │ │ │ │ + rsbseq r2, r8, r4, ror #29 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r2, r8, r8, lsr sp │ │ │ │ + ldrdeq r9, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, r8, r8, lsr lr │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r9, r4, r4, lsl #13 │ │ │ │ - rsbeq r9, r4, r4, asr #13 │ │ │ │ - rsbeq r9, r4, r0, asr #12 │ │ │ │ + rsbeq r9, r4, r4, lsl #15 │ │ │ │ + rsbeq r9, r4, r4, asr #15 │ │ │ │ + rsbeq r9, r4, r0, asr #14 │ │ │ │ │ │ │ │ 003bbea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3bbf2c │ │ │ │ @@ -370028,42 +370028,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3b5d98 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc088 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc094 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc0a0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc0ac │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bc0ac │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a8ab4 │ │ │ │ @@ -370090,42 +370090,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3bc24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbfa8 │ │ │ │ ldr r0, [pc, #60] @ 3bc250 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbfa8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r0, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq lr, lr, r0, lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq lr, lr, r8, lsr lr │ │ │ │ addeq lr, lr, r8, ror #26 │ │ │ │ andeq r3, r0, r8, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r0, asr r3 │ │ │ │ - rsbeq r9, r4, r8, ror r3 │ │ │ │ + rsbeq r9, r4, r0, asr r4 │ │ │ │ + rsbeq r9, r4, r8, ror r4 │ │ │ │ │ │ │ │ 003bc254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3bc684 │ │ │ │ @@ -370214,26 +370214,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3bc6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc570 │ │ │ │ ldr r2, [pc, #676] @ 3bc6b4 │ │ │ │ ldr r3, [pc, #628] @ 3bc688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -370271,23 +370271,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3bc6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc304 │ │ │ │ ldr r3, [pc, #480] @ 3bc6c0 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -370306,26 +370306,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3bc6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc310 │ │ │ │ ldr r2, [pc, #336] @ 3bc6c8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc408 │ │ │ │ ldr r2, [pc, #284] @ 3bc6a8 │ │ │ │ @@ -370342,83 +370342,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3bc6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc408 │ │ │ │ ldr r0, [pc, #196] @ 3bc6d0 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc310 │ │ │ │ ldr r0, [pc, #168] @ 3bc6d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc408 │ │ │ │ ldr r0, [pc, #136] @ 3bc6d8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc304 │ │ │ │ ldr r0, [pc, #120] @ 3bc6dc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc408 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008eebb0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r8, r4, lsr #5 │ │ │ │ + rsbseq lr, r8, r4, lsr #7 │ │ │ │ addeq lr, lr, r0, ror fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r6, [r5], r0 │ │ │ │ addeq lr, lr, r4, lsl #22 │ │ │ │ addeq r0, r7, r0, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, ip, asr #6 │ │ │ │ + rsbeq r9, r4, ip, asr #8 │ │ │ │ addeq lr, lr, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ - strdeq r9, [r4], #-0 @ │ │ │ │ + strdeq r9, [r4], #-16 @ │ │ │ │ andeq r5, r0, r4, asr #1 │ │ │ │ - rsbeq r9, r4, r0, asr #2 │ │ │ │ + rsbeq r9, r4, r0, asr #4 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ - rsbeq r9, r4, ip, lsl #4 │ │ │ │ - rsbeq r9, r4, ip, ror #1 │ │ │ │ - rsbeq r9, r4, r8, asr #4 │ │ │ │ - rsbeq r8, r4, r8, ror #31 │ │ │ │ - rsbeq r9, r4, r0, asr #2 │ │ │ │ + rsbeq r9, r4, ip, lsl #6 │ │ │ │ + rsbeq r9, r4, ip, ror #3 │ │ │ │ + rsbeq r9, r4, r8, asr #6 │ │ │ │ + rsbeq r9, r4, r8, ror #1 │ │ │ │ + rsbeq r9, r4, r0, asr #4 │ │ │ │ │ │ │ │ 003bc6e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3bca0c │ │ │ │ @@ -370485,27 +370485,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3bca30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc850 │ │ │ │ ldr r2, [pc, #480] @ 3bca20 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc91c │ │ │ │ mov r5, #0 │ │ │ │ @@ -370547,22 +370547,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bca3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc780 │ │ │ │ ldr r2, [pc, #284] @ 3bca40 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc84c │ │ │ │ ldr r2, [pc, #240] @ 3bca28 │ │ │ │ @@ -370579,69 +370579,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3bca44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc84c │ │ │ │ ldr r0, [pc, #148] @ 3bca48 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc84c │ │ │ │ ldr r0, [pc, #120] @ 3bca4c │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc850 │ │ │ │ ldr r0, [pc, #84] @ 3bca50 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bc780 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r4, lsr lr │ │ │ │ + rsbseq sp, r8, r4, lsr pc │ │ │ │ addeq lr, lr, r0, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, lr, r4, ror #13 │ │ │ │ addeq r0, r7, ip, ror r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00649190 │ │ │ │ + @ instruction: 0x00649290 │ │ │ │ addeq lr, lr, r4, asr #11 │ │ │ │ muleq r0, r8, sl │ │ │ │ - rsbeq r8, r4, ip, asr #31 │ │ │ │ + rsbeq r9, r4, ip, asr #1 │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ - strheq r9, [r4], #-8 @ │ │ │ │ - rsbeq r9, r4, r8, lsl #2 │ │ │ │ - rsbeq r9, r4, r8, lsr r0 │ │ │ │ - rsbeq r8, r4, r8, asr pc │ │ │ │ + strheq r9, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r4, r8, lsl #4 │ │ │ │ + rsbeq r9, r4, r8, lsr r1 │ │ │ │ + rsbeq r9, r4, r8, asr r0 │ │ │ │ │ │ │ │ 003bca54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -370657,15 +370657,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3bcd30 │ │ │ │ ldr r3, [pc, #660] @ 3bcd34 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3bcd38 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3bcd3c │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -370711,111 +370711,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3bcd4c │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 253534 │ │ │ │ ldr r3, [pc, #248] @ 3bcd50 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3bcc84 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3a9d58 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3a9d58 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3abf34 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #112] @ 3bcd54 │ │ │ │ ldr r2, [pc, #112] @ 3bcd58 │ │ │ │ ldr r1, [pc, #112] @ 3bcd5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8fb0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -370828,81 +370828,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffffa020 │ │ │ │ @ instruction: 0xffff54fc │ │ │ │ @ instruction: 0xffff6d6c │ │ │ │ - ldrsheq r1, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq lr, r2, ip, lsl #25 │ │ │ │ - rsbeq r7, r2, r4, ror #28 │ │ │ │ + ldrsheq r1, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #27 │ │ │ │ + rsbeq r7, r2, r4, ror #30 │ │ │ │ │ │ │ │ 003bcd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcd94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcdb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcdcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcde8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3bce60 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3bce48 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3a9df8 │ │ │ │ @@ -371035,38 +371035,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3bd2a8 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3bcfd8 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd330 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3bcfc0 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371074,19 +371074,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd3b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bcfb4 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371094,19 +371094,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd440 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bcfa8 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371114,19 +371114,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd550 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bcf9c │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371134,19 +371134,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd4c8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bcf90 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371154,36 +371154,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3bd738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd5d8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3bcf84 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 58ed00 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #1196] @ 3bd73c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 3bcffc │ │ │ │ ldr r3, [pc, #1168] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd068 │ │ │ │ ldr r3, [pc, #1152] @ 3bd744 │ │ │ │ @@ -371200,24 +371200,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3bd74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd068 │ │ │ │ ldr r3, [pc, #1032] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd0b4 │ │ │ │ ldr r3, [pc, #1016] @ 3bd744 │ │ │ │ @@ -371234,24 +371234,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3bd750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd0b4 │ │ │ │ ldr r3, [pc, #896] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd104 │ │ │ │ ldr r3, [pc, #880] @ 3bd744 │ │ │ │ @@ -371268,24 +371268,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3bd754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd104 │ │ │ │ ldr r3, [pc, #760] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd154 │ │ │ │ ldr r3, [pc, #744] @ 3bd744 │ │ │ │ @@ -371302,24 +371302,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3bd758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd154 │ │ │ │ ldr r3, [pc, #624] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1f4 │ │ │ │ ldr r3, [pc, #608] @ 3bd744 │ │ │ │ @@ -371336,24 +371336,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3bd75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd1f4 │ │ │ │ ldr r3, [pc, #488] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1a4 │ │ │ │ ldr r3, [pc, #472] @ 3bd744 │ │ │ │ @@ -371370,24 +371370,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3bd760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd1a4 │ │ │ │ ldr r3, [pc, #352] @ 3bd740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd244 │ │ │ │ ldr r3, [pc, #336] @ 3bd744 │ │ │ │ @@ -371404,111 +371404,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bd764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd244 │ │ │ │ ldr r0, [pc, #256] @ 3bd768 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd068 │ │ │ │ ldr r0, [pc, #232] @ 3bd76c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd0b4 │ │ │ │ ldr r0, [pc, #208] @ 3bd770 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd244 │ │ │ │ ldr r0, [pc, #184] @ 3bd774 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd104 │ │ │ │ ldr r0, [pc, #160] @ 3bd778 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd1f4 │ │ │ │ ldr r0, [pc, #136] @ 3bd77c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd154 │ │ │ │ ldr r0, [pc, #112] @ 3bd780 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd1a4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r8, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, ip, lsr #29 │ │ │ │ addeq sp, lr, r8, lsl lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r4, r0, asr r7 │ │ │ │ - rsbeq r6, r4, r8, asr #13 │ │ │ │ - rsbeq r6, r4, r0, asr #12 │ │ │ │ - strheq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r6, r4, r0, lsr r5 │ │ │ │ - rsbeq r6, r4, r8, lsr #9 │ │ │ │ - strdeq r6, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r6, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq r6, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r4, r0, lsr #9 │ │ │ │ - rsbeq r6, r4, r4, lsl #9 │ │ │ │ - rsbeq r6, r4, r8, ror #8 │ │ │ │ - rsbeq r6, r4, ip, asr #8 │ │ │ │ + ldrdeq r6, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, r4, r0, asr r8 │ │ │ │ + rsbeq r6, r4, r8, asr #15 │ │ │ │ + rsbeq r6, r4, r0, asr #14 │ │ │ │ + strheq r6, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r4, r0, lsr r6 │ │ │ │ + rsbeq r6, r4, r8, lsr #11 │ │ │ │ + strdeq r6, [r4], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r6, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r4, r0, lsr #11 │ │ │ │ + rsbeq r6, r4, r4, lsl #11 │ │ │ │ + rsbeq r6, r4, r8, ror #10 │ │ │ │ + rsbeq r6, r4, ip, asr #10 │ │ │ │ │ │ │ │ 003bd784 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3cadd0 │ │ │ │ │ │ │ │ 003bd790 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca93c │ │ │ │ ldr r0, [pc, #4] @ 3bd7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r9, r8, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3bd8d8 │ │ │ │ ldr r1, [pc, #276] @ 3bd8dc │ │ │ │ @@ -371564,37 +371564,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd7fc │ │ │ │ ldr r0, [pc, #48] @ 3bd8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd7fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r8, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, r8, lsr r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, lr, ip, lsl #12 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r0, ror #12 │ │ │ │ - rsbeq r3, r4, r8, lsl #13 │ │ │ │ + rsbeq r3, r4, r0, ror #14 │ │ │ │ + rsbeq r3, r4, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3bda14 │ │ │ │ ldr r1, [pc, #252] @ 3bda18 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -371643,37 +371643,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bda34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd950 │ │ │ │ ldr r0, [pc, #48] @ 3bda38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bd950 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r4, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, r4, ror #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, lr, r4, asr #9 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r0, lsr r6 │ │ │ │ - rsbeq r3, r4, ip, asr r6 │ │ │ │ + rsbeq r3, r4, r0, lsr r7 │ │ │ │ + rsbeq r3, r4, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed30 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -371724,35 +371724,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #236] @ 3bdc1c │ │ │ │ ldr r1, [pc, #236] @ 3bdc20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #204] @ 3bdc24 │ │ │ │ ldr r1, [pc, #204] @ 3bdc28 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #172] @ 3bdc2c │ │ │ │ ldr r3, [pc, #172] @ 3bdc30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3bdc34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -371771,40 +371771,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r8, lsr #20 │ │ │ │ - rsbeq sp, r1, r0, lsl #23 │ │ │ │ - strdeq r5, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, r1, r0, lsl #23 │ │ │ │ - @ instruction: 0x0061db98 │ │ │ │ - rsbeq sp, r2, r4, lsr #28 │ │ │ │ - strdeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq ip, r9, r8, lsr #22 │ │ │ │ + rsbeq sp, r1, r0, lsl #25 │ │ │ │ + strdeq r5, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r1, r0, lsl #25 │ │ │ │ + @ instruction: 0x0061dc98 │ │ │ │ + rsbeq sp, r2, r4, lsr #30 │ │ │ │ + strdeq r7, [r2], #-8 @ │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r9, r8, ip, asr #10 │ │ │ │ umulleq r2, sp, r0, r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r7, r4, ip, asr #30 │ │ │ │ + rsbeq r8, r4, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3bdebc │ │ │ │ @@ -371870,23 +371870,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3bdee8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdcc8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bdcc8 │ │ │ │ ldr r2, [pc, #328] @ 3bdeec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -371905,15 +371905,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3bdef0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdd7c │ │ │ │ ldr r2, [pc, #224] @ 3bdef4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -371933,54 +371933,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3bdef8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdd7c │ │ │ │ ldr r0, [pc, #120] @ 3bdefc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdcc8 │ │ │ │ ldr r0, [pc, #104] @ 3bdf00 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdcc8 │ │ │ │ ldr r0, [pc, #88] @ 3bdf04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdcc8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ed1b0 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq sp, lr, ip, r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, lr, r8, asr #2 │ │ │ │ @ instruction: 0x000047b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r4, ror #7 │ │ │ │ + rsbeq r3, r4, r4, ror #9 │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ - ldrdeq r3, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ - rsbeq r3, r4, ip, ror r3 │ │ │ │ - strheq r3, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, r4, r4, lsl r3 │ │ │ │ - rsbeq r3, r4, r4, ror r2 │ │ │ │ + rsbeq r3, r4, ip, ror r4 │ │ │ │ + strheq r3, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, r4, r4, lsl r4 │ │ │ │ + rsbeq r3, r4, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3be1fc │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3be200 │ │ │ │ @@ -372046,23 +372046,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3be21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdf78 │ │ │ │ ldr r3, [pc, #432] @ 3be20c │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -372086,22 +372086,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3be224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdf80 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -372133,59 +372133,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3be22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdf80 │ │ │ │ ldr r0, [pc, #116] @ 3be230 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdf80 │ │ │ │ ldr r0, [pc, #92] @ 3be234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdf78 │ │ │ │ ldr r0, [pc, #80] @ 3be238 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bdf80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq ip, [lr], r0 │ │ │ │ umulleq ip, lr, r4, lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r0, lsl #6 │ │ │ │ + rsbeq r3, r4, r0, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - rsbeq r3, r4, r8, lsl #3 │ │ │ │ + rsbeq r3, r4, r8, lsl #5 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - rsbeq r3, r4, r4, lsr #2 │ │ │ │ - rsbeq r3, r4, r8, ror #1 │ │ │ │ - strheq r3, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r3, r4, r8, lsr #2 │ │ │ │ + rsbeq r3, r4, r4, lsr #4 │ │ │ │ + rsbeq r3, r4, r8, ror #3 │ │ │ │ + strheq r3, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r4, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3be574 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3be578 │ │ │ │ @@ -372251,23 +372251,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3be594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be2b4 │ │ │ │ ldr r3, [pc, #500] @ 3be584 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be410 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -372317,22 +372317,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3be5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be39c │ │ │ │ ldr r3, [pc, #272] @ 3be5a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3be3c0 │ │ │ │ ldr r3, [pc, #228] @ 3be58c │ │ │ │ @@ -372348,68 +372348,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3be5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be3c0 │ │ │ │ ldr r0, [pc, #156] @ 3be5ac │ │ │ │ ldr r1, [pc, #100] @ 3be578 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3be570 │ │ │ │ ldr r0, [pc, #124] @ 3be5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #108] @ 3be5b4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be39c │ │ │ │ ldr r0, [pc, #88] @ 3be5b8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be3c0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r4, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, lr, r4, lsr #23 │ │ │ │ addeq ip, lr, r0, ror #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r8, lsr r1 │ │ │ │ + rsbeq r3, r4, r8, lsr r2 │ │ │ │ addeq ip, lr, r4, asr sl │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - rsbeq r2, r4, ip, asr #30 │ │ │ │ + rsbeq r3, r4, ip, asr #32 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbeq r2, r4, r4, lsr pc │ │ │ │ + rsbeq r3, r4, r4, lsr r0 │ │ │ │ addeq ip, lr, ip, lsl #18 │ │ │ │ - ldrdeq r2, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - strheq r2, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r4, r8, lsl pc │ │ │ │ + ldrdeq r3, [r4], #-0 @ │ │ │ │ + strheq r2, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, r4, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3be638 │ │ │ │ ldr r7, [pc, #100] @ 3be63c │ │ │ │ ldr r6, [pc, #100] @ 3be640 │ │ │ │ @@ -372419,31 +372419,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 4186fc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 41744c │ │ │ │ - rsbseq fp, r9, ip, asr pc │ │ │ │ - rsbeq sp, r2, r0, lsr #7 │ │ │ │ - rsbeq r6, r2, r8, ror r5 │ │ │ │ + rsbseq ip, r9, ip, asr r0 │ │ │ │ + rsbeq sp, r2, r0, lsr #9 │ │ │ │ + rsbeq r6, r2, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3be6f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -372451,25 +372451,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3be6f8 │ │ │ │ ldr r1, [pc, #136] @ 3be6fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #116] @ 3be700 │ │ │ │ ldr r1, [pc, #116] @ 3be704 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3be708 │ │ │ │ ldr r2, [pc, #84] @ 3be70c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -372480,21 +372480,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq fp, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, r4, ip, asr #9 │ │ │ │ - @ instruction: 0x0063609c │ │ │ │ - rsbeq sp, r1, r4 │ │ │ │ - rsbeq r5, r6, r0, lsl #5 │ │ │ │ - rsbeq pc, r3, ip, asr #15 │ │ │ │ - ldrdeq sp, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq fp, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r4, ip, asr #11 │ │ │ │ + @ instruction: 0x0063619c │ │ │ │ + rsbeq sp, r1, r4, lsl #2 │ │ │ │ + rsbeq r5, r6, r0, lsl #7 │ │ │ │ + rsbeq pc, r3, ip, asr #17 │ │ │ │ + ldrdeq sp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3be84c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372508,15 +372508,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #240] @ 3be860 │ │ │ │ ldr r3, [pc, #240] @ 3be864 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372553,40 +372553,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be788 │ │ │ │ ldr r0, [pc, #60] @ 3be87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be788 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r9, ip, lsl #28 │ │ │ │ + rsbseq fp, r9, ip, lsl #30 │ │ │ │ addeq ip, lr, r0, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r4, ip, ror #7 │ │ │ │ - rsbeq r5, r3, r0, asr #31 │ │ │ │ + rsbeq r7, r4, ip, ror #9 │ │ │ │ + rsbeq r6, r3, r0, asr #1 │ │ │ │ addeq ip, lr, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, lr, ip, lsl #13 │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r4, lsr #26 │ │ │ │ - rsbeq r2, r4, r4, asr sp │ │ │ │ + rsbeq r2, r4, r4, lsr #28 │ │ │ │ + rsbeq r2, r4, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3be9e8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372601,15 +372601,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #280] @ 3be9fc │ │ │ │ ldr r3, [pc, #280] @ 3bea00 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372656,40 +372656,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be8fc │ │ │ │ ldr r0, [pc, #60] @ 3bea18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3be8fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0079bc9c │ │ │ │ + @ instruction: 0x0079bd9c │ │ │ │ addeq ip, lr, r0, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r4, ip, ror r2 │ │ │ │ - rsbeq r5, r3, r0, asr lr │ │ │ │ + rsbeq r7, r4, ip, ror r3 │ │ │ │ + rsbeq r5, r3, r0, asr pc │ │ │ │ addeq ip, lr, r8, lsr r5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, lr, ip, ror #9 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r2, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r2, r4, r8, lsr #24 │ │ │ │ + strdeq r2, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r4, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3bec34 │ │ │ │ mov r4, r3 │ │ │ │ @@ -372707,15 +372707,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3bec44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #444] @ 3bec48 │ │ │ │ ldr r3, [pc, #444] @ 3bec4c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -372798,46 +372798,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bec64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3beaa4 │ │ │ │ ldr r0, [pc, #76] @ 3bec68 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3beaa4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq fp, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x00635c9c │ │ │ │ - rsbeq r7, r4, ip, asr #1 │ │ │ │ + ldrsbeq fp, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x00635d9c │ │ │ │ + rsbeq r7, r4, ip, asr #3 │ │ │ │ umulleq ip, lr, r0, r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, lr, r4, lsr #6 │ │ │ │ ldrdeq ip, [lr], r0 │ │ │ │ andeq r2, r0, r8, lsl #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r4, r4, asr #30 │ │ │ │ - rsbeq r6, r4, r8, ror pc │ │ │ │ + rsbeq r7, r4, r4, asr #32 │ │ │ │ + rsbeq r7, r4, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3bf66c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -372857,15 +372857,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #2464] @ 3bf684 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3bf368 │ │ │ │ @@ -372888,28 +372888,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3bf694 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [pc, #2288] @ 3bf698 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -372919,15 +372919,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3bf69c │ │ │ │ @@ -372935,15 +372935,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d458 │ │ │ │ mov r0, fp │ │ │ │ @@ -372961,15 +372961,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -372982,15 +372982,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3bf278 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 4185cc │ │ │ │ cmp r5, #10 │ │ │ │ bne 3beeb8 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -373008,15 +373008,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed6c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf14c │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3bf62c │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf26c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -373066,18 +373066,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -373205,22 +373205,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3bf6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bef0c │ │ │ │ mov r0, r6 │ │ │ │ bl 42abd0 │ │ │ │ b 3bef50 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -373247,22 +373247,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3bf6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3beee8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf530 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -373301,21 +373301,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3bf6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3becf8 │ │ │ │ ldr r3, [pc, #772] @ 3bf6f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf078 │ │ │ │ @@ -373341,30 +373341,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3bf6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf078 │ │ │ │ ldr r3, [pc, #584] @ 3bf6fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf0f4 │ │ │ │ @@ -373382,22 +373382,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3bf700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf0f4 │ │ │ │ ldr r3, [pc, #452] @ 3bf6fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf324 │ │ │ │ @@ -373414,53 +373414,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3bf704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf324 │ │ │ │ ldr r0, [pc, #332] @ 3bf708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3becf8 │ │ │ │ ldr r0, [pc, #320] @ 3bf70c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf078 │ │ │ │ ldr r0, [pc, #300] @ 3bf710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf0f4 │ │ │ │ ldr r0, [pc, #288] @ 3bf714 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bef0c │ │ │ │ ldr r0, [pc, #272] @ 3bf718 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3beee8 │ │ │ │ ldr r0, [pc, #252] @ 3bf71c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bf324 │ │ │ │ ldr r0, [pc, #236] @ 3bf720 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3bf724 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -373470,72 +373470,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3bf730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, r0, lsr #17 │ │ │ │ + rsbseq fp, r9, r0, lsr #19 │ │ │ │ addeq ip, lr, r0, lsl #3 │ │ │ │ addeq ip, lr, ip, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, r4, ip, ror lr │ │ │ │ - rsbeq r5, r3, r0, asr sl │ │ │ │ + rsbeq r6, r4, ip, ror pc │ │ │ │ + rsbeq r5, r3, r0, asr fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0x008883b4 │ │ │ │ - @ instruction: 0x00646e9c │ │ │ │ - rsbeq r6, r4, ip, asr lr │ │ │ │ - rsbeq r6, r4, ip, lsr lr │ │ │ │ - strdeq r6, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq fp, r9, r0, ror #13 │ │ │ │ - rsbeq ip, r2, r4, lsr #22 │ │ │ │ - strdeq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r4, r0, lsl #25 │ │ │ │ + @ instruction: 0x00646f9c │ │ │ │ + rsbeq r6, r4, ip, asr pc │ │ │ │ + rsbeq r6, r4, ip, lsr pc │ │ │ │ + strdeq r6, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, r9, r0, ror #15 │ │ │ │ + rsbeq ip, r2, r4, lsr #24 │ │ │ │ + strdeq r5, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r6, r4, r0, lsl #27 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq fp, r9, r4, lsr r5 │ │ │ │ - rsbeq ip, r1, ip, lsl #13 │ │ │ │ - rsbeq r4, r6, r8, lsl #18 │ │ │ │ + rsbseq fp, r9, r4, lsr r6 │ │ │ │ + rsbeq ip, r1, ip, lsl #15 │ │ │ │ + rsbeq r4, r6, r8, lsl #20 │ │ │ │ addeq ip, pc, ip, lsl ip @ │ │ │ │ addeq fp, lr, r4, lsl sp │ │ │ │ - rsbseq fp, r9, r8, lsl #8 │ │ │ │ + rsbseq fp, r9, r8, lsl #10 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq fp, lr, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r0, lsr #10 │ │ │ │ + rsbeq r2, r4, r0, lsr #12 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - rsbeq r2, r4, r8, asr #7 │ │ │ │ + rsbeq r2, r4, r8, asr #9 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - rsbeq r2, r4, r0, asr r2 │ │ │ │ + rsbeq r2, r4, r0, asr r3 │ │ │ │ @ instruction: 0x000049bc │ │ │ │ - rsbeq r2, r4, ip, lsr #7 │ │ │ │ + rsbeq r2, r4, ip, lsr #9 │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - rsbeq r2, r4, ip, asr #7 │ │ │ │ - rsbeq r2, r4, r8, asr #6 │ │ │ │ - strheq r2, [r4], #-4 @ │ │ │ │ - ldrdeq r2, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, r4, r4, asr r3 │ │ │ │ - ldrdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r4, r4, lsl r1 │ │ │ │ - rsbeq r2, r4, r4, lsl r3 │ │ │ │ - ldrdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r4, r8, ror #3 │ │ │ │ - rsbseq sl, r9, r0, ror #29 │ │ │ │ - rsbeq r6, r4, r4, ror #9 │ │ │ │ - rsbeq r6, r4, r0, lsr #11 │ │ │ │ + rsbeq r2, r4, ip, asr #9 │ │ │ │ + rsbeq r2, r4, r8, asr #8 │ │ │ │ + strheq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r2, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, r4, r4, asr r4 │ │ │ │ + ldrdeq r2, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r4, r4, lsl r2 │ │ │ │ + rsbeq r2, r4, r4, lsl r4 │ │ │ │ + ldrdeq r2, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r4, r8, ror #5 │ │ │ │ + rsbseq sl, r9, r0, ror #31 │ │ │ │ + rsbeq r6, r4, r4, ror #11 │ │ │ │ + rsbeq r6, r4, r0, lsr #13 │ │ │ │ │ │ │ │ 003bf734 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca740 │ │ │ │ ldr r0, [pc, #4] @ 3bf74c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq r7, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3bf940 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373544,15 +373544,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #436] @ 3bf94c │ │ │ │ ldr r2, [pc, #436] @ 3bf950 │ │ │ │ ldr r1, [pc, #436] @ 3bf954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373564,28 +373564,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3bf958 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3bf95c │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -373620,15 +373620,15 @@ │ │ │ │ bl 4257ac │ │ │ │ ldr r3, [pc, #180] @ 3bf960 │ │ │ │ ldr r1, [pc, #180] @ 3bf964 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bf8fc │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -373653,26 +373653,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3bf968 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #48] @ 3bf96c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbseq fp, r9, r8, lsl #2 │ │ │ │ - rsbeq r6, r4, r0, asr #10 │ │ │ │ - rsbeq r6, r4, ip, lsr #9 │ │ │ │ + rsbseq fp, r9, r8, lsl #4 │ │ │ │ + rsbeq r6, r4, r0, asr #12 │ │ │ │ + rsbeq r6, r4, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ addeq r7, r8, ip, lsl #21 │ │ │ │ - rsbeq r6, r4, r8, lsr #10 │ │ │ │ + rsbeq r6, r4, r8, lsr #12 │ │ │ │ addeq fp, lr, r4, asr r6 │ │ │ │ - ldrdeq r6, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r6, [r4], #-84 @ 0xffffffac @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - strheq r4, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r4, ip, lsr #28 │ │ │ │ - strdeq r1, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r4, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r4, ip, lsr #30 │ │ │ │ + strdeq r1, [r4], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3c01e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3c01ec │ │ │ │ @@ -373920,23 +373920,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3c0240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bfa18 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3bfb3c │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -374205,45 +374205,45 @@ │ │ │ │ beq 3c0198 │ │ │ │ b 3bfa04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3c0258 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3bfa18 │ │ │ │ umulleq fp, lr, r0, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq fp, lr, r0, ror #8 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq sl, r9, r4, lsr #23 │ │ │ │ - ldrsbeq sl, [r9], #-178 @ 0xffffff4e @ │ │ │ │ - rsbseq sl, r9, r8, lsl ip │ │ │ │ + rsbseq sl, r9, r4, lsr #25 │ │ │ │ + ldrsbeq sl, [r9], #-194 @ 0xffffff3e @ │ │ │ │ + rsbseq sl, r9, r8, lsl sp │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq sl, r9, r6, lsr #23 │ │ │ │ - rsbseq sl, r9, r4, ror fp │ │ │ │ + rsbseq sl, r9, r6, lsr #25 │ │ │ │ + rsbseq sl, r9, r4, ror ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00001ab8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r4, r8, asr pc │ │ │ │ - rsbseq sl, r9, sl, lsl #15 │ │ │ │ + rsbeq r6, r4, r8, asr r0 │ │ │ │ + rsbseq sl, r9, sl, lsl #17 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r5, r4, ip, asr #22 │ │ │ │ + rsbeq r5, r4, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3c0314 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3c0318 │ │ │ │ @@ -374253,15 +374253,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r8, r0 │ │ │ │ bl 4257ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 425740 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -374282,17 +374282,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bd784 │ │ │ │ - rsbseq sl, r9, r0, lsl #12 │ │ │ │ - ldrdeq r4, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #14 │ │ │ │ + ldrdeq r4, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3c04d0 │ │ │ │ ldr ip, [pc, #408] @ 3c04d4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -374321,15 +374321,15 @@ │ │ │ │ bl 4257ac │ │ │ │ ldr r3, [pc, #320] @ 3c04e0 │ │ │ │ ldr r1, [pc, #320] @ 3c04e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75a5d4 │ │ │ │ + bl 75a6cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c0400 │ │ │ │ ldr r2, [pc, #292] @ 3c04e8 │ │ │ │ ldr r3, [pc, #268] @ 3c04d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374379,41 +374379,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c04fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c037c │ │ │ │ ldr r0, [pc, #60] @ 3c0500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c037c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r4, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, lr, ip, asr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r3, r3, r4, asr #29 │ │ │ │ + rsbeq r3, r3, r4, asr #31 │ │ │ │ addeq sl, lr, r8, asr sl │ │ │ │ addeq sl, lr, r4, lsl sl │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r4, ip, lsr #17 │ │ │ │ - rsbeq r5, r4, r8, ror #17 │ │ │ │ + rsbeq r5, r4, ip, lsr #19 │ │ │ │ + rsbeq r5, r4, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3c0610 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -374421,35 +374421,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3c0614 │ │ │ │ ldr r1, [pc, #228] @ 3c0618 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #208] @ 3c061c │ │ │ │ ldr r1, [pc, #208] @ 3c0620 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #176] @ 3c0624 │ │ │ │ ldr r1, [pc, #176] @ 3c0628 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #144] @ 3c062c │ │ │ │ ldr r2, [pc, #144] @ 3c0630 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3c0634 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -374473,86 +374473,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r0, ror #6 │ │ │ │ - rsbeq fp, r1, r4, ror #2 │ │ │ │ - ldrdeq r3, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, r2, r4, lsr r4 │ │ │ │ - rsbeq r4, r2, ip, lsl #12 │ │ │ │ - rsbeq fp, r1, r8, lsr r1 │ │ │ │ - rsbeq fp, r1, ip, asr #2 │ │ │ │ + rsbseq sl, r9, r0, ror #8 │ │ │ │ + rsbeq fp, r1, r4, ror #4 │ │ │ │ + ldrdeq r3, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, r2, r4, lsr r5 │ │ │ │ + rsbeq r4, r2, ip, lsl #14 │ │ │ │ + rsbeq fp, r1, r8, lsr r2 │ │ │ │ + rsbeq fp, r1, ip, asr #4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r5, r4, r0, lsl r8 │ │ │ │ + rsbeq r5, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3c06b4 │ │ │ │ ldr r2, [pc, #92] @ 3c06b8 │ │ │ │ ldr r1, [pc, #92] @ 3c06bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 42c614 │ │ │ │ mov r0, r5 │ │ │ │ bl 428aa8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4186fc │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 41744c │ │ │ │ - rsbseq sl, r9, ip, lsl r2 │ │ │ │ - rsbeq r5, r4, r4, asr r6 │ │ │ │ - rsbeq r5, r4, r0, asr #11 │ │ │ │ + rsbseq sl, r9, ip, lsl r3 │ │ │ │ + rsbeq r5, r4, r4, asr r7 │ │ │ │ + rsbeq r5, r4, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3c0724 │ │ │ │ ldr r2, [pc, #76] @ 3c0728 │ │ │ │ ldr r1, [pc, #76] @ 3c072c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ bl 4257ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 425740 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3bf734 │ │ │ │ - rsbseq sl, r9, r0, lsr #3 │ │ │ │ - @ instruction: 0x0062b298 │ │ │ │ - rsbeq r4, r2, r0, ror r4 │ │ │ │ + rsbseq sl, r9, r0, lsr #5 │ │ │ │ + @ instruction: 0x0062b398 │ │ │ │ + rsbeq r4, r2, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3c07f0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -374563,15 +374563,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov sl, r0 │ │ │ │ bl 4257ac │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 425740 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -374593,17 +374593,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3bd790 │ │ │ │ - rsbseq sl, r9, r8, lsr #2 │ │ │ │ - strdeq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq fp, r2, r0, lsr #4 │ │ │ │ + rsbseq sl, r9, r8, lsr #4 │ │ │ │ + strdeq r4, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, r2, r0, lsr #6 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374913,41 +374913,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0c54 │ │ │ │ ldr r0, [pc, #56] @ 3c0d58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0c54 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r0, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, lr, r0, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, lr, r0, asr #3 │ │ │ │ andeq r1, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r4, lsr #28 │ │ │ │ - rsbeq r0, r4, r0, asr #28 │ │ │ │ + rsbeq r0, r4, r4, lsr #30 │ │ │ │ + rsbeq r0, r4, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3c0e8c │ │ │ │ ldr r1, [pc, #280] @ 3c0e90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374999,41 +374999,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0dac │ │ │ │ ldr r0, [pc, #56] @ 3c0eb0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0dac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r8, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, lr, r8, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, lr, r8, rrx │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r8, lsr #26 │ │ │ │ - rsbeq r0, r4, r4, asr #26 │ │ │ │ + rsbeq r0, r4, r8, lsr #28 │ │ │ │ + rsbeq r0, r4, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3c102c │ │ │ │ ldr r2, [pc, #352] @ 3c1030 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375096,48 +375096,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c104c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c0f04 │ │ │ │ ldr r0, [pc, #72] @ 3c1050 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c0f04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r0, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r0, lsr pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r0, lsl pc │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r4, lsl #25 │ │ │ │ - rsbeq r0, r4, r4, lsl #26 │ │ │ │ + rsbeq r0, r4, r4, lsl #27 │ │ │ │ + rsbeq r0, r4, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3c137c │ │ │ │ ldr r1, [pc, #784] @ 3c1380 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375198,21 +375198,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3c139c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10b8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c10b8 │ │ │ │ ldr r3, [pc, #520] @ 3c13a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -375231,21 +375231,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3c13a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10b0 │ │ │ │ ldr r3, [pc, #408] @ 3c13a8 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1310 │ │ │ │ @@ -375262,22 +375262,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c13ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c10a8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c10a8 │ │ │ │ ldr r3, [pc, #272] @ 3c13b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -375297,68 +375297,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3c13b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10a8 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c10a8 │ │ │ │ b 3c1298 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3c10b0 │ │ │ │ b 3c1190 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3c10b8 │ │ │ │ b 3c110c │ │ │ │ ldr r0, [pc, #124] @ 3c13b8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1284 │ │ │ │ ldr r0, [pc, #108] @ 3c13bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10b0 │ │ │ │ ldr r0, [pc, #96] @ 3c13c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10b8 │ │ │ │ ldr r0, [pc, #84] @ 3c13c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c10a8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e9db0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r9, lr, r0, sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, ip, asr sp │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r0, ror #28 │ │ │ │ + rsbeq r0, r4, r0, ror #30 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - strdeq r0, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r0, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ - rsbeq r0, r4, r8, lsr #22 │ │ │ │ + rsbeq r0, r4, r8, lsr #24 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - rsbeq r0, r4, r4, lsl #22 │ │ │ │ - rsbeq r0, r4, r0, lsr #21 │ │ │ │ - rsbeq r0, r4, ip, lsl ip │ │ │ │ - strdeq r0, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r0, r4, r4, lsl fp │ │ │ │ + rsbeq r0, r4, r4, lsl #24 │ │ │ │ + rsbeq r0, r4, r0, lsr #23 │ │ │ │ + rsbeq r0, r4, ip, lsl sp │ │ │ │ + strdeq r0, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r0, r4, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3c1518 │ │ │ │ ldr lr, [pc, #312] @ 3c151c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375419,41 +375419,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c153c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1420 │ │ │ │ ldr r0, [pc, #56] @ 3c1540 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1420 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, ip, lsl sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ ldrdeq r9, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r4, r0, lsl r9 │ │ │ │ - rsbeq r4, r4, ip, lsr #18 │ │ │ │ + rsbeq r4, r4, r0, lsl sl │ │ │ │ + rsbeq r4, r4, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3c16c4 │ │ │ │ @@ -375515,23 +375515,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c16e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c15bc │ │ │ │ ldr r2, [pc, #100] @ 3c16ec │ │ │ │ ldr r3, [pc, #64] @ 3c16cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -375540,28 +375540,28 @@ │ │ │ │ bne 3c16c0 │ │ │ │ ldr r0, [pc, #68] @ 3c16f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq r9, lr, r8, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r4, ror r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r8, asr r8 │ │ │ │ strheq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r4, r4, ror #15 │ │ │ │ + rsbeq r4, r4, r4, ror #17 │ │ │ │ umulleq r9, lr, r4, r7 │ │ │ │ - rsbeq r4, r4, ip, ror #15 │ │ │ │ + rsbeq r4, r4, ip, ror #17 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3c1724 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -375673,15 +375673,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c19b4 │ │ │ │ ldr r0, [pc, #272] @ 3c19d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 4257b4 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3c180c │ │ │ │ @@ -375711,50 +375711,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c19f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c1834 │ │ │ │ ldr r0, [pc, #88] @ 3c19f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c1834 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bge fee6c46c <__bss_end__@@Base+0xfe0a37d4> │ │ │ │ addeq r9, lr, r8, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r8, lsr #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r9, [lr], r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r9, lr, r8, ror r5 │ │ │ │ - rsbeq r4, r4, r8, lsl r6 │ │ │ │ - ldrsbeq r8, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r4, r8, asr #11 │ │ │ │ - rsbeq lr, sp, r8, lsr #14 │ │ │ │ + rsbeq r4, r4, r8, lsl r7 │ │ │ │ + ldrsbeq r9, [r9], #-4 @ │ │ │ │ + rsbeq r4, r4, r8, asr #13 │ │ │ │ + rsbeq lr, sp, r8, lsr #16 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r4, asr r3 │ │ │ │ - @ instruction: 0x00642394 │ │ │ │ + rsbeq r2, r4, r4, asr r4 │ │ │ │ + @ instruction: 0x00642494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3c1b44 │ │ │ │ @@ -375813,41 +375813,41 @@ │ │ │ │ beq 3c1b28 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c1b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1a78 │ │ │ │ ldr r0, [pc, #56] @ 3c1b68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1a78 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r0, lsl #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r0, asr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r9, lr, ip, r3 │ │ │ │ andeq r4, r0, r4, lsr lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, ip, lsl #15 │ │ │ │ - rsbeq r0, r4, ip, asr #15 │ │ │ │ + rsbeq r0, r4, ip, lsl #17 │ │ │ │ + rsbeq r0, r4, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -375955,48 +375955,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1c88 │ │ │ │ ldr r0, [pc, #72] @ 3c1dbc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1c88 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [lr], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r8, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, ip, lsl #3 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r8, ror #11 │ │ │ │ - rsbeq r0, r4, r8, lsl r6 │ │ │ │ + rsbeq r0, r4, r8, ror #13 │ │ │ │ + rsbeq r0, r4, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3c1f34 │ │ │ │ ldr r1, [pc, #344] @ 3c1f38 │ │ │ │ @@ -376067,39 +376067,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c1f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1e20 │ │ │ │ ldr r0, [pc, #52] @ 3c1f58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c1e20 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r0, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r0, lsr #32 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, lr, r4, ror #31 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r4, asr #9 │ │ │ │ - rsbeq r0, r4, r8, ror #9 │ │ │ │ + rsbeq r0, r4, r4, asr #11 │ │ │ │ + rsbeq r0, r4, r8, ror #11 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3c1dc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -376170,40 +376170,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c20f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c202c │ │ │ │ ldr r0, [pc, #56] @ 3c20f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c202c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umulleq r8, lr, ip, lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r0, ror lr │ │ │ │ addeq r8, lr, r0, ror #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, ip, asr lr │ │ │ │ - rsbeq r3, r4, ip, ror lr │ │ │ │ + rsbeq r3, r4, ip, asr pc │ │ │ │ + rsbeq r3, r4, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3c2280 │ │ │ │ ldr ip, [pc, #364] @ 3c2284 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376276,41 +376276,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c22a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2154 │ │ │ │ ldr r0, [pc, #60] @ 3c22a4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2154 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r8, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r8, ror #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, lr, r4, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r0, lsl sp │ │ │ │ - rsbeq r3, r4, r0, ror sp │ │ │ │ + rsbeq r3, r4, r0, lsl lr │ │ │ │ + rsbeq r3, r4, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3c2c60 │ │ │ │ ldr ip, [pc, #2464] @ 3c2c64 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376413,21 +376413,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3c2c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2304 │ │ │ │ ldr r3, [pc, #2044] @ 3c2c84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3c2340 │ │ │ │ ldr r3, [pc, #2012] @ 3c2c78 │ │ │ │ @@ -376442,21 +376442,21 @@ │ │ │ │ beq 3c2744 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3c2c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2340 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3c27d4 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -376573,32 +376573,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3c2c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c2524 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3c2518 │ │ │ │ mov r8, #1 │ │ │ │ b 3c252c │ │ │ │ ldr r0, [pc, #1404] @ 3c2ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2304 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2518 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3c252c │ │ │ │ @@ -376611,15 +376611,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2c14 │ │ │ │ ldr r0, [pc, #1336] @ 3c2ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c252c │ │ │ │ ldr r3, [pc, #1284] @ 3c2c98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -376662,27 +376662,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3c2cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3c2be8 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3c2b7c │ │ │ │ @@ -376734,23 +376734,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3c2cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -376790,15 +376790,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -376816,15 +376816,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3c2cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c2610 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c252c │ │ │ │ b 3c278c │ │ │ │ @@ -376841,15 +376841,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c2610 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -376865,15 +376865,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3c29d8 │ │ │ │ ldr r0, [pc, #348] @ 3c2cc8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c2524 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2894 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -376890,29 +376890,29 @@ │ │ │ │ beq 3c252c │ │ │ │ b 3c278c │ │ │ │ ldr r0, [pc, #260] @ 3c2ccc │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3c2884 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3c2894 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3c2714 │ │ │ │ b 3c28ec │ │ │ │ ldr r0, [pc, #200] @ 3c2cd0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2988 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3c2cd4 │ │ │ │ ldr r1, [pc, #180] @ 3c2cd8 │ │ │ │ ldr r0, [pc, #180] @ 3c2cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3c2ce0 │ │ │ │ @@ -376933,42 +376933,42 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r4, asr #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r8, [lr], r4 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r8, lsr r5 │ │ │ │ + rsbeq r2, r4, r8, lsr r6 │ │ │ │ andeq r1, r0, r8, lsr #26 │ │ │ │ - rsbeq r2, r4, r0, lsr r5 │ │ │ │ - rsbseq r8, r9, r8, ror r3 │ │ │ │ - rsbseq r8, r9, r8, lsl #6 │ │ │ │ - strdeq r3, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, r4, r0, lsr r6 │ │ │ │ + rsbseq r8, r9, r8, ror r4 │ │ │ │ + rsbseq r8, r9, r8, lsl #8 │ │ │ │ + strdeq r3, [r4], #-152 @ 0xffffff68 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r4, ror #22 │ │ │ │ - rsbeq r2, r4, r8, asr #5 │ │ │ │ + rsbeq r2, r4, r4, ror #24 │ │ │ │ + rsbeq r2, r4, r8, asr #7 │ │ │ │ ldrdeq r8, [lr], r0 │ │ │ │ - rsbeq r2, r4, r4, ror #5 │ │ │ │ + rsbeq r2, r4, r4, ror #7 │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ - rsbeq r2, r4, r8, lsl #4 │ │ │ │ + rsbeq r2, r4, r8, lsl #6 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbeq r2, r4, ip, asr #3 │ │ │ │ + rsbeq r2, r4, ip, asr #5 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r2, r4, r0, lsl r1 │ │ │ │ - rsbeq r2, r4, r4, lsl #3 │ │ │ │ - strdeq r2, [r4], #-16 @ │ │ │ │ - rsbeq r1, r4, ip, lsl pc │ │ │ │ - rsbeq r1, r4, r0, lsl #31 │ │ │ │ - rsbseq r7, r9, ip, lsr #25 │ │ │ │ - @ instruction: 0x0064329c │ │ │ │ - rsbeq r3, r4, r0, lsr #8 │ │ │ │ + rsbeq r2, r4, r0, lsl r2 │ │ │ │ + rsbeq r2, r4, r4, lsl #5 │ │ │ │ + strdeq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r4, ip, lsl r0 │ │ │ │ + rsbeq r2, r4, r0, lsl #1 │ │ │ │ + rsbseq r7, r9, ip, lsr #27 │ │ │ │ + @ instruction: 0x0064339c │ │ │ │ + rsbeq r3, r4, r0, lsr #10 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r7, r9, r8, lsl #25 │ │ │ │ - rsbeq r3, r4, ip, ror r2 │ │ │ │ - rsbeq r3, r4, r0, lsl #8 │ │ │ │ + rsbseq r7, r9, r8, lsl #27 │ │ │ │ + rsbeq r3, r4, ip, ror r3 │ │ │ │ + rsbeq r3, r4, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -377065,39 +377065,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c2eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2e24 │ │ │ │ ldr r0, [pc, #52] @ 3c2ef0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2e24 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r0, rrx │ │ │ │ addeq r8, lr, r4, asr #32 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r0, rrx │ │ │ │ - rsbeq r3, r4, r0, lsl #1 │ │ │ │ + rsbeq r3, r4, r0, ror #2 │ │ │ │ + rsbeq r3, r4, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3c3180 │ │ │ │ ldr r3, [pc, #628] @ 3c3184 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -377140,15 +377140,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c30bc │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r2, [pc, #456] @ 3c3190 │ │ │ │ ldr r3, [pc, #440] @ 3c3184 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -377186,26 +377186,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3c31a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3c2f60 │ │ │ │ ldr r3, [pc, #224] @ 3c31a4 │ │ │ │ @@ -377226,54 +377226,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c31a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2fac │ │ │ │ ldr r0, [pc, #100] @ 3c31ac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c2fac │ │ │ │ ldr r0, [pc, #72] @ 3c31b0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c30a4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r0, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, lr, r4, asr lr │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, ip, lsr r4 @ │ │ │ │ + rsbeq pc, r3, ip, lsr r5 @ │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - rsbeq pc, r3, r8, lsr #8 │ │ │ │ - rsbeq pc, r3, r8, ror r4 @ │ │ │ │ - strheq pc, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r3, r8, lsr #10 │ │ │ │ + rsbeq pc, r3, r8, ror r5 @ │ │ │ │ + strheq pc, [r3], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -377328,15 +377328,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -377346,15 +377346,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -377407,15 +377407,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -377433,30 +377433,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3c34e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3c33f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c34e8 │ │ │ │ ldr r1, [pc, #68] @ 3c34ec │ │ │ │ ldr r0, [pc, #68] @ 3c34f0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377469,19 +377469,19 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r4, lsr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r7, [lr], r4 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, ip, lsl sp │ │ │ │ - rsbeq r2, r4, r0, lsl ip │ │ │ │ - rsbseq r7, r9, r8, lsr #8 │ │ │ │ - rsbeq r2, r4, r8, lsl sl │ │ │ │ - strheq r2, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r4, ip, lsl lr │ │ │ │ + rsbeq r2, r4, r0, lsl sp │ │ │ │ + rsbseq r7, r9, r8, lsr #10 │ │ │ │ + rsbeq r2, r4, r8, lsl fp │ │ │ │ + strheq r2, [r4], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3c370c │ │ │ │ ldr ip, [pc, #508] @ 3c3710 │ │ │ │ @@ -377547,22 +377547,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c372c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3564 │ │ │ │ ldr r3, [pc, #220] @ 3c3720 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c35ac │ │ │ │ ldr r3, [pc, #204] @ 3c3724 │ │ │ │ @@ -377578,79 +377578,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3c3730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c35ac │ │ │ │ ldr r2, [pc, #112] @ 3c3734 │ │ │ │ ldr r3, [pc, #72] @ 3c3710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c3708 │ │ │ │ ldr r0, [pc, #80] @ 3c3738 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #64] @ 3c373c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c35ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, ip, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r4, ror #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008e78b0 │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r8, ror #31 │ │ │ │ - rsbeq lr, r3, r8, ror #30 │ │ │ │ + rsbeq pc, r3, r8, ror #1 │ │ │ │ + rsbeq pc, r3, r8, rrx │ │ │ │ addeq r7, lr, r8, asr r7 │ │ │ │ - rsbeq lr, r3, r8, lsl #31 │ │ │ │ - rsbeq lr, r3, r0, ror pc │ │ │ │ + rsbeq pc, r3, r8, lsl #1 │ │ │ │ + rsbeq pc, r3, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3c3784 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3c37ac │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3778 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3c19f8 │ │ │ │ cmp r4, sl │ │ │ │ bne 3c3784 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -377748,18 +377748,18 @@ │ │ │ │ bne 3c38f4 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c38e4 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c38e4 │ │ │ │ - rsbseq r7, r9, ip, lsl #2 │ │ │ │ - rsbseq r7, r9, r0, asr r5 │ │ │ │ + rsbseq r7, r9, ip, lsl #4 │ │ │ │ + rsbseq r7, r9, r0, asr r6 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r7, r9, r8, asr r4 │ │ │ │ + rsbseq r7, r9, r8, asr r5 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3c3d10 │ │ │ │ ldr ip, [pc, #936] @ 3c3d14 │ │ │ │ @@ -377838,30 +377838,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3c3d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3c39c8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3b6c │ │ │ │ ldr r3, [pc, #564] @ 3c3d34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -377881,21 +377881,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c3d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c3740 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3c39d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377927,23 +377927,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3c3d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c39a4 │ │ │ │ ldr r3, [pc, #268] @ 3c3d44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3b8c │ │ │ │ ldr r3, [pc, #220] @ 3c3d28 │ │ │ │ @@ -377959,67 +377959,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3c3d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3b8c │ │ │ │ ldr r0, [pc, #156] @ 3c3d4c │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c39a4 │ │ │ │ ldr r0, [pc, #132] @ 3c3d50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3ae4 │ │ │ │ ldr r0, [pc, #96] @ 3c3d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3b6c │ │ │ │ ldr r0, [pc, #84] @ 3c3d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3b8c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e74b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r0, lsr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, lr, r4, asr #8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r8, ror #24 │ │ │ │ + rsbeq lr, r3, r8, ror #26 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r3, ip, lsl #26 │ │ │ │ + rsbeq lr, r3, ip, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0063ea90 │ │ │ │ + @ instruction: 0x0063eb90 │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ - rsbeq lr, r3, r8, lsr ip │ │ │ │ - rsbeq lr, r3, r0, asr sl │ │ │ │ - rsbeq lr, r3, r4, lsl #22 │ │ │ │ - strheq lr, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq lr, r3, r0, lsl ip │ │ │ │ + rsbeq lr, r3, r8, lsr sp │ │ │ │ + rsbeq lr, r3, r0, asr fp │ │ │ │ + rsbeq lr, r3, r4, lsl #24 │ │ │ │ + strheq lr, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, r3, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3c4578 │ │ │ │ ldr r3, [pc, #2052] @ 3c457c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378125,19 +378125,19 @@ │ │ │ │ b 3c3eac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3c4270 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3c3eec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3eac │ │ │ │ ldr r3, [pc, #1596] @ 3c458c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -378159,22 +378159,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3c4598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3eac │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3c406c │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -378232,22 +378232,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3c45a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3ff0 │ │ │ │ ldr r1, [pc, #1196] @ 3c45a8 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c3dd8 │ │ │ │ @@ -378268,27 +378268,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3c45ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3dd8 │ │ │ │ ldr r3, [pc, #1036] @ 3c45b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378307,22 +378307,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3c45b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3ef8 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 415b4c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c42f8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378360,24 +378360,24 @@ │ │ │ │ beq 3c4394 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3c45c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3f18 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c44c0 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3c45c4 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -378395,35 +378395,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d9b0 │ │ │ │ ldr r0, [pc, #628] @ 3c45c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3ff0 │ │ │ │ ldr r0, [pc, #608] @ 3c45cc │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3dd8 │ │ │ │ ldr r0, [pc, #584] @ 3c45d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3ef8 │ │ │ │ ldr r0, [pc, #568] @ 3c45d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3f18 │ │ │ │ ldr r3, [pc, #504] @ 3c45b0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c4034 │ │ │ │ ldr r3, [pc, #452] @ 3c4590 │ │ │ │ @@ -378440,27 +378440,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3c45d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4034 │ │ │ │ ldr r0, [pc, #420] @ 3c45dc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c3eac │ │ │ │ ldr r3, [pc, #404] @ 3c45e0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c4238 │ │ │ │ ldr r3, [pc, #304] @ 3c4590 │ │ │ │ @@ -378476,22 +378476,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c45e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4238 │ │ │ │ ldr r3, [pc, #288] @ 3c45e8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c4300 │ │ │ │ ldr r3, [pc, #180] @ 3c4590 │ │ │ │ @@ -378506,72 +378506,72 @@ │ │ │ │ beq 3c4560 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3c45ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4300 │ │ │ │ ldr r0, [pc, #172] @ 3c45f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4034 │ │ │ │ ldr r0, [pc, #160] @ 3c45f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4238 │ │ │ │ ldr r0, [pc, #144] @ 3c45f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4300 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r8, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r8, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008e6fbc │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0063fa98 │ │ │ │ + @ instruction: 0x0063fb98 │ │ │ │ addeq r6, lr, r0, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ - rsbeq pc, r3, r4, lsr #27 │ │ │ │ + rsbeq pc, r3, r4, lsr #29 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - strdeq pc, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0063f99c │ │ │ │ + @ instruction: 0x0063fa9c │ │ │ │ ldrdeq r6, [lr], ip │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq pc, r3, r0, lsl r8 @ │ │ │ │ + rsbeq pc, r3, r0, lsl r9 @ │ │ │ │ addeq r6, lr, r0, lsl #22 │ │ │ │ - rsbeq pc, r3, ip, ror fp @ │ │ │ │ - rsbeq pc, r3, r4, ror #20 │ │ │ │ - rsbeq pc, r3, r8, ror #16 │ │ │ │ - rsbeq pc, r3, r0, asr #15 │ │ │ │ - rsbeq pc, r3, r8, lsl #15 │ │ │ │ - rsbeq pc, r3, r8, ror r6 @ │ │ │ │ + rsbeq pc, r3, ip, ror ip @ │ │ │ │ + rsbeq pc, r3, r4, ror #22 │ │ │ │ + rsbeq pc, r3, r8, ror #18 │ │ │ │ + rsbeq pc, r3, r0, asr #17 │ │ │ │ + rsbeq pc, r3, r8, lsl #17 │ │ │ │ + rsbeq pc, r3, r8, ror r7 @ │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ - rsbeq pc, r3, r8, asr sl @ │ │ │ │ + rsbeq pc, r3, r8, asr fp @ │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq lr, r3, r0, lsr #16 │ │ │ │ - strheq pc, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq pc, r3, ip, ror #19 │ │ │ │ - rsbeq lr, r3, r4, lsr #16 │ │ │ │ + rsbeq lr, r3, r0, lsr #18 │ │ │ │ + strheq pc, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r3, ip, ror #21 │ │ │ │ + rsbeq lr, r3, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3c47d8 │ │ │ │ ldr r3, [pc, #452] @ 3c47dc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -378668,39 +378668,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c47f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4660 │ │ │ │ ldr r0, [pc, #52] @ 3c47fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4660 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r8, ror #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r6, lr, r0, r7 │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00641998 │ │ │ │ - strheq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00641a98 │ │ │ │ + strheq r1, [r4], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c4940 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378757,42 +378757,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c4968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4868 │ │ │ │ ldr r0, [pc, #64] @ 3c496c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4868 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r4, ror #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, ip, lsr #11 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r5, r0, r4, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00641890 │ │ │ │ - strheq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00641990 │ │ │ │ + strheq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3c49a0 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -378863,41 +378863,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4a10 │ │ │ │ ldr r0, [pc, #60] @ 3c4b10 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4a10 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, ip, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, r4, lsl #8 │ │ │ │ andeq r4, r0, r4, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r4, r8, asr r7 │ │ │ │ - rsbeq r1, r4, r0, lsl #15 │ │ │ │ + rsbeq r1, r4, r8, asr r8 │ │ │ │ + rsbeq r1, r4, r0, lsl #17 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3c4b44 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -378968,39 +378968,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4bb8 │ │ │ │ ldr r0, [pc, #52] @ 3c4cac │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4bb8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r0, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r0, lsl #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r6, lr, ip, asr r2 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq pc, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq pc, r3, r4, lsl r4 @ │ │ │ │ + strdeq pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, r3, r4, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3c50e0 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -379104,22 +379104,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3c510c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d90 │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -379143,23 +379143,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3c5114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c4ffc │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -379195,22 +379195,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3c511c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d90 │ │ │ │ ldr r2, [pc, #284] @ 3c5120 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c4f38 │ │ │ │ ldr r2, [pc, #236] @ 3c5104 │ │ │ │ @@ -379228,69 +379228,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3c5124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4f38 │ │ │ │ ldr r0, [pc, #152] @ 3c5128 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d04 │ │ │ │ ldr r0, [pc, #132] @ 3c512c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d90 │ │ │ │ ldr r0, [pc, #116] @ 3c5130 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4d90 │ │ │ │ ldr r0, [pc, #100] @ 3c5134 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c4f38 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, ip, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r8, lsr r1 │ │ │ │ addeq r6, lr, r0, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, r9, ip, asr fp │ │ │ │ + rsbseq r5, r9, ip, asr ip │ │ │ │ addeq r6, lr, r0, ror r0 │ │ │ │ - rsbseq r5, r9, r0, ror #21 │ │ │ │ + rsbseq r5, r9, r0, ror #23 │ │ │ │ andeq r1, r0, r4, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r1, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r1, [r4], #-84 @ 0xffffffac @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ - rsbeq r1, r4, r8, ror #7 │ │ │ │ + rsbeq r1, r4, r8, ror #9 │ │ │ │ andeq r4, r0, r4, asr #13 │ │ │ │ - @ instruction: 0x00641298 │ │ │ │ + @ instruction: 0x00641398 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ - rsbeq r1, r4, r8, lsl #7 │ │ │ │ - strheq r1, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r1, r4, r8, lsr #4 │ │ │ │ - rsbeq r1, r4, r8, lsl #6 │ │ │ │ - rsbeq r1, r4, r4, ror r3 │ │ │ │ + rsbeq r1, r4, r8, lsl #9 │ │ │ │ + strheq r1, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #6 │ │ │ │ + rsbeq r1, r4, r8, lsl #8 │ │ │ │ + rsbeq r1, r4, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -379454,15 +379454,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #132] @ 0x84 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ @@ -379470,15 +379470,15 @@ │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2452] @ 3c5dc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 3c57d0 │ │ │ │ @@ -379549,30 +379549,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strb r3, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ bic r2, sl, #3 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [pc, #2092] @ 3c5dd4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r3, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ @@ -379689,29 +379689,29 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ strb sl, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, sl │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3c55a0 │ │ │ │ ldr r3, [pc, #1544] @ 3c5de0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c5444 │ │ │ │ @@ -379732,26 +379732,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #4] │ │ │ │ str r9, [r4, #8] │ │ │ │ str r9, [r4, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1412] @ 3c5dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c5444 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #2072] @ 0x818 │ │ │ │ tst r2, #1 │ │ │ │ beq 3c5b58 │ │ │ │ @@ -379948,15 +379948,15 @@ │ │ │ │ add r3, r8, r3, lsl #4 │ │ │ │ add r3, r3, #133120 @ 0x20800 │ │ │ │ ldrh r1, [r3, #74] @ 0x4a │ │ │ │ b 3c58a4 │ │ │ │ ldr r0, [pc, #612] @ 3c5dfc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c5444 │ │ │ │ bl 3aa090 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c5964 │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ @@ -380008,21 +380008,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c5e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c5354 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #2072] @ 0x818 │ │ │ │ str r1, [r4, #4] │ │ │ │ tst r3, #1 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -380058,15 +380058,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ bl 3aadd4 │ │ │ │ b 3c59f0 │ │ │ │ ldr r0, [pc, #188] @ 3c5e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c5354 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 3c5e14 │ │ │ │ ldr r1, [pc, #172] @ 3c5e18 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380082,43 +380082,43 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008e5cb0 │ │ │ │ @ instruction: 0x008e5cb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r5, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r5, r9, r4, lsr #13 │ │ │ │ - rsbseq r5, r9, ip, asr r6 │ │ │ │ - rsbseq r5, r9, r8, lsr #12 │ │ │ │ + ldrsheq r5, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r5, r9, r4, lsr #15 │ │ │ │ + rsbseq r5, r9, ip, asr r7 │ │ │ │ + rsbseq r5, r9, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, lr, r0, asr #21 │ │ │ │ - rsbseq r5, r9, r0, lsr #8 │ │ │ │ - rsbseq r5, r9, r8, lsr #6 │ │ │ │ - ldrsbeq r5, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r5, r9, r8, lsr #5 │ │ │ │ + rsbseq r5, r9, r0, lsr #10 │ │ │ │ + rsbseq r5, r9, r8, lsr #8 │ │ │ │ + ldrsbeq r5, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, r9, r8, lsr #7 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r0, asr lr │ │ │ │ + rsbeq lr, r3, r0, asr pc │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - ldrheq r4, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq r4, [r9], #-240 @ 0xffffff10 @ │ │ │ │ bge ff2b8e04 <__bss_end__@@Base+0xfe4f016c> │ │ │ │ - rsbeq lr, r3, r8, asr #22 │ │ │ │ + rsbeq lr, r3, r8, asr #24 │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ - rsbeq lr, r3, r4, asr #19 │ │ │ │ + rsbeq lr, r3, r4, asr #21 │ │ │ │ andeq r2, r0, r7, lsl #27 │ │ │ │ andeq r3, r0, ip, asr #26 │ │ │ │ - rsbeq lr, r3, r4, asr #18 │ │ │ │ - rsbseq r4, r9, r8, ror #22 │ │ │ │ - rsbeq r0, r4, r8, asr r1 │ │ │ │ - rsbseq r4, r9, r0, asr #22 │ │ │ │ - rsbeq r0, r4, r0, lsr r1 │ │ │ │ - strdeq lr, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq lr, r3, r4, asr #20 │ │ │ │ + rsbseq r4, r9, r8, ror #24 │ │ │ │ + rsbeq r0, r4, r8, asr r2 │ │ │ │ + rsbseq r4, r9, r0, asr #24 │ │ │ │ + rsbeq r0, r4, r0, lsr r2 │ │ │ │ + strdeq lr, [r3], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #556] @ 3c6070 │ │ │ │ ldr ip, [pc, #556] @ 3c6074 │ │ │ │ @@ -380242,40 +380242,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c6094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c5e90 │ │ │ │ ldr r0, [pc, #56] @ 3c6098 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c5e90 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008e4fbc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ addeq r4, lr, r8, lsr pc │ │ │ │ andeq r2, r0, ip, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r8, lsr #8 │ │ │ │ - rsbeq r0, r4, r8, asr #8 │ │ │ │ + rsbeq r0, r4, r8, lsr #10 │ │ │ │ + rsbeq r0, r4, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #856] @ 3c640c │ │ │ │ ldr r3, [pc, #856] @ 3c6410 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380371,25 +380371,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c6430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r8, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -380418,43 +380418,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r9} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c6438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c610c │ │ │ │ ldr r0, [pc, #268] @ 3c643c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c610c │ │ │ │ ldr r0, [pc, #232] @ 3c6440 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3c6270 │ │ │ │ ldr r3, [pc, #196] @ 3c6444 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -380473,46 +380473,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c6448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c61a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3c644c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c61a0 │ │ │ │ addeq r4, lr, r8, ror #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r8, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r4, [lr], r0 │ │ │ │ addeq r4, lr, r4, ror ip │ │ │ │ andeq r3, r0, r8, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r3, r8, lsl #6 │ │ │ │ + rsbeq sp, r3, r8, lsl #8 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r3, r8, ror #5 │ │ │ │ - rsbeq sp, r3, r8, lsl r3 │ │ │ │ - rsbeq sp, r3, r4, asr r2 │ │ │ │ + rsbeq sp, r3, r8, ror #7 │ │ │ │ + rsbeq sp, r3, r8, lsl r4 │ │ │ │ + rsbeq sp, r3, r4, asr r3 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq ip, r3, r8, ror #18 │ │ │ │ - rsbeq ip, r3, ip, lsl #19 │ │ │ │ + rsbeq ip, r3, r8, ror #20 │ │ │ │ + rsbeq ip, r3, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1300] @ 0x514 │ │ │ │ ldr r2, [pc, #696] @ 3c6728 │ │ │ │ @@ -380596,21 +380596,21 @@ │ │ │ │ beq 3c6704 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3c6748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ ldr r2, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c609c │ │ │ │ b 3c6510 │ │ │ │ ldr r3, [pc, #316] @ 3c6734 │ │ │ │ @@ -380636,21 +380636,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c6750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ ldr r3, [pc, #208] @ 3c6754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c64dc │ │ │ │ ldr r3, [pc, #168] @ 3c6740 │ │ │ │ @@ -380666,51 +380666,51 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c6758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ ldr r0, [pc, #96] @ 3c675c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ ldr r0, [pc, #84] @ 3c6760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ ldr r0, [pc, #72] @ 3c6764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c64dc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r8, lsr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r4, lr, r8, r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r3, r8, asr #1 │ │ │ │ + rsbeq sp, r3, r8, asr #3 │ │ │ │ andeq r1, r0, r4, ror #12 │ │ │ │ - rsbeq pc, r3, r0, ror #28 │ │ │ │ + rsbeq pc, r3, r0, ror #30 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ - rsbeq sp, r3, r8, asr #32 │ │ │ │ - rsbeq pc, r3, r4, lsr lr @ │ │ │ │ - rsbeq ip, r3, r4, ror #31 │ │ │ │ - rsbeq sp, r3, r8, ror r0 │ │ │ │ + rsbeq sp, r3, r8, asr #2 │ │ │ │ + rsbeq pc, r3, r4, lsr pc @ │ │ │ │ + rsbeq sp, r3, r4, ror #1 │ │ │ │ + rsbeq sp, r3, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c68a8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380767,41 +380767,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c68cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c67d0 │ │ │ │ ldr r0, [pc, #60] @ 3c68d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c67d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umulleq r4, lr, r4, r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, ip, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, r4, asr #12 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq pc, r3, r4, lsr #26 │ │ │ │ + strdeq pc, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #28 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #32 │ │ │ │ addmi ip, r3, #31 │ │ │ │ ldr r3, [pc, #28] @ 3c6904 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -380871,42 +380871,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c6a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6970 │ │ │ │ ldr r0, [pc, #64] @ 3c6a74 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6970 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r4, [lr], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, ip, asr #23 │ │ │ │ - strdeq pc, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, r3, ip, asr #25 │ │ │ │ + strdeq pc, [r3], #-196 @ 0xffffff3c @ │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #10 │ │ │ │ addmi ip, r3, #53 @ 0x35 │ │ │ │ ldr r3, [pc, #28] @ 3c6aa8 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -380971,39 +380971,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c6bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6b04 │ │ │ │ ldr r0, [pc, #52] @ 3c6bf8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6b04 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r4, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, r0, lsl r3 │ │ │ │ @ instruction: 0x00004fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r3, ip, lsl #28 │ │ │ │ - rsbeq ip, r3, ip, asr #28 │ │ │ │ + rsbeq ip, r3, ip, lsl #30 │ │ │ │ + rsbeq ip, r3, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1300] @ 0x514 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381210,23 +381210,23 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3c7a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c6d10 │ │ │ │ add fp, r7, #20480 @ 0x5000 │ │ │ │ b 3c6e1c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6e1c │ │ │ │ @@ -381248,21 +381248,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3c7a0c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e14 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ orr r2, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -381308,22 +381308,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 3c7a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6d90 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7488 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6de8 │ │ │ │ b 3c6e1c │ │ │ │ @@ -381355,22 +381355,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2152] @ 3c7a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6ed4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6e1c │ │ │ │ ldr r3, [pc, #2128] @ 3c7a20 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381389,15 +381389,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2036] @ 3c7a24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6ffc │ │ │ │ add r1, sp, #38 @ 0x26 │ │ │ │ mov r0, r6 │ │ │ │ bl 3adf60 │ │ │ │ @@ -381453,26 +381453,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3c7a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6d80 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c777c │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -381538,15 +381538,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3c7a34 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6ffc │ │ │ │ ldr r2, [pc, #1448] @ 3c7a38 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -381564,27 +381564,27 @@ │ │ │ │ beq 3c788c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1352] @ 3c7a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6de0 │ │ │ │ ldr r0, [pc, #1336] @ 3c7a40 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6f78 │ │ │ │ ldr r3, [pc, #1320] @ 3c7a44 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7138 │ │ │ │ ldr r3, [pc, #1228] @ 3c79fc │ │ │ │ @@ -381603,39 +381603,39 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3c7a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7138 │ │ │ │ ldr r3, [pc, #1184] @ 3c7a4c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c768c │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ b 3c6e48 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6de8 │ │ │ │ b 3c6f94 │ │ │ │ ldr r0, [pc, #1148] @ 3c7a50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6ed4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [fp] │ │ │ │ beq 3c73fc │ │ │ │ ldr r3, [pc, #1116] @ 3c7a54 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381654,27 +381654,27 @@ │ │ │ │ beq 3c79d4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1020] @ 3c7a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c73a4 │ │ │ │ ldr r0, [pc, #1008] @ 3c7a5c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6d80 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3c78f8 │ │ │ │ mov ip, #0 │ │ │ │ b 3c7408 │ │ │ │ ldr r3, [pc, #872] @ 3c79fc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381689,22 +381689,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #884] @ 3c7a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c75b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7684 │ │ │ │ ldr r3, [pc, #768] @ 3c7a08 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381723,21 +381723,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3c7a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7408 │ │ │ │ ldr r2, [pc, #740] @ 3c7a68 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7360 │ │ │ │ @@ -381754,21 +381754,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c7a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7360 │ │ │ │ ldr r2, [pc, #572] @ 3c7a38 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c786c │ │ │ │ ldr r2, [pc, #492] @ 3c79fc │ │ │ │ @@ -381783,55 +381783,55 @@ │ │ │ │ beq 3c7984 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3c7a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c73a4 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c73b0 │ │ │ │ b 3c7700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3c7a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c6d90 │ │ │ │ ldr r0, [pc, #484] @ 3c7a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6de0 │ │ │ │ ldr r0, [pc, #468] @ 3c7a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e14 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 3c7a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c75b8 │ │ │ │ ldr r0, [pc, #432] @ 3c7a84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7138 │ │ │ │ ldr r0, [pc, #416] @ 3c7a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e14 │ │ │ │ ldr r3, [pc, #304] @ 3c7a30 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381849,100 +381849,100 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c7a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7404 │ │ │ │ ldr r0, [pc, #280] @ 3c7a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7360 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3c7a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c73a4 │ │ │ │ ldr r0, [pc, #252] @ 3c7a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7408 │ │ │ │ ldr r0, [pc, #236] @ 3c7a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6e14 │ │ │ │ ldr r0, [pc, #216] @ 3c7aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c7408 │ │ │ │ ldr r0, [pc, #200] @ 3c7aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c73a4 │ │ │ │ umulleq r4, lr, r8, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r8, asr r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, r4, lsl #2 │ │ │ │ andeq r1, r0, r0, lsr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r3, r8, ror r5 │ │ │ │ + rsbeq ip, r3, r8, ror r6 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq ip, r3, r4, asr #7 │ │ │ │ + rsbeq ip, r3, r4, asr #9 │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - rsbeq fp, r3, r4, ror #26 │ │ │ │ + rsbeq fp, r3, r4, ror #28 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq fp, r3, r0, lsl pc │ │ │ │ + rsbeq ip, r3, r0, lsl r0 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - rsbeq fp, r3, r8, lsl #30 │ │ │ │ + rsbeq ip, r3, r8 │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - rsbeq fp, r3, r4, ror sl │ │ │ │ + rsbeq fp, r3, r4, ror fp │ │ │ │ andeq r4, r0, r0, ror #26 │ │ │ │ - rsbeq fp, r3, r4, asr #31 │ │ │ │ + rsbeq ip, r3, r4, asr #1 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ - rsbeq fp, r3, ip, asr #28 │ │ │ │ - rsbeq ip, r3, r4, lsr #32 │ │ │ │ + rsbeq fp, r3, ip, asr #30 │ │ │ │ + rsbeq ip, r3, r4, lsr #2 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ - rsbeq pc, r3, r4, asr #1 │ │ │ │ + rsbeq pc, r3, r4, asr #3 │ │ │ │ andeq r3, r0, r8, ror sp │ │ │ │ - rsbeq fp, r3, ip, lsr #22 │ │ │ │ + rsbeq fp, r3, ip, lsr #24 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq fp, r3, r0, asr #24 │ │ │ │ - rsbeq fp, r3, r0, lsr #15 │ │ │ │ - rsbeq fp, r3, r0, asr r8 │ │ │ │ - rsbeq fp, r3, r0, asr ip │ │ │ │ + rsbeq fp, r3, r0, asr #26 │ │ │ │ + rsbeq fp, r3, r0, lsr #17 │ │ │ │ + rsbeq fp, r3, r0, asr r9 │ │ │ │ + rsbeq fp, r3, r0, asr sp │ │ │ │ andeq r5, r0, r8, asr #1 │ │ │ │ - strdeq fp, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, r3, r0, ror #21 │ │ │ │ - rsbeq fp, r3, r0, lsl r6 │ │ │ │ - strdeq fp, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq fp, r3, r4, ror #22 │ │ │ │ - strheq fp, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq lr, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, r3, ip, lsr #17 │ │ │ │ - rsbeq fp, r3, r0, ror #21 │ │ │ │ - ldrdeq fp, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq fp, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq fp, r3, r0, ror sl │ │ │ │ - strdeq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq fp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r3, r8, lsl r9 │ │ │ │ + strdeq fp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, r3, r0, ror #23 │ │ │ │ + rsbeq fp, r3, r0, lsl r7 │ │ │ │ + strdeq fp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq fp, r3, r4, ror #24 │ │ │ │ + strheq fp, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq lr, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r3, ip, lsr #19 │ │ │ │ + rsbeq fp, r3, r0, ror #23 │ │ │ │ + ldrdeq fp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq fp, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, r3, r0, ror fp │ │ │ │ + strdeq fp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq fp, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, r3, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ sub sp, sp, #412 @ 0x19c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #3988] @ 3c8a5c │ │ │ │ @@ -381996,27 +381996,27 @@ │ │ │ │ bne 3c7f18 │ │ │ │ bl 3adb20 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ ldr sl, [sp, #128] @ 0x80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r5, r9 │ │ │ │ sub r8, r0, r2 │ │ │ │ cmp r8, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ bhi 3c7f48 │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r4, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, #1 │ │ │ │ @@ -382248,15 +382248,15 @@ │ │ │ │ bhi 3c8768 │ │ │ │ mov r3, #22 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ b 3c7c20 │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ add r1, r3, r6, lsl #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ sub r1, r1, #130 @ 0x82 │ │ │ │ bl 3a7fb8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382590,22 +382590,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1408] @ 3c8a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7fb0 │ │ │ │ ldr r1, [pc, #1396] @ 3c8a84 │ │ │ │ b 3c7c6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsr r2, r3, #10 │ │ │ │ ldr r3, [pc, #1380] @ 3c8a88 │ │ │ │ @@ -382784,30 +382784,30 @@ │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strd r0, [ip] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9114 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl r3, r3, #6 │ │ │ │ @@ -382893,30 +382893,30 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #370] @ 0x172 │ │ │ │ add r3, sp, #364 @ 0x16c │ │ │ │ ldrh r8, [r3, #2] │ │ │ │ add r3, r3, #2 │ │ │ │ add r8, r8, r5 │ │ │ │ add r2, sp, #364 @ 0x16c │ │ │ │ @@ -382947,63 +382947,63 @@ │ │ │ │ addeq r3, lr, r0, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, lr, r8, lsr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ bge ff2bba74 <__bss_end__@@Base+0xfe4f2ddc> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r2, lr, r0, asr lr │ │ │ │ - ldrsbeq r2, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, r9, r8, asr #15 │ │ │ │ - @ instruction: 0x00637394 │ │ │ │ + ldrsbeq r2, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r9, r8, asr #17 │ │ │ │ + @ instruction: 0x00637494 │ │ │ │ bge ff2bba90 <__bss_end__@@Base+0xfe4f2df8> │ │ │ │ - rsbseq r2, r9, ip, lsr #7 │ │ │ │ + rsbseq r2, r9, ip, lsr #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ - rsbeq ip, r3, r8, lsr #2 │ │ │ │ + rsbeq ip, r3, r8, lsr #4 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbeq fp, r3, ip, lsr lr │ │ │ │ + rsbeq fp, r3, ip, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq fp, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq fp, [r3], #-204 @ 0xffffff34 @ │ │ │ │ bge ff2bbac0 <__bss_end__@@Base+0xfe4f2e28> │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - strheq fp, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + strheq fp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r0, lsr #20 │ │ │ │ - @ instruction: 0x0063d390 │ │ │ │ - rsbeq fp, r3, r8, ror sl │ │ │ │ - rsbeq r9, r3, r0, lsl r1 │ │ │ │ + @ instruction: 0x0063d490 │ │ │ │ + rsbeq fp, r3, r8, ror fp │ │ │ │ + rsbeq r9, r3, r0, lsl r2 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbeq fp, r3, ip, lsr r3 │ │ │ │ - @ instruction: 0x0063b990 │ │ │ │ - rsbeq sp, r3, r8, lsr #3 │ │ │ │ + rsbeq fp, r3, ip, lsr r4 │ │ │ │ + @ instruction: 0x0063ba90 │ │ │ │ + rsbeq sp, r3, r8, lsr #5 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - rsbeq fp, r3, r0, lsr #22 │ │ │ │ - rsbeq r8, r3, ip, asr #28 │ │ │ │ - rsbeq fp, r3, r8, lsl r9 │ │ │ │ + rsbeq fp, r3, r0, lsr #24 │ │ │ │ + rsbeq r8, r3, ip, asr #30 │ │ │ │ + rsbeq fp, r3, r8, lsl sl │ │ │ │ andeq r2, r0, sl, lsl #27 │ │ │ │ - rsbeq fp, r3, r8, lsr r9 │ │ │ │ - rsbeq fp, r3, ip, lsr #2 │ │ │ │ - rsbeq fp, r3, r4, lsr #19 │ │ │ │ + rsbeq fp, r3, r8, lsr sl │ │ │ │ + rsbeq fp, r3, ip, lsr #4 │ │ │ │ + rsbeq fp, r3, r4, lsr #21 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq fp, r3, r8, asr #1 │ │ │ │ - rsbeq r6, r3, r0, lsl #1 │ │ │ │ - strdeq fp, [r3], #-0 @ │ │ │ │ + rsbeq fp, r3, r8, asr #3 │ │ │ │ + rsbeq r6, r3, r0, lsl #3 │ │ │ │ + strdeq fp, [r3], #-16 @ │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ - @ instruction: 0x00635f90 │ │ │ │ - ldrdeq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00636090 │ │ │ │ + ldrdeq r6, [r3], #-8 @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r3, ip, ror #21 │ │ │ │ - rsbeq r5, r3, ip, lsr #22 │ │ │ │ - rsbseq r0, r9, r8, ror lr │ │ │ │ - rsbeq ip, r3, r4, ror #8 │ │ │ │ - rsbeq ip, r3, r4, lsl sp │ │ │ │ + rsbeq r5, r3, ip, ror #23 │ │ │ │ + rsbeq r5, r3, ip, lsr #24 │ │ │ │ + rsbseq r0, r9, r8, ror pc │ │ │ │ + rsbeq ip, r3, r4, ror #10 │ │ │ │ + rsbeq ip, r3, r4, lsl lr │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldm r2, {r2, r7} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r7, r7, r3 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -383102,30 +383102,30 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ tst r3, #1 │ │ │ │ bne 3c90a8 │ │ │ │ ldr r4, [fp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r4, lsl #2] │ │ │ │ @@ -383243,15 +383243,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9698 │ │ │ │ ldr r0, [pc, #-1144] @ 3c8a9c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add fp, fp, #1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp fp, #16 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 3c8128 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -383332,51 +383332,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1520] @ 3c8aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8bf8 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, r7, r3 │ │ │ │ b 3c8bf8 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ adds r2, r8, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3c8d30 │ │ │ │ ldr r3, [pc, #-1652] @ 3c8aa8 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c883c │ │ │ │ @@ -383394,27 +383394,27 @@ │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1784] @ 3c8aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c883c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [r3, #2888] @ 0xb48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ bl 3ac2d0 │ │ │ │ ldr r3, [pc, #-1816] @ 3c8ab0 │ │ │ │ @@ -383475,22 +383475,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2076] @ 3c8ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8f1c │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae638 │ │ │ │ b 3c81f4 │ │ │ │ ldr r3, [pc, #-2100] @ 3c8abc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -383509,31 +383509,31 @@ │ │ │ │ beq 3c9588 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2204] @ 3c8ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8884 │ │ │ │ ldr r0, [pc, #-2216] @ 3c8ac4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c883c │ │ │ │ str r5, [sp, #396] @ 0x18c │ │ │ │ cmp r6, #167772160 @ 0xa000000 │ │ │ │ bne 3c9230 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ b 3c83cc │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -383564,15 +383564,15 @@ │ │ │ │ bne 3c964c │ │ │ │ ldr r0, [pc, #-2372] @ 3c8ac8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, r4, lsl #2] │ │ │ │ ldr sl, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3c8444 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -383641,32 +383641,32 @@ │ │ │ │ beq 3c97b8 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2720] @ 3c8ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7b4c │ │ │ │ ldr r0, [pc, #-2732] @ 3c8ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8bf8 │ │ │ │ ldr r0, [pc, #-2744] @ 3c8ad8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8884 │ │ │ │ ldr r3, [pc, #-2760] @ 3c8adc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f48 │ │ │ │ @@ -383683,23 +383683,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3c8ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8f48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c988c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ @@ -383711,41 +383711,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2988] @ 3c8ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9420 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3c8ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8f1c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, #0 │ │ │ │ add r2, r3, #14 │ │ │ │ beq 3c9704 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -383755,15 +383755,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 3c9924 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls 3c8028 │ │ │ │ ldrb r3, [sp, #329] @ 0x149 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c8028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -383793,27 +383793,27 @@ │ │ │ │ str r3, [r1, #1584] @ 0x630 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [r1, #1580] @ 0x62c │ │ │ │ b 3c7dcc │ │ │ │ ldr r0, [pc, #-3260] @ 3c8af0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8f1c │ │ │ │ ldr r0, [pc, #-3276] @ 3c8af4 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7b4c │ │ │ │ mvn r0, #0 │ │ │ │ b 3c7fc4 │ │ │ │ ldr r0, [pc, #-3300] @ 3c8af8 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c8f48 │ │ │ │ ldr r3, [pc, #-3316] @ 3c8afc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7fc0 │ │ │ │ @@ -383831,30 +383831,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3424] @ 3c8b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7fc0 │ │ │ │ ldr r0, [pc, #-3436] @ 3c8b04 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7fb0 │ │ │ │ ldr r0, [pc, #-3452] @ 3c8b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c7fc0 │ │ │ │ ldr r3, [pc, #-3464] @ 3c8b0c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9630 │ │ │ │ @@ -383871,28 +383871,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3572] @ 3c8b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9630 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-3588] @ 3c8b14 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9630 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3] │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl 25432c │ │ │ │ @@ -383935,38 +383935,38 @@ │ │ │ │ beq 3c9a20 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3824] @ 3c8b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c80b4 │ │ │ │ ldr r0, [pc, #-3836] @ 3c8b2c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c80b4 │ │ │ │ ldr r3, [pc, #-3876] @ 3c8b30 │ │ │ │ ldr r1, [pc, #-3876] @ 3c8b34 │ │ │ │ ldr r0, [pc, #-3876] @ 3c8b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #-3884] @ 3c8b3c │ │ │ │ @@ -384132,37 +384132,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3c9d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9c28 │ │ │ │ ldr r0, [pc, #48] @ 3c9d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9c28 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, ip, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r1, lr, ip, lsl #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008e11b8 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r4, lsl #11 │ │ │ │ - @ instruction: 0x0063b598 │ │ │ │ + rsbeq fp, r3, r4, lsl #13 │ │ │ │ + @ instruction: 0x0063b698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3c9e8c │ │ │ │ ldr r3, [pc, #288] @ 3c9e90 │ │ │ │ @@ -384218,40 +384218,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c9eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9dac │ │ │ │ ldr r0, [pc, #52] @ 3c9eb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9dac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strheq r1, [lr], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r1, lr, ip, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r1, lr, r8, rrx │ │ │ │ andeq r4, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r0, ror #8 │ │ │ │ - rsbeq fp, r3, r4, lsl #9 │ │ │ │ + rsbeq fp, r3, r0, ror #10 │ │ │ │ + rsbeq fp, r3, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #548] @ 3ca0f0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #544] @ 3ca0f4 │ │ │ │ @@ -384312,15 +384312,15 @@ │ │ │ │ bne 3ca0ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3c9bd8 │ │ │ │ ldr r0, [pc, #328] @ 3ca10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9f28 │ │ │ │ ldr r3, [pc, #316] @ 3ca110 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9f0c │ │ │ │ ldr r3, [pc, #280] @ 3ca100 │ │ │ │ @@ -384336,22 +384336,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3ca118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9f0c │ │ │ │ ldr r3, [pc, #204] @ 3ca11c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9f88 │ │ │ │ ldr r3, [pc, #156] @ 3ca100 │ │ │ │ @@ -384367,49 +384367,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3ca120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9f88 │ │ │ │ ldr r0, [pc, #88] @ 3ca124 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9f0c │ │ │ │ ldr r0, [pc, #72] @ 3ca128 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3c9f88 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, r8, lsr pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r0, lr, r4, ror #29 │ │ │ │ addeq r0, lr, ip, lsl #29 │ │ │ │ - rsbeq ip, r3, r8, lsl #16 │ │ │ │ + rsbeq ip, r3, r8, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, ip, ror #5 │ │ │ │ + rsbeq fp, r3, ip, ror #7 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - rsbeq fp, r3, r4, asr #6 │ │ │ │ - rsbeq fp, r3, ip, lsl #5 │ │ │ │ - rsbeq fp, r3, r8, asr r3 │ │ │ │ + rsbeq fp, r3, r4, asr #8 │ │ │ │ + rsbeq fp, r3, ip, lsl #7 │ │ │ │ + rsbeq fp, r3, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #3508] @ 0xdb4 │ │ │ │ @@ -384505,21 +384505,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca2f8 │ │ │ │ ldr r3, [pc, #256] @ 3ca3e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca33c │ │ │ │ mov r9, #0 │ │ │ │ @@ -384558,45 +384558,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ca404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca2f4 │ │ │ │ ldr r0, [pc, #76] @ 3ca408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca2f4 │ │ │ │ ldr r0, [pc, #64] @ 3ca40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca2f8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, r4, lsr ip │ │ │ │ - ldrsbeq r0, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0063b194 │ │ │ │ + @ instruction: 0x0063b294 │ │ │ │ addeq r0, lr, ip, lsl fp │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq fp, r3, r0, lsl r1 │ │ │ │ - rsbeq fp, r3, r0, asr r1 │ │ │ │ - ldrdeq fp, [r3], #-0 @ │ │ │ │ + rsbeq fp, r3, r0, lsl r2 │ │ │ │ + rsbeq fp, r3, r0, asr r2 │ │ │ │ + ldrdeq fp, [r3], #-16 @ │ │ │ │ │ │ │ │ 003ca410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384771,42 +384771,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ca738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca55c │ │ │ │ ldr r0, [pc, #60] @ 3ca73c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca55c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [lr], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, lr, r4, lsl #17 │ │ │ │ strdeq r0, [lr], ip │ │ │ │ andeq r3, r0, r8, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, r4, ror #28 │ │ │ │ - rsbeq sl, r3, ip, lsl #29 │ │ │ │ + rsbeq sl, r3, r4, ror #30 │ │ │ │ + rsbeq sl, r3, ip, lsl #31 │ │ │ │ │ │ │ │ 003ca740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #392] @ 3ca8e0 │ │ │ │ @@ -384891,38 +384891,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3ca900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca7a0 │ │ │ │ ldr r0, [pc, #48] @ 3ca904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca7a0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, asr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008e06b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, lr, r8, lsl #12 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r8, lsr pc │ │ │ │ - rsbeq fp, r3, r0, asr pc │ │ │ │ + rsbeq ip, r3, r8, lsr r0 │ │ │ │ + rsbeq ip, r3, r0, asr r0 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ sub r1, r1, #16384 @ 0x4000 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385025,26 +385025,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3cada0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caaf4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cac5c │ │ │ │ ldr r2, [pc, #680] @ 3cada4 │ │ │ │ ldr r3, [pc, #628] @ 3cad74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385082,23 +385082,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cadac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca9f0 │ │ │ │ ldr r3, [pc, #484] @ 3cadb0 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385117,26 +385117,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3cadb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca9fc │ │ │ │ ldr r2, [pc, #340] @ 3cadb8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3caaf4 │ │ │ │ ldr r2, [pc, #288] @ 3cad98 │ │ │ │ @@ -385153,84 +385153,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3cadbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caaf4 │ │ │ │ ldr r0, [pc, #200] @ 3cadc0 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca9fc │ │ │ │ ldr r0, [pc, #172] @ 3cadc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caaf4 │ │ │ │ ldr r0, [pc, #140] @ 3cadc8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ca9f0 │ │ │ │ ldr r0, [pc, #124] @ 3cadcc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caaf4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0079e794 │ │ │ │ + @ instruction: 0x0079e894 │ │ │ │ addeq r0, lr, r8, lsl #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq ip, r7, ip, asr #17 │ │ │ │ addeq r0, lr, r8, lsl r4 │ │ │ │ umulleq sp, r8, ip, pc @ │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, r0, ror #24 │ │ │ │ + rsbeq sl, r3, r0, ror #26 │ │ │ │ addeq r0, lr, r0, lsr #6 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ - rsbeq sl, r3, r4, lsl #20 │ │ │ │ + rsbeq sl, r3, r4, lsl #22 │ │ │ │ andeq r5, r0, r4, asr #1 │ │ │ │ - rsbeq sl, r3, r4, asr sl │ │ │ │ + rsbeq sl, r3, r4, asr fp │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ - rsbeq sl, r3, r0, lsr #22 │ │ │ │ - rsbeq sl, r3, r0, lsl #20 │ │ │ │ - rsbeq sl, r3, ip, asr fp │ │ │ │ - strdeq sl, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, r3, r4, asr sl │ │ │ │ + rsbeq sl, r3, r0, lsr #24 │ │ │ │ + rsbeq sl, r3, r0, lsl #22 │ │ │ │ + rsbeq sl, r3, ip, asr ip │ │ │ │ + strdeq sl, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, r3, r4, asr fp │ │ │ │ │ │ │ │ 003cadd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #792] @ 3cb100 │ │ │ │ @@ -385298,27 +385298,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3cb128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caf44 │ │ │ │ ldr r2, [pc, #484] @ 3cb118 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cb010 │ │ │ │ mov r5, #0 │ │ │ │ @@ -385360,22 +385360,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3cb134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cae74 │ │ │ │ ldr r2, [pc, #288] @ 3cb138 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3caf40 │ │ │ │ ldr r2, [pc, #244] @ 3cb120 │ │ │ │ @@ -385392,70 +385392,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3cb13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caf40 │ │ │ │ ldr r0, [pc, #152] @ 3cb140 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caf40 │ │ │ │ ldr r0, [pc, #124] @ 3cb144 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3caf44 │ │ │ │ ldr r0, [pc, #88] @ 3cb148 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cae74 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, ip, lsl r3 │ │ │ │ + rsbseq lr, r9, ip, lsl r4 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq r0, lr, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ umulleq sp, r8, r0, fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0063aa9c │ │ │ │ + @ instruction: 0x0063ab9c │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ muleq r0, r8, sl │ │ │ │ - ldrdeq sl, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq sl, [r3], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ - rsbeq sl, r3, r4, asr #19 │ │ │ │ - rsbeq sl, r3, r4, lsl sl │ │ │ │ - rsbeq sl, r3, r4, asr #18 │ │ │ │ - rsbeq sl, r3, r4, ror #16 │ │ │ │ + rsbeq sl, r3, r4, asr #21 │ │ │ │ + rsbeq sl, r3, r4, lsl fp │ │ │ │ + rsbeq sl, r3, r4, asr #20 │ │ │ │ + rsbeq sl, r3, r4, ror #18 │ │ │ │ │ │ │ │ 003cb14c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -385471,15 +385471,15 @@ │ │ │ │ stm sp, {r1, r3, r6} │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #272] @ 3cb2a4 │ │ │ │ add r5, r6, #133120 @ 0x20800 │ │ │ │ add r7, r6, #134144 @ 0x20c00 │ │ │ │ add sl, r6, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ mov r2, #1440 @ 0x5a0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, r7, #336 @ 0x150 │ │ │ │ str r4, [sl, #2116] @ 0x844 │ │ │ │ str r2, [r3] │ │ │ │ stmib r3, {r0, r6} │ │ │ │ @@ -385497,15 +385497,15 @@ │ │ │ │ bl 253534 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r6, [r4], #20 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3cb1e8 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r4, r5, #116 @ 0x74 │ │ │ │ add r7, r5, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -385513,64 +385513,64 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ bl 3a9d58 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3cb224 │ │ │ │ add r0, r5, #840 @ 0x348 │ │ │ │ bl 3abf34 │ │ │ │ ldr r0, [sl, #3512] @ 0xdb8 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r3, [pc, #88] @ 3cb2ac │ │ │ │ ldr r2, [pc, #88] @ 3cb2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #84] @ 3cb2b4 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, sl, #64 @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8fb0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c1dc0 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ - rsbseq pc, r8, ip, ror r6 @ │ │ │ │ - rsbeq r0, r2, r8, lsl r7 │ │ │ │ - strdeq r9, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq pc, r8, ip, ror r7 @ │ │ │ │ + rsbeq r0, r2, r8, lsl r8 │ │ │ │ + strdeq r9, [r1], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 003cb2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r8, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r8, #2116] @ 0x844 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3cb2ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r4 │ │ │ │ bl 253840 │ │ │ │ add r6, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #852 @ 0x354 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3cb310 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne 3cb2f8 │ │ │ │ add r7, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ @@ -385672,20 +385672,20 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r5, r7, r2, r3 │ │ │ │ bne 3cb524 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r4, r4, #20 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ strb r9, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne 3cb468 │ │ │ │ ldrh r3, [sl] │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3cb4e0 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ @@ -385727,59 +385727,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cb628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cb49c │ │ │ │ ldr r0, [sl, #3508] @ 0xdb4 │ │ │ │ bl 58ed00 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [sl, #2116] @ 0x844 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #92] @ 3cb62c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5960 │ │ │ │ + bl 9b5a58 │ │ │ │ b 3cb4e0 │ │ │ │ ldr r0, [pc, #64] @ 3cb630 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cb49c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sp, ip, lsl sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq pc, [sp], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, sp, r4, lsr r9 @ │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r3, ip, asr r5 │ │ │ │ + rsbeq r8, r3, ip, asr r6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r8, r3, ip, ror #10 │ │ │ │ + rsbeq r8, r3, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ 3cb718 │ │ │ │ ldr ip, [pc, #204] @ 3cb71c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385959,27 +385959,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq sp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq sp, [sl], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #4] @ 3cb930 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ - b 751230 │ │ │ │ + b 751328 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 3cba04 │ │ │ │ ldr lr, [pc, #152] @ 3cba08 │ │ │ │ ldr r4, [pc, #152] @ 3cba0c │ │ │ │ @@ -386242,15 +386242,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 3cba58 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 3cba58 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3cbe90 │ │ │ │ ldr ip, [pc, #240] @ 3cbe94 │ │ │ │ ldr lr, [pc, #240] @ 3cbe98 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -386304,16 +386304,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 3cba58 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 3cba58 │ │ │ │ - rsbseq sp, sl, r3, ror #13 │ │ │ │ - ldrsheq sp, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, sl, r3, ror #15 │ │ │ │ + ldrsheq sp, [sl], #-116 @ 0xffffff8c @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386325,44 +386325,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 3cbed4 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 3cbec4 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cbf08 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b5548 │ │ │ │ + b 9b5640 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b5960 │ │ │ │ + b 9b5a58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3cbe9c │ │ │ │ @@ -386452,25 +386452,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #200] @ 3cc1a8 │ │ │ │ ldr r1, [pc, #200] @ 3cc1ac │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #168] @ 3cc1b0 │ │ │ │ ldr r2, [pc, #168] @ 3cc1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3cc1b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -386481,43 +386481,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #112] @ 3cc1c4 │ │ │ │ ldr r1, [pc, #112] @ 3cc1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007ad29c │ │ │ │ - ldrdeq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r5, ip, asr #16 │ │ │ │ - @ instruction: 0x0061f89c │ │ │ │ - rsbeq r8, r1, r4, ror sl │ │ │ │ + @ instruction: 0x007ad39c │ │ │ │ + ldrdeq pc, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, r5, ip, asr #18 │ │ │ │ + @ instruction: 0x0061f99c │ │ │ │ + rsbeq r8, r1, r4, ror fp │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq sl, r3, r4, lsr #14 │ │ │ │ + rsbeq sl, r3, r4, lsr #16 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ addeq sp, r9, r8, asr #31 │ │ │ │ addeq r4, ip, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386530,28 +386530,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #432] @ 3cc3c8 │ │ │ │ ldr r1, [pc, #432] @ 3cc3cc │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 3cc3d0 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -386561,25 +386561,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #320] @ 3cc3d4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707104 │ │ │ │ + bl 7071fc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 41d458 │ │ │ │ mov r1, sl │ │ │ │ @@ -386599,15 +386599,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -386628,31 +386628,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b546c │ │ │ │ + bl 9b5564 │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sp, sl, r4, ror r1 │ │ │ │ - rsbeq sl, r3, ip, ror #12 │ │ │ │ - rsbeq sl, r3, r8, asr #12 │ │ │ │ - rsbeq pc, r0, r4, ror r4 @ │ │ │ │ - rsbeq r7, r5, ip, ror #13 │ │ │ │ + rsbseq sp, sl, r4, ror r2 │ │ │ │ + rsbeq sl, r3, ip, ror #14 │ │ │ │ + rsbeq sl, r3, r8, asr #14 │ │ │ │ + rsbeq pc, r0, r4, ror r5 @ │ │ │ │ + rsbeq r7, r5, ip, ror #15 │ │ │ │ @ instruction: 0x0089deb8 │ │ │ │ - strheq sl, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq sl, [r3], #-108 @ 0xffffff94 @ │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ umulleq pc, lr, r0, r9 @ │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386721,24 +386721,24 @@ │ │ │ │ bl 58ed00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f52c │ │ │ │ b 3cc4a0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r9, r0 │ │ │ │ bl 255d00 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 58ed00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f58c │ │ │ │ mov r0, r8 │ │ │ │ bl 253840 │ │ │ │ @@ -386763,25 +386763,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3cc628 │ │ │ │ ldr r1, [pc, #136] @ 3cc62c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #116] @ 3cc630 │ │ │ │ ldr r1, [pc, #116] @ 3cc634 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3cc638 │ │ │ │ ldr r2, [pc, #84] @ 3cc63c │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -386792,56 +386792,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, sl, ip, asr #27 │ │ │ │ - rsbeq sl, r3, r8, lsr #5 │ │ │ │ - strheq sl, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq pc, [r0], #-4 @ │ │ │ │ - rsbeq r7, r5, r0, asr r3 │ │ │ │ - @ instruction: 0x0063189c │ │ │ │ - rsbeq pc, r2, ip, lsr #17 │ │ │ │ + rsbseq ip, sl, ip, asr #29 │ │ │ │ + rsbeq sl, r3, r8, lsr #7 │ │ │ │ + strheq sl, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq pc, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r5, r0, asr r4 │ │ │ │ + @ instruction: 0x0063199c │ │ │ │ + rsbeq pc, r2, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 3cc6c0 │ │ │ │ ldr r2, [pc, #104] @ 3cc6c4 │ │ │ │ ldr r1, [pc, #104] @ 3cc6c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 253840 │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3cc6b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5548 │ │ │ │ + bl 9b5640 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58edcc │ │ │ │ - ldrsheq ip, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq sl, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, r3, ip, ror #3 │ │ │ │ + ldrsheq ip, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sl, r3, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 58ed30 │ │ │ │ @@ -386861,26 +386861,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3cc764 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 41d9b0 │ │ │ │ - rsbseq ip, sl, r4, ror #24 │ │ │ │ - rsbeq r8, r1, ip, asr r4 │ │ │ │ - rsbeq pc, r1, r4, asr r2 @ │ │ │ │ + rsbseq ip, sl, r4, ror #26 │ │ │ │ + rsbeq r8, r1, ip, asr r5 │ │ │ │ + rsbeq pc, r1, r4, asr r3 @ │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -386899,43 +386899,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 3cc804 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cbe9c │ │ │ │ - rsbseq ip, sl, r8, lsr #23 │ │ │ │ - rsbeq r8, r1, r0, lsr #7 │ │ │ │ - strheq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq ip, sl, r8, lsr #25 │ │ │ │ + rsbeq r8, r1, r0, lsr #9 │ │ │ │ + strheq pc, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 3cc9d0 │ │ │ │ ldr r2, [pc, #432] @ 3cc9d4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 3cc9d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -386950,15 +386950,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -387027,19 +387027,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq ip, sl, r8, lsr fp │ │ │ │ - rsbeq sl, r3, r0, lsl r0 │ │ │ │ - rsbeq sl, r3, r0, lsr #32 │ │ │ │ - strdeq pc, [r1], #-4 @ │ │ │ │ - ldrdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, sl, r8, lsr ip │ │ │ │ + rsbeq sl, r3, r0, lsl r1 │ │ │ │ + rsbeq sl, r3, r0, lsr #2 │ │ │ │ + strdeq pc, [r1], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r8, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387094,15 +387094,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -387118,30 +387118,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -387152,30 +387152,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9b0 │ │ │ │ mov r0, r4 │ │ │ │ b 3cca64 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [sp], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008de3b0 │ │ │ │ - rsbseq ip, sl, r0, lsr #17 │ │ │ │ - rsbeq lr, r1, r0, asr #29 │ │ │ │ - @ instruction: 0x00618098 │ │ │ │ + rsbseq ip, sl, r0, lsr #19 │ │ │ │ + rsbeq lr, r1, r0, asr #31 │ │ │ │ + @ instruction: 0x00618198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3cce54 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387185,15 +387185,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3ccc84 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -387213,29 +387213,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -387258,30 +387258,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -387297,15 +387297,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -387314,19 +387314,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3ccd44 │ │ │ │ - rsbseq ip, sl, ip, lsr r7 │ │ │ │ - rsbeq lr, r1, ip, asr #26 │ │ │ │ - rsbeq r7, r1, r0, lsr #30 │ │ │ │ + rsbseq ip, sl, ip, lsr r8 │ │ │ │ + rsbeq lr, r1, ip, asr #28 │ │ │ │ + rsbeq r8, r1, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 3cddc0 │ │ │ │ ldr r3, [pc, #3908] @ 3cddc4 │ │ │ │ @@ -387412,15 +387412,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 3cdddc │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 3cdde0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #3588] @ 3cdde4 │ │ │ │ ldr r3, [pc, #3552] @ 3cddc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -387440,15 +387440,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ tst r4, #16 │ │ │ │ bne 3cd264 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -387499,15 +387499,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3cd26c │ │ │ │ @@ -387715,15 +387715,15 @@ │ │ │ │ b 3cd158 │ │ │ │ ldr r1, [pc, #2456] @ 3cde18 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -387738,15 +387738,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -387756,47 +387756,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387804,24 +387804,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387829,15 +387829,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3ccf8c │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -387861,30 +387861,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3cd74c │ │ │ │ @@ -387905,29 +387905,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 3cd930 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -388184,15 +388184,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 9d8d7c │ │ │ │ + bl 9d8e74 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -388305,35 +388305,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 25432c │ │ │ │ b 3cdd00 │ │ │ │ addeq sp, sp, r0, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sl, r1, ror #6 │ │ │ │ + rsbseq ip, sl, r1, ror #8 │ │ │ │ addeq sp, sp, r0, asr pc │ │ │ │ - rsbseq ip, sl, r0, lsl r4 │ │ │ │ - rsbeq lr, r1, r4, lsr sl │ │ │ │ - ldrheq ip, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - strheq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r7, r1, ip, lsl #23 │ │ │ │ + rsbseq ip, sl, r0, lsl r5 │ │ │ │ + rsbeq lr, r1, r4, lsr fp │ │ │ │ + ldrheq ip, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq lr, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, r1, ip, lsl #25 │ │ │ │ addeq sp, sp, ip, lsr lr │ │ │ │ - rsbseq ip, sl, r0, lsr r3 │ │ │ │ - rsbeq lr, r0, r0, ror #12 │ │ │ │ - ldrdeq r6, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, sl, r0, lsr r4 │ │ │ │ + rsbeq lr, r0, r0, ror #14 │ │ │ │ + ldrdeq r6, [r5], #-156 @ 0xffffff64 @ │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbseq ip, sl, r4, asr #4 │ │ │ │ - rsbeq lr, r0, r8, ror r5 │ │ │ │ - strdeq r6, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq ip, sl, r4, asr #6 │ │ │ │ + rsbeq lr, r0, r8, ror r6 │ │ │ │ + strdeq r6, [r5], #-132 @ 0xffffff7c @ │ │ │ │ addeq sp, sp, r4, ror #23 │ │ │ │ - rsbseq fp, sl, sp, ror #30 │ │ │ │ - ldrdeq r7, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, sl, sp, rrx │ │ │ │ + ldrdeq r7, [r1], #-112 @ 0xffffff90 @ │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -388503,15 +388503,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -388524,15 +388524,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -388543,84 +388543,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -388630,28 +388630,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -388660,28 +388660,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -388689,27 +388689,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -388719,27 +388719,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -388747,115 +388747,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -388863,40 +388863,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 3cdf10 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 3cdf10 │ │ │ │ @@ -388922,30 +388922,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9b0 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3cbe9c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #776] @ 3ceabc │ │ │ │ ldr r3, [pc, #720] @ 3cea88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -388970,15 +388970,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #660] @ 3ceacc │ │ │ │ ldr r3, [pc, #588] @ 3cea88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389035,15 +389035,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3cbe9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 3cdf10 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 3cead8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 3cea88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389123,29 +389123,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 3cdefc │ │ │ │ ldrdeq ip, [sp], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq ip, sp, r4, pc @ │ │ │ │ - @ instruction: 0x007ab392 │ │ │ │ + @ instruction: 0x007ab492 │ │ │ │ addeq ip, sp, r4, lsl #30 │ │ │ │ - rsbseq fp, sl, r4, lsl #7 │ │ │ │ + rsbseq fp, sl, r4, lsl #9 │ │ │ │ addeq ip, sp, r0, lsr lr │ │ │ │ addeq ip, sp, r0, ror #27 │ │ │ │ - strheq sp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x007ab294 │ │ │ │ - rsbeq r6, r1, r4, lsl #21 │ │ │ │ - rsbeq sp, r1, r8, lsr r2 │ │ │ │ - rsbseq sl, sl, r8, lsl ip │ │ │ │ - rsbeq r6, r1, r0, lsl r4 │ │ │ │ + strheq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x007ab394 │ │ │ │ + rsbeq r6, r1, r4, lsl #23 │ │ │ │ + rsbeq sp, r1, r8, lsr r3 │ │ │ │ + rsbseq sl, sl, r8, lsl sp │ │ │ │ + rsbeq r6, r1, r0, lsl r5 │ │ │ │ addeq ip, sp, r8, ror #12 │ │ │ │ - rsbseq sl, sl, r4, asr fp │ │ │ │ - rsbeq sp, r1, r4, ror #2 │ │ │ │ - rsbeq r6, r1, r8, lsr r3 │ │ │ │ + rsbseq sl, sl, r4, asr ip │ │ │ │ + rsbeq sp, r1, r4, ror #4 │ │ │ │ + rsbeq r6, r1, r8, lsr r4 │ │ │ │ addeq ip, sp, r4, ror #11 │ │ │ │ addeq ip, sp, r0, lsr #11 │ │ │ │ addeq ip, sp, r8, lsr #10 │ │ │ │ addeq ip, sp, r0, ror #9 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -389175,15 +389175,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf578 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 3cf578 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -389222,15 +389222,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -389240,15 +389240,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -389258,83 +389258,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 3cf260 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -389356,44 +389356,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 2533cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -389401,15 +389401,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -389430,51 +389430,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -389592,15 +389592,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9b0 │ │ │ │ b 3cf0b8 │ │ │ │ @@ -389648,15 +389648,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3cf5b0 │ │ │ │ ldr r1, [pc, #764] @ 3cf5b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 41d9b0 │ │ │ │ b 3cf0b8 │ │ │ │ @@ -389700,15 +389700,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -389716,24 +389716,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -389758,15 +389758,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 3cf5c0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9b0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -389827,30 +389827,30 @@ │ │ │ │ b 3cf1e4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3cf0b8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r4, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, sl, r4, lsl r8 │ │ │ │ - rsbeq ip, r1, r0, lsr lr │ │ │ │ - rsbeq r6, r1, r4 │ │ │ │ + rsbseq sl, sl, r4, lsl r9 │ │ │ │ + rsbeq ip, r1, r0, lsr pc │ │ │ │ + rsbeq r6, r1, r4, lsl #2 │ │ │ │ addeq fp, sp, ip, asr sp │ │ │ │ - @ instruction: 0x007aa190 │ │ │ │ - rsbeq r5, r1, r0, lsl #19 │ │ │ │ - rsbeq ip, r1, r8, lsr #15 │ │ │ │ - rsbseq sl, sl, r0, asr #1 │ │ │ │ - rsbeq ip, r1, r4, asr #13 │ │ │ │ - rsbeq r5, r1, r4, lsr #17 │ │ │ │ - ldrsheq r9, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r5, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, r1, r4, lsl r5 │ │ │ │ - rsbseq r9, sl, r0, lsl lr │ │ │ │ - rsbeq ip, r1, r8, lsl r4 │ │ │ │ - rsbeq r5, r1, ip, ror #11 │ │ │ │ + @ instruction: 0x007aa290 │ │ │ │ + rsbeq r5, r1, r0, lsl #21 │ │ │ │ + rsbeq ip, r1, r8, lsr #17 │ │ │ │ + rsbseq sl, sl, r0, asr #3 │ │ │ │ + rsbeq ip, r1, r4, asr #15 │ │ │ │ + rsbeq r5, r1, r4, lsr #19 │ │ │ │ + ldrsheq r9, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r5, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r1, r4, lsl r6 │ │ │ │ + rsbseq r9, sl, r0, lsl pc │ │ │ │ + rsbeq ip, r1, r8, lsl r5 │ │ │ │ + rsbeq r5, r1, ip, ror #13 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 3cf5f0 │ │ │ │ ldr r0, [pc, #360] @ 3cf74c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -389938,35 +389938,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 3cf790 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq lr, sl, r8, lsr #1 │ │ │ │ - rsbseq r9, sl, r4, ror #27 │ │ │ │ - rsbeq r7, r3, ip, ror r6 │ │ │ │ - rsbeq r7, r3, r0, ror #12 │ │ │ │ - rsbeq r7, r3, r4, asr #12 │ │ │ │ - rsbeq r7, r3, r8, lsr #12 │ │ │ │ - rsbeq r7, r3, ip, lsl #12 │ │ │ │ - strdeq r7, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r7, [r3], #-84 @ 0xffffffac @ │ │ │ │ - strheq r7, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0063759c │ │ │ │ - rsbeq r7, r3, r0, lsl #11 │ │ │ │ - rsbeq r7, r3, r4, ror #10 │ │ │ │ - rsbeq r7, r3, r8, asr #10 │ │ │ │ - rsbeq r7, r3, ip, lsr #10 │ │ │ │ - rsbeq r7, r3, r0, lsl r5 │ │ │ │ - strdeq r7, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r7, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, sl, r8, lsr #3 │ │ │ │ + rsbseq r9, sl, r4, ror #29 │ │ │ │ + rsbeq r7, r3, ip, ror r7 │ │ │ │ + rsbeq r7, r3, r0, ror #14 │ │ │ │ + rsbeq r7, r3, r4, asr #14 │ │ │ │ + rsbeq r7, r3, r8, lsr #14 │ │ │ │ + rsbeq r7, r3, ip, lsl #14 │ │ │ │ + strdeq r7, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r7, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + strheq r7, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0063769c │ │ │ │ + rsbeq r7, r3, r0, lsl #13 │ │ │ │ + rsbeq r7, r3, r4, ror #12 │ │ │ │ + rsbeq r7, r3, r8, asr #12 │ │ │ │ + rsbeq r7, r3, ip, lsr #12 │ │ │ │ + rsbeq r7, r3, r0, lsl r6 │ │ │ │ + strdeq r7, [r3], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r7, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #4] @ 3cf7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq sl, r9, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -390029,22 +390029,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3cf944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cf814 │ │ │ │ ldr r2, [pc, #100] @ 3cf948 │ │ │ │ ldr r3, [pc, #56] @ 3cf920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390052,29 +390052,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf918 │ │ │ │ ldr r0, [pc, #68] @ 3cf94c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, ip, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, sp, ip, lsr r6 │ │ │ │ - rsbeq sp, r5, ip, lsl sl │ │ │ │ + rsbeq sp, r5, ip, lsl fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, sp, r0, lsl #12 │ │ │ │ - rsbeq r7, r3, ip, lsr r4 │ │ │ │ + rsbeq r7, r3, ip, lsr r5 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r7, [r3], #-68 @ 0xffffffbc @ │ │ │ │ addeq fp, sp, r8, lsr r5 │ │ │ │ - rsbeq r7, r3, r0, asr #7 │ │ │ │ + rsbeq r7, r3, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -390156,22 +390156,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3cfb58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cf9d4 │ │ │ │ ldr r2, [pc, #124] @ 3cfb5c │ │ │ │ ldr r3, [pc, #56] @ 3cfb1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390179,45 +390179,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfb14 │ │ │ │ ldr r0, [pc, #92] @ 3cfb60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umulleq fp, sp, ip, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, sl, r1, asr #21 │ │ │ │ + rsbseq r9, sl, r1, asr #23 │ │ │ │ addeq fp, sp, r8, lsl #9 │ │ │ │ - rsbeq r7, r3, r4, lsr #6 │ │ │ │ + rsbeq r7, r3, r4, lsr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, sp, r0, asr #8 │ │ │ │ - rsbeq sp, r5, r0, lsl #16 │ │ │ │ - rsbeq r7, r3, ip, asr #5 │ │ │ │ - ldrdeq r7, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r7, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r3, r0, ror #5 │ │ │ │ - rsbeq sp, sl, r4, lsr ip │ │ │ │ + rsbeq sp, r5, r0, lsl #18 │ │ │ │ + rsbeq r7, r3, ip, asr #7 │ │ │ │ + ldrdeq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r7, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r3, r0, ror #7 │ │ │ │ + rsbeq sp, sl, r4, lsr sp │ │ │ │ andeq r2, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r3, r8, ror #4 │ │ │ │ + rsbeq r7, r3, r8, ror #6 │ │ │ │ addeq fp, sp, ip, lsr r3 │ │ │ │ - rsbeq r7, r3, r4, asr r2 │ │ │ │ + rsbeq r7, r3, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58edcc │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 753eb4 │ │ │ │ + bl 753fac │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 414cb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -390267,15 +390267,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfd54 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r1, [pc, #236] @ 3cfd68 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 3cfc08 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -390307,72 +390307,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3cfd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cfc3c │ │ │ │ ldr r0, [pc, #80] @ 3cfd90 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3cfc3c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r4, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ addeq fp, sp, r4, lsr r2 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - rsbeq pc, lr, ip, lsr #5 │ │ │ │ + rsbeq pc, lr, ip, lsr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq fp, [sp], r8 │ │ │ │ - ldrdeq r7, [r3], #-0 @ │ │ │ │ - rsbeq r7, r3, r0, asr #1 │ │ │ │ + ldrdeq r7, [r3], #-16 @ │ │ │ │ + rsbeq r7, r3, r0, asr #3 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r3, r0, asr r0 │ │ │ │ - rsbeq r7, r3, r8, rrx │ │ │ │ + rsbeq r7, r3, r0, asr r1 │ │ │ │ + rsbeq r7, r3, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 3cfe88 │ │ │ │ ldr r2, [pc, #220] @ 3cfe8c │ │ │ │ ldr r1, [pc, #220] @ 3cfe90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #188] @ 3cfe94 │ │ │ │ ldr r1, [pc, #188] @ 3cfe98 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #156] @ 3cfe9c │ │ │ │ ldr r3, [pc, #156] @ 3cfea0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 3cfea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -390385,35 +390385,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 3cfeb0 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #96] @ 3cfeb4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007a9798 │ │ │ │ - ldrdeq fp, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, r5, r4, asr fp │ │ │ │ - rsbeq fp, r1, r4, lsr #23 │ │ │ │ - rsbeq r4, r1, ip, ror sp │ │ │ │ + @ instruction: 0x007a9898 │ │ │ │ + ldrdeq fp, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r3, r5, r4, asr ip │ │ │ │ + rsbeq fp, r1, r4, lsr #25 │ │ │ │ + rsbeq r4, r1, ip, ror lr │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ addeq sl, r9, r8, ror #7 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ addeq r1, ip, r8, ror #10 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -390428,15 +390428,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #76] @ 3cff4c │ │ │ │ ldr r2, [pc, #76] @ 3cff50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -390447,19 +390447,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, sl, r8, ror r6 │ │ │ │ - @ instruction: 0x0061ba9c │ │ │ │ - rsbeq r4, r1, r4, ror ip │ │ │ │ - rsbeq sp, r2, r4, lsl #31 │ │ │ │ - @ instruction: 0x0062bf94 │ │ │ │ + rsbseq r9, sl, r8, ror r7 │ │ │ │ + @ instruction: 0x0061bb9c │ │ │ │ + rsbeq r4, r1, r4, ror sp │ │ │ │ + rsbeq lr, r2, r4, lsl #1 │ │ │ │ + @ instruction: 0x0062c094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -390546,41 +390546,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #180] @ 3d018c │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 41d458 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d944 │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d0190 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -390590,19 +390590,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 58e47c │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 3d0034 │ │ │ │ - rsbseq r9, sl, r4, lsr #11 │ │ │ │ + rsbseq r9, sl, r4, lsr #13 │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ addeq sl, r9, r4, asr r1 │ │ │ │ - rsbeq r6, r3, r4, lsr #26 │ │ │ │ - rsbeq r6, r3, r0, lsl #26 │ │ │ │ + rsbeq r6, r3, r4, lsr #28 │ │ │ │ + rsbeq r6, r3, r0, lsl #28 │ │ │ │ addeq fp, lr, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -390747,25 +390747,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d0508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d02e0 │ │ │ │ ldr r3, [pc, #228] @ 3d050c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d034c │ │ │ │ ldr r3, [pc, #196] @ 3d0500 │ │ │ │ @@ -390783,53 +390783,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d0510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d034c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d0514 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d02e0 │ │ │ │ ldr r0, [pc, #80] @ 3d0518 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d034c │ │ │ │ addeq sl, sp, ip, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, sp, ip, asr #24 │ │ │ │ addeq sl, sp, r0, ror #23 │ │ │ │ addeq fp, lr, r8, ror sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrsheq r9, [sl], #-16 @ │ │ │ │ + ldrsheq r9, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r6, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r6, r3, r0, asr #19 │ │ │ │ - rsbeq r6, r3, r4, ror r9 │ │ │ │ - rsbeq r6, r3, r8, asr #19 │ │ │ │ + rsbeq r6, r3, r0, asr #21 │ │ │ │ + rsbeq r6, r3, r4, ror sl │ │ │ │ + rsbeq r6, r3, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 3d074c │ │ │ │ ldr r1, [pc, #532] @ 3d0750 │ │ │ │ @@ -390928,60 +390928,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d076c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0594 │ │ │ │ ldr r1, [pc, #104] @ 3d0770 │ │ │ │ ldr r0, [pc, #104] @ 3d0774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d05f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3d0778 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0594 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008da8b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, sp, r0, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r6, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r8, sl, r4, asr #28 │ │ │ │ - strheq r6, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r6, r3, r8, lsl #16 │ │ │ │ + strdeq r6, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, sl, r4, asr #30 │ │ │ │ + strheq r6, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, r3, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 3d093c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -390995,23 +390995,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #372] @ 3d0950 │ │ │ │ ldr r1, [pc, #372] @ 3d0954 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #348] @ 3d0958 │ │ │ │ ldr r3, [pc, #348] @ 3d095c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391073,48 +391073,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0814 │ │ │ │ ldr r0, [pc, #92] @ 3d098c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0814 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r8, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq r8, [sl], #-232 @ 0xffffff18 @ │ │ │ │ addeq sl, sp, r4, ror r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r1, r8, asr #3 │ │ │ │ - rsbeq r4, r1, r0, lsr #7 │ │ │ │ - rsbeq r6, r3, ip, lsl #15 │ │ │ │ - @ instruction: 0x00636798 │ │ │ │ + rsbeq fp, r1, r8, asr #5 │ │ │ │ + rsbeq r4, r1, r0, lsr #9 │ │ │ │ + rsbeq r6, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0x00636898 │ │ │ │ addeq sl, sp, r0, lsr #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ addeq sl, sp, r4, lsr #11 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r3, r0, ror r6 │ │ │ │ - rsbeq r6, r3, ip, ror r6 │ │ │ │ + rsbeq r6, r3, r0, ror r7 │ │ │ │ + rsbeq r6, r3, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -391191,30 +391191,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0b44 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -391258,15 +391258,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -391276,15 +391276,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 3d0d1c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0b30 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0a28 │ │ │ │ ldr r3, [pc, #212] @ 3d0d20 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391303,50 +391303,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d0d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0a20 │ │ │ │ ldr r0, [pc, #96] @ 3d0d28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0b30 │ │ │ │ ldr r0, [pc, #60] @ 3d0d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d0a20 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, ip, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, sp, r0, lsr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq sl, [sp], r8 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r3, r4, asr #7 │ │ │ │ + rsbeq r6, r3, r4, asr #9 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq r6, r3, r4, lsl #6 │ │ │ │ - rsbeq r6, r3, r0, ror #6 │ │ │ │ - strdeq r6, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, r3, r4, lsl #8 │ │ │ │ + rsbeq r6, r3, r0, ror #8 │ │ │ │ + strdeq r6, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -391382,15 +391382,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391400,15 +391400,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -391418,30 +391418,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391449,30 +391449,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391480,15 +391480,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -391496,15 +391496,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -391525,15 +391525,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391543,50 +391543,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -391594,25 +391594,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -391620,15 +391620,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391684,15 +391684,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -391704,15 +391704,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391720,30 +391720,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391751,30 +391751,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391782,30 +391782,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #500] @ 3d1658 │ │ │ │ ldr r3, [pc, #492] @ 3d1654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391829,15 +391829,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -391849,81 +391849,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3d1434 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @@ -392142,15 +392142,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 3d1e80 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392163,15 +392163,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3d1e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1870 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -392214,15 +392214,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392233,15 +392233,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -392266,15 +392266,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -392284,15 +392284,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 3d1858 │ │ │ │ ldr r3, [pc, #604] @ 3d1e74 │ │ │ │ @@ -392327,15 +392327,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 3d1e88 │ │ │ │ @@ -392348,15 +392348,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3d1e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d17fc │ │ │ │ ldr r0, [pc, #392] @ 3d1e90 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 3d16d0 │ │ │ │ @@ -392373,25 +392373,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3d1e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d16d0 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 3cfb9c │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -392412,60 +392412,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 3d1e98 │ │ │ │ ldr r1, [pc, #184] @ 3d1e9c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d17fc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 3d1ea0 │ │ │ │ ldr r1, [pc, #128] @ 3d1ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1870 │ │ │ │ ldr r0, [pc, #100] @ 3d1ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d16d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, sp, r0, lsl #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - rsbseq r7, sl, ip, lsl #28 │ │ │ │ + rsbseq r7, sl, ip, lsl #30 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq r9, sp, r8, ror r5 │ │ │ │ muleq r0, r0, lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r3, r4, asr r7 │ │ │ │ - rsbeq r5, r3, ip, lsr #13 │ │ │ │ - rsbeq r5, r3, r4, ror #8 │ │ │ │ - rsbeq r5, r3, r8, asr #7 │ │ │ │ + rsbeq r5, r3, r4, asr r8 │ │ │ │ + rsbeq r5, r3, ip, lsr #15 │ │ │ │ + rsbeq r5, r3, r4, ror #10 │ │ │ │ + rsbeq r5, r3, r8, asr #9 │ │ │ │ andeq r4, r0, ip, ror #27 │ │ │ │ - strdeq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, r3, r4, asr #6 │ │ │ │ - rsbeq r5, r3, r8, asr #6 │ │ │ │ - rsbeq r5, r3, r0, lsl r3 │ │ │ │ - rsbeq r5, r3, r8, lsl #6 │ │ │ │ - rsbeq r5, r3, r8, asr r2 │ │ │ │ + strdeq r5, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r3, r4, asr #8 │ │ │ │ + rsbeq r5, r3, r8, asr #8 │ │ │ │ + rsbeq r5, r3, r0, lsl r4 │ │ │ │ + rsbeq r5, r3, r8, lsl #8 │ │ │ │ + rsbeq r5, r3, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 58ed30 │ │ │ │ @@ -392592,15 +392592,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 3d2508 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d202c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3d0990 │ │ │ │ b 3d202c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -392622,15 +392622,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -392644,15 +392644,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -392706,15 +392706,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -392722,15 +392722,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 3d2020 │ │ │ │ @@ -392790,15 +392790,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 3d2518 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392809,15 +392809,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d251c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1fcc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 58ed00 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -392837,15 +392837,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 3d2524 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1fcc │ │ │ │ ldr r3, [pc, #84] @ 3d2500 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -392855,34 +392855,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 3d252c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d202c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, r4, lsl pc │ │ │ │ addeq r8, sp, r0, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - @ instruction: 0x007a749c │ │ │ │ - ldrdeq r5, [r3], #-8 @ │ │ │ │ + @ instruction: 0x007a759c │ │ │ │ + ldrdeq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ addeq r8, sp, r4, lsl #22 │ │ │ │ muleq r0, r0, lr │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00634d9c │ │ │ │ - @ instruction: 0x00634c94 │ │ │ │ - rsbeq r4, r3, r0, lsl sp │ │ │ │ - rsbeq r4, r3, r0, lsr #25 │ │ │ │ - rsbseq r7, sl, r0, lsl #1 │ │ │ │ - strheq r4, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00634e9c │ │ │ │ + @ instruction: 0x00634d94 │ │ │ │ + rsbeq r4, r3, r0, lsl lr │ │ │ │ + rsbeq r4, r3, r0, lsr #27 │ │ │ │ + rsbseq r7, sl, r0, lsl #3 │ │ │ │ + strheq r4, [r3], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 3d2b2c │ │ │ │ ldr r1, [pc, #1508] @ 3d2b30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393154,27 +393154,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d2594 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf7a4 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58ed00 │ │ │ │ bl 58f44c │ │ │ │ @@ -393202,15 +393202,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r2, [pc, #324] @ 3d2b9c │ │ │ │ ldr r3, [pc, #212] @ 3d2b30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393222,15 +393222,15 @@ │ │ │ │ b 3cf950 │ │ │ │ ldr r0, [pc, #276] @ 3d2ba0 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d2594 │ │ │ │ ldr r3, [pc, #248] @ 3d2ba4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d28a0 │ │ │ │ ldr r3, [pc, #124] @ 3d2b3c │ │ │ │ @@ -393246,33 +393246,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3d2ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d28a0 │ │ │ │ ldr r0, [pc, #136] @ 3d2bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d28a0 │ │ │ │ ldrdeq r8, [sp], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008d88bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r8, sp, r0, ror #16 │ │ │ │ - rsbseq r6, sl, r0, ror #28 │ │ │ │ + rsbseq r6, sl, r0, ror #30 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ addeq r8, sp, r0, ror #14 │ │ │ │ strdeq r8, [sp], ip │ │ │ │ @ instruction: 0x008d86bc │ │ │ │ addeq r8, sp, r4, ror r6 │ │ │ │ addeq r8, sp, ip, lsl r6 │ │ │ │ addeq r8, sp, r0, ror #11 │ │ │ │ @@ -393282,23 +393282,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ addeq r8, sp, ip, lsl r5 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x000032b0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r3, r8, lsl r8 │ │ │ │ + rsbeq r4, r3, r8, lsl r9 │ │ │ │ addeq r8, sp, r0, lsl r4 │ │ │ │ - rsbseq r6, sl, ip, lsl fp │ │ │ │ - rsbeq r4, r3, r0, lsr #16 │ │ │ │ + rsbseq r6, sl, ip, lsl ip │ │ │ │ + rsbeq r4, r3, r0, lsr #18 │ │ │ │ addeq r8, sp, r4, asr #7 │ │ │ │ - rsbeq r4, r3, ip, lsl #15 │ │ │ │ + rsbeq r4, r3, ip, lsl #17 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbeq r4, r3, ip, ror r4 │ │ │ │ - rsbeq r4, r3, r8, lsl #9 │ │ │ │ + rsbeq r4, r3, ip, ror r5 │ │ │ │ + rsbeq r4, r3, r8, lsl #11 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393317,15 +393317,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3d2c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r7, r9, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -393370,59 +393370,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d2d08 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d2cb8 │ │ │ │ ldr r0, [pc, #32] @ 3d2d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d2cb8 │ │ │ │ ldr r0, [pc, #20] @ 3d2d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d2cb8 │ │ │ │ addeq r8, sp, r4, lsr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r4, r3, r0, lsr r6 │ │ │ │ - rsbeq r4, r3, r4, asr #12 │ │ │ │ + rsbeq r4, r3, r0, lsr r7 │ │ │ │ + rsbeq r4, r3, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3d2e60 │ │ │ │ ldr r2, [pc, #308] @ 3d2e64 │ │ │ │ ldr r1, [pc, #308] @ 3d2e68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #276] @ 3d2e6c │ │ │ │ ldr r1, [pc, #276] @ 3d2e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #244] @ 3d2e74 │ │ │ │ ldr r1, [pc, #244] @ 3d2e78 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #212] @ 3d2e7c │ │ │ │ ldr r1, [pc, #212] @ 3d2e80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 3d2e84 │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393435,55 +393435,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 3d2e8c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7517bc │ │ │ │ + bl 7518b4 │ │ │ │ ldr r3, [pc, #148] @ 3d2e90 │ │ │ │ ldr r1, [pc, #148] @ 3d2e94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [pc, #128] @ 3d2e98 │ │ │ │ ldr r1, [pc, #128] @ 3d2e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r6, sl, r4, ror #19 │ │ │ │ - rsbeq r8, r0, r8, asr r9 │ │ │ │ - ldrdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, r1, r8, lsr #24 │ │ │ │ - rsbeq r1, r1, r0, lsl #28 │ │ │ │ - ldrdeq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r1, r2, ip, asr #2 │ │ │ │ + rsbseq r6, sl, r4, ror #21 │ │ │ │ + rsbeq r8, r0, r8, asr sl │ │ │ │ + ldrdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r1, r8, lsr #26 │ │ │ │ + rsbeq r1, r1, r0, lsl #30 │ │ │ │ + ldrdeq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, r2, ip, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - strheq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - rsbeq r4, r3, r8, lsl #11 │ │ │ │ + rsbeq r4, r3, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addeq r7, r9, r0, ror r4 │ │ │ │ addeq lr, fp, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393494,25 +393494,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3d2f54 │ │ │ │ ldr r1, [pc, #136] @ 3d2f58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #116] @ 3d2f5c │ │ │ │ ldr r1, [pc, #116] @ 3d2f60 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #84] @ 3d2f64 │ │ │ │ ldr r2, [pc, #84] @ 3d2f68 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -393523,21 +393523,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, sl, r0, ror #16 │ │ │ │ - ldrdeq r4, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r1, r2, r4 │ │ │ │ - rsbeq r8, r0, r8, lsr #15 │ │ │ │ - rsbeq r0, r5, r4, lsr #20 │ │ │ │ - rsbeq sl, r2, r0, ror pc │ │ │ │ - rsbeq r8, r2, r0, lsl #31 │ │ │ │ + rsbseq r6, sl, r0, ror #18 │ │ │ │ + ldrdeq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r2, r4, lsl #2 │ │ │ │ + rsbeq r8, r0, r8, lsr #17 │ │ │ │ + rsbeq r0, r5, r4, lsr #22 │ │ │ │ + rsbeq fp, r2, r0, ror r0 │ │ │ │ + rsbeq r9, r2, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -393583,40 +393583,40 @@ │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #20] @ 3d3044 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #12] @ 3d3048 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbeq r4, r3, r0, lsr #7 │ │ │ │ - @ instruction: 0x00634394 │ │ │ │ - rsbeq r4, r3, r8, lsl #7 │ │ │ │ + rsbeq r4, r3, r0, lsr #9 │ │ │ │ + @ instruction: 0x00634494 │ │ │ │ + rsbeq r4, r3, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 3d313c │ │ │ │ ldr r2, [pc, #216] @ 3d3140 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 3d3144 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #184] @ 3d3148 │ │ │ │ ldr r1, [pc, #184] @ 3d314c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3120 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -393646,75 +393646,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 3a9df8 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3abf74 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3d30bc │ │ │ │ - ldrheq r6, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r1, ip, lsl #18 │ │ │ │ - rsbeq r1, r1, r4, ror #21 │ │ │ │ - rsbeq r4, r3, ip, lsl #6 │ │ │ │ - rsbeq r0, r2, r8, lsr lr │ │ │ │ + ldrheq r6, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r1, ip, lsl #20 │ │ │ │ + rsbeq r1, r1, r4, ror #23 │ │ │ │ + rsbeq r4, r3, ip, lsl #8 │ │ │ │ + rsbeq r0, r2, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 3d3218 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 3d321c │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 7582e0 │ │ │ │ + bl 7583d8 │ │ │ │ ldr r2, [pc, #156] @ 3d3220 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 3d3224 │ │ │ │ ldr r1, [pc, #128] @ 3d3228 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #96] @ 3d322c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r6, sl, r4, lsr #11 │ │ │ │ - rsbeq r0, r2, r8, asr sp │ │ │ │ - ldrdeq r4, [r3], #-16 @ │ │ │ │ - ldrdeq r8, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - strheq r1, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r6, sl, r4, lsr #13 │ │ │ │ + rsbeq r0, r2, r8, asr lr │ │ │ │ + ldrdeq r4, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r8, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r1, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3258 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393733,15 +393733,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d3300 │ │ │ │ ldr r1, [pc, #120] @ 3d3304 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 415b4c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 3d32c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393758,17 +393758,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, sl, r4, lsr #9 │ │ │ │ - strdeq r8, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r1, r1, ip, asr #17 │ │ │ │ + rsbseq r6, sl, r4, lsr #11 │ │ │ │ + strdeq r8, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r1, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 3d348c │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393783,15 +393783,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -393802,30 +393802,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -393858,19 +393858,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 58f0a4 │ │ │ │ b 3d3418 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r6, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r6, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ addeq r7, sp, r8, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r1, ip, lsr r6 │ │ │ │ - rsbeq r1, r1, r4, lsl r8 │ │ │ │ + rsbeq r8, r1, ip, lsr r7 │ │ │ │ + rsbeq r1, r1, r4, lsl r9 │ │ │ │ strdeq r7, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393904,29 +393904,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185cc │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3550 │ │ │ │ b 3d34e4 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d3500 │ │ │ │ - ldrsheq r6, [sl], #-16 @ │ │ │ │ - rsbeq r8, r1, ip, asr #8 │ │ │ │ - rsbeq r1, r1, r4, lsr #12 │ │ │ │ + ldrsheq r6, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r1, ip, asr #10 │ │ │ │ + rsbeq r1, r1, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 3d3798 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393941,15 +393941,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -393961,15 +393961,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -393979,71 +393979,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #80] @ 3d37ac │ │ │ │ ldr r3, [pc, #64] @ 3d37a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394053,19 +394053,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, sl, r0, lsl #3 │ │ │ │ + rsbseq r6, sl, r0, lsl #5 │ │ │ │ addeq r7, sp, r0, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r1, r4, asr #7 │ │ │ │ - @ instruction: 0x0061159c │ │ │ │ + rsbeq r8, r1, r4, asr #9 │ │ │ │ + @ instruction: 0x0061169c │ │ │ │ addeq r7, sp, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3d38f8 │ │ │ │ ldr r2, [pc, #304] @ 3d38fc │ │ │ │ @@ -394073,15 +394073,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d388c │ │ │ │ @@ -394095,30 +394095,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 58edcc │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 3d38a8 │ │ │ │ ldr ip, [pc, #180] @ 3d3910 │ │ │ │ ldr r2, [pc, #180] @ 3d3914 │ │ │ │ ldr r1, [pc, #180] @ 3d3918 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 415f5c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 3a9df8 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3abf74 │ │ │ │ @@ -394126,38 +394126,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d3808 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418640 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d38c8 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41744c │ │ │ │ b 3d3854 │ │ │ │ - rsbseq r5, sl, ip, asr #30 │ │ │ │ - rsbeq r3, r3, ip, asr #23 │ │ │ │ - strdeq r0, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r5, sl, r4, lsl #30 │ │ │ │ - rsbeq r8, r1, r4, ror #2 │ │ │ │ - rsbeq r1, r1, ip, lsr r3 │ │ │ │ - ldrheq r5, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r8, r1, r8, lsl r1 │ │ │ │ - strdeq r1, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r6, sl, ip, asr #32 │ │ │ │ + rsbeq r3, r3, ip, asr #25 │ │ │ │ + strdeq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r6, sl, r4 │ │ │ │ + rsbeq r8, r1, r4, ror #4 │ │ │ │ + rsbeq r1, r1, ip, lsr r4 │ │ │ │ + ldrheq r5, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r1, r8, lsl r2 │ │ │ │ + strdeq r1, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 3d3bac │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394173,15 +394173,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 3d3bbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -394197,15 +394197,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -394213,15 +394213,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 3d3bc0 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -394241,53 +394241,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #152] @ 3d3bc4 │ │ │ │ ldr r3, [pc, #132] @ 3d3bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394314,23 +394314,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2555f8 <__printf_chk@plt> │ │ │ │ b 3d3b74 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, sl, r4, ror #27 │ │ │ │ + rsbseq r5, sl, r4, ror #29 │ │ │ │ ldrdeq r7, [sp], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r1, r8, lsl r0 │ │ │ │ - rsbeq r1, r1, ip, ror #3 │ │ │ │ + rsbeq r8, r1, r8, lsl r1 │ │ │ │ + rsbeq r1, r1, ip, ror #5 │ │ │ │ bge fee7e674 <__bss_end__@@Base+0xfe0b59dc> │ │ │ │ strdeq r7, [sp], r0 │ │ │ │ - rsbeq r0, r2, r8, asr #6 │ │ │ │ - rsbeq r3, r3, r0, asr #16 │ │ │ │ + rsbeq r0, r2, r8, asr #8 │ │ │ │ + rsbeq r3, r3, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3d404c │ │ │ │ ldr r2, [pc, #1124] @ 3d4050 │ │ │ │ ldr r1, [pc, #1124] @ 3d4054 │ │ │ │ @@ -394338,15 +394338,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #1088] @ 3d4058 │ │ │ │ ldr r3, [pc, #1088] @ 3d405c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -394354,15 +394354,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d458 │ │ │ │ ldr r1, [pc, #1012] @ 3d4060 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -394370,30 +394370,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d458 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3d4064 │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d458 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -394432,15 +394432,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -394457,15 +394457,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3d3f18 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185cc │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3df0 │ │ │ │ @@ -394477,15 +394477,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 3d407c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e4ec │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -394494,15 +394494,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [pc, #528] @ 3d4080 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 3d4084 │ │ │ │ @@ -394560,24 +394560,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 3d409c │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r2, [pc, #268] @ 3d40a0 │ │ │ │ ldr r1, [pc, #268] @ 3d40a4 │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 41ae90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d4018 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -394610,40 +394610,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 3d40b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d40b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r5, sl, ip, lsr #22 │ │ │ │ - rsbeq r3, r3, ip, lsr #15 │ │ │ │ - ldrdeq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, sl, ip, lsr #24 │ │ │ │ + rsbeq r3, r3, ip, lsr #17 │ │ │ │ + ldrdeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ addeq r6, r9, r0, ror r6 │ │ │ │ - strdeq r3, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - strheq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r3, r8, ror r7 │ │ │ │ - ldrheq r5, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r7, r1, ip, lsl ip │ │ │ │ - strdeq r0, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r5, sl, r0, lsl #18 │ │ │ │ - rsbeq r7, r0, r8, ror #16 │ │ │ │ - rsbeq pc, r4, r4, ror #21 │ │ │ │ + strdeq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, r3, r8, ror r8 │ │ │ │ + ldrheq r5, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, r1, ip, lsl sp │ │ │ │ + strdeq r0, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, sl, r0, lsl #20 │ │ │ │ + rsbeq r7, r0, r8, ror #18 │ │ │ │ + rsbeq pc, r4, r4, ror #23 │ │ │ │ mvneq r0, #1 │ │ │ │ addeq r7, lr, r0, asr #30 │ │ │ │ - strheq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r3, r3, r8, lsl r5 │ │ │ │ - rsbeq r3, r3, r4, lsr r5 │ │ │ │ - ldrheq r5, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, r0, r4, lsr #14 │ │ │ │ - rsbeq pc, r4, r0, lsr #19 │ │ │ │ - rsbeq r0, r1, r0, lsr #23 │ │ │ │ - rsbeq r4, r3, r8, asr lr │ │ │ │ - rsbseq r5, sl, r4, ror #13 │ │ │ │ - rsbeq r3, r3, r4, lsr #6 │ │ │ │ - strheq r8, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r0, [r2], #-8 @ │ │ │ │ + rsbeq r3, r3, r8, lsl r6 │ │ │ │ + rsbeq r3, r3, r4, lsr r6 │ │ │ │ + ldrheq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r0, r4, lsr #16 │ │ │ │ + rsbeq pc, r4, r0, lsr #21 │ │ │ │ + rsbeq r0, r1, r0, lsr #25 │ │ │ │ + rsbeq r4, r3, r8, asr pc │ │ │ │ + rsbseq r5, sl, r4, ror #15 │ │ │ │ + rsbeq r3, r3, r4, lsr #8 │ │ │ │ + strheq r8, [r1], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -394676,15 +394676,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 3d42b0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d4178 │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394713,15 +394713,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 3d42bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d420c │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394761,25 +394761,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 3d42cc │ │ │ │ ldr r0, [pc, #56] @ 3d42d0 │ │ │ │ ldr r2, [pc, #56] @ 3d42d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, r1, r8, lsr r8 │ │ │ │ - rsbeq r0, r1, ip, lsl #20 │ │ │ │ - rsbseq r5, sl, r8, asr #10 │ │ │ │ - rsbeq r7, r1, r4, lsr #15 │ │ │ │ - rsbeq r0, r1, r8, ror r9 │ │ │ │ - rsbseq r5, sl, r4, lsr #9 │ │ │ │ - rsbeq r3, r3, r8, ror #1 │ │ │ │ - rsbeq r3, r3, r0, ror r2 │ │ │ │ - rsbeq r3, r3, r8, asr #1 │ │ │ │ - rsbeq r3, r3, ip, lsr #4 │ │ │ │ + ldrsbeq r5, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r1, r8, lsr r9 │ │ │ │ + rsbeq r0, r1, ip, lsl #22 │ │ │ │ + rsbseq r5, sl, r8, asr #12 │ │ │ │ + rsbeq r7, r1, r4, lsr #17 │ │ │ │ + rsbeq r0, r1, r8, ror sl │ │ │ │ + rsbseq r5, sl, r4, lsr #11 │ │ │ │ + rsbeq r3, r3, r8, ror #3 │ │ │ │ + rsbeq r3, r3, r0, ror r3 │ │ │ │ + rsbeq r3, r3, r8, asr #3 │ │ │ │ + rsbeq r3, r3, ip, lsr #6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 3d43d4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -394789,15 +394789,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -394836,17 +394836,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d40b8 │ │ │ │ - rsbseq r5, sl, r0, lsr #8 │ │ │ │ - rsbeq r7, r1, ip, ror r6 │ │ │ │ - rsbeq r0, r1, r4, asr r8 │ │ │ │ + rsbseq r5, sl, r0, lsr #10 │ │ │ │ + rsbeq r7, r1, ip, ror r7 │ │ │ │ + rsbeq r0, r1, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 3d45b4 │ │ │ │ ldr r3, [pc, #444] @ 3d45b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394879,15 +394879,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 3d45c4 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -394895,15 +394895,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -394912,42 +394912,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #76] @ 3d45c8 │ │ │ │ ldr r3, [pc, #56] @ 3d45b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394958,17 +394958,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d42d8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, r1, r8, lsr r7 │ │ │ │ - ldrheq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, r1, ip, lsl #10 │ │ │ │ + rsbeq r0, r1, r8, lsr r8 │ │ │ │ + ldrheq r5, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r1, ip, lsl #12 │ │ │ │ addeq r6, sp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 3d4fa8 │ │ │ │ mov lr, r2 │ │ │ │ @@ -395057,15 +395057,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -395079,15 +395079,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -395095,30 +395095,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3d4960 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 3d4fc8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -395190,16 +395190,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d4f5c │ │ │ │ ldr r0, [pc, #1684] @ 3d4fe4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ - bl 9db398 │ │ │ │ + b 9a468c │ │ │ │ + bl 9db490 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -395208,15 +395208,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -395224,15 +395224,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -395252,15 +395252,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3aac88 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -395404,15 +395404,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -395439,15 +395439,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -395456,16 +395456,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ - bl 9db398 │ │ │ │ + bl 719118 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -395490,15 +395490,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3d5004 │ │ │ │ ldr r2, [pc, #524] @ 3d5008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 3d4fc8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -395597,39 +395597,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ addeq r6, sp, r4, lsr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, sp, r4, lsl #16 │ │ │ │ addeq r6, sp, ip, lsr #15 │ │ │ │ - rsbseq r5, sl, r8, ror r0 │ │ │ │ - rsbseq r5, sl, r4, rrx │ │ │ │ - strheq r7, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r0, r1, r8, lsr r4 │ │ │ │ + rsbseq r5, sl, r8, ror r1 │ │ │ │ + rsbseq r5, sl, r4, ror #2 │ │ │ │ + strheq r7, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, r1, r8, lsr r5 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ ldrdeq r6, [sp], r4 │ │ │ │ - rsbseq r4, sl, r8, asr #28 │ │ │ │ - rsbeq pc, r1, r4, lsl #12 │ │ │ │ - rsbeq r2, r3, r8, asr #24 │ │ │ │ + rsbseq r4, sl, r8, asr #30 │ │ │ │ + rsbeq pc, r1, r4, lsl #14 │ │ │ │ + rsbeq r2, r3, r8, asr #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ strdeq r6, [sp], r0 │ │ │ │ - rsbeq r2, r3, ip, lsr #23 │ │ │ │ - rsbeq r6, r1, r8, asr #30 │ │ │ │ - rsbeq r0, r1, r0, lsr #2 │ │ │ │ + rsbeq r2, r3, ip, lsr #25 │ │ │ │ + rsbeq r7, r1, r8, asr #32 │ │ │ │ + rsbeq r0, r1, r0, lsr #4 │ │ │ │ bge ff2c7ffc <__bss_end__@@Base+0xfe4ff364> │ │ │ │ - @ instruction: 0x007a4a94 │ │ │ │ - rsbeq r6, r1, ip, ror #25 │ │ │ │ - rsbeq pc, r0, r4, asr #29 │ │ │ │ - rsbseq r4, sl, ip, lsr r9 │ │ │ │ - rsbeq pc, r0, r4, ror #26 │ │ │ │ - rsbeq r6, r1, r4, lsl #23 │ │ │ │ - ldrheq r4, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r4, sl, ip, lsl #15 │ │ │ │ - rsbeq r2, r3, r8, asr #7 │ │ │ │ + @ instruction: 0x007a4b94 │ │ │ │ + rsbeq r6, r1, ip, ror #27 │ │ │ │ + rsbeq pc, r0, r4, asr #31 │ │ │ │ + rsbseq r4, sl, ip, lsr sl │ │ │ │ + rsbeq pc, r0, r4, ror #28 │ │ │ │ + rsbeq r6, r1, r4, lsl #25 │ │ │ │ + ldrheq r4, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r2, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r4, sl, ip, lsl #17 │ │ │ │ + rsbeq r2, r3, r8, asr #9 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3d504c │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3d5064 │ │ │ │ @@ -395753,21 +395753,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d5244 │ │ │ │ cmp ip, r3 │ │ │ │ bne 3d50b8 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3d50f4 │ │ │ │ - ldrsbeq r4, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq r4, [sl], #-108 @ 0xffffff94 @ │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbseq r4, sl, r4, asr #12 │ │ │ │ - rsbeq lr, r1, r0, lsl #28 │ │ │ │ - rsbeq r2, r3, r0, lsl #9 │ │ │ │ + rsbseq r4, sl, r4, asr #14 │ │ │ │ + rsbeq lr, r1, r0, lsl #30 │ │ │ │ + rsbeq r2, r3, r0, lsl #11 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbseq r4, sl, r5, ror #9 │ │ │ │ + rsbseq r4, sl, r5, ror #11 │ │ │ │ bgt 35524c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d6220 │ │ │ │ @@ -395902,15 +395902,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -395970,28 +395970,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -395999,15 +395999,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3d5728 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -396100,22 +396100,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 3d625c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 3d6260 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 3d5870 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396127,30 +396127,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -396161,15 +396161,15 @@ │ │ │ │ beq 3d5a24 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396181,30 +396181,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d5794 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -396311,15 +396311,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -396330,15 +396330,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3d5b54 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -396409,30 +396409,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3d5b80 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -396502,15 +396502,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396521,15 +396521,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396537,15 +396537,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d6128 │ │ │ │ ldr r3, [pc, #1008] @ 3d6274 │ │ │ │ ldr r2, [pc, #1008] @ 3d6278 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -396556,15 +396556,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -396576,15 +396576,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396592,27 +396592,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3d5928 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -396622,15 +396622,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -396638,15 +396638,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d656c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396673,15 +396673,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -396689,16 +396689,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ - bl 9db398 │ │ │ │ + bl 719118 │ │ │ │ + bl 9db490 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3d5940 │ │ │ │ b 3d5954 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3d5cf4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -396713,22 +396713,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 3adbe0 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3d5ce0 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396739,15 +396739,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396755,15 +396755,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d5e7c │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396781,44 +396781,44 @@ │ │ │ │ b 3d5314 │ │ │ │ @ instruction: 0x008d5bb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bge ff2c9238 <__bss_end__@@Base+0xfe5005a0> │ │ │ │ bge ff2c9234 <__bss_end__@@Base+0xfe50059c> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2c9240 <__bss_end__@@Base+0xfe5005a8> │ │ │ │ - ldrsbeq r4, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r1, r4, lsr #10 │ │ │ │ - strdeq pc, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r4, sl, ip, asr #4 │ │ │ │ - rsbseq r4, sl, r8, lsr r2 │ │ │ │ - rsbeq r6, r1, ip, lsl #9 │ │ │ │ - rsbeq pc, r0, r8, asr r6 @ │ │ │ │ + ldrsbeq r4, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, r1, r4, lsr #12 │ │ │ │ + strdeq pc, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r4, sl, ip, asr #6 │ │ │ │ + rsbseq r4, sl, r8, lsr r3 │ │ │ │ + rsbeq r6, r1, ip, lsl #11 │ │ │ │ + rsbeq pc, r0, r8, asr r7 @ │ │ │ │ addeq r5, sp, r8, lsl #15 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r6, r1, r4, lsl #4 │ │ │ │ - ldrdeq pc, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r6, r1, r4, lsl #6 │ │ │ │ + ldrdeq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbseq r3, sl, ip, ror #18 │ │ │ │ - rsbeq r5, r1, r0, asr #23 │ │ │ │ - @ instruction: 0x0060ed98 │ │ │ │ - @ instruction: 0x007a3894 │ │ │ │ - rsbeq r5, r1, ip, ror #21 │ │ │ │ - rsbeq lr, r0, r4, asr #25 │ │ │ │ + rsbseq r3, sl, ip, ror #20 │ │ │ │ + rsbeq r5, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x0060ee98 │ │ │ │ + @ instruction: 0x007a3994 │ │ │ │ + rsbeq r5, r1, ip, ror #23 │ │ │ │ + rsbeq lr, r0, r4, asr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r3, sl, r0, asr r2 │ │ │ │ - rsbeq r0, r3, ip, lsl #29 │ │ │ │ + rsbseq r3, sl, r0, asr r3 │ │ │ │ + rsbeq r0, r3, ip, lsl #31 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbseq r3, sl, ip, lsr #4 │ │ │ │ - rsbeq r0, r3, r8, ror #28 │ │ │ │ + rsbseq r3, sl, ip, lsr #6 │ │ │ │ + rsbeq r0, r3, r8, ror #30 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - rsbeq r0, r3, r8, ror #27 │ │ │ │ - rsbeq r1, r3, r8, lsl r0 │ │ │ │ - rsbseq r3, sl, r0, lsl #3 │ │ │ │ - rsbeq r0, r3, r4, asr #27 │ │ │ │ - rsbeq r1, r3, r8, lsl r0 │ │ │ │ + rsbeq r0, r3, r8, ror #29 │ │ │ │ + rsbeq r1, r3, r8, lsl r1 │ │ │ │ + rsbseq r3, sl, r0, lsl #5 │ │ │ │ + rsbeq r0, r3, r4, asr #29 │ │ │ │ + rsbeq r1, r3, r8, lsl r1 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 3ac444 │ │ │ │ @@ -397059,15 +397059,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -397081,15 +397081,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -397100,42 +397100,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3d6604 │ │ │ │ ldr r3, [pc, #2912] @ 3d7310 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d6604 │ │ │ │ ldr r2, [pc, #2896] @ 3d7314 │ │ │ │ @@ -397149,15 +397149,15 @@ │ │ │ │ bne 3d7eec │ │ │ │ ldr r1, [pc, #2864] @ 3d7318 │ │ │ │ ldr r0, [pc, #2864] @ 3d731c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 58ed00 │ │ │ │ @@ -397248,15 +397248,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -397266,15 +397266,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -397282,15 +397282,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3d6604 │ │ │ │ ldr r2, [pc, #2344] @ 3d7344 │ │ │ │ ldr r3, [pc, #2260] @ 3d72f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -397311,15 +397311,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -397330,15 +397330,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -397347,15 +397347,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [pc, #2104] @ 3d7354 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3d72a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -397370,15 +397370,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -397386,15 +397386,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -397405,30 +397405,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3d2c58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d6604 │ │ │ │ @@ -397436,30 +397436,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -397468,15 +397468,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -397485,15 +397485,15 @@ │ │ │ │ bl 3d3580 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -397502,15 +397502,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397518,25 +397518,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -397544,15 +397544,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397563,15 +397563,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d391c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -397580,15 +397580,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397596,15 +397596,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 3d7358 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 3d73bc │ │ │ │ @@ -397643,15 +397643,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -397662,30 +397662,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 3d6604 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397730,15 +397730,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 3d7380 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3d6604 │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397760,27 +397760,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3d7164 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -397804,27 +397804,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 3d7214 │ │ │ │ b 3d6604 │ │ │ │ @@ -397855,75 +397855,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2555f8 <__printf_chk@plt> │ │ │ │ addeq r4, sp, r4, asr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, sp, r4, lsr r8 │ │ │ │ addeq r4, sp, r0, lsl r8 │ │ │ │ - rsbseq r3, sl, r4, asr r0 │ │ │ │ - rsbseq r3, sl, r4, lsr #1 │ │ │ │ - rsbeq r5, r1, r0, lsl #6 │ │ │ │ - ldrdeq lr, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, sl, r4, asr r1 │ │ │ │ + rsbseq r3, sl, r4, lsr #3 │ │ │ │ + rsbeq r5, r1, r0, lsl #8 │ │ │ │ + ldrdeq lr, [r0], #-84 @ 0xffffffac @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r4, sp, r8, asr r6 │ │ │ │ - strdeq sp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r3, ip, asr #29 │ │ │ │ + strdeq sp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r3, ip, asr #31 │ │ │ │ strdeq r4, [sp], ip │ │ │ │ bgt 357350 │ │ │ │ bgt 35732c │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbseq r2, sl, lr, asr lr │ │ │ │ + rsbseq r2, sl, lr, asr pc │ │ │ │ addeq r4, sp, r8, ror #9 │ │ │ │ - ldrheq r2, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r5, r1, ip │ │ │ │ - rsbeq lr, r0, r4, ror #3 │ │ │ │ + ldrheq r2, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, r1, ip, lsl #2 │ │ │ │ + rsbeq lr, r0, r4, ror #5 │ │ │ │ addeq r4, sp, r0, lsl #8 │ │ │ │ - rsbseq r2, sl, ip, asr #25 │ │ │ │ - rsbeq r4, r1, r4, lsr #30 │ │ │ │ - strdeq lr, [r0], #-12 @ │ │ │ │ + rsbseq r2, sl, ip, asr #27 │ │ │ │ + rsbeq r5, r1, r4, lsr #32 │ │ │ │ + strdeq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ blt ff396ee0 <__bss_end__@@Base+0xfe5ce248> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ addeq r3, sp, ip, ror #29 │ │ │ │ - strheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r0, [r3], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x008d3ebc │ │ │ │ - rsbseq r2, sl, r4, lsl #15 │ │ │ │ - rsbeq r4, r1, r0, ror #19 │ │ │ │ - strheq sp, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, sl, r4, lsl #17 │ │ │ │ + rsbeq r4, r1, r0, ror #21 │ │ │ │ + strheq sp, [r0], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbseq r2, sl, r8, lsr #12 │ │ │ │ - rsbeq r4, r1, r0, lsl #17 │ │ │ │ - rsbeq sp, r0, r4, asr sl │ │ │ │ + rsbseq r2, sl, r8, lsr #14 │ │ │ │ + rsbeq r4, r1, r0, lsl #19 │ │ │ │ + rsbeq sp, r0, r4, asr fp │ │ │ │ addeq r3, sp, r0, ror fp │ │ │ │ - rsbeq ip, r1, r4, lsl #24 │ │ │ │ - rsbeq r0, r3, ip, ror #5 │ │ │ │ - rsbeq pc, r2, r0, ror #8 │ │ │ │ - rsbeq pc, r2, r0, lsr #14 │ │ │ │ + rsbeq ip, r1, r4, lsl #26 │ │ │ │ + rsbeq r0, r3, ip, ror #7 │ │ │ │ + rsbeq pc, r2, r0, ror #10 │ │ │ │ + rsbeq pc, r2, r0, lsr #16 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - ldrsheq r1, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq pc, r2, ip, lsr r4 @ │ │ │ │ - rsbeq pc, r2, ip, asr r7 @ │ │ │ │ + ldrsheq r1, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq pc, r2, ip, lsr r5 @ │ │ │ │ + rsbeq pc, r2, ip, asr r8 @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrsbeq r1, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, r2, r8, lsl r4 @ │ │ │ │ - rsbeq pc, r2, r4, lsl #14 │ │ │ │ + ldrsbeq r1, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, r2, r8, lsl r5 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #16 │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -397932,15 +397932,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -397952,15 +397952,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397968,15 +397968,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 3d3230 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7ef0 │ │ │ │ @@ -397989,15 +397989,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -398005,15 +398005,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -398024,15 +398024,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398041,15 +398041,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -398075,29 +398075,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d3230 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3d7f34 │ │ │ │ @@ -398106,15 +398106,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -398122,40 +398122,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -398172,15 +398172,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -398188,26 +398188,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -398215,15 +398215,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398245,29 +398245,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398288,29 +398288,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -398361,29 +398361,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d3230 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3d7f10 │ │ │ │ @@ -398408,54 +398408,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -398483,15 +398483,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -398499,40 +398499,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398555,29 +398555,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398607,15 +398607,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 3d7a90 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d2f6c │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 25432c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -398701,15 +398701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r1, sl, r4, asr #19 │ │ │ │ + rsbseq r1, sl, r4, asr #21 │ │ │ │ andeq r7, r0, lr, lsr #16 │ │ │ │ and r1, r1, #31 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ ldr r3, [r0] │ │ │ │ bic r3, r3, #33280 @ 0x8200 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -398894,61 +398894,61 @@ │ │ │ │ b 3d8160 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1360] @ 0x550 │ │ │ │ b 3d8160 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1356] @ 0x54c │ │ │ │ b 3d8160 │ │ │ │ - rsbseq r1, sl, r2, asr #16 │ │ │ │ + rsbseq r1, sl, r2, asr #18 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ - ldrsheq r1, [sl], #-122 @ 0xffffff86 @ │ │ │ │ + ldrsheq r1, [sl], #-138 @ 0xffffff76 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d8384 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r2, r9, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d83ec │ │ │ │ ldr r2, [pc, #76] @ 3d83f0 │ │ │ │ ldr r1, [pc, #76] @ 3d83f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #48] @ 3d83f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, sl, r8, lsl #13 │ │ │ │ - rsbeq r9, r1, r8, ror #18 │ │ │ │ - rsbeq r9, r1, ip, ror r9 │ │ │ │ + rsbseq r1, sl, r8, lsl #15 │ │ │ │ + rsbeq r9, r1, r8, ror #20 │ │ │ │ + rsbeq r9, r1, ip, ror sl │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3d8470 │ │ │ │ ldr r2, [pc, #92] @ 3d8474 │ │ │ │ @@ -398956,32 +398956,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #60] @ 3d847c │ │ │ │ ldr r1, [pc, #60] @ 3d8480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r1, [pc, #36] @ 3d8484 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq r1, sl, r8, lsl r6 │ │ │ │ - rsbeq r3, r0, ip, ror #4 │ │ │ │ - rsbeq fp, r4, r8, ror #9 │ │ │ │ + b 751824 │ │ │ │ + rsbseq r1, sl, r8, lsl r7 │ │ │ │ + rsbeq r3, r0, ip, ror #6 │ │ │ │ + rsbeq fp, r4, r8, ror #11 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq sl, fp, r4, lsl #7 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398990,29 +398990,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d84f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #48] @ 3d84f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, sl, r8, lsl #11 │ │ │ │ - rsbeq r9, r1, r8, ror #16 │ │ │ │ - rsbeq r9, r1, ip, ror r8 │ │ │ │ + rsbseq r1, sl, r8, lsl #13 │ │ │ │ + rsbeq r9, r1, r8, ror #18 │ │ │ │ + rsbeq r9, r1, ip, ror r9 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #164] @ 3d85b8 │ │ │ │ ldr r7, [pc, #164] @ 3d85bc │ │ │ │ @@ -399024,15 +399024,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ beq 3d85a0 │ │ │ │ cmp r4, #20 │ │ │ │ bne 3d8590 │ │ │ │ add r0, r0, #9600 @ 0x2580 │ │ │ │ mov r2, r4 │ │ │ │ @@ -399053,19 +399053,19 @@ │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #32] @ 3d85c8 │ │ │ │ ldr r2, [pc, #32] @ 3d85cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq r1, sl, r8, lsl r5 │ │ │ │ - rsbeq pc, r2, ip, ror #10 │ │ │ │ - rsbeq pc, r2, r4, ror r5 @ │ │ │ │ - rsbeq pc, r2, r8, lsr r5 @ │ │ │ │ - rsbeq pc, r2, r4, lsr #10 │ │ │ │ + rsbseq r1, sl, r8, lsl r6 │ │ │ │ + rsbeq pc, r2, ip, ror #12 │ │ │ │ + rsbeq pc, r2, r4, ror r6 @ │ │ │ │ + rsbeq pc, r2, r8, lsr r6 @ │ │ │ │ + rsbeq pc, r2, r4, lsr #12 │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #484] @ 3d87cc │ │ │ │ ldr r7, [pc, #484] @ 3d87d0 │ │ │ │ @@ -399076,74 +399076,74 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #440] @ 3d87d8 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #416] @ 3d87dc │ │ │ │ mov sl, #1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #396] @ 3d87e0 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r5, [pc, #380] @ 3d87e4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #956 @ 0x3bc │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #364] @ 3d87e8 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r3, [pc, #292] @ 3d87ec │ │ │ │ mov r2, r4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r5, r4, #984 @ 0x3d8 │ │ │ │ - bl 75bd00 │ │ │ │ + bl 75bdf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ 3d87f0 │ │ │ │ @@ -399186,21 +399186,21 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, sl, r4, asr #8 │ │ │ │ - rsbeq pc, r2, r0, lsr #9 │ │ │ │ - rsbeq pc, r2, ip, lsl #10 │ │ │ │ - strdeq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r1, sl, r4, asr #10 │ │ │ │ + rsbeq pc, r2, r0, lsr #11 │ │ │ │ + rsbeq pc, r2, ip, lsl #12 │ │ │ │ + strdeq pc, [r2], #-84 @ 0xffffffac @ │ │ │ │ addeq r2, sp, r0, ror #15 │ │ │ │ - rsbeq pc, r2, r4, asr r4 @ │ │ │ │ - ldrdeq pc, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, r2, r4, asr r5 @ │ │ │ │ + ldrdeq pc, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addeq r3, lr, r4, lsr #14 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399213,15 +399213,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #1476395008 @ 0x58000000 │ │ │ │ mov ip, #2013265920 @ 0x78000000 │ │ │ │ ldr r1, [pc, #84] @ 3d88a0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r3, #1352] @ 0x548 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ mov r2, #0 │ │ │ │ @@ -399236,17 +399236,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, sl, r4, lsl r2 │ │ │ │ - rsbeq pc, r2, r8, ror #4 │ │ │ │ - ldrdeq pc, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r1, sl, r4, lsl r3 │ │ │ │ + rsbeq pc, r2, r8, ror #6 │ │ │ │ + ldrdeq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3d89b0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -399255,45 +399255,45 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3d89b4 │ │ │ │ ldr r1, [pc, #228] @ 3d89b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #208] @ 3d89bc │ │ │ │ ldr r1, [pc, #208] @ 3d89c0 │ │ │ │ add r5, r5, #148 @ 0x94 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #176] @ 3d89c4 │ │ │ │ ldr r1, [pc, #176] @ 3d89c8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #932 @ 0x3a4 │ │ │ │ mov r3, #24 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r2, [pc, #140] @ 3d89cc │ │ │ │ ldr r1, [pc, #140] @ 3d89d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #956 @ 0x3bc │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ffc4 │ │ │ │ ldr r2, [pc, #100] @ 3d89d4 │ │ │ │ ldr r3, [pc, #100] @ 3d89d8 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ mov r1, #0 │ │ │ │ @@ -399301,46 +399301,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq r1, sl, r4, ror r1 │ │ │ │ - rsbeq pc, r2, r4, asr #3 │ │ │ │ - rsbeq pc, r2, ip, lsr #4 │ │ │ │ - rsbeq r5, r1, ip, ror pc │ │ │ │ - @ instruction: 0x00615f90 │ │ │ │ - rsbeq pc, r2, r4, lsl #4 │ │ │ │ - rsbeq lr, r1, ip, lsr #25 │ │ │ │ - rsbeq pc, r2, ip, ror #2 │ │ │ │ - @ instruction: 0x0061ec94 │ │ │ │ + rsbseq r1, sl, r4, ror r2 │ │ │ │ + rsbeq pc, r2, r4, asr #5 │ │ │ │ + rsbeq pc, r2, ip, lsr #6 │ │ │ │ + rsbeq r6, r1, ip, ror r0 │ │ │ │ + @ instruction: 0x00616090 │ │ │ │ + rsbeq pc, r2, r4, lsl #6 │ │ │ │ + rsbeq lr, r1, ip, lsr #27 │ │ │ │ + rsbeq pc, r2, ip, ror #4 │ │ │ │ + @ instruction: 0x0061ed94 │ │ │ │ addeq r1, r9, r8, asr #22 │ │ │ │ - strheq pc, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq pc, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3d8b48 │ │ │ │ ldr r2, [pc, #340] @ 3d8b4c │ │ │ │ ldr r1, [pc, #340] @ 3d8b50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r4, #1528] @ 0x5f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8a84 │ │ │ │ ldr r7, [pc, #288] @ 3d8b54 │ │ │ │ add r6, r0, #9664 @ 0x25c0 │ │ │ │ @@ -399397,29 +399397,29 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ ldr r2, [r7, #1396] @ 0x574 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r7, #1396] @ 0x574 │ │ │ │ ldrb r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d8af4 │ │ │ │ strb r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 58ed00 │ │ │ │ bl 58f44c │ │ │ │ b 3d8a88 │ │ │ │ - rsbseq r1, sl, r8, lsr r0 │ │ │ │ - rsbeq pc, r2, ip, lsl #1 │ │ │ │ - strdeq pc, [r2], #-8 @ │ │ │ │ + rsbseq r1, sl, r8, lsr r1 │ │ │ │ + rsbeq pc, r2, ip, lsl #3 │ │ │ │ + strdeq pc, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -399489,15 +399489,15 @@ │ │ │ │ ldr r3, [r5, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r5, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1380] @ 0x564 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ add r2, r2, #1376 @ 0x560 │ │ │ │ add r2, r2, #6 │ │ │ │ @@ -399562,15 +399562,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ and r7, r6, #127 @ 0x7f │ │ │ │ beq 3d8db0 │ │ │ │ tst r6, #63 @ 0x3f │ │ │ │ bne 3d8db0 │ │ │ │ ldr r0, [pc, #344] @ 3d8f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r7, [r5, #1284] @ 0x504 │ │ │ │ b 3d8c6c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1360] @ 0x550 │ │ │ │ @@ -399585,15 +399585,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ and r2, r2, #31 │ │ │ │ beq 3d8eb4 │ │ │ │ cmp r1, #2 │ │ │ │ beq 3d8e7c │ │ │ │ ldr r0, [pc, #256] @ 3d8f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1288] @ 0x508 │ │ │ │ b 3d8c6c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1356] @ 0x54c │ │ │ │ @@ -399647,17 +399647,17 @@ │ │ │ │ blx r3 │ │ │ │ b 3d8e10 │ │ │ │ ldr r3, [pc, #24] @ 3d8f0c │ │ │ │ b 3d8eac │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r0, sl, sl, asr #25 │ │ │ │ - @ instruction: 0x0062ed94 │ │ │ │ - rsbeq lr, r2, r4, ror #26 │ │ │ │ + rsbseq r0, sl, sl, asr #27 │ │ │ │ + @ instruction: 0x0062ee94 │ │ │ │ + rsbeq lr, r2, r4, ror #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #504] @ 3d9124 │ │ │ │ @@ -399668,15 +399668,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #484] @ 3d9128 │ │ │ │ ldr r1, [pc, #484] @ 3d912c │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r9, [pc, #464] @ 3d9130 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r0, #20] │ │ │ │ add r7, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1352] @ 0x548 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ beq 3d906c │ │ │ │ @@ -399736,15 +399736,15 @@ │ │ │ │ orr r1, r1, #32 │ │ │ │ str r1, [r7, #1396] @ 0x574 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r0, [sl, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ str r6, [r5, #1492] @ 0x5d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399782,24 +399782,24 @@ │ │ │ │ strb r2, [r3, r8]! │ │ │ │ strb r0, [r3, #1] │ │ │ │ b 3d9008 │ │ │ │ ldr r1, [pc, #40] @ 3d913c │ │ │ │ ldr r0, [pc, #40] @ 3d9140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3d90a0 │ │ │ │ - rsbseq r0, sl, r4, lsl #22 │ │ │ │ - rsbeq lr, r2, ip, asr #22 │ │ │ │ - rsbeq lr, r2, r8, asr #23 │ │ │ │ + rsbseq r0, sl, r4, lsl #24 │ │ │ │ + rsbeq lr, r2, ip, asr #24 │ │ │ │ + rsbeq lr, r2, r8, asr #25 │ │ │ │ addeq r1, sp, r0, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq lr, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, r2, r0, ror sl │ │ │ │ + strdeq lr, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r2, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1664] @ 3d97e0 │ │ │ │ ldr r3, [pc, #1664] @ 3d97e4 │ │ │ │ @@ -399944,15 +399944,15 @@ │ │ │ │ ldr r1, [r8, #1396] @ 0x574 │ │ │ │ ldr r3, [r8, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldr r0, [r7, #1504] @ 0x5e0 │ │ │ │ b 3d93bc │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r7, #1532] @ 0x5fc │ │ │ │ ldr r2, [pc, #1068] @ 3d97f0 │ │ │ │ ldr r3, [pc, #1052] @ 3d97e4 │ │ │ │ @@ -400208,41 +400208,41 @@ │ │ │ │ orr r3, r3, #8 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ str r3, [r8, #1396] @ 0x574 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d93bc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ tst r3, #4 │ │ │ │ bne 3d9528 │ │ │ │ b 3d9268 │ │ │ │ @ instruction: 0x008d1cbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sl, ip, asr r8 │ │ │ │ + rsbseq r0, sl, ip, asr r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r1, sp, r8, asr sl │ │ │ │ ldr r0, [pc, #4] @ 3d9800 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq r0, r9, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r6, #1112] @ 0x458 │ │ │ │ mov r4, r0 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #1032] @ 0x408 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400250,15 +400250,15 @@ │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bgt 3d985c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -400356,36 +400356,36 @@ │ │ │ │ ldr r1, [pc, #104] @ 3d9a68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #76] @ 3d9a6c │ │ │ │ ldr r1, [pc, #76] @ 3d9a70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #52] @ 3d9a74 │ │ │ │ ldr r1, [pc, #52] @ 3d9a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75172c │ │ │ │ - ldrsheq r0, [sl], #-8 @ │ │ │ │ - rsbeq r1, r0, ip, lsl #25 │ │ │ │ - rsbeq r9, r4, r8, lsl #30 │ │ │ │ + b 751824 │ │ │ │ + ldrsheq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, r0, ip, lsl #27 │ │ │ │ + rsbeq sl, r4, r8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strdeq r8, [fp], r4 │ │ │ │ addeq r0, r9, r0, asr fp │ │ │ │ muleq r0, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -400399,25 +400399,25 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ add r5, r0, #924 @ 0x39c │ │ │ │ beq 3d9e00 │ │ │ │ ldr r2, [pc, #1064] @ 3d9f08 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 70ef14 │ │ │ │ + bl 70f00c │ │ │ │ ldrb r1, [r6, #1064] @ 0x428 │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3d9d38 │ │ │ │ ldrb r1, [r6, #1065] @ 0x429 │ │ │ │ cmp r1, #16 │ │ │ │ bhi 3d9e0c │ │ │ │ @@ -400435,15 +400435,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33ffc4 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r9, r9, #4 │ │ │ │ bgt 3d9b3c │ │ │ │ @@ -400533,15 +400533,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne 3d9cb8 │ │ │ │ add r5, r4, #1016 @ 0x3f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ add r6, r6, #1072 @ 0x430 │ │ │ │ mov r2, r0 │ │ │ │ @@ -400568,15 +400568,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #496] @ 3d9f48 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400607,29 +400607,29 @@ │ │ │ │ bl 255370 │ │ │ │ mvn r3, #-134217728 @ 0xf8000000 │ │ │ │ ldr r2, [pc, #316] @ 3d9f30 │ │ │ │ str r2, [r6, #3124] @ 0xc34 │ │ │ │ str r3, [r6, #3164] @ 0xc5c │ │ │ │ str r3, [r6, #3168] @ 0xc60 │ │ │ │ b 3d9cc8 │ │ │ │ - bl 718800 │ │ │ │ + bl 7188f8 │ │ │ │ mov r1, r0 │ │ │ │ b 3d9ad8 │ │ │ │ ldr r3, [pc, #312] @ 3d9f4c │ │ │ │ ldr ip, [pc, #312] @ 3d9f50 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #308] @ 3d9f54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #300] @ 3d9f58 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400641,15 +400641,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 3d9f68 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400661,54 +400661,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #172] @ 3d9f78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r0, sl, ip, asr r0 │ │ │ │ - rsbeq lr, r2, r0, lsl r1 │ │ │ │ - rsbeq lr, r2, r8, lsr r1 │ │ │ │ - rsbeq r4, pc, r8, asr #17 │ │ │ │ - ldrsbeq pc, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r1, r0, asr #26 │ │ │ │ - rsbeq r4, r1, r4, asr sp │ │ │ │ + rsbseq r0, sl, ip, asr r1 │ │ │ │ + rsbeq lr, r2, r0, lsl r2 │ │ │ │ + rsbeq lr, r2, r8, lsr r2 │ │ │ │ + rsbeq r4, pc, r8, asr #19 │ │ │ │ + ldrsbeq r0, [sl], #-4 @ │ │ │ │ + rsbeq r4, r1, r0, asr #28 │ │ │ │ + rsbeq r4, r1, r4, asr lr │ │ │ │ @ instruction: 0xfff80000 │ │ │ │ cdphi 0, 0, cr15, cr0, cr0, {0} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff319 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andeq r3, r7, r0, ror #28 │ │ │ │ @ instruction: 0x008e21b4 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbseq pc, r9, ip, lsr #27 │ │ │ │ - strheq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x0062de90 │ │ │ │ + rsbseq pc, r9, ip, lsr #29 │ │ │ │ + strheq sp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0062df90 │ │ │ │ andeq r0, r0, lr, asr #13 │ │ │ │ - ldrsbeq pc, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r2, r0, lsl lr │ │ │ │ - strheq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r2, r0, lsl pc │ │ │ │ + strheq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq pc, r9, r8, lsl #25 │ │ │ │ - rsbeq sp, r2, r8, ror #27 │ │ │ │ - rsbeq sp, r2, ip, ror #26 │ │ │ │ + rsbseq pc, r9, r8, lsl #27 │ │ │ │ + rsbeq sp, r2, r8, ror #29 │ │ │ │ + rsbeq sp, r2, ip, ror #28 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - rsbseq pc, r9, r8, lsr ip @ │ │ │ │ - rsbeq sp, r2, r0, asr #27 │ │ │ │ - rsbeq sp, r2, ip, lsl sp │ │ │ │ + rsbseq pc, r9, r8, lsr sp @ │ │ │ │ + rsbeq sp, r2, r0, asr #29 │ │ │ │ + rsbeq sp, r2, ip, lsl lr │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ 3da054 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400717,25 +400717,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3da058 │ │ │ │ ldr r1, [pc, #176] @ 3da05c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #156] @ 3da060 │ │ │ │ ldr r1, [pc, #156] @ 3da064 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #124] @ 3da068 │ │ │ │ ldr r3, [pc, #124] @ 3da06c │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ @@ -400743,36 +400743,36 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #68] @ 3da070 │ │ │ │ ldr r1, [pc, #68] @ 3da074 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq pc, r9, r4, ror #22 │ │ │ │ - rsbeq sp, r2, r8, lsl ip │ │ │ │ - rsbeq sp, r2, r0, lsr ip │ │ │ │ - ldrdeq r1, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r9, r4, ip, asr #18 │ │ │ │ + rsbseq pc, r9, r4, ror #24 │ │ │ │ + rsbeq sp, r2, r8, lsl sp │ │ │ │ + rsbeq sp, r2, r0, lsr sp │ │ │ │ + ldrdeq r1, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, r4, ip, asr #20 │ │ │ │ umulleq r0, r9, r8, r5 │ │ │ │ - rsbeq sp, r2, r4, asr #22 │ │ │ │ - rsbeq r4, r1, r4, asr #16 │ │ │ │ - rsbeq r4, r1, r8, asr r8 │ │ │ │ + rsbeq sp, r2, r4, asr #24 │ │ │ │ + rsbeq r4, r1, r4, asr #18 │ │ │ │ + rsbeq r4, r1, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -400805,15 +400805,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #452] @ 3da2f0 │ │ │ │ ldr r5, [pc, #452] @ 3da2f4 │ │ │ │ mov r9, #524288 @ 0x80000 │ │ │ │ mov r8, #6 │ │ │ │ mvn r6, #-134217728 @ 0xf8000000 │ │ │ │ @@ -400920,17 +400920,17 @@ │ │ │ │ orreq r3, r3, #36 @ 0x24 │ │ │ │ orreq r2, r2, #3088 @ 0xc10 │ │ │ │ strh r2, [r1, #12] │ │ │ │ strh r3, [r5, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d9804 │ │ │ │ - ldrsheq pc, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - strheq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sp, r2, ip, asr #21 │ │ │ │ + ldrsheq pc, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + strheq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r2, ip, asr #23 │ │ │ │ andeq r0, r2, r4, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ sbcseq r0, r0, #1073741828 @ 0x40000004 │ │ │ │ eoreq r2, pc, r5, asr #32 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ @@ -400978,15 +400978,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, lr │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718dd0 │ │ │ │ + bl 718ec8 │ │ │ │ ldr r3, [r5, r4] │ │ │ │ tst r3, #1 │ │ │ │ bne 3da3f8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -401273,15 +401273,15 @@ │ │ │ │ bic r2, r2, #3 │ │ │ │ movcc sl, ip │ │ │ │ movcs sl, r7 │ │ │ │ adds r2, r1, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ subs r7, r7, sl │ │ │ │ ldreq r3, [sp, #52] @ 0x34 │ │ │ │ lsl r6, r6, #14 │ │ │ │ add r9, r9, sl │ │ │ │ orreq r6, r3, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ orreq r6, r6, #32768 @ 0x8000 │ │ │ │ @@ -401320,15 +401320,15 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r0, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #2 │ │ │ │ bne 3daa54 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #2 │ │ │ │ @@ -401572,15 +401572,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r8, #1112] @ 0x458 │ │ │ │ mvn r0, #0 │ │ │ │ b 3da4f8 │ │ │ │ ldr r0, [pc, #632] @ 3daf88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dab8c │ │ │ │ ldr r7, [pc, #616] @ 3daf8c │ │ │ │ add r9, sl, #31744 @ 0x7c00 │ │ │ │ cmp r3, r7 │ │ │ │ movcc r7, r3 │ │ │ │ add r9, r9, #184 @ 0xb8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -401633,23 +401633,23 @@ │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ b 3da788 │ │ │ │ ldr r0, [pc, #400] @ 3daf90 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ b 3dac8c │ │ │ │ ldr r0, [pc, #372] @ 3daf94 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ b 3dab18 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bcc 3dae5c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ @@ -401663,15 +401663,15 @@ │ │ │ │ str r3, [r8, #1448] @ 0x5a8 │ │ │ │ b 3da9f4 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 3da688 │ │ │ │ ldr r0, [pc, #284] @ 3daf98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r3, r4 │ │ │ │ b 3da7b0 │ │ │ │ ldr r3, [pc, #240] @ 3daf84 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ ldrls r3, [r8, #1456] @ 0x5b0 │ │ │ │ ldrhi r3, [r8, #1460] @ 0x5b4 │ │ │ │ @@ -401687,15 +401687,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dacdc │ │ │ │ ldr r0, [pc, #188] @ 3daf9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dacdc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sl, r3, lsl #2 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2672] @ 0xa70 │ │ │ │ ldr r1, [r2, #2096] @ 0x830 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -401721,30 +401721,30 @@ │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3da8c8 │ │ │ │ bl 255760 │ │ │ │ addeq r0, sp, r4, lsr #19 │ │ │ │ umulleq r0, sp, r0, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, r9, ip, lsr #12 │ │ │ │ + rsbseq pc, r9, ip, lsr #14 │ │ │ │ addeq r0, sp, ip, lsl r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq pc, r9, r0, asr #4 │ │ │ │ - rsbseq pc, r9, ip, ror #2 │ │ │ │ + rsbseq pc, r9, r0, asr #6 │ │ │ │ + rsbseq pc, r9, ip, ror #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - strheq ip, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + strheq sp, [r2], #-12 @ │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - strdeq ip, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq ip, r2, r0, lsl #29 │ │ │ │ - strheq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq ip, r2, r4, lsl #29 │ │ │ │ - rsbseq lr, r9, r0, ror #23 │ │ │ │ - rsbeq ip, r2, ip, asr #25 │ │ │ │ + strdeq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r2, r0, lsl #31 │ │ │ │ + strheq ip, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r2, r4, lsl #31 │ │ │ │ + rsbseq lr, r9, r0, ror #25 │ │ │ │ + rsbeq ip, r2, ip, asr #27 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr ip, [pc, #3868] @ 3dbee0 │ │ │ │ ldr r1, [pc, #3868] @ 3dbee4 │ │ │ │ @@ -402142,15 +402142,15 @@ │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718dd0 │ │ │ │ + bl 718ec8 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dbccc │ │ │ │ ldr r3, [r9, #1076] @ 0x434 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dbcc0 │ │ │ │ ldr r3, [r9, #1092] @ 0x444 │ │ │ │ @@ -402199,15 +402199,15 @@ │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldrne r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718dd0 │ │ │ │ + bl 718ec8 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ add r8, r8, r2 │ │ │ │ addeq sl, sl, r2 │ │ │ │ beq 3dba00 │ │ │ │ @@ -402238,26 +402238,26 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #204] @ 0xcc │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ str r5, [sp, #220] @ 0xdc │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ - bl 9a3130 │ │ │ │ + bl 9a3228 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3db7ac │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #1920] @ 3dbf20 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r3, #940] @ 0x3ac │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -402267,15 +402267,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov fp, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ - bl 714efc │ │ │ │ + bl 714ff4 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ sub r2, r0, #24 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3dbb6c │ │ │ │ ldrd sl, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -402287,29 +402287,29 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 71895c │ │ │ │ - bl 9a3130 │ │ │ │ + bl 718a54 │ │ │ │ + bl 9a3228 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ cmp fp, #0 │ │ │ │ beq 3dc0f0 │ │ │ │ sub fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str fp, [r0, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ bne 3db890 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str fp, [r0] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dbd34 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #1 │ │ │ │ @@ -402324,15 +402324,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718ef8 │ │ │ │ + bl 718ff0 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ bne 3dbac8 │ │ │ │ ldr r2, [r9, #1092] @ 0x444 │ │ │ │ tst r2, #1073741824 @ 0x40000000 │ │ │ │ movne r3, #4 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -402498,15 +402498,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbbe0 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbbe0 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 718050 │ │ │ │ + bl 718148 │ │ │ │ mov r2, #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 25432c │ │ │ │ b 3db844 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #7 │ │ │ │ @@ -402524,15 +402524,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ b 3db5c4 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db808 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 7098a4 │ │ │ │ + bl 70999c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #128] @ 0x80 │ │ │ │ beq 3dbb84 │ │ │ │ b 3db808 │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ bhi 3dbc80 │ │ │ │ @@ -402601,24 +402601,24 @@ │ │ │ │ ldr r3, [r9, #1372] @ 0x55c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #1372] @ 0x55c │ │ │ │ b 3db9c4 │ │ │ │ ldr r0, [pc, #512] @ 3dbf24 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3db67c │ │ │ │ strb fp, [r0, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ 3dbf28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994dbc │ │ │ │ + bl 994eb4 │ │ │ │ b 3db890 │ │ │ │ lsl r2, r2, #16 │ │ │ │ cmp r4, #0 │ │ │ │ lsr r6, r2, #16 │ │ │ │ bne 3dbda4 │ │ │ │ cmp r2, #0 │ │ │ │ and r7, r6, #4096 @ 0x1000 │ │ │ │ @@ -402714,46 +402714,46 @@ │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ bl 3d9804 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3db314 │ │ │ │ addeq pc, ip, r8, asr lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, ip, r0, ror #27 │ │ │ │ - @ instruction: 0x0079ea92 │ │ │ │ + @ instruction: 0x0079eb92 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ addeq pc, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ addeq pc, ip, r0, lsr #25 │ │ │ │ addeq pc, ip, r0, ror ip @ │ │ │ │ addeq pc, ip, r0, lsr #24 │ │ │ │ addeq pc, ip, r8, ror fp @ │ │ │ │ addeq pc, ip, r4, lsl #21 │ │ │ │ addeq pc, ip, r0, lsr sl @ │ │ │ │ - rsbseq lr, r9, ip, lsr r6 │ │ │ │ + rsbseq lr, r9, ip, lsr r7 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - rsbeq ip, r2, r8 │ │ │ │ + rsbeq ip, r2, r8, lsl #2 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ stcvc 3, cr0, [r0], {-0} │ │ │ │ rsbseq r3, r8, r0 │ │ │ │ mvneq r0, r2, asr #25 │ │ │ │ andeq ip, pc, r1, ror #27 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ cmpeq r1, r9, ror #18 │ │ │ │ @ instruction: 0xffff848b │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq fp, r2, r8, lsr #25 │ │ │ │ - ldrdeq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sp, r9, r4, lsr #20 │ │ │ │ - rsbeq fp, r2, ip, lsl #22 │ │ │ │ + rsbeq fp, r2, r8, lsr #27 │ │ │ │ + ldrdeq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sp, r9, r4, lsr #22 │ │ │ │ + rsbeq fp, r2, ip, lsl #24 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ - ldrsheq sp, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq ip, r0, r4, lsl r8 │ │ │ │ - rsbeq ip, r0, r8, lsr #16 │ │ │ │ + ldrsheq sp, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq ip, r0, r4, lsl r9 │ │ │ │ + rsbeq ip, r0, r8, lsr #18 │ │ │ │ add r0, r3, #15424 @ 0x3c40 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #12 │ │ │ │ add r8, r5, #3120 @ 0xc30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #4416 @ 0x1140 │ │ │ │ @@ -402817,24 +402817,24 @@ │ │ │ │ ldrh fp, [r3] │ │ │ │ ldr r3, [r9, #1148] @ 0x47c │ │ │ │ cmp r3, fp │ │ │ │ bls 3dc090 │ │ │ │ ldr r0, [pc, #-312] @ 3dbf4c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #-328] @ 3dbf50 │ │ │ │ sub r3, r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3dbdd0 │ │ │ │ lsl r6, r6, #18 │ │ │ │ add r1, r5, #3120 @ 0xc30 │ │ │ │ lsr r6, r6, #18 │ │ │ │ strh r2, [r1, #8] │ │ │ │ b 3dc044 │ │ │ │ @@ -402855,15 +402855,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #8] @ 3dc124 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757758 │ │ │ │ + b 757850 │ │ │ │ addeq lr, r8, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed30 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ @@ -402888,32 +402888,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3dc1e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #60] @ 3dc1ec │ │ │ │ ldr r1, [pc, #60] @ 3dc1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #40] @ 3dc1f4 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f988 │ │ │ │ - rsbseq sp, r9, r4, ror #19 │ │ │ │ - subseq pc, pc, r0, lsl #10 │ │ │ │ - rsbeq r7, r4, r8, ror r7 │ │ │ │ + b 74fa80 │ │ │ │ + rsbseq sp, r9, r4, ror #21 │ │ │ │ + subseq pc, pc, r0, lsl #12 │ │ │ │ + rsbeq r7, r4, r8, ror r8 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ addeq r6, fp, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402952,16 +402952,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r9, ip, ror #17 │ │ │ │ - strheq fp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, r9, ip, ror #19 │ │ │ │ + strheq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ lsr r2, r2, #2 │ │ │ │ orrs r2, r2, r3, ror #2 │ │ │ │ bne 3dc2d4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #3524] @ 0xdc4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -402978,16 +402978,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r9, r4, lsl #17 │ │ │ │ - rsbeq fp, r2, r4, asr fp │ │ │ │ + rsbseq sp, r9, r4, lsl #19 │ │ │ │ + rsbeq fp, r2, r4, asr ip │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsr #2 │ │ │ │ beq 3dc378 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sub r1, r2, #2 │ │ │ │ @@ -403026,45 +403026,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r9, r4, asr #15 │ │ │ │ - @ instruction: 0x0062ba94 │ │ │ │ + rsbseq sp, r9, r4, asr #17 │ │ │ │ + @ instruction: 0x0062bb94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3dc43c │ │ │ │ ldr r2, [pc, #80] @ 3dc440 │ │ │ │ ldr r1, [pc, #80] @ 3dc444 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r4, lsl #15 │ │ │ │ - rsbeq fp, r2, r0, asr sl │ │ │ │ - rsbeq fp, r2, r4, ror #20 │ │ │ │ + rsbseq sp, r9, r4, lsl #17 │ │ │ │ + rsbeq fp, r2, r0, asr fp │ │ │ │ + rsbeq fp, r2, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #652] @ 3dc6f0 │ │ │ │ ldr r3, [pc, #652] @ 3dc6f4 │ │ │ │ @@ -403100,15 +403100,15 @@ │ │ │ │ bne 3dc5b4 │ │ │ │ ldr r2, [pc, #536] @ 3dc6fc │ │ │ │ cmp r4, r2 │ │ │ │ bhi 3dc598 │ │ │ │ add r3, r3, #7424 @ 0x1d00 │ │ │ │ add r3, r3, #16 │ │ │ │ add r0, r5, r3 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ tst r3, #8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -403136,18 +403136,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r8, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc518 │ │ │ │ ldr r5, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3dc518 │ │ │ │ ldr r3, [pc, #356] @ 3dc704 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc644 │ │ │ │ mvn r0, #0 │ │ │ │ @@ -403175,22 +403175,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3dc714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dc5ac │ │ │ │ ldr r3, [pc, #204] @ 3dc718 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc5ac │ │ │ │ ldr r3, [pc, #172] @ 3dc70c │ │ │ │ @@ -403206,49 +403206,49 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dc71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dc5ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3dc720 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dc5ac │ │ │ │ ldr r0, [pc, #64] @ 3dc724 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3dc5ac │ │ │ │ @ instruction: 0x008ce9b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, ip, ip, lsl #19 │ │ │ │ andeq r0, r0, r3, ror #15 │ │ │ │ addeq lr, ip, r8, ror #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, asr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r2, r4, asr #16 │ │ │ │ + rsbeq fp, r2, r4, asr #18 │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ - rsbeq fp, r2, r0, lsl r8 │ │ │ │ - ldrdeq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq fp, r2, r8, lsl r8 │ │ │ │ + rsbeq fp, r2, r0, lsl r9 │ │ │ │ + ldrdeq fp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, r2, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ @@ -403297,37 +403297,37 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ bl 58ed00 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #3512] @ 0xdb8 │ │ │ │ bl 58f52c │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dc7ac │ │ │ │ ldr r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc7ac │ │ │ │ ldr r4, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3dc7ac │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ @@ -403338,16 +403338,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r9, r4, ror #5 │ │ │ │ - strheq fp, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, r9, r4, ror #7 │ │ │ │ + strheq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3dc954 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -403355,44 +403355,44 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3dc958 │ │ │ │ ldr r1, [pc, #120] @ 3dc95c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #100] @ 3dc960 │ │ │ │ ldr r7, [pc, #100] @ 3dc964 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #928 @ 0x3a0 │ │ │ │ bl 33ffc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3400c4 │ │ │ │ - rsbseq sp, r9, r8, lsr #5 │ │ │ │ - rsbeq fp, r2, ip, ror #10 │ │ │ │ - rsbeq fp, r2, ip, ror r5 │ │ │ │ - rsbeq r1, r1, r4, ror pc │ │ │ │ - rsbeq r1, r1, r8, lsl #31 │ │ │ │ + rsbseq sp, r9, r8, lsr #7 │ │ │ │ + rsbeq fp, r2, ip, ror #12 │ │ │ │ + rsbeq fp, r2, ip, ror r6 │ │ │ │ + rsbeq r2, r1, r4, ror r0 │ │ │ │ + rsbeq r2, r1, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r7, [pc, #1404] @ 3dcefc │ │ │ │ ldr r9, [pc, #1404] @ 3dcf00 │ │ │ │ ldr r8, [pc, #1404] @ 3dcf04 │ │ │ │ @@ -403406,183 +403406,183 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dcebc │ │ │ │ add r6, r0, #760 @ 0x2f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r9, [pc, #1296] @ 3dcf0c │ │ │ │ ldr r2, [pc, #1296] @ 3dcf10 │ │ │ │ add r8, r4, #5056 @ 0x13c0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r2, [pc, #1252] @ 3dcf14 │ │ │ │ ldr r1, [pc, #1252] @ 3dcf18 │ │ │ │ add sl, r7, #136 @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #1216] @ 3dcf1c │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr sl, [pc, #1168] @ 3dcf20 │ │ │ │ add r7, r7, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707474 │ │ │ │ + bl 70756c │ │ │ │ ldr ip, [pc, #1148] @ 3dcf24 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r9, [pc, #1132] @ 3dcf28 │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, ip │ │ │ │ - bl 74f310 │ │ │ │ + bl 74f408 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #1088] @ 3dcf2c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ bl 3404a0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ bl 340148 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r4, #5952 @ 0x1740 │ │ │ │ add r8, r8, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d948 │ │ │ │ + bl 70da40 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [pc, #1000] @ 3dcf30 │ │ │ │ mov r2, r8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 75b68c │ │ │ │ + bl 75b784 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f310 │ │ │ │ + bl 74f408 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 3404a0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ bl 340148 │ │ │ │ ldr r2, [pc, #828] @ 3dcf34 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r4, #7232 @ 0x1c40 │ │ │ │ add r7, r7, #40 @ 0x28 │ │ │ │ add fp, r4, #6912 @ 0x1b00 │ │ │ │ add fp, fp, #24 │ │ │ │ mov r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #788] @ 3dcf38 │ │ │ │ ldr r2, [pc, #780] @ 3dcf34 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3dcf3c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r7, [pc, #728] @ 3dcf40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [pc, #716] @ 3dcf44 │ │ │ │ moveq sl, #48 @ 0x30 │ │ │ │ movne sl, #0 │ │ │ │ @@ -403592,133 +403592,133 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #656] @ 3dcf48 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ add fp, r4, #7424 @ 0x1d00 │ │ │ │ ldr r0, [pc, #620] @ 3dcf34 │ │ │ │ ldr r2, [pc, #640] @ 3dcf4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ strd r0, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [pc, #576] @ 3dcf50 │ │ │ │ add r7, r7, #148 @ 0x94 │ │ │ │ add r7, r7, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r4, #7104 @ 0x1bc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #516] @ 3dcf54 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #496] @ 3dcf58 │ │ │ │ add r3, r4, #7936 @ 0x1f00 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #424] @ 3dcf5c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r9, r4, #7616 @ 0x1dc0 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #380] @ 3dcf60 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r0, [pc, #320] @ 3dcf34 │ │ │ │ ldr r2, [pc, #364] @ 3dcf64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r4, #8128 @ 0x1fc0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70f49c │ │ │ │ + bl 70f594 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6144 @ 0x1800 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ ldr r3, [pc, #308] @ 3dcf68 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #7744 @ 0x1e40 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r2, [pc, #268] @ 3dcf6c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r6, r4, #936 @ 0x3a8 │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e4ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 7582cc │ │ │ │ + bl 7583c4 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #208] @ 3dcf70 │ │ │ │ @@ -403733,54 +403733,54 @@ │ │ │ │ ldr ip, [pc, #176] @ 3dcf74 │ │ │ │ ldr r2, [pc, #176] @ 3dcf78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sp, r9, ip, ror #3 │ │ │ │ - strheq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r2, ip, asr #9 │ │ │ │ + rsbseq sp, r9, ip, ror #5 │ │ │ │ + strheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r2, ip, asr #11 │ │ │ │ addeq lr, ip, r0, lsl #9 │ │ │ │ - rsbeq fp, r2, r0, ror r5 │ │ │ │ - rsbeq pc, r1, r4, ror #30 │ │ │ │ - subseq lr, pc, r0, ror #24 │ │ │ │ - ldrdeq r6, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x006a2494 │ │ │ │ - rsbeq r1, r1, r0, ror #27 │ │ │ │ - rsbeq ip, r9, ip, ror #22 │ │ │ │ - rsbeq r1, r1, ip, asr #27 │ │ │ │ + rsbeq fp, r2, r0, ror r6 │ │ │ │ + rsbeq r0, r2, r4, rrx │ │ │ │ + subseq lr, pc, r0, ror #26 │ │ │ │ + ldrdeq r6, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x006a2594 │ │ │ │ + rsbeq r1, r1, r0, ror #29 │ │ │ │ + rsbeq ip, r9, ip, ror #24 │ │ │ │ + rsbeq r1, r1, ip, asr #29 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq fp, r2, r0, asr #8 │ │ │ │ + rsbeq fp, r2, r0, asr #10 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq fp, r2, r8, asr r3 │ │ │ │ + rsbeq fp, r2, r8, asr r4 │ │ │ │ addeq sp, r8, r0, asr #19 │ │ │ │ - rsbeq fp, r2, r8, lsr #6 │ │ │ │ + rsbeq fp, r2, r8, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - strheq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq fp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + strheq fp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq fp, r2, r8, ror #4 │ │ │ │ - rsbeq fp, r2, r8, lsr r2 │ │ │ │ + rsbeq fp, r2, r8, ror #6 │ │ │ │ + rsbeq fp, r2, r8, lsr r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq fp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ addeq pc, sp, r0, ror r0 @ │ │ │ │ - rsbeq fp, r2, r0, rrx │ │ │ │ + rsbeq fp, r2, r0, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #620] @ 0x26c │ │ │ │ @@ -403858,17 +403858,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq sp, ip, r0, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, ip, r4, lsl #28 │ │ │ │ - rsbseq ip, r9, r4, asr fp │ │ │ │ - @ instruction: 0x0062af94 │ │ │ │ - rsbeq r2, ip, r8, ror #25 │ │ │ │ + rsbseq ip, r9, r4, asr ip │ │ │ │ + @ instruction: 0x0062b094 │ │ │ │ + rsbeq r2, ip, r8, ror #27 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003dd0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403884,15 +403884,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd148 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd17c │ │ │ │ ldr r0, [pc, #116] @ 3dd19c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed90 │ │ │ │ ldr r1, [pc, #80] @ 3dd1a0 │ │ │ │ @@ -403912,18 +403912,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed90 │ │ │ │ addeq sp, ip, r4, lsl sp │ │ │ │ - rsbeq sl, r2, r4, lsr pc │ │ │ │ + rsbeq fp, r2, r4, lsr r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x0079ca9c │ │ │ │ - rsbseq ip, r9, r0, lsl #21 │ │ │ │ + @ instruction: 0x0079cb9c │ │ │ │ + rsbseq ip, r9, r0, lsl #23 │ │ │ │ │ │ │ │ 003dd1ac : │ │ │ │ mov r3, #0 │ │ │ │ b 4eee8c │ │ │ │ │ │ │ │ 003dd1b4 : │ │ │ │ b 4eef58 │ │ │ │ @@ -403948,15 +403948,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd230 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd264 │ │ │ │ ldr r0, [pc, #116] @ 3dd284 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eee18 │ │ │ │ ldr r1, [pc, #80] @ 3dd288 │ │ │ │ @@ -403976,18 +403976,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eee18 │ │ │ │ addeq sp, ip, r4, lsr ip │ │ │ │ - rsbeq sl, r2, ip, asr #28 │ │ │ │ + rsbeq sl, r2, ip, asr #30 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrheq ip, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x0079c998 │ │ │ │ + ldrheq ip, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0079ca98 │ │ │ │ │ │ │ │ 003dd294 : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003dd2a0 : │ │ │ │ @@ -404157,15 +404157,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 2556b8 <__fprintf_chk@plt> │ │ │ │ b 3dd448 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ b 3dd448 │ │ │ │ ldr r3, [pc, #84] @ 3dd59c │ │ │ │ ldr r0, [pc, #92] @ 3dd5a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -404183,18 +404183,18 @@ │ │ │ │ b 3dd448 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r0, asr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, ip, r8, lsl #22 │ │ │ │ addeq sp, ip, r8, asr sl │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, r2, r4, lsr #25 │ │ │ │ - strheq sl, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r2, r0, lsr fp │ │ │ │ - rsbeq sl, r2, r8, lsr fp │ │ │ │ + rsbeq sl, r2, r4, lsr #27 │ │ │ │ + strheq sl, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r2, r0, lsr ip │ │ │ │ + rsbeq sl, r2, r8, lsr ip │ │ │ │ │ │ │ │ 003dd5b0 : │ │ │ │ b 4ed43c │ │ │ │ │ │ │ │ 003dd5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -404223,21 +404223,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dd648 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dd64c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r9, r0, lsl r6 │ │ │ │ - rsbeq sl, r2, ip, asr #20 │ │ │ │ - rsbeq sl, r2, r4, lsl #22 │ │ │ │ + rsbseq ip, r9, r0, lsl r7 │ │ │ │ + rsbeq sl, r2, ip, asr #22 │ │ │ │ + rsbeq sl, r2, r4, lsl #24 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - rsbseq ip, r9, ip, ror #11 │ │ │ │ - rsbeq sl, r2, r8, lsr #20 │ │ │ │ - rsbeq sl, r2, r4, lsl fp │ │ │ │ + rsbseq ip, r9, ip, ror #13 │ │ │ │ + rsbeq sl, r2, r8, lsr #22 │ │ │ │ + rsbeq sl, r2, r4, lsl ip │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 003dd650 : │ │ │ │ b 4ee29c │ │ │ │ │ │ │ │ 003dd654 : │ │ │ │ b 4ee334 │ │ │ │ @@ -404307,21 +404307,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r9, r8, lsr r5 │ │ │ │ - rsbeq sl, r2, r4, ror r9 │ │ │ │ - rsbeq sl, r2, r0, lsl #21 │ │ │ │ + rsbseq ip, r9, r8, lsr r6 │ │ │ │ + rsbeq sl, r2, r4, ror sl │ │ │ │ + rsbeq sl, r2, r0, lsl #23 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - ldrsheq ip, [r9], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sl, r2, r0, lsr r9 │ │ │ │ - rsbeq sl, r2, ip, lsr sl │ │ │ │ + ldrsheq ip, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sl, r2, r0, lsr sl │ │ │ │ + rsbeq sl, r2, ip, lsr fp │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 3dd9e4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404334,36 +404334,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #544] @ 3dd9f0 │ │ │ │ ldr r1, [pc, #544] @ 3dd9f4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #504] @ 3dd9f8 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 3dd9fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 706818 │ │ │ │ + bl 706910 │ │ │ │ cmp fp, #0 │ │ │ │ ble 3dd9d8 │ │ │ │ ldr r7, [pc, #468] @ 3dda00 │ │ │ │ ldr sl, [pc, #468] @ 3dda04 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -404387,30 +404387,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7b08 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dd99c │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd884 │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 3dd840 │ │ │ │ - bl 70abb8 │ │ │ │ + bl 70acb0 │ │ │ │ ldr r8, [pc, #300] @ 3dda0c │ │ │ │ ldr sl, [pc, #300] @ 3dda10 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -404431,24 +404431,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7cec │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd934 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6ead80 │ │ │ │ + bl 6eae78 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 3dd8f0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404459,41 +404459,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 3dda18 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r1, [pc, #88] @ 3dda1c │ │ │ │ ldr r0, [pc, #88] @ 3dda20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70abb8 │ │ │ │ - rsbseq ip, r9, r4, ror r4 │ │ │ │ - rsbeq r6, r1, r8, lsl #17 │ │ │ │ - strheq sl, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - subseq sp, pc, r4, asr #29 │ │ │ │ - rsbeq r6, r4, r0, asr #2 │ │ │ │ - rsbeq r5, r4, r4, lsl #27 │ │ │ │ + b 70acb0 │ │ │ │ + rsbseq ip, r9, r4, ror r5 │ │ │ │ + rsbeq r6, r1, r8, lsl #19 │ │ │ │ + strheq sl, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + subseq sp, pc, r4, asr #31 │ │ │ │ + rsbeq r6, r4, r0, asr #4 │ │ │ │ + rsbeq r5, r4, r4, lsl #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrsbeq ip, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r2, r8, asr r9 │ │ │ │ - rsbeq sl, r2, ip, lsr #18 │ │ │ │ - rsbseq ip, r9, r4, lsr #6 │ │ │ │ - rsbeq sl, r2, r0, lsr #17 │ │ │ │ - rsbeq sl, r2, ip, ror r8 │ │ │ │ - rsbeq sl, r2, r0, lsl r8 │ │ │ │ - rsbeq sl, r2, r4, lsl #13 │ │ │ │ - ldrdeq r2, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq ip, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r2, r8, asr sl │ │ │ │ + rsbeq sl, r2, ip, lsr #20 │ │ │ │ + rsbseq ip, r9, r4, lsr #8 │ │ │ │ + rsbeq sl, r2, r0, lsr #19 │ │ │ │ + rsbeq sl, r2, ip, ror r9 │ │ │ │ + rsbeq sl, r2, r0, lsl r9 │ │ │ │ + rsbeq sl, r2, r4, lsl #15 │ │ │ │ + ldrdeq r2, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003dda24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 3ddbe4 │ │ │ │ @@ -404510,52 +404510,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #360] @ 3ddbf4 │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 3ddbf8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr sl, [pc, #340] @ 3ddbfc │ │ │ │ ldr r2, [pc, #340] @ 3ddc00 │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #276] @ 3ddc04 │ │ │ │ ldr r1, [pc, #276] @ 3ddc08 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 3ddb60 │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -404600,29 +404600,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ddc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r9, r8, asr #3 │ │ │ │ - subseq sp, pc, r0, asr #24 │ │ │ │ + rsbseq ip, r9, r8, asr #5 │ │ │ │ + subseq sp, pc, r0, asr #26 │ │ │ │ addeq sp, ip, r0, asr #7 │ │ │ │ - strheq r5, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq r5, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + strheq r5, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r5, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r2, r0, lsl #14 │ │ │ │ - ldrdeq sl, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sl, r2, r8, ror #12 │ │ │ │ - rsbeq r6, r1, r4, asr #10 │ │ │ │ + rsbeq sl, r2, r0, lsl #16 │ │ │ │ + ldrdeq sl, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, r2, r8, ror #14 │ │ │ │ + rsbeq r6, r1, r4, asr #12 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, r2, r0, asr #12 │ │ │ │ - rsbseq ip, r9, r8, lsr r0 │ │ │ │ - rsbeq sl, r2, r8, ror r4 │ │ │ │ - rsbeq r2, ip, ip, asr #3 │ │ │ │ + rsbeq sl, r2, r0, asr #14 │ │ │ │ + rsbseq ip, r9, r8, lsr r1 │ │ │ │ + rsbeq sl, r2, r8, ror r5 │ │ │ │ + rsbeq r2, ip, ip, asr #5 │ │ │ │ │ │ │ │ 003ddc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404677,55 +404677,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #1952] @ 3de4b8 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 3de4bc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r8, [pc, #1932] @ 3de4c0 │ │ │ │ ldr r7, [pc, #1932] @ 3de4c4 │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ - bl 7582e0 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 7583d8 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #1868] @ 3de4c8 │ │ │ │ ldr r1, [pc, #1868] @ 3de4cc │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 3de488 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -404760,64 +404760,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 3de4d8 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r6, [pc, #1660] @ 3de4dc │ │ │ │ ldr r1, [pc, #1660] @ 3de4e0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #1620] @ 3de4e4 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 3de4bc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 3ddec0 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 3ddf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ead00 │ │ │ │ + bl 6eadf8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddeb4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 3de4e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3ddf08 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 6ead80 │ │ │ │ + bl 6eae78 │ │ │ │ cmp r7, r6 │ │ │ │ bne 3ddef4 │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 3de4ec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r2, [pc, #1484] @ 3de4f0 │ │ │ │ ldr r3, [pc, #1404] @ 3de4a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -404827,15 +404827,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 706818 │ │ │ │ + bl 706910 │ │ │ │ ldr r3, [pc, #1416] @ 3de4f4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 3de4f8 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404866,15 +404866,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 3de09c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 4d7b08 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddfd8 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -404884,16 +404884,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 99c980 │ │ │ │ - bl 70abb8 │ │ │ │ + bl 99ca78 │ │ │ │ + bl 70acb0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4edf50 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -404902,26 +404902,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 3dd778 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 3ddf0c │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 6ead80 │ │ │ │ + bl 6eae78 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 3de084 │ │ │ │ b 3ddf0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3ddf98 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 70abb8 │ │ │ │ + bl 70acb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -405035,46 +405035,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 3de518 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [pc, #624] @ 3de51c │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ddc │ │ │ │ - bl 751250 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 751348 │ │ │ │ ldr r1, [pc, #588] @ 3de520 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 3de4bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ - bl 706818 │ │ │ │ - bl 70abb8 │ │ │ │ + bl 757ed4 │ │ │ │ + bl 706910 │ │ │ │ + bl 70acb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 3de338 │ │ │ │ ldr r0, [pc, #524] @ 3de524 │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 3dd778 │ │ │ │ b 3ddf1c │ │ │ │ mov r4, #0 │ │ │ │ @@ -405105,15 +405105,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 3de47c │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6bdc │ │ │ │ + bl 6e6cd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de398 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efd14 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de398 │ │ │ │ @@ -405126,26 +405126,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 9b1700 │ │ │ │ + bl 9b17f8 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 3de470 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6bdc │ │ │ │ + bl 6e6cd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de458 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efd14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3de340 │ │ │ │ @@ -405160,55 +405160,55 @@ │ │ │ │ b 3de148 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 3de368 │ │ │ │ ldr r0, [pc, #164] @ 3de534 │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ b 3ddf1c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r8, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, ip, lsr pc │ │ │ │ - ldrheq sp, [pc], #-144 @ │ │ │ │ + rsbseq ip, r9, ip, lsr r0 │ │ │ │ + ldrheq sp, [pc], #-160 @ │ │ │ │ addeq sp, ip, r0, lsr r1 │ │ │ │ - rsbeq r5, r4, r4, lsr #24 │ │ │ │ - rsbeq r5, r4, r8, ror #16 │ │ │ │ + rsbeq r5, r4, r4, lsr #26 │ │ │ │ + rsbeq r5, r4, r8, ror #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r2, ip, asr #8 │ │ │ │ - rsbeq sl, r2, r4, ror r4 │ │ │ │ - ldrdeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r6, r1, r8, lsr #5 │ │ │ │ - ldrsbeq fp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sl, r2, r4, lsr #6 │ │ │ │ - strdeq r6, [r1], #-20 @ 0xffffffec @ │ │ │ │ - subseq sp, pc, r4, lsr r8 @ │ │ │ │ - rsbeq r5, r4, ip, lsr #21 │ │ │ │ - rsbeq r5, r4, ip, ror #13 │ │ │ │ - rsbeq sl, r2, r0, ror #6 │ │ │ │ - rsbeq sl, r2, r8, lsl #7 │ │ │ │ + rsbeq sl, r2, ip, asr #10 │ │ │ │ + rsbeq sl, r2, r4, ror r5 │ │ │ │ + ldrdeq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, r1, r8, lsr #7 │ │ │ │ + ldrsbeq fp, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sl, r2, r4, lsr #8 │ │ │ │ + strdeq r6, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + subseq sp, pc, r4, lsr r9 @ │ │ │ │ + rsbeq r5, r4, ip, lsr #23 │ │ │ │ + rsbeq r5, r4, ip, ror #15 │ │ │ │ + rsbeq sl, r2, r0, ror #8 │ │ │ │ + rsbeq sl, r2, r8, lsl #9 │ │ │ │ strdeq ip, [ip], r8 │ │ │ │ - @ instruction: 0x0079bc98 │ │ │ │ - rsbeq sl, r2, ip, lsl #4 │ │ │ │ - ldrdeq sl, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, r2, r8, lsr r2 │ │ │ │ + @ instruction: 0x0079bd98 │ │ │ │ + rsbeq sl, r2, ip, lsl #6 │ │ │ │ + ldrdeq sl, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sl, r2, r8, lsr r3 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r9, r2, ip, lsl #31 │ │ │ │ - rsbseq fp, r9, ip, lsl #19 │ │ │ │ - ldrdeq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r1, ip, lsr #27 │ │ │ │ - subseq sp, pc, r8, ror #7 │ │ │ │ - rsbeq r5, r4, r4, ror #12 │ │ │ │ - strheq r5, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, r2, r8, lsr #31 │ │ │ │ - rsbseq fp, r9, r0, lsr #16 │ │ │ │ - rsbeq r9, r2, r0, ror #24 │ │ │ │ - strdeq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, r2, r0, lsl #27 │ │ │ │ + rsbeq sl, r2, ip, lsl #1 │ │ │ │ + rsbseq fp, r9, ip, lsl #21 │ │ │ │ + ldrdeq r9, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, r1, ip, lsr #29 │ │ │ │ + subseq sp, pc, r8, ror #9 │ │ │ │ + rsbeq r5, r4, r4, ror #14 │ │ │ │ + strheq r5, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sl, r2, r8, lsr #1 │ │ │ │ + rsbseq fp, r9, r0, lsr #18 │ │ │ │ + rsbeq r9, r2, r0, ror #26 │ │ │ │ + strdeq r9, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r9, r2, r0, lsl #29 │ │ │ │ │ │ │ │ 003de538 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de54c │ │ │ │ bx r3 │ │ │ │ @@ -405300,20 +405300,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq ip, ip, r0, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, ip, r4, lsl r8 │ │ │ │ - @ instruction: 0x0079b59c │ │ │ │ - ldrdeq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r1, ip, r0, lsr r7 │ │ │ │ - rsbseq fp, r9, r4, ror r5 │ │ │ │ - strheq r9, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, r2, r4, asr ip │ │ │ │ + @ instruction: 0x0079b69c │ │ │ │ + ldrdeq r9, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r1, ip, r0, lsr r8 │ │ │ │ + rsbseq fp, r9, r4, ror r6 │ │ │ │ + strheq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r2, r4, asr sp │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 003de6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -405386,15 +405386,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de788 │ │ │ │ bl 253e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 3de8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c980 │ │ │ │ + bl 99ca78 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 3de830 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405429,26 +405429,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq ip, ip, r0, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, ip, r8, lsl #13 │ │ │ │ - strdeq r9, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq fp, r9, r8, lsr #7 │ │ │ │ - rsbeq r9, r2, r4, ror #15 │ │ │ │ - rsbeq r9, r2, ip, ror sl │ │ │ │ + strdeq r9, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #9 │ │ │ │ + rsbeq r9, r2, r4, ror #17 │ │ │ │ + rsbeq r9, r2, ip, ror fp │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbseq fp, r9, r8, ror r3 │ │ │ │ - strheq r9, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, r2, r8, asr sl │ │ │ │ + rsbseq fp, r9, r8, ror r4 │ │ │ │ + strheq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r2, r8, asr fp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 3de8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq fp, r8, r4, asr #28 │ │ │ │ ldr r1, [r0, #2088] @ 0x828 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -405498,25 +405498,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #200] @ 3dea98 │ │ │ │ ldr r1, [pc, #200] @ 3dea9c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #168] @ 3deaa0 │ │ │ │ ldr r3, [pc, #168] @ 3deaa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #160] @ 3deaa8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -405530,41 +405530,41 @@ │ │ │ │ ldr r1, [pc, #128] @ 3deab0 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r1, [pc, #100] @ 3deab4 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #84] @ 3deab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r4, lsl r5 │ │ │ │ - subseq ip, pc, r0, ror #25 │ │ │ │ - rsbeq r4, r4, ip, asr pc │ │ │ │ - rsbeq ip, r0, ip, lsr #31 │ │ │ │ - rsbeq r6, r0, r4, lsl #3 │ │ │ │ + rsbseq fp, r9, r4, lsl r6 │ │ │ │ + subseq ip, pc, r0, ror #27 │ │ │ │ + rsbeq r5, r4, ip, asr r0 │ │ │ │ + rsbeq sp, r0, ip, lsr #1 │ │ │ │ + rsbeq r6, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r1, r6, r6, lsr fp │ │ │ │ - strdeq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r9, [r2], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strdeq r4, [fp], r0 │ │ │ │ @ instruction: 0x0088bcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -405574,15 +405574,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3deb0c │ │ │ │ bl 3e6188 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405621,17 +405621,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r8, ror #7 │ │ │ │ - rsbeq r9, r2, ip, asr #16 │ │ │ │ - rsbeq sp, pc, r0, ror #2 │ │ │ │ + rsbseq fp, r9, r8, ror #9 │ │ │ │ + rsbeq r9, r2, ip, asr #18 │ │ │ │ + rsbeq sp, pc, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 3dec80 │ │ │ │ ldr r8, [pc, #172] @ 3dec84 │ │ │ │ ldr r7, [pc, #172] @ 3dec88 │ │ │ │ @@ -405641,28 +405641,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r2, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ bl 41744c │ │ │ │ ldr r5, [r6, #2088] @ 0x828 │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3dec60 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -405673,32 +405673,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r9, r8, ror #5 │ │ │ │ - rsbeq ip, r0, r0, lsr #27 │ │ │ │ - rsbeq r5, r0, r8, ror pc │ │ │ │ + rsbseq fp, r9, r8, ror #7 │ │ │ │ + rsbeq ip, r0, r0, lsr #29 │ │ │ │ + rsbeq r6, r0, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3ded9c │ │ │ │ ldr r2, [pc, #248] @ 3deda0 │ │ │ │ ldr r1, [pc, #248] @ 3deda4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r0, #2412] @ 0x96c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2416] @ 0x970 │ │ │ │ strne r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r2, [r0, #2416] @ 0x970 │ │ │ │ @@ -405733,28 +405733,28 @@ │ │ │ │ blt 3ded30 │ │ │ │ mov r0, r1 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 3debbc │ │ │ │ add r0, r5, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ ldr r0, [r5, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ded8c │ │ │ │ bl 3e6154 │ │ │ │ ldr r0, [r5, #2092] @ 0x82c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253840 │ │ │ │ - rsbseq fp, r9, r8, lsl r2 │ │ │ │ - rsbeq r9, r2, ip, ror r6 │ │ │ │ - rsbeq ip, pc, ip, lsl #31 │ │ │ │ + rsbseq fp, r9, r8, lsl r3 │ │ │ │ + rsbeq r9, r2, ip, ror r7 │ │ │ │ + rsbeq sp, pc, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ ldr r3, [pc, #1276] @ 3df2bc │ │ │ │ ldr lr, [pc, #1276] @ 3df2c0 │ │ │ │ ldr ip, [pc, #1276] @ 3df2c4 │ │ │ │ @@ -405770,15 +405770,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #260] @ 0x104 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r8, [pc, #1204] @ 3df2d0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -406016,15 +406016,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ @@ -406032,15 +406032,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [sl, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ sub r8, r8, r3 │ │ │ │ @@ -406049,51 +406049,51 @@ │ │ │ │ ble 3defa0 │ │ │ │ b 3def8c │ │ │ │ ldr r1, [pc, #136] @ 3df2dc │ │ │ │ ldr r0, [pc, #136] @ 3df2e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3def6c │ │ │ │ ldr r1, [pc, #116] @ 3df2e4 │ │ │ │ ldr r0, [pc, #116] @ 3df2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3df090 │ │ │ │ ldr r1, [pc, #96] @ 3df2ec │ │ │ │ ldr r0, [pc, #96] @ 3df2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3def3c │ │ │ │ mvn r6, #21 │ │ │ │ b 3defdc │ │ │ │ mvn r6, #5 │ │ │ │ b 3defdc │ │ │ │ mov r6, #0 │ │ │ │ b 3defc0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq fp, [r9], #-12 @ │ │ │ │ + ldrsheq fp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ addeq ip, ip, r0, asr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0060cb98 │ │ │ │ - rsbeq r5, r0, ip, ror #26 │ │ │ │ + @ instruction: 0x0060cc98 │ │ │ │ + rsbeq r5, r0, ip, ror #28 │ │ │ │ addeq ip, ip, r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq fp, ip, r8, lsr lr │ │ │ │ - rsbseq sl, r9, ip, ror #24 │ │ │ │ - rsbeq r9, r2, r8, asr #2 │ │ │ │ - rsbseq sl, r9, r0, asr ip │ │ │ │ - ldrdeq r9, [r2], #-0 @ │ │ │ │ - rsbseq sl, r9, r4, lsr ip │ │ │ │ - rsbeq r9, r2, r4, ror #1 │ │ │ │ + rsbseq sl, r9, ip, ror #26 │ │ │ │ + rsbeq r9, r2, r8, asr #4 │ │ │ │ + rsbseq sl, r9, r0, asr sp │ │ │ │ + ldrdeq r9, [r2], #-16 @ │ │ │ │ + rsbseq sl, r9, r4, lsr sp │ │ │ │ + rsbeq r9, r2, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, #4 │ │ │ │ @@ -406420,18 +406420,18 @@ │ │ │ │ b 3df3f0 │ │ │ │ ldr r4, [pc, #32] @ 3df83c │ │ │ │ lsr r4, r4, r2 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 3df7b8 │ │ │ │ ldr r4, [pc, #8] @ 3df834 │ │ │ │ b 3df3f0 │ │ │ │ - rsbseq sl, r9, r4, lsl #18 │ │ │ │ - rsbseq sl, r9, r2, lsr #18 │ │ │ │ + rsbseq sl, r9, r4, lsl #20 │ │ │ │ + rsbseq sl, r9, r2, lsr #20 │ │ │ │ @ instruction: 0xdeadbabe │ │ │ │ - rsbseq sl, r9, r0, lsr #17 │ │ │ │ + rsbseq sl, r9, r0, lsr #19 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1444] @ 3dfdfc │ │ │ │ ldr lr, [pc, #1444] @ 3dfe00 │ │ │ │ @@ -406448,15 +406448,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #1380] @ 3dfe10 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #32] │ │ │ │ ldr r3, [pc, #1372] @ 3dfe14 │ │ │ │ strh r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -406487,29 +406487,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 41d458 │ │ │ │ add r6, r4, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #1220] @ 3dfe20 │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [pc, #1200] @ 3dfe24 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r9, [pc, #1196] @ 3dfe28 │ │ │ │ mov r0, fp │ │ │ │ ldr fp, [pc, #1192] @ 3dfe2c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -406518,15 +406518,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ bl 41d458 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r1, [r4, #2088] @ 0x828 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ @@ -406534,17 +406534,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 417e38 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3dfa3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ mov r0, sl │ │ │ │ - bl 757954 │ │ │ │ + bl 757a4c │ │ │ │ ldr r0, [r4, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfca0 │ │ │ │ ldr r2, [pc, #1052] @ 3dfe30 │ │ │ │ ldr r3, [pc, #1004] @ 3dfe04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -406558,15 +406558,15 @@ │ │ │ │ b 3e6154 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [r4, #2088] @ 0x828 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r9, r9, #2 │ │ │ │ lsl r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ beq 3dfa88 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406598,15 +406598,15 @@ │ │ │ │ ldr r3, [pc, #864] @ 3dfe40 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1312 @ 0x520 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, r4 │ │ │ │ bl 3debbc │ │ │ │ b 3df9f0 │ │ │ │ mov r0, r9 │ │ │ │ bl 254b9c │ │ │ │ cmp r0, #9 │ │ │ │ bhi 3dfdc0 │ │ │ │ @@ -406753,15 +406753,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #268] @ 3dfe68 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3dfa00 │ │ │ │ bl 3e61f0 │ │ │ │ bl 255af0 │ │ │ │ ldr r3, [r4, #2404] @ 0x964 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #2084] @ 0x824 │ │ │ │ b 3df8d8 │ │ │ │ @@ -406789,49 +406789,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #144] @ 3dfe7c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3dfaf8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, ror #12 │ │ │ │ + rsbseq sl, r9, r4, ror #14 │ │ │ │ @ instruction: 0x008cb5b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r8, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, pc, r4, asr #7 │ │ │ │ + strheq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, pc, r4, asr #9 │ │ │ │ andne r5, r0, #1375731712 @ 0x52000000 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ addeq sl, r8, r0, lsl #28 │ │ │ │ - rsbeq r8, r2, ip, lsl #22 │ │ │ │ - ldrdeq r8, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq sl, r9, r0, asr #10 │ │ │ │ - rsbeq r5, r0, r4, asr #3 │ │ │ │ - rsbeq fp, r0, ip, ror #31 │ │ │ │ + rsbeq r8, r2, ip, lsl #24 │ │ │ │ + ldrdeq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sl, r9, r0, asr #12 │ │ │ │ + rsbeq r5, r0, r4, asr #5 │ │ │ │ + rsbeq ip, r0, ip, ror #1 │ │ │ │ addeq fp, ip, r8, lsl #8 │ │ │ │ addseq r3, ip, r0, asr #20 │ │ │ │ - rsbeq r8, r2, r4, lsr #19 │ │ │ │ - strdeq r8, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq sl, r9, r0, ror #7 │ │ │ │ + rsbeq r8, r2, r4, lsr #21 │ │ │ │ + strdeq r8, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r9, r0, ror #9 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addseq r3, ip, r4, ror #16 │ │ │ │ addseq r3, ip, r4, asr #16 │ │ │ │ addeq fp, ip, r4, ror r1 │ │ │ │ addseq r3, ip, ip, asr #15 │ │ │ │ - rsbseq sl, r9, r8, ror r1 │ │ │ │ - rsbeq r8, r2, ip, lsr #13 │ │ │ │ - rsbeq r8, r2, ip, ror r6 │ │ │ │ + rsbseq sl, r9, r8, ror r2 │ │ │ │ + rsbeq r8, r2, ip, lsr #15 │ │ │ │ + rsbeq r8, r2, ip, ror r7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x006fbe9c │ │ │ │ - rsbeq r8, r2, r8, ror r6 │ │ │ │ - rsbseq sl, r9, ip, ror #1 │ │ │ │ - rsbeq r8, r2, ip, ror #11 │ │ │ │ + @ instruction: 0x006fbf9c │ │ │ │ + rsbeq r8, r2, r8, ror r7 │ │ │ │ + rsbseq sl, r9, ip, ror #3 │ │ │ │ + rsbeq r8, r2, ip, ror #13 │ │ │ │ andeq r0, r0, lr, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #2076] @ 3e06b4 │ │ │ │ ldr r3, [pc, #2076] @ 3e06b8 │ │ │ │ @@ -406950,246 +406950,246 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r9, r0 │ │ │ │ bhi 3e06a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255370 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, r4, fp │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255370 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add fp, r9, fp │ │ │ │ mov lr, #2 │ │ │ │ add r8, r4, fp │ │ │ │ str lr, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255370 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #38] @ 0x26 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add fp, r9, fp │ │ │ │ mov r3, #3 │ │ │ │ add r9, r4, fp │ │ │ │ str r3, [r4, fp] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #15 │ │ │ │ bic sl, sl, #7 │ │ │ │ add r8, sl, fp │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255370 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #39] @ 0x27 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r9, r4, r8 │ │ │ │ mov ip, #4 │ │ │ │ str ip, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255370 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255370 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255370 │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ strb r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255370 │ │ │ │ add r8, sl, r8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 254b9c │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, r8] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r3, r2 │ │ │ │ add r9, r0, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, r8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, r2 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r9, sl │ │ │ │ add r8, r9, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255370 │ │ │ │ @@ -407454,15 +407454,15 @@ │ │ │ │ ldr r1, [pc, #1172] @ 3e0cd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3deabc │ │ │ │ str r7, [r0, #2376] @ 0x948 │ │ │ │ str ip, [r0, #2380] @ 0x94c │ │ │ │ b 3e075c │ │ │ │ lsr r3, r2, #5 │ │ │ │ @@ -407520,15 +407520,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ movcc r1, r5 │ │ │ │ bcs 3e075c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -407579,15 +407579,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #2384] @ 0x950 │ │ │ │ bl 255d00 │ │ │ │ cmp r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 3e0cb8 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -407610,40 +407610,40 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldrd sl, [fp, #-8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [pc, #504] @ 3e0d00 │ │ │ │ ldr r2, [pc, #504] @ 3e0d04 │ │ │ │ ldr r1, [pc, #504] @ 3e0d08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3e0b48 │ │ │ │ mov r1, #2 │ │ │ │ bl 41760c │ │ │ │ @@ -407671,15 +407671,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r7, r3, lsl #1 │ │ │ │ bcs 3e075c │ │ │ │ mov r1, r7 │ │ │ │ b 3e0974 │ │ │ │ ldr r3, [r0, #2396] @ 0x95c │ │ │ │ @@ -407706,15 +407706,15 @@ │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #2384] @ 0x950 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -407722,15 +407722,15 @@ │ │ │ │ add ip, r6, #424 @ 0x1a8 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r9, [r4, #2384] @ 0x950 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3e0aa0 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -407739,34 +407739,34 @@ │ │ │ │ strb r3, [r2] │ │ │ │ bcc 3e0c98 │ │ │ │ b 3e0aa0 │ │ │ │ mov fp, r4 │ │ │ │ ldr r9, [fp, #2384]! @ 0x950 │ │ │ │ mov r1, #150 @ 0x96 │ │ │ │ b 3e0a80 │ │ │ │ - rsbseq r9, r9, r2, ror r6 │ │ │ │ + rsbseq r9, r9, r2, ror r7 │ │ │ │ + rsbseq r9, r9, r4, lsl #15 │ │ │ │ + subseq sl, pc, r0, asr pc @ │ │ │ │ + rsbeq r3, r4, ip, asr #3 │ │ │ │ + rsbseq r9, r9, r4, lsr #14 │ │ │ │ rsbseq r9, r9, r4, lsl #13 │ │ │ │ - subseq sl, pc, r0, asr lr @ │ │ │ │ - rsbeq r3, r4, ip, asr #1 │ │ │ │ - rsbseq r9, r9, r4, lsr #12 │ │ │ │ - rsbseq r9, r9, r4, lsl #11 │ │ │ │ - rsbeq fp, r0, r0, asr #32 │ │ │ │ - rsbeq r4, r0, r4, lsl r2 │ │ │ │ - ldrsheq r9, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq sl, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x00799494 │ │ │ │ - rsbeq sl, r0, ip, asr #30 │ │ │ │ - rsbeq r4, r0, r4, lsr #2 │ │ │ │ - ldrheq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sl, r0, r4, ror #28 │ │ │ │ - rsbeq r4, r0, ip, lsr r0 │ │ │ │ - rsbseq r9, r9, r4, lsr #6 │ │ │ │ - ldrdeq sl, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, r0, ip, lsr #31 │ │ │ │ + rsbeq fp, r0, r0, asr #2 │ │ │ │ + rsbeq r4, r0, r4, lsl r3 │ │ │ │ + ldrsheq r9, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq fp, [r0], #-4 @ │ │ │ │ + rsbeq r4, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0x00799594 │ │ │ │ + rsbeq fp, r0, ip, asr #32 │ │ │ │ + rsbeq r4, r0, r4, lsr #4 │ │ │ │ + ldrheq r9, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sl, r0, r4, ror #30 │ │ │ │ + rsbeq r4, r0, ip, lsr r1 │ │ │ │ + rsbseq r9, r9, r4, lsr #8 │ │ │ │ + ldrdeq sl, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r0, ip, lsr #1 │ │ │ │ │ │ │ │ 003e0d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #68] @ 3e0d74 │ │ │ │ @@ -407844,21 +407844,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r5, #0 │ │ │ │ b 3e0e08 │ │ │ │ addseq r2, ip, r4, lsr r7 │ │ │ │ - rsbseq r9, r9, r8, lsl #1 │ │ │ │ - rsbeq r7, r2, r4, asr r6 │ │ │ │ - @ instruction: 0x00627598 │ │ │ │ + rsbseq r9, r9, r8, lsl #3 │ │ │ │ + rsbeq r7, r2, r4, asr r7 │ │ │ │ + @ instruction: 0x00627698 │ │ │ │ │ │ │ │ 003e0e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #240] @ 3e0f78 │ │ │ │ @@ -407909,28 +407909,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r2, ip, r0, asr r6 │ │ │ │ - @ instruction: 0x00798f90 │ │ │ │ - rsbeq r7, r2, r4, asr r5 │ │ │ │ - rsbeq r7, r2, r0, lsr #9 │ │ │ │ + @ instruction: 0x00799090 │ │ │ │ + rsbeq r7, r2, r4, asr r6 │ │ │ │ + rsbeq r7, r2, r0, lsr #11 │ │ │ │ │ │ │ │ 003e0f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #2400] @ 0x960 │ │ │ │ @@ -407989,41 +407989,41 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ str r6, [r4] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r7, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ bl 255370 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov fp, #0 │ │ │ │ add r3, r4, ip │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, ip] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, fp │ │ │ │ @@ -408033,43 +408033,43 @@ │ │ │ │ strh r1, [r3, #-4] │ │ │ │ bic r9, r9, #7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r7, ip, r9 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ sub r2, r9, r1 │ │ │ │ add r0, r3, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov lr, #4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ str r6, [r4, r7] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ add r9, r4, r7 │ │ │ │ add r3, r9, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ @@ -408077,29 +408077,29 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strb r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r7, sl, r7 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, r7] │ │ │ │ add r4, r4, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, r3, #8 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r6, r3, #15 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #8 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r6, r6, #7 │ │ │ │ sub r2, r6, r9 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255370 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -408118,32 +408118,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e1000 │ │ │ │ mov r1, #1 │ │ │ │ bl 41760c │ │ │ │ b 3e1000 │ │ │ │ mvn r4, #104 @ 0x68 │ │ │ │ b 3e1000 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, r4, lsl lr │ │ │ │ - rsbseq r8, r9, r0, asr ip │ │ │ │ - rsbeq sl, r0, r0, lsl #14 │ │ │ │ - ldrdeq r3, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, r9, r0, asr sp │ │ │ │ + rsbeq sl, r0, r0, lsl #16 │ │ │ │ + ldrdeq r3, [r0], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 003e12d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -408212,42 +408212,42 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp, #28] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r7] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r8, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic ip, r3, #7 │ │ │ │ strh r8, [r7, #4] │ │ │ │ add r3, r7, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ sub r2, ip, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255370 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ add lr, r7, ip │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #24] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r3, lr │ │ │ │ @@ -408258,70 +408258,70 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r1, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ add r8, ip, sl │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r1, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255370 │ │ │ │ mov sl, #4 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r5, r7, r8 │ │ │ │ str fp, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add lr, r0, #8 │ │ │ │ strh lr, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255370 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #6 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r5, r7, r8 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r1, fp │ │ │ │ add r2, r0, #8 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r2 │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255370 │ │ │ │ @@ -408331,28 +408331,28 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r2, #3 │ │ │ │ str r2, [r7, r8] │ │ │ │ add r7, r7, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r5, r0, #15 │ │ │ │ mov r0, sl │ │ │ │ add sl, r3, #8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #8 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r5, r5, #7 │ │ │ │ sub r2, r5, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255370 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -408375,15 +408375,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e1354 │ │ │ │ mov r1, #1 │ │ │ │ bl 41760c │ │ │ │ @@ -408392,17 +408392,17 @@ │ │ │ │ b 3e1354 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e1354 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, r0, asr #21 │ │ │ │ - rsbseq r8, r9, r4, asr r8 │ │ │ │ - rsbeq sl, r0, r4, lsl #6 │ │ │ │ - ldrdeq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r8, r9, r4, asr r9 │ │ │ │ + rsbeq sl, r0, r4, lsl #8 │ │ │ │ + ldrdeq r3, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 003e16d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r8, r2 │ │ │ │ @@ -408426,15 +408426,15 @@ │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3e2184 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ cmp r5, fp │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ @@ -408519,15 +408519,15 @@ │ │ │ │ ldr r2, [pc, #920] @ 3e1c44 │ │ │ │ ldr r1, [pc, #920] @ 3e1c48 │ │ │ │ lsl r4, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ add r4, r4, #3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcs 3e184c │ │ │ │ mov r1, r4 │ │ │ │ bl 41760c │ │ │ │ @@ -408554,95 +408554,95 @@ │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ mov fp, #0 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #32] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r0, sl │ │ │ │ bl 253840 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ subs sl, r0, fp │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ strh sl, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov sl, r8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r8, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ mov r3, #2 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r9, r3 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ strh fp, [sp, #80] @ 0x50 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ str r9, [r4, r8] │ │ │ │ add r9, r4, r8 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, fp │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ @@ -408650,29 +408650,29 @@ │ │ │ │ mov r1, #8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ @@ -408680,29 +408680,29 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ strh r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255370 │ │ │ │ @@ -408712,27 +408712,27 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ strh r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ add r4, r4, r8 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r9, r0 │ │ │ │ add r8, r9, #8 │ │ │ │ strh r8, [r4, #4] │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r9, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255370 │ │ │ │ @@ -408743,17 +408743,17 @@ │ │ │ │ b 3e1838 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e184c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, r8, asr #11 │ │ │ │ - rsbseq r8, r9, r8, lsr #12 │ │ │ │ - ldrdeq sl, [r0], #-0 @ │ │ │ │ - rsbeq r3, r0, r4, lsr #5 │ │ │ │ + rsbseq r8, r9, r8, lsr #14 │ │ │ │ + ldrdeq sl, [r0], #-16 @ │ │ │ │ + rsbeq r3, r0, r4, lsr #7 │ │ │ │ │ │ │ │ 003e1c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -408814,15 +408814,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, r4, r4, lsl r9 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsl r4, r4, #5 │ │ │ │ mov r8, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ @@ -408835,41 +408835,41 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r8, r9, r4, lsl r2 │ │ │ │ - rsbeq r9, r0, ip, lsr ip │ │ │ │ - rsbeq r2, r0, r4, lsl lr │ │ │ │ + rsbseq r8, r9, r4, lsl r3 │ │ │ │ + rsbeq r9, r0, ip, lsr sp │ │ │ │ + rsbeq r2, r0, r4, lsl pc │ │ │ │ │ │ │ │ 003e1e14 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1e1c : │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ @@ -408889,15 +408889,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ cmp r5, #0 │ │ │ │ ldrhne sl, [r4, #26] │ │ │ │ ldrheq sl, [r4, #24] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ cmp r3, sl │ │ │ │ mov r7, r0 │ │ │ │ @@ -408911,27 +408911,27 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str sl, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -408939,17 +408939,17 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 254c80 │ │ │ │ str sl, [r4, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ b 3e1e8c │ │ │ │ - rsbseq r8, r9, r0, lsl #2 │ │ │ │ - rsbeq r9, r0, ip, lsr #22 │ │ │ │ - rsbeq r2, r0, r0, lsl #26 │ │ │ │ + rsbseq r8, r9, r0, lsl #4 │ │ │ │ + rsbeq r9, r0, ip, lsr #24 │ │ │ │ + rsbeq r2, r0, r0, lsl #28 │ │ │ │ │ │ │ │ 003e1f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #216] @ 3e202c │ │ │ │ @@ -408961,15 +408961,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3e2024 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #8] │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ @@ -408980,41 +408980,41 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strb sl, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn r0, #89 @ 0x59 │ │ │ │ b 3e2008 │ │ │ │ - rsbseq r7, r9, r8, ror #31 │ │ │ │ - rsbeq r9, r0, r4, lsl sl │ │ │ │ - rsbeq r2, r0, r8, ror #23 │ │ │ │ + rsbseq r8, r9, r8, ror #1 │ │ │ │ + rsbeq r9, r0, r4, lsl fp │ │ │ │ + rsbeq r2, r0, r8, ror #25 │ │ │ │ │ │ │ │ 003e2038 : │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2040 : │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ @@ -409152,15 +409152,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, #1 │ │ │ │ lsl r5, r6, #5 │ │ │ │ add r2, r6, r6, lsl r8 │ │ │ │ @@ -409174,33 +409174,33 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r3, r0, r8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ str r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ @@ -409211,17 +409211,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r7, r9, ip, lsr #26 │ │ │ │ - rsbeq r9, r0, r8, asr r7 │ │ │ │ - rsbeq r2, r0, ip, lsr #18 │ │ │ │ + rsbseq r7, r9, ip, lsr #28 │ │ │ │ + rsbeq r9, r0, r8, asr r8 │ │ │ │ + rsbeq r2, r0, ip, lsr #20 │ │ │ │ │ │ │ │ 003e2334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409302,15 +409302,15 @@ │ │ │ │ mvn r2, r2, lsr #17 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ lsl r5, r6, #5 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r2, [r9] │ │ │ │ add r6, r6, r6, lsl r3 │ │ │ │ @@ -409321,15 +409321,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc sl, r1, #0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ @@ -409337,19 +409337,19 @@ │ │ │ │ ldrd r0, [ip] │ │ │ │ mov sl, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -409362,17 +409362,17 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, r0, r8, ror r5 │ │ │ │ - rsbeq r2, r0, r4, asr #14 │ │ │ │ - ldrsheq r7, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, r0, r8, ror r6 │ │ │ │ + rsbeq r2, r0, r4, asr #16 │ │ │ │ + ldrsheq r7, [r9], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 003e2588 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2590 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -409821,15 +409821,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3e2c70 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #148] @ 3e2c74 │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -409859,19 +409859,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - rsbeq r5, r2, r0, ror r9 │ │ │ │ + rsbeq r5, r2, r0, ror sl │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r7, r9, r8, lsr #7 │ │ │ │ - ldrsbeq r8, [pc], #-172 @ │ │ │ │ - rsbeq r0, r4, r8, asr sp │ │ │ │ + rsbseq r7, r9, r8, lsr #9 │ │ │ │ + ldrsbeq r8, [pc], #-188 @ │ │ │ │ + rsbeq r0, r4, r8, asr lr │ │ │ │ umulleq r9, sp, r0, r3 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ │ │ │ │ 003e2c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410377,15 +410377,15 @@ │ │ │ │ ble 3e31ac │ │ │ │ b 3e3198 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 3e33cc │ │ │ │ addeq r7, ip, r0, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r9, r4, lsl #29 │ │ │ │ + rsbseq r6, r9, r4, lsl #31 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r7, ip, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -410745,16 +410745,16 @@ │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r7 │ │ │ │ bl 25432c │ │ │ │ b 3e393c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, ror #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq r6, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x00796698 │ │ │ │ + ldrheq r6, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00796798 │ │ │ │ umulleq r7, ip, ip, r4 │ │ │ │ addeq r7, ip, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #352] @ 3e3bb0 │ │ │ │ @@ -410768,15 +410768,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 255370 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, r2 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -410829,15 +410829,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 3e3b24 │ │ │ │ @@ -410846,15 +410846,15 @@ │ │ │ │ b 3e3b08 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ blcc fea963b0 <__bss_end__@@Base+0xfdccd718> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r7, ip, r8, asr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsbseq r6, r9, ip, asr #9 │ │ │ │ + rsbseq r6, r9, ip, asr #11 │ │ │ │ strdeq r7, [ip], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411144,20 +411144,20 @@ │ │ │ │ bl 58e364 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b 3e3ec4 │ │ │ │ mov r0, r7 │ │ │ │ bl 58e364 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3e3ea4 │ │ │ │ - rsbseq r6, r9, r9, lsr r1 │ │ │ │ - rsbseq r6, r9, ip, lsr #2 │ │ │ │ - rsbseq r6, r9, ip, lsl #2 │ │ │ │ + rsbseq r6, r9, r9, lsr r2 │ │ │ │ + rsbseq r6, r9, ip, lsr #4 │ │ │ │ + rsbseq r6, r9, ip, lsl #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r5, r9, ip, asr #31 │ │ │ │ - ldrheq r5, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, r9, ip, asr #1 │ │ │ │ + ldrheq r6, [r9], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r7, r2 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -411419,21 +411419,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #42] @ 0x2a │ │ │ │ beq 3e4294 │ │ │ │ strb r2, [r9, #31] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r9, #30] │ │ │ │ b 3e4294 │ │ │ │ - rsbseq r5, r9, ip, lsr #28 │ │ │ │ - rsbseq r5, r9, r4, ror #27 │ │ │ │ - rsbseq r5, r9, r0, asr #27 │ │ │ │ - rsbseq r5, r9, r8, ror sp │ │ │ │ + rsbseq r5, r9, ip, lsr #30 │ │ │ │ + rsbseq r5, r9, r4, ror #29 │ │ │ │ + rsbseq r5, r9, r0, asr #29 │ │ │ │ + rsbseq r5, r9, r8, ror lr │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r4, [r2], #-0 @ │ │ │ │ + ldrdeq r4, [r2], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3e4574 │ │ │ │ ldr r2, [pc, #144] @ 3e4578 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -411649,15 +411649,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3e3798 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r0, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, ip, r4, lsr #16 │ │ │ │ - rsbseq r5, r9, lr, lsl #18 │ │ │ │ + rsbseq r5, r9, lr, lsl #20 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r6, ip, r4, lsl #13 │ │ │ │ addeq r6, ip, ip, asr #12 │ │ │ │ addeq r6, ip, r4, lsl r6 │ │ │ │ b 3e45a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -411748,15 +411748,15 @@ │ │ │ │ bne 3e499c │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3e2ecc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253840 │ │ │ │ ldr r2, [pc, #184] @ 3e4aa4 │ │ │ │ ldr r3, [pc, #172] @ 3e4a9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412684,23 +412684,23 @@ │ │ │ │ bl 25432c │ │ │ │ rsb r6, r6, #2 │ │ │ │ b 3e522c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, ip, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andseq r0, r0, r1, lsl #8 │ │ │ │ - ldrsbeq r5, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r5, [r9], #-68 @ 0xffffffbc @ │ │ │ │ addeq r6, ip, r8, lsl #3 │ │ │ │ subseq r0, lr, r1 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ - rsbseq r4, r9, r2, lsr sp │ │ │ │ - rsbeq r2, r2, r4, asr #25 │ │ │ │ - rsbeq r2, r2, r4, lsl #25 │ │ │ │ + rsbseq r4, r9, r2, lsr lr │ │ │ │ + rsbeq r2, r2, r4, asr #27 │ │ │ │ + rsbeq r2, r2, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1268] @ 3e5da8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -412821,18 +412821,18 @@ │ │ │ │ beq 3e5d1c │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 255628 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e5d70 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, pc, #764 @ 0x2fc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #312 @ 0x138 │ │ │ │ mov r5, r1 │ │ │ │ bl 253534 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, fp │ │ │ │ strd r8, [r0, #16] │ │ │ │ @@ -412860,18 +412860,18 @@ │ │ │ │ bl 2543d4 │ │ │ │ b 3e5af8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 255628 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ add r3, pc, #608 @ 0x260 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3e5d88 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e1e14 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3e5d90 │ │ │ │ @@ -412880,41 +412880,41 @@ │ │ │ │ sub r0, r8, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r8, #1 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r7, #304 @ 0x130 │ │ │ │ add fp, r0, #8 │ │ │ │ str r0, [sp] │ │ │ │ add r9, r0, #15 │ │ │ │ strh fp, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255370 │ │ │ │ ldrd r2, [r7, #-8] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ add fp, r4, r9 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r2, r3, #7 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, r9] │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -412922,42 +412922,42 @@ │ │ │ │ add r3, fp, #8 │ │ │ │ strh r1, [fp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [fp, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ bl 255370 │ │ │ │ ldrd r2, [r7] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bf0a4 │ │ │ │ + bl 9bf19c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r9] │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r7, #8 │ │ │ │ strh r6, [r4, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9beefc │ │ │ │ + bl 9beff4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r7, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255370 │ │ │ │ @@ -413080,41 +413080,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5ef8 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5e34 │ │ │ │ ldr r1, [pc, #76] @ 3e5efc │ │ │ │ ldr r3, [pc, #76] @ 3e5f00 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5f04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5f08 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3e5ea0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, ip, r8, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ addeq r4, ip, r0, ror #31 │ │ │ │ - rsbeq r2, r2, ip, lsl #12 │ │ │ │ - rsbseq r4, r9, r4, lsr r1 │ │ │ │ - rsbeq r2, r2, r4, asr #12 │ │ │ │ + rsbeq r2, r2, ip, lsl #14 │ │ │ │ + rsbseq r4, r9, r4, lsr r2 │ │ │ │ + rsbeq r2, r2, r4, asr #14 │ │ │ │ andeq r0, r0, pc, ror r9 │ │ │ │ - rsbeq r2, r2, ip, asr #12 │ │ │ │ - rsbseq r4, r9, r0, lsl #2 │ │ │ │ - rsbeq r2, r2, r0, lsl r6 │ │ │ │ + rsbeq r2, r2, ip, asr #14 │ │ │ │ + rsbseq r4, r9, r0, lsl #4 │ │ │ │ + rsbeq r2, r2, r0, lsl r7 │ │ │ │ andeq r0, r0, r5, lsl #19 │ │ │ │ │ │ │ │ 003e5f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -413170,41 +413170,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e6054 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e6058 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5f94 │ │ │ │ ldr r1, [pc, #76] @ 3e605c │ │ │ │ ldr r3, [pc, #76] @ 3e6060 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e6064 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e6068 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3e6000 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [ip], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffde48 │ │ │ │ addeq r4, ip, r0, lsl #29 │ │ │ │ - rsbeq r2, r2, ip, lsr #9 │ │ │ │ - ldrsbeq r3, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, r2, r4, ror #9 │ │ │ │ + rsbeq r2, r2, ip, lsr #11 │ │ │ │ + ldrsbeq r4, [r9], #-4 @ │ │ │ │ + rsbeq r2, r2, r4, ror #11 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - rsbeq r2, r2, ip, ror #9 │ │ │ │ - rsbseq r3, r9, r0, lsr #31 │ │ │ │ - strheq r2, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, r2, ip, ror #11 │ │ │ │ + rsbseq r4, r9, r0, lsr #1 │ │ │ │ + strheq r2, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003e606c : │ │ │ │ ldr r3, [pc, #12] @ 3e6080 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ @@ -413338,42 +413338,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e6304 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 3e0d8c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 581240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e62b4 │ │ │ │ ldr r1, [pc, #144] @ 3e6308 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #128] @ 3e630c │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #112] @ 3e6310 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9642b4 │ │ │ │ + bl 9643ac │ │ │ │ ldr r2, [pc, #88] @ 3e6314 │ │ │ │ ldr r3, [pc, #64] @ 3e6300 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -413386,18 +413386,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [ip], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r8, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - strheq r2, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r2, r8, lsr #5 │ │ │ │ - rsbeq r2, r2, r0, lsr #5 │ │ │ │ + strheq r8, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r2, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r2, r8, lsr #7 │ │ │ │ + rsbeq r2, r2, r0, lsr #7 │ │ │ │ addeq r4, ip, r0, ror #22 │ │ │ │ │ │ │ │ 003e6318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -413410,15 +413410,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 3e64e4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3e0e70 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -413441,19 +413441,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 3e64ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #268] @ 3e64f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e64cc │ │ │ │ ldr r9, [pc, #248] @ 3e64f4 │ │ │ │ ldr r8, [pc, #248] @ 3e64f8 │ │ │ │ ldr r7, [pc, #248] @ 3e64fc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -413468,15 +413468,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e6504 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 3e6508 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e64cc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413503,34 +413503,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3e6518 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3e6430 │ │ │ │ ldr r0, [pc, #84] @ 3e651c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6494 │ │ │ │ mov r0, r6 │ │ │ │ - bl 96436c │ │ │ │ + bl 964464 │ │ │ │ b 3e6388 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r0, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, r4, lsr #23 │ │ │ │ + rsbeq r8, r9, r4, lsr #25 │ │ │ │ addeq r4, ip, ip, lsl #21 │ │ │ │ - @ instruction: 0x00622194 │ │ │ │ - rsbeq r2, r2, r8, lsr #3 │ │ │ │ - rsbeq r2, r2, ip, asr #2 │ │ │ │ - rsbeq sl, r4, ip, ror #28 │ │ │ │ - rsbeq r7, fp, r0, ror #29 │ │ │ │ - @ instruction: 0x006ff69c │ │ │ │ - rsbeq r2, r2, r4, lsr r1 │ │ │ │ - rsbeq r2, r2, r4, ror r1 │ │ │ │ + @ instruction: 0x00622294 │ │ │ │ + rsbeq r2, r2, r8, lsr #5 │ │ │ │ + rsbeq r2, r2, ip, asr #4 │ │ │ │ + rsbeq sl, r4, ip, ror #30 │ │ │ │ + rsbeq r7, fp, r0, ror #31 │ │ │ │ + @ instruction: 0x006ff79c │ │ │ │ + rsbeq r2, r2, r4, lsr r2 │ │ │ │ + rsbeq r2, r2, r4, ror r2 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r2, r2, r8, asr #1 │ │ │ │ - strheq r2, [r2], #-0 @ │ │ │ │ - rsbeq r2, r2, ip, lsr #1 │ │ │ │ - @ instruction: 0x00622090 │ │ │ │ + rsbeq r2, r2, r8, asr #3 │ │ │ │ + strheq r2, [r2], #-16 @ │ │ │ │ + rsbeq r2, r2, ip, lsr #3 │ │ │ │ + @ instruction: 0x00622190 │ │ │ │ │ │ │ │ 003e6520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 3e6b50 │ │ │ │ @@ -413542,22 +413542,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #1516] @ 3e6b5c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -413584,15 +413584,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 3e6b64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6ac8 │ │ │ │ ldr r3, [pc, #1352] @ 3e6b68 │ │ │ │ ldr sl, [pc, #1352] @ 3e6b6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 3e6b70 │ │ │ │ @@ -413600,15 +413600,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 3e6890 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e68c8 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6908 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -413625,15 +413625,15 @@ │ │ │ │ beq 3e6afc │ │ │ │ ldr r3, [pc, #1236] @ 3e6b74 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6ae8 │ │ │ │ ldr r1, [pc, #1228] @ 3e6b78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6728 │ │ │ │ ldr fp, [pc, #1204] @ 3e6b7c │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413647,22 +413647,22 @@ │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6b38 │ │ │ │ ldr r1, [pc, #1152] @ 3e6b80 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6728 │ │ │ │ ldr r1, [pc, #1124] @ 3e6b84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e679c │ │ │ │ ldr fp, [pc, #1100] @ 3e6b88 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413676,144 +413676,144 @@ │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6b24 │ │ │ │ ldr r1, [pc, #1048] @ 3e6b8c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e679c │ │ │ │ ldr r1, [pc, #1020] @ 3e6b90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e69d8 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6a18 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e67d0 │ │ │ │ ldr r1, [pc, #972] @ 3e6b94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e67f4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e67f4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6874 │ │ │ │ ldr r1, [pc, #924] @ 3e6b98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6834 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 3e6b9c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6854 │ │ │ │ ldr r1, [pc, #856] @ 3e6ba0 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6874 │ │ │ │ ldr r1, [pc, #828] @ 3e6ba4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r1, [pc, #812] @ 3e6ba8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6ac4 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 3e6640 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e665c │ │ │ │ ldr r1, [pc, #732] @ 3e6bac │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e665c │ │ │ │ ldr r1, [pc, #704] @ 3e6bb0 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6668 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 3e6bb4 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6668 │ │ │ │ ldr r1, [pc, #640] @ 3e6bb8 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6674 │ │ │ │ ldr r1, [pc, #612] @ 3e6bbc │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6674 │ │ │ │ ldr r1, [pc, #584] @ 3e6bc0 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6674 │ │ │ │ ldr r1, [pc, #564] @ 3e6bc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e676c │ │ │ │ @@ -413823,47 +413823,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e676c │ │ │ │ ldr r1, [pc, #516] @ 3e6bc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e67a8 │ │ │ │ ldr r1, [pc, #492] @ 3e6bcc │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e67a8 │ │ │ │ ldr r1, [pc, #464] @ 3e6bd0 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e67b4 │ │ │ │ ldr r1, [pc, #436] @ 3e6bd4 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e67b4 │ │ │ │ ldr r1, [pc, #408] @ 3e6bd8 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e67b4 │ │ │ │ ldr r1, [pc, #388] @ 3e6bdc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e66f8 │ │ │ │ @@ -413873,107 +413873,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 2551e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e66f8 │ │ │ │ ldr r1, [pc, #340] @ 3e6be0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6728 │ │ │ │ ldr r3, [pc, #324] @ 3e6be4 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e6b10 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6ae8 │ │ │ │ ldr r1, [pc, #304] @ 3e6be8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e66b4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 964538 │ │ │ │ + bl 964630 │ │ │ │ b 3e65bc │ │ │ │ ldr r1, [pc, #272] @ 3e6bec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e66b4 │ │ │ │ ldr r1, [pc, #256] @ 3e6bf0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e66b4 │ │ │ │ ldr r1, [pc, #240] @ 3e6bf4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e66b4 │ │ │ │ ldr r1, [pc, #224] @ 3e6bf8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e66b4 │ │ │ │ ldr r1, [pc, #208] @ 3e6bfc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e679c │ │ │ │ ldr r1, [pc, #192] @ 3e6c00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6728 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r4, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, r0, lsr #19 │ │ │ │ - rsbeq r2, r2, r8, asr r0 │ │ │ │ + rsbeq r8, r9, r0, lsr #21 │ │ │ │ + rsbeq r2, r2, r8, asr r1 │ │ │ │ addeq r4, ip, r8, asr r8 │ │ │ │ - rsbeq r1, r2, ip, asr #31 │ │ │ │ - strdeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r2, ip, asr #1 │ │ │ │ + strdeq r2, [r2], #-0 @ │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r1, r2, ip, asr #31 │ │ │ │ + rsbeq r2, r2, ip, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - rsbeq r1, r2, r8, lsl #31 │ │ │ │ - rsbeq r1, r2, r0, lsr #31 │ │ │ │ - strheq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r7, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, r2, ip, lsr #30 │ │ │ │ - rsbeq r1, r2, ip, ror pc │ │ │ │ - rsbeq r7, r8, ip, asr r2 │ │ │ │ - rsbeq r1, r2, r8, lsr #30 │ │ │ │ - rsbeq r1, r2, r0, lsl pc │ │ │ │ - strdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r2, r0, ror #29 │ │ │ │ - ldrdeq r1, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq r9, [pc], #-76 @ │ │ │ │ - rsbeq r1, r2, r8, ror pc │ │ │ │ - rsbeq r1, r2, r0, lsr sp │ │ │ │ - strdeq r1, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, r2, r8, ror #25 │ │ │ │ - ldrdeq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r1, r2, r8, lsr #25 │ │ │ │ - rsbeq r1, r2, r4, lsl #26 │ │ │ │ - rsbeq r1, r2, r8, lsl sp │ │ │ │ - rsbeq r1, r2, r8, lsl sp │ │ │ │ - rsbeq r1, r2, r0, lsr #24 │ │ │ │ - rsbeq r1, r2, r4, ror #25 │ │ │ │ - rsbeq r1, r2, r0, ror #23 │ │ │ │ - rsbeq r1, r2, ip, lsr ip │ │ │ │ - rsbeq r1, r2, ip, lsl ip │ │ │ │ + rsbeq r2, r2, r8, lsl #1 │ │ │ │ + rsbeq r2, r2, r0, lsr #1 │ │ │ │ + strheq r2, [r2], #-12 @ │ │ │ │ + ldrdeq r7, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r2, ip, lsr #32 │ │ │ │ + rsbeq r2, r2, ip, ror r0 │ │ │ │ + rsbeq r7, r8, ip, asr r3 │ │ │ │ + rsbeq r2, r2, r8, lsr #32 │ │ │ │ + rsbeq r2, r2, r0, lsl r0 │ │ │ │ + strdeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r2, r0, ror #31 │ │ │ │ + ldrdeq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r9, [pc], #-92 @ │ │ │ │ + rsbeq r2, r2, r8, ror r0 │ │ │ │ + rsbeq r1, r2, r0, lsr lr │ │ │ │ + strdeq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r1, r2, r8, ror #27 │ │ │ │ + ldrdeq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r2, r8, lsr #27 │ │ │ │ + rsbeq r1, r2, r4, lsl #28 │ │ │ │ + rsbeq r1, r2, r8, lsl lr │ │ │ │ + rsbeq r1, r2, r8, lsl lr │ │ │ │ + rsbeq r1, r2, r0, lsr #26 │ │ │ │ + rsbeq r1, r2, r4, ror #27 │ │ │ │ + rsbeq r1, r2, r0, ror #25 │ │ │ │ + rsbeq r1, r2, ip, lsr sp │ │ │ │ + rsbeq r1, r2, ip, lsl sp │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - @ instruction: 0x00621b94 │ │ │ │ - rsbeq r1, r2, r0, ror #22 │ │ │ │ - rsbeq r1, r2, r4, ror #22 │ │ │ │ - rsbeq r1, r0, r0, ror r8 │ │ │ │ - rsbeq r1, r2, ip, lsr #22 │ │ │ │ - @ instruction: 0x00621b98 │ │ │ │ - rsbeq r1, r2, ip, lsr fp │ │ │ │ + @ instruction: 0x00621c94 │ │ │ │ + rsbeq r1, r2, r0, ror #24 │ │ │ │ + rsbeq r1, r2, r4, ror #24 │ │ │ │ + rsbeq r1, r0, r0, ror r9 │ │ │ │ + rsbeq r1, r2, ip, lsr #24 │ │ │ │ + @ instruction: 0x00621c98 │ │ │ │ + rsbeq r1, r2, ip, lsr ip │ │ │ │ │ │ │ │ 003e6c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 3e7068 │ │ │ │ @@ -413985,22 +413985,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984eec │ │ │ │ + bl 984fe4 │ │ │ │ ldr r1, [pc, #1056] @ 3e7074 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984f58 │ │ │ │ + bl 985050 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -414027,27 +414027,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 3e707c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6e7c │ │ │ │ ldr r9, [pc, #892] @ 3e7080 │ │ │ │ ldr r7, [pc, #892] @ 3e7084 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6edc │ │ │ │ ldr r2, [pc, #848] @ 3e7088 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -414056,53 +414056,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 3e708c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 3e7090 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ee8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f28 │ │ │ │ ldr r1, [pc, #768] @ 3e7094 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6db4 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e7008 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6fd0 │ │ │ │ ldr r1, [pc, #720] @ 3e7098 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 3e709c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6e00 │ │ │ │ ldr r1, [pc, #680] @ 3e70a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e18 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ff4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -414122,20 +414122,20 @@ │ │ │ │ bne 3e6f40 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f60 │ │ │ │ ldr r1, [pc, #572] @ 3e70a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3e6d10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9645f0 │ │ │ │ + bl 9646e8 │ │ │ │ b 3e6ca0 │ │ │ │ ldr r2, [pc, #536] @ 3e70a8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d58 │ │ │ │ ldr r2, [pc, #528] @ 3e70ac │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d58 │ │ │ │ @@ -414157,143 +414157,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 3e70c4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d58 │ │ │ │ ldr r1, [pc, #472] @ 3e70c8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d80 │ │ │ │ ldr r1, [pc, #444] @ 3e70cc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d8c │ │ │ │ ldr r1, [pc, #416] @ 3e70d0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6d8c │ │ │ │ ldr r1, [pc, #396] @ 3e70d4 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e60 │ │ │ │ ldr r1, [pc, #368] @ 3e70d8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6fbc │ │ │ │ ldr sl, [pc, #344] @ 3e70dc │ │ │ │ add sl, pc, sl │ │ │ │ b 3e6fa0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6fbc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f88 │ │ │ │ ldr r1, [pc, #284] @ 3e70e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6e60 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e00 │ │ │ │ ldr r1, [pc, #256] @ 3e70e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 3e6df0 │ │ │ │ ldr r1, [pc, #236] @ 3e70e8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6e18 │ │ │ │ ldr r1, [pc, #220] @ 3e70ec │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6dd4 │ │ │ │ b 3e6de4 │ │ │ │ ldr r1, [pc, #184] @ 3e70f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6e30 │ │ │ │ ldr r1, [pc, #168] @ 3e70f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c183c │ │ │ │ + bl 8c1934 │ │ │ │ b 3e6e48 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 3e70f8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d58 │ │ │ │ addeq r4, ip, r0, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r8, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq fp, r3, ip, lsr #25 │ │ │ │ + strheq r8, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq fp, r3, ip, lsr #27 │ │ │ │ addeq r4, ip, r4, ror r1 │ │ │ │ - ldrdeq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r1, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, sl, ip, asr r1 │ │ │ │ - ldrsbeq r3, [r9], #-35 @ 0xffffffdd @ │ │ │ │ + ldrdeq r1, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r1, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, sl, ip, asr r2 │ │ │ │ + ldrsbeq r3, [r9], #-51 @ 0xffffffcd @ │ │ │ │ + strdeq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r2, r8, lsl #23 │ │ │ │ + rsbeq r1, r2, ip, ror #22 │ │ │ │ + ldrdeq sl, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r2, r0, ror #19 │ │ │ │ strdeq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r2, r8, lsl #21 │ │ │ │ - rsbeq r1, r2, ip, ror #20 │ │ │ │ - ldrdeq sl, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r2, r0, ror #17 │ │ │ │ - strdeq r1, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, pc, r0, lsl pc @ │ │ │ │ - rsbeq r1, r2, ip, lsr #18 │ │ │ │ - rsbeq r1, r2, r8, lsl r9 │ │ │ │ - strdeq r1, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, r2, r0, ror #17 │ │ │ │ - rsbeq r1, r2, r8, asr #17 │ │ │ │ - rsbeq r1, r2, ip, lsr #17 │ │ │ │ - @ instruction: 0x00621894 │ │ │ │ - rsbeq r1, r2, r8, ror r8 │ │ │ │ + rsbeq r9, pc, r0, lsl r0 @ │ │ │ │ + rsbeq r1, r2, ip, lsr #20 │ │ │ │ + rsbeq r1, r2, r8, lsl sl │ │ │ │ + strdeq r1, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r2, r0, ror #19 │ │ │ │ + rsbeq r1, r2, r8, asr #19 │ │ │ │ + rsbeq r1, r2, ip, lsr #19 │ │ │ │ + @ instruction: 0x00621994 │ │ │ │ + rsbeq r1, r2, r8, ror r9 │ │ │ │ + rsbeq r1, r2, ip, lsl sl │ │ │ │ + rsbeq r1, r2, r8, lsr sl │ │ │ │ + rsbeq r1, r2, r4, asr #19 │ │ │ │ + strdeq r1, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r2, ip, ror #19 │ │ │ │ + rsbeq r1, r2, r0, ror #18 │ │ │ │ + strdeq sl, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq sl, [r6], #-136 @ 0xffffff78 @ │ │ │ │ rsbeq r1, r2, ip, lsl r9 │ │ │ │ - rsbeq r1, r2, r8, lsr r9 │ │ │ │ - rsbeq r1, r2, r4, asr #17 │ │ │ │ - strdeq r1, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ rsbeq r1, r2, ip, ror #17 │ │ │ │ - rsbeq r1, r2, r0, ror #16 │ │ │ │ - strdeq sl, [r0], #-12 @ │ │ │ │ - strheq sl, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r1, r2, ip, lsl r8 │ │ │ │ - strdeq r1, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r1, r2, ip, ror #15 │ │ │ │ - rsbeq r1, r2, ip, ror #15 │ │ │ │ - ldrdeq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r2, ip, ror #17 │ │ │ │ + ldrdeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -414338,29 +414338,29 @@ │ │ │ │ blt 3e71e4 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 3e71f4 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 3e71bc │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -414460,15 +414460,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 3e7590 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 3e7898 │ │ │ │ ldr r3, [pc, #1232] @ 3e7888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -414583,43 +414583,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e73a0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r4, #1 │ │ │ │ b 3e73ac │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 3e7600 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e73ac │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e75c8 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e73ac │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -414797,15 +414797,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 003e78ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -414927,15 +414927,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 3e7bdc │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7964 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 3e7c1c │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 3e7b28 │ │ │ │ @@ -414990,15 +414990,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 3e7adc │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7964 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 3e7a30 │ │ │ │ @@ -415069,15 +415069,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 3e7df4 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7a50 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -415122,21 +415122,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 3e7e00 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7b48 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7a50 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7b48 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -415165,40 +415165,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7aac │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7bac │ │ │ │ mov r4, r3 │ │ │ │ b 3e7cb0 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7d84 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7e50 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r3, ip, r4, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008c34b0 │ │ │ │ - rsbseq r2, r9, ip, asr r6 │ │ │ │ - rsbseq r2, r9, ip, ror r6 │ │ │ │ + rsbseq r2, r9, ip, asr r7 │ │ │ │ + rsbseq r2, r9, ip, ror r7 │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 003e7f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -415263,15 +415263,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 3e8018 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ b 3e7f6c │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 3e7f6c │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 3e7f6c │ │ │ │ ldrb r4, [r0] │ │ │ │ b 3e7f6c │ │ │ │ @@ -415292,16 +415292,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 3e7f6c │ │ │ │ - rsbseq r2, r9, r4, lsr #2 │ │ │ │ - rsbseq r2, r9, ip, lsl #2 │ │ │ │ + rsbseq r2, r9, r4, lsr #4 │ │ │ │ + rsbseq r2, r9, ip, lsl #4 │ │ │ │ │ │ │ │ 003e8094 : │ │ │ │ ldr r2, [pc, #92] @ 3e80f8 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -415336,28 +415336,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 3e8178 │ │ │ │ ldr r3, [pc, #68] @ 3e817c │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -415370,15 +415370,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e81b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r2, r8, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 3e8360 │ │ │ │ ldr r9, [pc, #404] @ 3e8364 │ │ │ │ @@ -415388,25 +415388,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 3e836c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753dec │ │ │ │ + bl 753ee4 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e8104 │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -415422,38 +415422,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #240] @ 3e8378 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #200] @ 3e837c │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -415470,32 +415470,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3e8380 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r0, r2, r0, asr #14 │ │ │ │ - ldrsbeq r1, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r0, r2, r4, asr r7 │ │ │ │ + rsbeq r0, r2, r0, asr #16 │ │ │ │ + ldrsbeq r1, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r0, r2, r4, asr r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r2, r8, r4, lsl #23 │ │ │ │ - rsbeq r0, r2, r0, lsl #14 │ │ │ │ - rsbeq r0, r2, r8, ror #13 │ │ │ │ - ldrdeq r0, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r2, r8, lsl r6 │ │ │ │ + rsbeq r0, r2, r0, lsl #16 │ │ │ │ + rsbeq r0, r2, r8, ror #15 │ │ │ │ + ldrdeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r2, r8, lsl r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415532,25 +415532,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3e84ec │ │ │ │ ldr r1, [pc, #200] @ 3e84f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #180] @ 3e84f4 │ │ │ │ ldr r1, [pc, #180] @ 3e84f8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r1, [pc, #148] @ 3e84fc │ │ │ │ ldr r2, [pc, #148] @ 3e8500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 3e8504 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415565,36 +415565,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 3e8510 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 75172c │ │ │ │ + bl 751824 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r9, r4, lsr #25 │ │ │ │ - subseq r3, pc, r0, ror r2 @ │ │ │ │ - rsbeq fp, r3, r8, ror #9 │ │ │ │ - rsbeq r3, r0, ip, lsr r5 │ │ │ │ - subseq ip, pc, r4, lsl r7 @ │ │ │ │ + rsbseq r1, r9, r4, lsr #27 │ │ │ │ + subseq r3, pc, r0, ror r3 @ │ │ │ │ + rsbeq fp, r3, r8, ror #11 │ │ │ │ + rsbeq r3, r0, ip, lsr r6 │ │ │ │ + subseq ip, pc, r4, lsl r8 @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ addeq r2, r8, ip, asr r9 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - strdeq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq r0, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 3e8538 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -415644,95 +415644,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 3e8614 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e78b0 │ │ │ │ - ldrsbeq r1, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r0, r2, r4, lsr r3 │ │ │ │ - rsbeq r0, r2, ip, asr #6 │ │ │ │ + ldrsbeq r1, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, r2, r4, lsr r4 │ │ │ │ + rsbeq r0, r2, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8670 │ │ │ │ ldr r2, [pc, #64] @ 3e8674 │ │ │ │ ldr r1, [pc, #64] @ 3e8678 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80fc │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ - rsbseq r1, r9, ip, ror sl │ │ │ │ - ldrdeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 753fac │ │ │ │ + rsbseq r1, r9, ip, ror fp │ │ │ │ + ldrdeq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3e8710 │ │ │ │ ldr r2, [pc, #124] @ 3e8714 │ │ │ │ ldr r1, [pc, #124] @ 3e8718 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [pc, #92] @ 3e871c │ │ │ │ ldr ip, [pc, #92] @ 3e8720 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 3e8724 │ │ │ │ ldr r1, [pc, #84] @ 3e8728 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, r8, lsl sl │ │ │ │ - rsbeq r0, r2, r4, ror r2 │ │ │ │ - rsbeq r0, r2, ip, lsl #5 │ │ │ │ + rsbseq r1, r9, r8, lsl fp │ │ │ │ + rsbeq r0, r2, r4, ror r3 │ │ │ │ + rsbeq r0, r2, ip, lsl #7 │ │ │ │ addeq r2, ip, ip, asr r7 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - ldrdeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #4] @ 3e8738 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ umulleq r2, r8, ip, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e88c0 │ │ │ │ ldr r2, [pc, #364] @ 3e88c4 │ │ │ │ @@ -415741,15 +415741,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d944 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -415780,26 +415780,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #180] @ 3e88d4 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -415814,32 +415814,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x0079199c │ │ │ │ - rsbeq r0, r2, r0, ror r2 │ │ │ │ - rsbeq r0, r2, r8, lsl #5 │ │ │ │ + @ instruction: 0x00791a9c │ │ │ │ + rsbeq r0, r2, r0, ror r3 │ │ │ │ + rsbeq r0, r2, r8, lsl #7 │ │ │ │ addeq r2, r8, r4, ror #13 │ │ │ │ - rsbeq r0, r2, r8, lsl #4 │ │ │ │ - rsbeq r0, r2, ip, ror #3 │ │ │ │ - rsbseq r1, r9, r8, ror r8 │ │ │ │ - rsbeq r0, r2, r0, asr #1 │ │ │ │ - rsbeq r0, r2, ip, asr #2 │ │ │ │ + rsbeq r0, r2, r8, lsl #6 │ │ │ │ + rsbeq r0, r2, ip, ror #5 │ │ │ │ + rsbseq r1, r9, r8, ror r9 │ │ │ │ + rsbeq r0, r2, r0, asr #3 │ │ │ │ + rsbeq r0, r2, ip, asr #4 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415885,25 +415885,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8a5c │ │ │ │ ldr r1, [pc, #180] @ 3e8a60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #160] @ 3e8a64 │ │ │ │ ldr r1, [pc, #160] @ 3e8a68 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 3e8a6c │ │ │ │ ldr r3, [pc, #128] @ 3e8a70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8a74 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -415924,94 +415924,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq r1, r9, r8, ror #14 │ │ │ │ - subseq r2, pc, ip, ror #25 │ │ │ │ - rsbeq sl, r3, r4, ror #30 │ │ │ │ - strheq r2, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x005fc190 │ │ │ │ + b 751824 │ │ │ │ + rsbseq r1, r9, r8, ror #16 │ │ │ │ + subseq r2, pc, ip, ror #27 │ │ │ │ + rsbeq fp, r3, r4, rrx │ │ │ │ + strheq r3, [r0], #-8 @ │ │ │ │ + @ instruction: 0x005fc290 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, r0, lsr #9 │ │ │ │ - rsbeq r0, r2, r0 │ │ │ │ + rsbeq r0, r2, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8ae0 │ │ │ │ ldr r2, [pc, #64] @ 3e8ae4 │ │ │ │ ldr r1, [pc, #64] @ 3e8ae8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e78b0 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e78b0 │ │ │ │ - rsbseq r1, r9, r4, asr r6 │ │ │ │ - rsbeq pc, r1, r8, lsr #30 │ │ │ │ - rsbeq pc, r1, r4, asr #30 │ │ │ │ + rsbseq r1, r9, r4, asr r7 │ │ │ │ + rsbeq r0, r2, r8, lsr #32 │ │ │ │ + rsbeq r0, r2, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e8b4c │ │ │ │ ldr r2, [pc, #72] @ 3e8b50 │ │ │ │ ldr r1, [pc, #72] @ 3e8b54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e80fc │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80fc │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ - ldrsheq r1, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r1, r4, asr #29 │ │ │ │ - rsbeq pc, r1, r0, ror #29 │ │ │ │ + b 753fac │ │ │ │ + ldrsheq r1, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, r1, r4, asr #31 │ │ │ │ + rsbeq pc, r1, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8c10 │ │ │ │ ldr r2, [pc, #160] @ 3e8c14 │ │ │ │ ldr r1, [pc, #160] @ 3e8c18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #128] @ 3e8c1c │ │ │ │ ldr r5, [pc, #128] @ 3e8c20 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e8c24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416019,41 +416019,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e8c28 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r1, [pc, #80] @ 3e8c2c │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r1, r9, r4, lsl #11 │ │ │ │ - rsbeq pc, r1, r4, asr lr @ │ │ │ │ - rsbeq pc, r1, r0, ror lr @ │ │ │ │ + rsbseq r1, r9, r4, lsl #13 │ │ │ │ + rsbeq pc, r1, r4, asr pc @ │ │ │ │ + rsbeq pc, r1, r0, ror pc @ │ │ │ │ addeq r2, ip, ip, ror r2 │ │ │ │ - rsbeq pc, r1, r0, lsl #28 │ │ │ │ - rsbeq pc, r1, r8, lsl #29 │ │ │ │ + rsbeq pc, r1, r0, lsl #30 │ │ │ │ + rsbeq pc, r1, r8, lsl #31 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq pc, r1, r8, ror #28 │ │ │ │ + rsbeq pc, r1, r8, ror #30 │ │ │ │ ldr r0, [pc, #4] @ 3e8c3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq r2, r8, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8dc4 │ │ │ │ ldr r2, [pc, #364] @ 3e8dc8 │ │ │ │ @@ -416062,15 +416062,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d944 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -416101,26 +416101,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #180] @ 3e8dd8 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416135,32 +416135,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r1, r9, r8, ror #9 │ │ │ │ - rsbeq pc, r1, r4, lsl lr @ │ │ │ │ - rsbeq pc, r1, ip, lsr #28 │ │ │ │ + rsbseq r1, r9, r8, ror #11 │ │ │ │ + rsbeq pc, r1, r4, lsl pc @ │ │ │ │ + rsbeq pc, r1, ip, lsr #30 │ │ │ │ addeq r2, r8, r8, lsr #5 │ │ │ │ - strheq pc, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x0061fd94 │ │ │ │ - rsbseq r1, r9, r4, asr #7 │ │ │ │ - strheq pc, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + strheq pc, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0061fe94 │ │ │ │ + rsbseq r1, r9, r4, asr #9 │ │ │ │ + strheq pc, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq pc, [r1], #-208 @ 0xffffff30 @ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -416218,25 +416218,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8f90 │ │ │ │ ldr r1, [pc, #180] @ 3e8f94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #160] @ 3e8f98 │ │ │ │ ldr r1, [pc, #160] @ 3e8f9c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 3e8fa0 │ │ │ │ ldr r3, [pc, #128] @ 3e8fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8fa8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416257,94 +416257,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq r1, r9, r4, lsl #5 │ │ │ │ - ldrheq r2, [pc], #-120 @ │ │ │ │ - rsbeq sl, r3, r0, lsr sl │ │ │ │ - rsbeq r2, r0, r4, lsl #21 │ │ │ │ - subseq fp, pc, ip, asr ip @ │ │ │ │ + b 751824 │ │ │ │ + rsbseq r1, r9, r4, lsl #7 │ │ │ │ + ldrheq r2, [pc], #-136 @ │ │ │ │ + rsbeq sl, r3, r0, lsr fp │ │ │ │ + rsbeq r2, r0, r4, lsl #23 │ │ │ │ + subseq fp, pc, ip, asr sp @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, r4, lsr r0 │ │ │ │ - rsbeq pc, r1, r8, ror fp @ │ │ │ │ + rsbeq pc, r1, r8, ror ip @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e9014 │ │ │ │ ldr r2, [pc, #64] @ 3e9018 │ │ │ │ ldr r1, [pc, #64] @ 3e901c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e78b0 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e78b0 │ │ │ │ - rsbseq r1, r9, r0, ror r1 │ │ │ │ - @ instruction: 0x0061fa9c │ │ │ │ - strheq pc, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r9, r0, ror r2 │ │ │ │ + @ instruction: 0x0061fb9c │ │ │ │ + strheq pc, [r1], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e9080 │ │ │ │ ldr r2, [pc, #72] @ 3e9084 │ │ │ │ ldr r1, [pc, #72] @ 3e9088 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e80fc │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80fc │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ - rsbseq r1, r9, ip, lsl #2 │ │ │ │ - rsbeq pc, r1, r8, lsr sl @ │ │ │ │ - rsbeq pc, r1, r4, asr sl @ │ │ │ │ + b 753fac │ │ │ │ + rsbseq r1, r9, ip, lsl #4 │ │ │ │ + rsbeq pc, r1, r8, lsr fp @ │ │ │ │ + rsbeq pc, r1, r4, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e9144 │ │ │ │ ldr r2, [pc, #160] @ 3e9148 │ │ │ │ ldr r1, [pc, #160] @ 3e914c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #128] @ 3e9150 │ │ │ │ ldr r5, [pc, #128] @ 3e9154 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e9158 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416352,38 +416352,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e915c │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r1, [pc, #80] @ 3e9160 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r1, r9, r0, lsr #1 │ │ │ │ - rsbeq pc, r1, r8, asr #19 │ │ │ │ - rsbeq pc, r1, r4, ror #19 │ │ │ │ + rsbseq r1, r9, r0, lsr #3 │ │ │ │ + rsbeq pc, r1, r8, asr #21 │ │ │ │ + rsbeq pc, r1, r4, ror #21 │ │ │ │ addeq r1, ip, r8, asr #26 │ │ │ │ - rsbeq pc, r1, ip, asr #17 │ │ │ │ - rsbeq pc, r1, r4, asr r9 @ │ │ │ │ + rsbeq pc, r1, ip, asr #19 │ │ │ │ + rsbeq pc, r1, r4, asr sl @ │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq pc, r1, r4, lsr r9 @ │ │ │ │ + rsbeq pc, r1, r4, lsr sl @ │ │ │ │ │ │ │ │ 003e9164 : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -416400,16 +416400,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 3e91c0 │ │ │ │ mov r1, #1 │ │ │ │ - b 753bac │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ + b 753ca4 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 003e91c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -416577,15 +416577,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -416613,15 +416613,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 753bac │ │ │ │ + b 753ca4 │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003e950c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416980,24 +416980,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq r1, ip, ip, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r1, ip, r0, lsl #17 │ │ │ │ addeq r1, ip, r8, lsr #16 │ │ │ │ - rsbseq r0, r9, r4, asr fp │ │ │ │ - rsbseq r0, r9, ip, lsr fp │ │ │ │ - rsbseq r0, r9, r4, lsl #23 │ │ │ │ - rsbeq r5, r0, r0, ror #1 │ │ │ │ + rsbseq r0, r9, r4, asr ip │ │ │ │ + rsbseq r0, r9, ip, lsr ip │ │ │ │ + rsbseq r0, r9, r4, lsl #25 │ │ │ │ + rsbeq r5, r0, r0, ror #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbseq r0, r9, r4, lsr #15 │ │ │ │ - rsbeq r4, r0, r8, asr fp │ │ │ │ - rsbeq r4, r0, ip, ror #22 │ │ │ │ + rsbseq r0, r9, r4, lsr #17 │ │ │ │ + rsbeq r4, r0, r8, asr ip │ │ │ │ + rsbeq r4, r0, ip, ror #24 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 003e9ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -417196,16 +417196,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 3e9b6c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r1, ip, r8, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r1, ip, r4, r2 │ │ │ │ - rsbseq r0, r9, lr, lsl #12 │ │ │ │ - rsbseq r0, r9, r3, lsl r6 │ │ │ │ + rsbseq r0, r9, lr, lsl #14 │ │ │ │ + rsbseq r0, r9, r3, lsl r7 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003e9e28 : │ │ │ │ @@ -417249,27 +417249,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753bac │ │ │ │ + bl 753ca4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e949c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e9efc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ ldrdeq r1, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 3ea090 │ │ │ │ ldr r2, [pc, #376] @ 3ea094 │ │ │ │ @@ -417278,15 +417278,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d944 │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -417318,28 +417318,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ ldr r3, [pc, #188] @ 3ea0a4 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d458 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417354,32 +417354,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r0, r9, r4, lsr #6 │ │ │ │ - rsbeq lr, r1, ip, asr lr │ │ │ │ - rsbeq lr, r1, ip, ror #28 │ │ │ │ + rsbseq r0, r9, r4, lsr #8 │ │ │ │ + rsbeq lr, r1, ip, asr pc │ │ │ │ + rsbeq lr, r1, ip, ror #30 │ │ │ │ addeq r1, r8, r4, lsl r1 │ │ │ │ - strdeq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsheq r0, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq lr, r1, r0, lsl #27 │ │ │ │ - rsbeq lr, r1, ip, lsr #26 │ │ │ │ + strdeq lr, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq lr, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq r0, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r1, r0, lsl #29 │ │ │ │ + rsbeq lr, r1, ip, lsr #28 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -417425,25 +417425,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ea22c │ │ │ │ ldr r1, [pc, #180] @ 3ea230 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #160] @ 3ea234 │ │ │ │ ldr r1, [pc, #160] @ 3ea238 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #128] @ 3ea23c │ │ │ │ ldr r3, [pc, #128] @ 3ea240 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ea244 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -417464,26 +417464,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq r0, r9, r4, ror #1 │ │ │ │ - subseq r1, pc, ip, lsl r5 @ │ │ │ │ - @ instruction: 0x00639794 │ │ │ │ - rsbeq r1, r0, r8, ror #15 │ │ │ │ - subseq sl, pc, r0, asr #19 │ │ │ │ + b 751824 │ │ │ │ + rsbseq r0, r9, r4, ror #3 │ │ │ │ + subseq r1, pc, ip, lsl r6 @ │ │ │ │ + @ instruction: 0x00639894 │ │ │ │ + rsbeq r1, r0, r8, ror #17 │ │ │ │ + subseq sl, pc, r0, asr #21 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r0, r8, r8, asr #29 │ │ │ │ - strdeq lr, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq lr, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3ea288 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -417506,69 +417506,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ea2f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e949c │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e949c │ │ │ │ - @ instruction: 0x0078ff90 │ │ │ │ - rsbeq lr, r1, r8, asr #21 │ │ │ │ - ldrdeq lr, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00790090 │ │ │ │ + rsbeq lr, r1, r8, asr #23 │ │ │ │ + ldrdeq lr, [r1], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea360 │ │ │ │ ldr r2, [pc, #76] @ 3ea364 │ │ │ │ ldr r1, [pc, #76] @ 3ea368 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9e98 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 3e9e98 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753eb4 │ │ │ │ - rsbseq pc, r8, ip, lsr #30 │ │ │ │ - rsbeq lr, r1, r4, ror #20 │ │ │ │ - rsbeq lr, r1, r8, ror sl │ │ │ │ + b 753fac │ │ │ │ + rsbseq r0, r9, ip, lsr #32 │ │ │ │ + rsbeq lr, r1, r4, ror #22 │ │ │ │ + rsbeq lr, r1, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ea424 │ │ │ │ ldr r2, [pc, #160] @ 3ea428 │ │ │ │ ldr r1, [pc, #160] @ 3ea42c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r7, [pc, #128] @ 3ea430 │ │ │ │ ldr r5, [pc, #128] @ 3ea434 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3ea438 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -417576,38 +417576,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3ea43c │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ ldr r1, [pc, #80] @ 3ea440 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b958 │ │ │ │ + bl 75ba50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq pc, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq lr, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, r1, r4, lsl #20 │ │ │ │ + ldrheq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq lr, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r1, r4, lsl #22 │ │ │ │ addeq r0, ip, r8, ror #20 │ │ │ │ - rsbeq lr, r1, ip, ror #11 │ │ │ │ - rsbeq lr, r1, r4, ror r6 │ │ │ │ + rsbeq lr, r1, ip, ror #13 │ │ │ │ + rsbeq lr, r1, r4, ror r7 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq lr, r1, r4, asr r6 │ │ │ │ + rsbeq lr, r1, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 3ea4a8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3ea624 │ │ │ │ @@ -417720,16 +417720,16 @@ │ │ │ │ bne 3ea48c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #300] @ 0x12c │ │ │ │ b 3ea490 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #284] @ 0x11c │ │ │ │ b 3ea490 │ │ │ │ - rsbseq pc, r8, r8, lsr #28 │ │ │ │ - rsbseq pc, r8, sp, ror #27 │ │ │ │ + rsbseq pc, r8, r8, lsr #30 │ │ │ │ + rsbseq pc, r8, sp, ror #29 │ │ │ │ cmp r2, #13 │ │ │ │ beq 3ea664 │ │ │ │ cmp r2, #15 │ │ │ │ beq 3ea650 │ │ │ │ ldr r0, [pc, #80] @ 3ea694 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417871,22 +417871,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3ea978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ea820 │ │ │ │ ldr r3, [pc, #208] @ 3ea97c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ea804 │ │ │ │ ldr r3, [pc, #176] @ 3ea970 │ │ │ │ @@ -417902,50 +417902,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ea980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ea804 │ │ │ │ ldr r0, [pc, #92] @ 3ea984 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ea820 │ │ │ │ ldr r0, [pc, #76] @ 3ea988 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ea804 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [ip], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008c06b8 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ addeq r0, ip, r0, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r1, r4, lsl #11 │ │ │ │ + rsbeq lr, r1, r4, lsl #13 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x0061e59c │ │ │ │ - rsbeq lr, r1, r4, asr #10 │ │ │ │ - rsbeq lr, r1, r0, asr #11 │ │ │ │ + @ instruction: 0x0061e69c │ │ │ │ + rsbeq lr, r1, r4, asr #12 │ │ │ │ + rsbeq lr, r1, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -418075,15 +418075,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 3eaaf0 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ b 3eaaf0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3eab1c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #224] @ 0xe0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -418100,17 +418100,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3eac18 │ │ │ │ ldr r0, [pc, #24] @ 3eac1c │ │ │ │ ldr r2, [pc, #24] @ 3eac20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, asr #21 │ │ │ │ - rsbeq lr, r1, r4, lsr r3 │ │ │ │ - rsbeq lr, r1, r0, asr #6 │ │ │ │ + rsbseq pc, r8, r0, asr #23 │ │ │ │ + rsbeq lr, r1, r4, lsr r4 │ │ │ │ + rsbeq lr, r1, r0, asr #8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -418169,15 +418169,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eaea4 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ ldr r3, [pc, #428] @ 3eaee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eacb4 │ │ │ │ ldr r3, [pc, #412] @ 3eaee4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418195,26 +418195,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3eaeec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eacb4 │ │ │ │ ldr r3, [pc, #292] @ 3eaef0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eac90 │ │ │ │ ldr r3, [pc, #260] @ 3eaee4 │ │ │ │ @@ -418234,43 +418234,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3eaef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eac90 │ │ │ │ ldr r0, [pc, #140] @ 3eaef8 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eac90 │ │ │ │ ldr r0, [pc, #108] @ 3eaefc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eacb4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3eaf00 │ │ │ │ ldr r1, [pc, #80] @ 3eaf04 │ │ │ │ ldr r0, [pc, #80] @ 3eaf08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418282,22 +418282,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, ip, r0, asr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, ip, ip, lsl r1 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r1, r8, ror r2 │ │ │ │ + rsbeq lr, r1, r8, ror r3 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq lr, r1, r0, lsr r1 │ │ │ │ - rsbeq lr, r1, r8, ror #2 │ │ │ │ - rsbeq lr, r1, r8, ror #3 │ │ │ │ - rsbseq pc, r8, r0, lsl r8 @ │ │ │ │ - rsbeq lr, r1, r4, lsl #1 │ │ │ │ - rsbeq lr, r1, ip, lsr #1 │ │ │ │ + rsbeq lr, r1, r0, lsr r2 │ │ │ │ + rsbeq lr, r1, r8, ror #4 │ │ │ │ + rsbeq lr, r1, r8, ror #5 │ │ │ │ + rsbseq pc, r8, r0, lsl r9 @ │ │ │ │ + rsbeq lr, r1, r4, lsl #3 │ │ │ │ + rsbeq lr, r1, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3eb338 │ │ │ │ ldr r2, [pc, #1044] @ 3eb33c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418393,24 +418393,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3eb354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb010 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3eb260 │ │ │ │ ldr r2, [pc, #624] @ 3eb358 │ │ │ │ ldr r3, [pc, #592] @ 3eb33c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418451,27 +418451,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3eb360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb004 │ │ │ │ ldr r3, [pc, #404] @ 3eb364 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf5c │ │ │ │ ldr r3, [pc, #360] @ 3eb34c │ │ │ │ @@ -418489,27 +418489,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3eb368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eaf60 │ │ │ │ ldr r0, [pc, #280] @ 3eb36c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb004 │ │ │ │ ldr r3, [pc, #264] @ 3eb370 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb0e0 │ │ │ │ ldr r3, [pc, #208] @ 3eb34c │ │ │ │ @@ -418524,67 +418524,67 @@ │ │ │ │ beq 3eb2fc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3eb374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb0e0 │ │ │ │ ldr r0, [pc, #156] @ 3eb378 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb010 │ │ │ │ ldr r0, [pc, #140] @ 3eb37c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eaf60 │ │ │ │ ldr r2, [pc, #124] @ 3eb380 │ │ │ │ ldr r3, [pc, #52] @ 3eb33c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb334 │ │ │ │ ldr r0, [pc, #92] @ 3eb384 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [fp], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq pc, [fp], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000043b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq lr, [r1], #-12 @ │ │ │ │ + ldrdeq lr, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ addeq pc, fp, r4, lsr sp @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq lr, r1, ip, asr #32 │ │ │ │ + rsbeq lr, r1, ip, asr #2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, r1, ip, ror lr │ │ │ │ - strdeq sp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r1, ip, ror pc │ │ │ │ + strdeq lr, [r1], #-8 @ │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - rsbeq sp, r1, r8, asr #28 │ │ │ │ - rsbeq sp, r1, r0, lsl #30 │ │ │ │ - strdeq sp, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r1, r8, asr #30 │ │ │ │ + rsbeq lr, r1, r0 │ │ │ │ + strdeq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ addeq pc, fp, r8, lsl fp @ │ │ │ │ - rsbeq sp, r1, ip, lsr lr │ │ │ │ + rsbeq sp, r1, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3eb62c │ │ │ │ ldr ip, [pc, #652] @ 3eb630 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -418656,22 +418656,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3eb64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb3fc │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -418695,22 +418695,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3eb654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [pc, #208] @ 3eb658 │ │ │ │ ldr r3, [pc, #164] @ 3eb630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -418728,15 +418728,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb3fc │ │ │ │ b 3eb508 │ │ │ │ ldr r0, [pc, #120] @ 3eb65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eb4e4 │ │ │ │ ldr r2, [pc, #108] @ 3eb660 │ │ │ │ ldr r3, [pc, #56] @ 3eb630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -418744,57 +418744,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb628 │ │ │ │ ldr r0, [pc, #76] @ 3eb664 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, ip, ror sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, fp, r4, ror #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, fp, r0, lsl sl @ │ │ │ │ andeq r4, r0, r4, lsr fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r1, r4, lsr #27 │ │ │ │ + rsbeq sp, r1, r4, lsr #29 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - rsbeq sp, r1, r4, lsl #27 │ │ │ │ + rsbeq sp, r1, r4, lsl #29 │ │ │ │ umulleq pc, fp, r4, r8 @ │ │ │ │ - rsbeq sp, r1, r4, ror #25 │ │ │ │ + rsbeq sp, r1, r4, ror #27 │ │ │ │ addeq pc, fp, r8, lsr #16 │ │ │ │ - rsbeq sp, r1, ip, lsl sp │ │ │ │ + rsbeq sp, r1, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3eb694 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757734 │ │ │ │ + bl 75782c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757734 │ │ │ │ + b 75782c │ │ │ │ addeq pc, r7, r0, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3068] @ 0xbfc │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3eb710 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 253840 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418818,20 +418818,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70d728 │ │ │ │ + bl 70d820 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9b17ac │ │ │ │ + bl 9b18a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990b78 │ │ │ │ + bl 990c70 │ │ │ │ b 3eb6dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253840 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418992,21 +418992,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 990cac │ │ │ │ + bl 990da4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3eba64 │ │ │ │ ldr r1, [pc, #104] @ 3eba80 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b17ac │ │ │ │ + bl 9b18a4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -419014,15 +419014,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d4fc │ │ │ │ + bl 70d5f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419035,36 +419035,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 990cac │ │ │ │ + bl 990da4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebb0c │ │ │ │ ldr r1, [pc, #100] @ 3ebb28 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b17ac │ │ │ │ + bl 9b18a4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d4fc │ │ │ │ + bl 70d5f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419078,15 +419078,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419101,15 +419101,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419122,15 +419122,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419148,15 +419148,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419169,15 +419169,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81543c │ │ │ │ + bl 815534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419231,15 +419231,15 @@ │ │ │ │ bne 3ebe0c │ │ │ │ ldr r1, [pc, #264] @ 3ebeb8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 815510 │ │ │ │ + bl 815608 │ │ │ │ ldr r2, [pc, #240] @ 3ebebc │ │ │ │ ldr r3, [pc, #216] @ 3ebea8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -419273,41 +419273,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ebecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ebda8 │ │ │ │ ldr r0, [pc, #60] @ 3ebed0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ebda8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r8, lsl r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, fp, r4, lsl #2 │ │ │ │ addeq pc, fp, r8, asr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ addeq pc, fp, r0, asr r0 @ │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r1, r0, ror #9 │ │ │ │ - strdeq sp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r1, r0, ror #11 │ │ │ │ + strdeq sp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -419339,15 +419339,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ebf2c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9af334 │ │ │ │ + b 9af42c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebf5c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 3ebce8 │ │ │ │ @@ -419369,15 +419369,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813d5c │ │ │ │ + bl 813e54 │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #226] @ 0xe2 │ │ │ │ ldr fp, [pc, #516] @ 3ec200 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -419411,15 +419411,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8aa2d4 │ │ │ │ + bl 8aa3cc │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3ec178 │ │ │ │ ldr r3, [pc, #348] @ 3ec204 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419447,30 +419447,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3ec214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3ec044 │ │ │ │ mov r0, #1 │ │ │ │ b 3ec17c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -419498,27 +419498,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3ec21c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ec034 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r8, asr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, fp, ip, lsl #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r1, r4, asr r2 │ │ │ │ + rsbeq sp, r1, r4, asr r3 │ │ │ │ umulleq lr, fp, r8, ip │ │ │ │ - rsbeq sp, r1, r8, lsr #4 │ │ │ │ + rsbeq sp, r1, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3ec2fc │ │ │ │ @@ -419560,27 +419560,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3ec318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ mov r0, #6 │ │ │ │ b 3ec27c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [fp], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ umulleq lr, fp, r8, fp │ │ │ │ - ldrsheq lr, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sp, r1, ip, lsl #3 │ │ │ │ - rsbeq ip, r1, r4, ror #24 │ │ │ │ + ldrsheq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r1, ip, lsl #5 │ │ │ │ + rsbeq ip, r1, r4, ror #26 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 3ec5c0 │ │ │ │ @@ -419660,15 +419660,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8150fc │ │ │ │ + bl 8151f4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 3ec5dc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 3ec5c4 │ │ │ │ @@ -419711,35 +419711,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ec5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ec3c4 │ │ │ │ ldr r0, [pc, #108] @ 3ec5f0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ec3c4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3ec5f4 │ │ │ │ ldr r1, [pc, #80] @ 3ec5f8 │ │ │ │ ldr r0, [pc, #80] @ 3ec5fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ec600 │ │ │ │ @@ -419754,19 +419754,19 @@ │ │ │ │ addeq lr, fp, r8, lsl sl │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ addeq lr, fp, r8, lsl #19 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq ip, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq ip, r1, r0, lsr pc │ │ │ │ - rsbseq lr, r8, ip, lsl r1 │ │ │ │ - rsbeq ip, r1, ip, lsl #19 │ │ │ │ - rsbeq r8, r9, ip, asr r9 │ │ │ │ + strdeq ip, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, r1, r0, lsr r0 │ │ │ │ + rsbseq lr, r8, ip, lsl r2 │ │ │ │ + rsbeq ip, r1, ip, lsl #21 │ │ │ │ + rsbeq r8, r9, ip, asr sl │ │ │ │ andeq r1, r0, pc, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -419800,15 +419800,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ec660 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9af334 │ │ │ │ + b 9af42c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec690 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #409] @ 0x199 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec728 │ │ │ │ @@ -419857,25 +419857,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3ec84c │ │ │ │ ldr r1, [pc, #212] @ 3ec850 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r2, [pc, #192] @ 3ec854 │ │ │ │ ldr r1, [pc, #192] @ 3ec858 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758038 │ │ │ │ + bl 758130 │ │ │ │ ldr r3, [pc, #160] @ 3ec85c │ │ │ │ ldr r1, [pc, #160] @ 3ec860 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 3ec864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -419894,35 +419894,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 74f988 │ │ │ │ + bl 74fa80 │ │ │ │ ldr r3, [pc, #76] @ 3ec874 │ │ │ │ ldr r1, [pc, #76] @ 3ec878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75172c │ │ │ │ - rsbseq sp, r8, r0, ror #30 │ │ │ │ - subseq lr, lr, ip, lsl pc │ │ │ │ - @ instruction: 0x00637194 │ │ │ │ - subseq pc, pc, r8, ror #3 │ │ │ │ - subseq r8, pc, r0, asr #7 │ │ │ │ + b 751824 │ │ │ │ + rsbseq lr, r8, r0, rrx │ │ │ │ + subseq pc, lr, ip, lsl r0 @ │ │ │ │ + @ instruction: 0x00637294 │ │ │ │ + subseq pc, pc, r8, ror #5 │ │ │ │ + subseq r8, pc, r0, asr #9 │ │ │ │ andeq r5, r0, ip, ror #15 │ │ │ │ muleq r0, r0, sp │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ - rsbeq ip, r1, ip, ror #25 │ │ │ │ + rsbeq ip, r1, ip, ror #27 │ │ │ │ addeq r7, sl, r4, ror #14 │ │ │ │ addeq lr, r7, r4, ror #18 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -419942,23 +419942,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 3ec958 │ │ │ │ ldr r3, [pc, #136] @ 3ec95c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 97c000 │ │ │ │ + bl 97c0f8 │ │ │ │ ldr r2, [pc, #88] @ 3ec960 │ │ │ │ ldr r3, [pc, #68] @ 3ec950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -419969,19 +419969,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r8, lsr #28 │ │ │ │ + rsbseq sp, r8, r8, lsr #30 │ │ │ │ addeq lr, fp, r0, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r0, r4, ror #22 │ │ │ │ - rsbeq ip, r1, ip, ror #12 │ │ │ │ + rsbeq r7, r0, r4, ror #24 │ │ │ │ + rsbeq ip, r1, ip, ror #14 │ │ │ │ muleq r0, r2, r3 │ │ │ │ addeq lr, fp, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 3eca00 │ │ │ │ @@ -419996,15 +419996,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 3ec9e0 │ │ │ │ ldrb r4, [r2, #226] @ 0xe2 │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3ec9dc │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -420030,48 +420030,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r8, r4, lsr #25 │ │ │ │ - rsbeq ip, r1, r4, lsl r5 │ │ │ │ + rsbseq sp, r8, r4, lsr #27 │ │ │ │ + rsbeq ip, r1, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3eca7c │ │ │ │ ldr r1, [pc, #32] @ 3eca80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r8, r4, ror #24 │ │ │ │ - rsbeq r1, r0, r8, lsr #26 │ │ │ │ + rsbseq sp, r8, r4, ror #26 │ │ │ │ + rsbeq r1, r0, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ecabc │ │ │ │ ldr r1, [pc, #32] @ 3ecac0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ - rsbseq sp, r8, r4, lsr #24 │ │ │ │ - rsbeq r1, r0, r8, ror #25 │ │ │ │ + rsbseq sp, r8, r4, lsr #26 │ │ │ │ + rsbeq r1, r0, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 3ecbd8 │ │ │ │ ldr r3, [pc, #252] @ 3ecbdc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -420136,17 +420136,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq lr, fp, r0, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, fp, r8, lsr #5 │ │ │ │ - rsbseq sp, r8, r4, lsl #22 │ │ │ │ - rsbeq ip, r1, r4, ror r3 │ │ │ │ - strdeq ip, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r8, r4, lsl #24 │ │ │ │ + rsbeq ip, r1, r4, ror r4 │ │ │ │ + strdeq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ muleq r0, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -420316,15 +420316,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq sp, [r8], #-70 @ 0xffffffba @ │ │ │ │ + ldrsbeq sp, [r8], #-86 @ 0xffffffaa @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ed270 │ │ │ │ @@ -420401,15 +420401,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9af334 │ │ │ │ + b 9af42c │ │ │ │ cmp r2, #14 │ │ │ │ beq 3ed028 │ │ │ │ ldr r2, [r7, #304] @ 0x130 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3ecf84 │ │ │ │ b 3ecfbc │ │ │ │ @@ -420431,15 +420431,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #-8] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 8150fc │ │ │ │ + bl 8151f4 │ │ │ │ ldr r2, [pc, #508] @ 3ed288 │ │ │ │ ldr r3, [pc, #484] @ 3ed274 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -420510,29 +420510,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ed298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed048 │ │ │ │ ldr r0, [pc, #172] @ 3ed29c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed048 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3ed2a0 │ │ │ │ ldr r1, [pc, #148] @ 3ed2a4 │ │ │ │ ldr r0, [pc, #148] @ 3ed2a8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420565,26 +420565,26 @@ │ │ │ │ addeq sp, fp, ip, lsr lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ umulleq sp, fp, r0, sp │ │ │ │ andeq r5, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r1, r8, lsl #9 │ │ │ │ - rsbeq ip, r1, r4, lsr #9 │ │ │ │ - ldrheq sp, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - strdeq ip, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r1, r8, lsl r4 │ │ │ │ + rsbeq ip, r1, r8, lsl #11 │ │ │ │ + rsbeq ip, r1, r4, lsr #11 │ │ │ │ + ldrheq sp, [r8], #-84 @ 0xffffffac @ │ │ │ │ + strdeq ip, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, r1, r8, lsl r5 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - @ instruction: 0x0078d490 │ │ │ │ - ldrdeq ip, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r1, r0, ror #7 │ │ │ │ - rsbseq sp, r8, ip, ror #8 │ │ │ │ - rsbeq ip, r1, ip, lsr #5 │ │ │ │ - rsbeq ip, r1, r0, lsr #7 │ │ │ │ + @ instruction: 0x0078d590 │ │ │ │ + ldrdeq ip, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, r1, r0, ror #9 │ │ │ │ + rsbseq sp, r8, ip, ror #10 │ │ │ │ + rsbeq ip, r1, ip, lsr #7 │ │ │ │ + rsbeq ip, r1, r0, lsr #9 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -420619,15 +420619,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #-8] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8150fc │ │ │ │ + bl 8151f4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -420740,24 +420740,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 255370 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 3ed6dc │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 3ed6e0 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -420817,42 +420817,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ed6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ed5d0 │ │ │ │ ldr r0, [pc, #60] @ 3ed6f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ed5d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, ip, ror #20 │ │ │ │ addeq sp, fp, r4, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq sp, [fp], ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r1, r8, lsl r0 │ │ │ │ - rsbeq ip, r1, ip, asr #32 │ │ │ │ + rsbeq ip, r1, r8, lsl r1 │ │ │ │ + rsbeq ip, r1, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 3ed8cc │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 3ed8d0 │ │ │ │ @@ -420869,23 +420869,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3ed8dc │ │ │ │ ldr r3, [pc, #400] @ 3ed8e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97c000 │ │ │ │ + bl 97c0f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ed7c8 │ │ │ │ ldr r2, [pc, #344] @ 3ed8e4 │ │ │ │ ldr r3, [pc, #324] @ 3ed8d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -420957,30 +420957,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ed8f8 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3ed784 │ │ │ │ mov r2, #2 │ │ │ │ b 3ed86c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, ip, lsr #31 │ │ │ │ + rsbseq sp, r8, ip, lsr #1 │ │ │ │ strdeq sp, [fp], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, r0, r8, ror #25 │ │ │ │ - strdeq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, r0, r8, ror #27 │ │ │ │ + strdeq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ muleq r0, fp, r3 │ │ │ │ umulleq sp, fp, r0, r6 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbseq ip, r8, r4, lsr #28 │ │ │ │ - rsbeq fp, r1, r4, lsr #29 │ │ │ │ - rsbeq fp, r1, ip, lsl #13 │ │ │ │ + rsbseq ip, r8, r4, lsr #30 │ │ │ │ + rsbeq fp, r1, r4, lsr #31 │ │ │ │ + rsbeq fp, r1, ip, lsl #15 │ │ │ │ andeq r2, r0, r9, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3ed9d4 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -420989,25 +420989,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3ed9d8 │ │ │ │ ldr r1, [pc, #176] @ 3ed9dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9216 @ 0x2400 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #156] @ 3ed9e0 │ │ │ │ ldr r1, [pc, #156] @ 3ed9e4 │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [pc, #124] @ 3ed9e8 │ │ │ │ ldr r2, [pc, #124] @ 3ed9ec │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -421020,33 +421020,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 759a2c │ │ │ │ + bl 759b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq fp, r1, r4, lsl r6 │ │ │ │ - rsbeq r6, r0, r8, lsl #22 │ │ │ │ - subseq sp, lr, ip, asr #26 │ │ │ │ - rsbeq r5, r3, r8, asr #31 │ │ │ │ - rsbeq fp, r1, r0, lsl #28 │ │ │ │ - rsbeq lr, r0, r4, lsr #10 │ │ │ │ + ldrheq ip, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r1, r4, lsl r7 │ │ │ │ + rsbeq r6, r0, r8, lsl #24 │ │ │ │ + subseq sp, lr, ip, asr #28 │ │ │ │ + rsbeq r6, r3, r8, asr #1 │ │ │ │ + rsbeq fp, r1, r0, lsl #30 │ │ │ │ + rsbeq lr, r0, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed8 │ │ │ │ - rsbeq r4, r2, ip, lsr #23 │ │ │ │ - ldrdeq fp, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, r2, ip, lsr #25 │ │ │ │ + ldrdeq fp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -421102,22 +421102,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #280] @ 3edc20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3edc24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edb78 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -421172,22 +421172,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3edc30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3edc34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r4, ror #23 │ │ │ │ - subseq sp, lr, r8, lsr #23 │ │ │ │ - rsbeq r5, r3, r0, lsr #28 │ │ │ │ - @ instruction: 0x0061bc90 │ │ │ │ + rsbseq ip, r8, r4, ror #25 │ │ │ │ + subseq sp, lr, r8, lsr #25 │ │ │ │ + rsbeq r5, r3, r0, lsr #30 │ │ │ │ + @ instruction: 0x0061bd90 │ │ │ │ andeq r8, r1, r8, asr #19 │ │ │ │ - rsbseq ip, r8, r8, asr #21 │ │ │ │ - rsbeq fp, r1, r8, lsr r3 │ │ │ │ - rsbeq fp, r1, r0, lsr #23 │ │ │ │ + rsbseq ip, r8, r8, asr #23 │ │ │ │ + rsbeq fp, r1, r8, lsr r4 │ │ │ │ + rsbeq fp, r1, r0, lsr #25 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3ee254 │ │ │ │ ldr r3, [pc, #1540] @ 3ee258 │ │ │ │ @@ -421338,26 +421338,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 3ee280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edef8 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3edd14 │ │ │ │ @@ -421392,22 +421392,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 3ee288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3edf08 │ │ │ │ ldr r3, [pc, #732] @ 3ee28c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ede34 │ │ │ │ ldr r3, [pc, #692] @ 3ee278 │ │ │ │ @@ -421424,23 +421424,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3ee290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee168 │ │ │ │ ldr r0, [pc, #592] @ 3ee294 │ │ │ │ b 3eddd0 │ │ │ │ @@ -421462,33 +421462,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3ee29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede1c │ │ │ │ ldr r0, [pc, #472] @ 3ee2a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ededc │ │ │ │ ldr r3, [pc, #432] @ 3ee2a4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ede4c │ │ │ │ ldr r3, [pc, #368] @ 3ee278 │ │ │ │ @@ -421504,22 +421504,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ee2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede4c │ │ │ │ ldr r3, [pc, #316] @ 3ee2ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ee03c │ │ │ │ ldr r3, [pc, #244] @ 3ee278 │ │ │ │ @@ -421537,78 +421537,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3ee2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ee03c │ │ │ │ ldr r0, [pc, #192] @ 3ee2b4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede1c │ │ │ │ ldr r0, [pc, #176] @ 3ee2b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3edf08 │ │ │ │ ldr r0, [pc, #160] @ 3ee2bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede4c │ │ │ │ ldr r0, [pc, #144] @ 3ee2c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ede34 │ │ │ │ ldr r0, [pc, #124] @ 3ee2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ee03c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, fp, r0, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, fp, r4, asr #32 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r0, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r1, r0, ror #17 │ │ │ │ + rsbeq fp, r1, r0, ror #19 │ │ │ │ andeq r1, r0, r0, asr r4 │ │ │ │ - rsbeq fp, r1, r8, ror #17 │ │ │ │ + rsbeq fp, r1, r8, ror #19 │ │ │ │ andeq r1, r0, r0, lsr #21 │ │ │ │ - @ instruction: 0x0061ba9c │ │ │ │ + @ instruction: 0x0061bb9c │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl #6 │ │ │ │ - rsbeq fp, r1, ip, lsl #17 │ │ │ │ - rsbeq fp, r1, r8, asr r7 │ │ │ │ + rsbeq fp, r1, ip, lsl #19 │ │ │ │ + rsbeq fp, r1, r8, asr r8 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - rsbeq fp, r1, r0, lsr #17 │ │ │ │ + rsbeq fp, r1, r0, lsr #19 │ │ │ │ andeq r2, r0, ip, ror #29 │ │ │ │ - @ instruction: 0x0061b990 │ │ │ │ - strheq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r1, r0, ror #13 │ │ │ │ - rsbeq fp, r1, r8, asr #16 │ │ │ │ - rsbeq fp, r1, ip, ror #17 │ │ │ │ - rsbeq fp, r1, ip, lsl #19 │ │ │ │ + @ instruction: 0x0061ba90 │ │ │ │ + strheq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, r1, r0, ror #15 │ │ │ │ + rsbeq fp, r1, r8, asr #18 │ │ │ │ + rsbeq fp, r1, ip, ror #19 │ │ │ │ + rsbeq fp, r1, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 3ee3b4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -421662,15 +421662,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3ee338 │ │ │ │ bl 3eca84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r0, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq fp, [r8], #-246 @ 0xffffff0a @ │ │ │ │ + ldrheq ip, [r8], #-6 @ │ │ │ │ ldrdeq ip, [fp], ip @ │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3ee40c │ │ │ │ cmp r3, #4 │ │ │ │ bne 3ee3f4 │ │ │ │ @@ -421719,17 +421719,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ee4ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ bl 256658 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbseq ip, r8, r4, asr #4 │ │ │ │ - rsbeq fp, r1, r4, lsl #1 │ │ │ │ - rsbeq fp, r1, r8, ror r1 │ │ │ │ + rsbseq ip, r8, r4, asr #6 │ │ │ │ + rsbeq fp, r1, r4, lsl #3 │ │ │ │ + rsbeq fp, r1, r8, ror r2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -421902,30 +421902,30 @@ │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3ee7bc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r8, r6, ror #27 │ │ │ │ - rsbseq fp, r8, r4, ror #31 │ │ │ │ - rsbeq sl, r1, r4, lsr #28 │ │ │ │ - rsbeq sl, r1, r8, asr #28 │ │ │ │ + rsbseq fp, r8, r6, ror #29 │ │ │ │ + rsbseq ip, r8, r4, ror #1 │ │ │ │ + rsbeq sl, r1, r4, lsr #30 │ │ │ │ + rsbeq sl, r1, r8, asr #30 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ - rsbseq fp, r8, r0, asr #31 │ │ │ │ - rsbeq sl, r1, r0, lsl #28 │ │ │ │ - strdeq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq ip, r8, r0, asr #1 │ │ │ │ + rsbeq sl, r1, r0, lsl #30 │ │ │ │ + strdeq sl, [r1], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ - @ instruction: 0x0078bf9c │ │ │ │ - ldrdeq sl, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0078c09c │ │ │ │ + ldrdeq sl, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ - rsbseq fp, r8, r8, ror pc │ │ │ │ - strheq sl, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, r1, r8, asr #27 │ │ │ │ + rsbseq ip, r8, r8, ror r0 │ │ │ │ + strheq sl, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sl, r1, r8, asr #29 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ mov r4, r3 │ │ │ │ @@ -421937,15 +421937,15 @@ │ │ │ │ ldr r2, [r3, #264] @ 0x108 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 3ee854 │ │ │ │ ldrh r2, [r3, #250] @ 0xfa │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 3ee838 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -421986,15 +421986,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 25432c │ │ │ │ mov r0, r4 │ │ │ │ @@ -422045,19 +422045,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 3ee97c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsr lr │ │ │ │ + rsbseq fp, r8, r8, lsr pc │ │ │ │ addeq ip, fp, ip, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq sp, pc, ip, asr #1 │ │ │ │ - subseq r6, pc, r4, lsr #5 │ │ │ │ + subseq sp, pc, ip, asr #3 │ │ │ │ + subseq r6, pc, r4, lsr #7 │ │ │ │ addeq ip, fp, ip, lsl #10 │ │ │ │ @ instruction: 0x008bc4bc │ │ │ │ addeq ip, fp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -422145,26 +422145,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 3eeb74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 3eeb78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, sl, asr #17 │ │ │ │ + rsbseq fp, r8, sl, asr #19 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - ldrsheq fp, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r1, r4, lsr sl │ │ │ │ - rsbeq sl, r1, r8, lsr #22 │ │ │ │ + ldrsheq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r1, r4, lsr fp │ │ │ │ + rsbeq sl, r1, r8, lsr #24 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ - ldrheq fp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq sl, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r1, r8, lsl #22 │ │ │ │ - @ instruction: 0x0078bb94 │ │ │ │ - ldrdeq sl, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq sl, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq sl, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x0078bc94 │ │ │ │ + ldrdeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ b 3ee9d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 3eecb4 │ │ │ │ @@ -422176,23 +422176,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3072] @ 0xc00 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 9b00c8 │ │ │ │ + bl 9b01c0 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3eec3c │ │ │ │ mov r0, r7 │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eec10 │ │ │ │ @@ -422221,32 +422221,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70d728 │ │ │ │ + bl 70d820 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9b17ac │ │ │ │ + bl 9b18a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990b78 │ │ │ │ + bl 990c70 │ │ │ │ b 3eebf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 253840 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 418640 │ │ │ │ b 3eec10 │ │ │ │ - rsbseq fp, r8, r4, lsr #22 │ │ │ │ - ldrsbeq ip, [pc], #-208 @ │ │ │ │ - subseq r5, pc, r8, lsr #31 │ │ │ │ + rsbseq fp, r8, r4, lsr #24 │ │ │ │ + ldrsbeq ip, [pc], #-224 @ │ │ │ │ + subseq r6, pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3eedb4 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -422302,15 +422302,15 @@ │ │ │ │ b 3eed3c │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3eed3c │ │ │ │ bl 3eca44 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r8, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq fp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq fp, [r8], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq ip, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3eefd4 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -422327,15 +422327,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3eefe8 │ │ │ │ @@ -422347,15 +422347,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422363,15 +422363,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [pc, #304] @ 3eefec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3eef08 │ │ │ │ ldr r2, [pc, #288] @ 3eeff0 │ │ │ │ ldr r3, [pc, #264] @ 3eefdc │ │ │ │ @@ -422409,23 +422409,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3eeec8 │ │ │ │ ldr r2, [pc, #108] @ 3ef004 │ │ │ │ ldr r3, [pc, #64] @ 3eefdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422434,30 +422434,30 @@ │ │ │ │ bne 3eefd0 │ │ │ │ ldr r0, [pc, #76] @ 3ef008 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, ror #17 │ │ │ │ + rsbseq fp, r8, r8, ror #19 │ │ │ │ addeq ip, fp, r4, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq ip, pc, r8, ror fp @ │ │ │ │ - subseq r5, pc, r0, asr sp @ │ │ │ │ + subseq ip, pc, r8, ror ip @ │ │ │ │ + subseq r5, pc, r0, asr lr @ │ │ │ │ ldrdeq fp, [fp], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, ip, asr #30 │ │ │ │ andeq r1, r0, r0, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq sl, [r1], #-208 @ 0xffffff30 @ │ │ │ │ addeq fp, fp, r4, lsl #29 │ │ │ │ - ldrdeq sl, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq sl, [r1], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef21c │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -422473,15 +422473,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef230 │ │ │ │ @@ -422493,15 +422493,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422509,15 +422509,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r3, [pc, #304] @ 3ef234 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3ef150 │ │ │ │ ldr r2, [pc, #288] @ 3ef238 │ │ │ │ ldr r3, [pc, #264] @ 3ef224 │ │ │ │ @@ -422555,23 +422555,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef110 │ │ │ │ ldr r2, [pc, #108] @ 3ef24c │ │ │ │ ldr r3, [pc, #64] @ 3ef224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422580,30 +422580,30 @@ │ │ │ │ bne 3ef218 │ │ │ │ ldr r0, [pc, #76] @ 3ef250 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsr #13 │ │ │ │ + rsbseq fp, r8, r0, lsr #15 │ │ │ │ ldrdeq fp, [fp], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq ip, pc, r0, lsr r9 @ │ │ │ │ - subseq r5, pc, r8, lsl #22 │ │ │ │ + subseq ip, pc, r0, lsr sl @ │ │ │ │ + subseq r5, pc, r8, lsl #24 │ │ │ │ umulleq fp, fp, r0, sp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, r4, lsl #26 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq sl, [r1], #-180 @ 0xffffff4c @ │ │ │ │ addeq fp, fp, ip, lsr ip │ │ │ │ - strdeq sl, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3ef420 │ │ │ │ mov r5, r1 │ │ │ │ @@ -422619,15 +422619,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ef410 │ │ │ │ @@ -422684,23 +422684,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #120] @ 3ef438 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3ef43c │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b15b8 │ │ │ │ + bl 9b16b0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -422711,21 +422711,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 3ef380 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 4185cc │ │ │ │ b 3ef2d0 │ │ │ │ - rsbseq fp, r8, r8, asr #8 │ │ │ │ - ldrsbeq r5, [pc], #-128 @ │ │ │ │ - ldrsheq ip, [pc], #-104 @ │ │ │ │ - rsbseq fp, r8, r0, lsr r3 │ │ │ │ - ldrsheq ip, [lr], #-36 @ 0xffffffdc │ │ │ │ - rsbeq r4, r3, ip, ror #10 │ │ │ │ - rsbeq sl, r1, ip, ror #18 │ │ │ │ + rsbseq fp, r8, r8, asr #10 │ │ │ │ + ldrsbeq r5, [pc], #-144 @ │ │ │ │ + ldrsheq ip, [pc], #-120 @ │ │ │ │ + rsbseq fp, r8, r0, lsr r4 │ │ │ │ + ldrsheq ip, [lr], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r4, r3, ip, ror #12 │ │ │ │ + rsbeq sl, r1, ip, ror #20 │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -422741,15 +422741,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ bl 4175e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ef4e0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3ef500 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -422774,19 +422774,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3ef528 │ │ │ │ ldr r0, [pc, #32] @ 3ef52c │ │ │ │ ldr r2, [pc, #32] @ 3ef530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, asr r2 │ │ │ │ - ldrsheq ip, [pc], #-76 @ │ │ │ │ - ldrsbeq r5, [pc], #-100 @ │ │ │ │ - rsbeq r9, r1, r0, lsr sl │ │ │ │ - rsbeq sl, r1, ip, lsr #16 │ │ │ │ + rsbseq fp, r8, r0, asr r3 │ │ │ │ + ldrsheq ip, [pc], #-92 @ │ │ │ │ + ldrsbeq r5, [pc], #-116 @ │ │ │ │ + rsbeq r9, r1, r0, lsr fp │ │ │ │ + rsbeq sl, r1, ip, lsr #18 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -422885,22 +422885,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3ef854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef5e0 │ │ │ │ ldr r3, [pc, #340] @ 3ef858 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef65c │ │ │ │ ldr r3, [pc, #308] @ 3ef84c │ │ │ │ @@ -422916,27 +422916,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3ef85c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef65c │ │ │ │ ldr r0, [pc, #224] @ 3ef860 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef5e0 │ │ │ │ ldr r3, [pc, #208] @ 3ef864 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef678 │ │ │ │ ldr r3, [pc, #164] @ 3ef84c │ │ │ │ @@ -422952,57 +422952,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ef868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef678 │ │ │ │ ldr r0, [pc, #92] @ 3ef86c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef65c │ │ │ │ ldr r0, [pc, #76] @ 3ef870 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3ef678 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008bb8b4 │ │ │ │ addeq fp, fp, r0, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, r4, lsr #16 │ │ │ │ andeq r4, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq sl, [r1], #-136 @ 0xffffff78 @ │ │ │ │ andeq r2, r0, r0, ror #28 │ │ │ │ - rsbeq sl, r1, r0, ror #11 │ │ │ │ - rsbeq sl, r1, r8, lsl #15 │ │ │ │ + rsbeq sl, r1, r0, ror #13 │ │ │ │ + rsbeq sl, r1, r8, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl #13 │ │ │ │ - strdeq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0061a598 │ │ │ │ - rsbeq sl, r1, r0, asr #12 │ │ │ │ + strdeq sl, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0061a698 │ │ │ │ + rsbeq sl, r1, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 990e18 │ │ │ │ + bl 990f10 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -423021,15 +423021,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3ef440 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #784] @ 3efc28 │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -423096,15 +423096,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12608 @ 0x3140 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ mov ip, r0 │ │ │ │ b 3ef964 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3ef9ac │ │ │ │ bl 3eca04 │ │ │ │ ldr r3, [pc, #500] @ 3efc38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423158,22 +423158,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3efc4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efa50 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3efa7c │ │ │ │ b 3efa38 │ │ │ │ ldr r3, [pc, #232] @ 3efc40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423193,35 +423193,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3efc50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efa50 │ │ │ │ ldr r0, [pc, #124] @ 3efc54 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efa50 │ │ │ │ ldr r0, [pc, #104] @ 3efc58 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efa50 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3efc5c │ │ │ │ ldr r1, [pc, #80] @ 3efc60 │ │ │ │ ldr r0, [pc, #80] @ 3efc64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3efc68 │ │ │ │ @@ -423234,21 +423234,21 @@ │ │ │ │ addeq fp, fp, r4, ror #9 │ │ │ │ addeq fp, fp, ip, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, r8, lsl #8 │ │ │ │ - rsbeq sl, r1, r8, ror r3 │ │ │ │ - @ instruction: 0x0061a39c │ │ │ │ - rsbeq sl, r1, r4, lsl #7 │ │ │ │ - ldrheq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, r1, r4, lsr #6 │ │ │ │ - rsbeq ip, sp, r8, asr r7 │ │ │ │ + rsbeq sl, r1, r8, lsl #10 │ │ │ │ + rsbeq sl, r1, r8, ror r4 │ │ │ │ + @ instruction: 0x0061a49c │ │ │ │ + rsbeq sl, r1, r4, lsl #9 │ │ │ │ + ldrheq sl, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r1, r4, lsr #8 │ │ │ │ + rsbeq ip, sp, r8, asr r8 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3f023c │ │ │ │ mov r4, r3 │ │ │ │ @@ -423384,27 +423384,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3f0278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efe1c │ │ │ │ ldr r1, [pc, #876] @ 3f0250 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3efdac │ │ │ │ ldr r1, [pc, #900] @ 3f027c │ │ │ │ @@ -423426,28 +423426,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3f0280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdac │ │ │ │ ldr r3, [pc, #756] @ 3f0284 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe00 │ │ │ │ ldr r3, [pc, #716] @ 3f0270 │ │ │ │ @@ -423463,23 +423463,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3f0288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efe00 │ │ │ │ ldr r3, [pc, #636] @ 3f028c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efdc8 │ │ │ │ ldr r3, [pc, #588] @ 3f0270 │ │ │ │ @@ -423495,23 +423495,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3f0290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdc8 │ │ │ │ ldr r3, [pc, #516] @ 3f0294 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efde4 │ │ │ │ ldr r3, [pc, #460] @ 3f0270 │ │ │ │ @@ -423527,23 +423527,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3f0298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efde4 │ │ │ │ ldr r3, [pc, #396] @ 3f029c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efdac │ │ │ │ ldr r3, [pc, #332] @ 3f0270 │ │ │ │ @@ -423560,100 +423560,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f02a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdac │ │ │ │ ldr r0, [pc, #264] @ 3f02a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efde4 │ │ │ │ ldr r0, [pc, #244] @ 3f02a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efe00 │ │ │ │ ldr r0, [pc, #224] @ 3f02ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdc8 │ │ │ │ ldr r0, [pc, #204] @ 3f02b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdac │ │ │ │ ldr r0, [pc, #184] @ 3f02b4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efe1c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 3f02b8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3efdac │ │ │ │ umulleq fp, fp, r4, r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, r8, ip, lsr #12 │ │ │ │ + rsbseq sl, r8, ip, lsr #14 │ │ │ │ addeq fp, fp, r0, ror r1 │ │ │ │ strdeq fp, [fp], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - @ instruction: 0x0078a898 │ │ │ │ - rsbeq r9, r1, r4, lsl #2 │ │ │ │ + @ instruction: 0x0078a998 │ │ │ │ + rsbeq r9, r1, r4, lsl #4 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sl, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq sl, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r2, r0, r8, lsl #27 │ │ │ │ - rsbeq sl, r1, ip, ror #2 │ │ │ │ + rsbeq sl, r1, ip, ror #4 │ │ │ │ andeq r3, r0, ip, lsl #8 │ │ │ │ - rsbeq sl, r1, r4 │ │ │ │ + rsbeq sl, r1, r4, lsl #2 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r9, r1, r0, asr #29 │ │ │ │ + rsbeq r9, r1, r0, asr #31 │ │ │ │ andeq r2, r0, r4, lsl #15 │ │ │ │ - rsbeq r9, r1, r4, lsr #29 │ │ │ │ + rsbeq r9, r1, r4, lsr #31 │ │ │ │ andeq r1, r0, r4, lsr #25 │ │ │ │ - rsbeq r9, r1, r4, ror #29 │ │ │ │ - rsbeq r9, r1, ip, lsr lr │ │ │ │ - rsbeq r9, r1, r8, lsl #29 │ │ │ │ - rsbeq r9, r1, r8, lsr #27 │ │ │ │ - rsbeq r9, r1, ip, asr #29 │ │ │ │ - ldrdeq r9, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, r1, ip, lsl pc │ │ │ │ + rsbeq r9, r1, r4, ror #31 │ │ │ │ + rsbeq r9, r1, ip, lsr pc │ │ │ │ + rsbeq r9, r1, r8, lsl #31 │ │ │ │ + rsbeq r9, r1, r8, lsr #29 │ │ │ │ + rsbeq r9, r1, ip, asr #31 │ │ │ │ + ldrdeq sl, [r1], #-8 @ │ │ │ │ + rsbeq sl, r1, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3f0c08 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -423696,15 +423696,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3f0524 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ cmp r8, r1 │ │ │ │ beq 3f062c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -423724,43 +423724,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f0778 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -423819,15 +423819,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -423840,39 +423840,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ mov r0, r5 │ │ │ │ bl 3eedc4 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 3f0378 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ b 3f04e0 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3f04fc │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 9b00c0 │ │ │ │ + bl 9b01b8 │ │ │ │ b 3f04fc │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3f0738 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3f0c30 │ │ │ │ @@ -423891,15 +423891,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3f0c34 │ │ │ │ ldr r1, [pc, #1460] @ 3f0c38 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3f0720 │ │ │ │ bl 4175e0 │ │ │ │ ldr r3, [pc, #1404] @ 3f0c2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -424002,22 +424002,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3f0c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0558 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 3f0a58 │ │ │ │ ldr r2, [pc, #976] @ 3f0c54 │ │ │ │ ldr r3, [pc, #904] @ 3f0c10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -424032,15 +424032,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41760c │ │ │ │ ldr r0, [pc, #924] @ 3f0c58 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0554 │ │ │ │ ldr r3, [pc, #904] @ 3f0c5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0738 │ │ │ │ ldr r3, [pc, #864] @ 3f0c48 │ │ │ │ @@ -424055,21 +424055,21 @@ │ │ │ │ beq 3f0b58 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3f0c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0738 │ │ │ │ ldr r3, [pc, #796] @ 3f0c64 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f09d8 │ │ │ │ ldr r3, [pc, #748] @ 3f0c48 │ │ │ │ @@ -424087,25 +424087,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3f0c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0798 │ │ │ │ ldr r3, [pc, #652] @ 3f0c6c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -424125,21 +424125,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3f0c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0798 │ │ │ │ ldr r3, [pc, #532] @ 3f0c74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f087c │ │ │ │ ldr r3, [pc, #468] @ 3f0c48 │ │ │ │ @@ -424155,22 +424155,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3f0c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f087c │ │ │ │ ldr r3, [pc, #412] @ 3f0c7c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424189,54 +424189,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f0c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f06c8 │ │ │ │ ldr r2, [pc, #292] @ 3f0c84 │ │ │ │ ldr r3, [pc, #172] @ 3f0c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0be0 │ │ │ │ ldr r0, [pc, #260] @ 3f0c88 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #244] @ 3f0c8c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f09cc │ │ │ │ ldr r0, [pc, #224] @ 3f0c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0798 │ │ │ │ ldr r0, [pc, #212] @ 3f0c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f06c8 │ │ │ │ ldr r0, [pc, #200] @ 3f0c98 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f087c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 3f0c9c │ │ │ │ ldr r1, [pc, #176] @ 3f0ca0 │ │ │ │ ldr r0, [pc, #176] @ 3f0ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424244,51 +424244,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq sl, fp, r4, asr #22 │ │ │ │ addeq sl, fp, r0, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0078a39c │ │ │ │ - rsbseq sl, r8, r8, lsl #7 │ │ │ │ - subseq fp, pc, r0, lsr r6 @ │ │ │ │ - ldrsheq r4, [pc], #-124 @ │ │ │ │ - @ instruction: 0x005fb59c │ │ │ │ - subseq r4, pc, r4, ror r7 @ │ │ │ │ - andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq sl, r8, r8, rrx │ │ │ │ - ldrsheq fp, [pc], #-40 @ │ │ │ │ - ldrsbeq r4, [pc], #-72 @ │ │ │ │ + @ instruction: 0x0078a49c │ │ │ │ + rsbseq sl, r8, r8, lsl #9 │ │ │ │ + subseq fp, pc, r0, lsr r7 @ │ │ │ │ + ldrsheq r4, [pc], #-140 @ │ │ │ │ + @ instruction: 0x005fb69c │ │ │ │ + subseq r4, pc, r4, ror r8 @ │ │ │ │ + andeq r2, r0, r0, asr #20 │ │ │ │ + rsbseq sl, r8, r8, ror #2 │ │ │ │ + ldrsheq fp, [pc], #-56 @ │ │ │ │ + ldrsbeq r4, [pc], #-88 @ │ │ │ │ addeq sl, fp, r8, lsr #14 │ │ │ │ ldrdeq sl, [fp], ip │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r1, ip, lsr #19 │ │ │ │ + rsbeq r9, r1, ip, lsr #21 │ │ │ │ umulleq sl, fp, r8, r5 │ │ │ │ - @ instruction: 0x00619994 │ │ │ │ + @ instruction: 0x00619a94 │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ - ldrdeq r9, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r9, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r5, r0, ip, lsl r1 │ │ │ │ - rsbeq r9, r1, r8, asr #17 │ │ │ │ + rsbeq r9, r1, r8, asr #19 │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ - @ instruction: 0x0061989c │ │ │ │ + @ instruction: 0x0061999c │ │ │ │ andeq r4, r0, r8, ror #8 │ │ │ │ - rsbeq r9, r1, r4, lsl #17 │ │ │ │ + rsbeq r9, r1, r4, lsl #19 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - rsbeq r9, r1, ip, ror #16 │ │ │ │ + rsbeq r9, r1, ip, ror #18 │ │ │ │ @ instruction: 0x008ba2bc │ │ │ │ - strheq r9, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r9, r1, r4, lsr #14 │ │ │ │ - rsbeq r9, r1, r4, ror r7 │ │ │ │ - rsbeq r9, r1, ip, lsr #16 │ │ │ │ - strheq r9, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq r9, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r8, r1, r4, asr #6 │ │ │ │ - rsbeq r9, r1, r0, asr #2 │ │ │ │ + strheq r9, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, r1, r4, lsr #16 │ │ │ │ + rsbeq r9, r1, r4, ror r8 │ │ │ │ + rsbeq r9, r1, ip, lsr #18 │ │ │ │ + strheq r9, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r1, r4, asr #8 │ │ │ │ + rsbeq r9, r1, r0, asr #4 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -424324,15 +424324,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0d64 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0fb8 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 8153e0 │ │ │ │ + bl 8154d8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f0d44 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -424422,22 +424422,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3f1000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0d34 │ │ │ │ ldr r3, [pc, #244] @ 3f1004 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424455,34 +424455,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3f1008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0e7c │ │ │ │ ldr r0, [pc, #128] @ 3f100c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0d34 │ │ │ │ ldr r0, [pc, #104] @ 3f1010 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f0e7c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3f1014 │ │ │ │ ldr r1, [pc, #84] @ 3f1018 │ │ │ │ ldr r0, [pc, #84] @ 3f101c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f1020 │ │ │ │ @@ -424495,22 +424495,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r9, [fp], ip │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x000039b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r1, ip, ror #10 │ │ │ │ + rsbeq r9, r1, ip, ror #12 │ │ │ │ andeq r2, r0, r0, ror ip │ │ │ │ - rsbeq r9, r1, ip, asr r5 │ │ │ │ - rsbeq r9, r1, r4, lsl r5 │ │ │ │ - rsbeq r9, r1, r0, lsl #11 │ │ │ │ - rsbseq r9, r8, r0, lsl #14 │ │ │ │ - rsbeq r7, r1, r0, ror pc │ │ │ │ - rsbeq r9, r1, r0, lsr #11 │ │ │ │ + rsbeq r9, r1, ip, asr r6 │ │ │ │ + rsbeq r9, r1, r4, lsl r6 │ │ │ │ + rsbeq r9, r1, r0, lsl #13 │ │ │ │ + rsbseq r9, r8, r0, lsl #16 │ │ │ │ + rsbeq r8, r1, r0, ror r0 │ │ │ │ + rsbeq r9, r1, r0, lsr #13 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424591,15 +424591,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8154a8 │ │ │ │ + bl 8155a0 │ │ │ │ ldr r2, [pc, #1064] @ 3f15b4 │ │ │ │ ldr r3, [pc, #1044] @ 3f15a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -424634,15 +424634,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f159c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9af334 │ │ │ │ + b 9af42c │ │ │ │ ldr r3, [pc, #900] @ 3f15bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f12f8 │ │ │ │ ldr r3, [pc, #880] @ 3f15c0 │ │ │ │ @@ -424658,23 +424658,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3f15c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 3f146c │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -424725,28 +424725,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3f15d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f14a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f14a8 │ │ │ │ @@ -424763,26 +424763,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f15d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f11d0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f14a8 │ │ │ │ ldr r3, [pc, #344] @ 3f15d8 │ │ │ │ @@ -424804,85 +424804,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3f11dc │ │ │ │ ldr r0, [pc, #276] @ 3f15dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f12b0 │ │ │ │ ldr r3, [pc, #224] @ 3f15c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1558 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f15e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f11d0 │ │ │ │ ldr r0, [pc, #164] @ 3f15e4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f14a8 │ │ │ │ ldr r0, [pc, #136] @ 3f15e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f11d0 │ │ │ │ ldr r0, [pc, #108] @ 3f15ec │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f13d0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [fp], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, fp, r4, asr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ umulleq r9, fp, r0, ip │ │ │ │ addeq r9, fp, r8, lsl ip │ │ │ │ andeq r2, r0, r0, asr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r9, [r1], #-52 @ 0xffffffcc @ │ │ │ │ muleq r0, r4, lr │ │ │ │ - @ instruction: 0x0061929c │ │ │ │ - rsbeq r9, r1, ip, lsl #4 │ │ │ │ + @ instruction: 0x0061939c │ │ │ │ + rsbeq r9, r1, ip, lsl #6 │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq r9, r1, ip, ror #1 │ │ │ │ - strheq r9, [r1], #-12 @ │ │ │ │ - rsbeq r9, r1, ip, ror r1 │ │ │ │ - rsbeq r9, r1, r4, asr #1 │ │ │ │ - rsbeq r9, r1, r8, lsr r1 │ │ │ │ + rsbeq r9, r1, ip, ror #3 │ │ │ │ + strheq r9, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r9, r1, ip, ror r2 │ │ │ │ + rsbeq r9, r1, r4, asr #3 │ │ │ │ + rsbeq r9, r1, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424949,15 +424949,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8150fc │ │ │ │ + bl 8151f4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -424983,15 +424983,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425078,15 +425078,15 @@ │ │ │ │ ldr r1, [pc, #740] @ 3f1bec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #732] @ 3f1bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1bc8 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 425740 │ │ │ │ @@ -425148,28 +425148,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1b60 │ │ │ │ mov r0, r6 │ │ │ │ bl 4257ac │ │ │ │ ldr r2, [pc, #432] @ 3f1c04 │ │ │ │ ldr r1, [pc, #432] @ 3f1c08 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #396] @ 3f1bf0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f1bc0 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 425740 │ │ │ │ @@ -425251,29 +425251,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 3f18c0 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbseq r8, r8, r4, ror #30 │ │ │ │ + rsbseq r9, r8, r4, rrx │ │ │ │ @ instruction: 0x008b96b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq sl, [pc], #-28 @ │ │ │ │ - ldrsbeq r3, [pc], #-52 @ │ │ │ │ - rsbseq r8, r8, r0, asr #27 │ │ │ │ - strdeq r7, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r2, r0, r4, lsr #22 │ │ │ │ + ldrsheq sl, [pc], #-44 @ │ │ │ │ + ldrsbeq r3, [pc], #-68 @ │ │ │ │ + rsbseq r8, r8, r0, asr #29 │ │ │ │ + strdeq r7, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r0, r4, lsr #24 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ addeq r9, fp, r0, asr r4 │ │ │ │ - rsbseq r8, r8, ip, lsr #25 │ │ │ │ - subseq r9, pc, ip, asr pc @ │ │ │ │ - subseq r3, pc, r0, lsr r1 @ │ │ │ │ - strheq r7, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r8, r8, ip, lsr #27 │ │ │ │ + subseq sl, pc, ip, asr r0 @ │ │ │ │ + subseq r3, pc, r0, lsr r2 @ │ │ │ │ + strheq r7, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r2, [r0], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 3f1d68 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -425287,23 +425287,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #272] @ 3f1d7c │ │ │ │ ldr r1, [pc, #272] @ 3f1d80 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 3f1d84 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r5, [pc, #252] @ 3f1d88 │ │ │ │ ldr r3, [pc, #252] @ 3f1d8c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425340,43 +425340,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3f1da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f1ca4 │ │ │ │ ldr r0, [pc, #72] @ 3f1da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f1ca4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r0, lsr #21 │ │ │ │ + rsbseq r8, r8, r0, lsr #23 │ │ │ │ addeq r9, fp, r4, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq r9, pc, r8, lsr sp @ │ │ │ │ - subseq r2, pc, r0, lsl pc @ │ │ │ │ - rsbeq r7, r1, r4, asr #5 │ │ │ │ - strheq r2, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r9, pc, r8, lsr lr @ │ │ │ │ + subseq r3, pc, r0, lsl r0 @ │ │ │ │ + rsbeq r7, r1, r4, asr #7 │ │ │ │ + strheq r2, [r0], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0x000023bc │ │ │ │ umulleq r9, fp, r0, r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, fp, r0, ror r1 │ │ │ │ muleq r0, r0, fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r1, r0, asr #19 │ │ │ │ - rsbeq r8, r1, ip, ror #19 │ │ │ │ + rsbeq r8, r1, r0, asr #21 │ │ │ │ + rsbeq r8, r1, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 3f1f8c │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425386,15 +425386,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3792] @ 0xed0 │ │ │ │ ldr r1, [r3, #3796] @ 0xed4 │ │ │ │ cmp lr, #0 │ │ │ │ beq 3f1ea8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -425484,28 +425484,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3f1fa8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ ldr r3, [pc, #64] @ 3f1fac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ b 3f1e4c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3f1744 │ │ │ │ b 3f1e8c │ │ │ │ - rsbseq r8, r8, r4, lsl #18 │ │ │ │ - subseq r2, pc, r0, lsl #27 │ │ │ │ - @ instruction: 0x005f9b9c │ │ │ │ + rsbseq r8, r8, r4, lsl #20 │ │ │ │ + subseq r2, pc, r0, lsl #29 │ │ │ │ + @ instruction: 0x005f9c9c │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbseq r8, r8, r8, ror #14 │ │ │ │ - ldrdeq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, r0, ip, asr #9 │ │ │ │ + rsbseq r8, r8, r8, ror #16 │ │ │ │ + ldrdeq r7, [r1], #-4 @ │ │ │ │ + rsbeq r2, r0, ip, asr #11 │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425535,15 +425535,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 3f20d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4258d8 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 3f208c │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -425568,17 +425568,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 42db68 │ │ │ │ b 3f1ff0 │ │ │ │ - rsbseq r8, r8, r0, lsr #13 │ │ │ │ - rsbeq r6, r1, ip, lsl #30 │ │ │ │ - rsbeq r2, r0, r4, lsl #8 │ │ │ │ + rsbseq r8, r8, r0, lsr #15 │ │ │ │ + rsbeq r7, r1, ip │ │ │ │ + rsbeq r2, r0, r4, lsl #10 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3f2248 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -425587,15 +425587,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3f224c │ │ │ │ ldr r1, [pc, #332] @ 3f2250 │ │ │ │ ldr r3, [pc, #332] @ 3f2254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f1744 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ add ip, ip, #248 @ 0xf8 │ │ │ │ @@ -425641,15 +425641,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 41744c │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d954 │ │ │ │ + b 70da4c │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 253840 │ │ │ │ b 3f218c │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2224 │ │ │ │ @@ -425665,17 +425665,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f21c0 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f21c0 │ │ │ │ b 3f2214 │ │ │ │ - ldrsbeq r8, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r6, r1, r8, lsr lr │ │ │ │ - rsbeq r2, r0, r0, lsr r3 │ │ │ │ + ldrsbeq r8, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r1, r8, lsr pc │ │ │ │ + rsbeq r2, r0, r0, lsr r4 │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3f2518 │ │ │ │ mov lr, r1 │ │ │ │ @@ -425729,15 +425729,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 3f2398 │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bfdbc │ │ │ │ + bl 9bfeb4 │ │ │ │ cmp r4, r0 │ │ │ │ bne 3f23cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3f252c │ │ │ │ ldr r3, [pc, #440] @ 3f251c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425751,15 +425751,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bfd74 │ │ │ │ + bl 9bfe6c │ │ │ │ b 3f234c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -425789,21 +425789,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3f253c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f2324 │ │ │ │ ldr r3, [pc, #208] @ 3f2530 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2324 │ │ │ │ ldr r3, [pc, #192] @ 3f2534 │ │ │ │ @@ -425819,29 +425819,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f2540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f2324 │ │ │ │ ldr r0, [pc, #108] @ 3f2544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f2324 │ │ │ │ ldr r0, [pc, #96] @ 3f2548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f2324 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3f254c │ │ │ │ ldr r1, [pc, #80] @ 3f2550 │ │ │ │ ldr r0, [pc, #80] @ 3f2554 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3f2558 │ │ │ │ @@ -425854,21 +425854,21 @@ │ │ │ │ addeq r8, fp, r4, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x008b8abc │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r1, r8, lsr #6 │ │ │ │ - strheq r8, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r8, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r8, r1, r0, ror #5 │ │ │ │ - rsbseq r8, r8, r4, asr #3 │ │ │ │ - rsbeq r6, r1, r4, lsr sl │ │ │ │ - rsbeq r6, r1, r0, asr #20 │ │ │ │ + rsbeq r8, r1, r8, lsr #8 │ │ │ │ + strheq r8, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r8, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r1, r0, ror #7 │ │ │ │ + rsbseq r8, r8, r4, asr #5 │ │ │ │ + rsbeq r6, r1, r4, lsr fp │ │ │ │ + rsbeq r6, r1, r0, asr #22 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4024] @ 3f352c │ │ │ │ ldr r5, [pc, #4024] @ 3f3530 │ │ │ │ @@ -425890,33 +425890,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3972] @ 3f3544 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #3952] @ 3f3548 │ │ │ │ ldr r1, [pc, #3952] @ 3f354c │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4257ac │ │ │ │ ldr r3, [pc, #3908] @ 3f3550 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [fp, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r6, r7, #4096 @ 0x1000 │ │ │ │ addeq sl, r7, #8192 @ 0x2000 │ │ │ │ beq 3f2670 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -425930,15 +425930,15 @@ │ │ │ │ bl 255af0 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r6, r7, #4096 @ 0x1000 │ │ │ │ add sl, r7, #8192 @ 0x2000 │ │ │ │ str r0, [r6, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ - bl 758914 │ │ │ │ + bl 758a0c │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f27c0 │ │ │ │ ldr r3, [sl, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2694 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ @@ -425986,27 +425986,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3620] @ 3f3564 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #3596] @ 3f3568 │ │ │ │ ldr ip, [pc, #3596] @ 3f356c │ │ │ │ ldr r1, [pc, #3596] @ 3f3570 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3588] @ 3f3574 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ ldr r2, [pc, #3568] @ 3f3578 │ │ │ │ ldr r3, [pc, #3496] @ 3f3534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -426017,15 +426017,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3508] @ 3f357c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ca20 │ │ │ │ + bl 99cb18 │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r6, #2088] @ 0x828 │ │ │ │ b 3f267c │ │ │ │ ldr r1, [pc, #3484] @ 3f3580 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426033,40 +426033,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3472] @ 3f3588 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3468] @ 3f358c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #3448] @ 3f3590 │ │ │ │ ldr ip, [pc, #3448] @ 3f3594 │ │ │ │ ldr r1, [pc, #3448] @ 3f3598 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3440] @ 3f359c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r1, [pc, #3416] @ 3f35a0 │ │ │ │ ldr ip, [pc, #3416] @ 3f35a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3412] @ 3f35a8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3408] @ 3f35ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3404] @ 3f35b0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ mov r1, #1 │ │ │ │ bl 534cf8 │ │ │ │ ldrb r2, [r6, #2108] @ 0x83c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f34cc │ │ │ │ mov r3, #1 │ │ │ │ @@ -426122,15 +426122,15 @@ │ │ │ │ ldr r2, [pc, #3164] @ 3f35b4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 74d8c0 │ │ │ │ + bl 74d9b8 │ │ │ │ ldr r4, [sl, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f3a00 │ │ │ │ add r2, r4, #8192 @ 0x2000 │ │ │ │ add r4, r7, #20480 @ 0x5000 │ │ │ │ ldrb r3, [r4, #3348] @ 0xd14 │ │ │ │ ldrb r1, [r4, #3369] @ 0xd29 │ │ │ │ @@ -426174,29 +426174,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3864 │ │ │ │ mov r0, r7 │ │ │ │ bl 4257ac │ │ │ │ ldr r2, [pc, #2916] @ 3f35c4 │ │ │ │ ldr r1, [pc, #2916] @ 3f35c8 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2912] @ 3f35cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4044 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r7 │ │ │ │ bl 425740 │ │ │ │ @@ -426231,20 +426231,20 @@ │ │ │ │ str r0, [r4, #3072] @ 0xc00 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r6, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3264 @ 0xcc0 │ │ │ │ strh r2, [r3, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ ldr r2, [pc, #2732] @ 3f35d8 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r6, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 2536e4 │ │ │ │ add r3, r7, #9664 @ 0x25c0 │ │ │ │ @@ -426378,15 +426378,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 41ed6c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f388c │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, fp │ │ │ │ bl 42882c │ │ │ │ mov r0, fp │ │ │ │ bl 42abd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -426409,15 +426409,15 @@ │ │ │ │ ldr r1, [pc, #2072] @ 3f35ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2052] @ 3f35f0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r0, r0, #24576 @ 0x6000 │ │ │ │ ldrb r2, [r0, #3837] @ 0xefd │ │ │ │ ldrb r3, [r0, #3836] @ 0xefc │ │ │ │ ldrb r1, [r0, #3869] @ 0xf1d │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #3868] @ 0xf1c │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ @@ -426459,35 +426459,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1872] @ 3f35f4 │ │ │ │ add r9, r7, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 706858 │ │ │ │ + bl 706950 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1844] @ 3f35f8 │ │ │ │ ldr r3, [pc, #1844] @ 3f35fc │ │ │ │ str r8, [sp, #8] │ │ │ │ add r8, r7, #1904 @ 0x770 │ │ │ │ add r8, r8, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d938 │ │ │ │ + bl 70da30 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ bl 41d458 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ @@ -426565,19 +426565,19 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r2, #12 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ bl 41d458 │ │ │ │ ldr r0, [sl, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r5, [fp, #100] @ 0x64 │ │ │ │ bl 25432c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -426590,15 +426590,15 @@ │ │ │ │ ldr r1, [pc, #1384] @ 3f3610 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1296] @ 3f35cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f30e8 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426650,26 +426650,26 @@ │ │ │ │ strb r0, [r4, #3274] @ 0xcca │ │ │ │ lsr r0, r0, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ strb r0, [r4, #3275] @ 0xccb │ │ │ │ add r0, r8, #224 @ 0xe0 │ │ │ │ - bl 98bfd8 │ │ │ │ + bl 98c0d0 │ │ │ │ ldr r2, [pc, #1124] @ 3f361c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r8, #264 @ 0x108 │ │ │ │ - bl 98bfd8 │ │ │ │ + bl 98c0d0 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r8, #204 @ 0xcc │ │ │ │ - bl 98bfd8 │ │ │ │ + bl 98c0d0 │ │ │ │ ldrb r2, [r6, #2212] @ 0x8a4 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r4, #3350] @ 0xd16 │ │ │ │ ldrb r2, [r6, #2213] @ 0x8a5 │ │ │ │ strb r3, [r4, #3365] @ 0xd25 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #3351] @ 0xd17 │ │ │ │ @@ -426762,15 +426762,15 @@ │ │ │ │ strb r3, [r4, #3810] @ 0xee2 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3cf4 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ add r0, r8, #968 @ 0x3c8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - bl 98c05c │ │ │ │ + bl 98c154 │ │ │ │ add r3, r4, #3264 @ 0xcc0 │ │ │ │ mvn r2, #59 @ 0x3b │ │ │ │ strb r2, [r3, #2056] @ 0x808 │ │ │ │ mov r2, #9 │ │ │ │ strb r2, [r3, #2057] @ 0x809 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ @@ -426848,179 +426848,179 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #376] @ 3f3630 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #352] @ 3f3634 │ │ │ │ ldr ip, [pc, #352] @ 3f3638 │ │ │ │ ldr r1, [pc, #352] @ 3f363c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 3f3640 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #320] @ 3f3644 │ │ │ │ ldr ip, [pc, #320] @ 3f3648 │ │ │ │ ldr r1, [pc, #320] @ 3f364c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #312] @ 3f3650 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ addeq r8, fp, r0, lsr #17 │ │ │ │ - rsbseq r8, r8, r8, lsr r1 │ │ │ │ + rsbseq r8, r8, r8, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, r1, r4, lsr #19 │ │ │ │ - @ instruction: 0x00601e98 │ │ │ │ + rsbeq r6, r1, r4, lsr #21 │ │ │ │ + @ instruction: 0x00601f98 │ │ │ │ addeq r8, fp, r8, ror r8 │ │ │ │ strdeq r2, [r0], -lr │ │ │ │ - ldrheq r9, [lr], #-8 │ │ │ │ - rsbeq r1, r3, r4, lsr r3 │ │ │ │ + ldrheq r9, [lr], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r1, r3, r4, lsr r4 │ │ │ │ andeq r2, r0, r1, lsl #6 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - @ instruction: 0x00787f90 │ │ │ │ - rsbeq r8, r1, r0, lsl r2 │ │ │ │ - strdeq r6, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x00788090 │ │ │ │ + rsbeq r8, r1, r0, lsl r3 │ │ │ │ + strdeq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ - rsbseq r7, r8, r4, ror #30 │ │ │ │ - rsbeq r8, r1, r0, ror #1 │ │ │ │ - rsbeq r6, r1, ip, asr #15 │ │ │ │ + rsbseq r8, r8, r4, rrx │ │ │ │ + rsbeq r8, r1, r0, ror #3 │ │ │ │ + rsbeq r6, r1, ip, asr #17 │ │ │ │ andeq r2, r0, r5, rrx │ │ │ │ umulleq r8, fp, r4, r6 │ │ │ │ - rsbeq r8, r1, r4, asr #32 │ │ │ │ - ldrdeq r8, [r1], #-4 @ │ │ │ │ - ldrsbeq r7, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, r1, r8, lsr r7 │ │ │ │ + rsbeq r8, r1, r4, asr #2 │ │ │ │ + ldrdeq r8, [r1], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r7, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, r1, r8, lsr r8 │ │ │ │ andeq r2, r0, r3, ror r0 │ │ │ │ - rsbseq r7, r8, r4, lsr #29 │ │ │ │ - strdeq r8, [r1], #-12 @ │ │ │ │ - rsbeq r6, r1, r0, lsl r7 │ │ │ │ + rsbseq r7, r8, r4, lsr #31 │ │ │ │ + strdeq r8, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r6, r1, r0, lsl r8 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - rsbeq r8, r1, r8, asr #32 │ │ │ │ + rsbeq r8, r1, r8, asr #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r7, r8, ip, ror #28 │ │ │ │ - ldrdeq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r7, r8, ip, ror #30 │ │ │ │ + ldrdeq r6, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ - strdeq r8, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r7, r8, r8, lsr #25 │ │ │ │ - subseq r2, pc, r8, lsr #2 │ │ │ │ - subseq r8, pc, r4, asr pc @ │ │ │ │ - rsbeq r6, r1, r4, lsr #21 │ │ │ │ - rsbeq r1, r0, ip, asr #19 │ │ │ │ + strdeq r8, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r7, r8, r8, lsr #27 │ │ │ │ + subseq r2, pc, r8, lsr #4 │ │ │ │ + subseq r9, pc, r4, asr r0 @ │ │ │ │ + rsbeq r6, r1, r4, lsr #23 │ │ │ │ + rsbeq r1, r0, ip, asr #21 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - ldrsheq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r6, r1, r4, ror #2 │ │ │ │ - rsbeq r1, r0, ip, asr r6 │ │ │ │ + ldrsheq r7, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r1, r4, ror #4 │ │ │ │ + rsbeq r1, r0, ip, asr r7 │ │ │ │ strdeq r2, [r0], -sl │ │ │ │ - rsbeq r7, r1, r0, ror #27 │ │ │ │ + rsbeq r7, r1, r0, ror #29 │ │ │ │ @ instruction: 0x008782b8 │ │ │ │ - rsbeq r1, r0, r8, ror #10 │ │ │ │ + rsbeq r1, r0, r8, ror #12 │ │ │ │ addeq r9, ip, r4, asr r0 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - rsbseq r7, r8, r0, lsr #12 │ │ │ │ - rsbeq r6, r1, ip, asr r4 │ │ │ │ - rsbeq r1, r0, r0, lsl #7 │ │ │ │ - rsbseq r7, r8, r0, asr #11 │ │ │ │ - rsbeq r7, r1, r4, lsl #22 │ │ │ │ - strdeq r7, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, r8, r0, lsr #14 │ │ │ │ + rsbeq r6, r1, ip, asr r5 │ │ │ │ + rsbeq r1, r0, r0, lsl #9 │ │ │ │ + rsbseq r7, r8, r0, asr #13 │ │ │ │ + rsbeq r7, r1, r4, lsl #24 │ │ │ │ + strdeq r7, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbseq r7, r8, r8, lsl r2 │ │ │ │ - rsbeq r7, r1, ip, asr #8 │ │ │ │ - rsbeq r5, r1, r4, lsl #21 │ │ │ │ + rsbseq r7, r8, r8, lsl r3 │ │ │ │ + rsbeq r7, r1, ip, asr #10 │ │ │ │ + rsbeq r5, r1, r4, lsl #23 │ │ │ │ andeq r2, r0, lr, ror r0 │ │ │ │ - rsbseq r7, r8, r8, ror #3 │ │ │ │ - @ instruction: 0x00617498 │ │ │ │ - rsbeq r5, r1, r4, asr sl │ │ │ │ + rsbseq r7, r8, r8, ror #5 │ │ │ │ + @ instruction: 0x00617598 │ │ │ │ + rsbeq r5, r1, r4, asr fp │ │ │ │ muleq r0, r7, r0 │ │ │ │ - ldrheq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r1, r4, ror #9 │ │ │ │ - rsbeq r5, r1, r4, lsr #20 │ │ │ │ + ldrheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, r1, r4, ror #11 │ │ │ │ + rsbeq r5, r1, r4, lsr #22 │ │ │ │ andeq r2, r0, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - rsbeq r0, r0, r4, lsl #21 │ │ │ │ - rsbeq r7, r1, r4, asr r2 │ │ │ │ - rsbeq r7, r1, ip, asr #4 │ │ │ │ - rsbseq r6, r8, r0, lsl #25 │ │ │ │ - rsbeq r5, r1, r0, ror #9 │ │ │ │ + rsbeq r0, r0, r4, lsl #23 │ │ │ │ + rsbeq r7, r1, r4, asr r3 │ │ │ │ + rsbeq r7, r1, ip, asr #6 │ │ │ │ + rsbseq r6, r8, r0, lsl #27 │ │ │ │ + rsbeq r5, r1, r0, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r7, r7, r0, ror #10 │ │ │ │ - rsbeq r7, r1, r8, asr #32 │ │ │ │ - ldrsheq r6, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, r1, ip, lsl #24 │ │ │ │ - rsbeq r5, r1, ip, asr r2 │ │ │ │ + rsbeq r7, r1, r8, asr #2 │ │ │ │ + ldrsheq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r1, ip, lsl #26 │ │ │ │ + rsbeq r5, r1, ip, asr r3 │ │ │ │ andeq r2, r0, r9, ror r0 │ │ │ │ - strheq r6, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x00786994 │ │ │ │ - ldrsheq r7, [pc], #-160 @ │ │ │ │ - rsbeq r5, r1, r0, lsl #4 │ │ │ │ + strheq r7, [r1], #-0 @ │ │ │ │ + @ instruction: 0x00786a94 │ │ │ │ + ldrsheq r7, [pc], #-176 @ │ │ │ │ + rsbeq r5, r1, r0, lsl #6 │ │ │ │ andeq r2, r0, r9, lsl #1 │ │ │ │ umulleq r7, r7, ip, r3 @ │ │ │ │ - rsbeq r0, r0, ip, asr #12 │ │ │ │ - rsbseq r6, r8, r8, ror r8 │ │ │ │ - rsbeq r6, r1, r0, asr #22 │ │ │ │ - rsbeq r5, r1, r4, ror #1 │ │ │ │ + rsbeq r0, r0, ip, asr #14 │ │ │ │ + rsbseq r6, r8, r8, ror r9 │ │ │ │ + rsbeq r6, r1, r0, asr #24 │ │ │ │ + rsbeq r5, r1, r4, ror #3 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r6, r8, r8, lsr #16 │ │ │ │ - strheq r6, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x00615094 │ │ │ │ + rsbseq r6, r8, r8, lsr #18 │ │ │ │ + strheq r6, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00615194 │ │ │ │ strheq r2, [r0], -r2 @ │ │ │ │ - ldrsheq r6, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - strheq r6, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r5, r1, r4, rrx │ │ │ │ + ldrsheq r6, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + strheq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, r1, r4, ror #2 │ │ │ │ strheq r2, [r0], -r7 │ │ │ │ - rsbseq r6, r8, r8, asr #15 │ │ │ │ - rsbeq r6, r1, r8, lsr fp │ │ │ │ - rsbeq r5, r1, r4, lsr r0 │ │ │ │ + rsbseq r6, r8, r8, asr #17 │ │ │ │ + rsbeq r6, r1, r8, lsr ip │ │ │ │ + rsbeq r5, r1, r4, lsr r1 │ │ │ │ andeq r2, r0, sp, lsr #1 │ │ │ │ - @ instruction: 0x00786798 │ │ │ │ - ldrdeq r6, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r5, r1, r4 │ │ │ │ + @ instruction: 0x00786898 │ │ │ │ + ldrdeq r6, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, r1, r4, lsl #2 │ │ │ │ andeq r2, r0, r8, lsr #1 │ │ │ │ - rsbeq r6, r1, r4, ror fp │ │ │ │ - rsbseq r6, r8, r4, ror #14 │ │ │ │ - rsbeq r4, r1, ip, asr #31 │ │ │ │ + rsbeq r6, r1, r4, ror ip │ │ │ │ + rsbseq r6, r8, r4, ror #16 │ │ │ │ + rsbeq r5, r1, ip, asr #1 │ │ │ │ strheq r2, [r0], -sp │ │ │ │ - rsbseq r6, r8, r8, lsr r7 │ │ │ │ - rsbeq r6, r1, ip, lsl #23 │ │ │ │ - rsbeq r4, r1, r4, lsr #31 │ │ │ │ + rsbseq r6, r8, r8, lsr r8 │ │ │ │ + rsbeq r6, r1, ip, lsl #25 │ │ │ │ + rsbeq r5, r1, r4, lsr #1 │ │ │ │ andeq r2, r0, r3, asr #1 │ │ │ │ - rsbseq r6, r8, r8, lsl #14 │ │ │ │ - rsbeq r6, r1, ip, ror #23 │ │ │ │ - rsbeq r4, r1, r4, ror pc │ │ │ │ + rsbseq r6, r8, r8, lsl #16 │ │ │ │ + rsbeq r6, r1, ip, ror #25 │ │ │ │ + rsbeq r5, r1, r4, ror r0 │ │ │ │ andeq r2, r0, pc, asr #1 │ │ │ │ - ldrsbeq r6, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r6, r1, r0, ror fp │ │ │ │ - rsbeq r4, r1, ip, lsr pc │ │ │ │ + ldrsbeq r6, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r6, r1, r0, ror ip │ │ │ │ + rsbeq r5, r1, ip, lsr r0 │ │ │ │ andeq r2, r0, r9, asr #1 │ │ │ │ - rsbeq r6, r1, ip, asr #23 │ │ │ │ - @ instruction: 0x0078669c │ │ │ │ - rsbeq r4, r1, r4, lsl #30 │ │ │ │ + rsbeq r6, r1, ip, asr #25 │ │ │ │ + @ instruction: 0x0078679c │ │ │ │ + rsbeq r5, r1, r4 │ │ │ │ ldrdeq r2, [r0], -pc @ │ │ │ │ - rsbseq r6, r8, ip, ror #12 │ │ │ │ - ldrdeq r4, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, r1, r4, lsl #24 │ │ │ │ + rsbseq r6, r8, ip, ror #14 │ │ │ │ + ldrdeq r4, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r6, r1, r4, lsl #26 │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f404c │ │ │ │ ldr r1, [fp, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -427114,15 +427114,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r5, [sp, #70] @ 0x46 │ │ │ │ bl 25432c │ │ │ │ b 3f2d70 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 99c284 │ │ │ │ + bl 99c37c │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2f68 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [r6, #2110] @ 0x83e │ │ │ │ @@ -427186,36 +427186,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4 │ │ │ │ bl 4250d8 │ │ │ │ b 3f2f68 │ │ │ │ ldr r8, [pc, #-932] @ 3f3664 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 750cfc │ │ │ │ + bl 750df4 │ │ │ │ ldr r1, [pc, #-944] @ 3f3668 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f360 │ │ │ │ + bl 74f458 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 751068 │ │ │ │ + bl 751160 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2780 │ │ │ │ ldr r3, [pc, #-984] @ 3f366c │ │ │ │ ldr r2, [pc, #-984] @ 3f3670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [pc, #-1000] @ 3f3674 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ b 3f29e8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, fp │ │ │ │ bl 42b4f4 │ │ │ │ b 3f2d94 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -427243,15 +427243,15 @@ │ │ │ │ strb r3, [r1, #3870] @ 0xf1e │ │ │ │ ldr r3, [r6, #2128] @ 0x850 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3af8 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #3868] @ 0xf1c │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3869] @ 0xf1d │ │ │ │ b 3f2c10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -427279,15 +427279,15 @@ │ │ │ │ strb r3, [r1, #3838] @ 0xefe │ │ │ │ ldr r3, [r6, #2124] @ 0x84c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3b88 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #3836] @ 0xefc │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3837] @ 0xefd │ │ │ │ b 3f2bf0 │ │ │ │ ldrb r2, [ip, #529] @ 0x211 │ │ │ │ @@ -427334,15 +427334,15 @@ │ │ │ │ ldr r3, [pc, #-1484] @ 3f367c │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r7, #9472 @ 0x2500 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, fp │ │ │ │ bl 41d458 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -427356,53 +427356,53 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3eb778 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #1452] @ 0x5ac │ │ │ │ b 3f2ff0 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 99b9ac │ │ │ │ + bl 99baa4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ b 3f2f5c │ │ │ │ ldr r3, [pc, #-1612] @ 3f3680 │ │ │ │ ldr ip, [pc, #-1612] @ 3f3684 │ │ │ │ ldr r1, [pc, #-1612] @ 3f3688 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1620] @ 3f368c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [r6, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1652] @ 3f3690 │ │ │ │ add r0, r8, #968 @ 0x3c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 2552e0 <__snprintf_chk@plt> │ │ │ │ b 3f3370 │ │ │ │ - bl 75ba94 │ │ │ │ + bl 75bb8c │ │ │ │ ldr r3, [pc, #-1684] @ 3f3694 │ │ │ │ ldr ip, [pc, #-1684] @ 3f3698 │ │ │ │ ldr r1, [pc, #-1684] @ 3f369c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1692] @ 3f36a0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ cmp r2, #0 │ │ │ │ strb lr, [r4, #3800] @ 0xed8 │ │ │ │ strb lr, [r1, #537] @ 0x219 │ │ │ │ bne 3f2c74 │ │ │ │ b 3f3848 │ │ │ │ add r0, r7, #2096 @ 0x830 │ │ │ │ @@ -427441,15 +427441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r7 │ │ │ │ - bl 7068a4 │ │ │ │ + bl 70699c │ │ │ │ mov r3, r5 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d458 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -427464,15 +427464,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1952] @ 3f36b8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -427484,113 +427484,113 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2016] @ 3f36c8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2040] @ 3f36cc │ │ │ │ ldr ip, [pc, #-2040] @ 3f36d0 │ │ │ │ ldr r1, [pc, #-2040] @ 3f36d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2048] @ 3f36d8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2072] @ 3f36dc │ │ │ │ ldr ip, [pc, #-2072] @ 3f36e0 │ │ │ │ ldr r1, [pc, #-2072] @ 3f36e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2080] @ 3f36e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2104] @ 3f36ec │ │ │ │ ldr ip, [pc, #-2104] @ 3f36f0 │ │ │ │ ldr r1, [pc, #-2104] @ 3f36f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2112] @ 3f36f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r1, [pc, #-2136] @ 3f36fc │ │ │ │ ldr r3, [pc, #-2136] @ 3f3700 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2144] @ 3f3704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2148] @ 3f3708 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2168] @ 3f370c │ │ │ │ ldr ip, [pc, #-2168] @ 3f3710 │ │ │ │ ldr r1, [pc, #-2168] @ 3f3714 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2176] @ 3f3718 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2200] @ 3f371c │ │ │ │ ldr ip, [pc, #-2200] @ 3f3720 │ │ │ │ ldr r1, [pc, #-2200] @ 3f3724 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2208] @ 3f3728 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldr r3, [pc, #-2232] @ 3f372c │ │ │ │ ldr ip, [pc, #-2232] @ 3f3730 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2236] @ 3f3734 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2244] @ 3f3738 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-2272] @ 3f373c │ │ │ │ ldr r3, [pc, #-2272] @ 3f3740 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2280] @ 3f3744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2284] @ 3f3748 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bd18 │ │ │ │ + bl 99be10 │ │ │ │ b 3f2780 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2312] @ 3f374c │ │ │ │ ldr r1, [pc, #-2312] @ 3f3750 │ │ │ │ ldr r0, [pc, #-2312] @ 3f3754 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427672,23 +427672,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3f42a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f40fc │ │ │ │ ldr r3, [pc, #208] @ 3f42a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f40cc │ │ │ │ ldr r3, [pc, #176] @ 3f4298 │ │ │ │ @@ -427704,50 +427704,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3f42a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f40cc │ │ │ │ ldr r0, [pc, #92] @ 3f42ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f40cc │ │ │ │ ldr r0, [pc, #76] @ 3f42b0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f40fc │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ umulleq r6, fp, r4, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r4, ror sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r6, fp, r8, lsl sp │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, r0, asr fp │ │ │ │ + rsbeq r6, r1, r0, asr ip │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - @ instruction: 0x00616a90 │ │ │ │ - rsbeq r6, r1, r4, lsr #21 │ │ │ │ - rsbeq r6, r1, r8, ror #21 │ │ │ │ + @ instruction: 0x00616b90 │ │ │ │ + rsbeq r6, r1, r4, lsr #23 │ │ │ │ + rsbeq r6, r1, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3f48f0 │ │ │ │ ldr r1, [pc, #1572] @ 3f48f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -427783,28 +427783,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f445c │ │ │ │ mov r0, r4 │ │ │ │ bl 4257ac │ │ │ │ ldr r2, [pc, #1420] @ 3f490c │ │ │ │ ldr r1, [pc, #1420] @ 3f4910 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 3f4914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f48e8 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 425740 │ │ │ │ @@ -427835,24 +427835,24 @@ │ │ │ │ beq 3f48c8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 3f4924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f44b4 │ │ │ │ ldr r3, [pc, #1220] @ 3f4928 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 3f4678 │ │ │ │ ldr r3, [pc, #1208] @ 3f492c │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -427927,23 +427927,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3f4938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f4880 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f4324 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -427963,22 +427963,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3f4940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4704 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f47e4 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f4324 │ │ │ │ ldr r3, [pc, #684] @ 3f491c │ │ │ │ @@ -427996,56 +427996,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d2fc │ │ │ │ + bl 70d3f4 │ │ │ │ b 3f446c │ │ │ │ ldr r3, [pc, #600] @ 3f491c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f4324 │ │ │ │ ldr r1, [pc, #620] @ 3f4944 │ │ │ │ ldr r0, [pc, #620] @ 3f4948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4324 │ │ │ │ ldr r3, [pc, #540] @ 3f491c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f4324 │ │ │ │ ldr r1, [pc, #568] @ 3f494c │ │ │ │ ldr r0, [pc, #568] @ 3f4950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4324 │ │ │ │ bl 3eca84 │ │ │ │ ldr r1, [pc, #532] @ 3f4954 │ │ │ │ ldr r0, [pc, #532] @ 3f4958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f44b4 │ │ │ │ ldr r2, [pc, #500] @ 3f495c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3f44ac │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -428057,28 +428057,28 @@ │ │ │ │ beq 3f4864 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3f4960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44ac │ │ │ │ ldr r0, [pc, #396] @ 3f4964 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f45c4 │ │ │ │ ldr r3, [pc, #304] @ 3f491c │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 3f4968 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428094,95 +428094,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f496c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46c8 │ │ │ │ ldr r0, [pc, #260] @ 3f4970 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f47ec │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46c8 │ │ │ │ ldr r0, [pc, #216] @ 3f4974 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f488c │ │ │ │ ldr r0, [pc, #196] @ 3f4978 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4704 │ │ │ │ ldr r0, [pc, #172] @ 3f497c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f44b4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ addeq r6, fp, r0, asr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r0, lsr fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r6, r8, r0, lsl #7 │ │ │ │ - subseq r7, pc, r0, lsr r6 @ │ │ │ │ - subseq r0, pc, r4, lsl #16 │ │ │ │ - rsbeq r5, r1, r4, lsl #3 │ │ │ │ - rsbeq r0, r0, ip, lsr #1 │ │ │ │ + rsbseq r6, r8, r0, lsl #9 │ │ │ │ + subseq r7, pc, r0, lsr r7 @ │ │ │ │ + subseq r0, pc, r4, lsl #18 │ │ │ │ + rsbeq r5, r1, r4, lsl #5 │ │ │ │ + rsbeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, ip, lsr #25 │ │ │ │ + rsbeq r6, r1, ip, lsr #27 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbseq r5, r8, pc, ror #28 │ │ │ │ + rsbseq r5, r8, pc, ror #30 │ │ │ │ addeq r6, fp, r8, asr r9 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - rsbeq r6, r1, r0, asr #15 │ │ │ │ + rsbeq r6, r1, r0, asr #17 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - @ instruction: 0x00616894 │ │ │ │ - rsbseq r5, r8, ip, ror #31 │ │ │ │ - rsbeq r6, r1, r4, lsr #15 │ │ │ │ - ldrheq r5, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, r1, r0, ror #16 │ │ │ │ - rsbseq r5, r8, r4, lsl #31 │ │ │ │ - rsbeq r6, r1, r0, asr r9 │ │ │ │ + @ instruction: 0x00616994 │ │ │ │ + rsbseq r6, r8, ip, ror #1 │ │ │ │ + rsbeq r6, r1, r4, lsr #17 │ │ │ │ + ldrheq r6, [r8], #-0 @ │ │ │ │ + rsbeq r6, r1, r0, ror #18 │ │ │ │ + rsbseq r6, r8, r4, lsl #1 │ │ │ │ + rsbeq r6, r1, r0, asr sl │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq r6, r1, r4, lsl r8 │ │ │ │ - ldrdeq r6, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r1, r4, lsl r9 │ │ │ │ + ldrdeq r6, [r1], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x000051b8 │ │ │ │ - rsbeq r6, r1, r8, lsl #11 │ │ │ │ - rsbeq r6, r1, ip, asr #15 │ │ │ │ - @ instruction: 0x0061659c │ │ │ │ - rsbeq r6, r1, r0, lsl #13 │ │ │ │ - rsbeq r6, r1, r4, ror r8 │ │ │ │ + rsbeq r6, r1, r8, lsl #13 │ │ │ │ + rsbeq r6, r1, ip, asr #17 │ │ │ │ + @ instruction: 0x0061669c │ │ │ │ + rsbeq r6, r1, r0, lsl #15 │ │ │ │ + rsbeq r6, r1, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 3f4c6c │ │ │ │ mov r5, r3 │ │ │ │ @@ -428222,15 +428222,15 @@ │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4a90 │ │ │ │ add r3, r0, #12608 @ 0x3140 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 3f4c44 │ │ │ │ ldr r2, [pc, #540] @ 3f4c78 │ │ │ │ ldr r3, [pc, #528] @ 3f4c70 │ │ │ │ @@ -428289,22 +428289,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f4c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4abc │ │ │ │ ldr r3, [pc, #292] @ 3f4c98 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4ad8 │ │ │ │ ldr r3, [pc, #260] @ 3f4c8c │ │ │ │ @@ -428320,44 +428320,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f4c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4ad8 │ │ │ │ ldr r0, [pc, #152] @ 3f4ca0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4abc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 3f4ca4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4ad8 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 3f4ca8 │ │ │ │ ldr r1, [pc, #92] @ 3f4cac │ │ │ │ ldr r0, [pc, #92] @ 3f4cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -428372,22 +428372,22 @@ │ │ │ │ addeq r6, fp, r0, asr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, r0, lsr #12 │ │ │ │ + rsbeq r6, r1, r0, lsr #14 │ │ │ │ muleq r0, r4, lr │ │ │ │ - rsbeq r5, r1, r0, ror sl │ │ │ │ - strheq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00615a90 │ │ │ │ - rsbseq r5, r8, r4, ror sl │ │ │ │ - rsbeq r4, r1, r0, ror #5 │ │ │ │ - rsbeq r6, r1, ip, lsl #11 │ │ │ │ + rsbeq r5, r1, r0, ror fp │ │ │ │ + strheq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00615b90 │ │ │ │ + rsbseq r5, r8, r4, ror fp │ │ │ │ + rsbeq r4, r1, r0, ror #7 │ │ │ │ + rsbeq r6, r1, ip, lsl #13 │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 003f4cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -428400,34 +428400,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldr r7, [pc, #1392] @ 3f5278 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldr r3, [pc, #1368] @ 3f527c │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f5044 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 3f4e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3f4fec │ │ │ │ bls 3f4ff4 │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 3f4d74 │ │ │ │ @@ -428450,18 +428450,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 3f528c │ │ │ │ - bl 99bdbc │ │ │ │ + bl 99beb4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99b940 │ │ │ │ + bl 99ba38 │ │ │ │ ldrb r3, [r8, #409] @ 0x199 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4e40 │ │ │ │ ldr r1, [pc, #1192] @ 3f5290 │ │ │ │ ldr r3, [pc, #1160] @ 3f5274 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -428477,15 +428477,15 @@ │ │ │ │ ldr r3, [r3, #3072] @ 0xc00 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3eac24 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldrb r3, [r8, #409] @ 0x199 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4de0 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -428516,15 +428516,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 3f4fd4 │ │ │ │ add r3, r9, #12608 @ 0x3140 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ ldr r3, [r8, #304] @ 0x130 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3f5248 │ │ │ │ ldr r6, [r8, #268] @ 0x10c │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 3f5248 │ │ │ │ @@ -428550,15 +428550,15 @@ │ │ │ │ ldrh r8, [r8, #250] @ 0xfa │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9d8b70 │ │ │ │ + bl 9d8c68 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -428634,24 +428634,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3f52a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4d30 │ │ │ │ ldr r3, [pc, #464] @ 3f52a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4d98 │ │ │ │ ldr r3, [pc, #432] @ 3f529c │ │ │ │ @@ -428668,34 +428668,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3f52ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4d98 │ │ │ │ ldr r0, [pc, #344] @ 3f52b0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4d30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 3f52b4 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f4d98 │ │ │ │ ldr r1, [pc, #304] @ 3f52b8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f4f80 │ │ │ │ ldr r1, [pc, #256] @ 3f529c │ │ │ │ @@ -428712,35 +428712,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3f52bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f80 │ │ │ │ ldr r0, [pc, #160] @ 3f52c0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f80 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3f52c4 │ │ │ │ @@ -428753,34 +428753,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ addeq r6, fp, r4, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r4, lsl r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, r8, ip, lsl r9 │ │ │ │ - rsbeq r6, r1, r8, asr #9 │ │ │ │ - rsbeq r4, r1, ip, lsl #3 │ │ │ │ + rsbseq r5, r8, ip, lsl sl │ │ │ │ + rsbeq r6, r1, r8, asr #11 │ │ │ │ + rsbeq r4, r1, ip, lsl #5 │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ addeq r6, fp, r4, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, r4, asr #2 │ │ │ │ + rsbeq r6, r1, r4, asr #4 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ - rsbeq r5, r1, ip, asr #23 │ │ │ │ - rsbeq r6, r1, r8, ror #1 │ │ │ │ - ldrdeq r5, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r1, ip, asr #25 │ │ │ │ + rsbeq r6, r1, r8, ror #3 │ │ │ │ + ldrdeq r5, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbeq r6, r1, ip, ror r0 │ │ │ │ - @ instruction: 0x0061609c │ │ │ │ - rsbseq r5, r8, r0, ror r4 │ │ │ │ - ldrdeq r3, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, sp, r0, lsl r1 │ │ │ │ + rsbeq r6, r1, ip, ror r1 │ │ │ │ + @ instruction: 0x0061619c │ │ │ │ + rsbseq r5, r8, r0, ror r5 │ │ │ │ + ldrdeq r3, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, sp, r0, lsl r2 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 3f56c4 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -428791,15 +428791,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 817aa4 │ │ │ │ + bl 817b9c │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -428849,24 +428849,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f55cc │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 3f54cc │ │ │ │ - bl 80c58c │ │ │ │ + bl 80c684 │ │ │ │ ldrb r3, [r9, #253] @ 0xfd │ │ │ │ tst r3, #7 │ │ │ │ bne 3f549c │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 253840 │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 253840 │ │ │ │ mov r0, r5 │ │ │ │ bl 253840 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -428900,15 +428900,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 40cb54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5578 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 3f5410 │ │ │ │ - bl 80c594 │ │ │ │ + bl 80c68c │ │ │ │ ldr r3, [pc, #512] @ 3f56d8 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 253bdc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428933,23 +428933,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f56e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f5410 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -428990,15 +428990,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429006,48 +429006,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3f56f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f53f0 │ │ │ │ ldr r0, [pc, #112] @ 3f56f4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f53f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f56f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f5410 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, ip, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r5, [fp], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008b59bc │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r1, r4, lsr #15 │ │ │ │ + rsbeq r5, r1, r4, lsr #17 │ │ │ │ andeq r3, r0, r4, lsl r6 │ │ │ │ - rsbeq r5, r1, r8, lsl #25 │ │ │ │ - strheq r5, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x00615698 │ │ │ │ + rsbeq r5, r1, r8, lsl #27 │ │ │ │ + strheq r5, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00615798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3f5944 │ │ │ │ ldr r3, [pc, #560] @ 3f5948 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429077,15 +429077,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #224] @ 0xe0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 813a00 │ │ │ │ + bl 813af8 │ │ │ │ ldr r1, [pc, #436] @ 3f5950 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f589c │ │ │ │ cmp r9, #0 │ │ │ │ @@ -429095,31 +429095,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 255d00 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfd04 │ │ │ │ + bl 9bfdfc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3f5954 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8152f8 │ │ │ │ + bl 8153f0 │ │ │ │ ldr r2, [pc, #308] @ 3f5958 │ │ │ │ ldr r3, [pc, #288] @ 3f5948 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429168,44 +429168,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f596c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f57ac │ │ │ │ ldr r0, [pc, #60] @ 3f5970 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f57ac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, r8, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, fp, r4, lsl #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ strdeq r5, [fp], r8 │ │ │ │ @ instruction: 0x008b55b0 │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r1, r0, lsl #21 │ │ │ │ - rsbeq r5, r1, r8, lsr #21 │ │ │ │ + rsbeq r5, r1, r0, lsl #23 │ │ │ │ + rsbeq r5, r1, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -429288,42 +429288,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 3f5be0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -429341,27 +429341,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 25432c │ │ │ │ b 3f5bcc │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 25432c │ │ │ │ mov r0, #0 │ │ │ │ b 3f5b4c │ │ │ │ bl 256614 │ │ │ │ - rsbseq r4, r8, r0, lsl #24 │ │ │ │ - ldrheq r5, [pc], #-224 @ │ │ │ │ - subseq pc, lr, r8, lsl #1 │ │ │ │ + rsbseq r4, r8, r0, lsl #26 │ │ │ │ + ldrheq r5, [pc], #-240 @ │ │ │ │ + subseq pc, lr, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -429531,29 +429531,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 3f6094 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -429563,15 +429563,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ b 3f5c70 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -429633,15 +429633,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 25432c │ │ │ │ b 3f5c78 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 25432c │ │ │ │ @@ -429652,20 +429652,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3f60a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3f60a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 253a98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784a90 │ │ │ │ - subseq r5, pc, r8, lsr sp @ │ │ │ │ - ldrheq lr, [lr], #-204 @ 0xffffff34 │ │ │ │ - rsbseq r4, r8, r0, asr r6 │ │ │ │ - rsbeq r2, r1, r0, asr #29 │ │ │ │ - rsbeq r2, r1, ip, asr #29 │ │ │ │ + @ instruction: 0x00784b90 │ │ │ │ + subseq r5, pc, r8, lsr lr @ │ │ │ │ + ldrheq lr, [lr], #-220 @ 0xffffff24 │ │ │ │ + rsbseq r4, r8, r0, asr r7 │ │ │ │ + rsbeq r2, r1, r0, asr #31 │ │ │ │ + rsbeq r2, r1, ip, asr #31 │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 3f66d4 │ │ │ │ @@ -429818,15 +429818,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63e0 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ b 3f60f4 │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6390 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -429913,21 +429913,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63e0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70cdb0 │ │ │ │ + bl 70cea8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bf62c │ │ │ │ + bl 9bf724 │ │ │ │ b 3f60f4 │ │ │ │ ldr r1, [pc, #556] @ 3f66f4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6150 │ │ │ │ ldr r1, [pc, #528] @ 3f66ec │ │ │ │ @@ -429945,35 +429945,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3f66fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6150 │ │ │ │ mov r3, #0 │ │ │ │ b 3f6228 │ │ │ │ ldr r1, [pc, #416] @ 3f6700 │ │ │ │ ldr r0, [pc, #416] @ 3f6704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6408 │ │ │ │ ldr r2, [pc, #392] @ 3f6708 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f6400 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -429986,29 +429986,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f670c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6400 │ │ │ │ ldr r0, [pc, #288] @ 3f6710 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6150 │ │ │ │ ldr r3, [pc, #264] @ 3f6714 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6258 │ │ │ │ ldr r3, [pc, #204] @ 3f66ec │ │ │ │ @@ -430023,65 +430023,65 @@ │ │ │ │ beq 3f66a8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3f6718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6258 │ │ │ │ ldr r0, [pc, #132] @ 3f671c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6400 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3f6720 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6258 │ │ │ │ bl 256614 │ │ │ │ addeq r4, fp, r0, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, fp, r0, lsr sp │ │ │ │ addeq r4, fp, ip, lsl sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r4, r0, r6 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, asr #29 │ │ │ │ - rsbseq r4, r8, r4, ror #2 │ │ │ │ - strdeq r4, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, r1, r8, asr #31 │ │ │ │ + rsbseq r4, r8, r4, ror #4 │ │ │ │ + strdeq r5, [r1], #-0 @ │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ - strdeq r4, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r1, r4, asr lr │ │ │ │ + strdeq r4, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r1, r4, asr pc │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - rsbeq r4, r1, ip, ror #27 │ │ │ │ - rsbeq r4, r1, r8, lsl #29 │ │ │ │ - strdeq r4, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r1, ip, ror #29 │ │ │ │ + rsbeq r4, r1, r8, lsl #31 │ │ │ │ + strdeq r4, [r1], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -430201,41 +430201,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f6984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f68bc │ │ │ │ ldr r0, [pc, #60] @ 3f6988 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f68bc │ │ │ │ addeq r4, fp, ip, asr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008b46bc │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ addeq r4, fp, r4, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, ip, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, ror #24 │ │ │ │ - @ instruction: 0x00614c98 │ │ │ │ + rsbeq r4, r1, r8, ror #26 │ │ │ │ + @ instruction: 0x00614d98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -430258,15 +430258,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 9da24c │ │ │ │ + bl 9da344 │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 3f729c │ │ │ │ @@ -430311,15 +430311,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6b58 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -430378,24 +430378,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 3f72ac │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #1728] @ 3f72b0 │ │ │ │ ldr r1, [pc, #1728] @ 3f72b4 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 519ec0 │ │ │ │ mov r3, #3 │ │ │ │ @@ -430405,15 +430405,15 @@ │ │ │ │ bl 253840 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 3f6b14 │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 3f6da4 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255370 │ │ │ │ b 3f6b14 │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -430533,15 +430533,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -430550,15 +430550,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3f72c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6a40 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f6fd8 │ │ │ │ ldr r9, [pc, #1044] @ 3f72c8 │ │ │ │ b 3f6c30 │ │ │ │ @@ -430604,40 +430604,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3f72d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 3f72d4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6a40 │ │ │ │ ldr r1, [pc, #748] @ 3f72cc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6eac │ │ │ │ @@ -430657,25 +430657,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3f72d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eac │ │ │ │ ldr r3, [pc, #612] @ 3f72dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6ec4 │ │ │ │ @@ -430692,25 +430692,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3f72e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6ec4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6ec4 │ │ │ │ ldr r1, [pc, #456] @ 3f72dc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -430732,25 +430732,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3f72e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6ec4 │ │ │ │ ldr r3, [pc, #324] @ 3f72e8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6eec │ │ │ │ @@ -430767,81 +430767,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3f72ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eec │ │ │ │ ldr r0, [pc, #192] @ 3f72f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eac │ │ │ │ ldr r0, [pc, #180] @ 3f72f4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6ec4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 3f72f8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eec │ │ │ │ ldr r0, [pc, #136] @ 3f72fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6eac │ │ │ │ ldr r0, [pc, #124] @ 3f7300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f6ec4 │ │ │ │ bl 256614 │ │ │ │ addeq r4, fp, r4, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, fp, ip, asr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, fp, r0, lsl #6 │ │ │ │ - rsbseq r3, r8, r0, lsl #22 │ │ │ │ - ldrheq r4, [pc], #-208 @ │ │ │ │ - subseq sp, lr, r8, lsl #31 │ │ │ │ - subseq r4, lr, r0, lsr #21 │ │ │ │ - rsbeq ip, r2, ip, lsl sp │ │ │ │ + rsbseq r3, r8, r0, lsl #24 │ │ │ │ + ldrheq r4, [pc], #-224 @ │ │ │ │ + subseq lr, lr, r8, lsl #1 │ │ │ │ + subseq r4, lr, r0, lsr #23 │ │ │ │ + rsbeq ip, r2, ip, lsl lr │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, lsl #15 │ │ │ │ + rsbeq r4, r1, r8, lsl #17 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ - rsbeq r4, r1, r8, lsl #15 │ │ │ │ - strheq r4, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r4, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r1, r8, lsl #17 │ │ │ │ + strheq r4, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r4, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, ror r9 │ │ │ │ - ldrdeq r4, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r4, r1, r0, lsr r5 │ │ │ │ + ldrdeq r4, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, r1, r0, lsr r6 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ - rsbeq r4, r1, r8, lsr #11 │ │ │ │ - rsbeq r4, r1, r8, asr #10 │ │ │ │ - strheq r4, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq r4, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, r1, r4, lsl #10 │ │ │ │ - rsbeq r4, r1, r4, ror r4 │ │ │ │ + rsbeq r4, r1, r8, lsr #13 │ │ │ │ + rsbeq r4, r1, r8, asr #12 │ │ │ │ + strheq r4, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq r4, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r1, r4, lsl #12 │ │ │ │ + rsbeq r4, r1, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 3f82e0 │ │ │ │ ldr r1, [pc, #4036] @ 3f82e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -430873,28 +430873,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f75ac │ │ │ │ mov r0, r5 │ │ │ │ bl 4257ac │ │ │ │ ldr r2, [pc, #3900] @ 3f82fc │ │ │ │ ldr r1, [pc, #3900] @ 3f8300 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 3f8304 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fab40 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 425740 │ │ │ │ @@ -430911,15 +430911,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -431003,29 +431003,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 3f7410 │ │ │ │ ldr r3, [pc, #3424] @ 3f8320 │ │ │ │ ldr r2, [pc, #3424] @ 3f8324 │ │ │ │ ldr r1, [pc, #3424] @ 3f8328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 3f870c │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -431055,15 +431055,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 3f8888 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f89bc │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8d5c │ │ │ │ + bl 9d8e54 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 3f877c │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 3f7724 │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -431082,29 +431082,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3f78e8 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 3f8330 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431179,43 +431179,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9db398 │ │ │ │ + bl 9db490 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719020 │ │ │ │ + bl 719118 │ │ │ │ ldr r2, [pc, #2696] @ 3f8338 │ │ │ │ ldr r3, [pc, #2608] @ 3f82e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f90bc │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b00c0 │ │ │ │ + b 9b01b8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f8a50 │ │ │ │ ldr r2, [pc, #2636] @ 3f833c │ │ │ │ ldr r3, [pc, #2544] @ 3f82e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431249,27 +431249,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3f8344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7378 │ │ │ │ ldr r3, [pc, #2440] @ 3f8348 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 3f752c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -431290,15 +431290,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7500 │ │ │ │ ldr r3, [pc, #2712] @ 3f84cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -431309,15 +431309,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 3f8358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f74f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f78e8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -431383,30 +431383,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 3f8364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f78e8 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 25432c │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 3f8ad8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 25432c │ │ │ │ b 3f78e8 │ │ │ │ @@ -431578,25 +431578,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 3f8398 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7dd4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f91b0 │ │ │ │ ldr r3, [pc, #1508] @ 3f84cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -431650,25 +431650,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3f83ac │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f78e8 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 25432c │ │ │ │ @@ -431713,24 +431713,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 3f83b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f78e8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 25432c │ │ │ │ b 3f8058 │ │ │ │ mov r2, #2 │ │ │ │ @@ -431769,23 +431769,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3f83c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f78e8 │ │ │ │ ldr r3, [pc, #500] @ 3f83c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 3f78e8 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -431810,21 +431810,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3f83cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f78e8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 3f78e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 3f83d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -431853,135 +431853,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 3f78e8 │ │ │ │ addeq r3, fp, r0, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, fp, r0, ror #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, r8, r0, asr #6 │ │ │ │ - ldrsheq r4, [pc], #-80 @ │ │ │ │ - subseq sp, lr, r4, asr #15 │ │ │ │ - rsbeq r2, r1, r4, asr #2 │ │ │ │ - subseq sp, pc, ip, rrx │ │ │ │ + rsbseq r3, r8, r0, asr #8 │ │ │ │ + ldrsheq r4, [pc], #-96 @ │ │ │ │ + subseq sp, lr, r4, asr #17 │ │ │ │ + rsbeq r2, r1, r4, asr #4 │ │ │ │ + subseq sp, pc, ip, ror #2 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ - rsbseq r3, r8, r8, lsr #5 │ │ │ │ - subseq r4, pc, ip, asr r5 @ │ │ │ │ - subseq sp, lr, r4, lsr r7 │ │ │ │ + rsbseq r3, r8, r8, lsr #7 │ │ │ │ + subseq r4, pc, ip, asr r6 @ │ │ │ │ + subseq sp, lr, r4, lsr r8 │ │ │ │ addeq r3, fp, r4, asr #17 │ │ │ │ - rsbseq r3, r8, r8, asr #2 │ │ │ │ - rsbeq r6, r1, r0, lsl #6 │ │ │ │ - rsbseq r3, r8, r0, lsl #2 │ │ │ │ - ldrheq r4, [pc], #-48 @ │ │ │ │ - subseq sp, lr, r8, lsl #11 │ │ │ │ + rsbseq r3, r8, r8, asr #4 │ │ │ │ + rsbeq r6, r1, r0, lsl #8 │ │ │ │ + rsbseq r3, r8, r0, lsl #4 │ │ │ │ + ldrheq r4, [pc], #-64 @ │ │ │ │ + subseq sp, lr, r8, lsl #13 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ ldrdeq r3, [fp], ip │ │ │ │ - rsbseq r2, r8, r4, asr #22 │ │ │ │ + rsbseq r2, r8, r4, asr #24 │ │ │ │ addeq r3, fp, ip, ror #10 │ │ │ │ addeq r3, fp, ip, lsr #10 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - rsbeq r3, r1, ip, lsr #29 │ │ │ │ - rsbseq r2, r8, r2, ror #18 │ │ │ │ - rsbseq r2, r8, r0, asr #25 │ │ │ │ - rsbeq r4, r1, ip, ror r0 │ │ │ │ - rsbseq r2, r8, ip, ror #24 │ │ │ │ - rsbeq r3, r1, ip, lsl pc │ │ │ │ + rsbeq r3, r1, ip, lsr #31 │ │ │ │ + rsbseq r2, r8, r2, ror #20 │ │ │ │ + rsbseq r2, r8, r0, asr #27 │ │ │ │ + rsbeq r4, r1, ip, ror r1 │ │ │ │ + rsbseq r2, r8, ip, ror #26 │ │ │ │ + rsbeq r4, r1, ip, lsl r0 │ │ │ │ addeq r3, fp, r0, asr #5 │ │ │ │ - rsbseq r2, r8, r4, asr #22 │ │ │ │ - rsbeq r5, r1, r4, lsl ip │ │ │ │ + rsbseq r2, r8, r4, asr #24 │ │ │ │ + rsbeq r5, r1, r4, lsl sp │ │ │ │ strdeq r3, [fp], ip │ │ │ │ - rsbseq r2, r8, r0, lsl #21 │ │ │ │ - rsbeq r5, r1, r4, asr #20 │ │ │ │ + rsbseq r2, r8, r0, lsl #23 │ │ │ │ + rsbeq r5, r1, r4, asr #22 │ │ │ │ addeq r3, fp, r0, lsr #3 │ │ │ │ - rsbseq r2, r8, r4, lsr #20 │ │ │ │ - rsbeq r5, r1, r0, ror #15 │ │ │ │ + rsbseq r2, r8, r4, lsr #22 │ │ │ │ + rsbeq r5, r1, r0, ror #17 │ │ │ │ addeq r3, fp, r4, asr #2 │ │ │ │ - rsbseq r2, r8, r8, asr #19 │ │ │ │ - rsbeq r5, r1, r8, lsl #17 │ │ │ │ + rsbseq r2, r8, r8, asr #21 │ │ │ │ + rsbeq r5, r1, r8, lsl #19 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ addeq r3, fp, r0, asr #32 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbeq r3, r1, r0, lsl #27 │ │ │ │ + rsbeq r3, r1, r0, lsl #29 │ │ │ │ addeq r2, fp, ip, lsl pc │ │ │ │ - rsbseq r2, r8, r0, lsr #15 │ │ │ │ - rsbeq r5, r1, r8, asr #6 │ │ │ │ + rsbseq r2, r8, r0, lsr #17 │ │ │ │ + rsbeq r5, r1, r8, asr #8 │ │ │ │ @ instruction: 0x00004bb4 │ │ │ │ - strdeq r5, [r1], #-8 @ │ │ │ │ - rsbseq r2, r8, ip, lsl #7 │ │ │ │ + strdeq r5, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, r8, ip, lsl #9 │ │ │ │ andeq r3, r0, ip, asr #22 │ │ │ │ - rsbeq r4, r1, ip, asr #27 │ │ │ │ + rsbeq r4, r1, ip, asr #29 │ │ │ │ andeq r4, r0, r4, asr #23 │ │ │ │ - rsbeq r4, r1, r0, ror #24 │ │ │ │ + rsbeq r4, r1, r0, ror #26 │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ - ldrdeq r4, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r2, r8, ip, lsr r1 │ │ │ │ - @ instruction: 0x00781e9c │ │ │ │ + ldrdeq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r8, ip, lsr r2 │ │ │ │ + @ instruction: 0x00781f9c │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - rsbeq r4, r1, ip, lsl r9 │ │ │ │ + rsbeq r4, r1, ip, lsl sl │ │ │ │ umulleq r2, fp, ip, r7 │ │ │ │ - rsbseq r2, r8, r0, lsr #32 │ │ │ │ - rsbeq r4, r1, r0, lsr r6 │ │ │ │ + rsbseq r2, r8, r0, lsr #2 │ │ │ │ + rsbeq r4, r1, r0, lsr r7 │ │ │ │ addeq r2, fp, r0, asr #14 │ │ │ │ - rsbseq r1, r8, r4, asr #31 │ │ │ │ - rsbeq r4, r1, r0, lsl #25 │ │ │ │ + rsbseq r2, r8, r4, asr #1 │ │ │ │ + rsbeq r4, r1, r0, lsl #27 │ │ │ │ addeq r2, fp, r8, ror #13 │ │ │ │ - rsbseq r1, r8, ip, ror #30 │ │ │ │ - rsbeq r5, r1, r8, asr #4 │ │ │ │ + rsbseq r2, r8, ip, rrx │ │ │ │ + rsbeq r5, r1, r8, asr #6 │ │ │ │ addeq r2, fp, r8, ror r6 │ │ │ │ - @ instruction: 0x00613094 │ │ │ │ + @ instruction: 0x00613194 │ │ │ │ addeq r2, fp, ip, asr #11 │ │ │ │ - rsbseq r1, r8, r4, lsl lr │ │ │ │ - @ instruction: 0x00615394 │ │ │ │ + rsbseq r1, r8, r4, lsl pc │ │ │ │ + @ instruction: 0x00615494 │ │ │ │ addeq r2, fp, r0, lsr #10 │ │ │ │ - rsbseq r1, r8, r4, lsr #27 │ │ │ │ - rsbeq r4, r1, r8, lsl #5 │ │ │ │ + rsbseq r1, r8, r4, lsr #29 │ │ │ │ + rsbeq r4, r1, r8, lsl #7 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ - rsbeq r5, r1, ip, ror #12 │ │ │ │ + rsbeq r5, r1, ip, ror #14 │ │ │ │ andeq r3, r0, r0 │ │ │ │ - @ instruction: 0x0061529c │ │ │ │ + @ instruction: 0x0061539c │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - rsbeq r2, r1, r0, lsr r6 │ │ │ │ + rsbeq r2, r1, r0, lsr r7 │ │ │ │ andeq r2, r0, r0, ror #11 │ │ │ │ - rsbeq r2, r1, r4, ror lr │ │ │ │ + rsbeq r2, r1, r4, ror pc │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ - strdeq r2, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - ldrheq r1, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r0, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - subseq fp, pc, r4, lsl r7 @ │ │ │ │ + strdeq r2, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r0, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + subseq fp, pc, r4, lsl r8 @ │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ - rsbseq r1, r8, ip, ror #18 │ │ │ │ - subseq r2, pc, ip, lsl ip @ │ │ │ │ - ldrsheq fp, [lr], #-208 @ 0xffffff30 │ │ │ │ + rsbseq r1, r8, ip, ror #20 │ │ │ │ + subseq r2, pc, ip, lsl sp @ │ │ │ │ + ldrsheq fp, [lr], #-224 @ 0xffffff20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r1, fp, r4, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r1, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r4, r1, r4, lsr sp │ │ │ │ + ldrsbeq r1, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r1, r4, lsr lr │ │ │ │ muleq r0, r0, sl │ │ │ │ - @ instruction: 0x00612c94 │ │ │ │ + @ instruction: 0x00612d94 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ - rsbeq r2, r1, r8, lsl fp │ │ │ │ - rsbseq r1, r8, r0, asr r4 │ │ │ │ - rsbeq r2, r1, r4, asr #18 │ │ │ │ + rsbeq r2, r1, r8, lsl ip │ │ │ │ + rsbseq r1, r8, r0, asr r5 │ │ │ │ + rsbeq r2, r1, r4, asr #20 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ andeq r3, r0, r0, lsr lr │ │ │ │ @ instruction: 0x00003cb0 │ │ │ │ - ldrdeq r3, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r3, [r1], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, r8, lsr #14 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ - ldrsheq r1, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r2, r1, r0, lsl r9 │ │ │ │ + ldrsheq r1, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, r1, r0, lsl sl │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r4, r1, ip, ror r3 │ │ │ │ + rsbeq r4, r1, ip, ror r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 25432c │ │ │ │ b 3f82b8 │ │ │ │ @@ -432059,15 +432059,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 3f83dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7fd4 │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 3f88d0 │ │ │ │ @@ -432143,17 +432143,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 9b00c0 │ │ │ │ + bl 9b01b8 │ │ │ │ b 3f7688 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d7c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9b80 │ │ │ │ ldr r2, [pc, #-928] @ 3f8404 │ │ │ │ @@ -432182,15 +432182,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 3f8408 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7378 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f9874 │ │ │ │ ldr r3, [pc, #-864] @ 3f84cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -432227,15 +432227,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 3f8414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f883c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9908 │ │ │ │ ldr r3, [pc, #-1048] @ 3f84cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -432277,24 +432277,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 3f8428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7810 │ │ │ │ ldr r3, [pc, #-1432] @ 3f842c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7670 │ │ │ │ @@ -432313,24 +432313,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 3f8430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7670 │ │ │ │ ldr r3, [pc, #-1572] @ 3f8434 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432347,29 +432347,29 @@ │ │ │ │ beq 3f9770 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 3f8438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f78e8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70dbb4 │ │ │ │ + bl 70dcac │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 3f7bdc │ │ │ │ ldr r2, [pc, #-1728] @ 3f843c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -432386,24 +432386,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 3f8440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f79f4 │ │ │ │ ldr r2, [pc, #-1848] @ 3f8444 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -432419,37 +432419,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 3f8448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a48 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f9bfc │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8c24 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d2fc │ │ │ │ + bl 70d3f4 │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ add r7, r7, #248 @ 0xf8 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f8c44 │ │ │ │ @@ -432507,15 +432507,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 3f8454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 3f8458 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f8d4c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 425740 │ │ │ │ @@ -432526,15 +432526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8d90 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fa8b8 │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -432614,18 +432614,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa6e8 │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5a94 │ │ │ │ + bl 9b5b8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2676] @ 3f8470 │ │ │ │ - bl 9da178 │ │ │ │ + bl 9da270 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2688] @ 3f8474 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3f8f18 │ │ │ │ @@ -432752,15 +432752,15 @@ │ │ │ │ ldr r1, [pc, #-3176] @ 3f8480 │ │ │ │ ldr r0, [pc, #-3176] @ 3f8484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9084 │ │ │ │ ldr r3, [pc, #-3204] @ 3f8488 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d4c │ │ │ │ @@ -432778,23 +432778,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3320] @ 3f848c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7d4c │ │ │ │ ldr r3, [pc, #-3332] @ 3f8490 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3292] @ 3f84cc │ │ │ │ @@ -432830,15 +432830,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3496] @ 3f849c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7eb4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa068 │ │ │ │ @@ -432850,15 +432850,15 @@ │ │ │ │ beq 3f7e18 │ │ │ │ ldr r1, [pc, #-3540] @ 3f84a0 │ │ │ │ ldr r0, [pc, #-3540] @ 3f84a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7e18 │ │ │ │ ldr r3, [pc, #-3564] @ 3f84a8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3548] @ 3f84cc │ │ │ │ @@ -432893,24 +432893,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3744] @ 3f84b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f851c │ │ │ │ ldr r3, [pc, #-3756] @ 3f84b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3756] @ 3f84cc │ │ │ │ @@ -432937,15 +432937,15 @@ │ │ │ │ beq 3f7da8 │ │ │ │ ldr r1, [pc, #-3856] @ 3f84c0 │ │ │ │ ldr r0, [pc, #-3856] @ 3f84c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7da8 │ │ │ │ ldr r3, [pc, #-3880] @ 3f84c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3896] @ 3f84cc │ │ │ │ @@ -432965,25 +432965,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4008] @ 3f84d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7544 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b48 │ │ │ │ ldr r3, [pc, #-4040] @ 3f84d4 │ │ │ │ @@ -432994,21 +432994,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3fa490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7b48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7cc4 │ │ │ │ ldr r3, [pc, #3988] @ 3fa494 │ │ │ │ @@ -433019,21 +433019,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3fa498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7cc4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7eec │ │ │ │ ldr r3, [pc, #3888] @ 3fa494 │ │ │ │ @@ -433044,21 +433044,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3fa49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7eec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c0c │ │ │ │ ldr r3, [pc, #3788] @ 3fa494 │ │ │ │ @@ -433069,21 +433069,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3fa4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7c0c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f86c8 │ │ │ │ ldr r3, [pc, #3688] @ 3fa494 │ │ │ │ @@ -433094,21 +433094,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3fa4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f86c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c68 │ │ │ │ ldr r3, [pc, #3588] @ 3fa494 │ │ │ │ @@ -433119,21 +433119,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3fa4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7c68 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8720 │ │ │ │ ldr r3, [pc, #3488] @ 3fa494 │ │ │ │ @@ -433145,32 +433145,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3fa4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8720 │ │ │ │ ldr r0, [pc, #3428] @ 3fa4b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7810 │ │ │ │ ldr r0, [pc, #3412] @ 3fa4b4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7670 │ │ │ │ ldr r2, [pc, #3392] @ 3fa4b8 │ │ │ │ ldr r3, [pc, #3704] @ 3fa5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -433182,15 +433182,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3fa4c0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 3fa61c │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -433209,34 +433209,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3fa4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f889c │ │ │ │ ldr r1, [pc, #3188] @ 3fa4c8 │ │ │ │ ldr r0, [pc, #3188] @ 3fa4cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f883c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3fa4d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 3fa61c │ │ │ │ @@ -433256,24 +433256,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 3fa4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8830 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 3fa4d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 3fa61c │ │ │ │ @@ -433292,39 +433292,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 3fa4dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f88e8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 3f7bdc │ │ │ │ ldr r0, [pc, #2880] @ 3fa4e0 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a48 │ │ │ │ ldr r0, [pc, #2856] @ 3fa4e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f79f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 3fa4e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433343,21 +433343,21 @@ │ │ │ │ beq 3fa84c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 3fa4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f866c │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3fa9b4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3f7d7c │ │ │ │ @@ -433383,21 +433383,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 3fa4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #2544] @ 3fa4f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -433417,21 +433417,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3fa4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9a64 │ │ │ │ ldr r3, [pc, #2424] @ 3fa500 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f879c │ │ │ │ @@ -433448,21 +433448,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3fa504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f879c │ │ │ │ ldr r2, [pc, #2308] @ 3fa508 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f8bfc │ │ │ │ @@ -433479,21 +433479,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3fa50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8bfc │ │ │ │ ldr r3, [pc, #2192] @ 3fa510 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9058 │ │ │ │ @@ -433511,21 +433511,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3fa514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9058 │ │ │ │ ldr r3, [pc, #2072] @ 3fa518 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f87e8 │ │ │ │ @@ -433541,30 +433541,30 @@ │ │ │ │ beq 3fa8a8 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3fa51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f87e8 │ │ │ │ ldr r0, [pc, #1960] @ 3fa520 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7d4c │ │ │ │ ldr r0, [pc, #1944] @ 3fa524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7c68 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #1920] @ 3fa528 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433583,25 +433583,25 @@ │ │ │ │ beq 3faa50 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3fa52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #1780] @ 3fa530 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -433621,24 +433621,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3fa534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r1, [pc, #1652] @ 3fa538 │ │ │ │ ldr r2, [pc, #1836] @ 3fa5f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -433646,27 +433646,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3f90bc │ │ │ │ ldr r0, [pc, #1620] @ 3fa53c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #1600] @ 3fa540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7c0c │ │ │ │ ldr r0, [pc, #1588] @ 3fa544 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7544 │ │ │ │ ldr r2, [pc, #1556] @ 3fa548 │ │ │ │ ldr r3, [pc, #1724] @ 3fa5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433676,46 +433676,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3fa54c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #1496] @ 3fa550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7cc4 │ │ │ │ ldr r0, [pc, #1484] @ 3fa554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f86c8 │ │ │ │ ldr r0, [pc, #1472] @ 3fa558 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f851c │ │ │ │ ldr r0, [pc, #1452] @ 3fa55c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7dd4 │ │ │ │ ldr r0, [pc, #1428] @ 3fa560 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7dd4 │ │ │ │ ldr r0, [pc, #1404] @ 3fa564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7eec │ │ │ │ ldr r2, [pc, #1392] @ 3fa568 │ │ │ │ ldr r3, [pc, #1528] @ 3fa5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433725,15 +433725,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3fa56c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f9eec │ │ │ │ ldr r0, [pc, #1344] @ 3fa570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f7b48 │ │ │ │ ldr r2, [pc, #1332] @ 3fa574 │ │ │ │ ldr r3, [pc, #1456] @ 3fa5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433764,30 +433764,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3fa580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9260 │ │ │ │ ldr r1, [pc, #1168] @ 3fa584 │ │ │ │ ldr r0, [pc, #1168] @ 3fa588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9084 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3fa58c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 3fa61c │ │ │ │ @@ -433806,22 +433806,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3fa590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f90d4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3fa57c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 3fa61c │ │ │ │ @@ -433840,27 +433840,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3fa594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f93bc │ │ │ │ ldr r0, [pc, #884] @ 3fa598 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8720 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3fa59c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 3fa61c │ │ │ │ @@ -433879,22 +433879,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3fa5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9078 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #724] @ 3fa5a4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433913,22 +433913,22 @@ │ │ │ │ beq 3faa2c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3fa5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 25432c │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -433961,22 +433961,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3fa5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #412] @ 3fa5b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433996,140 +433996,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3fa5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ - rsbeq r4, r1, ip, lsl #4 │ │ │ │ + rsbeq r4, r1, ip, lsl #6 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r1, r0, lsr #31 │ │ │ │ - strdeq r3, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r3, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r3, r1, r0, ror ip │ │ │ │ - rsbeq r3, r1, ip, lsl #26 │ │ │ │ - rsbeq r4, r1, ip, lsr #3 │ │ │ │ - rsbeq r4, r1, ip, lsl #18 │ │ │ │ - strheq r4, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r4, r1, r0, lsr #1 │ │ │ │ + strdeq r3, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r4, [r1], #-12 @ │ │ │ │ + rsbeq r3, r1, r0, ror sp │ │ │ │ + rsbeq r3, r1, ip, lsl #28 │ │ │ │ + rsbeq r4, r1, ip, lsr #5 │ │ │ │ + rsbeq r4, r1, ip, lsl #20 │ │ │ │ + strheq r4, [r1], #-104 @ 0xffffff98 @ │ │ │ │ addeq r1, fp, r4, lsr #13 │ │ │ │ - rsbeq r1, r1, r8, lsr #19 │ │ │ │ + rsbeq r1, r1, r8, lsr #21 │ │ │ │ @ instruction: 0x000036bc │ │ │ │ - rsbeq r4, r1, r4, lsl r3 │ │ │ │ - rsbseq r0, r8, r0, ror lr │ │ │ │ - rsbeq r4, r1, r0, lsr r7 │ │ │ │ + rsbeq r4, r1, r4, lsl r4 │ │ │ │ + rsbseq r0, r8, r0, ror pc │ │ │ │ + rsbeq r4, r1, r0, lsr r8 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - @ instruction: 0x00614598 │ │ │ │ + @ instruction: 0x00614698 │ │ │ │ andeq r4, r0, r8, ror r1 │ │ │ │ - rsbeq r3, r1, r0, asr #2 │ │ │ │ - @ instruction: 0x00611f90 │ │ │ │ - rsbeq r2, r1, ip, ror r0 │ │ │ │ + rsbeq r3, r1, r0, asr #4 │ │ │ │ + @ instruction: 0x00612090 │ │ │ │ + rsbeq r2, r1, ip, ror r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r3, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r3, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - rsbeq r2, r1, r0, ror #10 │ │ │ │ + rsbeq r2, r1, r0, ror #12 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - rsbeq r2, r1, r8, lsr #27 │ │ │ │ + rsbeq r2, r1, r8, lsr #29 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq r2, r1, r4, asr lr │ │ │ │ + rsbeq r2, r1, r4, asr pc │ │ │ │ muleq r0, ip, pc @ │ │ │ │ - rsbeq r2, r1, r4, lsr r2 │ │ │ │ + rsbeq r2, r1, r4, lsr r3 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - strheq r2, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r2, [r1], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ - rsbeq r2, r1, r8, lsr #3 │ │ │ │ - rsbeq r2, r1, r8, ror #1 │ │ │ │ - rsbeq r3, r1, ip, lsr #13 │ │ │ │ + rsbeq r2, r1, r8, lsr #5 │ │ │ │ + rsbeq r2, r1, r8, ror #3 │ │ │ │ + rsbeq r3, r1, ip, lsr #15 │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ - ldrdeq r2, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r2, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ - rsbeq r2, r1, ip, lsr r3 │ │ │ │ + rsbeq r2, r1, ip, lsr r4 │ │ │ │ addeq r0, fp, r8, asr pc │ │ │ │ - rsbeq r2, r1, r4, lsl #31 │ │ │ │ - rsbeq r3, r1, r0, asr #14 │ │ │ │ - rsbeq r3, r1, r4, lsr r9 │ │ │ │ + rsbeq r3, r1, r4, lsl #1 │ │ │ │ + rsbeq r3, r1, r0, asr #16 │ │ │ │ + rsbeq r3, r1, r4, lsr sl │ │ │ │ addeq r0, fp, r8, ror #29 │ │ │ │ + rsbeq r3, r1, r4, ror #5 │ │ │ │ + rsbeq r3, r1, r4, asr #13 │ │ │ │ + strheq r3, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq r3, r1, r4, ror #3 │ │ │ │ - rsbeq r3, r1, r4, asr #11 │ │ │ │ - strheq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, r1, r4, ror #1 │ │ │ │ - rsbeq r1, r1, r4, ror #25 │ │ │ │ - strdeq r1, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #4 │ │ │ │ + rsbeq r1, r1, r4, ror #27 │ │ │ │ + strdeq r1, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, r1, r8, lsr #6 │ │ │ │ addeq r0, fp, r4, lsr #28 │ │ │ │ - rsbeq r2, r1, r8, ror #29 │ │ │ │ - rsbeq r3, r1, r8, lsl r7 │ │ │ │ + rsbeq r2, r1, r8, ror #31 │ │ │ │ + rsbeq r3, r1, r8, lsl r8 │ │ │ │ ldrdeq r0, [fp], ip │ │ │ │ - rsbeq r2, r1, r0, ror #30 │ │ │ │ + rsbeq r3, r1, r0, rrx │ │ │ │ andeq r4, r0, ip, lsl #23 │ │ │ │ - rsbeq r1, r1, r0, lsl sl │ │ │ │ - ldrsbeq r0, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r3, r1, r8, ror #19 │ │ │ │ + rsbeq r1, r1, r0, lsl fp │ │ │ │ + ldrsbeq r0, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r1, r8, ror #21 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strheq r3, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, r1, r0, ror #17 │ │ │ │ - rsbeq r3, r1, r4, lsr #14 │ │ │ │ + strheq r3, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r1, r0, ror #19 │ │ │ │ + rsbeq r3, r1, r4, lsr #16 │ │ │ │ andeq r2, r0, r4, lsr #9 │ │ │ │ - rsbeq r3, r1, r8, asr r7 │ │ │ │ + rsbeq r3, r1, r8, asr r8 │ │ │ │ andeq r1, r0, r8, lsr #8 │ │ │ │ - rsbeq r2, r1, ip, asr #1 │ │ │ │ - andeq r1, r0, r4, lsr #32 │ │ │ │ rsbeq r2, r1, ip, asr #3 │ │ │ │ + andeq r1, r0, r4, lsr #32 │ │ │ │ + rsbeq r2, r1, ip, asr #5 │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ - rsbeq r2, r1, r4, asr #32 │ │ │ │ + rsbeq r2, r1, r4, asr #2 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrdeq r2, [r1], #-0 @ │ │ │ │ + ldrdeq r2, [r1], #-16 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r1, r4, lsr r1 │ │ │ │ + rsbeq r2, r1, r4, lsr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq r1, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r2, r1, ip, lsl #5 │ │ │ │ - strdeq r2, [r1], #-16 @ │ │ │ │ - rsbeq r2, r1, r0, lsr #6 │ │ │ │ - rsbeq r3, r1, ip, ror #13 │ │ │ │ - @ instruction: 0x0061169c │ │ │ │ - rsbeq r2, r1, r4, lsr r4 │ │ │ │ - rsbeq r3, r1, r8, ror r3 │ │ │ │ + ldrdeq r1, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, r1, ip, lsl #7 │ │ │ │ + strdeq r2, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r1, r0, lsr #8 │ │ │ │ + rsbeq r3, r1, ip, ror #15 │ │ │ │ + @ instruction: 0x0061179c │ │ │ │ + rsbeq r2, r1, r4, lsr r5 │ │ │ │ + rsbeq r3, r1, r8, ror r4 │ │ │ │ addeq r0, fp, r4, lsr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, r1, r8, lsl r5 │ │ │ │ - rsbeq r1, r1, r4, lsr #13 │ │ │ │ + rsbeq r2, r1, r8, lsl r6 │ │ │ │ + rsbeq r1, r1, r4, lsr #15 │ │ │ │ @ instruction: 0x000034b0 │ │ │ │ - rsbeq r1, r1, r4, lsr r6 │ │ │ │ - rsbeq r3, r1, r4, lsl r1 │ │ │ │ - rsbeq r1, r1, r0, ror r6 │ │ │ │ - ldrdeq r1, [r1], #-16 @ │ │ │ │ - rsbeq r1, r1, r0, lsr #25 │ │ │ │ + rsbeq r1, r1, r4, lsr r7 │ │ │ │ + rsbeq r3, r1, r4, lsl r2 │ │ │ │ + rsbeq r1, r1, r0, ror r7 │ │ │ │ + ldrdeq r1, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r1, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, r1, r8, lsr sl │ │ │ │ - rsbeq r1, r1, r8, asr #14 │ │ │ │ - rsbeq r1, r1, r8, lsr #18 │ │ │ │ - rsbeq r1, r1, r0, asr r6 │ │ │ │ - rsbseq pc, r7, r4, asr #24 │ │ │ │ - rsbeq lr, r0, ip, lsr #9 │ │ │ │ + strdeq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r1, r8, lsr fp │ │ │ │ + rsbeq r1, r1, r8, asr #16 │ │ │ │ + rsbeq r1, r1, r8, lsr #20 │ │ │ │ + rsbeq r1, r1, r0, asr r7 │ │ │ │ + rsbseq pc, r7, r4, asr #26 │ │ │ │ + rsbeq lr, r0, ip, lsr #11 │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r1, r1, r4, lsl #27 │ │ │ │ - @ instruction: 0x00611a90 │ │ │ │ - rsbeq r1, r1, r0, lsl lr │ │ │ │ - rsbeq r1, r1, ip, ror r0 │ │ │ │ - rsbeq r3, r1, r4, asr #5 │ │ │ │ - rsbeq r1, r1, r0, ror #28 │ │ │ │ - rsbeq r1, r1, r8, asr r7 │ │ │ │ - rsbeq r1, r1, ip, lsl #24 │ │ │ │ + rsbeq r1, r1, r4, lsl #29 │ │ │ │ + @ instruction: 0x00611b90 │ │ │ │ + rsbeq r1, r1, r0, lsl pc │ │ │ │ + rsbeq r1, r1, ip, ror r1 │ │ │ │ + rsbeq r3, r1, r4, asr #7 │ │ │ │ + rsbeq r1, r1, r0, ror #30 │ │ │ │ + rsbeq r1, r1, r8, asr r8 │ │ │ │ + rsbeq r1, r1, ip, lsl #26 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #-188] @ 3fa5bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -434147,21 +434147,21 @@ │ │ │ │ beq 3faaa0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 3fa5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r3, [pc, #-300] @ 3fa5c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8ec0 │ │ │ │ @@ -434178,24 +434178,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 3fa5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8ec0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #-440] @ 3fa5cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434215,69 +434215,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 3fa5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-556] @ 3fa5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f879c │ │ │ │ ldr r0, [pc, #-568] @ 3fa5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9058 │ │ │ │ ldr r0, [pc, #-580] @ 3fa5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f88e8 │ │ │ │ ldr r0, [pc, #-592] @ 3fa5e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8830 │ │ │ │ ldr r0, [pc, #-608] @ 3fa5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8bfc │ │ │ │ ldr r0, [pc, #-620] @ 3fa5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f866c │ │ │ │ ldr r0, [pc, #-632] @ 3fa5ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f889c │ │ │ │ ldr r2, [pc, #-648] @ 3fa5f0 │ │ │ │ ldr r3, [pc, #-648] @ 3fa5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f90bc │ │ │ │ ldr r0, [pc, #-676] @ 3fa5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4594 │ │ │ │ + b 9a468c │ │ │ │ ldr r0, [pc, #-692] @ 3fa5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f87e8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a64 │ │ │ │ ldr r3, [pc, #-716] @ 3fa600 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434303,44 +434303,44 @@ │ │ │ │ beq 3fa974 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-852] @ 3fa604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-864] @ 3fa608 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9078 │ │ │ │ ldr r0, [pc, #-880] @ 3fa60c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-900] @ 3fa610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9260 │ │ │ │ ldr r0, [pc, #-912] @ 3fa614 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r2, [pc, #-932] @ 3fa618 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f9b00 │ │ │ │ @@ -434356,89 +434356,89 @@ │ │ │ │ beq 3faa40 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1024] @ 3fa624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1036] @ 3fa628 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1052] @ 3fa62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1064] @ 3fa630 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1084] @ 3fa634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r3, [pc, #-1096] @ 3fa638 │ │ │ │ ldr r1, [pc, #-1096] @ 3fa63c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #3952 @ 0xf70 │ │ │ │ ldr r2, [pc, #-1108] @ 3fa640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25354c │ │ │ │ ldr r0, [pc, #-1124] @ 3fa644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1136] @ 3fa648 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1156] @ 3fa64c │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f8ec0 │ │ │ │ ldr r0, [pc, #-1176] @ 3fa650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f93bc │ │ │ │ ldr r0, [pc, #-1188] @ 3fa654 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f90d4 │ │ │ │ ldr r0, [pc, #-1204] @ 3fa658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9a64 │ │ │ │ ldr r0, [pc, #-1216] @ 3fa65c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ ldr r0, [pc, #-1236] @ 3fa660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3f9af4 │ │ │ │ bl 256614 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ bl 2567a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -434522,15 +434522,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fae40 │ │ │ │ add sl, r9, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ ldr r3, [r9] │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ strne r6, [sp, #20] │ │ │ │ strne r9, [sp, #16] │ │ │ │ @@ -434660,25 +434660,25 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3fb2ac │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #984] @ 3fb2b0 │ │ │ │ ldr r1, [pc, #984] @ 3fb2b4 │ │ │ │ add sl, sl, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add sl, r9, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 519ec0 │ │ │ │ mov r3, #3 │ │ │ │ @@ -434741,15 +434741,15 @@ │ │ │ │ streq sl, [sp, #20] │ │ │ │ lsreq fp, fp, #4 │ │ │ │ beq 3faccc │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ b 3fadb0 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b 3fadd4 │ │ │ │ ldr r3, [pc, #664] @ 3fb2bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -434773,27 +434773,27 @@ │ │ │ │ str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ str sl, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #528] @ 3fb2c8 │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fac0c │ │ │ │ ldr r3, [pc, #508] @ 3fb2cc │ │ │ │ b 3fadec │ │ │ │ ldr r3, [pc, #504] @ 3fb2d0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -434813,29 +434813,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 3fb2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fadac │ │ │ │ ldr r3, [pc, #348] @ 3fb2b8 │ │ │ │ b 3fadec │ │ │ │ ldr r0, [pc, #372] @ 3fb2d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fac0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fadac │ │ │ │ @@ -434859,22 +434859,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3fb2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fadac │ │ │ │ mov fp, r9 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ @@ -434891,46 +434891,46 @@ │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r3, [pc, #116] @ 3fb2cc │ │ │ │ b 3fadb0 │ │ │ │ ldr r0, [pc, #128] @ 3fb2e0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fadac │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 3fb2e4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fadac │ │ │ │ bl 256614 │ │ │ │ umulleq r0, fp, r4, r2 │ │ │ │ addeq r0, fp, r4, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, fp, r8, lsr #32 │ │ │ │ - rsbseq pc, r7, r8, lsl r8 @ │ │ │ │ - subseq r0, pc, r8, asr #21 │ │ │ │ - subseq r9, lr, r0, lsr #25 │ │ │ │ - ldrheq r0, [lr], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r8, r2, r4, lsr sl │ │ │ │ + rsbseq pc, r7, r8, lsl r9 @ │ │ │ │ + subseq r0, pc, r8, asr #23 │ │ │ │ + subseq r9, lr, r0, lsr #27 │ │ │ │ + ldrheq r0, [lr], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r8, r2, r4, lsr fp │ │ │ │ andeq r4, r0, pc │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r3, [r1], #-0 @ │ │ │ │ andeq r4, r0, sp │ │ │ │ andeq r3, r0, r8, ror r9 │ │ │ │ + rsbeq r0, r1, r8, ror r6 │ │ │ │ + rsbeq r3, r1, r8, asr r0 │ │ │ │ + rsbeq r0, r1, r0, asr #11 │ │ │ │ + @ instruction: 0x00610594 │ │ │ │ rsbeq r0, r1, r8, ror r5 │ │ │ │ - rsbeq r2, r1, r8, asr pc │ │ │ │ - rsbeq r0, r1, r0, asr #9 │ │ │ │ - @ instruction: 0x00610494 │ │ │ │ - rsbeq r0, r1, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #772] @ 3fb608 │ │ │ │ mov r7, r2 │ │ │ │ @@ -434994,15 +434994,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb478 │ │ │ │ add r9, r6, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bf594 │ │ │ │ + bl 9bf68c │ │ │ │ ldr r3, [r6] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -435058,25 +435058,25 @@ │ │ │ │ ldr r1, [pc, #300] @ 3fb61c │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ ldr r2, [pc, #272] @ 3fb620 │ │ │ │ ldr r1, [pc, #272] @ 3fb624 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ add r9, r6, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757ddc │ │ │ │ + bl 757ed4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 519ec0 │ │ │ │ mov r3, #3 │ │ │ │ b 3fb410 │ │ │ │ @@ -435119,26 +435119,26 @@ │ │ │ │ beq 3fb5f8 │ │ │ │ bl 519fd0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 255370 │ │ │ │ b 3fb434 │ │ │ │ - bl 9bfcc8 │ │ │ │ + bl 9bfdc0 │ │ │ │ b 3fb5e4 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ bl 256614 │ │ │ │ addeq pc, sl, r4, lsl fp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, sl, r0, ror #19 │ │ │ │ - rsbseq pc, r7, r0, ror #3 │ │ │ │ - @ instruction: 0x005f0490 │ │ │ │ - subseq r9, lr, r8, ror #12 │ │ │ │ - subseq r0, lr, r0, lsl #3 │ │ │ │ - strdeq r8, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r7, r0, ror #5 │ │ │ │ + @ instruction: 0x005f0590 │ │ │ │ + subseq r9, lr, r8, ror #14 │ │ │ │ + subseq r0, lr, r0, lsl #5 │ │ │ │ + strdeq r8, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -435527,41 +435527,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3fbcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 3fba84 │ │ │ │ ldr r0, [pc, #56] @ 3fbcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 3fba84 │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sl, ip, ror #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008af3b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [sl], r4 │ │ │ │ @ instruction: 0x000033b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r1, r8, ror r4 │ │ │ │ - rsbeq r2, r1, r4, lsr #9 │ │ │ │ + rsbeq r2, r1, r8, ror r5 │ │ │ │ + rsbeq r2, r1, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-136] @ 0xffffff78 │ │ │ │ ldrb r2, [r1, #41] @ 0x29 │ │ │ │ ldrb r5, [r1, #40] @ 0x28 │ │ │ │ @@ -435628,15 +435628,15 @@ │ │ │ │ add r5, r5, #5568 @ 0x15c0 │ │ │ │ add r5, r5, #62 @ 0x3e │ │ │ │ ldr r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3fc0f8 │ │ │ │ add fp, r5, #12608 @ 0x3140 │ │ │ │ add r0, fp, #32 │ │ │ │ - bl 9a2838 │ │ │ │ + bl 9a2930 │ │ │ │ cmp r0, #0 │ │ │ │ subne r9, r4, #4 │ │ │ │ addne sl, r5, #12288 @ 0x3000 │ │ │ │ bne 3fbe38 │ │ │ │ add sl, r5, #12288 @ 0x3000 │ │ │ │ mov r2, #16 │ │ │ │ add r1, sl, #352 @ 0x160 │ │ │ │ @@ -435814,29 +435814,29 @@ │ │ │ │ beq 3fc100 │ │ │ │ sub r0, r7, #16 │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ str r1, [r7, #-8] │ │ │ │ str r1, [r7, #-4] │ │ │ │ bl 254a58 <__gettimeofday64@plt> │ │ │ │ - bl 991978 │ │ │ │ + bl 991a70 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [r4, #-72] @ 0xffffffb8 │ │ │ │ ldr r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3fc14c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fbd9c │ │ │ │ ldr r0, [pc, #80] @ 3fc150 │ │ │ │ b 3fbf0c │ │ │ │ ldr r0, [pc, #76] @ 3fc154 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4594 │ │ │ │ + bl 9a468c │ │ │ │ b 3fbd9c │ │ │ │ bl 253ac8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sl, r8, lsl r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq pc, [sl], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ @@ -435844,17 +435844,17 @@ │ │ │ │ addeq lr, sl, r8, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ andeq r1, r0, r2 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, ror r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r1, r0, ror r0 │ │ │ │ + rsbeq r2, r1, r0, ror r1 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - rsbeq r2, r1, ip, lsl #1 │ │ │ │ + rsbeq r2, r1, ip, TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes